--- /srv/rebuilderd/tmp/rebuilderdPlUTOt/inputs/qemu-system-mips_10.2.0+ds-2_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdPlUTOt/out/qemu-system-mips_10.2.0+ds-2_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-01-14 15:22:29.000000 debian-binary │ -rw-r--r-- 0 0 0 1400 2026-01-14 15:22:29.000000 control.tar.xz │ --rw-r--r-- 0 0 0 6309184 2026-01-14 15:22:29.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 6310836 2026-01-14 15:22:29.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-mips │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x22a5f5 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x8189dc 0x008189dc 0x008189dc 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x81898c 0x0081898c 0x0081898c 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x818a08 0x818a08 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x8189b8 0x8189b8 R E 0x10000 │ │ │ │ LOAD 0x81bf48 0x0082bf48 0x0082bf48 0x186ef0 0x1ccc34 RW 0x10000 │ │ │ │ DYNAMIC 0x8ca950 0x008da950 0x008da950 0x001c0 0x001c0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x8189e8 0x008189e8 0x008189e8 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x818998 0x00818998 0x00818998 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x81bf48 0x0082bf48 0x0082bf48 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x81bf48 0x0082bf48 0x0082bf48 0xb40b8 0xb40b8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008b5b4 08b5b4 0abecf 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 00137484 137484 00c03a 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 001434c0 1434c0 0003e0 00 A 5 17 4 │ │ │ │ [ 8] .rel.dyn REL 001438a0 1438a0 0dd810 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 002210b0 2210b0 001d20 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00222dd0 222dd0 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00222ddc 222ddc 002d9c 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00225b78 225b78 49ef88 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 006c4b00 6c4b00 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 006c4b08 6c4b08 153ed4 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 008189dc 8189dc 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 008189e4 8189e4 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 008189e8 8189e8 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00225b78 225b78 49ef38 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 006c4ab0 6c4ab0 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 006c4ab8 6c4ab8 153ed4 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 0081898c 81898c 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00818994 818994 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00818998 818998 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 0082bf48 81bf48 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 0082bf48 81bf48 000720 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 0082c668 81c668 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 0082c670 81c670 0ae2e0 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 008da950 8ca950 0001c0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 008dab10 8cab10 0054f0 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 008e0000 8d0000 0d2e38 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -953,140 +953,140 @@ │ │ │ │ 949: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 950: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (16) │ │ │ │ 951: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 952: 009f7630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 953: 00408fed 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 954: 009a4928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ 955: 009000ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_l_s │ │ │ │ - 956: 005a36ad 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 956: 005a365d 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 957: 008e55dc 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 958: 005858e5 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 958: 00585895 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 959: 009f7a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 960: 009ad880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 961: 009b3048 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 962: 009a9504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 963: 008ecb84 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 964: 009f60d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 965: 0062cca1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 966: 0057f1b5 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 967: 0067db59 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 965: 0062cc51 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 966: 0057f165 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 967: 0067db09 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 968: 009f6d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 969: 009f7fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 970: 004aab19 74 FUNC GLOBAL DEFAULT 12 helper_shra_r_w │ │ │ │ 971: 009a223c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 972: 008b25c8 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 973: 004a2339 172 FUNC GLOBAL DEFAULT 12 helper_mtthi │ │ │ │ 974: 009f74d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 975: 0062f2ad 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 975: 0062f25d 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 976: 0025a6f1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 977: 009f81fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 978: 009f6fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 979: 009ad8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 980: 0066c985 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 981: 00647b6d 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 980: 0066c935 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 981: 00647b1d 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 982: 0099e944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 983: 006664b9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 983: 00666469 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 984: 009f68e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 985: 003414b1 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 986: 00635a9d 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 986: 00635a4d 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 987: 00268871 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 988: 009a4ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 989: 0069cd75 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 989: 0069cd25 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 990: 009f67e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 991: 009f7d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 992: 009aed68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 993: 009f6228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 994: 0068890d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 994: 006888bd 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 995: 009ab05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 996: 009b198c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 997: 00629125 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 997: 006290d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 998: 008af9e0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 999: 009b045c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1000: 009f6d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1001: 009f73b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1002: 0099df3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1003: 003761b9 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1004: 009f63c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1005: 005a9ef9 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1006: 00538289 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1005: 005a9ea9 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1006: 00538239 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1007: 009f772a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1008: 004aa5a5 76 FUNC GLOBAL DEFAULT 12 helper_precrq_rs_ph_w │ │ │ │ 1009: 009a8e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1010: 009f6f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1011: 0099ec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1012: 009f67ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1013: 009a9f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1014: 003d8c35 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1015: 009a49d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1016: 009f75d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1017: 0061f045 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1018: 00664729 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1017: 0061eff5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1018: 006646d9 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1019: 009f79c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1020: 009a1954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_ISA_WRITE_EVENT │ │ │ │ 1021: 00415401 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1022: 009f6808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1023: 009a4bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1024: 003dd72d 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1025: 0062bb29 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1025: 0062bad9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1026: 009f6556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1027: 009f7f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1028: 0029e58d 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1029: 00677719 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1029: 006776c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1030: 009f7f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1031: 009f6f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1032: 0099d8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1033: 0090fcd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_b │ │ │ │ 1034: 00483269 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1035: 0090fb44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_d │ │ │ │ 1036: 00348a05 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1037: 00481a85 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1038: 006517dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1039: 0053e4b9 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1038: 0065178d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1039: 0053e469 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1040: 00453a11 284 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ 1041: 00907744 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsri_df │ │ │ │ - 1042: 00611e71 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1042: 00611e21 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1043: 0090fc4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_h │ │ │ │ 1044: 009a5dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1045: 005bbb85 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1045: 005bbb35 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1046: 0099fe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1047: 00462b29 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1048: 0026c3c9 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1049: 009f7cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1050: 009d4f90 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1051: 003ea365 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1052: 006708c1 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1052: 00670871 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1053: 0099a8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1054: 009f6b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1055: 00669549 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1055: 006694f9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1056: 009a8d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1057: 00495415 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1058: 009f791e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1059: 009f84fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1060: 0090fbc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_w │ │ │ │ 1061: 009f7f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1062: 0064949d 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1063: 0067854d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1062: 0064944d 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1063: 006784fd 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1064: 009f717e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1065: 00610b71 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1065: 00610b21 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1066: 009f7e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1067: 00426781 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1068: 0030a515 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1069: 004aa525 32 FUNC GLOBAL DEFAULT 12 helper_precrq_qb_ph │ │ │ │ 1070: 009f61fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1071: 009af464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1072: 003dd541 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1073: 0031a889 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1074: 009a10bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1075: 0099ea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1076: 006bd031 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1076: 006bcfe1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1077: 002bf6a5 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1078: 005a56e9 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1078: 005a5699 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1079: 004175e5 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ 1080: 004a9d71 44 FUNC GLOBAL DEFAULT 12 helper_subqh_ph │ │ │ │ - 1081: 0069ac15 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1081: 0069abc5 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1082: 0099c750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1083: 009f7386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1084: 009f79dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1085: 009ab834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1086: 008e0010 4 OBJECT GLOBAL DEFAULT 24 bfd_mips_num_opcodes │ │ │ │ 1087: 003f0ec9 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1088: 009f69f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ @@ -1094,130 +1094,130 @@ │ │ │ │ 1090: 009a11bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1091: 002859c9 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1092: 009f8408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1093: 009a2bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1094: 009ad440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1095: 004af6b9 6 FUNC GLOBAL DEFAULT 12 helper_float_abs_d │ │ │ │ 1096: 0022be11 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ - 1097: 0065fdb9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1097: 0065fd69 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1098: 009f747c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1099: 009a07fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1100: 009a50f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1101: 009f7406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1102: 009f7c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1103: 009b15f8 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1104: 009f7704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1105: 008ee864 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1106: 009f6908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1107: 003ca161 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1108: 009f5fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ 1109: 004a25fd 256 FUNC GLOBAL DEFAULT 12 helper_evpe │ │ │ │ - 1110: 00663971 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1110: 00663921 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1111: 009a01cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1112: 004af6c1 6 FUNC GLOBAL DEFAULT 12 helper_float_abs_s │ │ │ │ 1113: 00452d09 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1114: 0068d325 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1115: 00656e1d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1114: 0068d2d5 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1115: 00656dcd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1116: 0099ec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1117: 003065fd 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1118: 00691ea5 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1119: 007f8de8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1118: 00691e55 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1119: 007f8d98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1120: 009f6efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1121: 009f79ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ 1122: 004add15 194 FUNC GLOBAL DEFAULT 12 helper_float_trunc_w_d │ │ │ │ - 1123: 00583d51 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1123: 00583d01 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1124: 009f7e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1125: 009b1d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1126: 0062a7d1 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1126: 0062a781 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1127: 002bafed 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1128: 0066518d 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1129: 00622b71 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1128: 0066513d 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1129: 00622b21 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1130: 009ac0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1131: 009b0a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1132: 003f2925 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1133: 009f6618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1134: 009f8042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1135: 0047da0d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1136: 009f5f45 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1137: 0066e8bd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1137: 0066e86d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1138: 00903e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsu │ │ │ │ 1139: 0045327d 92 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1140: 003c966d 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1141: 0025e47d 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1142: 004addd9 192 FUNC GLOBAL DEFAULT 12 helper_float_trunc_w_s │ │ │ │ 1143: 0025d779 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1144: 008f91d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_eq │ │ │ │ 1145: 004921d1 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1146: 00656695 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1146: 00656645 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1147: 008eb660 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1148: 00567a35 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1148: 005679e5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1149: 009f60ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1150: 005db709 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1150: 005db6b9 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1151: 009f7efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1152: 0038cb45 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1153: 009f6cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1154: 009af4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1155: 002ed6e1 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1156: 0099f7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1157: 009a093c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1158: 00498251 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1159: 004a228d 172 FUNC GLOBAL DEFAULT 12 helper_mttlo │ │ │ │ 1160: 009f6024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1161: 0061c18d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1162: 0054abb5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1163: 0067387d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1161: 0061c13d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1162: 0054ab65 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1163: 0067382d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1164: 002c7f6d 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1165: 0061abc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1165: 0061ab71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1166: 0044c42d 244 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1167: 009a48c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1168: 009b275c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1169: 00564271 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1169: 00564221 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1170: 009f64fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1171: 006a9d1d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1171: 006a9ccd 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1172: 009f80f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1173: 009a25bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ - 1174: 00684939 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1174: 006848e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1175: 009abd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1176: 0046d491 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1177: 00650701 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1177: 006506b1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1178: 0099ad68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1179: 006564c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1179: 00656475 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1180: 009adba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1181: 009f62da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1182: 009a8cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1183: 005aa2d5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1184: 0053654d 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1183: 005aa285 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1184: 005364fd 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1185: 009a4a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1186: 0029733d 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1187: 009f6520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1188: 009b2348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1189: 005f0b6d 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1189: 005f0b1d 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1190: 009a01fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1191: 009a7f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1192: 009f7d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1193: 00643f21 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1193: 00643ed1 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1194: 00341409 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1195: 0099d340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1196: 00275265 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1197: 009f6832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1198: 009afe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1199: 009f75ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1200: 0058e0dd 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1200: 0058e08d 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1201: 009ae110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1202: 009a0e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1203: 00659739 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1203: 006596e9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1204: 009f6882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1205: 00350819 148 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1206: 008b1688 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1207: 009f6842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1208: 009a7758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ - 1209: 0066824d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1209: 006681fd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1210: 0099d350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1211: 009a087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1212: 0053d8cd 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1212: 0053d87d 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1213: 003057d5 46 FUNC GLOBAL DEFAULT 12 pic_reset_common │ │ │ │ 1214: 009f6be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1215: 00264859 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1216: 008fe5dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmulhuh │ │ │ │ 1217: 0099b604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1218: 009f7952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1219: 009a206c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ @@ -1235,269 +1235,269 @@ │ │ │ │ 1231: 009f7566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1232: 009f69b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1233: 003abf09 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1234: 004deea5 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftint_s_df │ │ │ │ 1235: 00497ff9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1236: 0031a845 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1237: 003a11ed 100 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1238: 005894b9 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1238: 00589469 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1239: 0029bb4d 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1240: 006bb729 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1241: 005a0c69 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1242: 0063e63d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1240: 006bb6d9 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1241: 005a0c19 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1242: 0063e5ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1243: 008b1e94 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1244: 009f5f04 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1245: 009f8172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1246: 0047ddf5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1247: 008ff6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmadd_s │ │ │ │ 1248: 003f4a39 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1249: 006801c1 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1249: 00680171 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1250: 009f63fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1251: 009a2c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1252: 0049cbe1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1253: 0069d49d 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1253: 0069d44d 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1254: 009f7e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1255: 0047a1a5 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1256: 005a3995 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1256: 005a3945 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1257: 004d5f31 2560 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_df │ │ │ │ 1258: 002feced 500 FUNC GLOBAL DEFAULT 12 pci_ide_update_mode │ │ │ │ 1259: 0026465d 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1260: 009f7dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1261: 0033bbad 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1262: 004df255 468 FUNC GLOBAL DEFAULT 12 helper_msa_ffint_s_df │ │ │ │ 1263: 009f8aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1264: 006399a1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1264: 00639951 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1265: 009f6480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1266: 00651945 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1266: 006518f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1267: 009f6d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1268: 00532619 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1269: 0063f8b1 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1268: 005325c9 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1269: 0063f861 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1270: 00498d35 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1271: 00451111 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1272: 00646331 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1272: 006462e1 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1273: 004102ad 40 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1274: 009a88c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1275: 009aac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1276: 009f7734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1277: 00376165 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1278: 009a9274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ 1279: 003eac71 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1280: 009b0d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1281: 002ffae1 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1282: 004dceed 2368 FUNC GLOBAL DEFAULT 12 helper_msa_fmax_a_df │ │ │ │ 1283: 0099db48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1284: 009b2d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1285: 009f7694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1286: 0040dcf1 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1287: 00632efd 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1287: 00632ead 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1288: 009a27cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1289: 009b2a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1290: 0099be98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1291: 009ab644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1292: 009f6eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1293: 009f7998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1294: 0058773d 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1295: 00662001 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1294: 005876ed 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1295: 00661fb1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1296: 0099ee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1297: 003f05e5 212 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_get_dirty │ │ │ │ - 1298: 007f8e48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1298: 007f8df8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1299: 009a2f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1300: 008e96ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1301: 0046d3cd 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1302: 0042b811 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1303: 009f87a4 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1304: 003a6cc5 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ 1305: 004ac641 50 FUNC GLOBAL DEFAULT 12 helper_wait │ │ │ │ - 1306: 00661b25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1307: 0055b519 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1306: 00661ad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1307: 0055b4c9 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1308: 0099cc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1309: 005a28ed 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ + 1309: 005a289d 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ 1310: 004b172d 184 FUNC GLOBAL DEFAULT 12 helper_float_madd_d │ │ │ │ - 1311: 006b6181 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1312: 006b227d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1311: 006b6131 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1312: 006b222d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1313: 009f798e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1314: 009a8648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1315: 009f78ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1316: 009f83c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1317: 0062966d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1317: 0062961d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1318: 00268529 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1319: 0054efa1 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1319: 0054ef51 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1320: 009f6902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1321: 009acd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1322: 002ecd99 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1323: 0067bc49 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1323: 0067bbf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1324: 009f84d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1325: 009a6204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1326: 009f68ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1327: 009f7a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1328: 004b17e5 182 FUNC GLOBAL DEFAULT 12 helper_float_madd_s │ │ │ │ 1329: 009f6db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1330: 009f6d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1331: 006687f9 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1331: 006687a9 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1332: 009f7a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1333: 009a216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1334: 004a02ed 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcschedule │ │ │ │ 1335: 009f80f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1336: 004affb9 250 FUNC GLOBAL DEFAULT 12 float_class_d │ │ │ │ 1337: 004b46a5 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ole │ │ │ │ 1338: 0046958d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1339: 006ab649 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1339: 006ab5f9 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1340: 009f8444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1341: 00562889 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1342: 00692031 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1341: 00562839 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1342: 00691fe1 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1343: 0099a7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1344: 008e7b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1345: 009f7ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1346: 0058f6a9 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1346: 0058f659 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1347: 0099ea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1348: 0049beb9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1349: 0055e725 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1349: 0055e6d5 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1350: 009f805a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1351: 009f8424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1352: 0099f400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1353: 009f717a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1354: 0099ca30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1355: 004b0175 206 FUNC GLOBAL DEFAULT 12 float_class_s │ │ │ │ 1356: 004b4349 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_olt │ │ │ │ 1357: 008eb558 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1358: 009f6dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1359: 00567c51 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1359: 00567c01 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1360: 009a4018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ - 1361: 004ebdd5 584 FUNC GLOBAL DEFAULT 12 helper_rotx │ │ │ │ + 1361: 004ebd89 584 FUNC GLOBAL DEFAULT 12 helper_rotx │ │ │ │ 1362: 009f6326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ 1363: 004cecfd 104 FUNC GLOBAL DEFAULT 12 helper_msa_xor_v │ │ │ │ - 1364: 005a4ea5 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1365: 006c00ad 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1366: 0063c9ed 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1364: 005a4e55 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1365: 006c005d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1366: 0063c99d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1367: 009ad930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1368: 009a8e74 368 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1369: 009f63d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1370: 009f687e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1371: 006b3f99 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1372: 006927b9 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1373: 005a9e0d 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1371: 006b3f49 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1372: 00692769 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1373: 005a9dbd 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1374: 002f7a19 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1375: 008e08e0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1376: 009ab784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1377: 0099d10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1378: 0049edc9 102 FUNC GLOBAL DEFAULT 12 sync_c0_status │ │ │ │ - 1379: 00643135 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1379: 006430e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1380: 0048c8f9 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1381: 0099ffc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1382: 003d8b25 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1383: 003ddca1 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1384: 004ba8b5 124 FUNC GLOBAL DEFAULT 12 helper_pminsh │ │ │ │ 1385: 004decf5 432 FUNC GLOBAL DEFAULT 12 helper_msa_ffqr_df │ │ │ │ 1386: 009a5e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1387: 00902020 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip1_d │ │ │ │ 1388: 009f7e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1389: 0099f204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1390: 0037f59d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1391: 0065a095 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1392: 0066ebb1 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1391: 0065a045 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1392: 0066eb61 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1393: 009aab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1394: 0099bf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1395: 0066cf49 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1395: 0066cef9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1396: 009d48c4 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1397: 009f60fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1398: 009f7080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1399: 00495339 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1400: 0043383d 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1401: 009f808a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1402: 003c7a3d 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1403: 009f6f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1404: 0034a64d 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1405: 0049c079 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1406: 005d9df5 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1407: 0063c61d 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1406: 005d9da5 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1407: 0063c5cd 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1408: 009a6cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1409: 004abc05 84 FUNC GLOBAL DEFAULT 12 helper_cmpu_le_qb │ │ │ │ 1410: 00900a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip1_s │ │ │ │ 1411: 009f6b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_WRITE_DSTATE │ │ │ │ 1412: 0049c4ad 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1413: 008b1b74 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1414: 009f7744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1415: 009ad9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1416: 009ab694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1417: 009a4fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1418: 0065c2d9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1418: 0065c289 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1419: 009b1f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1420: 005a99d5 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1420: 005a9985 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1421: 003deaf1 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1422: 0069588d 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1422: 0069583d 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1423: 009aa5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1424: 00597b95 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1425: 0063390d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1424: 00597b45 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1425: 006338bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1426: 009f84f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1427: 00494011 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1428: 009f81e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1429: 008f93e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_le │ │ │ │ 1430: 003dfbe1 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1431: 0025a7a1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1432: 0056dfb5 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ - 1433: 0062ae69 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1432: 0056df65 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ + 1433: 0062ae19 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1434: 0099a788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1435: 00451c51 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1436: 006657d5 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1436: 00665785 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1437: 009f75b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1438: 009f7a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1439: 004d9a41 116 FUNC GLOBAL DEFAULT 12 helper_msa_ctcmsa │ │ │ │ 1440: 003fd8c1 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1441: 009f83d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1442: 008e9668 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1443: 0031a805 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1444: 00624fbd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1444: 00624f6d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1445: 002c0bad 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1446: 002aa981 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1447: 0040caad 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1448: 009a7918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1449: 009f852a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1450: 009f5f30 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ 1451: 008f92d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_lt │ │ │ │ - 1452: 0062de1d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1453: 00679765 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1452: 0062ddcd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1453: 00679715 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1454: 0026722d 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1455: 009f73e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1456: 00904228 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_b │ │ │ │ 1457: 009f62ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1458: 009a265c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1459: 009f8346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1460: 00407fe9 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1461: 009f8372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1462: 009f7f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ 1463: 00903f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_d │ │ │ │ - 1464: 00619135 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1464: 006190e5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1465: 009f602e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1466: 00410021 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1467: 009f6fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1468: 00904120 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_h │ │ │ │ 1469: 009a081c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1470: 0099be48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1471: 009f6676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1472: 008a2788 64 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1473: 00635861 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1473: 00635811 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1474: 004ba9a9 120 FUNC GLOBAL DEFAULT 12 helper_pminub │ │ │ │ 1475: 009a24fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1476: 0047f4d1 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1477: 00652ae9 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1477: 00652a99 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1478: 009f7f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1479: 003a0d4d 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ - 1480: 0057eb15 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1480: 0057eac5 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1481: 008da638 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1482: 00601741 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1482: 006016f1 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1483: 002f2f15 76 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1484: 002f4205 124 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ 1485: 0046cd75 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1486: 00687511 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1486: 006874c1 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1487: 009a8668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1488: 009a082c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1489: 00904018 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_w │ │ │ │ - 1490: 00677f95 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1490: 00677f45 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1491: 009f7558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1492: 0068d545 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1492: 0068d4f5 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1493: 009a0d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1494: 0099e7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1495: 0025a641 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1496: 003393fd 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1497: 003a415d 20 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1498: 0099ba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1499: 0049c7ed 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ @@ -1514,15 +1514,15 @@ │ │ │ │ 1510: 009f7fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1511: 003480f9 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1512: 002c9751 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1513: 002ba8cd 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1514: 0025ee39 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1515: 009f7b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1516: 004a0709 66 FUNC GLOBAL DEFAULT 12 helper_mtc0_index │ │ │ │ - 1517: 0068e605 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1517: 0068e5b5 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1518: 00336379 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1519: 009f7988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1520: 009f83d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1521: 0099eb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1522: 00319cad 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1523: 009ab2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1524: 009a51c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ @@ -1532,43 +1532,43 @@ │ │ │ │ 1528: 008f9a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ne │ │ │ │ 1529: 009f8212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 1530: 00423e95 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1531: 003de361 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1532: 009f6ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1533: 009f6a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1534: 009010a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_d │ │ │ │ - 1535: 006be779 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1535: 006be729 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1536: 009020a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_max_d │ │ │ │ 1537: 009b072c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1538: 009f6d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1539: 00556199 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1540: 00643225 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1539: 00556149 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1540: 006431d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1541: 009b13d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1542: 004a1cc9 16 FUNC GLOBAL DEFAULT 12 helper_mthc0_watchhi │ │ │ │ 1543: 0048627d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1544: 0068645d 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1544: 0068640d 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1545: 009a9324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_WRITE_EVENT │ │ │ │ 1546: 009addf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1547: 009a6bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1548: 0066f9cd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1548: 0066f97d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1549: 0031bde5 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1550: 009a080c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ 1551: 008ffb00 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_s │ │ │ │ - 1552: 006392ed 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1552: 0063929d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1553: 009f81c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1554: 00900afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_max_s │ │ │ │ 1555: 009f7b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1556: 009f7272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1557: 005aa9c9 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1557: 005aa979 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1558: 004a00e9 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcrestart │ │ │ │ 1559: 009a8938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1560: 006690e1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1561: 00564d25 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1560: 00669091 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1561: 00564cd5 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ 1562: 0022dfb9 6 FUNC GLOBAL DEFAULT 12 print_insn_big_mips │ │ │ │ - 1563: 0069c9fd 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1563: 0069c9ad 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1564: 009f6cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1565: 003de9e9 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1566: 009f79fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1567: 009f7502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1568: 009f82f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1569: 009aa24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1570: 009f786e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ @@ -1580,162 +1580,162 @@ │ │ │ │ 1576: 009a4188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1577: 009f7892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1578: 009aba74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1579: 009a7e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1580: 009f7f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1581: 0099f1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1582: 009f6fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1583: 0066f751 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1583: 0066f701 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1584: 009f7d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1585: 008e7f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1586: 008f9908 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_or │ │ │ │ 1587: 009ae490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1588: 009aa64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ 1589: 00307ce5 136 FUNC GLOBAL DEFAULT 12 isa_address_space │ │ │ │ - 1590: 00552135 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1590: 005520e5 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1591: 009adb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1592: 009f6a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1593: 003d3675 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1594: 0066ddbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1594: 0066dd6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1595: 009f6530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1596: 003a3dc1 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1597: 009f6360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1598: 009f6698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1599: 0066091d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1599: 006608cd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1600: 009a96a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1601: 006b5571 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1601: 006b5521 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1602: 0025b7d1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1603: 0099f154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1604: 0022bdd1 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1605: 0067fb6d 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1605: 0067fb1d 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1606: 009f71a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1607: 0089ee68 64 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1608: 005a3d65 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1608: 005a3d15 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1609: 009f6944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1610: 0099afd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1611: 00644e75 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1612: 005644c1 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ + 1611: 00644e25 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1612: 00564471 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ 1613: 009f687c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1614: 009f693a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1615: 0099d0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1616: 009b1dcc 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1617: 003bba71 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1618: 009f727c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1619: 006084e5 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1619: 00608495 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1620: 00465a11 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1621: 009f7458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1622: 009f68ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1623: 0061a351 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1623: 0061a301 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1624: 009f62d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1625: 009f67f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1626: 00655c8d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1626: 00655c3d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1627: 009049e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftrunc_u_df │ │ │ │ 1628: 003fc95d 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1629: 009a113c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1630: 009f6266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1631: 0065a2a1 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1631: 0065a251 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1632: 009f7a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1633: 009b0dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1634: 009a2a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1635: 002bc6fd 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1636: 006a31b9 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1637: 0066e7e5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1636: 006a3169 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1637: 0066e795 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1638: 009f6b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1639: 00696e0d 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1640: 006266fd 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1641: 00652f85 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1642: 00584fbd 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1639: 00696dbd 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1640: 006266ad 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1641: 00652f35 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1642: 00584f6d 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1643: 003a4999 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1644: 009af264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1645: 002bf86d 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1646: 009f660e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1647: 009f664e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1648: 009ac0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1649: 0033fe8d 168 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1650: 0025decd 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1651: 0031bbf5 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ - 1652: 004ee8e9 84 FUNC GLOBAL DEFAULT 12 gen_load_gpr │ │ │ │ - 1653: 0055af99 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1652: 004ee89d 84 FUNC GLOBAL DEFAULT 12 gen_load_gpr │ │ │ │ + 1653: 0055af49 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1654: 009f6bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1655: 009a5038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1656: 009f8070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1657: 00258c2d 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1658: 00660009 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1659: 0065a511 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1658: 0065ffb9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1659: 0065a4c1 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1660: 0099caf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1661: 008f5d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcschefback │ │ │ │ 1662: 00298969 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1663: 0099a508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1664: 009a181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1665: 0061a315 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1666: 00562d51 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1665: 0061a2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1666: 00562d01 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1667: 009f7f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1668: 006ba1bd 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1668: 006ba16d 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1669: 0037ce49 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1670: 009f67fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1671: 009f6af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1672: 009a7bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1673: 005f36f9 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1673: 005f36a9 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1674: 004a0aa5 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_entrylo0 │ │ │ │ 1675: 0026c07d 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1676: 008592d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1677: 004a11ad 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_entrylo1 │ │ │ │ 1678: 009f7d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1679: 009f6a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1680: 009b2048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1681: 0099fe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1682: 006b3d7d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1683: 005cb095 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1682: 006b3d2d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1683: 005cb045 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1684: 009a91a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1685: 0066bc9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1685: 0066bc4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1686: 003cbbc9 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1687: 009f80f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1688: 009f7b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1689: 008af514 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1690: 0059ac29 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1690: 0059abd9 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1691: 0044f451 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1692: 00552b29 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1693: 0067d135 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1694: 0063f29d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1692: 00552ad9 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1693: 0067d0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1694: 0063f24d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1695: 009b16ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1696: 009a213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1697: 009adf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1698: 006c3c11 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1698: 006c3bc1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1699: 003eb7d5 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1700: 0099f6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1701: 006b42b5 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1702: 0061c205 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1701: 006b4265 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1702: 0061c1b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1703: 009a7658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TRANSFER_DATA_EVENT │ │ │ │ 1704: 0022be41 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1705: 009a9554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1706: 009f7b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1707: 004a123d 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_pagemask │ │ │ │ 1708: 003c7add 796 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1709: 00646e71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1709: 00646e21 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1710: 002567a5 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1711: 009f6548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1712: 0063598d 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1713: 0058e7e9 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1712: 0063593d 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1713: 0058e799 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1714: 004a003d 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcbind │ │ │ │ 1715: 004989b5 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1716: 009f84e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1717: 009a26ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1718: 00663d21 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1718: 00663cd1 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1719: 00488e35 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1720: 004a9711 84 FUNC GLOBAL DEFAULT 12 cpu_type_supports_cps_smp │ │ │ │ 1721: 009ae2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1722: 0047b0ad 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1723: 0099d390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1724: 009f724e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1725: 0043d5b1 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1726: 002c5af5 436 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1727: 009ab9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1728: 0029ec89 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1729: 009a4bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1730: 00649d51 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1730: 00649d01 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1731: 009d36a4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1732: 0037f4d9 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1733: 00350ced 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1734: 00307aed 108 FUNC GLOBAL DEFAULT 12 isa_create_simple │ │ │ │ 1735: 009f6032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1736: 004d2761 380 FUNC GLOBAL DEFAULT 12 helper_msa_srli_df │ │ │ │ 1737: 009f8574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ @@ -1744,108 +1744,108 @@ │ │ │ │ 1740: 009b2108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1741: 003a4171 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1742: 009a6c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1743: 009f7a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1744: 009a18f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_WRITE_EVENT │ │ │ │ 1745: 009aa95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1746: 0029efe9 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1747: 0062ea55 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1747: 0062ea05 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1748: 009a266c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1749: 009a9794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1750: 00901444 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_l_d │ │ │ │ 1751: 009f7608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1752: 008b9758 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1753: 0034add1 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1754: 002562a1 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1755: 009f758c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1756: 0099a33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1757: 0067e22d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1757: 0067e1dd 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1758: 0099fb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1759: 002f2a11 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1760: 0063a605 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1760: 0063a5b5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ 1761: 008f2d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcbind │ │ │ │ - 1762: 0054e0c1 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1762: 0054e071 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1763: 0043dc41 176 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1764: 008ffe9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_l_s │ │ │ │ 1765: 0099acb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1766: 0048fe19 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1767: 0099d500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1768: 0037c9a9 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1769: 005aad19 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1769: 005aacc9 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1770: 0099b2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1771: 00307951 252 FUNC GLOBAL DEFAULT 12 isa_register_portio_list │ │ │ │ 1772: 009f7f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1773: 0049c081 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1774: 009a9474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1775: 0066a799 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1776: 00666371 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1777: 0058ee8d 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1778: 0058b925 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1775: 0066a749 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1776: 00666321 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1777: 0058ee3d 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1778: 0058b8d5 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1779: 009f8010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1780: 00272169 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1781: 009ac540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1782: 008eb030 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1783: 009a180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1784: 006c024d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1784: 006c01fd 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1785: 009f6c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1786: 0022be51 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1787: 009f7f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1788: 0060f8f1 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1788: 0060f8a1 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1789: 009f843e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1790: 003fbd71 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1791: 009a4838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1792: 009f81a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1793: 009a5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1794: 007f8d70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1795: 005a3db1 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1794: 007f8d20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1795: 005a3d61 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1796: 009a0dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1797: 009f8402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1798: 009b00dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1799: 0068d661 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1799: 0068d611 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1800: 009a8ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1801: 009f65a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1802: 009b04fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1803: 00263e75 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1804: 00475581 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ 1805: 0090112c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_d │ │ │ │ 1806: 0042382d 920 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1807: 009f7e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1808: 009f6f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1809: 00488eb1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1810: 00258ce5 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1811: 009f6300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1812: 009f6e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1813: 0065a1ed 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1814: 0069cd71 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1813: 0065a19d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1814: 0069cd21 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1815: 009f6aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1816: 009b1448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1817: 00624efd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1817: 00624ead 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1818: 0099bff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1819: 00581ad9 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1819: 00581a89 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1820: 009f7a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1821: 009f75ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1822: 0061b73d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1823: 0062c1dd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1822: 0061b6ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1823: 0062c18d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1824: 0099fde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1825: 002c3775 116 FUNC GLOBAL DEFAULT 12 machine_default_cpu_type │ │ │ │ 1826: 00468c19 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ 1827: 008ffb84 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_s │ │ │ │ - 1828: 00651e75 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1828: 00651e25 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1829: 009f816a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1830: 009a8ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1831: 009f6dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1832: 0061f80d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ - 1833: 006c2e2d 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1832: 0061f7bd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1833: 006c2ddd 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1834: 009a7878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1835: 009f5f54 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1836: 009f7ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1837: 009f7eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1838: 008b2930 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1839: 009a0dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1840: 006b3b69 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1840: 006b3b19 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1841: 00453611 80 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1842: 009f8232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1843: 004447b5 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1844: 00418661 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1845: 0099fb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1846: 004cea31 184 FUNC GLOBAL DEFAULT 12 helper_msa_ilvr_b │ │ │ │ 1847: 009f76ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1859,102 +1859,102 @@ │ │ │ │ 1855: 009f8456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1856: 004ceae9 114 FUNC GLOBAL DEFAULT 12 helper_msa_ilvr_h │ │ │ │ 1857: 009f7f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1858: 009a19d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_PARALLEL_EVENT │ │ │ │ 1859: 009f6bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1860: 009abe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1861: 0047bfc5 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1862: 006188c5 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1862: 00618875 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1863: 009a14ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1864: 008eafac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1865: 009b25c0 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1866: 00497251 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1867: 008f137c 132 OBJECT GLOBAL DEFAULT 24 helper_info_extpdp │ │ │ │ 1868: 008f914c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_un │ │ │ │ 1869: 009ad570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1870: 009f6932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1871: 009f80e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1872: 0054abf9 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1873: 005849d5 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1872: 0054aba9 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1873: 00584985 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1874: 009f5f2b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1875: 009f5fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1876: 009f656c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1877: 009a62d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1878: 009f7732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1879: 0055027d 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1879: 0055022d 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1880: 0047c2b9 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1881: 009f5fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1882: 009a7a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1883: 00494591 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1884: 00360501 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1885: 005544ed 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1885: 0055449d 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ 1886: 004ceb5d 62 FUNC GLOBAL DEFAULT 12 helper_msa_ilvr_w │ │ │ │ - 1887: 0062d181 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1887: 0062d131 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1888: 009b1458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1889: 009f68f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1890: 006c1e1d 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1890: 006c1dcd 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1891: 009f72c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1892: 0099c538 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ 1893: 004a2be1 120 FUNC GLOBAL DEFAULT 12 mips_io_recompile_replay_branch │ │ │ │ - 1894: 0065ed45 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1895: 0067bd39 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1894: 0065ecf5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1895: 0067bce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1896: 009abe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 1897: 003c5f31 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 1898: 009f77da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1899: 00309579 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1900: 00256391 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1901: 009f81de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 1902: 005da06d 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1902: 005da01d 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 1903: 009f736a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_READ_DSTATE │ │ │ │ 1904: 0047c841 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1905: 009ab984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1906: 008fafb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ueq │ │ │ │ 1907: 009f5f3b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1908: 009a22fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 1909: 0065093d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 1909: 006508ed 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 1910: 009f7bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1911: 009b2be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ 1912: 004bead1 1126 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_b │ │ │ │ - 1913: 005a9b3d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1913: 005a9aed 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ 1914: 004bf295 394 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_d │ │ │ │ - 1915: 006add69 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1915: 006add19 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1916: 009a9304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 1917: 009f790e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1918: 009b1288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1919: 008b2a30 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1920: 004bef39 578 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_h │ │ │ │ 1921: 009ab37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1922: 003ab77d 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1923: 009aa3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1924: 00907954 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclri_df │ │ │ │ - 1925: 005d2555 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1926: 005df1f1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1925: 005d2505 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1926: 005df1a1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1927: 009f787e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 1928: 0048b649 1988 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1929: 0049bec5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1930: 00624f51 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1931: 005a1a39 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1930: 00624f01 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1931: 005a19e9 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1932: 0044e819 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1933: 006a78a5 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1934: 0061d2e9 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1933: 006a7855 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1934: 0061d299 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 1935: 002f3121 158 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ - 1936: 006a7795 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1936: 006a7745 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1937: 009a14fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1938: 004bf17d 280 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_w │ │ │ │ 1939: 009f8222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1940: 002ffc55 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1941: 005a0b41 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1941: 005a0af1 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1942: 009f8422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 1943: 009f6892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 1944: 009f69aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 1945: 00488f31 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 1946: 004970d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 1947: 003e9a8d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 1948: 00426519 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 1949: 00555019 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 1949: 00554fc9 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 1950: 009f7816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 1951: 0047cdd1 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 1952: 0029f281 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 1953: 009f7010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 1954: 0099ae38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 1955: 00348fd5 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 1956: 009aec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ @@ -1966,70 +1966,70 @@ │ │ │ │ 1962: 009a4618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 1963: 009f8400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1964: 004a1275 120 FUNC GLOBAL DEFAULT 12 helper_mtc0_pagegrain │ │ │ │ 1965: 009ac12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 1966: 0099f4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 1967: 003f4705 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 1968: 002f8ff5 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 1969: 005540d5 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 1969: 00554085 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 1970: 009b00cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1971: 009f7c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 1972: 009f7c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 1973: 0099ff30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 1974: 00268501 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 1975: 0046beed 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 1976: 006778d5 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 1976: 00677885 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ 1977: 008fa670 132 OBJECT GLOBAL DEFAULT 24 helper_info_mthc0_maar │ │ │ │ 1978: 0049ff11 128 FUNC GLOBAL DEFAULT 12 helper_mfc0_random │ │ │ │ - 1979: 005a3021 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 1979: 005a2fd1 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 1980: 004d9f91 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsult_df │ │ │ │ - 1981: 006b7f0d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 1982: 005a26b5 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 1981: 006b7ebd 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 1982: 005a2665 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 1983: 009ab794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 1984: 00676489 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 1985: 0069d091 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 1984: 00676439 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 1985: 0069d041 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 1986: 009ae3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 1987: 009f8208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 1988: 006547a5 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 1988: 00654755 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 1989: 0099d7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 1990: 009f6736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_DSTATE │ │ │ │ 1991: 003482b1 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 1992: 006ac1d5 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 1993: 005ae425 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 1992: 006ac185 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 1993: 005ae3d5 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 1994: 009f8136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 1995: 006739a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 1995: 00673959 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 1996: 00266de5 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 1997: 009f8330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 1998: 009ae590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 1999: 005625f1 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 1999: 005625a1 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2000: 004cbf21 90 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_u_d │ │ │ │ 2001: 00278f25 172 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2002: 004b1d35 114 FUNC GLOBAL DEFAULT 12 helper_float_nmadd_ps │ │ │ │ 2003: 009b34ac 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2004: 0099cfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2005: 004cbe09 188 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_u_h │ │ │ │ 2006: 0099e39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2007: 008fa5ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfhc0_maar │ │ │ │ 2008: 009f72be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2009: 009f6852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2010: 009f6ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2011: 005ac309 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2011: 005ac2b9 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2012: 009a4d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2013: 009f8b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2014: 009f67b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2015: 006af0c5 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2015: 006af075 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2016: 00911cbc 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2017: 009a144c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2018: 009a75e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2019: 008eaf28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2020: 002672b9 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2021: 006460c1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2022: 006b0759 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2021: 00646071 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2022: 006b0709 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2023: 00462ecd 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2024: 0058e11d 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2024: 0058e0cd 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2025: 00484a71 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2026: 004cbec5 92 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_u_w │ │ │ │ 2027: 008f2c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_random │ │ │ │ 2028: 004978fd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2029: 009f8454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2030: 008b97f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2031: 009f70aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ @@ -2037,103 +2037,103 @@ │ │ │ │ 2033: 002c8b49 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2034: 009f78ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2035: 009a93f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2036: 0099d480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_READ_EVENT │ │ │ │ 2037: 009f5f36 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2038: 00344f9d 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2039: 0029b66d 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2040: 006428d5 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2041: 00627f31 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2040: 00642885 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2041: 00627ee1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2042: 009f7cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2043: 009a4d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 2044: 0063a975 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2044: 0063a925 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2045: 004aa4ed 24 FUNC GLOBAL DEFAULT 12 helper_raddu_w_qb │ │ │ │ 2046: 00295a11 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2047: 009a94b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2048: 009f6826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2049: 009f703e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2050: 009b1d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2051: 004084d9 196 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2052: 00299fd5 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2053: 009f662a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2054: 008f23fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsaq_s_w_ph │ │ │ │ 2055: 00410585 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2056: 008b223c 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2057: 009f6430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2058: 009f5c99 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2059: 00652d49 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2059: 00652cf9 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2060: 009aaacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2061: 009d58ac 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2062: 00295e75 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2063: 009f678a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2064: 009f61b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2065: 002bf49d 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2066: 0099b8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2067: 009f8b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2068: 009f8286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2069: 006251b5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2069: 00625165 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2070: 009f6ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2071: 008b1b3c 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2072: 009f8b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2073: 0055179d 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2073: 0055174d 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2074: 009f606e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2075: 009f84f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2076: 0061b701 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2076: 0061b6b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2077: 004d11a5 50 FUNC GLOBAL DEFAULT 12 helper_msa_xori_b │ │ │ │ 2078: 009f6dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2079: 0069a561 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2080: 007bd7f4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2079: 0069a511 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2080: 007bd7a4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2081: 009f8b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2082: 002f2ecd 10 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2083: 009f7782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2084: 009f6838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2085: 009b043c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 2086: 00616f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2087: 00681259 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2088: 0069603d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2086: 00616f01 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2087: 00681209 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2088: 00695fed 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 2089: 009a4ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2090: 005849e5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2091: 006b35f5 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2090: 00584995 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2091: 006b35a5 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2092: 0025f411 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2093: 009ae430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2094: 009a00fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2095: 004190dd 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2096: 008eb6e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2097: 009aafec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2098: 0067ad39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2098: 0067ace9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2099: 009ac7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2100: 009f620c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2101: 0069d1ed 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2101: 0069d19d 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2102: 009f6ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2103: 009a153c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2104: 009a5a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2105: 0049bdbd 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2106: 0064c499 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2107: 005a28d1 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2106: 0064c449 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2107: 005a2881 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2108: 009a3878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2109: 0024f1fd 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2110: 009f6e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2111: 009f6dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2112: 0099d3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2113: 009ae4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2114: 00320711 10 FUNC GLOBAL DEFAULT 12 vhost_net_get_features_ex │ │ │ │ - 2115: 0068a165 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2115: 0068a115 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2116: 004a1e01 14 FUNC GLOBAL DEFAULT 12 helper_mtc0_performance0 │ │ │ │ 2117: 009a7308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2118: 005aa131 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2118: 005aa0e1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2119: 009f78d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2120: 00484af1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2121: 0029f225 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2122: 0057cecd 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2122: 0057ce7d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2123: 00297f01 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2124: 005a3a51 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2124: 005a3a01 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2125: 004065a1 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2126: 009adea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2127: 009f8420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2128: 0069e91d 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2128: 0069e8cd 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2129: 009f6e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_DUMP_DSTATE │ │ │ │ 2130: 003fbddd 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2131: 0028b87d 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2132: 009a22ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2133: 0029a5f9 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2134: 009a67c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ 2135: 009af824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ @@ -2141,83 +2141,83 @@ │ │ │ │ 2137: 009f642a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2138: 00455779 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2139: 00436ccd 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2140: 008f6aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config0 │ │ │ │ 2141: 00495c51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2142: 009ac580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2143: 009a7e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2144: 006c2e31 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2144: 006c2de1 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2145: 008f6b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config2 │ │ │ │ 2146: 008f6ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config3 │ │ │ │ 2147: 008f305c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_memorymapid │ │ │ │ 2148: 008f6c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config4 │ │ │ │ 2149: 004959cd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2150: 009b23a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2151: 0025ac69 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2152: 005140b9 428 FUNC GLOBAL DEFAULT 12 mips_tcg_init │ │ │ │ + 2152: 0051406d 428 FUNC GLOBAL DEFAULT 12 mips_tcg_init │ │ │ │ 2153: 008f6cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config5 │ │ │ │ 2154: 008fa358 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttgpr │ │ │ │ - 2155: 0065c905 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2155: 0065c8b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2156: 004b0461 184 FUNC GLOBAL DEFAULT 12 helper_float_add_ps │ │ │ │ 2157: 0049e06d 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2158: 009f73b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2159: 009f62dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2160: 006816f5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2160: 006816a5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2161: 009f7db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2162: 009aa5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2163: 0069fbe1 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2164: 00654c21 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2165: 0064acb5 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2163: 0069fb91 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2164: 00654bd1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2165: 0064ac65 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2166: 009a61c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2167: 009f614e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2168: 009f637a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2169: 009ae150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2170: 0068d719 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2170: 0068d6c9 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2171: 009a8788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2172: 00583dc1 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2173: 005a33c1 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2172: 00583d71 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2173: 005a3371 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ 2174: 008f65fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_hwrena │ │ │ │ - 2175: 00583701 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2175: 005836b1 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2176: 009f6d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2177: 00659aed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2177: 00659a9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2178: 0099db38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2179: 0041eda9 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2180: 009a284c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2181: 0090d51c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_b │ │ │ │ 2182: 009f806a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2183: 0090d390 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_d │ │ │ │ 2184: 009af574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2185: 009f6c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2186: 00451d39 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2187: 0090d498 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_h │ │ │ │ 2188: 009f6d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2189: 00351e59 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2190: 009f761e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2191: 005a21f5 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2191: 005a21a5 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2192: 00396df5 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2193: 0067e42d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2193: 0067e3dd 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2194: 009f8108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2195: 0063f455 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2195: 0063f405 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2196: 009a8dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ 2197: 008f9dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcbind │ │ │ │ - 2198: 00696555 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2199: 0066c785 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2200: 0061c061 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2201: 006bb465 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2198: 00696505 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2199: 0066c735 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2200: 0061c011 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2201: 006bb415 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2202: 002a4fe9 1636 FUNC GLOBAL DEFAULT 12 OPLCreate │ │ │ │ 2203: 009a51b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2204: 00667f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2204: 00667ee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2205: 002fc2a9 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2206: 009f8066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2207: 002c5295 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2208: 009f6abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2209: 0047e1c5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2210: 009f8270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 2211: 0090d414 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_w │ │ │ │ - 2212: 0064b965 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2212: 0064b915 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2213: 009f5cd8 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2214: 009f817e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2215: 00494665 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2216: 009b268c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2217: 003ac365 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2218: 009a232c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2219: 0025c151 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2226,361 +2226,361 @@ │ │ │ │ 2222: 009a2f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2223: 003fd321 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2224: 009f75a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2225: 00469bb5 180 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2226: 009f6b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2227: 009a3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2228: 003ac44d 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2229: 00562829 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2229: 005627d9 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2230: 009d38f8 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2231: 009a0e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2232: 0099e24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2233: 008e0bb0 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2234: 009f749e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2235: 00678025 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2235: 00677fd5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2236: 004745ed 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2237: 0065dd95 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2238: 0080ae2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2237: 0065dd45 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2238: 0080addc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2239: 00493755 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2240: 0029afc1 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2241: 009b14f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2242: 0049c2c1 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2243: 009f712c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2244: 003dd5cd 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2245: 003a68a9 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2246: 009f7aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2247: 009f6380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2248: 005988f9 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2248: 005988a9 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2249: 003ac3d9 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2250: 009f6324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2251: 008fb1c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ule │ │ │ │ 2252: 009f750a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2253: 00555b55 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2253: 00555b05 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2254: 009f6d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2255: 006b4095 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2256: 00639c7d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2255: 006b4045 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2256: 00639c2d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2257: 009a5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2258: 009ad8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2259: 0066bbe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2259: 0066bb99 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2260: 009a4c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2261: 009f7e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2262: 003483fd 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2263: 0099e21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2264: 00647015 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ + 2264: 00646fc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ 2265: 003d4415 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2266: 0099e23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2267: 009b028c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2268: 009058d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmin_a_df │ │ │ │ - 2269: 0067b571 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2269: 0067b521 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2270: 009f6384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ 2271: 008fb0c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ult │ │ │ │ - 2272: 00567751 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2272: 00567701 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2273: 009b1d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2274: 009f7824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2275: 00484b69 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2276: 009ad620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2277: 008f1fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaqx_s_w_ph │ │ │ │ - 2278: 005b11d1 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2279: 0069c7bd 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2278: 005b1181 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2279: 0069c76d 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2280: 009aa15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2281: 009f6acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2282: 009f7a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2283: 009f73d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2284: 00654c31 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2284: 00654be1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2285: 009f637c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2286: 0069bc19 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2287: 00649b0d 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2288: 0065424d 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2286: 0069bbc9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2287: 00649abd 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2288: 006541fd 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2289: 008f578c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpeconf0 │ │ │ │ 2290: 009f83e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2291: 008f5810 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpeconf1 │ │ │ │ 2292: 009add30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2293: 009addd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2294: 009f6284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2295: 009b09d4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2296: 009f6d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2297: 009f7262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2298: 009f8178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2299: 009b1f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2300: 009f6fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2301: 0066dd45 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2302: 00664289 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2303: 006223dd 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2304: 00694575 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2305: 0063e3e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2301: 0066dcf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2302: 00664239 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2303: 0062238d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2304: 00694525 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2305: 0063e395 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2306: 009f7400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2307: 0036c3bd 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2308: 009f713e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2309: 009f853a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2310: 0029c611 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2311: 00462dc5 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2312: 003b8e31 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2313: 004191dd 560 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 2314: 002892f9 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2315: 005a0411 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2315: 005a03c1 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2316: 00858adc 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2317: 009a2f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2318: 009af4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2319: 00693881 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2319: 00693831 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2320: 009f8aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2321: 00380101 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2322: 009a0a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2323: 002c36e5 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2324: 009f6e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2325: 009f63f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2326: 009f749a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2327: 00599129 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2327: 005990d9 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2328: 0099f084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2329: 009f8442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2330: 0099e42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2331: 00263885 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2332: 0061749d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2332: 0061744d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2333: 0048696d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2334: 00682ef9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2334: 00682ea9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2335: 009f8b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2336: 009f84e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2337: 003dfc59 116 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2338: 009f6764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2339: 0059b3d9 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2339: 0059b389 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2340: 00341d05 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2341: 009f8adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2342: 0047b381 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2343: 009aa07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2344: 0040fb99 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2345: 009f85d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2346: 009b2c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2347: 009f772e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2348: 009f7f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2349: 009aa76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2350: 004965a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2351: 009f7e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2352: 002889cd 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2353: 0054c515 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2354: 005a0f21 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2353: 0054c4c5 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2354: 005a0ed1 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2355: 009f67d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2356: 009b17dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2357: 00425a51 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2358: 0042b871 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2359: 006bac95 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2359: 006bac45 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 2360: 0046dfa9 432 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2361: 00454425 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2362: 004b2cad 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ole │ │ │ │ 2363: 009f72e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2364: 009a5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2365: 008f4d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_subq_ph │ │ │ │ 2366: 0099f104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2367: 004d1f09 368 FUNC GLOBAL DEFAULT 12 helper_msa_maxi_u_df │ │ │ │ 2368: 009f7c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2369: 00649499 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2369: 00649449 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2370: 003e0e19 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2371: 002fda59 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2372: 009b1ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2373: 009f7838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2374: 009a8bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2375: 003eb09d 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2376: 003b81d9 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ - 2377: 0061d52d 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ + 2377: 0061d4dd 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ 2378: 009a7d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2379: 009ad820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ 2380: 009a6b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_EVENT │ │ │ │ - 2381: 006a046d 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2381: 006a041d 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2382: 009a2dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2383: 004b2999 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_olt │ │ │ │ 2384: 009a5cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2385: 009f71da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2386: 009f72b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2387: 009f6524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2388: 00605aad 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2389: 00639655 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2388: 00605a5d 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2389: 00639605 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2390: 0049cb41 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2391: 005688e1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2391: 00568891 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2392: 009a017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2393: 004aa3e1 76 FUNC GLOBAL DEFAULT 12 helper_subuh_qb │ │ │ │ 2394: 009f725c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2395: 0099b098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2396: 009f8a99 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2397: 0064acc5 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2397: 0064ac75 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2398: 009afc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2399: 0064c685 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2400: 00658ba5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2399: 0064c635 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2400: 00658b55 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2401: 009f78aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2402: 0057cf69 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2402: 0057cf19 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2403: 002bf875 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2404: 009f8156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2405: 009f6c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2406: 00629de5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2407: 0064c145 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2406: 00629d95 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2407: 0064c0f5 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2408: 0047fe45 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2409: 00368f2d 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2410: 00262575 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2411: 00324519 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2412: 004aafbd 68 FUNC GLOBAL DEFAULT 12 helper_dpau_h_qbl │ │ │ │ - 2413: 00509c2d 132 FUNC GLOBAL DEFAULT 12 gen_base_offset_addr │ │ │ │ + 2413: 00509be1 132 FUNC GLOBAL DEFAULT 12 gen_base_offset_addr │ │ │ │ 2414: 009f600e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2415: 009f5fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2416: 0048fb8d 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2417: 008e0b00 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2418: 006a8689 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2418: 006a8639 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2419: 009f7fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2420: 008e0b20 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2421: 00287e8d 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2422: 0067f3bd 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2422: 0067f36d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2423: 008e0b60 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2424: 0041535d 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2425: 008f8a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_cause │ │ │ │ 2426: 004ab001 70 FUNC GLOBAL DEFAULT 12 helper_dpau_h_qbr │ │ │ │ 2427: 009aab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2428: 006b0821 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2428: 006b07d1 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2429: 009a1924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_READ_EVENT │ │ │ │ 2430: 009a74b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2431: 003dd55d 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2432: 009a57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2433: 00625521 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2433: 006254d1 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2434: 009ae320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2435: 0049d43d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2436: 009b2128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2437: 006b9515 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2437: 006b94c5 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2438: 00496361 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2439: 003fcd31 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2440: 009a4238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2441: 0066be41 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2441: 0066bdf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2442: 009f6364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2443: 009f7d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2444: 004aa155 152 FUNC GLOBAL DEFAULT 12 helper_subq_s_ph │ │ │ │ 2445: 002fe149 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2446: 0058f411 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2447: 006b0a01 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2446: 0058f3c1 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2447: 006b09b1 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2448: 004ab1b5 162 FUNC GLOBAL DEFAULT 12 helper_dpaq_s_w_ph │ │ │ │ 2449: 009a47c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2450: 005c8fa9 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2450: 005c8f59 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2451: 003062d5 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2452: 0046a4a9 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2453: 003f46c9 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2454: 005423d5 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2455: 0062872d 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2454: 00542385 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2455: 006286dd 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2456: 002f2615 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2457: 0064ad91 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2457: 0064ad41 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2458: 009f5f50 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2459: 007f71d0 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2459: 007f7180 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2460: 009f6362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2461: 009a38a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2462: 009f7fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2463: 006211a5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2464: 00553de9 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2463: 00621155 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2464: 00553d99 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2465: 009aa73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2466: 00492875 32 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2467: 009f76e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2468: 009f7c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2469: 003e7fd9 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2470: 004aa21d 88 FUNC GLOBAL DEFAULT 12 helper_subu_ph │ │ │ │ 2471: 009b0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 2472: 009ab26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2473: 00481e71 128 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_route_changes │ │ │ │ 2474: 009f6a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2475: 008ebf24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2476: 0099d01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2477: 009f8104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2478: 009af934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2479: 00661909 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2479: 006618b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2480: 003fb7c1 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2481: 009b1ae0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2482: 0037ff35 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2483: 00425c4d 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2484: 009f68da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2485: 0068049d 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2486: 00674e1d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2485: 0068044d 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2486: 00674dcd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2487: 002631ad 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2488: 003c8b19 796 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2489: 0069dca5 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2489: 0069dc55 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2490: 0099ca60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2491: 009a6144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2492: 00675609 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2492: 006755b9 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2493: 009a8898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2494: 009f8016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2495: 009a5d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2496: 0099d520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2497: 009f7116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2498: 009af294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2499: 009f6a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2500: 009af584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2501: 0047b401 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2502: 009f76d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2503: 009f69ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2504: 00666689 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2504: 00666639 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2505: 004ac675 28 FUNC GLOBAL DEFAULT 12 helper_raise_exception_debug │ │ │ │ 2506: 009f7a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2507: 003dcba5 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2508: 00679c8d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2509: 0066af81 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2508: 00679c3d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2509: 0066af31 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2510: 008f001c 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2511: 009f653e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ 2512: 004aa275 136 FUNC GLOBAL DEFAULT 12 helper_subu_qb │ │ │ │ - 2513: 0067fe6d 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2513: 0067fe1d 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2514: 009f6f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ 2515: 004d941d 270 FUNC GLOBAL DEFAULT 12 helper_msa_splat_df │ │ │ │ - 2516: 0062c3bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2516: 0062c36d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2517: 009f7b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2518: 0059b095 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2519: 0056f1ed 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2518: 0059b045 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2519: 0056f19d 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2520: 009f7cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2521: 009f803a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2522: 00598e2d 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2523: 0054c8d1 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2522: 00598ddd 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2523: 0054c881 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2524: 008b1afc 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2525: 0026a5a5 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2526: 009b2dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2527: 00473de1 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2528: 00585171 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2528: 00585121 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2529: 0027933d 2808 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2530: 008fe768 132 OBJECT GLOBAL DEFAULT 24 helper_info_biadd │ │ │ │ 2531: 008b236c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2532: 00342951 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2533: 006610d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2534: 005623e9 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2533: 00661085 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2534: 00562399 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2535: 009a82d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2536: 009af424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2537: 005ae439 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2537: 005ae3e9 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2538: 0034902d 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2539: 009f81be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2540: 008b96e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2541: 008f9fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcschedule │ │ │ │ 2542: 009a86c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2543: 0099e38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2544: 00678b75 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2545: 0069e1fd 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2544: 00678b25 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2545: 0069e1ad 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2546: 0099fd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2547: 009f6a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2548: 009d4684 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2549: 008b2730 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2550: 00348b19 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2551: 009ab6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2552: 008ecc08 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2553: 009f7ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2554: 009f8130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2555: 0066f7e1 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2556: 00599679 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2555: 0066f791 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2556: 00599629 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2557: 009f70de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2558: 00229cdd 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2559: 004c9731 1468 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_b │ │ │ │ 2560: 009f6dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2561: 006556bd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2561: 0065566d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2562: 004ca155 224 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_d │ │ │ │ 2563: 009ae770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2564: 0099eb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2565: 009f6a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2566: 009f7c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2567: 004c9ced 744 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_h │ │ │ │ 2568: 009a43f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2569: 008b98c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2570: 003fcd1d 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2571: 008b2b78 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2572: 008f4a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_addq_s_ph │ │ │ │ 2573: 0099a678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2574: 009f8546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2575: 005a2d89 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2575: 005a2d39 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2576: 009f7cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2577: 009f7d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2578: 0026695d 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2579: 0029bbfd 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2580: 008f5bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tchalt │ │ │ │ 2581: 009f6cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2582: 0025bb51 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ @@ -2588,538 +2588,538 @@ │ │ │ │ 2584: 004c9fd5 384 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_w │ │ │ │ 2585: 0029a739 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2586: 009b0cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2587: 009a7608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_EVENT │ │ │ │ 2588: 009b1278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2589: 009f716c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2590: 0025f479 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2591: 007f8d40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2591: 007f8cf0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2592: 004958e5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2593: 009accec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2594: 005369fd 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2595: 00661585 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2594: 005369ad 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2595: 00661535 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2596: 009f7122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2597: 0046efd5 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2598: 009a85b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2599: 0099ad78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2600: 009f75aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2601: 009f7854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2602: 009f80c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2603: 0090b83c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_b │ │ │ │ 2604: 003b8f69 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2605: 009a7668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 2606: 0047d6e1 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2607: 00903754 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32 │ │ │ │ 2608: 009a10fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ 2609: 0090b6b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_d │ │ │ │ - 2610: 005dbd29 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2610: 005dbcd9 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2611: 0099f390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2612: 009b041c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2613: 009f6ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2614: 0090b7b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_h │ │ │ │ 2615: 00302da5 232 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2616: 009f7c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2617: 009f7aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2618: 003733d9 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2619: 009f640a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2620: 009a39b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2621: 0063adc1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2621: 0063ad71 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2622: 002f3ec1 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2623: 009f61a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2624: 002c7de5 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2625: 009f7ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2626: 00494f39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2627: 005d3879 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2628: 0068a085 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2627: 005d3829 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2628: 0068a035 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2629: 009f8522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2630: 009f7cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2631: 0090b734 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_w │ │ │ │ 2632: 0099e04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2633: 006bacfd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2633: 006bacad 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2634: 008ef650 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2635: 006035ad 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2635: 0060355d 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2636: 009afd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2637: 009f646c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ 2638: 0041f955 208 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2639: 009f641c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2640: 009f7590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2641: 008a9bac 12 OBJECT GLOBAL DEFAULT 21 SpdmTransport_lookup │ │ │ │ 2642: 002a0501 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2643: 0080ade8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2643: 0080ad98 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2644: 009f6b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2645: 0099e30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2646: 003ea2b5 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2647: 003ab261 504 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2648: 0064f2c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2648: 0064f279 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2649: 0025f391 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2650: 00552e65 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2650: 00552e15 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2651: 009add00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2652: 009a24dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2653: 00622191 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2653: 00622141 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2654: 009f7c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2655: 003c8ed5 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2656: 00348389 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2657: 009b2e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2658: 0069cefd 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2659: 0067d531 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2658: 0069cead 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2659: 0067d4e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2660: 0099c29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2661: 006025a5 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2662: 005ba7d1 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2661: 00602555 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2662: 005ba781 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2663: 0037f125 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2664: 0099bfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2665: 009a5b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2666: 00637ed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2666: 00637e85 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2667: 008b1b54 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2668: 006bcec1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2668: 006bce71 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2669: 009ad540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ 2670: 002869e9 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2671: 009f7ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2672: 009f7eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2673: 0049254d 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2674: 009aa83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2675: 00904438 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftint_u_df │ │ │ │ 2676: 009a4398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2677: 006bc8cd 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2677: 006bc87d 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2678: 009a4518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2679: 0052bac1 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2679: 0052ba71 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2680: 003d30dd 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2681: 004a1a1d 240 FUNC GLOBAL DEFAULT 12 helper_mftc0_configx │ │ │ │ 2682: 003f66a9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2683: 0058d54d 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2683: 0058d4fd 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2684: 008ed4cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2685: 003212c5 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2686: 008ee8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2687: 0066cdd5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2687: 0066cd85 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2688: 008b1f44 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2689: 009a6044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2690: 009f7ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2691: 006be91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2692: 00604d69 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2691: 006be8cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2692: 00604d19 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2693: 00287f2d 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2694: 009f7b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2695: 008b29bc 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2696: 009a11cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2697: 009f64e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2698: 009f6674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2699: 009ada60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2700: 0065a6d9 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2700: 0065a689 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2701: 009f705c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2702: 009b0b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2703: 00904330 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffint_u_df │ │ │ │ 2704: 009f5838 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2705: 002ead29 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2706: 009a94c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2707: 0065e185 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2707: 0065e135 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2708: 009af394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2709: 009a6ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_WRITE_EVENT │ │ │ │ 2710: 009f748a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2711: 009f760e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2712: 009ad770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2713: 009b1d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2714: 006822a9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2714: 00682259 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ 2715: 0049f431 88 FUNC GLOBAL DEFAULT 12 cpu_mips_clock_init │ │ │ │ - 2716: 00664865 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2716: 00664815 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2717: 009f77e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2718: 009a8458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2719: 006ba60d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2720: 0063d615 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2719: 006ba5bd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2720: 0063d5c5 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2721: 003d8bdd 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2722: 005aa149 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2723: 005aa5b1 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2724: 00673841 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2722: 005aa0f9 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2723: 005aa561 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2724: 006737f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2725: 009f7e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2726: 00385a41 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2727: 009f7f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2728: 00673a99 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2728: 00673a49 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2729: 0037db39 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2730: 008f890c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcschefback │ │ │ │ 2731: 003b9f75 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2732: 0099c188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2733: 009a14ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2734: 0099eb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2735: 009f6f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 2736: 008f3d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_r_w │ │ │ │ - 2737: 0069e019 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2738: 006c1fb9 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2739: 006761c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2740: 006b5461 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2737: 0069dfc9 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2738: 006c1f69 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2739: 00676179 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2740: 006b5411 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ 2741: 0041ec45 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2742: 009f79c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2743: 009a3bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2744: 00616d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2744: 00616ce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2745: 004769f5 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2746: 00492689 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2747: 009f64a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2748: 0099b734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2749: 008b1e7c 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2750: 0025e1dd 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2751: 0099a568 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2752: 009f6f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2753: 009a8aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2754: 009f76b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2755: 009b2e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2756: 009a6c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2757: 00647595 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2757: 00647545 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2758: 009b1e7c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2759: 003fe07d 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2760: 00684545 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2760: 006844f5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2761: 009f80c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2762: 00651a35 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2762: 006519e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2763: 003fb9d9 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2764: 006128f5 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2764: 006128a5 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2765: 009ae670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2766: 002c3139 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2767: 005aa3f5 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2768: 006a261d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2767: 005aa3a5 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2768: 006a25cd 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2769: 009ad660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2770: 008b2f90 64 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2771: 00324575 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2772: 00441189 684 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2773: 009a108c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2774: 003de38d 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2775: 009a07dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2776: 0052e721 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2776: 0052e6d1 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2777: 0099ddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2778: 009ad840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2779: 00483c19 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2780: 009f6ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2781: 00298bed 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2782: 0099a38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2783: 0099a7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2784: 0068d97d 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ - 2785: 0054ac31 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 2784: 0068d92d 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2785: 0054abe1 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ 2786: 00454b35 216 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2787: 009f7a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2788: 009b1aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2789: 009f7666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2790: 009a027c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2791: 009a4468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2792: 009f6f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2793: 0099c1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2794: 0061713d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2794: 006170ed 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2795: 009f6012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2796: 009f7bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2797: 009f78b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2798: 003ddb4d 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2799: 009b03ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2800: 009a3fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2801: 006876bd 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2801: 0068766d 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2802: 009a7698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_HVERSION_EVENT │ │ │ │ 2803: 009ac044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2804: 0099c610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2805: 009ab894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2806: 009f69f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2807: 005a9a35 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2808: 0061a8f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2807: 005a99e5 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2808: 0061a8a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2809: 004bac9d 128 FUNC GLOBAL DEFAULT 12 helper_psllh │ │ │ │ 2810: 009f68d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2811: 009f6440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2812: 00426a2d 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2813: 009f73dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2814: 002a564d 108 FUNC GLOBAL DEFAULT 12 OPLDestroy │ │ │ │ - 2815: 00663ffd 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2816: 0066a8c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2815: 00663fad 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2816: 0066a875 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2817: 009f6c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2818: 009f7714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2819: 0025f569 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2820: 009f6184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2821: 005ac65d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2821: 005ac60d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ 2822: 008f3c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_ph │ │ │ │ - 2823: 00644bdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2823: 00644b8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2824: 009aae1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2825: 00692781 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2825: 00692731 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2826: 004a5fbd 72 FUNC GLOBAL DEFAULT 12 cpu_mips_irq_init_cpu │ │ │ │ 2827: 009a14cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2828: 009f7412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TRANSFER_DATA_DSTATE │ │ │ │ 2829: 00267295 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2830: 002c8595 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2831: 009a9f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2832: 00492a79 104 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2833: 004bac59 24 FUNC GLOBAL DEFAULT 12 helper_psllw │ │ │ │ 2834: 0099f044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2835: 006638ad 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2835: 0066385d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2836: 009ad860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2837: 0058480d 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2837: 005847bd 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2838: 009a0c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2839: 008f41e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_ph │ │ │ │ 2840: 009f6588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2841: 00668f59 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2842: 006ad111 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2841: 00668f09 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2842: 006ad0c1 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2843: 00453219 16 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2844: 009f8416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2845: 009aabec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 2846: 003e6225 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2847: 0099c600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2848: 0080ae40 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2848: 0080adf0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2849: 008e8564 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2850: 009f68a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 2851: 008eea74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 2852: 00604e21 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2852: 00604dd1 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2853: 00274ea5 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2854: 0029a1e1 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2855: 005214e9 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2855: 00521499 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2856: 0026b02d 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2857: 005a0a65 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2857: 005a0a15 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 2858: 0047d251 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 2859: 00493b15 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2860: 004341c5 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ 2861: 0041ea11 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ 2862: 008f3b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_qb │ │ │ │ - 2863: 0058c38d 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2863: 0058c33d 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2864: 009f8102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2865: 009afd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2866: 008f5708 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpecontrol │ │ │ │ 2867: 008e7d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2868: 009a46d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 2869: 00481271 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2870: 00697f19 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2870: 00697ec9 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2871: 0037f661 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2872: 009f7a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2873: 00653d21 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2873: 00653cd1 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2874: 009f7436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_READ_DSTATE │ │ │ │ 2875: 00248e15 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 2876: 0064c315 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 2876: 0064c2c5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 2877: 00341645 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2878: 009f6148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ - 2879: 005642a1 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ + 2879: 00564251 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ 2880: 002577e1 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2881: 009f6ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2882: 009f7290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2883: 005818b9 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2883: 00581869 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2884: 009afb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2885: 009f80e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2886: 009f674a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2887: 00584af1 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2887: 00584aa1 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2888: 0099fb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2889: 0090db4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_b │ │ │ │ 2890: 009b1558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 2891: 0090d9c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_d │ │ │ │ - 2892: 006487c1 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2892: 00648771 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 2893: 0037ddfd 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 2894: 00678ef1 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2894: 00678ea1 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 2895: 00376fb9 44 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2896: 009f74be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2897: 009a226c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2898: 0090dac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_h │ │ │ │ 2899: 009f851e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2900: 009f7a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2901: 004ba039 136 FUNC GLOBAL DEFAULT 12 helper_psubsb │ │ │ │ 2902: 009a7e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 2903: 006a0609 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2903: 006a05b9 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2904: 009f84a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2905: 009f6c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2906: 009b08d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2907: 004484a1 4460 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2908: 009f7b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2909: 008f50d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_addsc │ │ │ │ 2910: 009f7ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2911: 009a11dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2912: 0059ae09 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2912: 0059adb9 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2913: 009f65ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2914: 004ba151 144 FUNC GLOBAL DEFAULT 12 helper_psubsh │ │ │ │ 2915: 009f7aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2916: 009b1048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2917: 0027dd55 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2918: 0066ff35 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2918: 0066fee5 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2919: 009f6806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2920: 009a73d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2921: 009b2e38 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2922: 009f77fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2923: 00563155 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2923: 00563105 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2924: 0090da44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_w │ │ │ │ 2925: 009a3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2926: 008b9690 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2927: 009f6e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_IOV_DSTATE │ │ │ │ 2928: 0026c2a1 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2929: 009f658c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2930: 009f65ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2931: 009028e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_ps │ │ │ │ 2932: 009a9fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 2933: 009f6be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 2934: 009f6f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2935: 008e5adc 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2936: 009ad9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2937: 009f6d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2938: 0069ff29 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2938: 0069fed9 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 2939: 0046f7e9 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2940: 00655b95 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2940: 00655b45 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2941: 009f7d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2942: 009ab36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2943: 009a7678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_EVENT │ │ │ │ 2944: 0033f409 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 2945: 0099b1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2946: 00670925 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2946: 006708d5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2947: 0099be28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2948: 004db7bd 1784 FUNC GLOBAL DEFAULT 12 helper_msa_fmin_df │ │ │ │ 2949: 008e08ec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 2950: 009a91b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 2951: 009f5f6c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 2952: 009aa45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 2953: 008ebfa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 2954: 006bda51 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 2955: 006ba1b9 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 2956: 005375d5 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 2954: 006bda01 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2955: 006ba169 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 2956: 00537585 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 2957: 009abec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 2958: 009a5ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 2959: 009a2f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2960: 0064eeb1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2960: 0064ee61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2961: 009f7486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2962: 008a7c9c 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 2963: 00420f25 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2964: 009a4d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2965: 0067b989 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 2966: 006215fd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2967: 00600e91 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2965: 0067b939 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 2966: 006215ad 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2967: 00600e41 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2968: 0099bc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2969: 003d4a71 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2970: 00679ec5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 2971: 0068d8e5 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ + 2970: 00679e75 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2971: 0068d895 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ 2972: 0033fc9d 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 2973: 00674635 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2973: 006745e5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 2974: 009a6024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ 2975: 004a1669 188 FUNC GLOBAL DEFAULT 12 helper_mtc0_status │ │ │ │ - 2976: 00618451 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2976: 00618401 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ 2977: 00901f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip2_d │ │ │ │ - 2978: 0054ca75 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2979: 00614445 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2978: 0054ca25 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2979: 006143f5 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2980: 009a5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 2981: 009b1a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 2982: 0065d189 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 2982: 0065d139 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 2983: 0049915d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 2984: 0099b2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2985: 009a82f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 2986: 009f72a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 2987: 009a6d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2988: 00637f4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2988: 00637efd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2989: 009f671a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2990: 0090595c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmin_df │ │ │ │ 2991: 009f81d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2992: 009b14e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2993: 009aa9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 2994: 0066b821 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2995: 0055b159 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2994: 0066b7d1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2995: 0055b109 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 2996: 0099bea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 2997: 006922b9 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 2997: 00692269 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 2998: 009a8b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 2999: 009f6fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3000: 009f7b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3001: 009b29f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3002: 00900970 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip2_s │ │ │ │ 3003: 009ac13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3004: 0041cf69 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3005: 0069565d 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3006: 006a9cdd 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3005: 0069560d 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3006: 006a9c8d 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3007: 009a7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3008: 0099d3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3009: 009f5f51 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3010: 0099c930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3011: 006bba51 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3011: 006bba01 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3012: 009f6db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ 3013: 004a0e5d 320 FUNC GLOBAL DEFAULT 12 helper_mttc0_tchalt │ │ │ │ - 3014: 00673b89 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3014: 00673b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ 3015: 009f6e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SCB_COMMAND_DSTATE │ │ │ │ - 3016: 00555671 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3016: 00555621 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3017: 009f7d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3018: 009b15a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3019: 002bab19 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3020: 009f693c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3021: 00493bc1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3022: 006814c1 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3023: 0069e1a5 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3022: 00681471 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3023: 0069e155 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3024: 009f6a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3025: 009ae1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3026: 00340465 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3027: 0058e1bd 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3027: 0058e16d 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3028: 008ecc8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3029: 0053e3dd 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3029: 0053e38d 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3030: 009a4268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3031: 009f71ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3032: 0099a6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3033: 009aba54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3034: 00238af9 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3035: 009f81ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3036: 006214a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3037: 00696d89 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 3038: 0058bf31 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3036: 00621459 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3037: 00696d39 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3038: 0058bee1 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3039: 009f69f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3040: 009f684e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3041: 0069f865 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3041: 0069f815 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3042: 009f81cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_DSTATE │ │ │ │ 3043: 0048c5f9 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ - 3044: 006bc95d 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3044: 006bc90d 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3045: 009adb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3046: 00613a0d 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3047: 00568a7d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3046: 006139bd 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3047: 00568a2d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3048: 00907b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ldi_df │ │ │ │ 3049: 009f8b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3050: 009f75b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3051: 005620d1 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3051: 00562081 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3052: 009a4e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3053: 006b3981 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3053: 006b3931 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3054: 0045250d 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3055: 009f5c88 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3056: 009f67e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3057: 00585899 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3057: 00585849 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3058: 009f77ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3059: 004868ed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3060: 009a77d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3061: 004cb1b1 738 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_b │ │ │ │ 3062: 00283f75 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3063: 0046ceed 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3064: 009ae580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3065: 004cb6ed 158 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_d │ │ │ │ 3066: 00268fc1 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3067: 009f61c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3068: 00661a71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3068: 00661a21 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3069: 009a139c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3070: 009f75e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3071: 004c0aa1 614 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_b │ │ │ │ 3072: 004cb495 386 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_h │ │ │ │ 3073: 0090574c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcor_df │ │ │ │ - 3074: 00685e09 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3074: 00685db9 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ 3075: 004c0ea9 162 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_d │ │ │ │ - 3076: 0062ada5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3076: 0062ad55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3077: 00474701 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3078: 008f6704 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_entryhi │ │ │ │ 3079: 009a4ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3080: 004c0d09 268 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_h │ │ │ │ 3081: 009f63f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3082: 0065a481 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3083: 005a29e5 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3084: 00681c19 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3082: 0065a431 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3083: 005a2995 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3084: 00681bc9 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3085: 0090f178 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bsel_v │ │ │ │ - 3086: 004ec129 102 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ - 3087: 0064439d 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3086: 004ec0dd 102 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ + 3087: 0064434d 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3088: 00267005 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3089: 00429d71 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3090: 004cb619 212 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_w │ │ │ │ 3091: 009a6114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3092: 0099f430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3093: 0049dcfd 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3094: 009f7302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3095: 009f668c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3096: 00628a35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3097: 0067960d 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3098: 00646769 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3096: 006289e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3097: 006795bd 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3098: 00646719 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3099: 0085d7d8 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3100: 0090fac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_b │ │ │ │ 3101: 009f7b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3102: 002fb765 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3103: 004c0e15 148 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_w │ │ │ │ 3104: 0090f934 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_d │ │ │ │ 3105: 009a188c 72 OBJECT GLOBAL DEFAULT 24 hw_isa_trace_events │ │ │ │ 3106: 0099d8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3107: 006012c5 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3107: 00601275 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3108: 009f66a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3109: 00671511 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3109: 006714c1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ 3110: 008f1484 132 OBJECT GLOBAL DEFAULT 24 helper_info_mthlip │ │ │ │ - 3111: 0061ae91 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3112: 00556355 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3111: 0061ae41 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3112: 00556305 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ 3113: 0090fa3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_h │ │ │ │ - 3114: 005a381d 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3114: 005a37cd 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3115: 008af968 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3116: 009a80f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3117: 008f515c 132 OBJECT GLOBAL DEFAULT 24 helper_info_addwc │ │ │ │ 3118: 009f827a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3119: 0022c93d 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3120: 00433f11 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3121: 0099f0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ @@ -3129,119 +3129,119 @@ │ │ │ │ 3125: 0099fb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3126: 0099e8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3127: 009f8b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3128: 008ef5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3129: 009f6296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3130: 009f60cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ 3131: 009066c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cfcmsa │ │ │ │ - 3132: 0061a621 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3132: 0061a5d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3133: 003c0f7d 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3134: 009aa9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3135: 009f823c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3136: 0099b8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3137: 009f7cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3138: 0099c528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3139: 0090f9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_w │ │ │ │ 3140: 009f82ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3141: 005aa449 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3141: 005aa3f9 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 3142: 003f154d 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3143: 00622255 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 3144: 005bb65d 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3143: 00622205 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3144: 005bb60d 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3145: 0099c148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3146: 009f73f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3147: 009a4008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3148: 009b2480 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ 3149: 009a3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_INCOMPLETE_EVENT │ │ │ │ - 3150: 0066f625 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3150: 0066f5d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3151: 00400fad 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3152: 009f7a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3153: 009f6d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3154: 009f7050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3155: 009f85a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3156: 00910104 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3157: 00667381 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3157: 00667331 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3158: 009b010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3159: 00562381 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3160: 0065ae59 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3161: 0065ca6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3159: 00562331 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3160: 0065ae09 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3161: 0065ca1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3162: 009acd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3163: 009a39c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3164: 005a09e5 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3164: 005a0995 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3165: 009f8054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3166: 008b1c10 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3167: 009a0c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3168: 009f7554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3169: 00253c19 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3170: 0065ce19 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3170: 0065cdc9 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3171: 009a012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3172: 00699e81 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3172: 00699e31 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3173: 00267e09 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ 3174: 004b8f9d 160 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_saf │ │ │ │ - 3175: 0067bc85 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3175: 0067bc35 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3176: 008ed550 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3177: 00673751 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3177: 00673701 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3178: 008ee96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3179: 0043ed1d 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3180: 004111ad 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3181: 009f746a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3182: 009f7ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3183: 006185ed 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3184: 00568db1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3183: 0061859d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3184: 00568d61 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3185: 009f7d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3186: 009b0ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3187: 009f819c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3188: 009a73a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3189: 003b0241 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3190: 0085c318 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3191: 009a6924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ - 3192: 0069c319 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3192: 0069c2c9 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3193: 009f6948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3194: 009a4828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ 3195: 00901e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_class_d │ │ │ │ - 3196: 00671bc1 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3196: 00671b71 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3197: 009d4694 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3198: 0040ca9d 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3199: 00342bf1 76 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3200: 009f6c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3201: 00509b99 28 FUNC GLOBAL DEFAULT 12 check_cop1x │ │ │ │ - 3202: 00609edd 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3201: 00509b4d 28 FUNC GLOBAL DEFAULT 12 check_cop1x │ │ │ │ + 3202: 00609e8d 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3203: 004190b9 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3204: 009a0b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3205: 009075b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srari_df │ │ │ │ 3206: 009f82f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3207: 003e91f5 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3208: 0089fdb4 64 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3209: 00900868 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_class_s │ │ │ │ 3210: 003c9e15 356 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3211: 00662a19 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3212: 0066a811 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3211: 006629c9 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3212: 0066a7c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3213: 00295921 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3214: 006a3ac5 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3214: 006a3a75 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3215: 0033cc6d 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3216: 009f853e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3217: 0046ce65 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3218: 009a022c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ 3219: 003ca0c1 92 FUNC GLOBAL DEFAULT 12 audio_add_audiodev │ │ │ │ - 3220: 0064abd9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 3221: 00514265 108 FUNC GLOBAL DEFAULT 12 mips_restore_state_to_opc │ │ │ │ - 3222: 0062109d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3223: 00606965 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3220: 0064ab89 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3221: 00514219 108 FUNC GLOBAL DEFAULT 12 mips_restore_state_to_opc │ │ │ │ + 3222: 0062104d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3223: 00606915 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3224: 00496c45 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3225: 003f5731 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3226: 00469695 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3227: 009f68e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3228: 0060eedd 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3228: 0060ee8d 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3229: 009b2cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3230: 0062b961 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3231: 006464d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3232: 006aab09 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3233: 005638b5 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3230: 0062b911 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3231: 00646485 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3232: 006aaab9 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3233: 00563865 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 3234: 0046f4f1 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3235: 00450061 184 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3236: 0068eb49 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3236: 0068eaf9 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3237: 0025d741 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3238: 009abd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3239: 009f8b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3240: 009f672e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3241: 008b17e0 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3242: 009f8226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3243: 009f8b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ @@ -3249,256 +3249,256 @@ │ │ │ │ 3245: 009f8a9a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_i386_c │ │ │ │ 3246: 009f624c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3247: 0046812d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3248: 009f847a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3249: 009f5fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3250: 009a249c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3251: 009aebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3252: 0057d8e5 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3252: 0057d895 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3253: 008e03a0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3254: 004a45f5 286 FUNC GLOBAL DEFAULT 12 r4k_invalidate_tlb │ │ │ │ 3255: 004261c5 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3256: 006924c1 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3256: 00692471 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3257: 0037fbf5 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3258: 00258089 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3259: 006ae91d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3259: 006ae8cd 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3260: 009f6672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3261: 006baae9 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3261: 006baa99 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3262: 009b0fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3263: 009f6c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3264: 0029f395 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3265: 009f7f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3266: 00348455 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3267: 009f61fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3268: 005abd31 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3268: 005abce1 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3269: 009f8278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3270: 0049b9ad 284 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3271: 009f7002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3272: 009f6a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3273: 009f7396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3274: 009b174c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3275: 0099a828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3276: 009f762a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3277: 0067ec49 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3278: 0060f971 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3279: 005cec7d 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3277: 0067ebf9 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3278: 0060f921 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3279: 005cec2d 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3280: 003ab669 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3281: 003fd45d 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3282: 009f5f11 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3283: 005a0721 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3284: 0065cb5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3285: 0069c66d 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3286: 00660461 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3283: 005a06d1 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3284: 0065cb0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3285: 0069c61d 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3286: 00660411 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3287: 009f758e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3288: 00651ced 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3288: 00651c9d 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3289: 0099e46c 744 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3290: 002b9185 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3291: 009f62a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3292: 0069c2c9 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ - 3293: 00594c7d 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3294: 0066f78d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3292: 0069c279 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3293: 00594c2d 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3294: 0066f73d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3295: 009f7cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3296: 009a9f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3297: 009a4f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ 3298: 00423bc5 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3299: 009f72a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3300: 009f82fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3301: 00671281 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3301: 00671231 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3302: 0048b49d 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3303: 0066df25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3304: 00649e2d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3303: 0066ded5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3304: 00649ddd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3305: 0044c5b9 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3306: 009f6b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3307: 0099ef64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3308: 0061a789 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3308: 0061a739 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3309: 002c5ed9 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3310: 009a092c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3311: 0099c740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3312: 0069d411 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3312: 0069d3c1 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3313: 009a6334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3314: 009f7248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3315: 009f72b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3316: 006a0199 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3316: 006a0149 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3317: 004a0f9d 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_tccontext │ │ │ │ 3318: 003f2bdd 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3319: 008eeaf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3320: 003474a5 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3321: 0099e17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3322: 0052c2d5 140 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3322: 0052c285 140 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3323: 009f75b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3324: 008f6fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_framemask │ │ │ │ 3325: 009b1038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3326: 003f22cd 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3327: 00492da9 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3328: 009b2958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3329: 00613641 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3329: 006135f1 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3330: 009a6544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3331: 009f6818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3332: 008aa01c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3333: 009a5198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3334: 008e06b8 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3335: 004808c9 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3336: 009f6e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ 3337: 00474921 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i128_chk │ │ │ │ - 3338: 0060fd99 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3338: 0060fd49 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3339: 0037ca45 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3340: 0099d330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3341: 0099dfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3342: 009f8b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3343: 009f6e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3344: 009f7aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3345: 0068d411 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3345: 0068d3c1 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3346: 003ed271 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3347: 009f6c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3348: 008f5684 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_mvpcontrol │ │ │ │ 3349: 009f69c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3350: 0064372d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3350: 006436dd 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3351: 0046cdd5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3352: 00900fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_d │ │ │ │ 3353: 009afc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3354: 009af334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3355: 004b90ed 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_seq │ │ │ │ 3356: 009f73d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3357: 00344115 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3358: 0043d991 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ - 3359: 0055b51d 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3359: 0055b4cd 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3360: 009f6dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3361: 0057c885 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3361: 0057c835 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3362: 009f6d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3363: 002f2935 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3364: 004108dd 640 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3365: 009f6202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3366: 006a8c8d 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3366: 006a8c3d 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3367: 009a3b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3368: 006ad915 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3369: 00674101 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3368: 006ad8c5 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3369: 006740b1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3370: 009f7900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3371: 0043eda5 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3372: 00616f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3372: 00616ec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3373: 009f6928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3374: 006015d5 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3374: 00601585 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3375: 0099e12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3376: 009f773e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3377: 009a4108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3378: 009b246c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3379: 009f808e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3380: 008f1ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bitrev │ │ │ │ 3381: 004abc99 60 FUNC GLOBAL DEFAULT 12 helper_cmp_lt_ph │ │ │ │ 3382: 008ff9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_s │ │ │ │ 3383: 009f6a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3384: 0064a1dd 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3385: 0053d111 1236 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3384: 0064a18d 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3385: 0053d0c1 1236 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3386: 003428a1 176 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3387: 0067f115 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3387: 0067f0c5 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3388: 0023943d 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3389: 009aa20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3390: 0046b95d 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3391: 009f63b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3392: 009f8b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3393: 009f7862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3394: 00674371 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3394: 00674321 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3395: 0099b148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3396: 009f67f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3397: 009aa4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3398: 0065ee09 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3398: 0065edb9 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3399: 002394f1 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3400: 003cef15 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3401: 002c8389 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3402: 0099cf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3403: 00408fdd 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3404: 0063bb39 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3405: 0056423d 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3406: 00625959 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3404: 0063bae9 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3405: 005641ed 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3406: 00625909 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3407: 009f7b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3408: 008ea454 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3409: 009a8798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3410: 0099defc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3411: 009f66b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3412: 008b3250 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3413: 006936ed 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3413: 0069369d 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3414: 00449731 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3415: 0022bfd1 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3416: 0039f461 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3417: 00692ded 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3418: 00514411 38 FUNC GLOBAL DEFAULT 12 helper_macc │ │ │ │ - 3419: 0063373d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3417: 00692d9d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3418: 005143c5 38 FUNC GLOBAL DEFAULT 12 helper_macc │ │ │ │ + 3419: 006336ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3420: 008ea034 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3421: 00338049 304 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3422: 0048c79d 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3423: 0061a261 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3423: 0061a211 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3424: 0041d1b9 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3425: 009f7f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3426: 006b0729 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3426: 006b06d9 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3427: 009f7fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3428: 00418605 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3429: 009ab814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3430: 0022c839 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3431: 0056a93d 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3431: 0056a8ed 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3432: 00341bed 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3433: 0061b0ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3433: 0061b05d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3434: 004a0399 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcschefback │ │ │ │ 3435: 0099bf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3436: 004954dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3437: 00537875 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3438: 00564be5 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3439: 007de310 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3437: 00537825 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3438: 00564b95 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3439: 007de2c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3440: 009f77e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3441: 00618da9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3441: 00618d59 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3442: 009f8b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3443: 009f66b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3444: 00554b65 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3445: 0054fd29 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ - 3446: 007de308 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3444: 00554b15 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3445: 0054fcd9 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3446: 007de2b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3447: 009a9214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ - 3448: 00535ff9 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3448: 00535fa9 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3449: 009f7db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3450: 009ac590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3451: 0099e26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3452: 00564099 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3452: 00564049 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3453: 009a3fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3454: 0025d611 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3455: 0064da31 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3455: 0064d9e1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3456: 003fc09d 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3457: 00487f69 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3458: 003a4efd 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3459: 009a7fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3460: 009f6b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3461: 0068fae1 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3461: 0068fa91 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3462: 003b9fb5 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3463: 0028e809 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3464: 009f7e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3465: 009ae060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3466: 00626b29 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3466: 00626ad9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3467: 0037c45d 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3468: 003fea99 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3469: 00663f39 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3469: 00663ee9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3470: 0043d8b1 22 FUNC GLOBAL DEFAULT 12 qemu_has_tunnel │ │ │ │ 3471: 00419c31 1676 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3472: 005541c1 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3472: 00554171 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3473: 009f5fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3474: 009e6474 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3475: 009f6690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3476: 00678aa9 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3477: 004ec2bd 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_xnp │ │ │ │ - 3478: 00575971 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3476: 00678a59 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3477: 004ec271 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_xnp │ │ │ │ + 3478: 00575921 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3479: 009a7d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3480: 00492769 216 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3481: 0066bac9 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3481: 0066ba79 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3482: 009170c4 708 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3483: 006a35e5 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3483: 006a3595 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3484: 009f61ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3485: 009f7a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3486: 0069dbcd 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3486: 0069db7d 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3487: 0049ebf1 10 FUNC GLOBAL DEFAULT 12 cpu_mips_kseg0_to_phys │ │ │ │ 3488: 009f80ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3489: 009af1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3490: 0029c351 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3491: 009f7388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3492: 00263821 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3493: 006a47a1 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3493: 006a4751 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3494: 009f6a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3495: 0099d878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3496: 009f6096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3497: 009f7582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3498: 0046039d 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3499: 009f7832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3500: 009f7e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ @@ -3506,192 +3506,192 @@ │ │ │ │ 3502: 009f6422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3503: 009f7600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3504: 009f8206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3505: 009af2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3506: 003eb28d 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3507: 004938c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ 3508: 009022b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_d │ │ │ │ - 3509: 005c8fdd 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3510: 0068e181 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3509: 005c8f8d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3510: 0068e131 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3511: 00912260 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3512: 009f7ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3513: 008b2778 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3514: 009ac9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3515: 009f62f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3516: 009aea1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3517: 009af8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3518: 009f62f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3519: 006920d1 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3519: 00692081 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3520: 00902650 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_l │ │ │ │ 3521: 0047a5c9 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3522: 009f77f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3523: 009f6e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3524: 009af3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3525: 009aa50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3526: 009f7ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3527: 002c9271 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3528: 0099b4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ - 3529: 006a9ea9 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3529: 006a9e59 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3530: 009a84e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3531: 003e2b0d 912 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ 3532: 00902548 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_w │ │ │ │ - 3533: 005828b5 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3533: 00582865 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3534: 009f61a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3535: 005f17dd 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3535: 005f178d 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3536: 0028961d 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3537: 009ac064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3538: 0099cdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3539: 0099eac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3540: 009a6174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3541: 0049ff99 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcstatus │ │ │ │ 3542: 00487fed 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3543: 0069435d 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3544: 0064ada1 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3543: 0069430d 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3544: 0064ad51 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3545: 009f630e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3546: 0040dd79 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3547: 00568d2d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3547: 00568cdd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3548: 0099dedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3549: 009f8472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3550: 0054f50d 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3550: 0054f4bd 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3551: 004928d9 58 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3552: 009f7a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 3553: 00480f1d 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3554: 006b475d 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3554: 006b470d 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3555: 00266e71 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3556: 009accdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3557: 003ee231 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3558: 009f7a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3559: 00633155 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3559: 00633105 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3560: 009f62f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3561: 002c422d 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3562: 003c5539 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3563: 009f6e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3564: 006315ad 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3564: 0063155d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3565: 0034e4b1 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3566: 006a63b5 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3566: 006a6365 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3567: 009a0d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3568: 00651a71 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3568: 00651a21 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3569: 0040dea5 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3570: 009b1398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3571: 006bc309 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3571: 006bc2b9 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3572: 009f6b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3573: 004163b5 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3574: 0023958d 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3575: 009f8096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3576: 0068e1c1 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3576: 0068e171 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3577: 0049dfd9 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3578: 0067e6dd 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3578: 0067e68d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3579: 0042742d 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3580: 002a56c9 70 FUNC GLOBAL DEFAULT 12 OPLWrite │ │ │ │ 3581: 009f8a94 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3582: 009f8b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3583: 006767e9 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3583: 00676799 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3584: 008af98c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3585: 009b0924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3586: 008b1818 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3587: 008b16c8 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3588: 009f77f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3589: 00249815 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3590: 00643931 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3590: 006438e1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3591: 0099e05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3592: 0099f5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3593: 009f6a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3594: 00603269 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3595: 00631fdd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3594: 00603219 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3595: 00631f8d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3596: 009b22b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3597: 009ab24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3598: 0085c0a4 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_pci │ │ │ │ 3599: 009f795e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3600: 00661279 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3600: 00661229 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3601: 009f636e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3602: 002f21b9 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3603: 006acbc5 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3603: 006acb75 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3604: 0047e6f5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3605: 009f78c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3606: 00909c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_b │ │ │ │ 3607: 00909ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_d │ │ │ │ 3608: 009b16ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3609: 009acc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3610: 0061c689 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3610: 0061c639 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3611: 003d4595 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3612: 0099b614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ 3613: 00909be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_h │ │ │ │ - 3614: 0066bcd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3614: 0066bc89 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3615: 00481ae9 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3616: 009f6f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3617: 0047e699 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3618: 008b1844 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3619: 009f6dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3620: 009a59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3621: 009b1328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3622: 0065ace1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3622: 0065ac91 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3623: 0029ba65 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3624: 0099e3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3625: 009aa41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3626: 009f64a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3627: 009a97e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3628: 009f83b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3629: 0057f5c1 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3629: 0057f571 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3630: 0048cf39 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3631: 009a4ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3632: 00909b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_w │ │ │ │ 3633: 004060ed 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3634: 008b18ac 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3635: 009026d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtd_l │ │ │ │ 3636: 009f8b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3637: 009f81ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3638: 009abcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3639: 006b3959 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3639: 006b3909 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3640: 0099b3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3641: 0043335d 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3642: 00900d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtd_s │ │ │ │ 3643: 004a9911 376 FUNC GLOBAL DEFAULT 12 mips_cpu_gdb_write_register │ │ │ │ 3644: 009f7482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3645: 005374ed 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3646: 00661f29 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3645: 0053749d 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3646: 00661ed9 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3647: 009f7ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3648: 009f7b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3649: 009025cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtd_w │ │ │ │ 3650: 00493cb5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3651: 009f8490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3652: 009a9804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3653: 006ba4b5 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3653: 006ba465 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3654: 0099ec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3655: 003c7271 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3656: 009f790a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3657: 009f7974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3658: 009f7e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3659: 004ab985 52 FUNC GLOBAL DEFAULT 12 helper_mulq_s_w │ │ │ │ 3660: 004aef89 232 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_l_d │ │ │ │ 3661: 009ae5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3662: 004b9f2d 136 FUNC GLOBAL DEFAULT 12 helper_paddb │ │ │ │ 3663: 009f8506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3664: 009f64e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3665: 009f681c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3666: 006280e9 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3666: 00628099 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3667: 0049e4a5 688 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3668: 0033c5b9 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3669: 009f7d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3670: 009f6564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3671: 009b0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3672: 004b9fb5 120 FUNC GLOBAL DEFAULT 12 helper_paddh │ │ │ │ 3673: 009ae440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3674: 008ec02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3675: 009b0a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3676: 004b93c9 176 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sle │ │ │ │ - 3677: 0067de65 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3677: 0067de15 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ 3678: 00904750 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_flog2_df │ │ │ │ 3679: 003d5625 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3680: 00646511 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3680: 006464c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3681: 009f6adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3682: 009a143c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ 3683: 004af071 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_l_s │ │ │ │ - 3684: 0061fd5d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3684: 0061fd0d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3685: 009a097c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3686: 006178f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3686: 006178a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3687: 009f6e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3688: 009f6978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3689: 00488075 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3690: 003ea4cd 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3691: 009a39f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3692: 004ba02d 10 FUNC GLOBAL DEFAULT 12 helper_paddw │ │ │ │ 3693: 003136d5 208 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ @@ -3700,86 +3700,86 @@ │ │ │ │ 3696: 009b1c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3697: 009a0cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3698: 008eac10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3699: 009f7df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3700: 009f836c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3701: 009a28ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3702: 009b03ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3703: 00651585 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3703: 00651535 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3704: 002645ad 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3705: 009f6dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3706: 0099ee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3707: 00323a69 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ 3708: 004832cd 720 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3709: 009f66bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3710: 0099a838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3711: 009a237c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3712: 0099b8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3713: 009f6b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3714: 0026bda1 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3715: 009f8294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3716: 003449f5 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3717: 005a3731 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3717: 005a36e1 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3718: 009f7a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3719: 009ab21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3720: 0054aba5 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3720: 0054ab55 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3721: 0099d19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3722: 009a4538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3723: 009a58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3724: 004d9d7d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcle_df │ │ │ │ 3725: 009f63f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3726: 009100fc 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3727: 00607a49 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3727: 006079f9 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3728: 009a7398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3729: 009a246c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3730: 004752d9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3731: 009b2e44 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3732: 009f791c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3733: 009a7be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3734: 00553315 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3735: 005aaa51 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3736: 006ad0f5 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3734: 005532c5 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3735: 005aaa01 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3736: 006ad0a5 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3737: 00906640 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcaf_df │ │ │ │ 3738: 00450351 104 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3739: 004926f9 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3740: 00616e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3740: 00616dd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3741: 0099f1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3742: 009adc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3743: 00494bdd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3744: 0028a299 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3745: 002fc675 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3746: 0065fe2d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3746: 0065fddd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3747: 0031bc39 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3748: 009aec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ - 3749: 008035a8 4 OBJECT GLOBAL DEFAULT 14 mips_defs_number │ │ │ │ + 3749: 00803558 4 OBJECT GLOBAL DEFAULT 14 mips_defs_number │ │ │ │ 3750: 009a164c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3751: 009ae350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3752: 0025d755 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3753: 009a7478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3754: 009a4798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3755: 008b288c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3756: 004b9925 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sne │ │ │ │ 3757: 009f7e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3758: 00499989 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3759: 00448315 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3760: 00655e61 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3760: 00655e11 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3761: 0049fef1 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_mvpconf0 │ │ │ │ 3762: 00266039 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3763: 009f78b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3764: 0049ff01 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_mvpconf1 │ │ │ │ 3765: 009f7bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3766: 004531fd 28 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3767: 009f6e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3768: 009a7b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3769: 009ac014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3770: 009a12ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3771: 0099da88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3772: 009f75e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ 3773: 004aa545 18 FUNC GLOBAL DEFAULT 12 helper_precr_sra_ph_w │ │ │ │ - 3774: 0064f4d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3774: 0064f485 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3775: 009f7cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ 3776: 009f809e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3777: 009a7578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3778: 009aca90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3779: 008eab8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3780: 0099d2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3781: 009a9efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ @@ -3787,70 +3787,70 @@ │ │ │ │ 3783: 008e0c80 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3784: 009f6ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3785: 008e0d00 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3786: 009a0bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3787: 008e0d10 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3788: 00905e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fadd_df │ │ │ │ 3789: 0099f734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3790: 005c77bd 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3790: 005c776d 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3791: 003967e1 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3792: 00627c49 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3792: 00627bf9 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3793: 009b0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3794: 00642051 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3795: 00568e95 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3796: 00642cf1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 3797: 0052e805 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 3794: 00642001 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3795: 00568e45 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3796: 00642ca1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3797: 0052e7b5 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3798: 0041eb1d 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3799: 009f7274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3800: 009f6408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3801: 0099f2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3802: 0040ddfd 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3803: 008e9a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3804: 0059b37d 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3804: 0059b32d 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3805: 0045119d 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3806: 009f7b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3807: 0037d265 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ - 3808: 0056df59 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ + 3808: 0056df09 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ 3809: 003a5669 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3810: 009a22cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3811: 00267889 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3812: 00441745 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 3813: 009aa1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3814: 00606145 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3814: 006060f5 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3815: 009f622c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3816: 009a37f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3817: 00599171 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3817: 00599121 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3818: 009af564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3819: 0099a708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3820: 009a3828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3821: 006c1dcd 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3821: 006c1d7d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3822: 0099c2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3823: 0062a92d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3823: 0062a8dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3824: 00416dfd 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3825: 0033c93d 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3826: 00509b31 4 FUNC GLOBAL DEFAULT 12 gen_move_low32 │ │ │ │ - 3827: 0068dfb1 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3826: 00509ae5 4 FUNC GLOBAL DEFAULT 12 gen_move_low32 │ │ │ │ + 3827: 0068df61 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3828: 0041849d 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3829: 009a8518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3830: 009f6580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3831: 0099f5e0 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3832: 004b9791 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sor │ │ │ │ 3833: 008ef758 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3834: 00450281 208 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3835: 00670d95 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3835: 00670d45 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 3836: 004800d9 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 3837: 004aa42d 84 FUNC GLOBAL DEFAULT 12 helper_subuh_r_qb │ │ │ │ 3838: 009ae1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3839: 0040e995 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3840: 009f6152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3841: 009f5f44 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3842: 009f837a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3843: 008b28f4 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3844: 009f77c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3845: 0054a6b9 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3845: 0054a669 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3846: 004b326d 148 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ngle │ │ │ │ 3847: 009a6904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 3848: 009a16ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3849: 00902c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt1_ps │ │ │ │ 3850: 004ab585 274 FUNC GLOBAL DEFAULT 12 helper_dpsqx_sa_w_ph │ │ │ │ 3851: 009f7eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3852: 009f6b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ @@ -3861,21 +3861,21 @@ │ │ │ │ 3857: 009ae95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3858: 009a9434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 3859: 003bb881 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3860: 003b02b9 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3861: 009f7a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3862: 009f7e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3863: 008b1768 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3864: 0069cd65 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3864: 0069cd15 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3865: 009ac9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3866: 009d4fb8 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3867: 0022bc4d 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3868: 009f6722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ 3869: 004ccab5 614 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_b │ │ │ │ - 3870: 006ad61d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3870: 006ad5cd 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3871: 009a90e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 3872: 008ed5d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 3873: 0048fa19 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3874: 004ccef1 140 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_d │ │ │ │ 3875: 0031a4cd 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3876: 008f389c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_s_ph │ │ │ │ 3877: 009f7b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ @@ -3884,121 +3884,121 @@ │ │ │ │ 3880: 004ccd1d 310 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_h │ │ │ │ 3881: 0099d370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3882: 009f7a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3883: 002644f1 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3884: 0049a70d 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3885: 009f601e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3886: 009f8312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 3887: 0067bdf9 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3888: 006b41fd 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3887: 0067bda9 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3888: 006b41ad 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3889: 009aead0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_BYTE_EVENT │ │ │ │ 3890: 0024e0c9 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3891: 009f768e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_WRITE_BLOCK_DSTATE │ │ │ │ 3892: 009f7514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 3893: 0062f335 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3893: 0062f2e5 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3894: 009abfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3895: 008f49a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_addq_ph │ │ │ │ 3896: 004cce55 156 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_w │ │ │ │ 3897: 009a7e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3898: 002b0ab5 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3899: 009f706e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3900: 00625655 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3900: 00625605 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3901: 0025f3c1 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3902: 003a3e2d 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3903: 006aa901 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3903: 006aa8b1 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3904: 009a5068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3905: 009f60da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3906: 009f756a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3907: 009a1efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3908: 0022ad29 16 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3909: 009f8414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3910: 009a176c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3911: 0063b35d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3911: 0063b30d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3912: 003cfcb5 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3913: 00320c55 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 3914: 003f1141 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3915: 0031c1f9 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3916: 008eab08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3917: 009ac800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3918: 0041d16d 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3919: 006ba1d1 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3920: 00579c1d 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3919: 006ba181 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3920: 00579bcd 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3921: 009f75bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3922: 009f7b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 3923: 00259c6d 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3924: 006383fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3924: 006383ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3925: 009f6406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 3926: 009a79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3927: 009aa34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3928: 009f62ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3929: 009a3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3930: 009f7bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3931: 009f638a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3932: 0059ff05 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3933: 006b1fb5 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3934: 005a920d 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3932: 0059feb5 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3933: 006b1f65 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3934: 005a91bd 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3935: 009f846e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3936: 00400fed 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3937: 0099c7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3938: 009a5b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3939: 009a7dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 3940: 00319c61 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 3941: 00495589 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3942: 009aed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3943: 009f6c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3944: 008e6b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3945: 009f6f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3946: 00678861 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3946: 00678811 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3947: 009f65d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3948: 0022c7d1 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3949: 009a80e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3950: 0064aafd 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3950: 0064aaad 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3951: 009b0934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3952: 0066f319 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3952: 0066f2c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3953: 009b0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3954: 0026cc7d 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3955: 009a4578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3956: 009b2968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3957: 00486ef1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3958: 006356f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3958: 006356a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3959: 009afd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3960: 00661b61 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3960: 00661b11 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3961: 009aaa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3962: 0099d4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3963: 009f6c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3964: 009a42d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 3965: 004b3d11 224 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_f │ │ │ │ 3966: 002f3009 74 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ - 3967: 00625099 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3967: 00625049 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 3968: 009f76be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 3969: 006a1fe9 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3969: 006a1f99 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3970: 009f6920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3971: 009ae94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3972: 006554d9 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3972: 00655489 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3973: 009ac8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 3974: 00486c6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3975: 0043d911 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ 3976: 004b0f6d 152 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt2_ps │ │ │ │ - 3977: 0053e1f9 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 3977: 0053e1a9 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 3978: 004a17e5 4 FUNC GLOBAL DEFAULT 12 helper_mtc0_cause │ │ │ │ 3979: 009a8658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 3980: 00489bed 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3981: 0063605d 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3981: 0063600d 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3982: 009afe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 3983: 0029ebc5 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 3984: 0068c2d9 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3985: 006447f5 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3984: 0068c289 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3985: 006447a5 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ 3986: 009057d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmax_a_df │ │ │ │ - 3987: 0056fdb5 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3987: 0056fd65 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3988: 009f710e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3989: 009a6b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_READ_EVENT │ │ │ │ 3990: 009aa31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3991: 004a9f39 78 FUNC GLOBAL DEFAULT 12 helper_addu_ph │ │ │ │ 3992: 003ddbe1 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 3993: 0054f581 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3993: 0054f531 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3994: 00259a8d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3995: 009b274c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3996: 009f6eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 3997: 003f4741 504 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3998: 009f5f61 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3999: 009f6874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4000: 0040813d 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ @@ -4007,23 +4007,23 @@ │ │ │ │ 4003: 009f83ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4004: 009af084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4005: 00417011 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4006: 008f8570 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_vpeconf0 │ │ │ │ 4007: 003f468d 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4008: 008584e8 64 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ 4009: 009f7c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4010: 0069fc79 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4011: 0065a3c1 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4012: 006a7c65 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4010: 0069fc29 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4011: 0065a371 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4012: 006a7c15 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4013: 003f49f9 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4014: 00667f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4014: 00667f21 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4015: 00444625 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4016: 0099bb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4017: 00661e99 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4018: 0063cbfd 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4017: 00661e49 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4018: 0063cbad 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4019: 009f64c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4020: 009f7a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4021: 009f6740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4022: 008b1cb8 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4023: 009f5fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4024: 009f7852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4025: 009f67de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ @@ -4031,344 +4031,344 @@ │ │ │ │ 4027: 00495401 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4028: 003f4939 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4029: 009f7570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4030: 003e72f9 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4031: 004a9f89 132 FUNC GLOBAL DEFAULT 12 helper_addu_qb │ │ │ │ 4032: 0099e854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4033: 008e6b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4034: 005ae005 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4035: 006bc3f5 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4034: 005adfb5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4035: 006bc3a5 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4036: 0090952c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_or_v │ │ │ │ 4037: 00307849 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_dma │ │ │ │ 4038: 009b0fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4039: 009f6416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4040: 0052e3f5 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4040: 0052e3a5 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4041: 009b00ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4042: 009aa02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4043: 0065cae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4043: 0065ca95 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4044: 008eeb7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4045: 003f49b9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4046: 009f6114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4047: 002fc2e5 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4048: 008b1978 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4049: 009a7838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ 4050: 004d2595 460 FUNC GLOBAL DEFAULT 12 helper_msa_srai_df │ │ │ │ - 4051: 006276c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4051: 00627671 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4052: 00408da9 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4053: 009af144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4054: 00268df9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4055: 0064275d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4055: 0064270d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4056: 00902b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip2_ps │ │ │ │ - 4057: 006562b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4057: 00656269 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4058: 0099c670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4059: 009f66f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4060: 0061b995 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4060: 0061b945 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4061: 009b039c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4062: 009b04bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4063: 0058c5b1 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4063: 0058c561 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4064: 009f7abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4065: 009f8504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4066: 009f665c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4067: 009a8d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4068: 009aeda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4069: 009f7af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4070: 00486f75 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4071: 0067d171 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4071: 0067d121 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4072: 009af604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4073: 009f7256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4074: 0061d0ad 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4075: 0062b71d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4074: 0061d05d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4075: 0062b6cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4076: 009aa86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4077: 00617971 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4077: 00617921 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4078: 009b0a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4079: 009f7052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4080: 009ada00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4081: 009f7020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4082: 009a2d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4083: 0061cbed 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4083: 0061cb9d 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4084: 008b1fac 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4085: 0037fb19 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4086: 004b2355 222 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_f │ │ │ │ 4087: 009ab654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4088: 009f80be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4089: 009f645c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_WRITE_DSTATE │ │ │ │ - 4090: 0060fe29 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4090: 0060fdd9 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4091: 009f79be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 4092: 0064f6e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4092: 0064f691 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4093: 009ac500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4094: 0063e679 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4095: 00656a79 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4094: 0063e629 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4095: 00656a29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ 4096: 00908110 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addvi_df │ │ │ │ - 4097: 007bd564 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4097: 007bd514 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4098: 0033de99 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4099: 003abc29 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4100: 009ae6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4101: 00637da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4101: 00637d59 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4102: 009b1f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4103: 006a06d1 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4103: 006a0681 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4104: 003dd6d5 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ 4105: 004b903d 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sun │ │ │ │ - 4106: 0065141d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4106: 006513cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4107: 009a2e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4108: 008e7460 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4109: 009a182c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4110: 0040b725 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4111: 0067f275 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4111: 0067f225 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4112: 0099cedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4113: 009f8388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ 4114: 0048721d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4115: 0040fc75 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4116: 0053ddb9 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4117: 0069db31 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4116: 0053dd69 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4117: 0069dae1 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4118: 009a8748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4119: 00637619 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4119: 006375c9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4120: 009f7162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4121: 009a2b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4122: 003e1dad 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4123: 009f765a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4124: 0066bd8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4124: 0066bd3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4125: 009f75b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4126: 009d4958 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4127: 009f8252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4128: 009f66b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4129: 003d3de5 344 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4130: 006b5c91 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4130: 006b5c41 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4131: 009a77b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4132: 009f6778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4133: 009a4e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4134: 009f6098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4135: 0029b87d 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4136: 002b29fd 520 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 4137: 009b0984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4138: 002c0b45 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4139: 009b2b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4140: 008ec0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4141: 006611c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4142: 00697a09 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4141: 00661175 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4142: 006979b9 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4143: 009f6cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4144: 00498335 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4145: 009a7468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4146: 009f8ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4147: 0061725d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4147: 0061720d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4148: 003f8b69 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4149: 003fc44d 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4150: 009a3bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4151: 009a242c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4152: 009f7b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4153: 0066a4e9 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4153: 0066a499 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4154: 0099e1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4155: 0099fdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4156: 006828b9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4157: 007de2e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4156: 00682869 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4157: 007de298 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4158: 0099b6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4159: 009a8638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4160: 0026746d 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4161: 006ab379 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4161: 006ab329 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4162: 00289d15 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4163: 0099d420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4164: 006a9a29 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4164: 006a99d9 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ 4165: 004b7fb9 168 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_saf │ │ │ │ - 4166: 00603ed1 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4167: 0055489d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4166: 00603e81 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4167: 0055484d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4168: 00341d09 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4169: 0062e6cd 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4170: 005af225 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4171: 0058cf65 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4169: 0062e67d 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4170: 005af1d5 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4171: 0058cf15 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4172: 009f7e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4173: 006b06ed 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4174: 005a0561 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 4175: 006668c1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4173: 006b069d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4174: 005a0511 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4175: 00666871 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ 4176: 008f40dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_subuh_qb │ │ │ │ - 4177: 00680a61 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4177: 00680a11 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4178: 00299061 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4179: 0069ce31 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4179: 0069cde1 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4180: 009b180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4181: 0043991d 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4182: 0066849d 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4182: 0066844d 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4183: 009ac9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4184: 006605d9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4184: 00660589 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4185: 009f5f6b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4186: 009d3634 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4187: 003475d9 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4188: 009f858e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4189: 009a4198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4190: 00460399 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4191: 009f5c8c 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ 4192: 003d56c1 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4193: 0068cbd9 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4193: 0068cb89 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4194: 008e6a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4195: 009f7bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4196: 009f7138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4197: 004ba595 200 FUNC GLOBAL DEFAULT 12 helper_packushb │ │ │ │ 4198: 009f61b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4199: 009f670e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4200: 009b26ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4201: 0025ffd1 168 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4202: 0064caa5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4203: 006b95a9 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4202: 0064ca55 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4203: 006b9559 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4204: 004c2ae5 154 FUNC GLOBAL DEFAULT 12 helper_msa_addv_b │ │ │ │ 4205: 009b0ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4206: 006c1f91 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4206: 006c1f41 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4207: 004c2c85 108 FUNC GLOBAL DEFAULT 12 helper_msa_addv_d │ │ │ │ 4208: 009a60f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 4209: 0063589d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4209: 0063584d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4210: 009a4868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4211: 009a133c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4212: 009f7bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4213: 005a07c9 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4213: 005a0779 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4214: 004c2b81 170 FUNC GLOBAL DEFAULT 12 helper_msa_addv_h │ │ │ │ 4215: 003c6d0d 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4216: 003d3041 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4217: 006b786d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4217: 006b781d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4218: 00480089 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4219: 009f7550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4220: 003fc235 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4221: 009f70e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4222: 009f6128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4223: 009f7656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4224: 0049c31d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4225: 008b20b0 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4226: 009afe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4227: 009f8116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4228: 009f85b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4229: 005a9481 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4229: 005a9431 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4230: 009a3908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4231: 00673931 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4231: 006738e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4232: 009abd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4233: 0099a758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4234: 003a175d 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4235: 008f6f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_watchhi │ │ │ │ 4236: 004872a1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ 4237: 004c2c2d 88 FUNC GLOBAL DEFAULT 12 helper_msa_addv_w │ │ │ │ - 4238: 005517b9 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4238: 00551769 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4239: 0099f490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4240: 005a27fd 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4240: 005a27ad 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4241: 009f6ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4242: 009f793a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4243: 005b1795 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4244: 0066be05 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4243: 005b1745 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4244: 0066bdb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4245: 004cf431 916 FUNC GLOBAL DEFAULT 12 helper_msa_sra_b │ │ │ │ 4246: 009b1308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4247: 004cfaa9 150 FUNC GLOBAL DEFAULT 12 helper_msa_sra_d │ │ │ │ - 4248: 0065d835 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4248: 0065d7e5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4249: 009b013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4250: 006357ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4250: 0063575d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ 4251: 004cf7c5 484 FUNC GLOBAL DEFAULT 12 helper_msa_sra_h │ │ │ │ - 4252: 0063eef5 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4253: 0069d9dd 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4252: 0063eea5 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4253: 0069d98d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4254: 0049bb11 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4255: 0099fee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4256: 009f6c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4257: 00647979 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4258: 005a9569 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4257: 00647929 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4258: 005a9519 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4259: 00418f39 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4260: 00480bf1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4261: 008fa6f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mthc0_watchhi │ │ │ │ 4262: 00348009 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4263: 006bc811 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4263: 006bc7c1 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4264: 003b0299 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ 4265: 004b57cd 256 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_f │ │ │ │ - 4266: 0080adcc 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4266: 0080ad7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4267: 009f6648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4268: 004cf9a9 254 FUNC GLOBAL DEFAULT 12 helper_msa_sra_w │ │ │ │ 4269: 004cab4d 450 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_b │ │ │ │ 4270: 00296d95 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4271: 009f7e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4272: 003e9ea9 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4273: 004cae69 142 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_d │ │ │ │ 4274: 003ea7e1 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4275: 009a3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4276: 0099b0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4277: 00603ba1 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4277: 00603b51 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4278: 009a0b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4279: 00603d29 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4279: 00603cd9 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4280: 009a3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4281: 002b30f1 728 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 4282: 009f6ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4283: 004cad11 220 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_h │ │ │ │ 4284: 0099ef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4285: 009f74ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4286: 0099b478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4287: 006aa515 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4287: 006aa4c5 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4288: 009f853c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4289: 003d4515 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4290: 009f6ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4291: 009f610e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4292: 006ad001 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4293: 005a01a9 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4294: 0066a84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4292: 006acfb1 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4293: 005a0159 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4294: 0066a7fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4295: 0099bb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4296: 0051ae25 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4296: 0051add9 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4297: 009f6aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4298: 009f78ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4299: 009f6e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_UPDATE_DSTATE │ │ │ │ 4300: 009a19e4 12 OBJECT GLOBAL DEFAULT 24 hw_mips_trace_events │ │ │ │ 4301: 009a291c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4302: 0060fc39 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4302: 0060fbe9 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4303: 009f7c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4304: 009f63a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4305: 009b178c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4306: 004caded 124 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_w │ │ │ │ 4307: 00401959 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4308: 009d4aa8 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ 4309: 004bae91 124 FUNC GLOBAL DEFAULT 12 helper_pmulhh │ │ │ │ - 4310: 00687cd1 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4311: 0064a435 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4310: 00687c81 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4311: 0064a3e5 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4312: 00480b31 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4313: 004603e5 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4314: 0099feb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4315: 00903e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_muls │ │ │ │ 4316: 009a175c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4317: 009f859e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4318: 009f700a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4319: 00602c25 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4319: 00602bd5 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4320: 0099ec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4321: 005d0591 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4321: 005d0541 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4322: 008ef6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4323: 009e63f4 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4324: 009b1418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4325: 009f7066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4326: 009a150c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4327: 0090b41c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_b │ │ │ │ 4328: 009f7834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4329: 0090b290 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_d │ │ │ │ 4330: 009b22e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4331: 009f6cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4332: 0061b521 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4332: 0061b4d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4333: 0099ac48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4334: 0099fe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ 4335: 009a3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_FLUSH_QUEUE_EVENT │ │ │ │ 4336: 0090b398 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_h │ │ │ │ - 4337: 006a6971 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4337: 006a6921 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4338: 00377d91 10 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_freq │ │ │ │ 4339: 009a7938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4340: 0099b910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4341: 0063a615 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4341: 0063a5c5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4342: 009a4fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4343: 009a203c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4344: 0080ae0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4345: 0061ba0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4344: 0080adbc 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4345: 0061b9bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4346: 009b057c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4347: 0057fba1 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4347: 0057fb51 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4348: 009b0aa8 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4349: 0053e82d 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4349: 0053e7dd 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4350: 009f6318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ 4351: 0090b314 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_w │ │ │ │ - 4352: 00676585 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4352: 00676535 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4353: 00346acd 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4354: 009b2cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4355: 0064baad 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4355: 0064ba5d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4356: 009af7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ 4357: 00453661 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4358: 0068f401 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4358: 0068f3b1 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4359: 003aa4ad 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4360: 002c0dbd 152 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4361: 00627e65 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4362: 0055faf9 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4363: 00679861 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4361: 00627e15 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4362: 0055faa9 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4363: 00679811 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4364: 00492be9 240 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4365: 009f7980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4366: 008ed658 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4367: 009a79e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4368: 0099fa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4369: 009f63ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4370: 009f8b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ @@ -4381,55 +4381,55 @@ │ │ │ │ 4377: 0099ae18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4378: 0089efd0 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4379: 009f7e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4380: 009a60b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4381: 009f723c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4382: 009f71d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4383: 009ad580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4384: 0067c5d5 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4384: 0067c585 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4385: 009abbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4386: 008eff14 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4387: 0040fd21 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4388: 004b8119 192 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_seq │ │ │ │ - 4389: 00647ae1 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4389: 00647a91 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4390: 009f7460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4391: 009f5f32 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4392: 009ac570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4393: 009b0a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4394: 003194d5 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4395: 009f7ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4396: 009a5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4397: 00306335 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4398: 00697521 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4398: 006974d1 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4399: 009f7ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4400: 00640b39 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4400: 00640ae9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4401: 009f68bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4402: 009f60c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4403: 009f7c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4404: 0062fef1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4404: 0062fea1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ 4405: 009f6e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_IOPORT_WRITE_DSTATE │ │ │ │ - 4406: 00564065 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4406: 00564015 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4407: 004de765 496 FUNC GLOBAL DEFAULT 12 helper_msa_fexupl_df │ │ │ │ 4408: 003e98bd 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4409: 009f6b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4410: 004838cd 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4411: 008f599c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_entrylo0 │ │ │ │ 4412: 008f5dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_entrylo1 │ │ │ │ 4413: 004d193d 376 FUNC GLOBAL DEFAULT 12 helper_msa_clei_u_df │ │ │ │ 4414: 009ac7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4415: 00474ae1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4416: 003f8c05 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ - 4417: 004ee93d 64 FUNC GLOBAL DEFAULT 12 gen_store_gpr │ │ │ │ + 4417: 004ee8f1 64 FUNC GLOBAL DEFAULT 12 gen_store_gpr │ │ │ │ 4418: 009d4698 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4419: 009f7ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4420: 009f8382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4421: 009f739c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4422: 009af914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4423: 00696441 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4424: 00609da5 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4423: 006963f1 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4424: 00609d55 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4425: 009b1ef8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4426: 009f7ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4427: 009f810a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4428: 008e6008 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4429: 009f690e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4430: 004ac0d1 98 FUNC GLOBAL DEFAULT 12 helper_extp │ │ │ │ 4431: 008f6ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_watchlo │ │ │ │ @@ -4439,331 +4439,331 @@ │ │ │ │ 4435: 008f5ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pagemask │ │ │ │ 4436: 00494891 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4437: 0029637d 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4438: 009a58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4439: 009aab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4440: 002654a1 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4441: 00266bed 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4442: 006621f9 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4443: 00682a91 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4442: 006621a9 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4443: 00682a41 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4444: 0099eba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4445: 009af1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4446: 00674759 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4447: 00647471 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4446: 00674709 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4447: 00647421 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4448: 0046abc5 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4449: 009f6b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4450: 006bbf99 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4450: 006bbf49 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4451: 009a7928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4452: 009f7cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4453: 005a545d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4453: 005a540d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4454: 00296e99 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4455: 00493981 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4456: 00599295 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4456: 00599245 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4457: 00249431 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4458: 009f8488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4459: 00296079 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4460: 009a8448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4461: 0061c1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4461: 0061c179 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4462: 009f8050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4463: 009f6140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4464: 00307bc5 288 FUNC GLOBAL DEFAULT 12 isa_vga_init │ │ │ │ 4465: 003e93ad 104 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4466: 009b1f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4467: 0058f29d 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4467: 0058f24d 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4468: 0026aea1 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4469: 00497325 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4470: 0063e4d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4470: 0063e485 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4471: 00444769 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4472: 009aad2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4473: 0042a2b9 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4474: 0026bc91 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4475: 00432a19 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4476: 0066b6d9 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4477: 006b3fcd 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4476: 0066b689 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4477: 006b3f7d 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4478: 009ae080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4479: 00484bf9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4480: 0031a88d 4712 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4481: 005b2115 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4482: 00582441 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4483: 00686f91 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4484: 00663b95 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4481: 005b20c5 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4482: 005823f1 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4483: 00686f41 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4484: 00663b45 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4485: 002503d9 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4486: 009a2afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4487: 003fbf1d 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4488: 00273ac1 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4489: 009f818c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4490: 0054aba1 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4490: 0054ab51 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4491: 008afa7c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4492: 009ad450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4493: 00451485 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4494: 009a287c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4495: 005a9e69 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4495: 005a9e19 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4496: 009af654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4497: 0066a93d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4498: 00646f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4497: 0066a8ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4498: 00646f11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4499: 009aa26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4500: 0030013d 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4501: 003cc08d 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ 4502: 004bae19 120 FUNC GLOBAL DEFAULT 12 helper_pmullh │ │ │ │ - 4503: 0055375d 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4503: 0055370d 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4504: 009f84c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4505: 00676b19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4505: 00676ac9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4506: 0099b398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4507: 00552059 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4507: 00552009 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4508: 0045145d 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4509: 0045b66d 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ - 4510: 0054ac39 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 4510: 0054abe9 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 4511: 009a285c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4512: 008f7910 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ngle │ │ │ │ 4513: 0029ddd5 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4514: 0061b9d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4514: 0061b981 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4515: 009f7c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4516: 009ade70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4517: 00267ff1 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4518: 009a47f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4519: 0061a4f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4520: 00673055 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4519: 0061a4a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4520: 00673005 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4521: 009f82a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4522: 009f7188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4523: 009b0e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4524: 008ebb04 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4525: 00249221 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4526: 003aa7b5 388 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4527: 00494651 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4528: 009067cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insve_df │ │ │ │ 4529: 0099f114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4530: 006358d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4530: 00635889 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4531: 008efe0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4532: 009a7f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4533: 0099c5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4534: 008eec00 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4535: 008fe870 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_af │ │ │ │ 4536: 003f4979 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4537: 0037cac1 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4538: 00649971 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4538: 00649921 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4539: 009a102c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4540: 009f6c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4541: 006016a9 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4542: 0069ec91 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4541: 00601659 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4542: 0069ec41 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4543: 004987c5 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4544: 009f6590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4545: 009ac420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4546: 00256a51 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4547: 0099a3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4548: 0042915d 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4549: 0085a450 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4550: 009f66c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4551: 009f6b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4552: 00635951 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4552: 00635901 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4553: 009a5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4554: 0065a0b5 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4555: 0064a99d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4554: 0065a065 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4555: 0064a94d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4556: 0099fc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4557: 009f7c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4558: 009a1914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_WRITE_EVENT │ │ │ │ 4559: 003cbc1d 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4560: 0090f490 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_b │ │ │ │ 4561: 00419071 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4562: 0099a3fc 76 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4563: 004839c9 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4564: 0090f304 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_d │ │ │ │ 4565: 008b2144 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4566: 009f6be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4567: 009f7df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4568: 0099a628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ 4569: 0090f40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_h │ │ │ │ - 4570: 0064717d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4570: 0064712d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4571: 009f7f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4572: 009acab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4573: 003ab459 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4574: 0099dfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4575: 00649cb1 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4575: 00649c61 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4576: 00319bc5 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4577: 009a44e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4578: 009f6374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4579: 004683b1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4580: 009f6008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4581: 00698115 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4581: 006980c5 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4582: 0099bb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4583: 0061cb2d 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4583: 0061cadd 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ 4584: 009a18d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_READ_EVENT │ │ │ │ 4585: 009037d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msachiu │ │ │ │ - 4586: 00628349 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4586: 006282f9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4587: 009ab38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4588: 0057e095 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4588: 0057e045 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4589: 0090f388 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_w │ │ │ │ - 4590: 00509bd1 34 FUNC GLOBAL DEFAULT 12 check_cp1_registers │ │ │ │ + 4590: 00509b85 34 FUNC GLOBAL DEFAULT 12 check_cp1_registers │ │ │ │ 4591: 0046cc25 284 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4592: 0066c029 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4593: 0058555d 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4592: 0066bfd9 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4593: 0058550d 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ 4594: 009084ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ori_b │ │ │ │ - 4595: 005a991d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4596: 006b3565 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4597: 006200e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4595: 005a98cd 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4596: 006b3515 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4597: 00620091 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4598: 009f7700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4599: 0022ae21 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4600: 006825a9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4600: 00682559 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4601: 009a7bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 4602: 009f7410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REQUEST_CANCELLED_DSTATE │ │ │ │ - 4603: 00556b39 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4604: 006304dd 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4605: 0053dd59 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4603: 00556ae9 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4604: 0063048d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4605: 0053dd09 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4606: 00341459 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4607: 009f60e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4608: 00377fc9 10 FUNC GLOBAL DEFAULT 12 mips_gictimer_start_count │ │ │ │ 4609: 002c8cb5 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4610: 009b2a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4611: 005af27d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4611: 005af22d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4612: 009f60ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4613: 0079c2f8 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4614: 00657511 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4613: 0079c2a8 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4614: 006574c1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ 4615: 004b72c9 314 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_nge │ │ │ │ - 4616: 0066bb59 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4617: 00535f79 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4616: 0066bb09 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4617: 00535f29 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4618: 008f9044 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctc1 │ │ │ │ 4619: 009a0afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4620: 0066fa8d 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4620: 0066fa3d 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4621: 0099df4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4622: 009f6a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4623: 003de855 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4624: 00688895 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4624: 00688845 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4625: 004b6e5d 324 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ngl │ │ │ │ 4626: 0034f8c1 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4627: 0068262d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4628: 006a4719 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4627: 006825dd 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4628: 006a46c9 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ 4629: 003de095 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4630: 009f601c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4631: 009f6bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4632: 0041b50d 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4633: 004b7725 326 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ngt │ │ │ │ 4634: 00400fd9 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4635: 00654389 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4635: 00654339 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4636: 009f8240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4637: 002b8df1 84 FUNC GLOBAL DEFAULT 12 isa_serial_set_iobase │ │ │ │ 4638: 009a7688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_READ_EVENT │ │ │ │ 4639: 009f7af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4640: 0037355d 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4641: 009d4964 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4642: 009ae1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4643: 009aa6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4644: 009a9454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4645: 003e057d 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4646: 0099dae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4647: 003a4cf1 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 4648: 006775ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4648: 0067759d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4649: 00408075 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4650: 0099b9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4651: 009f7b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4652: 009f65aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4653: 00902128 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt1_d │ │ │ │ 4654: 009f67a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4655: 009a2d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4656: 009afb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4657: 0058ea5d 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4658: 00661189 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 4659: 00663161 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4657: 0058ea0d 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4658: 00661139 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 4659: 00663111 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4660: 0022ac3d 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4661: 0099eff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4662: 009f6836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4663: 006175bd 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4663: 0061756d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4664: 0099cfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4665: 009f695a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4666: 005bfde5 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4666: 005bfd95 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4667: 00380f81 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4668: 009f6f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4669: 0062fa51 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4669: 0062fa01 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4670: 009f6d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4671: 006b5971 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4671: 006b5921 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4672: 004af4ed 232 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_w_d │ │ │ │ 4673: 00900b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt1_s │ │ │ │ 4674: 0099d838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4675: 005ad7e1 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4675: 005ad791 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4676: 0029a2b9 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4677: 009f715a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4678: 00344919 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4679: 00691f89 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4680: 0057f5b1 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4679: 00691f39 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4680: 0057f561 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 4681: 009a3f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4682: 009a256c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4683: 003fd861 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4684: 009f7a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4685: 004b8421 188 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sle │ │ │ │ 4686: 009abcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4687: 009a4b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4688: 006a7259 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4688: 006a7209 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4689: 009f728a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4690: 009f789a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4691: 0068e351 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4691: 0068e301 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4692: 0029da25 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4693: 009f71f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4694: 00248cd9 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4695: 009f69dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4696: 009e6240 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4697: 0049c4bd 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4698: 004af5d5 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_w_s │ │ │ │ 4699: 009f669c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4700: 005a9f19 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4701: 006017d9 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4702: 0061701d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4700: 005a9ec9 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4701: 00601789 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4702: 00616fcd 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 4703: 003e1de9 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 4704: 004924f9 58 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4705: 009a8b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4706: 009f7dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4707: 003f9191 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4708: 009f6db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4709: 009f7d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4710: 003a4f25 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 4711: 0046bb11 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4712: 0063e421 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4713: 0068e4bd 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4712: 0063e3d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4713: 0068e46d 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4714: 004b82a5 180 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_slt │ │ │ │ 4715: 009a5fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4716: 0099dfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 4717: 009f6738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_DSTATE │ │ │ │ - 4718: 005a1aad 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4718: 005a1a5d 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4719: 009a20dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4720: 009f752a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4721: 0064690d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ - 4722: 006502ed 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ + 4721: 006468bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4722: 0065029d 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ 4723: 00912058 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 4724: 0034958d 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ - 4725: 005a969d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4726: 00584909 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4725: 005a964d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4726: 005848b9 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4727: 009f6550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4728: 008fe978 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_eq │ │ │ │ 4729: 0033d2cd 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 4730: 009f65c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4731: 002c89ad 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4732: 00279f49 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4733: 00564e71 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4733: 00564e21 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4734: 00269399 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4735: 006406b9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4735: 00640669 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4736: 009f6f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4737: 009f6312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4738: 00584199 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4738: 00584149 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4739: 00350bb1 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4740: 003691c5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4741: 009f6214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4742: 00418e0d 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4743: 009a4278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4744: 00646c19 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4744: 00646bc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4745: 009a0f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4746: 009f7008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4747: 0099ad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4748: 0056f165 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4748: 0056f115 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4749: 009a92d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 4750: 009a7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4751: 00646ab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4751: 00646a61 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 4752: 003f7239 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4753: 009f74e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4754: 005cfcf9 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4754: 005cfca9 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 4755: 0047f781 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ - 4756: 005382f9 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 4756: 005382a9 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 4757: 009f7b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4758: 006692a9 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4758: 00669259 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4759: 009a5c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4760: 003e9935 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4761: 009f6cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4762: 009aab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4763: 009f5fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4764: 009f6da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4765: 004a37bd 12 FUNC GLOBAL DEFAULT 12 helper_tlbp │ │ │ │ @@ -4775,213 +4775,213 @@ │ │ │ │ 4771: 009f807e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4772: 009f6960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4773: 00433af5 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4774: 0033e089 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4775: 009a8058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4776: 009f6e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4777: 004338fd 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4778: 0054f06d 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4778: 0054f01d 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4779: 009ad800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4780: 006abd0d 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4780: 006abcbd 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 4781: 0047e135 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4782: 006616b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4782: 00661661 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4783: 008f10e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_w │ │ │ │ 4784: 004b8935 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sne │ │ │ │ 4785: 009a7cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4786: 009f65fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4787: 009a031c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4788: 0099cf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4789: 00373259 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4790: 009f7026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4791: 0033df99 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4792: 008ef9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4793: 0066be7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4794: 006b1ef1 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4795: 0052140d 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4793: 0066be2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4794: 006b1ea1 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4795: 005213bd 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4796: 0099bd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4797: 009f7f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4798: 009a172c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4799: 005551d9 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4800: 0061bd55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4799: 00555189 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4800: 0061bd05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4801: 004035e9 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4802: 006b1139 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4802: 006b10e9 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4803: 008b26c8 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4804: 009f8538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4805: 009f6584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4806: 005c8ea9 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4806: 005c8e59 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4807: 004a37a5 12 FUNC GLOBAL DEFAULT 12 helper_tlbwi │ │ │ │ 4808: 00452111 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4809: 009f8080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4810: 009f7a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4811: 00260081 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4812: 00859348 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4813: 006274ad 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4813: 0062745d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4814: 004ba839 124 FUNC GLOBAL DEFAULT 12 helper_pmaxsh │ │ │ │ 4815: 009acaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4816: 009f84ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4817: 0099fda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4818: 009a6bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_WRITE_EVENT │ │ │ │ 4819: 008e7670 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4820: 009a7568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4821: 004a37b1 12 FUNC GLOBAL DEFAULT 12 helper_tlbwr │ │ │ │ 4822: 009f7f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4823: 009f7cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4824: 005879e9 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4825: 00665711 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4824: 00587999 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4825: 006656c1 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 4826: 00493815 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4827: 0061efa1 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4827: 0061ef51 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4828: 009f8ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4829: 003132e5 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4830: 003138f1 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4831: 009b0618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 4832: 003bb9f1 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4833: 009f5ec0 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4834: 0055e391 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4834: 0055e341 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ 4835: 008f8f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftdsp │ │ │ │ - 4836: 0080ade0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4836: 0080ad90 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4837: 003fc971 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4838: 009f8148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4839: 009a300c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4840: 009a6ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_READ_EVENT │ │ │ │ 4841: 0027aee1 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4842: 00637989 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4842: 00637939 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4843: 009f81ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4844: 0055b401 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4844: 0055b3b1 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4845: 009a9884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 4846: 00497745 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4847: 00695d5d 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4847: 00695d0d 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4848: 009f6390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4849: 009af614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4850: 0067cfcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4851: 0066a7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4850: 0067cf7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4851: 0066a785 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4852: 004b87d5 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sor │ │ │ │ 4853: 008ef128 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4854: 00561eb5 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4854: 00561e65 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4855: 009a2efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4856: 009ab39c 664 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4857: 009ac840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4858: 007f8ea8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4858: 007f8e58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4859: 009a7338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4860: 009ad560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4861: 009a5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4862: 009f7c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4863: 00665559 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4863: 00665509 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4864: 002f29ad 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4865: 00266589 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4866: 009f7292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4867: 006ad689 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4867: 006ad639 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4868: 009f7adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4869: 009f5f57 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 4870: 008b29a8 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4871: 009f6c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4872: 009af704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4873: 009f63f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4874: 0099ba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4875: 009f6b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4876: 009f7f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4877: 008b2718 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4878: 0062a53d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 4879: 00552889 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4878: 0062a4ed 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4879: 00552839 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4880: 009f618c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4881: 009a7388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ - 4882: 00514555 20 FUNC GLOBAL DEFAULT 12 helper_mulhiu │ │ │ │ + 4882: 00514509 20 FUNC GLOBAL DEFAULT 12 helper_mulhiu │ │ │ │ 4883: 009f6a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4884: 00648351 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4884: 00648301 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4885: 009a8538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4886: 009a0d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4887: 0029f295 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 4888: 009a90b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 4889: 0079cad8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4890: 0054053d 1800 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4891: 0064e4dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4889: 0079ca88 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4890: 005404ed 1800 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4891: 0064e48d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 4892: 0049f279 90 FUNC GLOBAL DEFAULT 12 cpu_mips_store_compare │ │ │ │ 4893: 003ea491 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4894: 0061b341 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4894: 0061b2f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4895: 009f626e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4896: 0053d9ed 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4896: 0053d99d 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4897: 009f6366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4898: 0022b0a1 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4899: 0099efb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4900: 0056dc0d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4900: 0056dbbd 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 4901: 009ac10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 4902: 004b1509 184 FUNC GLOBAL DEFAULT 12 helper_float_min_d │ │ │ │ 4903: 008f3aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_shrl_ph │ │ │ │ - 4904: 006627a9 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4904: 00662759 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4905: 009a9894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4906: 009a3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4907: 009f77de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4908: 009f5fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4909: 00549981 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4909: 00549931 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4910: 009f654c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4911: 0053e3a1 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4911: 0053e351 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4912: 003dd275 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4913: 009f725a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ 4914: 004ba931 120 FUNC GLOBAL DEFAULT 12 helper_pmaxub │ │ │ │ - 4915: 005aa169 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4915: 005aa119 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4916: 0099de9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4917: 008f0fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_lwm │ │ │ │ 4918: 009f5f67 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4919: 0053e481 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4920: 0063cd95 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4919: 0053e431 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4920: 0063cd45 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 4921: 0099ce5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 4922: 00673299 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4922: 00673249 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4923: 004b1455 180 FUNC GLOBAL DEFAULT 12 helper_float_min_s │ │ │ │ 4924: 0038681d 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4925: 009f697e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4926: 009f7294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4927: 0029a8c5 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 4928: 009a098c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4929: 0099e0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 4930: 0099d03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 4931: 0061b599 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4932: 005af029 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4931: 0061b549 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4932: 005aefd9 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4933: 009f7024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4934: 008eaea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 4935: 009f65a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4936: 0061a9e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4937: 0080ae48 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4938: 0063f75d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4936: 0061a991 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4937: 0080adf8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4938: 0063f70d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4939: 009f6be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 4940: 009f6cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4941: 0099e2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 4942: 003f66e9 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 4943: 00473de5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 4944: 00498abd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ 4945: 008f179c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shrl_qb │ │ │ │ 4946: 004a1985 152 FUNC GLOBAL DEFAULT 12 helper_mttc0_ebase │ │ │ │ - 4947: 0069a5d5 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4948: 0061ff39 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4947: 0069a585 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4948: 0061fee9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4949: 009f68c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 4950: 009f826e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4951: 009f821c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4952: 009f8470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4953: 008b2118 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 4954: 009f6174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ - 4955: 0061a38d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 4955: 0061a33d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 4956: 00267d2d 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 4957: 005644bd 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ - 4958: 0067d081 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 4957: 0056446d 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ + 4958: 0067d031 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 4959: 00265105 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 4960: 00250569 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 4961: 002c7e99 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 4962: 00618299 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 4963: 006bb7ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 4962: 00618249 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 4963: 006bb75d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 4964: 0037fd89 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 4965: 005af201 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 4965: 005af1b1 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 4966: 002788c1 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 4967: 009f854a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 4968: 0026d9b5 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 4969: 009b1ff4 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 4970: 003f1129 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 4971: 0099cd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 4972: 003a9e9d 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ 4973: 009a69e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 4974: 00663c5d 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4974: 00663c0d 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4975: 00267b41 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 4976: 0061c7d5 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4976: 0061c785 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4977: 009a4708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4978: 009aa38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4979: 003f9039 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4980: 008f61dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pwsize │ │ │ │ 4981: 009a9f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4982: 009a2bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4983: 009f648c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ @@ -4990,701 +4990,701 @@ │ │ │ │ 4986: 009f7030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4987: 009f7cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 4988: 009f7dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4989: 009a7a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4990: 0099d3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ 4991: 004baf89 26 FUNC GLOBAL DEFAULT 12 helper_pmaddhw │ │ │ │ 4992: 008fa250 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_ebase │ │ │ │ - 4993: 00649e91 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4993: 00649e41 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4994: 009f784a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4995: 009f6cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4996: 0064a371 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4996: 0064a321 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 4997: 0099f884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 4998: 006990f9 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4998: 006990a9 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 4999: 0025f4a9 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5000: 009ae180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5001: 0061fde5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5001: 0061fd95 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5002: 0099d470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_WRITE_EVENT │ │ │ │ 5003: 009f6026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ - 5004: 00622c09 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5004: 00622bb9 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5005: 009ac6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5006: 00665349 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5006: 006652f9 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5007: 00468b05 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5008: 0099b920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5009: 006a72e1 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5009: 006a7291 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5010: 009a86b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5011: 002f7b31 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5012: 006a7359 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5012: 006a7309 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5013: 0099deac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5014: 003b95b1 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5015: 0065465d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5015: 0065460d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5016: 003c1331 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5017: 009f7b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5018: 00646d45 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5018: 00646cf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5019: 009a3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5020: 009f8b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5021: 0024e095 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5022: 009a5ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5023: 0026b48d 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5024: 0068eb51 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5024: 0068eb01 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5025: 009a9154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5026: 009a5138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5027: 005a127d 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5027: 005a122d 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5028: 009f8a50 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5029: 00658f69 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5029: 00658f19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5030: 004a2bb9 20 FUNC GLOBAL DEFAULT 12 helper_di │ │ │ │ 5031: 009a9eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5032: 00264915 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5033: 0054f315 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ - 5034: 00629609 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5033: 0054f2c5 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ + 5034: 006295b9 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5035: 003a1ee5 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5036: 0069c555 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5037: 00612a89 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5036: 0069c505 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5037: 00612a39 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5038: 004b1ae5 214 FUNC GLOBAL DEFAULT 12 helper_float_msub_ps │ │ │ │ 5039: 009a6c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5040: 0058c6d1 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5040: 0058c681 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5041: 009d4208 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5042: 009a64f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5043: 008feb88 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_le │ │ │ │ 5044: 009f6a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5045: 0099c28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5046: 0099ef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5047: 009abc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5048: 004d982d 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_b │ │ │ │ 5049: 003e6a81 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5050: 009f6b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5051: 0067e8b1 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5051: 0067e861 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5052: 009f67ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5053: 008afa1c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ 5054: 004d9881 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_d │ │ │ │ - 5055: 0069fca5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5055: 0069fc55 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5056: 009f75de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5057: 009a7428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5058: 009a9654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 5059: 004ec1d1 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_synci_step │ │ │ │ + 5059: 004ec185 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_synci_step │ │ │ │ 5060: 0046ac75 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5061: 009ac3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5062: 008f81d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_seq │ │ │ │ 5063: 004d9849 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_h │ │ │ │ 5064: 009f8020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_DSTATE │ │ │ │ - 5065: 0067eba1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5065: 0067eb51 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5066: 009a0c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5067: 009ae570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5068: 0033dda9 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5069: 008e0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5070: 0099fcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5071: 00639d41 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5071: 00639cf1 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5072: 009f84b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5073: 009f60c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5074: 008fea80 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_lt │ │ │ │ 5075: 009af814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5076: 003416c1 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5077: 004a2bcd 20 FUNC GLOBAL DEFAULT 12 helper_ei │ │ │ │ 5078: 003fbfd9 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5079: 009f64da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5080: 009a3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5081: 005ad901 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5082: 006964d5 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5081: 005ad8b1 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5082: 00696485 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5083: 00907f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maxi_u_df │ │ │ │ 5084: 004d9865 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_w │ │ │ │ 5085: 009a84a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5086: 009f7b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5087: 009f7324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5088: 002be6e1 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5089: 009ae620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5090: 009f7276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5091: 009a7b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5092: 009a8768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5093: 009f6b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_WRITE_DSTATE │ │ │ │ 5094: 009f8256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5095: 009f8034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_EVENT_DSTATE │ │ │ │ - 5096: 00646ccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5096: 00646c7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5097: 004a2491 164 FUNC GLOBAL DEFAULT 12 helper_mttdsp │ │ │ │ 5098: 009aae8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5099: 009f70ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5100: 009a5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5101: 0047dcc9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ - 5102: 004ec20d 54 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cc │ │ │ │ + 5102: 004ec1c1 54 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cc │ │ │ │ 5103: 00273ed9 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5104: 00296c31 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5105: 0025c6a1 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5106: 009f60b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5107: 00321641 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5108: 009b2318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5109: 0046abcd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 5110: 0065413d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5111: 00647eb9 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5112: 0061b5d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5110: 006540ed 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5111: 00647e69 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5112: 0061b585 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5113: 0029b57d 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5114: 00604fa9 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5114: 00604f59 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5115: 009f6206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5116: 009f7baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5117: 0099b318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5118: 009f79a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5119: 005ac9c9 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5119: 005ac979 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5120: 009b018c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5121: 009a254c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5122: 009a19a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_IDE_EVENT │ │ │ │ 5123: 009f6862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5124: 006b3051 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5125: 0054da81 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5124: 006b3001 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5125: 0054da31 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5126: 009f7e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5127: 0061f6d9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5127: 0061f689 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5128: 009f6f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5129: 009f7350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5130: 004dd915 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftrunc_s_df │ │ │ │ 5131: 0099cd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5132: 009a4088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5133: 009f6c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5134: 009f838c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5135: 006aa3fd 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5135: 006aa3ad 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5136: 009a286c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5137: 009f6926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5138: 00260ae1 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5139: 009f7e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5140: 009a3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 5141: 004b8061 184 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sun │ │ │ │ - 5142: 00643a81 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5142: 00643a31 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5143: 009a282c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5144: 002b8e45 76 FUNC GLOBAL DEFAULT 12 isa_serial_set_enabled │ │ │ │ 5145: 003e58c1 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5146: 009f8458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5147: 0066c6c5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5147: 0066c675 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5148: 008ff1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_ne │ │ │ │ 5149: 008afa10 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5150: 008edf1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5151: 00583f31 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5152: 005a0b1d 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5151: 00583ee1 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5152: 005a0acd 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5153: 0046bd79 200 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5154: 003e7ff5 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5155: 0025d04d 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5156: 009a27bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5157: 009ae040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5158: 0099e8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5159: 009f71e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5160: 0031bda1 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 5161: 00626671 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 5162: 006be8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5161: 00626621 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5162: 006be891 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5163: 009f8476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5164: 009a63e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5165: 009f65c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5166: 009f7528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5167: 009f8500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5168: 0061ab0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5168: 0061aabd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5169: 009a8728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5170: 009f683c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5171: 009adbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5172: 0068c0ed 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5173: 0053ccc1 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5174: 0063e205 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5172: 0068c09d 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5173: 0053cc71 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5174: 0063e1b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5175: 0029ea39 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5176: 00262455 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5177: 009f6e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5178: 008f6788 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_compare │ │ │ │ 5179: 009f721e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5180: 0061bafd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5180: 0061baad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5181: 009a51e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5182: 006b19b9 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5182: 006b1969 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5183: 0025cbd5 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5184: 009af774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5185: 009f6f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5186: 0064dd61 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5186: 0064dd11 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5187: 004751c9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5188: 006a1875 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5189: 00619895 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5190: 00695a85 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5191: 0061cfd1 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5192: 006470c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5193: 005cd9a1 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5188: 006a1825 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5189: 00619845 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5190: 00695a35 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5191: 0061cf81 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5192: 00647079 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5193: 005cd951 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5194: 009f79e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5195: 003b85f9 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5196: 003ccfed 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5197: 009f6616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5198: 0046f389 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5199: 009f831c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5200: 009ae000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5201: 0099f004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5202: 008ff0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_or │ │ │ │ 5203: 008af974 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5204: 00413861 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5205: 0099f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5206: 0061d20d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5206: 0061d1bd 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5207: 009f73fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5208: 009a5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ - 5209: 006b0b01 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5210: 0069a501 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5209: 006b0ab1 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5210: 0069a4b1 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5211: 002c5d1d 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5212: 008b2ee0 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5213: 009f7cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5214: 009ac770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5215: 009f65b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5216: 0058e67d 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5216: 0058e62d 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5217: 004ad9c1 224 FUNC GLOBAL DEFAULT 12 helper_float_round_w_d │ │ │ │ 5218: 009a0cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5219: 009f68d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5220: 00659175 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5220: 00659125 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5221: 009ac720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5222: 009b10a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5223: 00901d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rint_d │ │ │ │ 5224: 009ad7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5225: 009a88b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5226: 0028f9e1 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5227: 005a0a49 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5227: 005a09f9 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5228: 009a4fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5229: 009af254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5230: 009ad400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5231: 002491b9 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5232: 0099f450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5233: 00313b1d 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5234: 00636e79 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5234: 00636e29 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5235: 004adaa1 220 FUNC GLOBAL DEFAULT 12 helper_float_round_w_s │ │ │ │ 5236: 0041d1c9 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5237: 0099f530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5238: 009a7788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_RESET_EVENT │ │ │ │ 5239: 0046f319 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ 5240: 009007e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rint_s │ │ │ │ - 5241: 00654721 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5241: 006546d1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5242: 009f6264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5243: 003e9bf5 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5244: 00485af9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5245: 0066b4f5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5245: 0066b4a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5246: 00450661 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5247: 0039f6e5 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5248: 009a4118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5249: 006ba23d 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5249: 006ba1ed 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5250: 00469085 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5251: 009add70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5252: 0022bc31 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5253: 0065e245 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5253: 0065e1f5 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5254: 003e40d1 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5255: 009aa6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5256: 009f5f22 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 5257: 0064438d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5257: 0064433d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5258: 004863a1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5259: 00587ae1 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5259: 00587a91 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5260: 0049c3b5 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5261: 0026c1cd 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5262: 009a9444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5263: 00599859 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5263: 00599809 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5264: 009acb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5265: 0022c299 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5266: 009f6e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 5267: 0061a699 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5267: 0061a649 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5268: 009f7488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5269: 009ac3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5270: 00664dbd 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5270: 00664d6d 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5271: 009f7cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5272: 009021ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maxa_d │ │ │ │ 5273: 009f6314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5274: 009f665e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5275: 0099eb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5276: 0031a461 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5277: 003f10ad 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5278: 009a8918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5279: 008af9f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5280: 009f7d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5281: 00498ba5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 5282: 00688789 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5282: 00688739 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5283: 009b1c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5284: 009f8196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5285: 009f69d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5286: 009f6de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5287: 003a1bd1 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5288: 0057c7e1 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5288: 0057c791 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5289: 009ac700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5290: 00623875 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5290: 00623825 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5291: 009a6994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5292: 0043d119 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5293: 0099b5a8 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5294: 009b176c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ 5295: 00900c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maxa_s │ │ │ │ - 5296: 00674b45 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5296: 00674af5 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5297: 003c458d 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5298: 002bc769 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5299: 00906a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sld_df │ │ │ │ 5300: 009a5aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5301: 00622d5d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5301: 00622d0d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5302: 009a1904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_READ_EVENT │ │ │ │ - 5303: 006921d1 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5303: 00692181 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5304: 009f6ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5305: 00412d59 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5306: 004942a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5307: 007de33c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5308: 006780e5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5309: 006267e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5307: 007de2ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5308: 00678095 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5309: 00626791 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5310: 009a47b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5311: 006a88c1 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5311: 006a8871 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5312: 002b0ffd 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ 5313: 004acc59 186 FUNC GLOBAL DEFAULT 12 helper_float_sqrt_d │ │ │ │ - 5314: 007de334 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5315: 00697921 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5314: 007de2e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5315: 006978d1 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5316: 009b12f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5317: 009a66bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5318: 009aa25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5319: 0061f8f5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5320: 007de32c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5319: 0061f8a5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5320: 007de2dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5321: 009f7e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5322: 002a050d 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5323: 005685c1 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5323: 00568571 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5324: 004ae8c5 236 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_l_d │ │ │ │ 5325: 009f71e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5326: 0025d2cd 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5327: 009f808c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5328: 005df131 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5328: 005df0e1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5329: 00432bb5 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5330: 0045058d 212 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5331: 009a2bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5332: 0099d320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5333: 009f611c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5334: 00643351 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5335: 0067e79d 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5336: 0067c829 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5334: 00643301 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5335: 0067e74d 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5336: 0067c7d9 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5337: 009f7cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5338: 002867d9 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5339: 005624d5 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5339: 00562485 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5340: 009abdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5341: 0099b674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5342: 004acd15 178 FUNC GLOBAL DEFAULT 12 helper_float_sqrt_s │ │ │ │ 5343: 002c36dd 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5344: 0099a748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5345: 009f7fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5346: 003496dd 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5347: 00260111 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5348: 0064a0ad 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5348: 0064a05d 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5349: 009f814a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5350: 005d5335 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5350: 005d52e5 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5351: 008f1a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmon │ │ │ │ 5352: 0048f9dd 60 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5353: 004ae9b1 228 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_l_s │ │ │ │ 5354: 008e0dd0 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5355: 00663021 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5355: 00662fd1 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5356: 008e0e40 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5357: 009f5f0b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5358: 008e0ed0 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5359: 009a8008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ - 5360: 0056ad21 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ + 5360: 0056acd1 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ 5361: 009a4a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5362: 008fda00 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpckhbh │ │ │ │ - 5363: 0057ac99 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5363: 0057ac49 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5364: 009f7478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5365: 009f7ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5366: 0099fae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5367: 009f7f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5368: 0061af09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5369: 00650db5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5368: 0061aeb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5369: 00650d65 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5370: 0099cdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5371: 009ae640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5372: 003f1139 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5373: 009f78f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5374: 0029ec15 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5375: 009f5f03 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5376: 009adcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5377: 003d437d 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5378: 005818c9 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5378: 00581879 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5379: 009f6e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5380: 006bd87d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5380: 006bd82d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5381: 008f8c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_configx │ │ │ │ 5382: 003ead71 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5383: 009a7968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5384: 009b267c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5385: 009a023c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5386: 00493e6d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5387: 00320729 42 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features_ex │ │ │ │ - 5388: 005d9169 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5388: 005d9119 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5389: 009a5df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5390: 009b05c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5391: 0046c471 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5392: 006b5cbd 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5392: 006b5c6d 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5393: 0099fc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ 5394: 004a5bb9 168 FUNC GLOBAL DEFAULT 12 bl_gen_jump_kernel │ │ │ │ - 5395: 006b232d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5395: 006b22dd 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5396: 009f7ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5397: 00488829 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5398: 009a3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5399: 00912064 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5400: 006641d9 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5400: 00664189 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ 5401: 004b99e5 112 FUNC GLOBAL DEFAULT 12 helper_ll │ │ │ │ - 5402: 006077ad 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5403: 00556401 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5402: 0060775d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5403: 005563b1 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5404: 009b2aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5405: 004d125d 68 FUNC GLOBAL DEFAULT 12 helper_msa_bseli_b │ │ │ │ 5406: 0022c9e5 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5407: 0061bc65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5408: 005dba05 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5407: 0061bc15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5408: 005db9b5 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5409: 009b0a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5410: 009a4408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5411: 0064bb5d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5412: 005adcf9 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5411: 0064bb0d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5412: 005adca9 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5413: 009f7f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5414: 009f7e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5415: 009170b0 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5416: 0052e67d 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5416: 0052e62d 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5417: 009d46b4 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5418: 009f7d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5419: 009f648e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5420: 0099df1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5421: 0099ea14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5422: 0099abf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5423: 009a5388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5424: 009abda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5425: 0062c279 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5425: 0062c229 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5426: 009a5308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5427: 003f2001 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5428: 009f613c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5429: 009f6260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5430: 009f6c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5431: 0069cc95 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5431: 0069cc45 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 5432: 009f73fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5433: 0054ca39 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5434: 00676a89 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5433: 0054c9e9 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5434: 00676a39 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ 5435: 004537b5 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5436: 004c1ad9 1418 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_b │ │ │ │ 5437: 009a65dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ 5438: 004c247d 230 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_d │ │ │ │ - 5439: 0067f679 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5439: 0067f629 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5440: 009f8324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5441: 006ab9dd 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5441: 006ab98d 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5442: 008e9fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5443: 00481b29 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5444: 004c2065 682 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_h │ │ │ │ 5445: 009a8298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5446: 00626e31 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5446: 00626de1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5447: 009a60e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5448: 009b02bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5449: 0058e325 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5450: 006ad185 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5449: 0058e2d5 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5450: 006ad135 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5451: 009a4d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5452: 0048686d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5453: 009f6d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5454: 009a4c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5455: 009f698a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5456: 009f73b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5457: 009a7fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5458: 00403bcd 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5459: 00266d59 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5460: 0045b065 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5461: 008f84ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_vpecontrol │ │ │ │ 5462: 009b1e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5463: 00418e31 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5464: 0066a889 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5465: 0064672d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5464: 0066a839 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5465: 006466dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5466: 009f6c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5467: 009f70b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ 5468: 009f7760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_READ_DSTATE │ │ │ │ - 5469: 006b57e5 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5469: 006b5795 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5470: 004c2311 364 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_w │ │ │ │ 5471: 0099dbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5472: 009f737a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5473: 00296119 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5474: 00696071 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5474: 00696021 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5475: 009f6b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_READ_DSTATE │ │ │ │ - 5476: 00662915 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5476: 006628c5 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5477: 008b269c 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5478: 009f6d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5479: 00569661 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5480: 00585e35 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5479: 00569611 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5480: 00585de5 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5481: 009f6922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5482: 009f7886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5483: 008fe8f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_un │ │ │ │ 5484: 0099b288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5485: 009b075c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5486: 0040fba9 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5487: 009f80a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5488: 0049a6b5 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5489: 009f77a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5490: 0061bef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5490: 0061bea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5491: 009a6564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_CONFLICT_EVENT │ │ │ │ 5492: 00349621 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5493: 004888a5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5494: 0040f7b1 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5495: 009f861c 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5496: 009f63c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5497: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5498: 00564e85 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5498: 00564e35 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5499: 009f83f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5500: 0099da68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5501: 00644225 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5501: 006441d5 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5502: 0099a868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5503: 008eb450 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5504: 006ba1e9 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5504: 006ba199 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5505: 004984f9 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5506: 009f7c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ 5507: 004aedfd 198 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_w_d │ │ │ │ - 5508: 005a566d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5508: 005a561d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5509: 009f78a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5510: 006c02f5 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5510: 006c02a5 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5511: 009f61a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5512: 00608429 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5513: 0068da25 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5512: 006083d9 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5513: 0068d9d5 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5514: 004d952d 472 FUNC GLOBAL DEFAULT 12 helper_msa_vshf_df │ │ │ │ 5515: 009f7742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5516: 003a0d39 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5517: 0099f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5518: 005aa2b5 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5518: 005aa265 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5519: 0043ce95 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5520: 009b271c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5521: 008e29d0 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5522: 009ac530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5523: 0099db08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5524: 006af019 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5525: 006b780d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5524: 006aefc9 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5525: 006b77bd 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5526: 009f7452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5527: 009f76f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5528: 009f8524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5529: 0062f65d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5529: 0062f60d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5530: 0099b8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5531: 0099b2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5532: 005761d5 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5532: 00576185 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5533: 0089f000 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5534: 004aeec5 194 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_w_s │ │ │ │ 5535: 0026bc35 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5536: 00612349 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5536: 006122f9 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5537: 009f66c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5538: 009f6e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5539: 009f7326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ 5540: 008e9f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5541: 009f67dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5542: 009f8ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5543: 002eda8d 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5544: 00676501 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5544: 006764b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5545: 002561cd 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5546: 0099ac88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ 5547: 009f76d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5548: 0048b645 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5549: 009f6750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5550: 009a7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5551: 009a5e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5552: 009ad4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5553: 009aa29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5554: 00673545 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ - 5555: 006364f5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5554: 006734f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ + 5555: 006364a5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5556: 003ab01d 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 5557: 0045093d 288 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5558: 009f82be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5559: 009ac880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5560: 00338179 3604 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5561: 00659f99 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5561: 00659f49 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5562: 0044193d 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5563: 0067f339 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5563: 0067f2e9 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5564: 008e8eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5565: 009ac004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5566: 009f781e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5567: 009a4658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ - 5568: 00627809 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5568: 006277b9 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5569: 009a4608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5570: 009f8afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5571: 00302b8d 54 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5572: 009a3fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5573: 009f7420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_DSTATE │ │ │ │ 5574: 009f6cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5575: 002858f5 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5576: 009f6798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5577: 006b453d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5577: 006b44ed 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5578: 009f7ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5579: 009f7d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5580: 009f82d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5581: 00649e3d 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5582: 00665285 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5581: 00649ded 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5582: 00665235 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5583: 003c9511 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5584: 00408e41 156 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 5585: 0099c9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5586: 00639515 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5586: 006394c5 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5587: 0031bb51 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5588: 0067c455 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5588: 0067c405 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5589: 009a4288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5590: 009f7c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5591: 009a289c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5592: 004da029 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsule_df │ │ │ │ 5593: 009f6e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_OUT_OF_RBDS_DSTATE │ │ │ │ 5594: 009f7500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5595: 00662611 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5595: 006625c1 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5596: 009a77f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5597: 009f79d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5598: 008eb3cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5599: 00696ea1 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5599: 00696e51 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5600: 009f7622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5601: 0080ae04 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5601: 0080adb4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5602: 009f7072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5603: 0099eee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 5604: 0099c4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 5605: 0058b6b5 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5605: 0058b665 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5606: 009acb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5607: 0055a5dd 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5607: 0055a58d 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5608: 009f7f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5609: 002575c9 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5610: 00638565 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5610: 00638515 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5611: 003422ad 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5612: 009a0f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5613: 009f7ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5614: 009f6218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5615: 009aa62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 5616: 009f7702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 5617: 0066e485 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5617: 0066e435 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5618: 009af384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5619: 009f76de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5620: 009f7f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5621: 0099d908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5622: 0030945d 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5623: 00659ed9 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5624: 00553ba5 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5623: 00659e89 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5624: 00553b55 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5625: 004531cd 32 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5626: 009f6b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5627: 009a9404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 5628: 00385e41 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5629: 00906094 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsueq_df │ │ │ │ 5630: 0049826d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 5631: 009b1098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5632: 00488925 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5633: 003aba11 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5634: 00670c4d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5634: 00670bfd 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 5635: 004807dd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5636: 009aecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5637: 005557e5 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5638: 0064b285 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5637: 00555795 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5638: 0064b235 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5639: 00902758 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtps_pw │ │ │ │ 5640: 009f6c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5641: 006682ed 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5642: 0066aa75 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5643: 006ba0e9 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5641: 0066829d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5642: 0066aa25 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5643: 006ba099 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5644: 009a127c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5645: 00407fa5 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5646: 0099ecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5647: 005a2c39 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5647: 005a2be9 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5648: 00451be1 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5649: 00652051 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5649: 00652001 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5650: 0049c611 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5651: 0056da71 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5651: 0056da21 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5652: 009f7d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_EXEC_DSTATE │ │ │ │ 5653: 008fd8f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpckhhw │ │ │ │ 5654: 009f7ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5655: 009f6b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_READ_DSTATE │ │ │ │ 5656: 009f75ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5657: 009f641e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5658: 003c946d 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 5659: 004d9c01 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcun_df │ │ │ │ 5660: 009a9164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ 5661: 004ca235 560 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_b │ │ │ │ - 5662: 0068fb3d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5662: 0068faed 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ 5663: 004ca63d 114 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_d │ │ │ │ - 5664: 0062d5e5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5664: 0062d595 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5665: 00455545 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ - 5666: 0064bccd 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ + 5666: 0064bc7d 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ 5667: 008e9ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5668: 00697f15 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5668: 00697ec5 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5669: 004ca465 304 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_h │ │ │ │ - 5670: 006bc9e1 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 5670: 006bc991 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 5671: 008fd55c 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubusb │ │ │ │ 5672: 009f7a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5673: 005824d1 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5674: 006637f9 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5673: 00582481 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5674: 006637a9 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5675: 0043f1a1 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5676: 008f6e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_maari │ │ │ │ 5677: 009a5c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ - 5678: 00644da5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5679: 0053dca9 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5678: 00644d55 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5679: 0053dc59 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 5680: 008fd34c 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubush │ │ │ │ 5681: 0047eab1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5682: 009f7c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5683: 009ab9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5684: 0099ea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5685: 009f833c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5686: 009f615a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ @@ -5699,450 +5699,450 @@ │ │ │ │ 5695: 008f2168 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsa_w_ph │ │ │ │ 5696: 0099f174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 5697: 00462e2d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5698: 009f8336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5699: 008e6018 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5700: 004da431 500 FUNC GLOBAL DEFAULT 12 helper_msa_fsub_df │ │ │ │ 5701: 009f8322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5702: 0054aa61 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5702: 0054aa11 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ 5703: 0041edf9 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5704: 004a0ce1 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcrestart │ │ │ │ 5705: 004ca595 168 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_w │ │ │ │ 5706: 00425e19 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 5707: 0047ec5d 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5708: 009a1f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5709: 009f827c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5710: 009f7518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5711: 00551e41 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5711: 00551df1 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5712: 0047ee31 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5713: 00260135 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5714: 009a1a10 1164 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5715: 00341ebd 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 5716: 0067a57d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 5716: 0067a52d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 5717: 0043f249 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5718: 005ac9cd 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5718: 005ac97d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5719: 009f7676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5720: 003f135d 340 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5721: 0090ba4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_b │ │ │ │ 5722: 009f7708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 5723: 00679ad1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5723: 00679a81 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5724: 0090b8c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_d │ │ │ │ 5725: 004ba6b5 70 FUNC GLOBAL DEFAULT 12 helper_punpcklbh │ │ │ │ 5726: 009a9354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 5727: 0026b50d 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5728: 002c91f5 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5729: 0026ffc9 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 5730: 0090b9c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_h │ │ │ │ - 5731: 005dbc1d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5731: 005dbbcd 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5732: 0042aae1 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5733: 009f7270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5734: 009f7098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5735: 00668ae5 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5735: 00668a95 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5736: 008ec134 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ 5737: 0090154c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_l_d │ │ │ │ - 5738: 0066efd9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5738: 0066ef89 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5739: 009a4b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5740: 004a1109 164 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcschefback │ │ │ │ 5741: 008eb348 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5742: 0063995d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5743: 0057db05 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5742: 0063990d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5743: 0057dab5 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5744: 009f79b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5745: 009f7238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5746: 009af8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5747: 009b09c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5748: 004417d1 364 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ 5749: 00905d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsub_df │ │ │ │ - 5750: 005ac8cd 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5751: 0069244d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5750: 005ac87d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5751: 006923fd 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5752: 009f7962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5753: 0026d815 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5754: 004a9c05 36 FUNC GLOBAL DEFAULT 12 helper_addqh_ph │ │ │ │ 5755: 009e6298 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5756: 0090b944 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_w │ │ │ │ 5757: 009aafac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5758: 009acb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5759: 0099b8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5760: 005529a1 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5760: 00552951 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5761: 009f5f63 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5762: 0067ab2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 5763: 0069da41 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5762: 0067aadd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 5763: 0069d9f1 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5764: 00299f19 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 5765: 008fffa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_l_s │ │ │ │ - 5766: 0057a171 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5766: 0057a121 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5767: 0026623d 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5768: 0065a0a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5768: 0065a055 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5769: 009b0ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5770: 009f6c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5771: 009f71dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5772: 009f8046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5773: 009f5f20 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5774: 003ce7e9 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5775: 005330d9 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5775: 00533089 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5776: 0048533d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5777: 002bafad 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5778: 009af4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5779: 009f61e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5780: 009af4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5781: 0099e15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5782: 009f7538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5783: 006b6385 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5784: 006974a5 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5785: 0069d5dd 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5783: 006b6335 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5784: 00697455 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5785: 0069d58d 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5786: 009f5fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5787: 0099ec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5788: 0062e7e5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5788: 0062e795 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5789: 00453b2d 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 5790: 009f7e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5791: 009aaf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 5792: 006bd251 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 5793: 005a01a1 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 5794: 0067d0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5792: 006bd201 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 5793: 005a0151 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5794: 0067d06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5795: 009f6edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5796: 009ae2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5797: 009a2cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5798: 002b363d 344 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 5799: 009f7b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5800: 00483835 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 5801: 0068e009 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5801: 0068dfb9 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5802: 009f5e34 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5803: 008f0f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_err │ │ │ │ 5804: 009f70fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5805: 008afcb0 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5806: 005df031 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5807: 0053dd79 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5808: 005e2291 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5806: 005defe1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5807: 0053dd29 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5808: 005e2241 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5809: 009f7416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_DSTATE │ │ │ │ 5810: 0045207d 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5811: 009f70f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5812: 0044c6f5 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5813: 009f6142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5814: 003b9981 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5815: 009f70a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5816: 0026bdb1 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5817: 00644235 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5817: 006441e5 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 5818: 004974bd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5819: 00380da1 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5820: 009f7c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5821: 003213ed 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5822: 009a5f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5823: 00611ee5 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5823: 00611e95 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5824: 008b19bc 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5825: 009f8aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5826: 009f76bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5827: 002f1141 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5828: 00319935 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5829: 009a217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5830: 009f6062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5831: 003a16dd 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 5832: 004c6c65 126 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_s_d │ │ │ │ 5833: 00483bfd 26 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5834: 009f5c85 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5835: 00418241 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5836: 0099d818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5837: 0068c275 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5837: 0068c225 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5838: 009a5db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5839: 0053fff9 1348 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5839: 0053ffa9 1348 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5840: 0024bbb9 5028 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5841: 009f7e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5842: 0044bc95 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 5843: 004c69f9 426 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_s_h │ │ │ │ 5844: 009f84f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5845: 009f833a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5846: 004ccf7d 1226 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_b │ │ │ │ 5847: 009f6340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5848: 0049cbe9 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5849: 00640591 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5849: 00640541 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5850: 0028e695 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5851: 004cd805 212 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_d │ │ │ │ 5852: 009f820a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5853: 0059aba5 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5853: 0059ab55 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5854: 009f82ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5855: 0034272d 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 5856: 0029bf3d 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5857: 009f7368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_WRITE_DSTATE │ │ │ │ 5858: 009afb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5859: 004cd449 648 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_h │ │ │ │ 5860: 0037ef61 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 5861: 00491e51 148 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5862: 005a97d5 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5863: 00607efd 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ - 5864: 0061ad29 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5865: 005a2e11 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5862: 005a9785 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5863: 00607ead 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5864: 0061acd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5865: 005a2dc1 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ 5866: 004c6ba5 192 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_s_w │ │ │ │ 5867: 009f7430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ - 5868: 005991ed 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5868: 0059919d 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5869: 009f74cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5870: 009d36a0 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5871: 009a132c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5872: 0068d6e1 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5872: 0068d691 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5873: 009ad600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5874: 004cd6d1 308 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_w │ │ │ │ 5875: 009f8320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5876: 003032a5 1168 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 5877: 00905bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmadd_df │ │ │ │ 5878: 009a8c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5879: 009a8158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5880: 009f7da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5881: 003fcc81 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5882: 009f7594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5883: 007f8d58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5883: 007f8d08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5884: 009f6222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5885: 003131b1 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5886: 009ac6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5887: 009f65f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 5888: 004802ad 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 5889: 009f773c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ - 5890: 00556591 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5890: 00556541 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5891: 009f652e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5892: 009ab02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 5893: 00492565 208 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5894: 009f7f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5895: 008f8a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_status │ │ │ │ 5896: 0099f0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5897: 0022ac65 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5898: 009b0d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5899: 005adcb5 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5899: 005adc65 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5900: 009f5f39 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 5901: 003c9719 48 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5902: 009aedc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5903: 008ef860 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5904: 00418509 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5905: 006393ad 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5905: 0063935d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5906: 009ac7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5907: 003c72f1 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5908: 006a8405 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5908: 006a83b5 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5909: 009f7a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5910: 009a2c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5911: 008ecd94 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 5912: 0025c58d 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5913: 009f7d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 5914: 0099f3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 5915: 0066d809 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5915: 0066d7b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 5916: 0047fa05 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5917: 009f82c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5918: 009f6ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5919: 0099ff20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5920: 009abcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5921: 009ac950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5922: 0044a091 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5923: 009a7eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5924: 0067e591 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5924: 0067e541 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5925: 009d4fa0 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5926: 009b1ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5927: 0054c8b1 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5927: 0054c861 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5928: 00412a99 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 5929: 00642105 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 5929: 006420b5 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 5930: 003691a9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 5931: 009f7480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 5932: 0065cdb5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 5932: 0065cd65 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 5933: 009f7ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 5934: 003469b5 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 5935: 009f6544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 5936: 0061ab49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 5936: 0061aaf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 5937: 004373ad 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 5938: 006aaaf1 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 5938: 006aaaa1 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 5939: 00464941 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 5940: 009f837c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 5941: 009f8518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 5942: 00497265 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 5943: 00426eb5 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 5944: 0063a6f1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 5944: 0063a6a1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 5945: 009a229c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 5946: 00460545 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 5947: 008ae464 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 5948: 006b04a9 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 5948: 006b0459 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 5949: 009f66b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 5950: 009b0890 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 5951: 004a2d1d 180 FUNC GLOBAL DEFAULT 12 helper_eretnc │ │ │ │ 5952: 0049c315 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 5953: 009ac9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 5954: 008ed6dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 5955: 009a4318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 5956: 006ab39d 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 5956: 006ab34d 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 5957: 009a8d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 5958: 00555b05 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 5959: 0061d141 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 5958: 00555ab5 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 5959: 0061d0f1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 5960: 0099f2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 5961: 008af03c 220 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 5962: 009f6c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 5963: 0054b62d 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 5963: 0054b5dd 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 5964: 009a171c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 5965: 009f64e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 5966: 0054f011 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 5967: 005593d9 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 5966: 0054efc1 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 5967: 00559389 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 5968: 009f7d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 5969: 009f61ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 5970: 0066c1b5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 5970: 0066c165 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 5971: 009f6e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 5972: 008fd7f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_packushb │ │ │ │ 5973: 0025fed1 88 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 5974: 006acfa5 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 5975: 00617bd9 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 5974: 006acf55 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 5975: 00617b89 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 5976: 0025da65 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 5977: 00238c39 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 5978: 009f847c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 5979: 009f8530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_DSTATE │ │ │ │ 5980: 009f7f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 5981: 0047eb11 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 5982: 009accbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 5983: 0099da58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 5984: 009f7796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 5985: 003dd311 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 5986: 009ac034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 5987: 009f7c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 5988: 009f7c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 5989: 006c2f81 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 5989: 006c2f31 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 5990: 0099b028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 5991: 009d45b0 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 5992: 003c6121 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 5993: 004be009 1262 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_b │ │ │ │ 5994: 009f6186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 5995: 009a5268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 5996: 005ca781 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 5996: 005ca731 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 5997: 004be975 346 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_d │ │ │ │ 5998: 009f6102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 5999: 00634d1d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 5999: 00634ccd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6000: 004be4f9 708 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_h │ │ │ │ 6001: 009b2288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6002: 0047eca1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6003: 009f7186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6004: 005c048d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6004: 005c043d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6005: 002fc161 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6006: 0047ee95 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6007: 009f7756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6008: 009f6a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6009: 004699a1 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6010: 0099b238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6011: 009f79e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6012: 0099efa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6013: 009f6e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_QUEUE_FULL_DSTATE │ │ │ │ 6014: 008f2480 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpu_eq_qb │ │ │ │ 6015: 00496a95 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6016: 009a86d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6017: 00651459 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6018: 0061b3f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6017: 00651409 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6018: 0061b3a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6019: 009b0954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6020: 004be7bd 440 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_w │ │ │ │ 6021: 009f7cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6022: 00613319 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6022: 006132c9 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6023: 009f774c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6024: 0064c949 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6025: 00635825 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6024: 0064c8f9 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6025: 006357d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6026: 009f6b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6027: 009f81dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6028: 0067c1cd 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6028: 0067c17d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6029: 009f8afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6030: 0048511d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6031: 00484d7d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6032: 009f8b74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6033: 009a8b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6034: 009afc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6035: 009a669c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6036: 009f6ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6037: 0067bb59 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6038: 0063e90d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6039: 005d3ca1 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6037: 0067bb09 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6038: 0063e8bd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6039: 005d3c51 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6040: 004ba66d 36 FUNC GLOBAL DEFAULT 12 helper_punpcklhw │ │ │ │ 6041: 009a5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6042: 004832a9 34 FUNC GLOBAL DEFAULT 12 tcg_kick_vcpu_thread │ │ │ │ 6043: 008fb66c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_f │ │ │ │ 6044: 009f8478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6045: 009f802a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_WORD_DSTATE │ │ │ │ 6046: 009a50a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6047: 009a91e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6048: 009b21a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6049: 00628af9 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6049: 00628aa9 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6050: 009f5f19 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ - 6051: 008035ac 128 OBJECT GLOBAL DEFAULT 14 fregnames │ │ │ │ + 6051: 0080355c 128 OBJECT GLOBAL DEFAULT 14 fregnames │ │ │ │ 6052: 009f8292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6053: 008ee2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6054: 00651c31 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6054: 00651be1 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6055: 0043f219 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6056: 009f6716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6057: 0061c8ed 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6057: 0061c89d 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6058: 009a8808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6059: 009f5f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6060: 009f7204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6061: 00288ac9 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6062: 009f615e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6063: 00451081 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ - 6064: 005144cd 40 FUNC GLOBAL DEFAULT 12 helper_msachi │ │ │ │ + 6064: 00514481 40 FUNC GLOBAL DEFAULT 12 helper_msachi │ │ │ │ 6065: 0099e874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6066: 00373359 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6067: 009a274c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6068: 0080ae20 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6069: 006ba1f1 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6068: 0080add0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6069: 006ba1a1 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6070: 009b053c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6071: 009ac430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6072: 0044e83d 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6073: 008b19cc 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6074: 004532d9 24 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6075: 0033fa91 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6076: 003f5579 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6077: 0063987d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6077: 0063982d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6078: 009f6ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6079: 0067898d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6079: 0067893d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6080: 008fc3d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_seq │ │ │ │ 6081: 009f77f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6082: 0099c0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6083: 009b03dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6084: 002c90bd 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6085: 005a3371 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6085: 005a3321 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6086: 009a8da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6087: 003c95a5 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6088: 004337c9 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6089: 0099cdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6090: 009f6d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6091: 0049bed5 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6092: 00564ac1 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6092: 00564a71 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6093: 0022caa1 112 FUNC GLOBAL DEFAULT 12 target_arm │ │ │ │ 6094: 009f77b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6095: 004187e9 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6096: 009ae220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6097: 009f6be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 6098: 009f8308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6099: 006b3a35 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6100: 0058e435 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6099: 006b39e5 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6100: 0058e3e5 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6101: 003dd4dd 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6102: 0062c1cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6103: 00585755 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6102: 0062c17d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6103: 00585705 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6104: 009a5ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6105: 009f6aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6106: 0056e019 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ - 6107: 0065731d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6106: 0056dfc9 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ + 6107: 006572cd 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6108: 0099d998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6109: 0034793d 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6110: 009a93b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6111: 00408f45 120 FUNC GLOBAL DEFAULT 12 cpr_walk_fd │ │ │ │ - 6112: 00563275 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6113: 00575a69 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6112: 00563225 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6113: 00575a19 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6114: 00495c65 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6115: 00450ee1 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6116: 006c4b08 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6116: 006c4ab8 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6117: 009f5e94 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6118: 00616c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6118: 00616bf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6119: 004ac3f9 4 FUNC GLOBAL DEFAULT 12 helper_wrdsp │ │ │ │ 6120: 009f69c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6121: 009f659c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6122: 0069bd31 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6122: 0069bce1 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6123: 009f68d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6124: 009f7880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6125: 008eec84 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6126: 009f87b0 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6127: 0043f021 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6128: 009f6460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6129: 003ab555 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6130: 009a3948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6131: 009acc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6132: 0025b671 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6133: 009a7a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6134: 0085b56c 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6135: 009ae3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6136: 009f6b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_IDE_DSTATE │ │ │ │ - 6137: 0057bb45 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6137: 0057baf5 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6138: 009f6536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6139: 0099eef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6140: 0023927d 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6141: 008e7b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6142: 009a0d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6143: 009f7c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6144: 009f69f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ @@ -6154,15 +6154,15 @@ │ │ │ │ 6150: 002fbe81 172 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6151: 0099ea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6152: 009a8b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6153: 0046de05 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6154: 0037f1ad 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6155: 00452eb5 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6156: 002c6159 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6157: 0062f091 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6157: 0062f041 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6158: 009a7e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6159: 00299409 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6160: 009abe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6161: 0099ca00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6162: 00299461 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6163: 0099b4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6164: 002994c1 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6172,23 +6172,23 @@ │ │ │ │ 6168: 009f5ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6169: 009f6b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6170: 00299625 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6171: 002996ad 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6172: 009f67cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6173: 009f7282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ 6174: 00900e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_2008_l_s │ │ │ │ - 6175: 00693eb9 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6175: 00693e69 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ 6176: 009f802e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_QWORD_DSTATE │ │ │ │ - 6177: 0058d2d5 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6177: 0058d285 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6178: 003076ad 204 FUNC GLOBAL DEFAULT 12 isa_get_irq │ │ │ │ 6179: 0034a309 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6180: 0040a0ad 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6181: 009b1878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6182: 009af354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6183: 0061e83d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6183: 0061e7ed 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6184: 009f7688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6185: 009f6304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6186: 009a30ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6187: 0099fe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6188: 00911d18 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6189: 004cb78d 652 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_b │ │ │ │ 6190: 0043415d 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ @@ -6196,45 +6196,45 @@ │ │ │ │ 6192: 009f5c98 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6193: 009b0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6194: 0099d560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6195: 004cbc15 158 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_d │ │ │ │ 6196: 002aaa45 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6197: 0099e894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6198: 0025f091 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6199: 006bbfd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6199: 006bbf85 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6200: 009a38d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6201: 009b07dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6202: 0069dee9 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6203: 00663735 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6202: 0069de99 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6203: 006636e5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6204: 0099fd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ 6205: 004cba19 330 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_h │ │ │ │ - 6206: 006461c9 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6206: 00646179 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6207: 009ad9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6208: 009ab0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6209: 006821d9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6210: 0056fa9d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6211: 0061ec29 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6209: 00682189 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6210: 0056fa4d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6211: 0061ebd9 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6212: 009a74a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6213: 009f8b77 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6214: 00460469 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6215: 009a74e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6216: 00610af1 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6216: 00610aa1 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6217: 009f7e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ 6218: 008f8990 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_entryhi │ │ │ │ - 6219: 0062af45 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6219: 0062aef5 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6220: 009a0f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6221: 009f7404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6222: 002f7a61 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6223: 0062800d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6223: 00627fbd 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6224: 004cbb65 176 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_w │ │ │ │ 6225: 00305805 216 FUNC GLOBAL DEFAULT 12 i8259_init_chip │ │ │ │ 6226: 009a5148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6227: 009a41b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6228: 009aae3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6229: 006463d1 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6229: 00646381 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6230: 009f6eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6231: 009a5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6232: 00902230 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt2_d │ │ │ │ 6233: 008ec1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6234: 009ad900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6235: 009f7284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6236: 009abb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ @@ -6247,15 +6247,15 @@ │ │ │ │ 6243: 009a44d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6244: 0029b889 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6245: 009f84a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6246: 009f60d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6247: 009f696a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6248: 0099faa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ 6249: 00900c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt2_s │ │ │ │ - 6250: 0063b74d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6250: 0063b6fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6251: 009f6e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6252: 008eb768 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6253: 0099db78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6254: 009f674e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6255: 009f697a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6256: 008e95e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6257: 009adb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ @@ -6264,78 +6264,78 @@ │ │ │ │ 6260: 009f84ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6261: 009afef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ 6262: 0043288d 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6263: 003ea219 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6264: 009ae600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6265: 00452e21 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6266: 009b1fc8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6267: 00607d6d 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6268: 00646c55 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6269: 00645095 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6270: 006abc0d 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6267: 00607d1d 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6268: 00646c05 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6269: 00645045 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6270: 006abbbd 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6271: 009a8a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6272: 009019f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_w_d │ │ │ │ 6273: 009a5e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6274: 003d3f3d 344 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6275: 0068c235 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6275: 0068c1e5 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6276: 004092ed 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6277: 0049df9d 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6278: 009f643c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6279: 00661945 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6279: 006618f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6280: 009f6e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6281: 009f7d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6282: 009a74d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6283: 009af864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6284: 005a2861 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6284: 005a2811 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6285: 003f65e9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6286: 009b055c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6287: 0058c131 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6287: 0058c0e1 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6288: 0099c7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6289: 00340471 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6290: 004328c1 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6291: 00623865 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6292: 0055b1e5 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6291: 00623815 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6292: 0055b195 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6293: 009aedb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ 6294: 00900448 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_w_s │ │ │ │ 6295: 008f2798 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_eq_ph │ │ │ │ - 6296: 0058ae59 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6296: 0058ae09 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6297: 009f8ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6298: 009a247c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6299: 00509c25 8 FUNC GLOBAL DEFAULT 12 check_mips_64 │ │ │ │ - 6300: 0053b991 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6299: 00509bd9 8 FUNC GLOBAL DEFAULT 12 check_mips_64 │ │ │ │ + 6300: 0053b941 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6301: 0033f211 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6302: 009afd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPS_TRANSLATE_TR_EVENT │ │ │ │ 6303: 00274dfd 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6304: 009f759e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6305: 009a8e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6306: 009f7904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6307: 009a63b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6308: 0055b48d 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6308: 0055b43d 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6309: 009aa8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6310: 00417a3d 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6311: 00451dad 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6312: 008f8fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cfc1 │ │ │ │ 6313: 0047e9e1 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6314: 009af7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6315: 009f7fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 6316: 004a05d5 46 FUNC GLOBAL DEFAULT 12 helper_mfc0_lladdr │ │ │ │ 6317: 009aea90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_FETCH_DATA_KIND_EVENT │ │ │ │ 6318: 00480095 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6319: 009a16ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6320: 009f674c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6321: 006b30a5 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6321: 006b3055 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6322: 009f6470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6323: 006613e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6323: 00661391 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6324: 009a8218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6325: 0057efe1 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6325: 0057ef91 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6326: 009ae010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6327: 009f658a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6328: 0099eae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6329: 009ac6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6330: 00529715 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6330: 005296c5 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6331: 0028fec9 112 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6332: 009f6e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6333: 00911d60 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6334: 0043da51 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6335: 0029ee75 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6336: 0099ac38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6337: 0099ba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ @@ -6343,558 +6343,558 @@ │ │ │ │ 6339: 009f71ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6340: 009f7c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6341: 0026d63d 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6342: 0049ee8d 198 FUNC GLOBAL DEFAULT 12 cpu_mips_store_cause │ │ │ │ 6343: 0099a618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6344: 004ab179 60 FUNC GLOBAL DEFAULT 12 helper_dpsx_w_ph │ │ │ │ 6345: 0099f6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ - 6346: 0080347c 4 OBJECT GLOBAL DEFAULT 14 malta_compat_len │ │ │ │ + 6346: 0080342c 4 OBJECT GLOBAL DEFAULT 14 malta_compat_len │ │ │ │ 6347: 009f75fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6348: 0063ac19 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6348: 0063abc9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6349: 009f75a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6350: 0025ff29 168 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6351: 009f7b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6352: 006777cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6352: 0067777d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 6353: 008f3710 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_rs_ph │ │ │ │ 6354: 0037cead 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6355: 009f70a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ 6356: 008f3584 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_rs_w │ │ │ │ - 6357: 00652e3d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6357: 00652ded 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6358: 002991f9 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6359: 009a4d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6360: 009b0d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6361: 0041916d 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ 6362: 008f3164 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_lladdr │ │ │ │ - 6363: 00671305 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6364: 00697e91 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6363: 006712b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6364: 00697e41 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6365: 009a2e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6366: 009f67a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6367: 0026bfa9 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6368: 008fdb08 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpckhwd │ │ │ │ - 6369: 00696865 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6369: 00696815 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6370: 009f5fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6371: 003d31b1 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6372: 009f6fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6373: 0056dc01 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6373: 0056dbb1 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6374: 009ac640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6375: 009ab07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6376: 0099b2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6377: 009aa1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6378: 009f6606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6379: 0099ef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6380: 009f670c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6381: 009f788a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6382: 00660af5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6382: 00660aa5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6383: 008aff84 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6384: 009f73fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6385: 00661111 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6385: 006610c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6386: 0029704d 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6387: 009f6d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6388: 0055b28d 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6388: 0055b23d 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6389: 0049d455 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6390: 0068a965 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6390: 0068a915 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6391: 009aa0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6392: 00599ec5 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6392: 00599e75 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6393: 009aa0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6394: 00273d1d 192 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6395: 00465989 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6396: 00567cf5 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6396: 00567ca5 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6397: 002a21c9 96 FUNC GLOBAL DEFAULT 12 audio_register_model │ │ │ │ 6398: 008ef7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6399: 009f8200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6400: 008b1f30 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6401: 003c73d5 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6402: 008ece18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6403: 006b14dd 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6403: 006b148d 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6404: 00418335 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6405: 009f7650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6406: 009f6f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6407: 005ba70d 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6407: 005ba6bd 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6408: 008da830 32 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6409: 009a75a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6410: 0067c2b5 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6410: 0067c265 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6411: 00296535 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6412: 00553671 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 6413: 0061d851 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6412: 00553621 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6413: 0061d801 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ 6414: 004b0519 184 FUNC GLOBAL DEFAULT 12 helper_float_sub_d │ │ │ │ - 6415: 0058e485 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6416: 00621455 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6417: 0052ea51 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6418: 0054a1d5 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6415: 0058e435 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6416: 00621405 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6417: 0052ea01 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6418: 0054a185 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6419: 004519c9 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6420: 0080ae30 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6420: 0080ade0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6421: 009f614a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6422: 004b6455 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ole │ │ │ │ 6423: 003edce5 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6424: 004483f1 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6425: 003c109d 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6426: 00633565 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6427: 005a10d1 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6426: 00633515 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6427: 005a1081 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6428: 002ff0d5 96 FUNC GLOBAL DEFAULT 12 bmdma_init │ │ │ │ 6429: 009f7332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6430: 009a23dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6431: 008ed760 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6432: 008f39a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_s_ph │ │ │ │ 6433: 004b05d1 180 FUNC GLOBAL DEFAULT 12 helper_float_sub_s │ │ │ │ 6434: 009a4d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ - 6435: 0051917d 120 FUNC GLOBAL DEFAULT 12 mxu_translate_init │ │ │ │ + 6435: 00519131 120 FUNC GLOBAL DEFAULT 12 mxu_translate_init │ │ │ │ 6436: 009b247c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6437: 009f6f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6438: 009aa5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6439: 006726b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6439: 00672669 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6440: 00265fa5 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6441: 004b5ff9 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_olt │ │ │ │ 6442: 0047a455 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6443: 00605641 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6443: 006055f1 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6444: 009f5c94 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6445: 009a98a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6446: 00488115 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6447: 0049996d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6448: 0062b1fd 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 6449: 0055a551 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6448: 0062b1ad 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6449: 0055a501 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6450: 009a086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6451: 009f7bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ 6452: 00453591 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6453: 006409ad 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6454: 006bcd85 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6453: 0064095d 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6454: 006bcd35 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6455: 003f0e65 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6456: 009f71a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6457: 0065cc89 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6457: 0065cc39 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6458: 0099b588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6459: 003ddf3d 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6460: 008b2568 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6461: 00497c55 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 6462: 009f65e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 6463: 00454155 82 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6464: 009a81d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6465: 009f809c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6466: 009a0edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6467: 009a41e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ 6468: 008f347c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mul_s_ph │ │ │ │ - 6469: 0057bc45 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6469: 0057bbf5 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6470: 00267559 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6471: 003ab5e5 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6472: 009f61f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6473: 00452b61 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6474: 003fb5e1 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 6475: 003e98d1 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6476: 0060ebcd 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6476: 0060eb7d 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6477: 009ae0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 6478: 0047ea51 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6479: 009b2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6480: 009f73b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6481: 0099f540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6482: 003fd02d 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6483: 009a140c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6484: 009f84b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6485: 00258381 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6486: 009f6760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6487: 00642685 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6487: 00642635 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6488: 009f64dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6489: 008f2b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_mvpconf0 │ │ │ │ 6490: 00262a0d 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6491: 009ada90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6492: 008f2bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_mvpconf1 │ │ │ │ 6493: 008b1860 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6494: 009a6194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6495: 009abff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6496: 005c6aed 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6496: 005c6a9d 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6497: 0041a75d 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6498: 0099b368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6499: 002c8531 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6500: 0099c800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 6501: 0047ec19 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6502: 004b8bfd 194 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ueq │ │ │ │ 6503: 009f7632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6504: 008ea664 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 6505: 0047edcd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6506: 009ac5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6507: 0062f17d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6507: 0062f12d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6508: 009f81fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6509: 0099de4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6510: 00639dc5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6510: 00639d75 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6511: 00341755 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6512: 009f7d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6513: 005aef41 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6513: 005aeef1 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6514: 0099cd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6515: 005849b9 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6515: 00584969 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6516: 0045aca1 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6517: 002c9741 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6518: 0067d315 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6518: 0067d2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6519: 009f60a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6520: 0099c33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6521: 00376d4d 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6522: 009f620e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6523: 009f6bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6524: 0055b2f1 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6524: 0055b2a1 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6525: 009f7a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6526: 003f20ed 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6527: 009f6a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 6528: 009acb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6529: 009ae9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6530: 0029917d 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6531: 00629f75 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6531: 00629f25 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 6532: 009f8162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 6533: 006232ad 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6533: 0062325d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6534: 009f74e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6535: 009ab7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6536: 009f7c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6537: 0099f3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6538: 006986b1 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6538: 00698661 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6539: 0099a928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6540: 009f8ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6541: 0099c3cc 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6542: 0065a86d 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6542: 0065a81d 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6543: 004c2fb1 906 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_b │ │ │ │ 6544: 0099c4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6545: 009f6ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6546: 0063a371 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6546: 0063a321 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ 6547: 004c35bd 158 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_d │ │ │ │ 6548: 00902a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_addr_ps │ │ │ │ - 6549: 006938d5 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ - 6550: 00514485 36 FUNC GLOBAL DEFAULT 12 helper_macchiu │ │ │ │ + 6549: 00693885 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6550: 00514439 36 FUNC GLOBAL DEFAULT 12 helper_macchiu │ │ │ │ 6551: 0099b4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6552: 0040c2d1 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6553: 004c333d 416 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_h │ │ │ │ 6554: 008b2874 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6555: 009f7eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6556: 00675291 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6556: 00675241 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6557: 009a6524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6558: 0026ab19 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6559: 0099a768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6560: 0037e551 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6561: 002c92e1 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6562: 009a88a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6563: 009f7f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 6564: 00660179 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6564: 00660129 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6565: 009b0fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6566: 00444249 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6567: 0045174d 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6568: 002bf1ed 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6569: 008fc350 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ngle │ │ │ │ 6570: 009f82e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 6571: 004a3a81 172 FUNC GLOBAL DEFAULT 12 cpu_mips_translate_address │ │ │ │ 6572: 009ad740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6573: 0066a6e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6573: 0066a695 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6574: 009f7e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6575: 009a76e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 6576: 004c34dd 222 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_w │ │ │ │ 6577: 008f2378 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsqx_sa_w_ph │ │ │ │ 6578: 009f75e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6579: 009a0f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6580: 009a8ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 6581: 00607b05 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6581: 00607ab5 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6582: 009f7146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6583: 0029e2d1 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6584: 0040d509 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 6585: 00468535 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 6586: 00635915 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 6587: 00672ad1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ + 6586: 006358c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6587: 00672a81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ 6588: 004b40e9 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_eq │ │ │ │ 6589: 009a8df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6590: 006005b9 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6590: 00600569 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6591: 00499761 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 6592: 003dca5d 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6593: 0058e4e1 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6593: 0058e491 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6594: 002628cd 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6595: 0061a5e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 6596: 006a94b5 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6595: 0061a595 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6596: 006a9465 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6597: 0099c38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6598: 002490d1 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6599: 0028e445 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 6600: 00607121 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6600: 006070d1 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6601: 009f7738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 6602: 009f6a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 6603: 0046ae79 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6604: 009a283c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6605: 009ad950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6606: 009f83d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6607: 009f6594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6608: 009f7eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 6609: 009a3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_QUEUE_FULL_EVENT │ │ │ │ - 6610: 00562329 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6610: 005622d9 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6611: 003dfa1d 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6612: 009f849e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6613: 006ae8f5 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6613: 006ae8a5 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6614: 002f2fa1 104 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 6615: 008eed08 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6616: 004bce65 1028 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_b │ │ │ │ 6617: 009b0880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6618: 009af0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6619: 009f70d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6620: 004bd6a9 220 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_d │ │ │ │ 6621: 003c93cd 160 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6622: 009b182c 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6623: 006a7fd9 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6623: 006a7f89 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6624: 009a7908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6625: 004bd269 732 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_h │ │ │ │ 6626: 0026d79d 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ - 6627: 00661aad 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 6627: 00661a5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 6628: 009f6942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 6629: 0043d9c5 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6630: 007de2f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6630: 007de2a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6631: 009aaa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6632: 008f7db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_eq │ │ │ │ 6633: 0099ecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6634: 009f69da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 6635: 0067c37d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6635: 0067c32d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6636: 009b1338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6637: 009f6fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6638: 009f7364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_READ_DSTATE │ │ │ │ 6639: 009a4a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ 6640: 004b9d19 136 FUNC GLOBAL DEFAULT 12 helper_paddsb │ │ │ │ - 6641: 0065b1c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6641: 0065b171 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6642: 009f68fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6643: 004bd545 356 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_w │ │ │ │ 6644: 002c5659 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6645: 003cd285 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6646: 003f6629 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6647: 009b09b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6648: 004b9e1d 144 FUNC GLOBAL DEFAULT 12 helper_paddsh │ │ │ │ 6649: 009f7b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6650: 006a2ed1 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6650: 006a2e81 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6651: 00433fb5 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6652: 004aba15 156 FUNC GLOBAL DEFAULT 12 helper_insv │ │ │ │ 6653: 002c5ce9 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6654: 009a52a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6655: 009ae6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6656: 0064235d 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6656: 0064230d 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6657: 009f685c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6658: 009f73ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6659: 00680585 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6659: 00680535 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ 6660: 008f4580 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbl │ │ │ │ - 6661: 005a9035 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6662: 00612875 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6663: 0069ae65 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6664: 00693839 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6661: 005a8fe5 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6662: 00612825 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6663: 0069ae15 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6664: 006937e9 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6665: 009a23ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6666: 0099a8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6667: 009f6abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6668: 009f7dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6669: 0099b268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6670: 009f6244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ 6671: 008f4604 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbr │ │ │ │ - 6672: 006499bd 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6672: 0064996d 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6673: 009f667c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6674: 009f7736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ - 6675: 006b5949 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6675: 006b58f9 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ 6676: 009063ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcult_df │ │ │ │ - 6677: 005a0e81 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6677: 005a0e31 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6678: 0049df71 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6679: 009f61cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6680: 009a4f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6681: 009b18c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6682: 00248fe9 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6683: 009f686a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6684: 009f73c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6685: 0067d405 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6685: 0067d3b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6686: 008b29f0 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6687: 0026d0b9 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6688: 0099b4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ 6689: 004aa559 64 FUNC GLOBAL DEFAULT 12 helper_precr_sra_r_ph_w │ │ │ │ - 6690: 0067f88d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6690: 0067f83d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6691: 003cfb9d 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 6692: 009acd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6693: 009b058c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6694: 009b0830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6695: 009f8600 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6696: 009f6cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 6697: 00436591 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6698: 0099ebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6699: 009f62c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6700: 004ac4e1 4 FUNC GLOBAL DEFAULT 12 helper_rddsp │ │ │ │ 6701: 004aabdd 94 FUNC GLOBAL DEFAULT 12 helper_muleu_s_ph_qbl │ │ │ │ 6702: 009b1ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6703: 005695ad 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6703: 0056955d 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ 6704: 002b3fd9 28 FUNC GLOBAL DEFAULT 12 cmos_get_fd_drive_type │ │ │ │ - 6705: 006a0b89 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6705: 006a0b39 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6706: 009ab8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 6707: 00468f89 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6708: 006b1ee5 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6708: 006b1e95 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6709: 009ad3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6710: 009f6a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6711: 009ae460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6712: 004aac3d 90 FUNC GLOBAL DEFAULT 12 helper_muleu_s_ph_qbr │ │ │ │ 6713: 008f01a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6714: 009d46a0 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6715: 0055cc61 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6716: 0056d605 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6715: 0055cc11 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6716: 0056d5b5 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6717: 009f81a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6718: 009b2178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 6719: 009a5fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6720: 009f73e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6721: 009f72f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 6722: 009aff00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6723: 009f7976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6724: 009a8fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 6725: 006710c1 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6725: 00671071 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6726: 004d9f45 76 FUNC GLOBAL DEFAULT 12 helper_msa_fslt_df │ │ │ │ 6727: 009f7100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6728: 009f6432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6729: 0046b775 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6730: 009a4f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6731: 006b7479 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6731: 006b7429 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6732: 004a95a5 92 FUNC GLOBAL DEFAULT 12 cpu_set_exception_base │ │ │ │ 6733: 009f6c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6734: 009a275c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6735: 00265fe1 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6736: 004ba65d 6 FUNC GLOBAL DEFAULT 12 helper_punpcklwd │ │ │ │ 6737: 002507a1 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6738: 009f7510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6739: 009f8b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6740: 00484d61 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6741: 002669e5 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6742: 006b9979 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6742: 006b9929 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6743: 009f7ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6744: 009f68a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 6745: 0046b2bd 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6746: 009f7e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6747: 006ad075 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6747: 006ad025 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6748: 009f6cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6749: 0068dbcd 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 6750: 0063d6ed 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6749: 0068db7d 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6750: 0063d69d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6751: 0042aea1 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6752: 0099bb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6753: 009a1f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6754: 004136ad 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6755: 009f6aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6756: 00256e65 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 6757: 00462815 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6758: 009f71c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6759: 009f846c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6760: 0061d21d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6760: 0061d1cd 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6761: 008af474 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6762: 009f69b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6763: 009f6180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 6764: 009f6c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6765: 004b10c1 188 FUNC GLOBAL DEFAULT 12 helper_float_mulr_ps │ │ │ │ 6766: 00906010 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fslt_df │ │ │ │ 6767: 003cfbb1 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 6768: 00697f01 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6768: 00697eb1 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6769: 009f62e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6770: 00652995 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6771: 006323ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6770: 00652945 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6771: 0063235d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 6772: 009a93a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 6773: 00496df5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6774: 0029b8e1 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6775: 009f7e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 6776: 0061052d 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6776: 006104dd 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6777: 009f6070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6778: 00641e49 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6778: 00641df9 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6779: 009f8446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6780: 00450119 204 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6781: 0099adf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6782: 008fbb94 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_seq │ │ │ │ 6783: 0085a7b0 64 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6784: 009a78b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6785: 009f5f6e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6786: 003a1251 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 6787: 009f8236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6788: 0099b870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 6789: 009f7c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6790: 0062b309 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6790: 0062b2b9 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6791: 009af924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6792: 009aa2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6793: 0040cabd 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6794: 009a3868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6795: 009f7e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 6796: 0022c4dd 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6797: 0061aad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6798: 005a02c9 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6797: 0061aa81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6798: 005a0279 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6799: 0027ddd1 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ 6800: 004b8ed9 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ule │ │ │ │ - 6801: 006ac2ed 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6801: 006ac29d 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6802: 0049dc9d 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6803: 0061b8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6803: 0061b891 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6804: 0099ceac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6805: 0065d021 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6805: 0065cfd1 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6806: 00484871 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6807: 00484cf5 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6808: 006618cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6808: 0066187d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6809: 009a6894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 6810: 009b1438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6811: 0099ce2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6812: 008e8d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6813: 006474d5 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6813: 00647485 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6814: 00410869 116 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6815: 0063fcc9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6815: 0063fc79 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6816: 00405899 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ 6817: 004b8d69 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ult │ │ │ │ - 6818: 0065a311 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 6819: 006b8051 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6820: 00584d65 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6818: 0065a2c1 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6819: 006b8001 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6820: 00584d15 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ 6821: 008f5894 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_yqmask │ │ │ │ - 6822: 005acffd 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6822: 005acfad 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6823: 009f78b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6824: 0099d0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6825: 009f6bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 6826: 0046b889 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6827: 008eaa84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6828: 009f74dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6829: 004ac2cd 300 FUNC GLOBAL DEFAULT 12 cpu_wrdsp │ │ │ │ 6830: 009a83f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6831: 009a5328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6832: 003fc5ed 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6833: 008e84e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6834: 0057f5d5 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6834: 0057f585 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 6835: 003e9b89 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6836: 0099a4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6837: 003fc859 212 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6838: 00586871 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6838: 00586821 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6839: 009a5a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6840: 0057e00d 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6840: 0057dfbd 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6841: 0037f8b9 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6842: 00322be5 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6843: 008a8f58 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6844: 009f748e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6845: 009f7418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_READ_DSTATE │ │ │ │ 6846: 0043c0e1 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6847: 0062b4c9 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6847: 0062b479 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6848: 009f7568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6849: 009f845a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6850: 009f7e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6851: 0099be88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6852: 009a4628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6853: 008f05c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6854: 009f79f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6855: 0058e649 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6855: 0058e5f9 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6856: 009ae7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6857: 009f80b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6858: 009f6d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6859: 0027df19 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6860: 009aba04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6861: 00320a65 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6862: 0099c630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6863: 009f7240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6864: 0090301c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_cc │ │ │ │ 6865: 003d5551 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6866: 009aabbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6867: 009d4270 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6868: 009f7c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6869: 00567dc5 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6869: 00567d75 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 6870: 009a9374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 6871: 0064a711 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6871: 0064a6c1 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6872: 009f7b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ - 6873: 006ba1f5 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 6873: 006ba1a5 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 6874: 004b556d 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_le │ │ │ │ 6875: 00408239 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6876: 0037e7b9 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6877: 0069d26d 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6877: 0069d21d 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ 6878: 004a209d 164 FUNC GLOBAL DEFAULT 12 helper_mftacx │ │ │ │ - 6879: 00625209 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6879: 006251b9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6880: 009f699e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6881: 009f5f5f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6882: 003dc5f5 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6883: 006ba691 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6883: 006ba641 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 6884: 004628d9 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6885: 005a1a2d 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6885: 005a19dd 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6886: 009f8ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6887: 009f80ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6888: 0066b191 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6889: 005517f1 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6888: 0066b141 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6889: 005517a1 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6890: 009f6686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6891: 009a4ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6892: 004b9601 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_une │ │ │ │ 6893: 009d5a28 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6894: 009f6352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6895: 003490e5 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6896: 004848f1 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ @@ -6903,15 +6903,15 @@ │ │ │ │ 6899: 009f73aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6900: 003cfbc1 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 6901: 008f30e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_count │ │ │ │ 6902: 0046d0fd 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6903: 009a6c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 6904: 004b5211 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_lt │ │ │ │ 6905: 009b1b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6906: 0061f985 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6906: 0061f935 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6907: 008b1830 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6908: 00380209 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6909: 009f6410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 6910: 009f8198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6911: 004c7689 156 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_s_d │ │ │ │ 6912: 009aaf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6913: 00498aa1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ @@ -6920,313 +6920,313 @@ │ │ │ │ 6916: 009f6846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6917: 008e0f80 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6918: 009b0a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6919: 0040e689 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6920: 004c7491 348 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_s_h │ │ │ │ 6921: 008e0fa0 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6922: 009f6da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6923: 00561ea1 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6923: 00561e51 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6924: 003a412d 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6925: 009f7670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6926: 009adf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6927: 005db6fd 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6927: 005db6ad 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6928: 0099d8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 6929: 003f1125 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6930: 0062dca1 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6930: 0062dc51 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6931: 008f83e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_le │ │ │ │ 6932: 009a131c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6933: 005d8ae9 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6933: 005d8a99 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6934: 009f8348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6935: 004db099 696 FUNC GLOBAL DEFAULT 12 helper_msa_fexdo_df │ │ │ │ 6936: 003ffd35 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 6937: 009a4688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 6938: 009f7b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 6939: 009b071c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 6940: 009ab10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 6941: 009a3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 6942: 004c75ed 156 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_s_w │ │ │ │ 6943: 003dfde1 116 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 6944: 0054e015 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 6944: 0054dfc5 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 6945: 004aa725 14 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbl │ │ │ │ 6946: 009aa77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 6947: 0099b4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 6948: 009b26ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 6949: 009f7ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 6950: 009f5fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 6951: 009b1d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_EVENT │ │ │ │ 6952: 009f7b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 6953: 004aa735 14 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbr │ │ │ │ 6954: 008f82dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_lt │ │ │ │ - 6955: 00619c5d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 6955: 00619c0d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 6956: 0099c30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 6957: 0029ea5d 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 6958: 0030c091 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 6959: 009a6c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 6960: 00320c49 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 6961: 00484c71 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 6962: 006a2085 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 6962: 006a2035 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 6963: 009e7f98 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 6964: 009f7bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 6965: 006b9961 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 6965: 006b9911 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 6966: 009f7c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 6967: 004a0605 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_maar │ │ │ │ 6968: 009f7e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 6969: 003f2d35 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_read │ │ │ │ 6970: 0035021d 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 6971: 006ba1ed 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 6971: 006ba19d 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 6972: 009abca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 6973: 004ae21d 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_l_d │ │ │ │ 6974: 009f6256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 6975: 009a8488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 6976: 009a6a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 6977: 004d9c99 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcueq_df │ │ │ │ 6978: 009a21fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ 6979: 004abcd5 60 FUNC GLOBAL DEFAULT 12 helper_cmp_le_ph │ │ │ │ 6980: 0023868d 348 FUNC GLOBAL DEFAULT 12 print_insn_nanomips │ │ │ │ - 6981: 00693db1 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 6981: 00693d61 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 6982: 009a90f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 6983: 004d1c21 376 FUNC GLOBAL DEFAULT 12 helper_msa_clti_u_df │ │ │ │ 6984: 009f6054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 6985: 004baf0d 124 FUNC GLOBAL DEFAULT 12 helper_pmulhuh │ │ │ │ 6986: 009acc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 6987: 009f6b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 6988: 00474fa9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 6989: 00618a69 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 6989: 00618a19 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 6990: 0049680d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 6991: 003cf105 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 6992: 004ae301 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_l_s │ │ │ │ 6993: 009f6196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 6994: 009f7d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 6995: 009f7a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 6996: 005a0511 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ - 6997: 0051445d 38 FUNC GLOBAL DEFAULT 12 helper_maccu │ │ │ │ + 6996: 005a04c1 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 6997: 00514411 38 FUNC GLOBAL DEFAULT 12 helper_maccu │ │ │ │ 6998: 0049ae45 104 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 6999: 008ef548 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7000: 009f826a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7001: 002a2079 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7002: 0068cbd5 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7003: 0062eb79 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7002: 0068cb85 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7003: 0062eb29 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7004: 002ed28d 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7005: 004185e1 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7006: 009f6a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7007: 009aa5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7008: 009f841c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7009: 009a8398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7010: 0067b77d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ - 7011: 00637fc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7010: 0067b72d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7011: 00637f75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7012: 009f6696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7013: 00599b21 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7013: 00599ad1 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7014: 009a76c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_EVENT │ │ │ │ 7015: 009a152c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7016: 009f713a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7017: 008f03b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7018: 00266a3d 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7019: 00498d19 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7020: 009f7562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7021: 009a5188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7022: 009f76c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7023: 004874ad 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7024: 009f6ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7025: 00341995 496 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7026: 00646985 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7026: 00646935 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7027: 0099f6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7028: 005a2b45 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7028: 005a2af5 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7029: 0099cb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7030: 009a299c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7031: 00492535 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7032: 0063f35d 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7032: 0063f30d 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7033: 00265199 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7034: 00636b39 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7034: 00636ae9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7035: 009f616e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7036: 0099f440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7037: 009f6016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7038: 009a5b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7039: 009aa7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7040: 009f72de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_DSTATE │ │ │ │ 7041: 009f629e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7042: 00553a11 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7042: 005539c1 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7043: 009f61c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7044: 008b16b0 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7045: 009f6074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7046: 004da819 500 FUNC GLOBAL DEFAULT 12 helper_msa_fdiv_df │ │ │ │ 7047: 009ab6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7048: 00625895 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7048: 00625845 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7049: 00294ce9 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7050: 00484965 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7051: 0057e031 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7051: 0057dfe1 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7052: 009b022c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7053: 009a3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_OUT_OF_RBDS_EVENT │ │ │ │ 7054: 003ffb91 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7055: 0046d2a5 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7056: 0099fed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7057: 004d2fb9 484 FUNC GLOBAL DEFAULT 12 helper_msa_sat_u_df │ │ │ │ 7058: 009f76fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7059: 00554425 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7059: 005543d5 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7060: 009f6310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7061: 009f769c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7062: 006b1c75 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7062: 006b1c25 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7063: 002c0b3d 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7064: 0045ad95 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7065: 0065ac65 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7065: 0065ac15 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7066: 00286565 152 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7067: 008ef8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7068: 005a90ad 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7069: 006a0ac5 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7068: 005a905d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7069: 006a0a75 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7070: 004530d1 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7071: 009f7d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7072: 009a149c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7073: 00646ead 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7073: 00646e5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7074: 009f7e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7075: 0044bda9 724 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7076: 009ae310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7077: 006218dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7077: 0062188d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7078: 009aab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7079: 009f727a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7080: 00260ec5 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7081: 0069cc15 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7081: 0069cbc5 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7082: 009f6a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7083: 002c0719 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7084: 00268a25 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 7085: 0063af29 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7085: 0063aed9 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7086: 0099ea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7087: 008e71cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ - 7088: 00693ca5 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7088: 00693c55 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7089: 009a0060 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7090: 006bda1d 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7090: 006bd9cd 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7091: 0099e9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7092: 0099abd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7093: 009f692e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7094: 003ed255 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7095: 006072c9 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7095: 00607279 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7096: 00469961 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7097: 00691f7d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7097: 00691f2d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7098: 004a9c85 116 FUNC GLOBAL DEFAULT 12 helper_adduh_qb │ │ │ │ 7099: 009d57e8 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7100: 0099d2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ - 7101: 00509bb5 28 FUNC GLOBAL DEFAULT 12 check_cp1_64bitmode │ │ │ │ + 7101: 00509b69 28 FUNC GLOBAL DEFAULT 12 check_cp1_64bitmode │ │ │ │ 7102: 0034a659 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7103: 0025f431 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7104: 009ae690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7105: 0063c5a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7105: 0063c555 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7106: 00263521 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7107: 00607eb9 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7107: 00607e69 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7108: 009f65d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7109: 009046cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexupl_df │ │ │ │ 7110: 0027dd95 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7111: 009b1c04 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7112: 0057cd3d 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7113: 006974e1 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7112: 0057cced 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7113: 00697491 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7114: 004869ed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7115: 0054b281 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7115: 0054b231 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7116: 004965b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7117: 00907be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clei_u_df │ │ │ │ 7118: 008ece9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7119: 0063a539 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7120: 00568951 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7119: 0063a4e9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7120: 00568901 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7121: 0099d898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7122: 008b2308 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7123: 0045b149 960 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7124: 00622869 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7124: 00622819 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7125: 00906538 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fceq_df │ │ │ │ 7126: 009f7eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7127: 0048752d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7128: 006091c9 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7128: 00609179 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7129: 009f811a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7130: 003a2f9d 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7131: 009f8296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7132: 00298f81 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7133: 0034a7fd 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7134: 0061b2c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7134: 0061b279 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7135: 008f9e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcrestart │ │ │ │ 7136: 0099eb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7137: 009a7da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7138: 0039f515 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7139: 009aa53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7140: 006179e9 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7141: 0061d3c5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7140: 00617999 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7141: 0061d375 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7142: 009f6e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7143: 0047d049 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7144: 009f6b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7145: 00436159 576 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7146: 0065cd79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7146: 0065cd29 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7147: 009a8cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7148: 002629a1 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7149: 006a9229 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7150: 007f6e38 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7151: 0061c2b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7149: 006a91d9 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7150: 007f6de8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7151: 0061c269 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7152: 009f71c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7153: 009f65dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7154: 009f82e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7155: 0099c4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7156: 009b1058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 7157: 005545a9 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7157: 00554559 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7158: 009f6720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7159: 0099e3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7160: 0029d2bd 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7161: 009f6e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7162: 00552125 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7162: 005520d5 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7163: 0025efe1 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7164: 006699f9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7164: 006699a9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7165: 002f2619 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7166: 0099bfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7167: 009f8326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7168: 008e7148 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7169: 003f6989 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7170: 009f74ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7171: 009ab34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7172: 0069db1d 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7173: 00668901 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7172: 0069dacd 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7173: 006688b1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7174: 00307a4d 80 FUNC GLOBAL DEFAULT 12 isa_new │ │ │ │ 7175: 009f6350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7176: 0099dfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7177: 009f73c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7178: 009f7ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7179: 002578f5 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7180: 002a85b5 228 FUNC GLOBAL DEFAULT 12 gus_dma_transferdata │ │ │ │ 7181: 008f33f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mul_ph │ │ │ │ 7182: 009f6358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7183: 009f7bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7184: 009b1e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7185: 009f7ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7186: 003ca441 92 FUNC GLOBAL DEFAULT 12 audio_be_get_id │ │ │ │ - 7187: 00551d01 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7187: 00551cb1 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7188: 003867bd 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7189: 002f1f85 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7190: 0062a5ed 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7190: 0062a59d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7191: 0099e2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7192: 0066d92d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7193: 0067ea8d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7192: 0066d8dd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7193: 0067ea3d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7194: 009f69a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7195: 00644e85 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7195: 00644e35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7196: 003a9fe1 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7197: 009aa66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7198: 0056f31d 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7199: 0066ddf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7198: 0056f2cd 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7199: 0066dda9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7200: 002757c5 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7201: 005aae51 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7201: 005aae01 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7202: 0099e914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7203: 009f7f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7204: 00683f89 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7204: 00683f39 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7205: 009f8004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7206: 009ad3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7207: 009a9204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 7208: 004b4add 224 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_sf │ │ │ │ 7209: 00486a6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7210: 009f7f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7211: 009a76f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 7212: 009f6e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CA_INIT_DSTATE │ │ │ │ 7213: 003b21a9 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7214: 00493f45 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 7215: 005a0c51 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7215: 005a0c01 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7216: 009ad340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7217: 0099cbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7218: 0062373d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7219: 0062c845 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7218: 006236ed 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7219: 0062c7f5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7220: 009f5f3f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7221: 005e22fd 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7221: 005e22ad 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7222: 009f7678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7223: 004c2de9 88 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_s_d │ │ │ │ 7224: 009b196c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7225: 0046ddf5 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7226: 009abac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7227: 009a204c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7228: 009af9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ @@ -7235,121 +7235,121 @@ │ │ │ │ 7231: 009ae98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7232: 00265fad 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7233: 004c2cf1 156 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_s_h │ │ │ │ 7234: 0025f5c9 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7235: 004df5fd 124 FUNC GLOBAL DEFAULT 12 helper_msa_ld_b │ │ │ │ 7236: 0099c118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7237: 008e7880 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7238: 0059bb35 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7238: 0059bae5 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7239: 0099fa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7240: 004df7e9 124 FUNC GLOBAL DEFAULT 12 helper_msa_ld_d │ │ │ │ 7241: 008593e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ - 7242: 00604ef1 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7242: 00604ea1 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7243: 004df679 198 FUNC GLOBAL DEFAULT 12 helper_msa_ld_h │ │ │ │ - 7244: 005a11bd 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7244: 005a116d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7245: 009a9f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7246: 009f8526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7247: 009f6258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 7248: 00692095 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7248: 00692045 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7249: 009f8378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7250: 0061b035 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7250: 0061afe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7251: 00412cad 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7252: 0099be18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7253: 009b047c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7254: 006394d1 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7255: 005df171 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 7256: 0066d0a5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7254: 00639481 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7255: 005df121 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7256: 0066d055 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7257: 004c2d8d 92 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_s_w │ │ │ │ 7258: 00378081 152 FUNC GLOBAL DEFAULT 12 mips_gictimer_init │ │ │ │ 7259: 008f80cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_sf │ │ │ │ 7260: 009a138c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7261: 009ac17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7262: 0042763d 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7263: 009f6450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7264: 009f65c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7265: 0056d6f1 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7265: 0056d6a1 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7266: 009f7b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7267: 005a56dd 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7268: 005ba715 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7267: 005a568d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7268: 005ba6c5 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7269: 004df741 168 FUNC GLOBAL DEFAULT 12 helper_msa_ld_w │ │ │ │ 7270: 0029ad6d 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7271: 0042a811 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7272: 003eaf29 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7273: 009f689a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7274: 009a6cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7275: 0042af0d 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7276: 009f618e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7277: 002ba929 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7278: 00561ee9 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7278: 00561e99 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7279: 003e6ac5 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7280: 00494f4d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ - 7281: 006459dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7281: 0064598d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7282: 004503b9 144 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7283: 00693a85 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7283: 00693a35 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7284: 003cf2d5 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7285: 009f7456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7286: 002ebb7d 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7287: 00687e39 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7287: 00687de9 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7288: 009f7c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7289: 009a219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7290: 0099ac58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7291: 00319975 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7292: 009f6596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7293: 0065fe81 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7293: 0065fe31 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7294: 004b4db9 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_seq │ │ │ │ - 7295: 005865b5 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7295: 00586565 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7296: 009f7064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7297: 004510d5 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7298: 009f71fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7299: 003ab975 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7300: 0099ad08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7301: 0067d1e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7302: 005530f5 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7301: 0067d199 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7302: 005530a5 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7303: 009a6104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7304: 00909004 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_b │ │ │ │ 7305: 009f6356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7306: 009f6ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7307: 0099c780 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7308: 003732d9 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7309: 0034941d 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7310: 00260279 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7311: 009f8190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7312: 00908e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_d │ │ │ │ 7313: 002bb165 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7314: 00646949 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7314: 006468f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7315: 009b2ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7316: 009f7fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ 7317: 00908f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_h │ │ │ │ - 7318: 0060ed49 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7319: 005759b1 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7320: 006617a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7318: 0060ecf9 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7319: 00575961 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7320: 00661751 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7321: 009af8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7322: 006145c5 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7322: 00614575 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7323: 009aea70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_EVENT │ │ │ │ 7324: 009b00ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7325: 0062a821 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7326: 00600519 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7325: 0062a7d1 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7326: 006004c9 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7327: 003dfbf5 100 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7328: 008e70c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7329: 005a2be9 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7330: 00668d81 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7329: 005a2b99 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7330: 00668d31 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7331: 009f6402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ 7332: 004b3eed 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_un │ │ │ │ - 7333: 00683771 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7333: 00683721 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7334: 009ab23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7335: 009f6dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7336: 009a2c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7337: 009f65a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7338: 009f5c8d 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7339: 009a38c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7340: 00908efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_w │ │ │ │ 7341: 003fccf5 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7342: 0028e781 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7343: 0059ad8d 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7344: 006c392d 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7343: 0059ad3d 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7344: 006c38dd 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7345: 009f83bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7346: 009f6952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7347: 002686ad 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7348: 0034a6ad 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7349: 0034e331 12 FUNC GLOBAL DEFAULT 12 rtc_reset_reinjection │ │ │ │ 7350: 00289469 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7351: 009ae130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ @@ -7358,144 +7358,144 @@ │ │ │ │ 7354: 002baa85 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 7355: 00412691 60 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7356: 0049adcd 66 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7357: 003de1d9 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7358: 009f64fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7359: 009a48a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7360: 009ac760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7361: 0064ba29 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7362: 005ac02d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7361: 0064b9d9 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7362: 005abfdd 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7363: 009a205c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7364: 0026bff5 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7365: 009f7e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7366: 009f6fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7367: 009f7e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7368: 0063fec9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ - 7369: 006540b9 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7370: 006b4b89 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7368: 0063fe79 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7369: 00654069 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7370: 006b4b39 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7371: 009aac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7372: 009f6e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RBD_DSTATE │ │ │ │ 7373: 008f7d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_un │ │ │ │ 7374: 00859370 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7375: 009f718c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7376: 00484081 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7377: 0063a45d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ - 7378: 0058bc69 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7377: 0063a40d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7378: 0058bc19 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7379: 008b1650 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7380: 009f85b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7381: 0054e125 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7381: 0054e0d5 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7382: 003d471d 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7383: 005a217d 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7383: 005a212d 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7384: 009a220c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7385: 009a25ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7386: 0099afa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7387: 009f7304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 7388: 009aa06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7389: 0066c655 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7389: 0066c605 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7390: 002a1711 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7391: 0063e2f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7391: 0063e2a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7392: 004ac3fd 228 FUNC GLOBAL DEFAULT 12 cpu_rddsp │ │ │ │ 7393: 0039f1b9 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7394: 0037f419 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7395: 009f7c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7396: 009a2a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7397: 00552fc1 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7397: 00552f71 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7398: 009f8a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7399: 00661981 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7399: 00661931 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7400: 009ac9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7401: 009f6a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7402: 009a021c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 7403: 0048c1fd 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7404: 00604051 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7404: 00604001 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7405: 002c05b9 352 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 7406: 003eabf5 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7407: 009a3f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7408: 009f6538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7409: 003c9b61 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7410: 006a0465 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7410: 006a0415 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7411: 009a0d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7412: 009a5e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7413: 009f6504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7414: 009a1fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7415: 009a241c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7416: 0022c579 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 7417: 00555601 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7417: 005555b1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 7418: 009aa6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 7419: 00474e99 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 7420: 00496735 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7421: 0060f7f1 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7422: 00692f79 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ - 7423: 005d04c1 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ - 7424: 0066e71d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7421: 0060f7a1 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7422: 00692f29 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7423: 005d0471 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ + 7424: 0066e6cd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7425: 009a9564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7426: 00638259 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7426: 00638209 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7427: 009f6dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7428: 0040ca81 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7429: 00583bc9 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7430: 006357e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7431: 0053e349 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7429: 00583b79 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7430: 00635799 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7431: 0053e2f9 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7432: 003ce6cd 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7433: 004b53bd 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_nge │ │ │ │ 7434: 0099cf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7435: 003421d5 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7436: 009f7ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7437: 009afb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7438: 009f7922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7439: 009f77be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7440: 0099e8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7441: 009f7d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7442: 003df21d 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7443: 005aa23d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7443: 005aa1ed 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ 7444: 008f5918 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpeopt │ │ │ │ - 7445: 00697869 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7445: 00697819 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ 7446: 004b5061 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ngl │ │ │ │ - 7447: 0061b37d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7447: 0061b32d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7448: 003dd9e5 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7449: 0049f2d5 200 FUNC GLOBAL DEFAULT 12 cpu_mips_start_count │ │ │ │ 7450: 0099d968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7451: 009a4bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7452: 009a4478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7453: 009f6586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7454: 009f7a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7455: 009aa3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7456: 004b5719 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ngt │ │ │ │ 7457: 009b13f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7458: 009a7d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7459: 006265ed 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7459: 0062659d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ 7460: 002b66c9 228 FUNC GLOBAL DEFAULT 12 parallel_hds_isa_init │ │ │ │ - 7461: 00555341 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7461: 005552f1 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7462: 009f8552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7463: 004840f9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7464: 0043db6d 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 7465: 00469d35 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7466: 003b0345 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7467: 009abd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7468: 0061c241 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7468: 0061c1f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7469: 009a7558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7470: 0053cc9d 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7470: 0053cc4d 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7471: 004adb7d 204 FUNC GLOBAL DEFAULT 12 helper_float_trunc_l_d │ │ │ │ 7472: 00450b1d 456 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7473: 009f67d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7474: 0034fc89 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7475: 002c4375 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 7476: 005cb9ad 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7476: 005cb95d 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7477: 009f748c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7478: 009f706c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7479: 009f6774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7480: 002badc1 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 7481: 0047e3bd 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ 7482: 0041eae5 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7483: 009a1fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7484: 0034839d 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7485: 003f89a1 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7486: 003cef69 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7487: 003c7e01 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7488: 009b116c 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7489: 009f76cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7490: 0068db71 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7490: 0068db21 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7491: 003df011 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7492: 009ab774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7493: 004ad245 220 FUNC GLOBAL DEFAULT 12 helper_float_cvtpw_ps │ │ │ │ 7494: 003ee6c5 252 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_flag │ │ │ │ 7495: 00497da1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 7496: 009aa0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 7497: 004adc49 202 FUNC GLOBAL DEFAULT 12 helper_float_trunc_l_s │ │ │ │ @@ -7513,16 +7513,16 @@ │ │ │ │ 7509: 004b7be5 204 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ueq │ │ │ │ 7510: 009f75f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7511: 002c0c69 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7512: 0022c751 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7513: 009a2f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7514: 009aaffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7515: 0025f3d1 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7516: 00648601 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7517: 0064c369 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7516: 006485b1 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7517: 0064c319 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7518: 0099c508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7519: 009ac830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7520: 0044bd21 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7521: 009f7322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 7522: 009f5f15 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 7523: 0099e2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 7524: 009b1f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ @@ -7531,98 +7531,98 @@ │ │ │ │ 7527: 004d34a9 760 FUNC GLOBAL DEFAULT 12 helper_msa_srlri_df │ │ │ │ 7528: 009afd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7529: 0099fbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7530: 009a8688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7531: 004080e9 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7532: 009a6384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7533: 0028e499 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7534: 0054998d 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7535: 0066d6ad 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7534: 0054993d 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7535: 0066d65d 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7536: 008f3ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_ph │ │ │ │ 7537: 009ac600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7538: 0066bc61 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7539: 0064a7d5 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7538: 0066bc11 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7539: 0064a785 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7540: 009f6398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7541: 002bbebd 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7542: 009f68c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7543: 009f8430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7544: 009f6624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7545: 005d0369 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7545: 005d0319 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7546: 004c79e5 700 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_b │ │ │ │ 7547: 009a7cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7548: 004c7eb9 190 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_d │ │ │ │ 7549: 003fd81d 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7550: 0062851d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 7551: 0054d995 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7550: 006284cd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7551: 0054d945 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7552: 0029ecf1 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7553: 004c7ca1 364 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_h │ │ │ │ - 7554: 0050d1bd 88 FUNC GLOBAL DEFAULT 12 gen_addiupc │ │ │ │ + 7554: 0050d171 88 FUNC GLOBAL DEFAULT 12 gen_addiupc │ │ │ │ 7555: 00907d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clti_s_df │ │ │ │ 7556: 008e698c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7557: 006275c1 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7558: 006bad81 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7559: 006701bd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7557: 00627571 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7558: 006bad31 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7559: 0067016d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7560: 008f9674 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sueq │ │ │ │ 7561: 0099f8b4 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7562: 004521c1 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7563: 009a47e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7564: 003ccd3d 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7565: 009f6b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7566: 009f6f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 7567: 00539345 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 7567: 005392f5 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 7568: 009f6b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_WRITE_DSTATE │ │ │ │ 7569: 00298ed1 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7570: 0026ab95 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7571: 0066e051 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7571: 0066e001 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7572: 009f6592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7573: 0063e54d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7573: 0063e4fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7574: 009f61ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7575: 005a75dd 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7575: 005a758d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7576: 009f7d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7577: 00436bd9 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7578: 004c7e0d 170 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_w │ │ │ │ 7579: 009a78e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7580: 00680bc1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7580: 00680b71 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7581: 009f5f27 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7582: 003cfcd1 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7583: 009f780c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7584: 009a59c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7585: 00555791 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7585: 00555741 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7586: 00307b59 4 FUNC GLOBAL DEFAULT 12 isa_realize_and_unref │ │ │ │ 7587: 00427051 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7588: 006ace7d 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7588: 006ace2d 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7589: 009abdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7590: 004b5c61 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_eq │ │ │ │ 7591: 008ecf20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7592: 003e111d 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7593: 009a7448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7594: 0025f539 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7595: 0099e32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 7596: 003eae7d 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7597: 0054abd9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7598: 0054b259 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7597: 0054ab89 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7598: 0054b209 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7599: 0037cb81 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7600: 004c888d 700 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_b │ │ │ │ 7601: 004c8d61 186 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_d │ │ │ │ 7602: 0099d2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7603: 009f6aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7604: 009f7000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7605: 009f7f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7606: 00647f3d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7606: 00647eed 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7607: 0090c6ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_b │ │ │ │ 7608: 0099c2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 7609: 00587b69 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7610: 0061819d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7609: 00587b19 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7610: 0061814d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7611: 003cbfad 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7612: 004c8b49 364 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_h │ │ │ │ 7613: 009f6528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7614: 0099d3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7615: 0090c520 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_d │ │ │ │ 7616: 009adad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 7617: 0068fa9d 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7617: 0068fa4d 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7618: 004a0615 16 FUNC GLOBAL DEFAULT 12 helper_mfhc0_maar │ │ │ │ 7619: 009a73e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7620: 0099d530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7621: 009a1f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 7622: 0090c628 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_h │ │ │ │ 7623: 004745e9 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7624: 0025fa19 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ @@ -7632,681 +7632,681 @@ │ │ │ │ 7628: 009f7300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7629: 009f84ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7630: 00484175 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7631: 008f6a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_ebase │ │ │ │ 7632: 003b8199 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 7633: 0046e171 432 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7634: 002bb2c5 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 7635: 00676139 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7635: 006760e9 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7636: 009a62b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7637: 004c8cb5 170 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_w │ │ │ │ 7638: 003a2215 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 7639: 00677791 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7639: 00677741 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7640: 009b0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7641: 0099b548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7642: 0099b248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7643: 0090c5a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_w │ │ │ │ 7644: 00499e21 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 7645: 009f6e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7646: 009f7eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7647: 006a9e65 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7647: 006a9e15 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7648: 009f6bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7649: 0090a294 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_b │ │ │ │ 7650: 009f7a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7651: 009f7668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7652: 009f7b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7653: 003dceb1 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ 7654: 0090a108 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_d │ │ │ │ 7655: 0090c07c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_b │ │ │ │ - 7656: 0054aaf9 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7657: 00693751 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7658: 006bc7a9 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 7659: 00695551 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7656: 0054aaa9 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7657: 00693701 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7658: 006bc759 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 7659: 00695501 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7660: 009ac7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7661: 002688fd 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ 7662: 0090bef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_d │ │ │ │ - 7663: 005518a5 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7663: 00551855 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7664: 009f6c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7665: 0090a210 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_h │ │ │ │ 7666: 0034194d 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7667: 009abf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 7668: 004979c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7669: 009aa6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7670: 009a8e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7671: 0025f3b1 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7672: 0090bff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_h │ │ │ │ 7673: 003cbe11 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7674: 009a2d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7675: 0055a83d 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7675: 0055a7ed 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7676: 008e6908 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 7677: 0051d019 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7677: 0051cfc9 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7678: 008af4c4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7679: 00562d81 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7679: 00562d31 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 7680: 003ea125 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7681: 009f6b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7682: 002c5fc1 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7683: 0058f095 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7683: 0058f045 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7684: 0040f7d9 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7685: 0099ff80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 7686: 0028a62d 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7687: 0090a18c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_w │ │ │ │ 7688: 009b2b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7689: 009f8b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7690: 0057dffd 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7690: 0057dfad 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7691: 0090bf74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_w │ │ │ │ 7692: 009f8b78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7693: 005a29a9 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7693: 005a2959 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7694: 009ab804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7695: 009f80da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 7696: 005ae2c5 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7697: 0069dbbd 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7696: 005ae275 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7697: 0069db6d 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7698: 009b046c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ 7699: 004de955 496 FUNC GLOBAL DEFAULT 12 helper_msa_fexupr_df │ │ │ │ - 7700: 0063a381 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 7701: 006bb151 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7700: 0063a331 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7701: 006bb101 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7702: 00297dad 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7703: 0068772d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ - 7704: 0064bc31 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ + 7703: 006876dd 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7704: 0064bbe1 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ 7705: 008f1694 132 OBJECT GLOBAL DEFAULT 24 helper_info_ginvt │ │ │ │ 7706: 004a0b3d 180 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcstatus │ │ │ │ 7707: 009f62b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7708: 0054fa55 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7709: 005b180d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7708: 0054fa05 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7709: 005b17bd 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 7710: 00432af5 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7711: 009f8086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7712: 009a6824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 7713: 0099c37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7714: 009f8ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7715: 009a4298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7716: 004b89fd 160 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_af │ │ │ │ 7717: 0025b539 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7718: 003b0529 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7719: 009adae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7720: 00673805 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7721: 0065cbd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7720: 006737b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7721: 0065cb85 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7722: 00265e15 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 7723: 0046a81d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7724: 009f5fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7725: 009f5f71 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7726: 0099a668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7727: 008b2a64 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7728: 005a9a1d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7728: 005a99cd 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7729: 0048500d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 7730: 0067af45 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 7730: 0067aef5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 7731: 009b2af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7732: 009f7d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7733: 0099d2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7734: 0056272d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7734: 005626dd 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7735: 0099f580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7736: 006b75a5 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7736: 006b7555 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ 7737: 0037718d 88 FUNC GLOBAL DEFAULT 12 pit_set_gate │ │ │ │ - 7738: 0060ec29 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7738: 0060ebd9 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7739: 0025b5c1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7740: 0099a31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7741: 009b077c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7742: 009f66cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7743: 009af094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7744: 009b1498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7745: 009f79d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7746: 00302e8d 792 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 7747: 004a063d 12 FUNC GLOBAL DEFAULT 12 helper_mfhc0_watchhi │ │ │ │ 7748: 002627f5 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7749: 009f79c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7750: 005cb799 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7750: 005cb749 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7751: 0099e20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7752: 009f6cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7753: 003ffa4d 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 7754: 003ee309 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7755: 004853c1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7756: 009abab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7757: 009f7646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7758: 003ca4d1 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7759: 0099c428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7760: 0069209d 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7760: 0069204d 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7761: 004988cd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 7762: 004b9bc5 164 FUNC GLOBAL DEFAULT 12 helper_lwm │ │ │ │ 7763: 009a7dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7764: 005df071 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7764: 005df021 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7765: 0029ba1d 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7766: 006c2e55 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7766: 006c2e05 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7767: 008ff65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msub_ps │ │ │ │ 7768: 0099a37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7769: 009f6b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7770: 0099c8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7771: 009a4da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7772: 009a8268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7773: 008b00d4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 7774: 0069203d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7774: 00691fed 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7775: 009f778a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 7776: 004514dd 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7777: 009f739a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 7778: 00637de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7778: 00637d95 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7779: 009a87a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7780: 009a12fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7781: 0062f3b9 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7781: 0062f369 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7782: 008f1d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpax_w_ph │ │ │ │ 7783: 00409461 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7784: 00378119 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7785: 009f72fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7786: 009f7f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ 7787: 00909214 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_b │ │ │ │ 7788: 00909088 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_d │ │ │ │ - 7789: 0066e055 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7790: 00665495 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7789: 0066e005 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7790: 00665445 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7791: 009f6cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ 7792: 004b6b69 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ngle │ │ │ │ - 7793: 006121c5 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7793: 00612175 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7794: 009f80a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7795: 009f821a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7796: 00564a69 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7796: 00564a19 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7797: 009f7f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7798: 00909190 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_h │ │ │ │ 7799: 009f83f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7800: 0052c231 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7800: 0052c1e1 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7801: 009f76ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7802: 009f7628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7803: 0099e34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 7804: 00628c01 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7804: 00628bb1 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7805: 00264cd9 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7806: 006469fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7806: 006469ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7807: 0043b791 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7808: 00260399 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7809: 008e6884 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7810: 009f7798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 7811: 0090910c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_w │ │ │ │ 7812: 009adcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7813: 009f6828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7814: 009af414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7815: 00347395 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7816: 009f7718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 7817: 009f7a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7818: 009f74ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7819: 0063d0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ - 7820: 0061e325 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7821: 0058efe5 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7819: 0063d081 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7820: 0061e2d5 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7821: 0058ef95 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7822: 008e9038 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7823: 009f5f53 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 7824: 009f5f2a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7825: 0037cfe5 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7826: 0067fa29 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7826: 0067f9d9 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7827: 008e93d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7828: 005f6349 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7828: 005f62f9 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7829: 009a099c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7830: 009a025c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7831: 006928a1 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7832: 0068ee05 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7831: 00692851 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7832: 0068edb5 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7833: 00432f3d 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7834: 009f8508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7835: 009a5218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7836: 009f7de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7837: 004b7ee9 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ule │ │ │ │ 7838: 009f6420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7839: 009f7a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7840: 009a5f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7841: 0063d801 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7842: 0057d1e1 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7841: 0063d7b1 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7842: 0057d191 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7843: 009a8508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7844: 00641c5d 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7844: 00641c0d 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7845: 009f6914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 7846: 009f7790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 7847: 00429949 500 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7848: 00670bb5 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7848: 00670b65 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7849: 00248f7d 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7850: 009b115c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 7851: 008f4478 132 OBJECT GLOBAL DEFAULT 24 helper_info_absq_s_ph │ │ │ │ 7852: 00905b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmsub_df │ │ │ │ - 7853: 0056f279 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7853: 0056f229 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7854: 009f69b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ 7855: 004b7d65 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ult │ │ │ │ - 7856: 0068fae9 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7856: 0068fa99 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7857: 009ad5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7858: 0099a574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7859: 009a9834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7860: 008b1a9c 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 7861: 00568f1d 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7862: 0069ec79 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7861: 00568ecd 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7862: 0069ec29 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7863: 0025ee45 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 7864: 0046e159 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7865: 009a5c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7866: 00260159 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7867: 00621bad 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7867: 00621b5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7868: 009a92c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 7869: 0034fc91 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7870: 009ac4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7871: 009aff20 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7872: 0054dcad 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7872: 0054dc5d 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7873: 0034a2d5 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7874: 009f657a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7875: 009f663e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ 7876: 0090829c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bmzi_b │ │ │ │ - 7877: 007f8f50 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7877: 007f8f00 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7878: 00257329 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7879: 00662869 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7880: 0068d009 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7881: 006baf85 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7879: 00662819 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7880: 0068cfb9 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7881: 006baf35 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7882: 009f7b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 7883: 008f19ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_sa_w_phl │ │ │ │ 7884: 004941dd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7885: 009aa6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 7886: 0063d335 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7886: 0063d2e5 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 7887: 009f8584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 7888: 006a9be1 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7888: 006a9b91 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7889: 003e0ded 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7890: 009f60ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7891: 008f43f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_absq_s_qb │ │ │ │ 7892: 009f6396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 7893: 008f1928 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_sa_w_phr │ │ │ │ 7894: 009a7818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7895: 004a6005 32 FUNC GLOBAL DEFAULT 12 cpu_mips_soft_irq │ │ │ │ 7896: 00256f55 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 7897: 009b0db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 7898: 009f785a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 7899: 008f9884 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sule │ │ │ │ 7900: 0049a3f5 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 7901: 00652a19 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 7901: 006529c9 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 7902: 009b08e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 7903: 00631b91 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 7904: 0069eced 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 7905: 006bcb99 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 7903: 00631b41 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 7904: 0069ec9d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 7905: 006bcb49 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 7906: 009f65d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 7907: 003fd7c1 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 7908: 0066755d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 7908: 0066750d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 7909: 008b2094 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 7910: 009f7cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 7911: 009b1888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 7912: 0037f0d1 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 7913: 004b7635 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_le │ │ │ │ 7914: 004b8b4d 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_eq │ │ │ │ 7915: 009f6df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ 7916: 008f977c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sult │ │ │ │ - 7917: 005144a9 36 FUNC GLOBAL DEFAULT 12 helper_msac │ │ │ │ - 7918: 0057f435 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 7917: 0051445d 36 FUNC GLOBAL DEFAULT 12 helper_msac │ │ │ │ + 7918: 0057f3e5 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 7919: 009f7996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 7920: 009aeaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_DWORD_EVENT │ │ │ │ 7921: 009053b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsune_df │ │ │ │ - 7922: 006acb15 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 7923: 005853fd 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 7922: 006acac5 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 7923: 005853ad 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 7924: 009abe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 7925: 0067faa9 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 7925: 0067fa59 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 7926: 009a107c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 7927: 004b867d 144 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_une │ │ │ │ 7928: 009f82aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 7929: 00295c95 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 7930: 0061ba49 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 7930: 0061b9f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ 7931: 004b71d9 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_lt │ │ │ │ - 7932: 005d942d 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 7933: 0063274d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 7932: 005d93dd 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 7933: 006326fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 7934: 0099bad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 7935: 006741c1 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 7936: 006b0621 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 7935: 00674171 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 7936: 006b05d1 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 7937: 009af794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 7938: 009f7830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 7939: 009f6bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 7940: 009f5ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 7941: 005d6169 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 7941: 005d6119 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 7942: 00418431 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 7943: 009f7250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 7944: 009aa99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 7945: 009f7fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 7946: 009d5774 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 7947: 00268d2d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 7948: 009f6ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 7949: 0099ce7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 7950: 0042b8b1 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 7951: 0033d2a1 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 7952: 009f6568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 7953: 0066bd15 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 7953: 0066bcc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 7954: 00483769 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 7955: 0025f7f1 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 7956: 006926a9 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 7956: 00692659 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 7957: 0099d8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 7958: 0047b0b1 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 7959: 0080ae38 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 7959: 0080ade8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 7960: 0099ed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 7961: 002965c1 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 7962: 009f6cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 7963: 009aa88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 7964: 009b171c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 7965: 009ad4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 7966: 009078d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bseti_df │ │ │ │ 7967: 0025f409 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 7968: 006091dd 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 7968: 0060918d 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 7969: 004296ed 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 7970: 009f6dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 7971: 0045af35 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ 7972: 00433645 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 7973: 009f747a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 7974: 009a668c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 7975: 0066f1a9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 7975: 0066f159 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 7976: 009f8122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 7977: 009d4690 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 7978: 006207f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 7978: 006207a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 7979: 00413105 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 7980: 00345449 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 7981: 009f61b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 7982: 009f5f4a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 7983: 009f75d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 7984: 008f9b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sune │ │ │ │ 7985: 00474499 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 7986: 009f7792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 7987: 0099ee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 7988: 00605055 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 7989: 00620f05 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 7988: 00605005 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 7989: 00620eb5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 7990: 0049d445 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 7991: 009b16bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 7992: 003dd579 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 7993: 0049bf79 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 7994: 003a1f81 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 7995: 0099d510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 7996: 0044f775 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 7997: 0099c2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 7998: 009f79ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 7999: 00498e0d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8000: 009f7b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8001: 009f7df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8002: 0069d385 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8002: 0069d335 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8003: 0099bda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8004: 00409ad9 152 FUNC GLOBAL DEFAULT 12 cpr_exec_output │ │ │ │ 8005: 00481dcd 164 FUNC GLOBAL DEFAULT 12 accel_irqchip_update_msi_route │ │ │ │ 8006: 009a151c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8007: 009f7a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8008: 00691f81 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8008: 00691f31 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8009: 009f8ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8010: 0099d4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8011: 009b0d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8012: 00568f81 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8012: 00568f31 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8013: 009a4ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8014: 0054b611 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8014: 0054b5c1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8015: 008ed448 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8016: 002f2875 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8017: 004265d9 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8018: 003aa939 980 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8019: 003dc64d 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8020: 009d420c 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8021: 009a5e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8022: 0027dce5 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8023: 002570b9 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8024: 0065cb99 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8025: 00673c3d 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8026: 0063add1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8024: 0065cb49 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8025: 00673bed 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8026: 0063ad81 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8027: 0099c0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8028: 0068cd29 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8028: 0068ccd9 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8029: 009f6f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8030: 004292a1 992 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8031: 00667fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8031: 00667f5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8032: 0026296d 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8033: 009d38f0 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8034: 009a224c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8035: 009f834c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8036: 009f846a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8037: 008a2d88 64 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8038: 009f84f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8039: 009a8c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8040: 0063e45d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8040: 0063e40d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8041: 009a183c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8042: 009a5178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8043: 008f0cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 8044: 005b0595 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8044: 005b0545 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8045: 009f7440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8046: 00540d8d 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8046: 00540d3d 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8047: 0049c099 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8048: 00426861 312 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8049: 00598905 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8049: 005988b5 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8050: 0099d858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8051: 00675949 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8051: 006758f9 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8052: 009f6ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8053: 00266f25 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8054: 009aa90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8055: 00652a9d 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8055: 00652a4d 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8056: 009f8376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8057: 0055e069 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8057: 0055e019 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8058: 0044f2e5 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8059: 009f72d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8060: 009b2a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 8061: 009a84d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8062: 009a8188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8063: 004b81d9 204 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sueq │ │ │ │ 8064: 003a2141 96 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 8065: 0036919d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8066: 00484269 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8067: 009f81a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8068: 009f77ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8069: 009f6758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8070: 003a0c8d 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8071: 009f6b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8072: 006b1f79 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8072: 006b1f29 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8073: 009f6b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8074: 0099aea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ 8075: 008f2a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_packrl_ph │ │ │ │ - 8076: 0058f635 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8076: 0058f5e5 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8077: 00268b69 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8078: 009f5f02 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8079: 00268ba9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ 8080: 009a1974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_READ_EVENT │ │ │ │ - 8081: 005a9431 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8081: 005a93e1 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8082: 009b0a7c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8083: 009f6322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8084: 006b2da9 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8084: 006b2d59 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8085: 009f6962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8086: 005a1041 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8086: 005a0ff1 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8087: 003de201 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8088: 0042a301 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8089: 009ade50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8090: 0099d9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8091: 006739e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8092: 0054cad9 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8093: 00680015 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8091: 00673995 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8092: 0054ca89 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8093: 0067ffc5 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8094: 003ddd2d 84 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8095: 009f6704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8096: 005c81a9 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8097: 006352ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8098: 00594ce9 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8096: 005c8159 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8097: 0063525d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8098: 00594c99 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8099: 003b25f1 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8100: 0061ae55 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8100: 0061ae05 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8101: 009f770e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 8102: 007dc254 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8102: 007dc204 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ 8103: 00496d09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8104: 006a2f51 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8104: 006a2f01 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8105: 009f7d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8106: 009f6162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8107: 0052ea21 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8107: 0052e9d1 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8108: 009a244c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8109: 009f80b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8110: 009a13fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8111: 005a5295 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8112: 005c72fd 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8111: 005a5245 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8112: 005c72ad 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8113: 003f35ad 212 FUNC GLOBAL DEFAULT 12 address_space_is_io │ │ │ │ 8114: 00289389 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8115: 009f6030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8116: 009f8318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8117: 009aa57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8118: 0067f525 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8118: 0067f4d5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8119: 008eae20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8120: 009a8708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8121: 00695731 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8122: 006ab68d 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8121: 006956e1 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8122: 006ab63d 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8123: 002c974d 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8124: 0060ffc9 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8124: 0060ff79 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8125: 009f75a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8126: 003ba035 96 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8127: 009b076c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8128: 008b27ec 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8129: 0025f3a1 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 8130: 00299a69 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8131: 009f62c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8132: 009f8ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 8133: 004a0045 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcbind │ │ │ │ 8134: 004bb05d 88 FUNC GLOBAL DEFAULT 12 helper_pmovmskb │ │ │ │ - 8135: 0054abed 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8135: 0054ab9d 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8136: 009a2b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8137: 009f839e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8138: 005a528d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8138: 005a523d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 8139: 0049fb71 172 FUNC GLOBAL DEFAULT 12 mips_cpu_get_phys_page_debug │ │ │ │ 8140: 003eb519 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8141: 009a7ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8142: 004aa0f5 94 FUNC GLOBAL DEFAULT 12 helper_subq_ph │ │ │ │ 8143: 009a12dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8144: 002b3f8d 76 FUNC GLOBAL DEFAULT 12 isa_fdc_set_enabled │ │ │ │ 8145: 009f6220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8146: 009f72f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8147: 0067672d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8147: 006766dd 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8148: 009f633a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8149: 008f6578 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pwctl │ │ │ │ 8150: 009f6066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8151: 0029b525 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8152: 009f7520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8153: 009a5bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8154: 004d37a1 736 FUNC GLOBAL DEFAULT 12 helper_msa_binsli_df │ │ │ │ 8155: 009a4738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8156: 009ae1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8157: 009f789c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8158: 009aa65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8159: 0054b3fd 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8159: 0054b3ad 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8160: 009b26fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8161: 009f7e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8162: 009f688e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8163: 00680c9d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8164: 0054f2d1 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8163: 00680c4d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8164: 0054f281 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8165: 004842f1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8166: 009f6898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8167: 00585889 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8167: 00585839 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8168: 0046aa35 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8169: 009a6ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8170: 0024adf9 3520 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8171: 009f6a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8172: 009f79fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8173: 003c0b99 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8174: 00672f99 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8174: 00672f49 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8175: 009f74ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8176: 006558e9 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8176: 00655899 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8177: 009f7114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8178: 0067d4b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8178: 0067d469 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8179: 004d989d 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_u_b │ │ │ │ 8180: 009a4438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8181: 009f8342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8182: 004935d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8183: 002bb025 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8184: 009f81b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8185: 005336e5 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8185: 00533695 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8186: 009a3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_STATE_CHANGE_EVENT │ │ │ │ - 8187: 0061339d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8187: 0061334d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8188: 0049c305 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8189: 008f7e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ueq │ │ │ │ 8190: 009b1298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8191: 00485b81 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8192: 004d98b9 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_u_h │ │ │ │ 8193: 009f6b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8194: 009f661e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8195: 009b1a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8196: 009a9534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ 8197: 0022cb11 128 FUNC GLOBAL DEFAULT 12 target_aarch64 │ │ │ │ - 8198: 0057bbb9 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8198: 0057bb69 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8199: 008b1db8 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8200: 009ab674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8201: 00349101 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8202: 009f6fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8203: 009f702a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8204: 009acccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8205: 009a3a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8206: 009f6af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8207: 009f742c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DISCONNECT_DSTATE │ │ │ │ 8208: 00486429 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8209: 009f6b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8210: 007bda84 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8210: 007bda34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ 8211: 004d98d5 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_u_w │ │ │ │ - 8212: 00664665 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8213: 005d0e01 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8214: 0063e18d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8212: 00664615 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8213: 005d0db1 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8214: 0063e13d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8215: 009a0d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8216: 002643d5 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8217: 00496f51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8218: 008ead9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ 8219: 004b8e29 176 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_le │ │ │ │ - 8220: 00692d15 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8220: 00692cc5 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8221: 00414629 704 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8222: 00605105 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8222: 006050b5 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8223: 009af964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8224: 002f8709 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8225: 009f7cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8226: 009f78ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8227: 00654e35 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8227: 00654de5 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8228: 009b03bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8229: 0066132d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8229: 006612dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8230: 009f7464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8231: 005cfa81 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8231: 005cfa31 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8232: 0099da38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8233: 0099fb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8234: 004b69c9 170 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_sf │ │ │ │ 8235: 009f7068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8236: 008f0124 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8237: 009f7950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8238: 009f84be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8239: 004b8cc1 168 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_lt │ │ │ │ 8240: 00491fa5 256 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8241: 009f6f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8242: 00635f15 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8242: 00635ec5 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8243: 009f6b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8244: 006924ad 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8244: 0069245d 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8245: 009a2dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8246: 009afae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8247: 00639e89 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8247: 00639e39 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8248: 009b2cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8249: 009a6aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8250: 009adb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8251: 009f6e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8252: 006b6449 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8252: 006b63f9 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8253: 009aad4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8254: 009f6418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ - 8255: 00642599 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8255: 00642549 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8256: 003f53dd 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8257: 009f655c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ 8258: 009f7882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8259: 00859398 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 8260: 009adab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8261: 00681b95 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8262: 006a8e11 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8261: 00681b45 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8262: 006a8dc1 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8263: 009aa04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8264: 009f7342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8265: 009a17bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8266: 009a20bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8267: 0041bbd9 408 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8268: 00643841 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8268: 006437f1 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8269: 0049a321 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8270: 009ad4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8271: 0058ee7d 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8271: 0058ee2d 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8272: 003e99a1 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8273: 009af5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8274: 00298129 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8275: 00493519 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8276: 0041b43d 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8277: 0099df9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8278: 0062cda9 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8278: 0062cd59 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8279: 0033e081 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8280: 00265521 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8281: 009f7f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8282: 0026c345 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 8283: 00644095 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8283: 00644045 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8284: 009f62c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8285: 0099bfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8286: 009f7afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8287: 009a3aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8288: 0099ba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8289: 009f6eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8290: 007bd6ac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8290: 007bd65c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8291: 009f802c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_BYTE_DSTATE │ │ │ │ 8292: 00437269 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8293: 009a276c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8294: 009b12c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8295: 009f839c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8296: 004b96d1 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ne │ │ │ │ 8297: 009aeb30 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8298: 00674c9d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8298: 00674c4d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8299: 004b3301 244 FUNC GLOBAL DEFAULT 12 helper_cmp_d_seq │ │ │ │ 8300: 00484379 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8301: 005c8eb5 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8301: 005c8e65 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8302: 009a240c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 8303: 0046cb0d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8304: 0041ca8d 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8305: 004b073d 184 FUNC GLOBAL DEFAULT 12 helper_float_mul_d │ │ │ │ 8306: 004b1231 184 FUNC GLOBAL DEFAULT 12 helper_float_max_d │ │ │ │ 8307: 009afea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8308: 002c41e5 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ @@ -8317,178 +8317,178 @@ │ │ │ │ 8313: 0022aed9 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8314: 009a8018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8315: 0040594d 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8316: 00902d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt2_ps │ │ │ │ 8317: 009f61bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8318: 0025f419 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 8319: 0045ae39 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8320: 00553eb9 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8320: 00553e69 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8321: 009a6944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 8322: 009a212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8323: 009f75c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8324: 009f6f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8325: 004b07f5 180 FUNC GLOBAL DEFAULT 12 helper_float_mul_s │ │ │ │ 8326: 009a4598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8327: 005a565d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8327: 005a560d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8328: 004b117d 180 FUNC GLOBAL DEFAULT 12 helper_float_max_s │ │ │ │ 8329: 009f7660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8330: 004b5a6d 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_un │ │ │ │ 8331: 00433595 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8332: 00268c69 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8333: 009f7c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8334: 009f70e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8335: 009aa33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8336: 0099a778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8337: 009a168c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8338: 00556e91 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8338: 00556e41 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 8339: 004537e9 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8340: 009f75c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8341: 00670419 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8342: 0063a1b9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8341: 006703c9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8342: 0063a169 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8343: 009ad760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8344: 009f7fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 8345: 00474c79 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8346: 009f6082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8347: 0040c389 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8348: 0099b6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8349: 008ead18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8350: 00350715 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8351: 009a7ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8352: 009f720a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8353: 009f5f64 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8354: 003ce7ad 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8355: 009f6a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8356: 007de2f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8357: 00564949 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8356: 007de2a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8357: 005648f9 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8358: 009f8314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8359: 009ae250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8360: 00248dcd 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8361: 00568c3d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8361: 00568bed 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8362: 004b953d 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_or │ │ │ │ 8363: 009f6546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8364: 009a0a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8365: 009f7698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8366: 009f6972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8367: 003df8bd 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8368: 009f6560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8369: 0040c0ed 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8370: 009f76c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 8371: 009f72da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_BIT_DSTATE │ │ │ │ 8372: 00480c51 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8373: 009f6692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8374: 0061292d 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8374: 006128dd 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8375: 009f7c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8376: 0067bb95 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8376: 0067bb45 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8377: 009f8044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8378: 008ecd10 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8379: 00509e6d 792 FUNC GLOBAL DEFAULT 12 gen_rdhwr │ │ │ │ - 8380: 00603405 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8379: 00509e21 792 FUNC GLOBAL DEFAULT 12 gen_rdhwr │ │ │ │ + 8380: 006033b5 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8381: 004ba7bd 124 FUNC GLOBAL DEFAULT 12 helper_pavgb │ │ │ │ 8382: 004b84dd 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sule │ │ │ │ 8383: 009f5f16 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8384: 003478cd 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8385: 00688265 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8385: 00688215 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8386: 003cd2f9 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8387: 0028dff5 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 8388: 003f6321 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8389: 009a660c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8390: 009f6298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ 8391: 004ba741 124 FUNC GLOBAL DEFAULT 12 helper_pavgh │ │ │ │ - 8392: 00674459 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8392: 00674409 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ 8393: 009f6b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_ISA_WRITE_DSTATE │ │ │ │ - 8394: 005d136d 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8395: 0059b33d 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8394: 005d131d 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8395: 0059b2ed 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8396: 003c05ed 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8397: 008ac700 3312 OBJECT GLOBAL DEFAULT 21 mips_defs │ │ │ │ 8398: 0099cffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8399: 009f64ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8400: 002c4229 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8401: 00313879 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8402: 009f6a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8403: 003defc5 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 8404: 003eb22d 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8405: 0099cbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ 8406: 002f3951 144 FUNC GLOBAL DEFAULT 12 pm_smbus_init │ │ │ │ 8407: 004b8359 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sult │ │ │ │ - 8408: 0060f959 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8408: 0060f909 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ 8409: 008f3f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_r_ph │ │ │ │ - 8410: 005838e9 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8411: 0068c015 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8410: 00583899 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8411: 0068bfc5 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8412: 009f828c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8413: 009aa1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8414: 009f618a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8415: 009f79f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8416: 008affe4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8417: 0067d9ed 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8417: 0067d99d 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8418: 00239431 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8419: 008f2ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tccontext │ │ │ │ 8420: 009f710a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8421: 009f7fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8422: 00480b91 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8423: 0099c3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8424: 00617c95 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8424: 00617c45 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8425: 00297121 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8426: 0025e9d1 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8427: 0099d440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8428: 009f734c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 8429: 003dd7e1 100 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events_common │ │ │ │ 8430: 003fd949 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8431: 009f67c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8432: 0056ec29 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8432: 0056ebd9 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8433: 009aedf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8434: 009a0e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8435: 006384ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8435: 0063849d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8436: 009a096c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8437: 0054a411 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8438: 00636759 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8437: 0054a3c1 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8438: 00636709 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8439: 009ac730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8440: 009ade10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8441: 009a75d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8442: 00643405 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8443: 00593d3d 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8442: 006433b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8443: 00593ced 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8444: 004405d5 1800 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8445: 009ed810 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8446: 009f77d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8447: 0062f525 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8448: 005aa139 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8447: 0062f4d5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8448: 005aa0e9 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8449: 009f83c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8450: 0099bf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8451: 009f6a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8452: 009f6bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 8453: 00288a99 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8454: 009f7e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8455: 0099c088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8456: 0025b1b1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8457: 00669225 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8458: 005b1129 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8457: 006691d5 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8458: 005b10d9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8459: 009aeae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_QWORD_EVENT │ │ │ │ 8460: 009f7eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8461: 004b3859 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_nge │ │ │ │ 8462: 008e8900 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8463: 009b2df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8464: 009f7c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ - 8465: 005212bd 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8465: 0052126d 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8466: 009f7f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8467: 00622f29 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8467: 00622ed9 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8468: 009f76e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8469: 00405651 72 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8470: 0062208d 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8470: 0062203d 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8471: 009f6b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_READ_DSTATE │ │ │ │ 8472: 009f66dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8473: 009a9f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8474: 00564141 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8474: 005640f1 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8475: 009f6a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 8476: 004b3545 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ngl │ │ │ │ 8477: 009f811e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8478: 0026be09 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8479: 009a60a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8480: 002c8e6d 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8481: 009a7528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8482: 006be995 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 8483: 006b9a25 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8482: 006be945 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 8483: 006b99d5 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8484: 009f711a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ 8485: 00422679 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8486: 009a2b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8487: 009f6230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8488: 009a110c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8489: 009f8450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8490: 009f63ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ @@ -8496,138 +8496,138 @@ │ │ │ │ 8492: 008e80c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8493: 004b3b6d 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ngt │ │ │ │ 8494: 009f6bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8495: 009aca30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8496: 009f7a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8497: 0099e864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8498: 008afa40 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8499: 0068835d 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8499: 0068830d 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8500: 008e0fb0 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8501: 00642695 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8501: 00642645 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8502: 009f6272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8503: 004b88a5 144 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sune │ │ │ │ 8504: 008e0fd0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8505: 002ed275 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8506: 008e1010 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8507: 003481fd 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 8508: 009f737c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_WRITE_DSTATE │ │ │ │ - 8509: 006054c9 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8509: 00605479 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8510: 009b181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8511: 006992ad 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8512: 0063b18d 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8511: 0069925d 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8512: 0063b13d 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8513: 0099a468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8514: 009f6046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8515: 002fbb39 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 8516: 009a91c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 8517: 0068d321 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8517: 0068d2d1 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 8518: 008f8048 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ule │ │ │ │ 8519: 0046f755 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8520: 009adfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8521: 00259879 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8522: 0063c7a9 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8522: 0063c759 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8523: 009f636a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8524: 009b1a3c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8525: 0058ccc1 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8525: 0058cc71 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 8526: 00469325 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8527: 009f8b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8528: 003494c5 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8529: 0058e43d 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 8530: 006b998d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8529: 0058e3ed 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8530: 006b993d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8531: 009a6394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8532: 0061a081 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8532: 0061a031 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8533: 009f6644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8534: 008f7f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ult │ │ │ │ 8535: 0041837d 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 8536: 009a7748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ - 8537: 00564a61 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8537: 00564a11 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8538: 009a94d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 8539: 009a7cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8540: 0034867d 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8541: 0061addd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8541: 0061ad8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8542: 002ffc0d 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8543: 009aaebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8544: 009f7fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8545: 009f84d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8546: 006b98e1 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 8547: 006b43c9 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8546: 006b9891 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8547: 006b4379 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8548: 009a12ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8549: 00681fa5 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8549: 00681f55 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8550: 009f7230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8551: 009f81a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8552: 008f20e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsqx_s_w_ph │ │ │ │ 8553: 009a23ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8554: 009b0a50 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8555: 009a8248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8556: 009f655a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8557: 00486611 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8558: 0025b261 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8559: 00646a39 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8560: 006385dd 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8559: 006469e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8560: 0063858d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8561: 00452acd 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8562: 0068c325 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8562: 0068c2d5 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8563: 00267c6d 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8564: 0068d249 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8565: 0058cd05 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8564: 0068d1f9 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8565: 0058ccb5 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8566: 009f85c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8567: 009f6154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8568: 009f6c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8569: 009f696c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8570: 009a0b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8571: 0025db41 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8572: 002c9a75 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8573: 009f79a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8574: 0026b5f9 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8575: 009f7c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8576: 006624d9 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8576: 00662489 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8577: 00298d71 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8578: 0099b058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8579: 009d4b00 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8580: 009aa4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8581: 0067538d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8581: 0067533d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8582: 002f8915 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8583: 009f6c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8584: 009b01dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8585: 0063e781 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8586: 00606631 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8585: 0063e731 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8586: 006065e1 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8587: 003e102d 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8588: 009f7484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 8589: 0047d0dd 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8590: 00530d6d 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8590: 00530d1d 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8591: 004c2565 736 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_b │ │ │ │ 8592: 002f8129 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8593: 006ab465 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8593: 006ab415 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8594: 004c2a4d 150 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_d │ │ │ │ 8595: 003dd5e5 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 8596: 002874ad 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8597: 0030c0f1 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8598: 0069fc3d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 8599: 0065ccc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8600: 00617a6d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8598: 0069fbed 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8599: 0065cc75 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8600: 00617a1d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 8601: 004c2845 348 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_h │ │ │ │ 8602: 009ac11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 8603: 00628285 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8603: 00628235 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8604: 009b1488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8605: 008b2b8c 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8606: 00474899 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8607: 0099fcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8608: 004b0961 184 FUNC GLOBAL DEFAULT 12 helper_float_div_d │ │ │ │ 8609: 009b033c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 8610: 009a8b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_WRITE_BLOCK_EVENT │ │ │ │ 8611: 009ae4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 8612: 00468041 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8613: 004aab7d 24 FUNC GLOBAL DEFAULT 12 helper_shra_ph │ │ │ │ 8614: 009a51a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 8615: 005f1435 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8615: 005f13e5 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8616: 0099fdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8617: 00613251 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8617: 00613201 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8618: 009f6028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8619: 004c29a1 172 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_w │ │ │ │ 8620: 009a26bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8621: 008ed0ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8622: 0067396d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8622: 0067391d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8623: 002f27c1 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8624: 009f81c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 8625: 0045b509 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8626: 009f6e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8627: 0099b754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8628: 002bff25 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8629: 004b0a19 180 FUNC GLOBAL DEFAULT 12 helper_float_div_s │ │ │ │ @@ -8636,107 +8636,107 @@ │ │ │ │ 8632: 004d2355 196 FUNC GLOBAL DEFAULT 12 helper_msa_ldi_df │ │ │ │ 8633: 009f797c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ 8634: 009f7efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8635: 008fa460 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtthi │ │ │ │ 8636: 009f741e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_WRITE_DSTATE │ │ │ │ 8637: 009a4e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8638: 003ddd81 60 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8639: 0068844d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8640: 00655129 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8639: 006883fd 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8640: 006550d9 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8641: 0026b7c9 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ 8642: 0034e3cd 228 FUNC GLOBAL DEFAULT 12 mc146818_rtc_init │ │ │ │ - 8643: 006827e1 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8643: 00682791 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8644: 009a40a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8645: 00582bed 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8645: 00582b9d 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8646: 009f71b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8647: 00323ab5 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8648: 009b1b5c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 8649: 0061da39 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8649: 0061d9e9 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8650: 004aa82d 70 FUNC GLOBAL DEFAULT 12 helper_shra_qb │ │ │ │ 8651: 008b32b4 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 8652: 009f70c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8653: 009b1fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8654: 009ab884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8655: 008eb2c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8656: 0029eec9 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 8657: 00499ba5 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 8658: 005ae939 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8658: 005ae8e9 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8659: 008ec974 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 8660: 009f7d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8661: 0065d031 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8661: 0065cfe1 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8662: 0049aa59 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8663: 009f6094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8664: 0066b279 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8664: 0066b229 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8665: 009f746e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8666: 009a1ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8667: 004b8a9d 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_un │ │ │ │ 8668: 002c3025 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 8669: 007ded64 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8669: 007ded14 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 8670: 0046c735 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8671: 0099fb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8672: 004bfe75 124 FUNC GLOBAL DEFAULT 12 helper_msa_bsel_v │ │ │ │ 8673: 0029a515 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8674: 009f7e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8675: 006bd579 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 8676: 00667149 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8675: 006bd529 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 8676: 006670f9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8677: 00411cad 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8678: 009f65ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8679: 009a6264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8680: 008eb4d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8681: 0080ae08 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8681: 0080adb8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8682: 009a5bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 8683: 009f8b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8684: 009a3b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8685: 009f8386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 8686: 004bd785 964 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_b │ │ │ │ 8687: 009f5f0c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8688: 009f6772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8689: 009b1c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8690: 00659381 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8691: 0053dc75 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8690: 00659331 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8691: 0053dc25 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8692: 0099c1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8693: 004bdf35 212 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_d │ │ │ │ 8694: 009a0a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ - 8695: 004fdca9 156 FUNC GLOBAL DEFAULT 12 gen_store_fpr32 │ │ │ │ + 8695: 004fdc5d 156 FUNC GLOBAL DEFAULT 12 gen_store_fpr32 │ │ │ │ 8696: 003b250d 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8697: 0063c969 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8697: 0063c919 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8698: 009add20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8699: 0058e165 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8699: 0058e115 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8700: 009ad480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8701: 004bdb49 662 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_h │ │ │ │ 8702: 009f6712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ 8703: 008f746c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_f │ │ │ │ - 8704: 0069da99 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8704: 0069da49 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8705: 0099f3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8706: 00655759 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8707: 00631dd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8708: 0064cc1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8706: 00655709 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8707: 00631d81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8708: 0064cbcd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8709: 009a4b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8710: 0099dffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8711: 009adde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8712: 009f6936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8713: 009a7518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 8714: 006be959 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 8714: 006be909 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 8715: 0025b30d 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8716: 00496121 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8717: 006c1c85 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8717: 006c1c35 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8718: 009f6c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8719: 002b3e99 72 FUNC GLOBAL DEFAULT 12 isa_fdc_init_drives │ │ │ │ 8720: 004d9ab5 36 FUNC GLOBAL DEFAULT 12 helper_msa_cfcmsa │ │ │ │ 8721: 009a8548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 8722: 005976a5 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8722: 00597655 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 8723: 0046f9ed 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8724: 009f7d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8725: 009f75c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ 8726: 00422921 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8727: 00582bcd 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8727: 00582b7d 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8728: 009f627e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8729: 009f622e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 8730: 0047fd49 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8731: 006471b9 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8731: 00647169 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8732: 009a92f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 8733: 009aac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8734: 004bdde1 338 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_w │ │ │ │ 8735: 009f6ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8736: 0099aff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8737: 009f81b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8738: 009f7298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ @@ -8747,728 +8747,728 @@ │ │ │ │ 8743: 009aa21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 8744: 009f69ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 8745: 00418fd9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8746: 009aa2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8747: 009f82ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8748: 0026dfed 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8749: 009af194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 8750: 0058d7d1 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8750: 0058d781 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8751: 009f632e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8752: 009a90c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 8753: 005758dd 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8753: 0057588d 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8754: 009a29ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 8755: 004803ed 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8756: 0099b158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8757: 009051a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubr_q_df │ │ │ │ 8758: 009f815a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 8759: 009f6620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8760: 009f7fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8761: 009acd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ - 8762: 005c85c9 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8763: 005852bd 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8764: 00643d7d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8762: 005c8579 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8763: 0058526d 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8764: 00643d2d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 8765: 0046afe1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ - 8766: 0063ce19 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8766: 0063cdc9 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8767: 009f62ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 8768: 00678951 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8769: 006b5f11 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8768: 00678901 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8769: 006b5ec1 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8770: 0043da09 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 8771: 00648fe1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8772: 00673de1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8771: 00648f91 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8772: 00673d91 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8773: 009a19b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_FLOPPY_EVENT │ │ │ │ 8774: 004a9691 32 FUNC GLOBAL DEFAULT 12 cpu_supports_isa │ │ │ │ 8775: 009ad430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8776: 006a8c85 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8776: 006a8c35 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8777: 009b1b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8778: 009f8b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8779: 009f6d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8780: 009f6efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8781: 00671fdd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8781: 00671f8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8782: 009f681e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8783: 00540c45 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8783: 00540bf5 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8784: 009f7cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ 8785: 00480071 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8786: 009abee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8787: 009f7032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8788: 002fa395 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8789: 009b1e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8790: 0043d6e5 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8791: 002689a1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8792: 0043d095 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8793: 0099f590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8794: 0099aec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8795: 0080ae10 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8795: 0080adc0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8796: 009a665c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 8797: 009a211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8798: 009afb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8799: 009f839a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8800: 009f7004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8801: 009f6af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8802: 009a125c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8803: 00416d25 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8804: 009a9754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 8805: 003f1f69 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8806: 0056d5f5 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8806: 0056d5a5 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8807: 0099da08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 8808: 006725f9 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ + 8808: 006725a9 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ 8809: 009f66fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8810: 008fc6ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_f │ │ │ │ 8811: 0099d0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8812: 009a3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RBD_EVENT │ │ │ │ 8813: 002611ad 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8814: 0028e611 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8815: 009f7b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 8816: 0047fa79 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8817: 008b1bc0 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8818: 009f842c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8819: 0058c56d 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8819: 0058c51d 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8820: 009a28fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8821: 009f66fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8822: 00651639 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8823: 0066ea75 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8822: 006515e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8823: 0066ea25 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8824: 0026cf15 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 8825: 00628155 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8825: 00628105 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8826: 00267bb5 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8827: 0064347d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8828: 00667b11 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8829: 0067d2d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8827: 0064342d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8828: 00667ac1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8829: 0067d289 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8830: 009b0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8831: 0099fbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8832: 009adc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8833: 006bafd9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8833: 006baf89 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8834: 00283465 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8835: 009a6b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_EVENT │ │ │ │ 8836: 009a9934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8837: 0033f9b5 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8838: 0027addd 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8839: 00677629 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8839: 006775d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8840: 00269235 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 8841: 0046a865 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 8842: 005033e1 152 FUNC GLOBAL DEFAULT 12 gen_store_fpr64 │ │ │ │ + 8842: 00503395 152 FUNC GLOBAL DEFAULT 12 gen_store_fpr64 │ │ │ │ 8843: 009a69c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ 8844: 008fa3dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttlo │ │ │ │ 8845: 008fe6e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pasubub │ │ │ │ - 8846: 006a7051 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8846: 006a7001 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8847: 00488a2d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8848: 006b9e39 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8848: 006b9de9 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 8849: 003e6829 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 8850: 0059af29 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ - 8851: 00672541 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ + 8850: 0059aed9 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8851: 006724f1 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ 8852: 009f8288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8853: 009a8d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8854: 00256019 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8855: 003e1109 8 FUNC GLOBAL DEFAULT 12 set_exit_with_parent │ │ │ │ 8856: 003063ad 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8857: 0025e07d 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ 8858: 0047db7d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8859: 004a9c51 28 FUNC GLOBAL DEFAULT 12 helper_addqh_r_w │ │ │ │ 8860: 009f8290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8861: 00452d6d 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8862: 00499e51 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 8863: 009f766a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8864: 008ea1c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8865: 009adac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8866: 0059ff7d 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8866: 0059ff2d 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8867: 0099e794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8868: 0059b3d5 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8868: 0059b385 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8869: 009f8218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8870: 009f8272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8871: 0099b078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8872: 009f6bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8873: 0099bd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 8874: 009af764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ - 8875: 00677c05 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 8876: 0064b149 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8877: 00635735 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8875: 00677bb5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8876: 0064b0f9 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8877: 006356e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8878: 009ae8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8879: 009f5fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8880: 00346b3d 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8881: 0059aee5 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8881: 0059ae95 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8882: 008f3dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_adduh_qb │ │ │ │ 8883: 009ab6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8884: 0099ff10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8885: 008e9da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8886: 00636ab5 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8886: 00636a65 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8887: 009a17ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8888: 009a0c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 8889: 0061d6fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ + 8889: 0061d6ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ 8890: 009a02cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8891: 009f6570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8892: 009f7726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 8893: 0056928d 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8893: 0056923d 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 8894: 0046e169 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8895: 006884e1 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8896: 0068dc95 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8895: 00688491 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8896: 0068dc45 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8897: 009f73ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8898: 003416dd 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 8899: 0046f9a1 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8900: 00662ced 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8900: 00662c9d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8901: 00349b25 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8902: 0080add4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8903: 006acd49 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8902: 0080ad84 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8903: 006accf9 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8904: 0099c34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8905: 0024a2f9 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8906: 009f6992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8907: 009f6a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8908: 0099b518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 8909: 002596f1 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 8910: 0025a001 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 8911: 008b21d8 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 8912: 0052133d 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 8912: 005212ed 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 8913: 009f76a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 8914: 0064e2d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 8915: 0066e3ad 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 8914: 0064e281 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 8915: 0066e35d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 8916: 009f7e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 8917: 009b12e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 8918: 009a7b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 8919: 008e4818 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 8920: 0099f510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 8921: 003cd111 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 8922: 003dd281 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 8923: 00649609 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 8923: 006495b9 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 8924: 009f69ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 8925: 0057604d 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 8925: 00575ffd 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 8926: 009f6986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 8927: 004951c1 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 8928: 00681101 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 8928: 006810b1 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 8929: 004aae75 48 FUNC GLOBAL DEFAULT 12 helper_muleq_s_w_phl │ │ │ │ 8930: 00488aa9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 8931: 00673e9d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 8931: 00673e4d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 8932: 00298049 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ 8933: 00495aad 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 8934: 0068d395 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 8934: 0068d345 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 8935: 00425d05 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 8936: 004aaea5 54 FUNC GLOBAL DEFAULT 12 helper_muleq_s_w_phr │ │ │ │ 8937: 009a7db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 8938: 0069ecf9 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 8938: 0069eca9 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 8939: 009f6e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 8940: 009ab714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 8941: 0033adf5 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 8942: 009f7142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 8943: 009f6dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 8944: 009f7a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 8945: 0040e97d 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 8946: 00298ffd 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 8947: 0039f2a9 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 8948: 0048086d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 8949: 0099d7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 8950: 00676965 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 8950: 00676915 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 8951: 0025e655 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 8952: 002b8cf5 252 FUNC GLOBAL DEFAULT 12 serial_hds_isa_init │ │ │ │ 8953: 00444399 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 8954: 0054abd1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 8954: 0054ab81 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 8955: 009f6c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 8956: 009f661a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 8957: 004a14ed 96 FUNC GLOBAL DEFAULT 12 helper_mtc0_hwrena │ │ │ │ 8958: 009f7fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 8959: 005a116d 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 8959: 005a111d 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 8960: 008ea13c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 8961: 0099d4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 8962: 009b276c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 8963: 005499cd 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 8963: 0054997d 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 8964: 009a3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 8965: 00568ad9 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 8965: 00568a89 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 8966: 003ceb6d 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 8967: 0029c1ed 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 8968: 009a83d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 8969: 009f622a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 8970: 0099fc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 8971: 009f5f6a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 8972: 009aadec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 8973: 003ccad1 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 8974: 00910b08 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 8975: 009f6814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 8976: 0066a10d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 8976: 0066a0bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 8977: 002c5dbd 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 8978: 009a7438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 8979: 009af9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 8980: 009b2478 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 8981: 0054b481 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 8982: 0065f429 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 8981: 0054b431 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 8982: 0065f3d9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 8983: 002962bd 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 8984: 008e9d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 8985: 0099f054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 8986: 009f7b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 8987: 0046e161 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 8988: 004c6ea1 116 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_u_d │ │ │ │ 8989: 0034472d 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 8990: 00680ee1 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 8990: 00680e91 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 8991: 009ab7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 8992: 008af9ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 8993: 004c6ce5 292 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_u_h │ │ │ │ 8994: 003e9e55 84 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 8995: 009f728e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 8996: 004d3d5d 2892 FUNC GLOBAL DEFAULT 12 helper_msa_mul_q_df │ │ │ │ 8997: 009add90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 8998: 009f7264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 8999: 00297311 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9000: 00656fb5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9001: 00549939 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9002: 00554f51 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9000: 00656f65 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9001: 005498e9 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9002: 00554f01 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9003: 008b1ca0 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9004: 006817b9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9004: 00681769 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9005: 002f2f61 62 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9006: 00659ab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9007: 0069220d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9006: 00659a61 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9007: 006921bd 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9008: 009f8138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9009: 00481b59 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9010: 009f80c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9011: 009f7b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9012: 00664e41 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9012: 00664df1 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9013: 00268961 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9014: 005d9b11 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9014: 005d9ac1 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 9015: 009f6e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_SHORT_FRAME_DSTATE │ │ │ │ - 9016: 005a0b91 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9016: 005a0b41 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9017: 00248eb9 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9018: 0026b479 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9019: 003490b1 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9020: 009f80aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9021: 0033ffe5 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9022: 004c6e09 150 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_u_w │ │ │ │ - 9023: 0065f151 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9023: 0065f101 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9024: 009f6542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9025: 0047ff3d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9026: 006271b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9027: 00608369 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9026: 00627161 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9027: 00608319 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9028: 009b1cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9029: 006516ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9029: 0065169d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9030: 003f2ab5 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9031: 002bc131 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9032: 009f7260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9033: 009a9124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9034: 006c01a5 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9034: 006c0155 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9035: 004887ad 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9036: 009f7ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9037: 0099f2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9038: 009a87c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9039: 0099cad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9040: 009f6b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9041: 009ad310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9042: 009f72d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9043: 009a4c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9044: 0054fb01 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9044: 0054fab1 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9045: 009a1964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_WRITE_EVENT │ │ │ │ 9046: 003c6c0d 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9047: 002edc05 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9048: 00266f71 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9049: 009f6db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9050: 009f7180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9051: 0033af31 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9052: 009f7bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9053: 009a3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9054: 009f6478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9055: 009f67fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9056: 006ab73d 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9056: 006ab6ed 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9057: 009f5ed8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9058: 002ffe59 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9059: 009a26ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9060: 0053dd69 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9060: 0053dd19 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9061: 002ecf51 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9062: 00530c81 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9062: 00530c31 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9063: 009f781c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ - 9064: 004ec281 60 FUNC GLOBAL DEFAULT 12 helper_rdhwr_performance │ │ │ │ + 9064: 004ec235 60 FUNC GLOBAL DEFAULT 12 helper_rdhwr_performance │ │ │ │ 9065: 004abab1 38 FUNC GLOBAL DEFAULT 12 helper_cmpgu_eq_qb │ │ │ │ 9066: 009f795c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9067: 009a90d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9068: 003ca509 136 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9069: 006542a1 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9070: 0066e251 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9069: 00654251 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9070: 0066e201 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9071: 004a1ff9 164 FUNC GLOBAL DEFAULT 12 helper_mfthi │ │ │ │ 9072: 008a2f5c 64 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9073: 00646f25 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9074: 0063e601 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9073: 00646ed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9074: 0063e5b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9075: 004809f1 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9076: 009f6438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9077: 0053b9a5 496 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9078: 0060389d 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9077: 0053b955 496 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9078: 0060384d 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9079: 009f65b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9080: 009f65f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9081: 009f62b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9082: 009af444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9083: 00426105 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9084: 009aac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9085: 00567a45 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9086: 0069db59 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9085: 005679f5 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9086: 0069db09 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9087: 009ac990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9088: 006a9059 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 9089: 00661819 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9088: 006a9009 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9089: 006617c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9090: 009a08ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ 9091: 004a1059 164 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcschedule │ │ │ │ - 9092: 006afe59 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9092: 006afe09 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9093: 009a4998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9094: 009b1fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9095: 00488b29 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9096: 009f75fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9097: 00551859 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9097: 00551809 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9098: 00429d45 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 9099: 0063c3d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9100: 005c87dd 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9099: 0063c385 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9100: 005c878d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9101: 009f6f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9102: 00267479 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 9103: 006bd261 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9103: 006bd211 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9104: 009f70fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9105: 009f7f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9106: 009d4950 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9107: 009add40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ - 9108: 00640049 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9108: 0063fff9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9109: 009a2adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9110: 009a62c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9111: 00483b91 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9112: 0063404d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9112: 00633ffd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9113: 009f7684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9114: 005f125d 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9114: 005f120d 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9115: 0099eeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9116: 0099efe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ 9117: 008f1b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpa_w_ph │ │ │ │ - 9118: 0062e871 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9118: 0062e821 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9119: 00454649 312 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9120: 0026b489 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9121: 007de2dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9121: 007de28c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9122: 0025ebb5 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9123: 006bae39 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9123: 006bade9 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9124: 00336d0d 1648 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9125: 0067d65d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9126: 006bb235 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9125: 0067d60d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9126: 006bb1e5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9127: 008f260c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpgu_eq_qb │ │ │ │ 9128: 00309585 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9129: 00552cd1 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9129: 00552c81 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9130: 003475e1 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9131: 0062500d 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9131: 00624fbd 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9132: 009f6316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9133: 00282eb9 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9134: 005aa429 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 9135: 00646b65 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9134: 005aa3d9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9135: 00646b15 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9136: 008ea0b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9137: 002f7519 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9138: 00309465 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9139: 00616dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9139: 00616d5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9140: 003e61f5 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9141: 0099e3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9142: 008b2a18 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9143: 00556ab9 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9143: 00556a69 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9144: 009f78f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9145: 002a1705 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9146: 009a8478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9147: 00679429 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9147: 006793d9 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9148: 00321559 72 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9149: 0099c660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9150: 009f7c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9151: 0030a3b1 192 FUNC GLOBAL DEFAULT 12 empty_slot_init │ │ │ │ 9152: 008e9c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9153: 0037e869 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9154: 0099ba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9155: 005aaf31 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9156: 0058e5d9 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9155: 005aaee1 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9156: 0058e589 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9157: 0099b228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9158: 009f623a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9159: 0048fb99 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9160: 003bb661 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9161: 009a4428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9162: 009ae4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9163: 0055cb25 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9163: 0055cad5 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9164: 0043ec49 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9165: 009f729e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9166: 00452095 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9167: 009b23c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9168: 009f8468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 9169: 004ca6b1 668 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_b │ │ │ │ - 9170: 006649a1 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9171: 00626a65 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9172: 0068759d 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9173: 006434f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9170: 00664951 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9171: 00626a15 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9172: 0068754d 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9173: 006434a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9174: 004caabd 142 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_d │ │ │ │ 9175: 009a2f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9176: 009a085c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9177: 005a18c1 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9178: 006028e1 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9179: 0060f701 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9177: 005a1871 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9178: 00602891 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9179: 0060f6b1 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9180: 009f74a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9181: 009ac3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9182: 009b1588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 9183: 004ca94d 256 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_h │ │ │ │ - 9184: 0065e491 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9184: 0065e441 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9185: 009f8ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9186: 004c587d 1552 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_b │ │ │ │ - 9187: 006b58c1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9187: 006b5871 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9188: 004c6379 240 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_d │ │ │ │ 9189: 009f7182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9190: 009f66ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9191: 00451af1 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9192: 009f66d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9193: 0069dac1 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9193: 0069da71 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ 9194: 004c5e8d 834 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_h │ │ │ │ 9195: 004ab049 68 FUNC GLOBAL DEFAULT 12 helper_dpsu_h_qbl │ │ │ │ - 9196: 006c2e4d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9197: 0068f535 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9196: 006c2dfd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9197: 0068f4e5 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9198: 0044c07d 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9199: 006b0649 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9199: 006b05f9 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9200: 0049c875 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9201: 0067da71 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9201: 0067da21 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9202: 00303219 140 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9203: 0099c710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9204: 009f7b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9205: 0099f4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9206: 002c59e5 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9207: 004caa4d 110 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_w │ │ │ │ 9208: 009f77d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9209: 009f62fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ 9210: 004ab08d 70 FUNC GLOBAL DEFAULT 12 helper_dpsu_h_qbr │ │ │ │ - 9211: 006b31a5 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9211: 006b3155 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9212: 004531ed 16 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9213: 009f6da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9214: 009f6f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9215: 009f7ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9216: 009b1108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9217: 00497f4d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 9218: 006402d5 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9219: 00584019 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9218: 00640285 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9219: 00583fc9 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9220: 0033b06d 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9221: 0043bf99 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9222: 00646145 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9223: 0067cf19 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9222: 006460f5 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9223: 0067cec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9224: 009b18b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9225: 008b2ab8 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9226: 004c61d1 422 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_w │ │ │ │ 9227: 0099cae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9228: 009b2bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9229: 009a2a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9230: 0090b62c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_b │ │ │ │ 9231: 009f85c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9232: 0090b4a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_d │ │ │ │ 9233: 009f817c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9234: 009a2bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9235: 006517a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9235: 00651751 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9236: 009f7be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9237: 0055652d 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9237: 005564dd 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 9238: 0046acc9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9239: 0090b5a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_h │ │ │ │ 9240: 009a6ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 9241: 009f8acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9242: 009f80e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9243: 006201a5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9243: 00620155 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9244: 0090cacc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_b │ │ │ │ 9245: 004aa00d 96 FUNC GLOBAL DEFAULT 12 helper_addu_s_ph │ │ │ │ 9246: 009f8048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 9247: 0046af51 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9248: 008ecfa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9249: 0090c940 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_d │ │ │ │ - 9250: 006aab05 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9250: 006aaab5 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9251: 0090ca48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_h │ │ │ │ 9252: 009f75c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9253: 003f8c91 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9254: 00484dfd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 9255: 00643441 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9256: 00643e3d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9255: 006433f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9256: 00643ded 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9257: 008f5600 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrqu_s_qb_ph │ │ │ │ 9258: 009f6ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ 9259: 0090b524 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_w │ │ │ │ - 9260: 0080adc8 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9260: 0080ad78 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9261: 003f06b9 828 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_lebitmap │ │ │ │ 9262: 004a04cd 132 FUNC GLOBAL DEFAULT 12 helper_mftc0_cause │ │ │ │ 9263: 008fc038 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ueq │ │ │ │ 9264: 009f6f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9265: 009f7968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9266: 0026881d 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9267: 008b96b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9268: 003c8a79 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9269: 009a8968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9270: 009f78d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9271: 003241dd 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9272: 006bc651 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9272: 006bc601 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9273: 009a4cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9274: 0090c9c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_w │ │ │ │ 9275: 009f6910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9276: 0043f2f5 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9277: 008b2764 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9278: 009a3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9279: 00483b9d 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9280: 009f84c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ 9281: 004a84c9 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 9282: 009f85d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9283: 004555f1 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9284: 00620eb9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9284: 00620e69 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 9285: 0046ac21 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9286: 009f8528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9287: 007bd414 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9287: 007bd3c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9288: 009a64c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9289: 004aa06d 136 FUNC GLOBAL DEFAULT 12 helper_addu_s_qb │ │ │ │ 9290: 008efc80 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9291: 006b19d1 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ - 9292: 0056ab19 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ + 9291: 006b1981 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9292: 0056aac9 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ 9293: 0099af78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9294: 009a020c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ 9295: 004a1f55 164 FUNC GLOBAL DEFAULT 12 helper_mftlo │ │ │ │ - 9296: 00555aa5 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9297: 0058ee85 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9296: 00555a55 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9297: 0058ee35 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9298: 009ae4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9299: 0099f6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9300: 009f788e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9301: 00554005 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9301: 00553fb5 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9302: 004b47a1 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ole │ │ │ │ 9303: 009f8b7c 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9304: 00444445 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9305: 0062e405 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9305: 0062e3b5 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9306: 004da0c1 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcune_df │ │ │ │ 9307: 00259a0d 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9308: 009f7fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9309: 00625ded 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9309: 00625d9d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 9310: 009af684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 9311: 00630c31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9311: 00630be1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9312: 009f6854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9313: 009a13dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9314: 0062ac41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9315: 0059abf9 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9314: 0062abf1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9315: 0059aba9 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9316: 0049c255 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9317: 009af214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9318: 0099c4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9319: 009f77d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ 9320: 004b4445 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_olt │ │ │ │ - 9321: 006b9875 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9321: 006b9825 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9322: 009ae5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9323: 009f70da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9324: 009f8562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9325: 00613d8d 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9325: 00613d3d 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9326: 009f648a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9327: 0062d881 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9327: 0062d831 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9328: 00497e85 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 9329: 009f8b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9330: 009f7070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9331: 0064b3f1 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9331: 0064b3a1 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9332: 009f6726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9333: 0054e0d1 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9333: 0054e081 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9334: 0048446d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9335: 009a4558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9336: 009f7956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 9337: 0047ffb9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9338: 00268db5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9339: 009a114c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ - 9340: 006bcf99 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 9340: 006bcf49 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 9341: 00342569 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9342: 009f7392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9343: 009a032c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9344: 0099ca50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9345: 00697d4d 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9345: 00697cfd 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9346: 009f8af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9347: 0053e1ed 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 9348: 006196c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9347: 0053e19d 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9348: 00619675 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 9349: 009f7084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9350: 0044e875 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9351: 009f7930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9352: 009a8908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9353: 009abb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9354: 0044f925 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9355: 009aac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9356: 009f7dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9357: 0099b568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9358: 006bb665 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9358: 006bb615 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9359: 009f6622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 9360: 009f5f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9361: 009f6baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9362: 009f6f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9363: 0055fb8d 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9363: 0055fb3d 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9364: 0099c6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9365: 009f6002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9366: 009f6bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 9367: 0032075d 40 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features_ex │ │ │ │ 9368: 009f6f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9369: 006803c5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9369: 00680375 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9370: 0046f3bd 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9371: 003446b1 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9372: 009a1934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_WRITE_EVENT │ │ │ │ 9373: 003fc92d 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9374: 009f5f1b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9375: 009f6bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 9376: 0046b4b5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9377: 009a0e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9378: 0061280d 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9378: 006127bd 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9379: 009b012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 9380: 00420785 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9381: 002991ed 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9382: 0054c64d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9383: 00556b79 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9382: 0054c5fd 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9383: 00556b29 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 9384: 0031bd59 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9385: 0099d590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 9386: 002b3ee1 88 FUNC GLOBAL DEFAULT 12 isa_fdc_get_drive_type │ │ │ │ 9387: 004a0dcd 144 FUNC GLOBAL DEFAULT 12 helper_mtc0_tchalt │ │ │ │ 9388: 009f68b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9389: 0099fc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9390: 00439171 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 9391: 009f6656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9392: 0062dedd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 9393: 007ded5c 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9392: 0062de8d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9393: 007ded0c 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9394: 00265271 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9395: 0099e7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9396: 009f659e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 9397: 003f73b9 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9398: 006208bd 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9398: 0062086d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9399: 009ad470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9400: 009f7610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 9401: 0046f351 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9402: 009a7888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9403: 008efbfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9404: 004844e5 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ 9405: 004ac135 212 FUNC GLOBAL DEFAULT 12 helper_extpdp │ │ │ │ - 9406: 006a18d1 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9406: 006a1881 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9407: 0099f420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9408: 009a3ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9409: 009a9874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9410: 009b2484 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9411: 009a14dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9412: 002a7fa1 1556 FUNC GLOBAL DEFAULT 12 gus_write │ │ │ │ 9413: 009f6fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9414: 009f8b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9415: 0099d1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9416: 009af6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9417: 0061c749 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9417: 0061c6f9 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9418: 00345081 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9419: 009a6804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 9420: 0099c518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9421: 009f6830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9422: 0099f894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9423: 009a8ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9424: 0044e7e9 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9425: 008f8d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftgpr │ │ │ │ 9426: 0099f024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9427: 009f6a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9428: 0054abb1 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9428: 0054ab61 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 9429: 00499211 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 9430: 00681e61 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9430: 00681e11 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9431: 00905644 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcne_df │ │ │ │ 9432: 00488db9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9433: 00258951 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 9434: 0068e221 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9434: 0068e1d1 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9435: 009a267c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9436: 00253ad1 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9437: 0099dc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9438: 009af9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9439: 00628d7d 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9439: 00628d2d 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9440: 0099ddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 9441: 006b4835 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9441: 006b47e5 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9442: 009f83a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9443: 0030954d 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9444: 009ae450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9445: 0031a491 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 9446: 009aad1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9447: 009f67e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9448: 00260079 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 9449: 005a3b81 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9449: 005a3b31 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9450: 009aa09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9451: 006b9dfd 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9451: 006b9dad 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9452: 009f74c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9453: 009f8398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9454: 00405acd 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9455: 00279e35 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9456: 009f6dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9457: 003215a1 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9458: 009f8228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9459: 009a5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9460: 009f779c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 9461: 002c4935 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9462: 0043f33d 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9463: 00653f89 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9463: 00653f39 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 9464: 009a0bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9465: 009f6aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9466: 009f76aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9467: 009a61d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9468: 009f8182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 9469: 009f6fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 9470: 00426225 196 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ @@ -9482,19 +9482,19 @@ │ │ │ │ 9478: 009f6eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9479: 009f8b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9480: 009f60ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9481: 009aa48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9482: 0037fe25 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9483: 00902af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mulr_ps │ │ │ │ 9484: 009adfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9485: 005ce6c1 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9486: 00587ccd 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 9487: 006b0515 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9485: 005ce671 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9486: 00587c7d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9487: 006b04c5 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 9488: 00462705 164 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9489: 0062c619 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9489: 0062c5c9 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9490: 009f704e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9491: 002538e1 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9492: 009aaf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 9493: 002866fd 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9494: 003dd6a5 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 9495: 00499db9 52 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 9496: 009f7bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_IRQ_INFO_DSTATE │ │ │ │ @@ -9503,39 +9503,39 @@ │ │ │ │ 9499: 009f7b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9500: 009b00fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9501: 008b28bc 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9502: 009a1fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9503: 009f63da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 9504: 009b20b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 9505: 003f117d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9506: 00564715 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9507: 0054abe5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9506: 005646c5 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9507: 0054ab95 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9508: 009af1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9509: 003dec1d 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9510: 00258a09 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9511: 006645b9 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9512: 005689c1 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9511: 00664569 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9512: 00568971 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9513: 009f8094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9514: 008e9140 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9515: 0067378d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9515: 0067373d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9516: 009f6c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9517: 009f8512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9518: 005d4c65 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9519: 00623c55 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9518: 005d4c15 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9519: 00623c05 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 9520: 00468459 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9521: 002b5bbd 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9522: 009b1a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9523: 009f6a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9524: 00673b11 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9524: 00673ac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9525: 009f848a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 9526: 0066f69d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 9526: 0066f64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 9527: 009a63f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9528: 0068cfa1 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9528: 0068cf51 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9529: 009f63cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9530: 0067eb4d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9530: 0067eafd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9531: 009a3a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9532: 00278881 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9533: 009f6216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9534: 009f643e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9535: 009f63b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9536: 008e8da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 9537: 009f73f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ @@ -9546,105 +9546,105 @@ │ │ │ │ 9542: 009f6888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9543: 009adaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9544: 0090b080 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulv_d │ │ │ │ 9545: 00484561 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9546: 009f7d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9547: 008fc248 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ule │ │ │ │ 9548: 009f7ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9549: 006ba861 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9549: 006ba811 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9550: 009f7dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9551: 0090b188 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulv_h │ │ │ │ 9552: 0048fe3d 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9553: 009a4638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9554: 0067f441 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 9555: 006bcab9 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 9554: 0067f3f1 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9555: 006bca69 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 9556: 009f628e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9557: 009f7bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9558: 004506c5 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 9559: 005a2911 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9559: 005a28c1 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9560: 009ad890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 9561: 00498fa1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 9562: 005b2209 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9562: 005b21b9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9563: 009f7b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9564: 003e0fb5 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9565: 00299f71 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9566: 009f7c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9567: 004d1511 332 FUNC GLOBAL DEFAULT 12 helper_msa_subvi_df │ │ │ │ 9568: 008f11f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_rs_w │ │ │ │ 9569: 0099ce8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 9570: 00532551 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9570: 00532501 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9571: 0099b0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9572: 009a261c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 9573: 0054ac2d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ + 9573: 0054abdd 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ 9574: 00487731 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9575: 008af9b0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9576: 003abb4d 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ 9577: 008fc140 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ult │ │ │ │ - 9578: 00664a2d 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9578: 006649dd 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ 9579: 0090b104 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulv_w │ │ │ │ - 9580: 0064d275 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9580: 0064d225 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9581: 0099e1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9582: 00552205 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9582: 005521b5 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9583: 0099c700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9584: 009a2edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9585: 009ae730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 9586: 005532ad 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9587: 00540d2d 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9586: 0055325d 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9587: 00540cdd 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9588: 0099df0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9589: 00468581 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9590: 00553211 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9590: 005531c1 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9591: 009f6c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9592: 009f6164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9593: 009f6a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9594: 0040bda1 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9595: 0027df7d 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9596: 009a288c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 9597: 009a9084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 9598: 006776dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 9599: 0065f799 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9598: 0067768d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9599: 0065f749 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 9600: 009f7724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 9601: 009f5f5d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_hest_c │ │ │ │ - 9602: 006b9b55 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9602: 006b9b05 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 9603: 00496f65 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9604: 0057ee59 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9604: 0057ee09 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9605: 008f1610 132 OBJECT GLOBAL DEFAULT 24 helper_info_bitswap │ │ │ │ 9606: 004bfde9 140 FUNC GLOBAL DEFAULT 12 helper_msa_bmz_v │ │ │ │ 9607: 009adb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9608: 006a87a9 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ - 9609: 00509b79 30 FUNC GLOBAL DEFAULT 12 check_cp1_enabled │ │ │ │ + 9608: 006a8759 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9609: 00509b2d 30 FUNC GLOBAL DEFAULT 12 check_cp1_enabled │ │ │ │ 9610: 009aa8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9611: 0067c769 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9612: 0061b611 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9613: 006833cd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9611: 0067c719 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9612: 0061b5c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9613: 0068337d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9614: 009aec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9615: 009b1548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9616: 003f89f5 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 9617: 009a67e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 9618: 006b0af5 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9618: 006b0aa5 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9619: 009f6c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9620: 009f7728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 9621: 009f67c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9622: 0067052d 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9622: 006704dd 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9623: 003811a5 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9624: 009f80e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9625: 0025fd55 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9626: 00351825 260 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9627: 0061e5bd 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 9628: 0065ec99 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9629: 006b46d1 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9627: 0061e56d 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9628: 0065ec49 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9629: 006b4681 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9630: 009f6fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9631: 00454d6d 4 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible │ │ │ │ 9632: 009f62ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9633: 00693665 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9633: 00693615 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9634: 0099a5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9635: 009f8126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 9636: 009af674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 9637: 002a8699 886 FUNC GLOBAL DEFAULT 12 gus_mixvoices │ │ │ │ 9638: 003e3349 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9639: 005a608d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9639: 005a603d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9640: 009f665a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9641: 009aaabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9642: 009a26cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9643: 0099c018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9644: 009f6e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 9645: 0047da75 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9646: 009f66ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ @@ -9654,147 +9654,147 @@ │ │ │ │ 9650: 00258abd 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9651: 009f6338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9652: 009a29bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9653: 0049db51 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_hostcall_cb │ │ │ │ 9654: 008af6a4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9655: 009a07ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9656: 009f8aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9657: 0065beb9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9657: 0065be69 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ 9658: 009a7718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_BAD_SELECTION_EVENT │ │ │ │ 9659: 004221dd 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9660: 0079c718 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9660: 0079c6c8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9661: 0099e13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9662: 0064ce29 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9662: 0064cdd9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 9663: 0046b705 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9664: 0041bac1 48 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9665: 009f6708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9666: 00267f69 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 9667: 0047dfe5 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9668: 009f6ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9669: 003469c9 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9670: 006b54dd 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9670: 006b548d 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9671: 0099b9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9672: 00485091 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9673: 004a21e5 168 FUNC GLOBAL DEFAULT 12 helper_mttgpr │ │ │ │ 9674: 009f7766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 9675: 009f639e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9676: 006527b1 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9677: 0064329d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9676: 00652761 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9677: 0064324d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9678: 009f6668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9679: 007de314 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9679: 007de2c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9680: 009f6b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9681: 00322699 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9682: 009ab1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9683: 008ed028 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9684: 002b67ad 84 FUNC GLOBAL DEFAULT 12 isa_parallel_set_iobase │ │ │ │ 9685: 004c365d 614 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_b │ │ │ │ 9686: 009f6884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9687: 004c3a55 162 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_d │ │ │ │ 9688: 009aabdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9689: 009f6a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9690: 009f612e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 9691: 003bb921 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ 9692: 004c38c5 256 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_h │ │ │ │ - 9693: 006b5c41 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9693: 006b5bf1 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 9694: 002fabe1 70 FUNC GLOBAL DEFAULT 12 ide_dma_buf_commit │ │ │ │ - 9695: 0061a441 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9695: 0061a3f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9696: 009f8090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9697: 009f7b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9698: 009f6ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9699: 0026434d 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9700: 00451b29 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9701: 004a9e01 98 FUNC GLOBAL DEFAULT 12 helper_addq_ph │ │ │ │ 9702: 009f82a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9703: 0053cc8d 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9703: 0053cc3d 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9704: 009f844e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9705: 009a3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9706: 0067d56d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9706: 0067d51d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ 9707: 004af6c9 10 FUNC GLOBAL DEFAULT 12 helper_float_abs_ps │ │ │ │ 9708: 008f3374 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_debug │ │ │ │ - 9709: 00673a21 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9709: 006739d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9710: 004c39c5 144 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_w │ │ │ │ 9711: 00350f71 264 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9712: 002c5f39 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9713: 009f63fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9714: 0049c70d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9715: 00575b21 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9715: 00575ad1 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9716: 003ca1f9 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9717: 009f6f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9718: 009f824e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9719: 0049da89 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9720: 0053c659 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9720: 0053c609 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9721: 009abbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9722: 0099b138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9723: 0066f3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9723: 0066f37d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9724: 009aa47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 9725: 00909634 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_and_v │ │ │ │ 9726: 0046bbc9 224 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9727: 009a9254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 9728: 00677015 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9728: 00676fc5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9729: 009f761a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9730: 006abeb5 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9730: 006abe65 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9731: 009b2e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 9732: 009f7730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 9733: 0063cc0d 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9733: 0063cbbd 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9734: 009f7112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9735: 009f767e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9736: 005d9a45 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9737: 006c1d39 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9738: 0068099d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9736: 005d99f5 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9737: 006c1ce9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9738: 0068094d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9739: 0025c0a1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9740: 0028e3c9 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9741: 009f659a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9742: 00912168 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9743: 009f7dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 9744: 00495d2d 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9745: 009f5f2e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9746: 009f7540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9747: 009ae520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ - 9748: 004fca31 104 FUNC GLOBAL DEFAULT 12 generate_exception │ │ │ │ + 9748: 004fc9e5 104 FUNC GLOBAL DEFAULT 12 generate_exception │ │ │ │ 9749: 009f66ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 9750: 003f20b9 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9751: 009f729c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 9752: 0053d061 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9752: 0053d011 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9753: 00907e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mini_u_df │ │ │ │ 9754: 009f71b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9755: 009f6634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9756: 009a8858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9757: 004a1849 132 FUNC GLOBAL DEFAULT 12 helper_mftc0_epc │ │ │ │ 9758: 009f757a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 9759: 0048359d 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9760: 00294c39 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9761: 009f72d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 9762: 003abf45 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9763: 0061330d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9763: 006132bd 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9764: 00433c71 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9765: 0069ecb1 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9765: 0069ec61 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9766: 00266ae1 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9767: 009b195c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9768: 005c843d 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9768: 005c83ed 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9769: 009f5f10 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9770: 009ab00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9771: 0099f214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9772: 006aae2d 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9772: 006aaddd 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9773: 009f682e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9774: 0085d5d0 64 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9775: 009f7b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9776: 006bd189 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 9777: 005f196d 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9776: 006bd139 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 9777: 005f191d 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 9778: 003ac029 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 9779: 0066c239 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9779: 0066c1e9 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9780: 009f6a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9781: 0099cd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9782: 003a5429 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9783: 009aae7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9784: 0065c4c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9785: 0057d189 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9784: 0065c471 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9785: 0057d139 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9786: 009aea80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_EVENT_EVENT │ │ │ │ 9787: 0034213d 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9788: 009a6234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9789: 00675451 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9789: 00675401 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 9790: 003abfb1 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9791: 0099ce0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9792: 008e75ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9793: 0044fe89 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9794: 00487c61 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 9795: 0048b5e1 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9796: 009a09bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ @@ -9802,202 +9802,202 @@ │ │ │ │ 9798: 009abde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9799: 004183e9 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9800: 00369195 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 9801: 003ea95d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9802: 00408c49 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 9803: 00469621 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9804: 009f80ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9805: 005a5465 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9805: 005a5415 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9806: 009f64c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9807: 009f79ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9808: 009aa4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9809: 009f7c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9810: 00693621 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9810: 006935d1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9811: 0029bae1 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9812: 009f74fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9813: 009f7710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 9814: 003a0c4d 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 9815: 009f6092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9816: 009f6060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9817: 006b98d9 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9817: 006b9889 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9818: 0022c8ad 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 9819: 003ea96d 228 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9820: 00377d9d 218 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_sh_count │ │ │ │ 9821: 002788a5 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9822: 0053e7fd 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9823: 0067c2a5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9822: 0053e7ad 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9823: 0067c255 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9824: 009f62ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9825: 0047dadd 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 9826: 009ad940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9827: 00452c81 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9828: 009b1bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 9829: 00534a21 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 9829: 005349d1 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 9830: 0099b388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9831: 009a6ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9832: 009f83a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ - 9833: 00699609 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9834: 005a05b9 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9833: 006995b9 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9834: 005a0569 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9835: 009b2a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9836: 00249a15 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9837: 0068cf15 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9837: 0068cec5 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9838: 009b2438 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9839: 009a6414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9840: 009a3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_UPDATE_EVENT │ │ │ │ 9841: 009f8b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9842: 0033bfe9 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9843: 00678c7d 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9843: 00678c2d 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9844: 002495b1 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9845: 008b9708 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9846: 009ab2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9847: 009f852e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9848: 00696075 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9848: 00696025 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9849: 004da075 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcor_df │ │ │ │ 9850: 00264a21 264 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 9851: 0046ad1d 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9852: 0047df21 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 9853: 0069c725 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9854: 00624435 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9853: 0069c6d5 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9854: 006243e5 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9855: 009f8ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 9856: 0059ff8d 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9856: 0059ff3d 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9857: 003c4841 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9858: 009e6248 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9859: 009aee18 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9860: 006a9ea1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9860: 006a9e51 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9861: 009a4ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9862: 009f831a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9863: 00911c10 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9864: 009f844c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9865: 00904960 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsqrt_df │ │ │ │ 9866: 009a3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9867: 009ab06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9868: 0034b009 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 9869: 003c1369 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9870: 008e7568 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9871: 00625419 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9871: 006253c9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9872: 003fc805 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9873: 009b2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9874: 009a68c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 9875: 004983e1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 9876: 009f5f1f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9877: 0057c811 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9878: 0062c899 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9877: 0057c7c1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9878: 0062c849 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9879: 009f6ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9880: 009f8220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9881: 009f7e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 9882: 0047acf1 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9883: 00583c9d 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9883: 00583c4d 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9884: 002aa93d 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9885: 009f676c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 9886: 0069184d 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 9887: 0067d5a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 9886: 006917fd 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 9887: 0067d559 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 9888: 009f89c8 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 9889: 008b1da0 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 9890: 006a4901 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 9890: 006a48b1 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 9891: 002508d9 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 9892: 0099b694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 9893: 00675095 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 9893: 00675045 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 9894: 008e73dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 9895: 0067eeed 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 9895: 0067ee9d 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 9896: 009f5f60 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 9897: 0048ff61 1244 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 9898: 006a2631 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 9899: 005654cd 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 9898: 006a25e1 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 9899: 0056547d 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 9900: 008e0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 9901: 009f660a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 9902: 009a9714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 9903: 009f8230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 9904: 00533081 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 9905: 0061cdbd 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 9904: 00533031 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 9905: 0061cd6d 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 9906: 004b189d 214 FUNC GLOBAL DEFAULT 12 helper_float_madd_ps │ │ │ │ 9907: 00249229 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 9908: 00659b65 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 9908: 00659b15 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 9909: 0099b744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 9910: 00495805 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 9911: 006a93f9 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 9911: 006a93a9 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 9912: 0026c175 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 9913: 008fb7f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ueq │ │ │ │ 9914: 003c9749 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_be │ │ │ │ 9915: 009a7b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 9916: 00655231 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 9916: 006551e1 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 9917: 009f720e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 9918: 0054d735 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 9918: 0054d6e5 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 9919: 009b0d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 9920: 009a72f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 9921: 009acbe0 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 9922: 009f8510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 9923: 0099fd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 9924: 0026b2f5 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 9925: 003478e9 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 9926: 008b2854 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 9927: 0054dfed 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 9927: 0054df9d 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 9928: 009f6ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 9929: 004cec31 100 FUNC GLOBAL DEFAULT 12 helper_msa_nor_v │ │ │ │ 9930: 00454cbd 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 9931: 008fe7ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmovmskb │ │ │ │ 9932: 009f6bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 9933: 009f677e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 9934: 0041ed11 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 9935: 0066d629 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 9935: 0066d5d9 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 9936: 009f7746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 9937: 00341469 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 9938: 009f72ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 9939: 005a9421 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 9939: 005a93d1 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ 9940: 003058dd 88 FUNC GLOBAL DEFAULT 12 pic_stat_update_irq │ │ │ │ - 9941: 00680af5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 9941: 00680aa5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 9942: 0099ca80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 9943: 009f82c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 9944: 009a83e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 9945: 0063ca71 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 9945: 0063ca21 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 9946: 0099f034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 9947: 009f7b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 9948: 0046cda5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 9949: 00624ffd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 9950: 0053806d 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ - 9951: 0057da31 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 9949: 00624fad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 9950: 0053801d 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 9951: 0057d9e1 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 9952: 009f7c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 9953: 0061e4f9 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 9953: 0061e4a9 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 9954: 009f776e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 9955: 004bfd6d 124 FUNC GLOBAL DEFAULT 12 helper_msa_bmnz_v │ │ │ │ 9956: 003ffa89 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 9957: 009f6f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 9958: 009a45f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 9959: 00668629 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 9959: 006685d9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 9960: 009f7be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 9961: 009b1a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 9962: 009f7b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 9963: 00396c89 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 9964: 006147a5 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 9964: 00614755 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 9965: 0048a431 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 9966: 004837d1 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 9967: 009f6b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ - 9968: 0064eca5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 9968: 0064ec55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 9969: 009abdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 9970: 009f5fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 9971: 00351a29 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 9972: 00606e29 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 9972: 00606dd9 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 9973: 0033b1c1 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 9974: 0065e7e1 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 9974: 0065e791 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 9975: 008e7358 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 9976: 009f6810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 9977: 009f625a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 9978: 005a9ca5 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 9979: 00697865 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 9978: 005a9c55 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 9979: 00697815 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 9980: 009f6c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 9981: 00493ca1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 9982: 00486589 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 9983: 0046f3f1 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 9984: 006945c5 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 9985: 00644c19 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 9984: 00694575 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 9985: 00644bc9 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 9986: 009f7842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 9987: 005aa031 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ - 9988: 00509e41 44 FUNC GLOBAL DEFAULT 12 gen_align │ │ │ │ + 9987: 005a9fe1 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 9988: 00509df5 44 FUNC GLOBAL DEFAULT 12 gen_align │ │ │ │ 9989: 0049bfd9 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ 9990: 009f782e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 9991: 002b0ddd 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 9992: 00690a8d 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 9992: 00690a3d 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 9993: 009b042c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 9994: 009f6bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 9995: 00389aed 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 9996: 009f7492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 9997: 009a8bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 9998: 009a297c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 9999: 009a5f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_EVENT │ │ │ │ @@ -10005,233 +10005,233 @@ │ │ │ │ 10001: 002991e1 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10002: 009f79f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10003: 008e74e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10004: 009012b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_chs_d │ │ │ │ 10005: 0099fb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10006: 00431275 400 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10007: 002683b9 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10008: 0063b959 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10009: 006478f5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10010: 00568ad1 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10011: 0061d3d5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10008: 0063b909 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10009: 006478a5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10010: 00568a81 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10011: 0061d385 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10012: 009a7d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10013: 0054a97d 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10013: 0054a92d 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10014: 00342ad5 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10015: 009b2a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10016: 00649049 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10016: 00648ff9 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10017: 009a23cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10018: 009f8afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10019: 0058b045 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10019: 0058aff5 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10020: 00320725 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10021: 009f80d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10022: 0067fbfd 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10022: 0067fbad 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10023: 009f6d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10024: 0033c1cd 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10025: 009f6cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10026: 0099bee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10027: 009f7d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10028: 004372c9 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10029: 00612919 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10029: 006128c9 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10030: 0049559d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10031: 003f132d 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10032: 009f74d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10033: 009a1ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10034: 008e7ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10035: 009f64d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10036: 003dd63d 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10037: 009a3fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10038: 009a5c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10039: 0099c680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 10040: 006489b1 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10040: 00648961 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10041: 0037dc49 296 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10042: 008ffd10 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_chs_s │ │ │ │ 10043: 009a2b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10044: 009f605a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10045: 009aaaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10046: 009a8888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10047: 009ac3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10048: 006830dd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10048: 0068308d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10049: 009a7848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10050: 0099b498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10051: 009f5d8c 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10052: 00582921 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10052: 005828d1 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10053: 009b0e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10054: 009a12cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10055: 009a4e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10056: 004c7965 126 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_u_d │ │ │ │ 10057: 008e1050 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10058: 008e1070 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10059: 004c7725 386 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_u_h │ │ │ │ 10060: 008e10e0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10061: 009f68a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10062: 009f63c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10063: 0043ea81 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10064: 005cfae9 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10065: 0061a5a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10066: 00640845 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10064: 005cfa99 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10065: 0061a559 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10066: 006407f5 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10067: 009f7ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10068: 0067fd15 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10068: 0067fcc5 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 10069: 009f7306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ - 10070: 005843f9 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10070: 005843a9 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10071: 009f655e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10072: 003ee635 144 FUNC GLOBAL DEFAULT 12 physical_memory_range_includes_clean │ │ │ │ 10073: 009f857e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10074: 003ffc05 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10075: 009f74f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10076: 0065f4ed 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10076: 0065f49d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10077: 009f6878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10078: 009f65ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10079: 009f723a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10080: 004c78a9 186 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_u_w │ │ │ │ 10081: 009a174c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10082: 006862c5 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10083: 006557c1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10082: 00686275 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10083: 00655771 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10084: 009f725e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10085: 008fa148 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_status │ │ │ │ 10086: 009af434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10087: 0022ad05 36 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10088: 00638e35 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10088: 00638de5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 10089: 009a7648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REQUEST_CANCELLED_EVENT │ │ │ │ 10090: 00494369 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ 10091: 004b4bbd 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ngle │ │ │ │ - 10092: 005e0ca9 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10092: 005e0c59 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 10093: 004684e5 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10094: 00268f3d 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10095: 003420f9 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10096: 009f7378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10097: 005a0dc9 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10097: 005a0d79 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10098: 002669f5 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10099: 0099ad18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10100: 00494d95 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 10101: 006ba319 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 10101: 006ba2c9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 10102: 009f79cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10103: 009f5f25 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10104: 002678cd 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10105: 005a4edd 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10105: 005a4e8d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10106: 009f77d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10107: 008b1ba8 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10108: 00481ff5 100 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_irqfd_notifier_gsi │ │ │ │ 10109: 009f7246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10110: 009f6188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10111: 009a4c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10112: 00587db9 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10112: 00587d69 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10113: 009f6fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10114: 009f6224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10115: 009a57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10116: 0099c36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10117: 0061c36d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10117: 0061c31d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10118: 009a0c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10119: 009ae4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 10120: 006b6d35 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10120: 006b6ce5 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10121: 009a79d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 10122: 009f8000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10123: 009f6cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10124: 009d4968 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10125: 009f5fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10126: 009d4944 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10127: 008e72d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10128: 0066c7cd 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10128: 0066c77d 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10129: 009f6a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 10130: 008edc04 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 10131: 0046f671 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10132: 009f84b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10133: 00680bd1 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10133: 00680b81 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10134: 0090511c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fill_df │ │ │ │ 10135: 009f6378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10136: 0099afe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10137: 008b9870 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10138: 00645d7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10138: 00645d2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10139: 004b02f5 184 FUNC GLOBAL DEFAULT 12 helper_float_add_d │ │ │ │ 10140: 00349015 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10141: 009ae0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10142: 0043f549 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10143: 009f6ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10144: 0047e459 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 10145: 0069ec6d 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10145: 0069ec1d 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 10146: 0047d689 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10147: 005c8429 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10147: 005c83d9 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 10148: 0046a24d 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10149: 006be64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10149: 006be5fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10150: 00313a51 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10151: 00494cbd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10152: 009f713c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10153: 0062da79 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10153: 0062da29 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10154: 00274f31 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10155: 00688615 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10155: 006885c5 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10156: 0099e01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 10157: 00287435 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 10158: 003e1efd 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10159: 00483b29 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10160: 009f7530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 10161: 004b03ad 180 FUNC GLOBAL DEFAULT 12 helper_float_add_s │ │ │ │ - 10162: 0068cb21 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10162: 0068cad1 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 10163: 004624a1 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10164: 009f7ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 10165: 003e1f45 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10166: 009b2328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10167: 00646499 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10168: 007fa6d8 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10167: 00646449 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10168: 007fa688 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10169: 009b1f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10170: 0057bd71 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10170: 0057bd21 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10171: 009f7fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10172: 0057c235 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10172: 0057c1e5 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10173: 003a7ec1 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 10174: 008ee33c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 10175: 009afad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10176: 009f7abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10177: 0053e8f5 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10177: 0053e8a5 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10178: 009f7a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10179: 009f5f3e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10180: 009f60ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10181: 004b2719 250 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_eq │ │ │ │ 10182: 009f767c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ 10183: 004a0631 10 FUNC GLOBAL DEFAULT 12 helper_mfc0_watchhi │ │ │ │ - 10184: 0061a1ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10184: 0061a15d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10185: 009f6b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_READ_DSTATE │ │ │ │ 10186: 009f8aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10187: 0048834d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10188: 009a8c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10189: 00644ba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10190: 0062e57d 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10191: 0080ae00 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10189: 00644b51 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10190: 0062e52d 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10191: 0080adb0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10192: 009f7dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10193: 0099c5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10194: 0061af45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10194: 0061aef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10195: 009f619a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ 10196: 004df07d 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftint_u_df │ │ │ │ - 10197: 0066fe75 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10197: 0066fe25 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 10198: 00468b81 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10199: 0089e228 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 10200: 00495019 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10201: 009a4b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10202: 006467a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10202: 00646755 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10203: 002c4f79 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10204: 0058f419 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ - 10205: 0053bd8d 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10206: 00698211 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10204: 0058f3c9 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10205: 0053bd3d 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10206: 006981c1 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10207: 009adfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10208: 009a4138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 10209: 0047de59 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10210: 009a5ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10211: 009f6b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_WRITE_DSTATE │ │ │ │ 10212: 009a0eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10213: 00669db9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10213: 00669d69 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ 10214: 008b297c 12 OBJECT GLOBAL DEFAULT 21 Accelerator_lookup │ │ │ │ - 10215: 006648b9 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10216: 0067d441 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10217: 00694f59 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10215: 00664869 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10216: 0067d3f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10217: 00694f09 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10218: 009a8c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10219: 009a0b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10220: 0063acf5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10221: 006484a1 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10222: 005a9621 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10220: 0063aca5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10221: 00648451 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10222: 005a95d1 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10223: 009f6d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10224: 00509b25 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_addi │ │ │ │ - 10225: 00687889 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10226: 00620c4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10224: 00509ad9 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_addi │ │ │ │ + 10225: 00687839 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10226: 00620bfd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10227: 009a81a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10228: 008e6800 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10229: 0099c7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10230: 009f7fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10231: 004df429 468 FUNC GLOBAL DEFAULT 12 helper_msa_ffint_u_df │ │ │ │ 10232: 008fba08 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ule │ │ │ │ 10233: 009f730e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ @@ -10240,206 +10240,206 @@ │ │ │ │ 10236: 0047bce1 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 10237: 0099ae98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10238: 0037b009 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10239: 009a2fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 10240: 0046cd49 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10241: 008b1ae0 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10242: 009b020c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10243: 00633cad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10244: 0062eeed 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10243: 00633c5d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10244: 0062ee9d 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10245: 009accfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10246: 009f7266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10247: 009f854c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10248: 003772d9 392 FUNC GLOBAL DEFAULT 12 pit_get_next_transition_time │ │ │ │ 10249: 0037f021 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10250: 009f8440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10251: 008fb900 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ult │ │ │ │ - 10252: 006ba421 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 10252: 006ba3d1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 10253: 004838ed 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10254: 009a4a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10255: 0099b664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10256: 00692335 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10257: 006030b9 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10256: 006922e5 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10257: 00603069 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10258: 0029adc1 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10259: 009f621a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10260: 0058adcd 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10260: 0058ad7d 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10261: 009f7148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10262: 0068e28d 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10262: 0068e23d 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 10263: 00463205 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10264: 007de318 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10264: 007de2c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10265: 009aa7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10266: 009a3b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10267: 00269441 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10268: 009f7dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10269: 00622299 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10269: 00622249 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10270: 009aaf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 10271: 009062a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcule_df │ │ │ │ 10272: 003bb919 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10273: 00340ba1 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10274: 004b2da5 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ole │ │ │ │ 10275: 00412455 372 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10276: 009a179c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10277: 009ac740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 10278: 009f776a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 10279: 005a29f1 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10279: 005a29a1 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10280: 003c9309 194 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10281: 0034fae5 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10282: 0026aca9 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10283: 009adbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10284: 009f7f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 10285: 004b3fed 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_eq │ │ │ │ - 10286: 00562f81 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10286: 00562f31 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10287: 009f7ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ 10288: 00901f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mina_d │ │ │ │ - 10289: 00648d51 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10289: 00648d01 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10290: 004b2a91 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_olt │ │ │ │ 10291: 00351bb9 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10292: 009a21cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10293: 00677665 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10293: 00677615 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 10294: 0046ed55 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10295: 0062f7d9 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10295: 0062f789 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10296: 009a43a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10297: 00495271 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10298: 005ac2d1 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10298: 005ac281 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 10299: 004753e9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10300: 0033fc5d 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 10301: 00491ee5 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10302: 009f67c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10303: 00483b61 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 10304: 00539e55 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10305: 0068ed3d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10304: 00539e05 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10305: 0068eced 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ 10306: 009009f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mina_s │ │ │ │ - 10307: 005dfbd1 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10307: 005dfb81 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10308: 004a5c61 332 FUNC GLOBAL DEFAULT 12 bl_gen_write_ulong │ │ │ │ 10309: 0099fb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10310: 0061b91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10310: 0061b8cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10311: 00256b35 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10312: 008b1e54 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10313: 009f645a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10314: 00259329 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10315: 009adcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10316: 009f7d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10317: 0061e09d 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10317: 0061e04d 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10318: 009f7132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10319: 0058f1c9 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10319: 0058f179 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10320: 004d9fdd 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsle_df │ │ │ │ 10321: 009f7ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10322: 009f7a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 10323: 0064529d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10324: 00618371 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10323: 0064524d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10324: 00618321 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10325: 009f62ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10326: 009f6da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10327: 009a78c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10328: 009f660c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10329: 009f8540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ 10330: 009f7eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10331: 009a6354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10332: 009a2b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10333: 0067e4ed 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10334: 005a56d1 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10333: 0067e49d 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10334: 005a5681 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10335: 0031a671 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10336: 009ad390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10337: 009f72ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10338: 0099b048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 10339: 0046be41 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 10340: 0049571d 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ 10341: 008f52e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_precr_qb_ph │ │ │ │ - 10342: 0057f7a9 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10342: 0057f759 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10343: 009f6c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10344: 006a6fed 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10344: 006a6f9d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10345: 009f5f29 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10346: 0026c6b9 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10347: 009f5f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_START_DSTATE │ │ │ │ 10348: 004a0fa9 164 FUNC GLOBAL DEFAULT 12 helper_mttc0_tccontext │ │ │ │ 10349: 009f6700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10350: 0065ebd5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10350: 0065eb85 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10351: 0099ff00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10352: 009f7ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10353: 009f5ed4 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ - 10354: 00514519 40 FUNC GLOBAL DEFAULT 12 helper_msachiu │ │ │ │ + 10354: 005144cd 40 FUNC GLOBAL DEFAULT 12 helper_msachiu │ │ │ │ 10355: 009f6b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 10356: 00492ae1 108 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10357: 009a5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 10358: 0063d095 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10358: 0063d045 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10359: 008b2a8c 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 10360: 003f6569 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10361: 009f70ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10362: 005d61b5 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10362: 005d6165 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10363: 009f71bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10364: 009ac8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10365: 009f783a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10366: 008b2b38 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10367: 00684365 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10367: 00684315 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10368: 009f822e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10369: 002b1231 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10370: 0099de8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10371: 00905f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsle_df │ │ │ │ 10372: 009a5e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10373: 0062549d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10374: 0063bfc9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10373: 0062544d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10374: 0063bf79 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10375: 009a7978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10376: 009f68c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10377: 0099abe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10378: 004c2f59 88 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_u_d │ │ │ │ 10379: 009f78b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10380: 009f7bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10381: 009a58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10382: 009f7942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10383: 009b1008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10384: 00618acd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10384: 00618a7d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10385: 003c67c9 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10386: 004c2e41 188 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_u_h │ │ │ │ 10387: 004ce711 182 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_b │ │ │ │ 10388: 0026284d 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10389: 009f7f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10390: 004339f5 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 10391: 00493f31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10392: 004a0625 12 FUNC GLOBAL DEFAULT 12 helper_mfc0_watchlo │ │ │ │ 10393: 004ce875 42 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_d │ │ │ │ 10394: 009b06ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 10395: 005a5601 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10395: 005a55b1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10396: 009ab0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10397: 009a3958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10398: 004ce7c9 112 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_h │ │ │ │ 10399: 00904648 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexupr_df │ │ │ │ 10400: 009f696e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 10401: 003f71b5 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10402: 00429121 60 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10403: 009a7fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10404: 009f74c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10405: 004839e9 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10406: 0099b714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10407: 006194f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10408: 006285a9 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10407: 006194a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10408: 00628559 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10409: 009f67a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10410: 0068f615 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10411: 0061c589 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10410: 0068f5c5 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10411: 0061c539 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10412: 004c2efd 92 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_u_w │ │ │ │ 10413: 0028db3d 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 10414: 00697b1d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10414: 00697acd 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 10415: 004632b1 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10416: 009a4b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10417: 004170ed 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 10418: 003dd845 116 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events │ │ │ │ 10419: 00463561 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10420: 00302c0d 104 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 10421: 009f609c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 10422: 00302c75 134 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 10423: 00676609 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10423: 006765b9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10424: 009a08dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10425: 00302cfd 166 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 10426: 004ce839 58 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_w │ │ │ │ 10427: 0047fb01 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10428: 0026ce65 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10429: 009f7bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10430: 0067d261 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10430: 0067d211 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10431: 003dd605 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10432: 0063a7bd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10432: 0063a76d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10433: 00427251 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10434: 005a0c75 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10434: 005a0c25 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10435: 004d2bdd 384 FUNC GLOBAL DEFAULT 12 helper_msa_bnegi_df │ │ │ │ 10436: 008b2944 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10437: 009b21b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10438: 009f7d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10439: 009f8798 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10440: 009ab0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10441: 004b41e9 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ueq │ │ │ │ @@ -10453,82 +10453,82 @@ │ │ │ │ 10449: 00462e95 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10450: 008ef1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 10451: 0026ae6d 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10452: 00433135 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10453: 009f66c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10454: 003dedf1 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10455: 009f649a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10456: 0066df61 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10457: 005a0975 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10456: 0066df11 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10457: 005a0925 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10458: 0099c7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10459: 009abea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10460: 007fb024 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10460: 007fafd4 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10461: 009a208c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10462: 009aac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10463: 0025bd81 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10464: 009f87e8 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10465: 0068e299 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ - 10466: 0054ac0d 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ - 10467: 00646679 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 10465: 0068e249 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10466: 0054abbd 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ + 10467: 00646629 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 10468: 009f7ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10469: 0062b089 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10469: 0062b039 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 10470: 00453dad 332 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 10471: 00256c59 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10472: 009abd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10473: 009f6974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10474: 0099cbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ - 10475: 00650fc1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 10475: 00650f71 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 10476: 009af224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10477: 00686f45 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 10478: 00654ad9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10477: 00686ef5 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10478: 00654a89 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10479: 009a6a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ 10480: 008fe0b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpeqb │ │ │ │ - 10481: 00607839 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10482: 00563205 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10481: 006077e9 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10482: 005631b5 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 10483: 009f741c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_ID_DSTATE │ │ │ │ 10484: 008fdfac 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpeqh │ │ │ │ 10485: 00444725 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10486: 009f64c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10487: 004125f9 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_modes │ │ │ │ 10488: 009d4978 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10489: 003d31a9 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10490: 009f6240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10491: 0029eafd 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10492: 009a24ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 10493: 006292bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10493: 0062926d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10494: 009d417c 4 OBJECT GLOBAL DEFAULT 25 isa_pic │ │ │ │ 10495: 00909a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_b │ │ │ │ 10496: 009aa87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10497: 009098c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_d │ │ │ │ 10498: 009f5f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_END_DSTATE │ │ │ │ 10499: 009a62a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10500: 003c9a91 206 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10501: 00298fe5 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 10502: 005db875 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10502: 005db825 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10503: 008fe240 132 OBJECT GLOBAL DEFAULT 24 helper_info_psllh │ │ │ │ 10504: 009099d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_h │ │ │ │ 10505: 004508c1 28 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10506: 002edc35 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10507: 008fdea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpeqw │ │ │ │ 10508: 008e080c 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10509: 006adac9 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10509: 006ada79 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10510: 009a9ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10511: 009f6a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10512: 009f631c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ 10513: 004b3a19 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_le │ │ │ │ - 10514: 00509c19 10 FUNC GLOBAL DEFAULT 12 decode_64bit_enabled │ │ │ │ - 10515: 0062f039 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10514: 00509bcd 10 FUNC GLOBAL DEFAULT 12 decode_64bit_enabled │ │ │ │ + 10515: 0062efe9 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10516: 009b1e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10517: 009f61c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10518: 004854c9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10519: 009ada30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10520: 0061737d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10520: 0061732d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10521: 009f6112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10522: 008b31ec 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10523: 0066339d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10523: 0066334d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10524: 008fe1bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_psllw │ │ │ │ 10525: 009f61aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10526: 009b0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 10527: 0090994c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_w │ │ │ │ 10528: 0044f845 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10529: 009f61f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10530: 009ab734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ @@ -10536,58 +10536,58 @@ │ │ │ │ 10532: 004b3705 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_lt │ │ │ │ 10533: 009f68e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10534: 009f7b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10535: 004841f5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10536: 00485d59 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10537: 009ad680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10538: 00429c85 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10539: 0060edd1 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10539: 0060ed81 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10540: 009a6964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 10541: 0063d421 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10541: 0063d3d1 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10542: 009f8426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10543: 003a4e09 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 10544: 0065d8f5 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10544: 0065d8a5 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10545: 008e485c 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10546: 004de0f9 584 FUNC GLOBAL DEFAULT 12 helper_msa_frcp_df │ │ │ │ 10547: 004d9bb5 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcaf_df │ │ │ │ 10548: 009a6c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10549: 00405b8d 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10550: 00483a95 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10551: 009ae500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 10552: 003c1159 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 10553: 00537c9d 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 10553: 00537c4d 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 10554: 009f66be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ 10555: 009068d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sldi_df │ │ │ │ - 10556: 00654fed 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10556: 00654f9d 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10557: 008fc5e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_le │ │ │ │ 10558: 009ac16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 10559: 002be4d1 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10560: 0054fe89 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10561: 00682115 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10560: 0054fe39 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10561: 006820c5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10562: 009f7602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10563: 009f7764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 10564: 008e8c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10565: 009ab844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10566: 0099ac28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10567: 006227e5 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10567: 00622795 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10568: 009a9094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 10569: 003a0cd5 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 10570: 009a6424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10571: 0099ae58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10572: 009f8266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 10573: 003aad0d 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 10574: 008fd1c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddusb │ │ │ │ 10575: 0099a478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 10576: 006003dd 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10577: 00695929 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10576: 0060038d 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10577: 006958d9 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10578: 0049c091 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10579: 00636cb9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10580: 00649d41 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10581: 0065cd3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10582: 0058f37d 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10579: 00636c69 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10580: 00649cf1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10581: 0065cced 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10582: 0058f32d 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10583: 00307235 108 FUNC GLOBAL DEFAULT 12 apm_init │ │ │ │ 10584: 008fc4dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_lt │ │ │ │ 10585: 008fcfb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddush │ │ │ │ 10586: 0099c1f8 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10587: 003ca5f5 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10588: 008e845c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10589: 00377f39 14 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_vp_compare │ │ │ │ @@ -10596,405 +10596,405 @@ │ │ │ │ 10592: 008f4370 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_r_w │ │ │ │ 10593: 009f755a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10594: 004da23d 500 FUNC GLOBAL DEFAULT 12 helper_msa_fadd_df │ │ │ │ 10595: 00904858 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_frcp_df │ │ │ │ 10596: 009adc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10597: 009f810c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10598: 009a307c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10599: 005ba759 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10599: 005ba709 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10600: 009089d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_b │ │ │ │ 10601: 0099e41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10602: 002f23a1 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10603: 00908848 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_d │ │ │ │ 10604: 0099c990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10605: 00416889 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10606: 004ac29d 48 FUNC GLOBAL DEFAULT 12 helper_mthlip │ │ │ │ 10607: 009f8184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ 10608: 00908950 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_h │ │ │ │ - 10609: 0066a901 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10609: 0066a8b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10610: 009f7868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10611: 00909e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_b │ │ │ │ 10612: 004b5471 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_le │ │ │ │ 10613: 009f740e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_DSTATE │ │ │ │ 10614: 00909ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_d │ │ │ │ - 10615: 00607df1 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10616: 005544b5 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10617: 0057a3c5 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10615: 00607da1 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10616: 00554465 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10617: 0057a375 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10618: 009a9594 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10619: 009f7efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10620: 003e0f79 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10621: 0080ae14 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10621: 0080adc4 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 10622: 008edc88 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 10623: 004973d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10624: 00909df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_h │ │ │ │ 10625: 009a8408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10626: 009ac074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10627: 009a101c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10628: 002c36f1 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10629: 004518bd 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10630: 0065fdc9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10630: 0065fd79 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ 10631: 009f6e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_FLUSH_QUEUE_DSTATE │ │ │ │ - 10632: 0067ecc5 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10632: 0067ec75 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10633: 0026d6ad 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10634: 0063d10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10635: 0061c2f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10634: 0063d0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10635: 0061c2a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ 10636: 004af85d 188 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt_d │ │ │ │ 10637: 009088cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_w │ │ │ │ - 10638: 005853b9 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10638: 00585369 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10639: 009b23d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10640: 004b5115 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_lt │ │ │ │ 10641: 0033d539 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10642: 006abc31 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10642: 006abbe1 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10643: 009f78dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10644: 0061d2f9 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10644: 0061d2a9 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10645: 008b0114 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10646: 00909d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_w │ │ │ │ 10647: 0099ac68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10648: 0068d54d 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10648: 0068d4fd 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10649: 009ae6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 10650: 00690f25 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10650: 00690ed5 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10651: 009a9f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10652: 009a7d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10653: 009f78c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10654: 0062d669 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10654: 0062d619 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10655: 009a7588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10656: 009f7938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10657: 009173a0 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10658: 009a4748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 10659: 0047dc11 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ 10660: 004af919 184 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt_s │ │ │ │ - 10661: 0053c88d 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10661: 0053c83d 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10662: 0043f881 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 10663: 008fab14 132 OBJECT GLOBAL DEFAULT 24 helper_info_eret │ │ │ │ 10664: 003ea47d 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10665: 00584a95 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10665: 00584a45 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10666: 008ee3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 10667: 002880b1 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10668: 009f6c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10669: 00297e1d 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10670: 003fb7a5 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10671: 0063b2a5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10672: 0061aa95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10671: 0063b255 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10672: 0061aa45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10673: 009a4508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 10674: 0047dbe1 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 10675: 00682d81 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10675: 00682d31 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10676: 009a272c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10677: 00600101 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10677: 006000b1 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10678: 00435f19 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10679: 003ee5c1 40 FUNC GLOBAL DEFAULT 12 physical_memory_dirty_bits_cleared │ │ │ │ 10680: 009f73a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10681: 0041852d 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10682: 009b0de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10683: 00612a49 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10683: 006129f9 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10684: 003ba34d 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10685: 009f7cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10686: 00905ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexp2_df │ │ │ │ 10687: 009ae0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10688: 009f6328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10689: 0028dc4d 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 10690: 006baef5 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 10691: 0052e8f5 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 10692: 00694ef1 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 10693: 0053e201 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10690: 006baea5 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10691: 0052e8a5 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 10692: 00694ea1 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10693: 0053e1b1 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10694: 002654d9 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10695: 009f5f4e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10696: 0062c12d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10696: 0062c0dd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10697: 002fa9b1 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 10698: 00463a59 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10699: 009ac4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10700: 004aab65 22 FUNC GLOBAL DEFAULT 12 helper_shrl_ph │ │ │ │ 10701: 00298c55 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10702: 008b1708 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10703: 003c105d 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10704: 006807bd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10704: 0068076d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10705: 00911d3c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 10706: 0053f0f5 1920 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10706: 0053f0a5 1920 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10707: 009f6b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 10708: 00499d85 52 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10709: 009f83ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10710: 0063ea15 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10710: 0063e9c5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10711: 009a66cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ 10712: 009f7770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 10713: 0059ada1 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10713: 0059ad51 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10714: 009f6f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10715: 009a6cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10716: 00646aed 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10716: 00646a9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10717: 009f7dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10718: 006578d1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10719: 005548e5 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10718: 00657881 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10719: 00554895 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10720: 009f8202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 10721: 003e9b0d 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10722: 009a20fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10723: 009f7f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10724: 00320c51 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10725: 008e6fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10726: 0025ef31 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10727: 003b9fcd 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10728: 009a4c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10729: 009f626a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10730: 005af155 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10731: 0053cfe9 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10732: 00694325 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10730: 005af105 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10731: 0053cf99 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10732: 006942d5 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10733: 002c0905 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10734: 009f643a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10735: 003ffd39 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 10736: 009ae720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10737: 009f8128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10738: 009af6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10739: 009a304c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10740: 0069e125 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10740: 0069e0d5 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10741: 009af944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10742: 00647d5d 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10742: 00647d0d 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10743: 009f6d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10744: 0099d788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ 10745: 004aa7f5 56 FUNC GLOBAL DEFAULT 12 helper_shrl_qb │ │ │ │ - 10746: 0057ccd5 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10746: 0057cc85 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ 10747: 002b6801 76 FUNC GLOBAL DEFAULT 12 isa_parallel_set_enabled │ │ │ │ - 10748: 00697791 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10748: 00697741 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 10749: 00483715 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10750: 003e2e9d 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 10751: 0099a548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10752: 00425a89 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10753: 00567ca1 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10753: 00567c51 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10754: 0031a885 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10755: 009f61d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10756: 009f6646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10757: 009ad6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 10758: 0053dc99 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10758: 0053dc49 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10759: 009f63ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10760: 002c8eb1 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10761: 0099cf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10762: 0033d359 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10763: 009f73d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10764: 005671c5 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10764: 00567175 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10765: 009a0000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10766: 0068e48d 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10767: 0063aa61 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10766: 0068e43d 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10767: 0063aa11 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 10768: 00497191 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 10769: 006be6c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10769: 006be675 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10770: 009f6f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10771: 004182ed 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 10772: 003c107d 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10773: 009b1a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10774: 009f6ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10775: 004b48a1 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ule │ │ │ │ 10776: 004184c1 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10777: 009ab17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10778: 009f707c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10779: 009f78de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10780: 009f5f47 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10781: 009035c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_yield │ │ │ │ 10782: 00902860 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_ps │ │ │ │ - 10783: 00670801 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10783: 006707b1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10784: 002bf87d 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10785: 006321b5 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10785: 00632165 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 10786: 004961f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10787: 009f63fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10788: 00541995 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10788: 00541945 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10789: 0035a559 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10790: 009f71ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10791: 0099acc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10792: 003dcf25 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10793: 009f7102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10794: 00647141 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10795: 0053cd19 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10794: 006470f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10795: 0053ccc9 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10796: 009adc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10797: 009abfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10798: 00295775 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ 10799: 004b4545 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ult │ │ │ │ - 10800: 005688a9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10801: 00680881 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10800: 00568859 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10801: 00680831 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10802: 009a5058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 10803: 00494411 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10804: 009f7936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10805: 009f8038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 10806: 009ad590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10807: 009f7b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10808: 009f627a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 10809: 006bc4b5 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10809: 006bc465 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10810: 009f6226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10811: 00633e7d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10811: 00633e2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10812: 009f82a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10813: 009ae760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10814: 006a79dd 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10814: 006a798d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10815: 00295fad 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10816: 006a7821 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10816: 006a77d1 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ 10817: 004a12ed 24 FUNC GLOBAL DEFAULT 12 helper_mtc0_segctl0 │ │ │ │ - 10818: 0061dc61 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10818: 0061dc11 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ 10819: 004a1305 24 FUNC GLOBAL DEFAULT 12 helper_mtc0_segctl1 │ │ │ │ - 10820: 00646d09 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10820: 00646cb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10821: 004a131d 24 FUNC GLOBAL DEFAULT 12 helper_mtc0_segctl2 │ │ │ │ 10822: 008e6f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10823: 0099b684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10824: 002be6b1 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10825: 009f6fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10826: 009f6ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 10827: 006ba2cd 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 10827: 006ba27d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 10828: 009f6500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 10829: 0046ada1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10830: 0062f115 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10830: 0062f0c5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10831: 009f7dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10832: 009aad8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10833: 009a8cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10834: 0080add8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10835: 006aa3f5 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10834: 0080ad88 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10835: 006aa3a5 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10836: 009f604e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10837: 009b1e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 10838: 00273ddd 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10839: 009f6a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10840: 0099f5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10841: 00582afd 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10841: 00582aad 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10842: 009adf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10843: 0099a648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10844: 00648a35 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10844: 006489e5 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10845: 0031101d 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10846: 009a252c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10847: 0063f515 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10847: 0063f4c5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 10848: 003ea171 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10849: 009f7db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10850: 006a975d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10850: 006a970d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10851: 009f7574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10852: 006634c5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10852: 00663475 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10853: 009f73f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10854: 00567921 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10854: 005678d1 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10855: 009f6626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10856: 00562335 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10857: 00676d25 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10856: 005622e5 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10857: 00676cd5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10858: 004b3099 222 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_sf │ │ │ │ 10859: 009f732e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 10860: 009f6b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10861: 0033c4f5 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10862: 009a159c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10863: 008afa70 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 10864: 003ea94d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10865: 009f7b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10866: 008af62c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10867: 00341139 708 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10868: 009af0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10869: 0067fde1 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10869: 0067fd91 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10870: 009f69b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10871: 0055dfa5 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10871: 0055df55 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10872: 009f7c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10873: 009a51f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10874: 009047d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_frint_df │ │ │ │ 10875: 009a6374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10876: 009b1ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10877: 0029f399 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10878: 00587615 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10878: 005875c5 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 10879: 00454781 384 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 10880: 0022bf45 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10881: 0063c8e5 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10881: 0063c895 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10882: 009f5e38 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10883: 009a37c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ 10884: 009f7414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 10885: 0062e995 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10885: 0062e945 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10886: 004a1d05 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_framemask │ │ │ │ 10887: 009ac400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10888: 009b2058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ - 10889: 0066fd35 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10890: 00614475 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 10891: 00530d65 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 10892: 006c1c05 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10889: 0066fce5 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10890: 00614425 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10891: 00530d15 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 10892: 006c1bb5 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10893: 0099b2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10894: 009f67aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10895: 003dd595 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ 10896: 009077c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsli_df │ │ │ │ - 10897: 0063f109 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10897: 0063f0b9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10898: 009f5ec4 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10899: 006b31e9 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10899: 006b3199 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 10900: 009f6824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10901: 009f61e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10902: 002ca1c1 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 10903: 008fc2cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_sf │ │ │ │ 10904: 004ab9f5 30 FUNC GLOBAL DEFAULT 12 helper_bitrev │ │ │ │ - 10905: 005a2051 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10905: 005a2001 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10906: 00372bfd 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10907: 009adfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10908: 0049ae11 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10909: 009f6eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10910: 009f841a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10911: 0099c31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10912: 006541c9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10912: 00654179 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10913: 009a7538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10914: 009a24bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10915: 009f69de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10916: 009f69ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10917: 006b25a9 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10917: 006b2559 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10918: 0042b841 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 10919: 00296825 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 10920: 004d550d 36 FUNC GLOBAL DEFAULT 12 helper_msa_sld_df │ │ │ │ 10921: 0043e791 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 10922: 009ac750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 10923: 003393f5 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 10924: 009f7814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 10925: 00859280 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 10926: 009a46a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 10927: 008e63ac 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 10928: 009a25cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 10929: 0066c131 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 10929: 0066c0e1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 10930: 0026d48d 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 10931: 002886b1 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 10932: 00564abd 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 10933: 005550f1 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 10932: 00564a6d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 10933: 005550a1 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 10934: 0099f294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 10935: 0068063d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 10935: 006805ed 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 10936: 00499a9d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 10937: 0043c271 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 10938: 0062e641 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 10938: 0062e5f1 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 10939: 0028e8ad 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 10940: 009ac670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 10941: 009f6fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 10942: 009f74c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 10943: 009b0994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 10944: 008ef230 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ 10945: 008f5054 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_s_ph │ │ │ │ - 10946: 005db901 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 10947: 0053cf95 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 10946: 005db8b1 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 10947: 0053cf45 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 10948: 009b26bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 10949: 00468fd5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 10950: 00583d59 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 10950: 00583d09 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 10951: 003f9b0d 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ 10952: 009f6d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_IGNORE_CMD_DSTATE │ │ │ │ - 10953: 005a0f3d 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 10954: 0054abfd 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 10953: 005a0eed 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 10954: 0054abad 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 10955: 009ad750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 10956: 0022ad39 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 10957: 0069c45d 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 10958: 006accd1 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 10957: 0069c40d 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 10958: 006acc81 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 10959: 008e6eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 10960: 009a4958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 10961: 004b4a01 218 FUNC GLOBAL DEFAULT 12 helper_cmp_s_sf │ │ │ │ 10962: 009f8b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 10963: 009f64d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 10964: 009aab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 10965: 00288031 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 10966: 004b2529 250 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_un │ │ │ │ 10967: 002fad29 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 10968: 005422ad 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 10968: 0054225d 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 10969: 008e0044 4 OBJECT GLOBAL DEFAULT 24 mips_opcodes │ │ │ │ 10970: 0099ecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 10971: 005cd7ad 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 10971: 005cd75d 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 10972: 009a0a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 10973: 009f7fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 10974: 009f6cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 10975: 009ab9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ 10976: 004a0249 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tccontext │ │ │ │ - 10977: 005761c9 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 10977: 00576179 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 10978: 0046b171 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 10979: 009f61e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 10980: 00617d25 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 10980: 00617cd5 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 10981: 009a8318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 10982: 002c0771 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 10983: 009a3c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_IOPORT_WRITE_EVENT │ │ │ │ 10984: 009aac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 10985: 008f4f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_s_qb │ │ │ │ 10986: 003a3dd5 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 10987: 0054fa81 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 10987: 0054fa31 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 10988: 009f6640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 10989: 00610669 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 10989: 00610619 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 10990: 00475719 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 10991: 009a5348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 10992: 009f7f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 10993: 009f718a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 10994: 0041d1d5 320 FUNC GLOBAL DEFAULT 12 postcopy_incoming_setup │ │ │ │ 10995: 0099f3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 10996: 003dfccd 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ @@ -11008,77 +11008,77 @@ │ │ │ │ 11004: 009f7ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11005: 009f73ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11006: 002606f1 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11007: 008e9350 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11008: 008af5dc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11009: 008fbf30 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_un │ │ │ │ 11010: 009f68ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11011: 005d8ba9 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11011: 005d8b59 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11012: 009d368c 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11013: 008af5b4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11014: 009f827e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11015: 009a73b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11016: 009a1e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 11017: 005ac9a5 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11017: 005ac955 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11018: 009f6eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11019: 009f7774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11020: 009ae370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11021: 0033c6a9 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11022: 009a8c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11023: 0067d8f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11023: 0067d8a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11024: 0099b3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11025: 008f72e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_taghi │ │ │ │ 11026: 009f60a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11027: 00902f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_cpunum │ │ │ │ 11028: 009f7d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11029: 005d90d1 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11029: 005d9081 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11030: 0099bf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11031: 003d8b51 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11032: 009f84ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11033: 0042a411 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11034: 00530d69 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11034: 00530d19 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11035: 0044e3b1 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11036: 009f745e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11037: 009f8310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11038: 009f7006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11039: 009aa49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 11040: 00640bbd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11041: 0062bfcd 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11040: 00640b6d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11041: 0062bf7d 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11042: 009f82f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11043: 0061afbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11043: 0061af6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11044: 009f7b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11045: 009a309c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11046: 0028f901 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11047: 0068cb91 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11047: 0068cb41 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11048: 009b26dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11049: 00903544 132 OBJECT GLOBAL DEFAULT 24 helper_info_fork │ │ │ │ 11050: 009a5228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11051: 009f5f5e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 11052: 00536f45 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 11053: 006be7b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ - 11054: 006472c1 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11052: 00536ef5 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 11053: 006be765 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11054: 00647271 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11055: 009f7a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11056: 009ae090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11057: 003b8fdd 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11058: 009f6ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11059: 004b3df1 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_un │ │ │ │ 11060: 009aa7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11061: 00662195 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11062: 006240f1 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11061: 00662145 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11062: 006240a1 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11063: 0027a039 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11064: 0099baa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11065: 0033c789 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11066: 00681cb5 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11066: 00681c65 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11067: 0026b7d1 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11068: 002a0509 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11069: 0099c418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 11070: 009f6404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11071: 0031a66d 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ 11072: 003dda5d 24 FUNC GLOBAL DEFAULT 12 mutex_is_bql │ │ │ │ - 11073: 0058e45d 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11073: 0058e40d 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11074: 004af321 232 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_l_d │ │ │ │ 11075: 0099d848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11076: 009f76a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11077: 0099bbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11078: 009a4f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11079: 009ad380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11080: 009f71e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ @@ -11089,96 +11089,96 @@ │ │ │ │ 11085: 009f74fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 11086: 009ac940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ 11087: 0028a43d 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11088: 0043d6a9 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 11089: 0046c2f9 376 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11090: 0099d17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11091: 009f72ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 11092: 00552c15 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11092: 00552bc5 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11093: 009f7b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 11094: 004af409 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_l_s │ │ │ │ 11095: 004544e9 352 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11096: 002fbf2d 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 11097: 0058fc25 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11097: 0058fbd5 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 11098: 00494b05 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11099: 009a186c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 11100: 00496721 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ - 11101: 006ba1a9 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ + 11101: 006ba159 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11102: 0099a718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11103: 009a6584 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11104: 0043d831 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11105: 00638475 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11106: 0061bcdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11105: 00638425 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11106: 0061bc8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11107: 009f7d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11108: 0064857d 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11108: 0064852d 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11109: 009f7506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ 11110: 008ff554 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msub_s │ │ │ │ - 11111: 006696c9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11111: 00669679 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11112: 004512d9 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11113: 0037fba5 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11114: 009ab01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11115: 0067f91d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11115: 0067f8cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11116: 009f6e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11117: 009a7808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11118: 003fc721 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11119: 009f8340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11120: 006367dd 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11120: 0063678d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11121: 009f6464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11122: 009f8174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11123: 008b1ef0 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11124: 009f80d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11125: 009a4b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ - 11126: 00693a8d 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11126: 00693a3d 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11127: 00483c91 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11128: 0099d7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 11129: 0066b581 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11129: 0066b531 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11130: 0022ad89 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11131: 006aff85 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11131: 006aff35 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11132: 009f6036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11133: 009f68c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11134: 009a5398 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11135: 0099a898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11136: 005a0ac5 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11137: 0068ed6d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11136: 005a0a75 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11137: 0068ed1d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11138: 009f84fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 11139: 0063cb79 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ - 11140: 0063e499 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11139: 0063cb29 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11140: 0063e449 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11141: 00268499 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11142: 0066afd5 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11142: 0066af85 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11143: 009a3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11144: 009f6ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11145: 009f76ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11146: 00551e35 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 11147: 0059a02d 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11146: 00551de5 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11147: 00599fdd 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11148: 009a6814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 11149: 009a2d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11150: 009add50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11151: 009f733a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 11152: 009aba34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 11153: 008594e8 64 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11154: 009a2aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11155: 009a4a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11156: 009f83b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11157: 0099ffb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11158: 00911c88 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11159: 00673ad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11159: 00673a85 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11160: 009a5c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11161: 009ab25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11162: 00451eb5 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11163: 0041caa1 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11164: 009f74b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11165: 006105fd 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11165: 006105ad 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11166: 003499f9 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 11167: 006ba599 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 11167: 006ba549 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 11168: 009f62d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11169: 0099d0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11170: 009a118c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11171: 009f7dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11172: 0099eb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11173: 006284d1 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11173: 00628481 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11174: 009a10ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11175: 00295b85 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11176: 009a4ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11177: 009f5f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11178: 00418e79 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11179: 004852b9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11180: 009b173c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ @@ -11186,192 +11186,192 @@ │ │ │ │ 11182: 002637a5 124 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11183: 009f6e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_SUSPENDED_DSTATE │ │ │ │ 11184: 009f7faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11185: 00400f81 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11186: 0025f3b9 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11187: 0044fc45 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11188: 00859258 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 11189: 006b490d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11189: 006b48bd 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11190: 009f7ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11191: 0099cac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11192: 0068e0fd 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11192: 0068e0ad 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 11193: 003f39b5 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11194: 003ca49d 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11195: 009f6950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11196: 009f7940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 11197: 0052e9fd 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 11197: 0052e9ad 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 11198: 009f78ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11199: 00299bc9 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11200: 002660c9 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11201: 005aa441 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11201: 005aa3f1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11202: 009b1078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11203: 009f6a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11204: 0043d919 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11205: 0063e6fd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11205: 0063e6ad 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11206: 009f5f09 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11207: 0099d490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11208: 00697c01 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11208: 00697bb1 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11209: 0099f4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11210: 009f6288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11211: 00621fc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11211: 00621f79 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11212: 009f82de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11213: 003bf4ed 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11214: 00483d09 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11215: 009f8ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11216: 008f71d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_taglo │ │ │ │ 11217: 009abe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11218: 0099e764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11219: 006abd99 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11219: 006abd49 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11220: 0040370d 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 11221: 004948a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 11222: 003f251d 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11223: 009f739e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11224: 00418dc5 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11225: 002edb19 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11226: 0054da49 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11226: 0054d9f9 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11227: 00381015 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11228: 00573b31 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11228: 00573ae1 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11229: 0099f774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11230: 009f71c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11231: 009a0f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11232: 009af524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11233: 008b1804 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11234: 009b009c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11235: 0037e181 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11236: 0056914d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11236: 005690fd 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11237: 009f60f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11238: 00620235 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11238: 006201e5 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11239: 0099ef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11240: 009a5c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11241: 0054db95 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11241: 0054db45 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11242: 009f654a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11243: 009ad7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 11244: 00496421 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11245: 009f609e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11246: 005d47c5 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11247: 006b7469 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11246: 005d4775 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11247: 006b7419 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11248: 009f845e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11249: 006291e9 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11249: 00629199 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11250: 0099abb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11251: 002c5ca9 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11252: 00295511 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11253: 0099cfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11254: 005abfcd 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11254: 005abf7d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11255: 009f6680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11256: 00567d49 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11256: 00567cf9 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11257: 009f6242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11258: 009f8412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11259: 009a7de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11260: 009a48d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11261: 009a83b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 11262: 0054a92d 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11262: 0054a8dd 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11263: 009f667e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11264: 009f8120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11265: 009a290c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11266: 004274d5 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 11267: 00489d41 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11268: 008e0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 11269: 00489d9d 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11270: 009f5fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11271: 002c0aad 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11272: 009f6964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11273: 00322671 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11274: 0064208d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 11275: 00647a09 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11274: 0064203d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11275: 006479b9 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11276: 009f7ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11277: 00412ba5 244 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11278: 009f6702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ - 11279: 007998b0 4 OBJECT GLOBAL DEFAULT 14 bfd_mips_num_builtin_opcodes │ │ │ │ + 11279: 00799860 4 OBJECT GLOBAL DEFAULT 14 bfd_mips_num_builtin_opcodes │ │ │ │ 11280: 0099ed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 11281: 009b1fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 11282: 0062cd25 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11282: 0062ccd5 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11283: 009a3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11284: 009f6dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11285: 00284671 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11286: 009f650c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 11287: 009f7768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 11288: 00617fed 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11289: 007f8e90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11288: 00617f9d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11289: 007f8e40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11290: 009f7c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11291: 009f85be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11292: 00562231 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11292: 005621e1 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 11293: 003f58cd 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11294: 0058fefd 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11294: 0058fead 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11295: 009f6458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11296: 005d3dd5 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11296: 005d3d85 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11297: 0099d958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 11298: 009a9134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 11299: 005644d9 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ - 11300: 006519bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 11301: 0058cd8d 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11299: 00564489 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ + 11300: 0065196d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11301: 0058cd3d 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11302: 009f6e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11303: 0061bb39 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11304: 00641a8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11303: 0061bae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11304: 00641a3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11305: 00262ad1 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11306: 006acec9 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11307: 0066a319 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11306: 006ace79 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11307: 0066a2c9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11308: 004185bd 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11309: 0061fa1d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11309: 0061f9cd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11310: 0025e12d 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11311: 002f23f9 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11312: 007f71d8 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11312: 007f7188 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11313: 003771e5 244 FUNC GLOBAL DEFAULT 12 pit_get_out │ │ │ │ 11314: 004a1c5d 40 FUNC GLOBAL DEFAULT 12 helper_mtc0_maari │ │ │ │ - 11315: 00553c3d 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11315: 00553bed 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11316: 0099c458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11317: 0034e385 72 FUNC GLOBAL DEFAULT 12 mc146818rtc_get_cmos_data │ │ │ │ 11318: 0042a919 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11319: 009a8af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11320: 0055df85 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11321: 0065ef5d 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11320: 0055df35 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11321: 0065ef0d 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11322: 0090eee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_b │ │ │ │ 11323: 0090ed58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_d │ │ │ │ 11324: 009b1b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11325: 009f5f01 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11326: 0061bb75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 11327: 00644e65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11326: 0061bb25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11327: 00644e15 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11328: 009a15cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11329: 009b1cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11330: 00584969 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11330: 00584919 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11331: 004aaf81 58 FUNC GLOBAL DEFAULT 12 helper_mulsa_w_ph │ │ │ │ 11332: 0090ee60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_h │ │ │ │ 11333: 009b27fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11334: 009f5f26 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11335: 0099d07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11336: 00433bc5 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11337: 004162a1 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11338: 00617f2d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11339: 006a09f9 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11340: 0052db31 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 11341: 00622ded 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11338: 00617edd 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11339: 006a09a9 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11340: 0052dae1 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 11341: 00622d9d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11342: 009a9e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11343: 009a42c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11344: 004b79c5 168 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_af │ │ │ │ 11345: 009b014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11346: 002c0b49 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11347: 009f754a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11348: 009a662c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 11349: 006b4319 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11349: 006b42c9 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11350: 008b9780 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11351: 0027dd01 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11352: 00282e81 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11353: 009f676a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ - 11354: 0058ba31 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11354: 0058b9e1 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11355: 0090eddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_w │ │ │ │ - 11356: 0069faf9 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11356: 0069faa9 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11357: 009f7508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11358: 00263dc5 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11359: 00644d21 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11359: 00644cd1 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11360: 009b1518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11361: 0099f264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11362: 00409149 420 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11363: 009f78fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11364: 006aa405 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11364: 006aa3b5 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11365: 009aa17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11366: 006995f9 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11366: 006995a9 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 11367: 00438c79 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11368: 008edd0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11369: 004bf421 1126 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_b │ │ │ │ 11370: 009f7b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11371: 009f8b7a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 11372: 009af314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11373: 004bfbe5 392 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_d │ │ │ │ @@ -11389,262 +11389,262 @@ │ │ │ │ 11385: 009f80bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11386: 002576d5 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11387: 008fd034 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddh │ │ │ │ 11388: 0099f164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11389: 009f8aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11390: 009f6d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11391: 009f7104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11392: 0065cc11 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11392: 0065cbc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 11393: 003a2261 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 11394: 0058412d 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11394: 005840dd 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ 11395: 004bfacd 280 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_w │ │ │ │ - 11396: 00638001 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11396: 00637fb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11397: 008eb7ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 11398: 0047d835 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 11399: 009f82dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11400: 002f430d 576 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 11401: 008b2198 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11402: 0068e141 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11403: 005aa329 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11402: 0068e0f1 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11403: 005aa2d9 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11404: 008fd0b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddw │ │ │ │ 11405: 0048b25d 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 11406: 003a38e1 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11407: 009f662c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11408: 008ee444 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11409: 0025e715 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11410: 009f87a8 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11411: 009f837e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11412: 005d0c51 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ - 11413: 005238c1 6 FUNC GLOBAL DEFAULT 12 mips_itu_get_tag_region │ │ │ │ + 11412: 005d0c01 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11413: 00523871 6 FUNC GLOBAL DEFAULT 12 mips_itu_get_tag_region │ │ │ │ 11414: 00492915 252 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11415: 0052978d 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11416: 0067f981 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11415: 0052973d 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11416: 0067f931 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11417: 003f09f5 1136 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11418: 0058fe89 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11418: 0058fe39 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11419: 009f644c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11420: 009a0a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11421: 009a3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11422: 009f7b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 11423: 0055212d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11423: 005520dd 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 11424: 003ac09d 116 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 11425: 003f6669 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11426: 00346269 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11427: 008b1e68 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11428: 009f6b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 11429: 0046da19 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11430: 005555a9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11430: 00555559 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11431: 0099ae48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11432: 00309589 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11433: 008a6f60 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 11434: 009f7ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11435: 009f753a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11436: 009a3a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 11437: 003ac19d 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 11438: 003f60f1 500 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 11439: 006bd2b5 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 11439: 006bd265 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 11440: 0099edf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11441: 009f732c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 11442: 009b1bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11443: 009b029c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 11444: 00530cf1 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 11444: 00530ca1 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 11445: 009f7e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11446: 009f8114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11447: 009f6650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11448: 009f7ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11449: 00418ecd 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11450: 009f7338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ 11451: 003ac111 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11452: 003fc60d 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11453: 0026ca7d 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 11454: 0048facd 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11455: 009b1bb0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11456: 004947e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 11457: 006acded 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11457: 006acd9d 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11458: 0099f0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11459: 009f7a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11460: 009f8b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ 11461: 009a5d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 11462: 003e915d 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 11463: 0069fcd1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11464: 00607c99 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11463: 0069fc81 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11464: 00607c49 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11465: 009f7b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11466: 0049afc5 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11467: 009b0dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11468: 0054ac15 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ - 11469: 0065a9bd 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11468: 0054abc5 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ + 11469: 0065a96d 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11470: 009a7798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ 11471: 009074b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_df │ │ │ │ 11472: 004b2815 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ueq │ │ │ │ - 11473: 006b6b01 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11473: 006b6ab1 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11474: 009f683a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 11475: 009f62aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11476: 0099de3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11477: 008b1c8c 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11478: 003fd041 264 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11479: 009aa56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11480: 009f79ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11481: 00649855 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11481: 00649805 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11482: 009aa9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11483: 009f7f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11484: 009b1b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11485: 0063a529 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11485: 0063a4d9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11486: 009f7288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11487: 009a5fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11488: 009b032c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11489: 006b029d 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11489: 006b024d 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11490: 009a088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 11491: 004ba0c1 144 FUNC GLOBAL DEFAULT 12 helper_psubusb │ │ │ │ - 11492: 006420c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 11493: 00636bfd 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11492: 00642079 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11493: 00636bad 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11494: 008e12cc 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11495: 004ba1e1 120 FUNC GLOBAL DEFAULT 12 helper_psubush │ │ │ │ 11496: 00409845 244 FUNC GLOBAL DEFAULT 12 cpr_exec_persist_state │ │ │ │ 11497: 009f7432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ 11498: 009f5f5b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11499: 0067d38d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11499: 0067d33d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11500: 0099df5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11501: 002663c5 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11502: 00486699 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11503: 0043e281 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11504: 009a0b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11505: 0099d748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11506: 009f8100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11507: 0099dc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11508: 003de275 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 11509: 0048a4c5 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11510: 00552f51 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11510: 00552f01 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11511: 009f81f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11512: 009a41c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11513: 0099caa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11514: 002f30cd 82 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ 11515: 009f8ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 11516: 0035a1ad 92 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11517: 009f6e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11518: 0099d04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11519: 0099c690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11520: 008f3cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_r_ph │ │ │ │ - 11521: 00509b19 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_add │ │ │ │ + 11521: 00509acd 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_add │ │ │ │ 11522: 004b7b25 192 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_eq │ │ │ │ 11523: 0025b3b9 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11524: 009b0cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 11525: 00494a25 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11526: 0099db28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11527: 006bb0fd 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11527: 006bb0ad 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11528: 009a9ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11529: 009f6280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11530: 007bd21c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11530: 007bd1cc 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11531: 009a09dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11532: 0025ec7d 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 11533: 0047e641 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11534: 0099a34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11535: 0099c960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11536: 009a6d38 1456 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11537: 00550075 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11537: 00550025 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11538: 00908be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_b │ │ │ │ 11539: 009f706a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11540: 006a7ddd 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11540: 006a7d8d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 11541: 009a6254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11542: 00908a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_d │ │ │ │ 11543: 009f7894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11544: 002625d1 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11545: 008b2b04 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11546: 009a4fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 11547: 009f8012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11548: 00908b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_h │ │ │ │ 11549: 009ab2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11550: 007de340 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11550: 007de2f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11551: 009f8244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11552: 00349131 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ 11553: 0046f8f9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11554: 0066bc25 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11554: 0066bbd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11555: 009f7b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11556: 007de338 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11556: 007de2e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ 11557: 008f3bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_r_qb │ │ │ │ - 11558: 00664b99 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11558: 00664b49 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 11559: 0046dafd 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11560: 004a08d1 152 FUNC GLOBAL DEFAULT 12 helper_mftc0_vpeconf0 │ │ │ │ 11561: 009a5028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11562: 00438cc9 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11563: 003c4ead 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11564: 009f6238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11565: 005a0c5d 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11565: 005a0c0d 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11566: 009f7c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11567: 009aa12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11568: 00908adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_w │ │ │ │ 11569: 009f7584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 11570: 009a3998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11571: 0043d6c9 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11572: 009f5c90 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 11573: 00627275 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11573: 00627225 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11574: 0049f97d 124 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11575: 002bcc79 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11576: 009b2bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11577: 009076c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sat_s_df │ │ │ │ 11578: 009f7a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11579: 009f7902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11580: 00568a2d 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11580: 005689dd 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 11581: 003ea581 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11582: 00687c49 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11582: 00687bf9 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ 11583: 004b1da9 188 FUNC GLOBAL DEFAULT 12 helper_float_nmsub_d │ │ │ │ 11584: 009acbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11585: 009a100c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11586: 0058c0c5 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11587: 006484b1 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11586: 0058c075 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11587: 00648461 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11588: 009f72c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11589: 009f6cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11590: 0099eca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11591: 005a74f1 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11591: 005a74a1 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11592: 009f71be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11593: 009f6476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11594: 009ab964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11595: 009f688a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 11596: 0062368d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11596: 0062363d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11597: 00266ca5 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 11598: 005a9b91 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11598: 005a9b41 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11599: 009f637e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11600: 0048a135 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11601: 009f60fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11602: 009aa8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 11603: 0022c8fd 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 11604: 005bb1cd 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11604: 005bb17d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11605: 0099e9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ - 11606: 005143d9 28 FUNC GLOBAL DEFAULT 12 helper_muls │ │ │ │ + 11606: 0051438d 28 FUNC GLOBAL DEFAULT 12 helper_muls │ │ │ │ 11607: 009b1cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11608: 00622a85 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11608: 00622a35 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11609: 004b1e65 186 FUNC GLOBAL DEFAULT 12 helper_float_nmsub_s │ │ │ │ 11610: 009ad730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11611: 009a4f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11612: 004ad7f9 228 FUNC GLOBAL DEFAULT 12 helper_float_round_l_d │ │ │ │ 11613: 0099d9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 11614: 006466b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 11615: 00629a39 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11614: 00646665 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11615: 006299e9 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11616: 009f5871 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11617: 009f76ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11618: 009aed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11619: 00542615 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11619: 005425c5 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11620: 009f7dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ 11621: 004abb59 86 FUNC GLOBAL DEFAULT 12 helper_cmpu_eq_qb │ │ │ │ - 11622: 006ba46d 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 11622: 006ba41d 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 11623: 009ad500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11624: 009a9414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 11625: 009f6cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11626: 008eee10 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 11627: 003220a9 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11628: 00633389 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11628: 00633339 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 11629: 008d18a0 64 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ - 11630: 00621add 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11630: 00621a8d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11631: 004ad8dd 228 FUNC GLOBAL DEFAULT 12 helper_float_round_l_s │ │ │ │ 11632: 009f73ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11633: 009f7310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 11634: 008e1120 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11635: 008e1180 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11636: 008e1190 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11637: 00489f71 340 FUNC GLOBAL DEFAULT 12 tb_flush__exclusive_or_serial │ │ │ │ 11638: 0049af5d 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11639: 005644b5 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11639: 00564465 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11640: 004ac575 32 FUNC GLOBAL DEFAULT 12 mips_exception_name │ │ │ │ 11641: 008fd97c 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpcklbh │ │ │ │ 11642: 009a2dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11643: 008f3794 132 OBJECT GLOBAL DEFAULT 24 helper_info_muleq_s_w_phl │ │ │ │ 11644: 009f6a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11645: 009f771c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 11646: 009adc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ @@ -11652,284 +11652,284 @@ │ │ │ │ 11648: 008f3818 132 OBJECT GLOBAL DEFAULT 24 helper_info_muleq_s_w_phr │ │ │ │ 11649: 009a40c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11650: 00409335 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 11651: 009f67b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11652: 008f8ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_ebase │ │ │ │ 11653: 009a63d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11654: 008ef2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11655: 006bc555 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ - 11656: 006ba1cd 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11657: 0061aa59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11658: 0053ccb1 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11659: 0068472d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11660: 006244f9 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11655: 006bc505 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ + 11656: 006ba17d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11657: 0061aa09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11658: 0053cc61 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11659: 006846dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11660: 006244a9 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11661: 0099d13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11662: 009f73d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 11663: 005a0ded 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11663: 005a0d9d 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11664: 009f6462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11665: 00625b21 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11666: 005f13a1 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11667: 00644005 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11665: 00625ad1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11666: 005f1351 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11667: 00643fb5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11668: 0099cefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 11669: 009a0a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11670: 006ab731 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11670: 006ab6e1 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11671: 0025b479 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11672: 0099c9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11673: 009f67d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11674: 002671c5 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11675: 0033cda5 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11676: 009f80ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11677: 008a9c34 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11678: 002c36e9 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11679: 009f611e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11680: 009f7d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11681: 009f5fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11682: 0099db58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 11683: 00690ec5 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11683: 00690e75 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11684: 009af784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 11685: 009f84c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11686: 0099be78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11687: 003394fd 30 FUNC GLOBAL DEFAULT 12 nvme_ns_atomic_configure_boundary │ │ │ │ 11688: 009f6632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 11689: 009f76b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11690: 006c2e35 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11690: 006c2de5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11691: 009ac490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11692: 008e8e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11693: 0099ec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11694: 009aafcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11695: 008b19e8 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ - 11696: 0065aa11 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11696: 0065a9c1 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ 11697: 004bad9d 124 FUNC GLOBAL DEFAULT 12 helper_psrah │ │ │ │ - 11698: 006078b9 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11698: 00607869 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11699: 0099f460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11700: 009f682a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11701: 0079bd98 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11702: 00568b75 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11701: 0079bd48 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11702: 00568b25 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 11703: 003f03bd 18 FUNC GLOBAL DEFAULT 12 physical_memory_test_and_clear_dirty │ │ │ │ 11704: 009f7d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11705: 0080ae34 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11706: 0063e805 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11705: 0080ade4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11706: 0063e7b5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11707: 009f684c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11708: 009b2c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11709: 0055a601 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11709: 0055a5b1 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11710: 009f6166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11711: 009a9034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 11712: 002c9a39 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ 11713: 004bac89 20 FUNC GLOBAL DEFAULT 12 helper_psraw │ │ │ │ - 11714: 0065a649 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11714: 0065a5f9 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11715: 0034011d 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 11716: 0048c235 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11717: 009b19bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11718: 006431ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11718: 0064315d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11719: 0041b455 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 11720: 009a230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 11721: 0054e695 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11721: 0054e645 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11722: 009f70cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11723: 009f7a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 11724: 006619f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11724: 006619a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11725: 004126cd 84 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11726: 009ed808 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11727: 009f616a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 11728: 004800a1 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11729: 009f7d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11730: 003c4625 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11731: 009f7bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11732: 009f812e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11733: 009afc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11734: 0058cdfd 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11734: 0058cdad 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11735: 009f6ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11736: 009a010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11737: 009f76ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11738: 0063812d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11738: 006380dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11739: 009aa01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11740: 009b2358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 11741: 0047d5f9 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 11742: 005a2cc1 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11742: 005a2c71 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11743: 009b0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11744: 0022ca31 112 FUNC GLOBAL DEFAULT 12 target_base_arm │ │ │ │ - 11745: 00636235 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11745: 006361e5 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 11746: 0046f851 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11747: 009f5ebd 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 11748: 006bc661 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11748: 006bc611 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11749: 0099d768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11750: 009b1c30 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11751: 009a5934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11752: 009f703c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 11753: 00682c09 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11753: 00682bb9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11754: 009f6e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11755: 004a13ed 14 FUNC GLOBAL DEFAULT 12 helper_mtc0_pwsize │ │ │ │ 11756: 008afa28 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11757: 009a47d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11758: 009a5cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11759: 0043d881 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11760: 0085a894 64 OBJECT GLOBAL DEFAULT 21 pmsmb_vmstate │ │ │ │ 11761: 004b2e3d 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ule │ │ │ │ - 11762: 0069c9b1 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11762: 0069c961 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11763: 002fc289 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 11764: 0063e151 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11764: 0063e101 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11765: 009f657c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11766: 009aa37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 11767: 00901af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_w_d │ │ │ │ 11768: 009f8164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 11769: 00659c89 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11769: 00659c39 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 11770: 00462cf5 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11771: 009f6fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 11772: 004658d9 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11773: 009f6782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11774: 009ae2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 11775: 009f6ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11776: 0040e6f5 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11777: 009f7754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 11778: 003130fd 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11779: 0061b0e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11779: 0061b099 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11780: 004058e9 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11781: 009a8498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11782: 0060466d 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11782: 0060461d 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11783: 009f606a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11784: 004b2b29 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ult │ │ │ │ 11785: 0049c8fd 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 11786: 009a135c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11787: 009f7b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11788: 009a9424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 11789: 008f6260 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_wired │ │ │ │ 11790: 004033fd 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11791: 009f7fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11792: 009a23fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11793: 00900550 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_w_s │ │ │ │ 11794: 003f8a31 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11795: 009f5f66 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 11796: 00602741 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11796: 006026f1 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11797: 009f791a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11798: 009f6f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11799: 009f795a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11800: 009abb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11801: 009afbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11802: 0069d039 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11802: 0069cfe9 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11803: 009f78ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11804: 008edd90 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11805: 006a043d 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11805: 006a03ed 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11806: 0029dd91 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11807: 0025afb9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11808: 009b1c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11809: 009f7a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11810: 009f7ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11811: 009f5f4c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11812: 009f61d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11813: 002c8bfd 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 11814: 0033fb61 184 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11815: 009a5fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11816: 003ee5e9 4 FUNC GLOBAL DEFAULT 12 physical_memory_get_dirty_flag │ │ │ │ 11817: 009f7a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 11818: 0065f571 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11819: 0069ca5d 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 11820: 006416d5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11818: 0065f521 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11819: 0069ca0d 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11820: 00641685 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11821: 009f679e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11822: 003b228d 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11823: 009f6178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11824: 009f6bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 11825: 0046f4bd 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11826: 0067bf69 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11826: 0067bf19 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11827: 009a9664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 11828: 004b7e2d 188 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_le │ │ │ │ 11829: 0047e315 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11830: 003c8e3d 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11831: 0026445d 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11832: 0099de1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11833: 0054abd5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11834: 0064010d 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11833: 0054ab85 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11834: 006400bd 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11835: 009f642c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11836: 0053da69 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11836: 0053da19 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11837: 004515f9 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11838: 009ac8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11839: 009a8098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11840: 008eb870 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 11841: 009a85a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 11842: 0047e799 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11843: 00416d9d 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11844: 0059b221 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11845: 0063d149 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11844: 0059b1d1 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11845: 0063d0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11846: 0099fad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11847: 00264d59 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11848: 005a2fb9 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11848: 005a2f69 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11849: 009f8298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11850: 009ae4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11851: 0066a979 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11851: 0066a929 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11852: 009f7a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11853: 008ee4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11854: 00273f5d 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11855: 00677cc5 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11855: 00677c75 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11856: 009a96f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11857: 004b7cb1 180 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_lt │ │ │ │ 11858: 009a2fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11859: 009b0974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 11860: 0047e73d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11861: 00412c99 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11862: 0062dc1d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11862: 0062dbcd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11863: 009f76f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 11864: 009a3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11865: 002baab1 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11866: 00412a89 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11867: 009f7018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11868: 009f7706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 11869: 009a4668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11870: 009a4808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11871: 0099f714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11872: 009f74b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11873: 0099c39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11874: 009f6f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11875: 009f79d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11876: 0041904d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11877: 00661c59 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11878: 0069fffd 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11877: 00661c09 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11878: 0069ffad 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11879: 009f8b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11880: 006381e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11880: 00638191 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11881: 009af6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11882: 0027dcf1 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 11883: 0046f6d9 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11884: 009a1eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11885: 009f8098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11886: 00300181 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11887: 009ad790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 11888: 0028cf15 10 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11889: 0099d0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11890: 00450df1 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11891: 009f7864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11892: 009f8ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11893: 0033f38d 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11894: 009f6994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11895: 005570d9 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11895: 00557089 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11896: 009af954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 11897: 009aa42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ 11898: 004aec65 206 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_l_d │ │ │ │ - 11899: 006bb4e9 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 11899: 006bb499 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 11900: 003c10fd 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 11901: 00581b79 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 11901: 00581b29 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 11902: 0025b061 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 11903: 008f5aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcbind │ │ │ │ 11904: 004166f5 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 11905: 00556d45 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 11905: 00556cf5 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 11906: 009f5fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 11907: 003f114d 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 11908: 004ac9e9 624 FUNC GLOBAL DEFAULT 12 helper_ctc1 │ │ │ │ 11909: 00295ad1 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 11910: 006ab529 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 11911: 0061a83d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 11910: 006ab4d9 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 11911: 0061a7ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 11912: 009a029c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 11913: 0099c178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 11914: 009a234c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 11915: 002628fd 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 11916: 009ab854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 11917: 0065f1e1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 11917: 0065f191 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 11918: 009a16bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 11919: 004aed35 198 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_l_s │ │ │ │ 11920: 009a4dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 11921: 009a6294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 11922: 00462d5d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 11923: 009ab914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 11924: 006976d9 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 11924: 00697689 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 11925: 009f786c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 11926: 00248c71 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 11927: 004b870d 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ne │ │ │ │ 11928: 009f5fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 11929: 0099dbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 11930: 004aac99 122 FUNC GLOBAL DEFAULT 12 helper_mulq_rs_ph │ │ │ │ 11931: 009f78c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ @@ -11938,83 +11938,83 @@ │ │ │ │ 11934: 00463cfd 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 11935: 0031a6b1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 11936: 008b1b28 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 11937: 009b20a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 11938: 009f7e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ 11939: 004b7405 330 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_nge │ │ │ │ 11940: 008fd874 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpcklhw │ │ │ │ - 11941: 006a9ea5 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 11941: 006a9e55 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 11942: 009b0648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 11943: 009a2b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 11944: 009f5f43 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 11945: 0026d86d 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ 11946: 004b6fa1 340 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ngl │ │ │ │ - 11947: 0064546d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 11947: 0064541d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 11948: 009f7088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 11949: 009f691e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 11950: 009f74bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ 11951: 00432839 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 11952: 00642efd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 11953: 0068f725 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 11952: 00642ead 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 11953: 0068f6d5 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 11954: 00372fe9 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 11955: 009f7a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 11956: 004b786d 342 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ngt │ │ │ │ 11957: 0099cddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 11958: 006432d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 11958: 00643289 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 11959: 009f63bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 11960: 0061ccfd 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 11961: 00553fc1 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 11960: 0061ccad 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 11961: 00553f71 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 11962: 0099f224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 11963: 003ca591 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 11964: 009a0fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 11965: 0069e69d 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 11966: 005a09d5 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 11965: 0069e64d 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 11966: 005a0985 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 11967: 00454c0d 176 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 11968: 00469b39 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 11969: 009f6fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 11970: 009f6576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 11971: 009f7876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 11972: 006ade2d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 11972: 006adddd 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 11973: 00859530 64 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 11974: 009a88e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 11975: 0046d0d1 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 11976: 003691b9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 11977: 009adf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 11978: 006511d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 11978: 00651185 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 11979: 009f623e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 11980: 009a7ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ 11981: 004b85ad 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_or │ │ │ │ - 11982: 00532849 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 11982: 005327f9 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 11983: 009f7170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 11984: 009b20d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 11985: 0099bdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 11986: 009a4948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 11987: 0063a44d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 11987: 0063a3fd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 11988: 0025f3c9 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 11989: 008fa880 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbinvf │ │ │ │ 11990: 00461f2d 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 11991: 00667ca9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 11991: 00667c59 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ 11992: 004a0841 144 FUNC GLOBAL DEFAULT 12 helper_mftc0_vpecontrol │ │ │ │ - 11993: 00628669 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 11994: 0063e27d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 11993: 00628619 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 11994: 0063e22d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 11995: 009f7042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 11996: 0066e015 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 11996: 0066dfc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ 11997: 0041f2b9 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 11998: 009aaafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 11999: 009f6d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12000: 009f61d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12001: 0029f3b5 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ - 12002: 00627d25 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12002: 00627cd5 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12003: 003031a5 116 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 12004: 009a3a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12005: 009aa3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12006: 009f8462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12007: 009a163c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12008: 00348af9 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12009: 005518f5 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12009: 005518a5 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12010: 009f7cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 12011: 003ea509 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12012: 00296f7d 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12013: 0099cf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 12014: 003f3c25 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12015: 002aa9f5 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12016: 009f6e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ @@ -12024,200 +12024,200 @@ │ │ │ │ 12020: 00422925 708 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12021: 008f04c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12022: 002bac19 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12023: 009ac620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12024: 009f6734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12025: 0025b109 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12026: 002607f9 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12027: 00616c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12028: 00662af9 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12027: 00616c31 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12028: 00662aa9 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12029: 009b13c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12030: 009a4248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12031: 009f6c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12032: 006b9ac9 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12032: 006b9a79 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 12033: 008d37b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_spdm_trans │ │ │ │ - 12034: 00607cf1 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12034: 00607ca1 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12035: 009f81f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12036: 0062c481 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12036: 0062c431 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12037: 0041764d 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12038: 005c7655 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12038: 005c7605 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12039: 00258209 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12040: 009a52e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12041: 009ad510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12042: 0069da29 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12042: 0069d9d9 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12043: 009f72c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12044: 0068cce1 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12045: 0066434d 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12044: 0068cc91 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12045: 006642fd 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12046: 004414b5 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 12047: 009f7be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12048: 008f7574 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_eq │ │ │ │ 12049: 009f818e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12050: 009f6ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12051: 003b9a4d 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12052: 00561e89 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12053: 00687a01 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12054: 0061b869 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12055: 0058493d 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12052: 00561e39 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12053: 006879b1 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12054: 0061b819 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12055: 005848ed 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12056: 004979dd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12057: 0099d9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 12058: 003ea451 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 12059: 0046f9c5 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12060: 00666435 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12060: 006663e5 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12061: 00497dbd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 12062: 009f717c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12063: 009f5c8a 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12064: 0099d798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12065: 004d28dd 384 FUNC GLOBAL DEFAULT 12 helper_msa_bclri_df │ │ │ │ 12066: 008eee94 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 12067: 009f7ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12068: 009ae890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12069: 009f7906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12070: 0090fe5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_ps │ │ │ │ 12071: 009b2188 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12072: 009f79e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12073: 006631dd 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12073: 0066318d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12074: 009f6d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12075: 00433415 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12076: 0061de4d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 12077: 00564e35 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 12078: 005a19a5 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12076: 0061ddfd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 12077: 00564de5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12078: 005a1955 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12079: 00259269 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12080: 002fc1b1 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12081: 006acf21 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12081: 006aced1 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12082: 009f82ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12083: 009f7bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 12084: 009f6ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12085: 003482b9 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12086: 0067229d 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12086: 0067224d 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 12087: 009f730a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 12088: 00581881 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 12089: 00626f79 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12088: 00581831 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12089: 00626f29 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12090: 009abeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12091: 009b056c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12092: 009a93e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12093: 00552ff1 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ - 12094: 00696375 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ + 12093: 00552fa1 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12094: 00696325 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ 12095: 009a273c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12096: 00299355 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 12097: 0047d765 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12098: 009f5f49 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12099: 003e1111 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ - 12100: 00803540 96 OBJECT GLOBAL DEFAULT 14 regnames │ │ │ │ + 12100: 008034f0 96 OBJECT GLOBAL DEFAULT 14 regnames │ │ │ │ 12101: 009f72ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12102: 009f7ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12103: 008ef338 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12104: 0046e5fd 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12105: 009f603c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12106: 00605351 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12106: 00605301 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12107: 009f7ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12108: 009aaccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12109: 002a2229 104 FUNC GLOBAL DEFAULT 12 audio_print_available_models │ │ │ │ 12110: 009f8b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12111: 005a5611 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12111: 005a55c1 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12112: 009ae850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 12113: 009a3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_SHORT_FRAME_EVENT │ │ │ │ 12114: 0046d1d9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12115: 009f6052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 12116: 0046a3a9 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12117: 0022bc3d 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12118: 0030948d 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ 12119: 0041dba5 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12120: 00480fcd 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12121: 0039fc81 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ - 12122: 00509d45 252 FUNC GLOBAL DEFAULT 12 gen_lx │ │ │ │ + 12122: 00509cf9 252 FUNC GLOBAL DEFAULT 12 gen_lx │ │ │ │ 12123: 009a264c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12124: 00673a5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12125: 0058f16d 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12124: 00673a0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12125: 0058f11d 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12126: 009f6076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12127: 009af744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 12128: 009f8030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_DWORD_DSTATE │ │ │ │ 12129: 003d510d 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12130: 0034f945 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12131: 009f61ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12132: 006b696d 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12133: 005a56d5 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12132: 006b691d 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12133: 005a5685 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12134: 00307661 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_irq │ │ │ │ 12135: 004c7f79 666 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_b │ │ │ │ 12136: 009aa63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 12137: 004c841d 122 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_d │ │ │ │ 12138: 009ae710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12139: 009f7f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12140: 009a85e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12141: 004c8215 334 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_h │ │ │ │ 12142: 009a4448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12143: 00298a09 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12144: 0034f7a1 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 12145: 0047dd2d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12146: 009f722a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12147: 002f2a15 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12148: 0069d2e9 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12148: 0069d299 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12149: 009f847e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12150: 009f810e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 12151: 00259569 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12152: 009f85dc 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12153: 009f7144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12154: 009b197c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12155: 008b1dcc 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12156: 00249905 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12157: 005aa0ad 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12157: 005aa05d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12158: 009aeca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12159: 009f8352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12160: 004c8365 182 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_w │ │ │ │ 12161: 009ab33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12162: 009f5f13 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12163: 005689f5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12164: 0061a92d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12163: 005689a5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12164: 0061a8dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12165: 009f830e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12166: 009a7378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12167: 008b328c 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12168: 008f02b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 12169: 00475251 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12170: 006360f1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12170: 006360a1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 12171: 009a69b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ - 12172: 0059b2e9 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12172: 0059b299 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12173: 009f81d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12174: 004afbfd 188 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt1_d │ │ │ │ 12175: 0025f3f9 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12176: 004c8e1d 666 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_b │ │ │ │ 12177: 004c92c1 122 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_d │ │ │ │ 12178: 002b5a11 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12179: 0090c49c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_b │ │ │ │ 12180: 00419095 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12181: 0090c310 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_d │ │ │ │ 12182: 004c90b9 336 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_h │ │ │ │ 12183: 009a3918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12184: 0056833d 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12184: 005682ed 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12185: 009af624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 12186: 0049fe61 128 FUNC GLOBAL DEFAULT 12 cpu_mips_get_random │ │ │ │ 12187: 009ad610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12188: 0090c418 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_h │ │ │ │ 12189: 009f75ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12190: 0063ddad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12190: 0063dd5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12191: 0025cbc9 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12192: 009f8596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 12193: 003a1369 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 12194: 0036c145 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12195: 00341669 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12196: 0062c981 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12196: 0062c931 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12197: 0042adf1 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 12198: 0065ce09 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12198: 0065cdb9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12199: 004afcb9 184 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt1_s │ │ │ │ 12200: 0099fc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 12201: 0064f0bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12202: 00643531 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12201: 0064f06d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12202: 006434e1 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12203: 004bad1d 128 FUNC GLOBAL DEFAULT 12 helper_psrlh │ │ │ │ 12204: 004036e9 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12205: 009b13b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12206: 00310c21 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12207: 006ad5e5 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12207: 006ad595 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12208: 009f6a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12209: 004c9209 184 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_w │ │ │ │ 12210: 009f6eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12211: 009f628c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12212: 006b4c05 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12212: 006b4bb5 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12213: 009af474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12214: 009a4758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12215: 0099d708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12216: 009f5ecc 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12217: 0090c394 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_w │ │ │ │ 12218: 009b07bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12219: 0023914d 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ @@ -12226,58 +12226,58 @@ │ │ │ │ 12222: 009abf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12223: 009f6d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12224: 009a4158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12225: 009f651c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12226: 009af134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12227: 009f75c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ 12228: 004bac71 24 FUNC GLOBAL DEFAULT 12 helper_psrlw │ │ │ │ - 12229: 00618c2d 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12229: 00618bdd 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 12230: 0090be6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_b │ │ │ │ - 12231: 00696fa1 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12231: 00696f51 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12232: 009ad8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12233: 0054abdd 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12233: 0054ab8d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12234: 009f6c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12235: 0090bce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_d │ │ │ │ 12236: 009f5f2d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12237: 009a103c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12238: 009a21dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12239: 0048a0ed 56 FUNC GLOBAL DEFAULT 12 queue_tb_flush │ │ │ │ 12240: 0090bde8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_h │ │ │ │ 12241: 0099c640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12242: 009f6ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12243: 009f77e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12244: 00265391 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12245: 003a5051 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12246: 006aef85 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12247: 0063e1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12246: 006aef35 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12247: 0063e179 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12248: 009a46c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12249: 009a6494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12250: 009f82d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12251: 009f679c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12252: 009a4bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12253: 009f856e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 12254: 009f7944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 12255: 009f879c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12256: 00476a29 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12257: 005a0621 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12257: 005a05d1 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 12258: 009f70f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ 12259: 0090bd64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_w │ │ │ │ - 12260: 0061c115 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12261: 00624c5d 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12260: 0061c0c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12261: 00624c0d 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12262: 009f7b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12263: 009f7154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12264: 0058484d 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12264: 005847fd 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12265: 009a14bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12266: 005c8f75 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12266: 005c8f25 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12267: 009b1e24 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ 12268: 008f7b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_nge │ │ │ │ 12269: 004d9e61 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsun_df │ │ │ │ 12270: 008f6158 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pwfield │ │ │ │ 12271: 008f3500 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_s_w │ │ │ │ - 12272: 00567c61 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12272: 00567c11 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12273: 004b7a6d 184 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_un │ │ │ │ 12274: 009ac4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 12275: 0046eeb9 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12276: 009f73e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12277: 009018e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_w_d │ │ │ │ 12278: 009f617c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 12279: 0046b329 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ @@ -12289,130 +12289,130 @@ │ │ │ │ 12285: 00339d6d 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12286: 009f8474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12287: 009b0e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12288: 004c697d 124 FUNC GLOBAL DEFAULT 12 helper_msa_div_u_d │ │ │ │ 12289: 009f7454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12290: 009f762c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ 12291: 004a1b0d 30 FUNC GLOBAL DEFAULT 12 helper_mtc0_config0 │ │ │ │ - 12292: 006206cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12292: 0062067d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12293: 004a1b2d 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_config2 │ │ │ │ 12294: 004c6735 380 FUNC GLOBAL DEFAULT 12 helper_msa_div_u_h │ │ │ │ 12295: 004abd89 226 FUNC GLOBAL DEFAULT 12 helper_extr_w │ │ │ │ 12296: 009f7e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ 12297: 004a1b45 38 FUNC GLOBAL DEFAULT 12 helper_mtc0_config3 │ │ │ │ 12298: 008f8780 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tchalt │ │ │ │ - 12299: 0057f4d1 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12299: 0057f481 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ 12300: 008f7c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ngt │ │ │ │ 12301: 004a1b6d 28 FUNC GLOBAL DEFAULT 12 helper_mtc0_config4 │ │ │ │ - 12302: 006a3699 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12302: 006a3649 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12303: 004a1b89 50 FUNC GLOBAL DEFAULT 12 helper_mtc0_config5 │ │ │ │ 12304: 009f832c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12305: 003bb999 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12306: 00900340 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_w_s │ │ │ │ 12307: 009f6572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 12308: 00287339 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12309: 0099fd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12310: 009f757e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12311: 006ab3d1 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12311: 006ab381 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 12312: 008f5e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_context │ │ │ │ 12313: 004938d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12314: 009f7b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12315: 006781e1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 12316: 0054e89d 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12315: 00678191 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12316: 0054e84d 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12317: 009a2d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12318: 009f61fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12319: 006b6555 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12319: 006b6505 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12320: 009f726a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12321: 009f6c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12322: 003fb8c1 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12323: 00607b61 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12323: 00607b11 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 12324: 009f7786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 12325: 006ada55 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12325: 006ada05 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12326: 004c68b1 204 FUNC GLOBAL DEFAULT 12 helper_msa_div_u_w │ │ │ │ 12327: 009a96c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12328: 0063291d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12328: 006328cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12329: 0024cf5d 4408 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12330: 009aaf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12331: 0090619c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsun_df │ │ │ │ 12332: 0099afc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12333: 009f8410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12334: 009f8158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 12335: 009a4568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12336: 0064c551 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12337: 006af335 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12336: 0064c501 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12337: 006af2e5 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12338: 0090c8bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_b │ │ │ │ 12339: 0099b168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12340: 00575ae5 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12340: 00575a95 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12341: 009ac930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12342: 0090c730 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_d │ │ │ │ 12343: 004a0c29 184 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcbind │ │ │ │ 12344: 009f7752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 12345: 0026a6f9 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12346: 006301e1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12347: 006a63d5 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12346: 00630191 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12347: 006a6385 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 12348: 00468015 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 12349: 003f24a5 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12350: 006886f1 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12350: 006886a1 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12351: 0090c838 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_h │ │ │ │ 12352: 009f8258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12353: 0061b125 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12353: 0061b0d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 12354: 004a2141 164 FUNC GLOBAL DEFAULT 12 helper_mftdsp │ │ │ │ - 12355: 0061bfad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12355: 0061bf5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 12356: 0026540d 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12357: 0099cab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12358: 0090aad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_s_d │ │ │ │ 12359: 00346895 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 12360: 009f5f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12361: 00675ce5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12361: 00675c95 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12362: 0099ec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12363: 0049d035 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12364: 006552b5 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12364: 00655265 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12365: 009f63e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12366: 009a0bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12367: 009abc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12368: 00699ce9 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12368: 00699c99 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 12369: 0090abdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_s_h │ │ │ │ - 12370: 0052be99 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12370: 0052be49 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12371: 009f8b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12372: 0055a3a1 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12372: 0055a351 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12373: 009f813a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12374: 009f6fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 12375: 003f4ab9 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12376: 00672cdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12376: 00672c8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12377: 0037d6ad 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ 12378: 0090c7b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_w │ │ │ │ - 12379: 006aa8d1 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12379: 006aa881 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12380: 009a45b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12381: 0063922d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12381: 006391dd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12382: 009f8018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12383: 00911c58 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12384: 009b0a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12385: 006434b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12385: 00643469 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12386: 0025f3e9 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12387: 0068ceb1 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12387: 0068ce61 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12388: 009f7846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12389: 009f62b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12390: 009f69e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12391: 009f6e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 12392: 0053e261 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12392: 0053e211 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12393: 0090ab58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_s_w │ │ │ │ 12394: 004b6c69 242 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_seq │ │ │ │ 12395: 008b2b1c 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12396: 009af874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 12397: 0047af31 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 12398: 004205cd 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12399: 00670745 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12399: 006706f5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12400: 009f7c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12401: 008f7ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_le │ │ │ │ 12402: 0037d0b1 268 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ - 12403: 006ad121 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12404: 006711fd 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12403: 006ad0d1 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12404: 006711ad 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12405: 0043d899 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12406: 0099f6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12407: 00608cd9 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12407: 00608c89 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12408: 009a236c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12409: 003585ad 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12410: 0099af38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 12411: 009f7028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12412: 009f5f0a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 12413: 0048a125 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12414: 0099e19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -12426,596 +12426,596 @@ │ │ │ │ 12422: 0099fec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12423: 009f83be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12424: 009f71ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12425: 009a8038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 12426: 009f6b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12427: 004ab259 186 FUNC GLOBAL DEFAULT 12 helper_dpaqx_s_w_ph │ │ │ │ 12428: 009f7e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 12429: 007bd41c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12429: 007bd3cc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12430: 009d46b8 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12431: 008b1eb0 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12432: 008fb774 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_eq │ │ │ │ 12433: 009f77c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12434: 009f850e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12435: 00485445 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12436: 009a4358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12437: 009f773a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 12438: 009f6510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12439: 0056acb1 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ - 12440: 00688581 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12439: 0056ac61 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ + 12440: 00688531 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12441: 009a0a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12442: 00450e19 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 12443: 00670799 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12443: 00670749 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12444: 003b982d 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12445: 004845f1 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ 12446: 0090175c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_w_d │ │ │ │ - 12447: 00628f91 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12448: 0069d705 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12447: 00628f41 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12448: 0069d6b5 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12449: 009a21ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12450: 009f6d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12451: 00319eb5 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12452: 00485ccd 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12453: 009f658e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12454: 006787e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12454: 00678799 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12455: 009f61e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12456: 00635c79 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12456: 00635c29 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12457: 009b1408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12458: 009001b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_w_s │ │ │ │ 12459: 009b0608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12460: 006ad64d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12460: 006ad5fd 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 12461: 008b28a0 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12462: 009a4528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 12463: 003f7305 180 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 12464: 00496675 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 12465: 002f4281 140 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 12466: 009b1388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12467: 009a5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 12468: 003a1999 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 12469: 006b3f65 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12469: 006b3f15 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 12470: 009f8b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12471: 009a5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12472: 009f6bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12473: 0067d801 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12473: 0067d7b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12474: 008e0690 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12475: 005ad9c9 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12475: 005ad979 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12476: 002f3bcd 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12477: 009a094c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12478: 006a1a69 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12478: 006a1a19 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12479: 00483935 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12480: 003816ed 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12481: 009f8b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 12482: 0064a629 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12483: 007bd020 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 12484: 006a00cd 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12482: 0064a5d9 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12483: 007bcfd0 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12484: 006a007d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12485: 009af304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12486: 008b17b8 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12487: 009f7cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12488: 008fa778 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbwi │ │ │ │ 12489: 009f6c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12490: 0099b208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12491: 008b3234 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12492: 00686e7d 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12492: 00686e2d 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12493: 009a5b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12494: 00554675 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12494: 00554625 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12495: 008fa904 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbwr │ │ │ │ 12496: 009a5108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12497: 00635b59 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12497: 00635b09 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12498: 009f762e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12499: 009f7d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12500: 0064ae6d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12501: 00568dc5 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12500: 0064ae1d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12501: 00568d75 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ 12502: 008f2f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcschedule │ │ │ │ - 12503: 00599e01 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12503: 00599db1 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12504: 004a3b2d 2588 FUNC GLOBAL DEFAULT 12 mips_cpu_do_interrupt │ │ │ │ 12505: 00469af1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 12506: 00436a51 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 12507: 006a0479 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12507: 006a0429 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12508: 0025f3f1 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 12509: 0047e811 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12510: 008ebea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12511: 009b2a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12512: 009b0a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12513: 009f6c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12514: 009f88a8 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 12515: 00668521 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12515: 006684d1 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12516: 009a02fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12517: 002841b9 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12518: 009f792c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12519: 009f601a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12520: 009a4fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12521: 0061aa1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12521: 0061a9cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12522: 009f792a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12523: 009f6454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 12524: 0067d045 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12524: 0067cff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12525: 003dd241 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12526: 009a156c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12527: 0099c32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12528: 0067d1ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 12529: 006bca65 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 12528: 0067d15d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12529: 006bca15 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 12530: 009f8344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 12531: 0066d5ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12531: 0066d59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12532: 009f7848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12533: 009f7012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12534: 0058d9c1 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12535: 006721e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12536: 00695799 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12534: 0058d971 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12535: 00672199 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12536: 00695749 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12537: 009f80f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12538: 009b273c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12539: 009f7e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 12540: 005a3471 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12540: 005a3421 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12541: 009ae660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12542: 009f73a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 12543: 009a73f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12544: 00493801 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12545: 0046f609 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12546: 009ae210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12547: 00911c28 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12548: 009af124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12549: 0066f481 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12549: 0066f431 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12550: 009af644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12551: 008eb8f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 12552: 009f72b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12553: 009f7462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12554: 006966dd 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12554: 0069668d 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12555: 00433889 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 12556: 005143d5 4 FUNC GLOBAL DEFAULT 12 decode_ext_txx9 │ │ │ │ + 12556: 00514389 4 FUNC GLOBAL DEFAULT 12 decode_ext_txx9 │ │ │ │ 12557: 003f29ed 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12558: 009afe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 12559: 0067bee5 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12559: 0067be95 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12560: 009b193c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12561: 0061a045 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 12562: 005d8c91 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12561: 00619ff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12562: 005d8c41 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12563: 009a6bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 12564: 0041ebe1 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12565: 009a8588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12566: 005a1ab9 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12566: 005a1a69 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12567: 009a9524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 12568: 009a02bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12569: 008ea3d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12570: 0025e28d 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12571: 009f857c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 12572: 0099d05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12573: 0069bdfd 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12573: 0069bdad 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12574: 0099b378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12575: 0048c26d 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12576: 00489e91 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12577: 00258149 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 12578: 0084ffd0 64 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 12579: 0067ed85 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12579: 0067ed35 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12580: 009f70d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12581: 009f83e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12582: 0056ac35 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12582: 0056abe5 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12583: 009a5e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12584: 009a2b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12585: 009f6fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12586: 006385a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12586: 00638551 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12587: 00431b91 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12588: 009a303c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12589: 009a6434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12590: 0025fc41 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12591: 009aaa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12592: 009f702e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12593: 0054c531 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12593: 0054c4e1 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12594: 008ff4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_ps │ │ │ │ 12595: 00418551 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12596: 006738f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12596: 006738a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12597: 009f695e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12598: 008fda84 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpcklwd │ │ │ │ 12599: 009b1cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 12600: 009f775a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 12601: 00598af5 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12601: 00598aa5 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12602: 0040a139 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12603: 0040df55 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12604: 0022c0e1 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12605: 009f81d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12606: 006815d9 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12606: 00681589 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12607: 009b19fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12608: 009afd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12609: 004ec2fd 112 FUNC GLOBAL DEFAULT 12 helper_pmon │ │ │ │ - 12610: 0065b3cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12611: 00541009 2096 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12609: 004ec2b1 112 FUNC GLOBAL DEFAULT 12 helper_pmon │ │ │ │ + 12610: 0065b37d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12611: 00540fb9 2096 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12612: 009f7b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12613: 009f7934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12614: 0043f2a1 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12615: 009015d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_l_d │ │ │ │ 12616: 009f7654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 12617: 006bf9c9 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12617: 006bf979 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12618: 00412ca5 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 12619: 006bbe25 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12619: 006bbdd5 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12620: 009f7aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12621: 009f70a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12622: 006361b1 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12623: 00583f9d 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12622: 00636161 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12623: 00583f4d 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12624: 009f673a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ 12625: 004a1e11 74 FUNC GLOBAL DEFAULT 12 helper_mtc0_errctl │ │ │ │ - 12626: 0064faf9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12626: 0064faa9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12627: 004838a9 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12628: 0049a4a9 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 12629: 009f63dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12630: 009aafbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12631: 005a55ad 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12631: 005a555d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12632: 009f644e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 12633: 00667ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12633: 00667e6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 12634: 00900028 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_l_s │ │ │ │ 12635: 0099f7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 12636: 006bcc71 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 12636: 006bcc21 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 12637: 009f7ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12638: 009f7058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 12639: 0046df95 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12640: 0057eb11 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12640: 0057eac1 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12641: 0049e46d 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 12642: 00378821 368 FUNC GLOBAL DEFAULT 12 hmp_info_firmware_log │ │ │ │ - 12643: 006b64c1 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12643: 006b6471 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 12644: 0047a571 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12645: 006467e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 12646: 006632a1 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12647: 006680f1 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12645: 00646791 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12646: 00663251 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12647: 006680a1 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12648: 008ea34c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12649: 009f8566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 12650: 009a7348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12651: 0099edb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 12652: 00661855 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12652: 00661805 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 12653: 00495709 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12654: 0029f3a1 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12655: 009f7806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12656: 00486ced 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12657: 006b2039 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12657: 006b1fe9 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12658: 0033df45 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12659: 009f7c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12660: 009b0964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 12661: 0099a8a8 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12662: 009f84b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12663: 009f731a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 12664: 00626529 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12664: 006264d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12665: 009f8560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 12666: 0063830d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12666: 006382bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12667: 002c5a29 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12668: 0029b755 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12669: 00628cb9 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12669: 00628c69 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 12670: 009f8b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12671: 0025d18d 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 12672: 00489eed 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 12673: 00669f9d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12673: 00669f4d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12674: 009b1258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12675: 009f803c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12676: 009b1dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12677: 008f7154 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_errctl │ │ │ │ 12678: 0099b764 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 12679: 0061a47d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12679: 0061a42d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12680: 009f6474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ - 12681: 00537a09 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ + 12681: 005379b9 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ 12682: 0099a4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12683: 009f83c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12684: 009f8276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12685: 0099e824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12686: 006468d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12686: 00646881 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12687: 009a7ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12688: 009f6a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12689: 008f788c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_sf │ │ │ │ 12690: 009f6f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12691: 006b3685 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 12692: 0069d621 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12691: 006b3635 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12692: 0069d5d1 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12693: 009a8ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 12694: 009a209c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12695: 009a8418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12696: 009f6ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12697: 002604c1 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12698: 009f859a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12699: 00419191 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12700: 008fbda4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_le │ │ │ │ 12701: 009f7e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12702: 0044f375 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12703: 009f6482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12704: 0053e3d9 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12704: 0053e389 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ 12705: 009f6b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_FLOPPY_DSTATE │ │ │ │ - 12706: 0063caf5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12706: 0063caa5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12707: 002c0af9 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12708: 009b078c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12709: 004843f5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12710: 009f82ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12711: 0029dd4d 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12712: 00681191 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12712: 00681141 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12713: 002990c5 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12714: 009a24cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12715: 009f6742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12716: 009f72a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 12717: 009f7340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 12718: 0067cac5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12719: 0067d0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 12720: 006ba365 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 12718: 0067ca75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12719: 0067d0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12720: 006ba315 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 12721: 008fbc9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_lt │ │ │ │ 12722: 009f7d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12723: 009f7f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12724: 005498f1 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12724: 005498a1 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12725: 009adb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12726: 00274eb5 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12727: 008f51e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_modsub │ │ │ │ 12728: 0099d360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12729: 009b2bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12730: 009f7c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 12731: 0047e045 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12732: 0069452d 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12732: 006944dd 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12733: 00486ff9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12734: 0025b9e1 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12735: 0060f6b1 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12736: 00654f09 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12737: 0067bcfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12735: 0060f661 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12736: 00654eb9 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12737: 0067bcad 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12738: 0099f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12739: 00575f05 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12739: 00575eb5 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12740: 009f7e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 12741: 009a91d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 12742: 005628e9 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12742: 00562899 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12743: 009a7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12744: 008b16e8 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12745: 009a4a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12746: 002c8a61 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12747: 009f7926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12748: 009f733e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ 12749: 003193cd 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12750: 0061a6d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12750: 0061a685 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 12751: 003eaf65 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12752: 0099d3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12753: 009f6bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12754: 009e6478 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 12755: 005df0b1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12755: 005df061 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12756: 0099d02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12757: 009f77bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12758: 009f79a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12759: 006ac3b1 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12759: 006ac361 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12760: 003d4c51 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12761: 009f7f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12762: 00645fc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12762: 00645f75 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12763: 00408fbd 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12764: 009f68f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12765: 006791dd 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12766: 00634ef9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12765: 0067918d 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12766: 00634ea9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12767: 009f66fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12768: 008ef4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 12769: 00638865 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12769: 00638815 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12770: 0029ae91 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12771: 004839a5 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12772: 0043d04d 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12773: 009f66e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12774: 009f68f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12775: 00640a75 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12775: 00640a25 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12776: 009039e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulshiu │ │ │ │ 12777: 0037f731 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12778: 003d8c99 14520 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12779: 009f7244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12780: 009f722e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12781: 0025d76d 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12782: 00668b69 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12782: 00668b19 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12783: 003aa4f9 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 12784: 008eef18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12785: 00499c91 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 12786: 009ad5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12787: 006439f1 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12787: 006439a1 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 12788: 004954c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12789: 0099d0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12790: 008ea2c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12791: 0099b0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12792: 008f74f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_un │ │ │ │ 12793: 009f8350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12794: 009ad810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12795: 0099b218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12796: 009f74ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12797: 0054db89 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12797: 0054db39 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12798: 009a9464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 12799: 00439629 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12800: 0054abcd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12800: 0054ab7d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12801: 009f727e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12802: 0099e43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12803: 00351d25 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12804: 00684cd9 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12805: 006bbea9 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12804: 00684c89 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12805: 006bbe59 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12806: 00321d29 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12807: 00451151 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 12808: 009f7c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 12809: 0047d871 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 12810: 00451495 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12811: 009a3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12812: 006b417d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12813: 0055a29d 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12814: 0069d089 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12815: 005692d9 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12812: 006b412d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12813: 0055a24d 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12814: 0069d039 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12815: 00569289 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12816: 0099c438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12817: 00266ead 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12818: 007de2f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 12819: 006b3321 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12818: 007de2a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12819: 006b32d1 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12820: 003a5e71 172 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12821: 00635f9d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12821: 00635f4d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12822: 0099f064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12823: 003df9a5 120 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12824: 008b1d5c 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12825: 006a0b8d 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12825: 006a0b3d 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12826: 004194a5 1932 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12827: 009a3a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12828: 009f7474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12829: 009f6f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ 12830: 008f31e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_maar │ │ │ │ - 12831: 00651495 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12831: 00651445 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12832: 00268e3d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12833: 0068dbe5 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12833: 0068db95 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12834: 0040349d 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12835: 00309525 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12836: 003ca24d 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12837: 005ad7ad 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12837: 005ad75d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12838: 008afa64 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12839: 00416505 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12840: 009f7b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12841: 009f85ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12842: 009f6b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12843: 009ac780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12844: 0049de8d 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12845: 008b2a50 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12846: 009f8b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12847: 005a9ae9 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12847: 005a9a99 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 12848: 00415ac5 720 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12849: 002bb0ed 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12850: 009a6a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 12851: 009f6fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12852: 00680ae5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12852: 00680a95 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12853: 00491cad 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12854: 006463c1 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12854: 00646371 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12855: 008eff98 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12856: 00249231 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 12857: 006b23dd 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12857: 006b238d 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 12858: 009f6eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 12859: 009f6958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 12860: 009a0a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 12861: 009a58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 12862: 009af7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 12863: 009a259c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 12864: 009f8482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 12865: 009f7c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 12866: 0064bdf1 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 12866: 0064bda1 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 12867: 009f70f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 12868: 009f8ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 12869: 009aa96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 12870: 00611cb1 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 12870: 00611c61 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 12871: 004129e9 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ 12872: 008fbb10 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ngle │ │ │ │ - 12873: 00602d99 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 12873: 00602d49 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 12874: 009afe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 12875: 0064b6d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 12875: 0064b681 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 12876: 008b17f4 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 12877: 00662f41 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 12877: 00662ef1 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 12878: 009b22f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 12879: 00678bf9 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 12880: 00553515 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 12879: 00678ba9 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 12880: 005534c5 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 12881: 009f69ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 12882: 0099b644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 12883: 00347de5 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 12884: 0066a75d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 12884: 0066a70d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ 12885: 00905224 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddr_q_df │ │ │ │ - 12886: 006b4b39 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 12886: 006b4ae9 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 12887: 00487325 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 12888: 008e6c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 12889: 002560f9 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 12890: 009f736e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_SET_IRQ_DSTATE │ │ │ │ 12891: 009f71f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 12892: 0057a1ed 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 12892: 0057a19d 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 12893: 0028a6c5 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 12894: 009f6aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 12895: 0024a641 1976 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ 12896: 009033b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_dvpe │ │ │ │ - 12897: 0065ab81 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 12898: 005a10d5 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 12899: 00607b45 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 12897: 0065ab31 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 12898: 005a1085 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 12899: 00607af5 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 12900: 003a15c1 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 12901: 009ae100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 12902: 0029ae1d 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 12903: 009f82c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 12904: 00662439 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 12904: 006623e9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 12905: 00441621 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 12906: 009ae840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 12907: 009a4b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 12908: 0066dfd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 12908: 0066df89 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 12909: 009a5d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 12910: 0099b308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CQE_HANDLER_EVENT │ │ │ │ - 12911: 005a06d1 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 12911: 005a0681 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 12912: 003edd35 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 12913: 009f70dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 12914: 0033c9c5 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 12915: 00483e79 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 12916: 009f7f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 12917: 009a5d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 12918: 009a4588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 12919: 009f7e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 12920: 003f7c51 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 12921: 0067889d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 12921: 0067884d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 12922: 009a45e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 12923: 00486b6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 12924: 009f7d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 12925: 0040e909 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 12926: 008afa58 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 12927: 009f6d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 12928: 00908194 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_shf_df │ │ │ │ 12929: 00275681 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 12930: 00289d29 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 12931: 0068d2e1 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 12932: 0067b12d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 12933: 0064b325 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 12931: 0068d291 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 12932: 0067b0dd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 12933: 0064b2d5 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 12934: 009a123c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 12935: 0063421d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 12936: 0056921d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 12935: 006341cd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 12936: 005691cd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 12937: 009a0dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 12938: 003691a5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 12939: 0053e2c9 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 12939: 0053e279 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 12940: 009f6308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 12941: 009f7016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 12942: 00699db1 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 12942: 00699d61 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 12943: 0099dba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 12944: 00663461 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 12945: 00563475 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 12944: 00663411 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 12945: 00563425 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 12946: 008b2e68 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 12947: 0069bd7d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 12947: 0069bd2d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 12948: 009f7c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 12949: 0058e149 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 12949: 0058e0f9 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 12950: 003fc0b5 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 12951: 0055f8b1 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 12952: 00562f05 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 12951: 0055f861 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 12952: 00562eb5 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 12953: 004ad735 194 FUNC GLOBAL DEFAULT 12 helper_float_cvt_w_d │ │ │ │ 12954: 0029f3bd 44 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 12955: 0044fef9 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 12956: 0061cf81 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 12956: 0061cf31 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 12957: 00485bfd 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 12958: 0026607d 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 12959: 00653de5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 12959: 00653d95 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 12960: 009a5de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 12961: 009aa30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 12962: 0025f439 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 12963: 002f6da5 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 12964: 009a07ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 12965: 008eb240 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 12966: 00673b4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 12966: 00673afd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 12967: 009a6854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 12968: 00673329 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 12968: 006732d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 12969: 009f6844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 12970: 009f6d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 12971: 006a2cb1 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 12971: 006a2c61 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 12972: 00267a81 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 12973: 004864a5 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 12974: 004ad675 192 FUNC GLOBAL DEFAULT 12 helper_float_cvt_w_s │ │ │ │ 12975: 002c8b59 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 12976: 002bbab1 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 12977: 006177fd 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 12977: 006177ad 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 12978: 002c0809 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 12979: 003cfbd5 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 12980: 00528d95 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 12980: 00528d45 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 12981: 008e7250 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 12982: 009b0e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 12983: 008f0544 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 12984: 009f5f31 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 12985: 009f84ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 12986: 009a7458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 12987: 002bede1 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 12988: 00612d2d 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 12988: 00612cdd 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 12989: 009f7fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 12990: 003e96e9 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 12991: 005569b5 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 12991: 00556965 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 12992: 0099ac08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 12993: 003e0579 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 12994: 009a9004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 12995: 002bc491 54 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 12996: 002627a5 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 12997: 0054c999 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 12997: 0054c949 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 12998: 0099de5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 12999: 008e6a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13000: 008efe90 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13001: 00419101 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13002: 009f61de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13003: 009f60de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13004: 008ebb88 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 13005: 0039f619 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13006: 009a7548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13007: 0063b541 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13007: 0063b4f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 13008: 009f732a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 13009: 0067d789 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 13010: 005a1345 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13009: 0067d739 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13010: 005a12f5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13011: 00483f01 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13012: 008eb978 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13013: 009f677c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13014: 009a9044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13015: 009f8238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13016: 009a0ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 13017: 00486e71 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ @@ -13024,66 +13024,66 @@ │ │ │ │ 13020: 0099b578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13021: 003774fd 118 FUNC GLOBAL DEFAULT 12 pit_reset_common │ │ │ │ 13022: 0099b654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13023: 009a38b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13024: 004c46a9 464 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_b │ │ │ │ 13025: 009f7220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ 13026: 004c49c1 118 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_d │ │ │ │ - 13027: 006b7ec9 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13027: 006b7e79 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13028: 009a48e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13029: 009f8374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13030: 009f6124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13031: 002a2291 128 FUNC GLOBAL DEFAULT 12 audio_set_model │ │ │ │ 13032: 003ea619 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13033: 00655345 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13033: 006552f5 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13034: 009a50c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13035: 009a4af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13036: 008fba8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_sf │ │ │ │ 13037: 00432c4d 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13038: 004c4879 208 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_h │ │ │ │ 13039: 009f7c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13040: 00322e15 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13041: 004b08a9 184 FUNC GLOBAL DEFAULT 12 helper_float_mul_ps │ │ │ │ 13042: 00451fe1 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13043: 007f8db8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13043: 007f8d68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13044: 0025e7d5 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13045: 008b1df8 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13046: 003ca1c1 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13047: 002626b1 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13048: 009f63a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13049: 009a7b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13050: 0044f201 228 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13051: 0099e25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13052: 009f7516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13053: 0063cfd9 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13053: 0063cf89 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13054: 0099b258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13055: 009f7f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13056: 009ab764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13057: 009a0f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13058: 009f5f6d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 13059: 009f8b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13060: 009a5ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13061: 0063ae9d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13061: 0063ae4d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13062: 009f65f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13063: 009af454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13064: 004c4949 120 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_w │ │ │ │ 13065: 0099acf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13066: 008eb1bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13067: 00687455 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13067: 00687405 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13068: 009f729a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13069: 009f7b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13070: 009f85a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13071: 0099f0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13072: 003fcc65 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13073: 009a45a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13074: 006c1985 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13074: 006c1935 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13075: 004a847d 76 FUNC GLOBAL DEFAULT 12 get_cps_irq │ │ │ │ 13076: 009a4e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13077: 009f74ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13078: 0067d5e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13078: 0067d595 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13079: 009a45c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13080: 009a96d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13081: 009ab8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13082: 009f6562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13083: 009a6504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13084: 009a0dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13085: 009f8460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ @@ -13091,488 +13091,488 @@ │ │ │ │ 13087: 009f817a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13088: 009b1378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13089: 00405561 232 FUNC GLOBAL DEFAULT 12 spdm_socket_receive │ │ │ │ 13090: 00458305 10032 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13091: 00257c05 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13092: 00337721 1124 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ 13093: 0044c259 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_tunnel │ │ │ │ - 13094: 006b19cd 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13094: 006b197d 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 13095: 0022afe1 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13096: 009ae830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13097: 009f69ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13098: 009f700c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13099: 008e7040 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13100: 009b1b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13101: 006466f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13101: 006466a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13102: 009a5338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 13103: 0060ebc1 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13103: 0060eb71 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13104: 009aa75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13105: 009f85ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13106: 0025dcfd 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13107: 0061776d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13107: 0061771d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 13108: 009f7318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ 13109: 003f5a6d 400 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13110: 009f74ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13111: 009f6444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13112: 0068d519 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13112: 0068d4c9 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13113: 009a033c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 13114: 009a4098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13115: 009f6ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13116: 009a6054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13117: 009f7874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13118: 009b2da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13119: 009f7534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13120: 0058ad89 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13120: 0058ad39 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13121: 009b1ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13122: 002bccb5 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13123: 0026848d 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 13124: 006b022d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13124: 006b01dd 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13125: 00344c71 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13126: 00907ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_slli_df │ │ │ │ 13127: 0099d868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13128: 003d3485 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13129: 003c4799 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 13130: 00494a11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13131: 002bac9d 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13132: 0099aee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13133: 004877b5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13134: 006ad5fd 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13134: 006ad5ad 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13135: 009f6a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13136: 0063d90d 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13136: 0063d8bd 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 13137: 008f0334 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13138: 006526f9 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13138: 006526a9 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 13139: 004ab721 134 FUNC GLOBAL DEFAULT 12 helper_dpsq_sa_l_w │ │ │ │ 13140: 00904cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_b │ │ │ │ - 13141: 006622c9 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13142: 0064c749 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13141: 00662279 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13142: 0064c6f9 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13143: 009a29cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ 13144: 008fb6f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_un │ │ │ │ 13145: 00904b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_d │ │ │ │ - 13146: 006365b5 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ - 13147: 0050dd59 268 FUNC GLOBAL DEFAULT 12 gen_ldxs │ │ │ │ + 13146: 00636565 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13147: 0050dd0d 268 FUNC GLOBAL DEFAULT 12 gen_ldxs │ │ │ │ 13148: 00348675 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13149: 002beaf1 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13150: 00638bd1 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13151: 0061b19d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13150: 00638b81 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13151: 0061b14d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 13152: 009a9024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 13153: 0069df89 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13153: 0069df39 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13154: 00904c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_h │ │ │ │ 13155: 009a2eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13156: 009f842a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13157: 00341c91 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13158: 009f629c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13159: 0067644d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13159: 006763fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 13160: 004ad18d 184 FUNC GLOBAL DEFAULT 12 helper_float_cvtps_pw │ │ │ │ 13161: 00463791 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 13162: 0068d899 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13162: 0068d849 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13163: 003e33c1 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13164: 00483f89 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13165: 0099c720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13166: 009aa92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13167: 0099a908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13168: 0068225d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13168: 0068220d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13169: 009f60d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13170: 009f79bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13171: 00487191 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 13172: 00629381 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13172: 00629331 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13173: 002c82f1 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13174: 00904bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_w │ │ │ │ - 13175: 00514361 116 FUNC GLOBAL DEFAULT 12 gen_dlsa │ │ │ │ + 13175: 00514315 116 FUNC GLOBAL DEFAULT 12 gen_dlsa │ │ │ │ 13176: 008ea5e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13177: 009a7408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13178: 009aa1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13179: 004a1551 114 FUNC GLOBAL DEFAULT 12 helper_mtc0_entryhi │ │ │ │ 13180: 009f6f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13181: 00646f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13182: 006650c9 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ - 13183: 0058cc65 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13181: 00646f4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13182: 00665079 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13183: 0058cc15 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13184: 004a1951 52 FUNC GLOBAL DEFAULT 12 helper_mtc0_ebase │ │ │ │ 13185: 008fad24 132 OBJECT GLOBAL DEFAULT 24 helper_info_di │ │ │ │ 13186: 009f7f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13187: 008f1ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsq_sa_l_w │ │ │ │ 13188: 003507dd 60 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13189: 008e5b00 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13190: 0099c27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 13191: 0061bbb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13191: 0061bb61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13192: 0042ac35 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13193: 009ae6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13194: 009f6a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13195: 009adff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13196: 006256d9 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13196: 00625689 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13197: 0043dcf1 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13198: 008ff974 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmsub_ps │ │ │ │ - 13199: 006ab5c9 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13199: 006ab579 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13200: 009a0f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13201: 008eb138 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13202: 003dfa55 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13203: 009adaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13204: 0063fc05 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13204: 0063fbb5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13205: 009b2b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13206: 009f7b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 13207: 009aa0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13208: 0035a359 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13209: 0099a7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13210: 009f7672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13211: 009f6254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13212: 0058479d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13212: 0058474d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13213: 002661b9 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 13214: 00626bb5 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13214: 00626b65 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13215: 009f686c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13216: 009f65f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13217: 009f62f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 13218: 0049f39d 148 FUNC GLOBAL DEFAULT 12 cpu_mips_stop_count │ │ │ │ 13219: 00496d1d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13220: 00487a41 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13221: 0034b105 2 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13222: 0068a0ed 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13222: 0068a09d 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13223: 00269405 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 13224: 0066bd51 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13224: 0066bd01 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13225: 009f8794 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13226: 005867d9 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13226: 00586789 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13227: 008fada8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ei │ │ │ │ 13228: 009b074c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 13229: 00651549 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13229: 006514f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13230: 002a04f9 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13231: 0049c0d9 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13232: 009af554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13233: 009a5078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13234: 009f830c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13235: 006614d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13235: 00661481 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 13236: 00492345 228 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13237: 0037cd79 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13238: 003454a1 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13239: 009f77b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13240: 003ca11d 68 FUNC GLOBAL DEFAULT 12 audio_add_default_audiodev │ │ │ │ - 13241: 0061e9d9 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13242: 0066bdc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13241: 0061e989 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13242: 0066bd79 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13243: 0033c4f1 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13244: 0026d771 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13245: 003c5f05 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 13246: 009f81b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_FLUSH_DSTATE │ │ │ │ 13247: 009ae0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13248: 0033e1c1 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13249: 0029c941 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13250: 009f67c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13251: 0041c1a9 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13252: 006067cd 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ - 13253: 0066150d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13252: 0060677d 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13253: 006614bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13254: 0044c521 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 13255: 00599451 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 13255: 00599401 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 13256: 009a2ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13257: 008eef9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 13258: 00288119 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13259: 008fcda0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_nge │ │ │ │ 13260: 008ea55c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 13261: 00498189 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 13262: 00494711 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13263: 00444471 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13264: 006269ad 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13265: 00603721 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 13266: 00668cf9 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 13264: 0062695d 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13265: 006036d1 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13266: 00668ca9 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 13267: 003482e5 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13268: 009ad670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13269: 009f6c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13270: 009abfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13271: 009a8b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13272: 00410101 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13273: 0063878d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 13274: 0067e119 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13273: 0063873d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13274: 0067e0c9 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ 13275: 008fcc98 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ngl │ │ │ │ - 13276: 00667fe9 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13276: 00667f99 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13277: 009a130c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 13278: 009f7424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 13279: 009af6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ 13280: 009f8586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 13281: 00622379 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13281: 00622329 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13282: 009f6f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13283: 0099f5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ 13284: 008fcea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ngt │ │ │ │ - 13285: 005b1a95 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13285: 005b1a45 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13286: 0022b945 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13287: 0025fe79 88 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13288: 002ba859 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13289: 0061fc99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13289: 0061fc49 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13290: 009a98b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13291: 009f730c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 13292: 002f2ed9 60 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 13293: 009f7a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13294: 009f6dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 13295: 0047e0a5 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13296: 00556071 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13296: 00556021 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13297: 009f7360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 13298: 009f7384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13299: 009f80d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13300: 00687921 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13300: 006878d1 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13301: 004d319d 780 FUNC GLOBAL DEFAULT 12 helper_msa_srari_df │ │ │ │ 13302: 009a0b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13303: 004a96b1 96 FUNC GLOBAL DEFAULT 12 cpu_type_supports_isa │ │ │ │ 13304: 009f6a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13305: 00901c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt_d │ │ │ │ 13306: 009f8b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13307: 009f6f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ 13308: 004a5dad 224 FUNC GLOBAL DEFAULT 12 bl_gen_write_u32 │ │ │ │ - 13309: 006a2ccd 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13309: 006a2c7d 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13310: 009b0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13311: 009f8060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 13312: 00640f79 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13313: 00654fcd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13314: 0058ce4d 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13312: 00640f29 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13313: 00654f7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13314: 0058cdfd 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13315: 009f7680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13316: 003cef9d 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13317: 0061ac39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ - 13318: 00817328 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ + 13317: 0061abe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13318: 008172d8 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ 13319: 009ad870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13320: 0067724d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13321: 0054ff75 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13320: 006771fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13321: 0054ff25 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13322: 009b13e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13323: 009f856c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13324: 0025f399 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 13325: 009a222c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 13326: 005823c5 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13326: 00582375 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13327: 008b1888 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13328: 009f7110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13329: 008b169c 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 13330: 00900658 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt_s │ │ │ │ - 13331: 005522d1 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13331: 00552281 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 13332: 0099f470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13333: 009b270c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13334: 009f7d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13335: 0099b4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13336: 005685fd 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13337: 0056cd29 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13336: 005685ad 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13337: 0056ccd9 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13338: 009aca40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13339: 005af24d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13340: 0068e281 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13339: 005af1fd 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13340: 0068e231 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13341: 009b27cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13342: 009f8140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 13343: 006785dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13343: 0067858d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13344: 009f68fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13345: 0099d540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13346: 009b037c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13347: 009f85ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13348: 004d165d 368 FUNC GLOBAL DEFAULT 12 helper_msa_ceqi_df │ │ │ │ 13349: 002c8ab1 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 13350: 0069823d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13350: 006981ed 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 13351: 003f2341 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 13352: 009f8242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13353: 009aff10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13354: 009f71fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13355: 008af9d4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 13356: 00473ddd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13357: 003040b9 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13358: 009b26cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13359: 0058e545 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13359: 0058e4f5 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13360: 009f82b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13361: 009f64b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13362: 003f6bfd 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13363: 009aede8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13364: 009f813c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13365: 00487d01 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13366: 006bd5fd 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 13367: 006a069d 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 13368: 0068d9d1 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13366: 006bd5ad 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 13367: 006a064d 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13368: 0068d981 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13369: 009f7a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13370: 009f77b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13371: 005d4845 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13371: 005d47f5 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13372: 009aa74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13373: 009f6cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 13374: 0054df89 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ + 13374: 0054df39 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ 13375: 009f7bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13376: 006aa445 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13377: 006b9ff5 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13378: 00625c09 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13379: 00687f1d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13380: 005aa431 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13376: 006aa3f5 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13377: 006b9fa5 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13378: 00625bb9 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13379: 00687ecd 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13380: 005aa3e1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13381: 009f7c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 13382: 009ab6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13383: 008ede14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13384: 0099b128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13385: 009a5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13386: 00267239 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13387: 009f5f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13388: 009f6122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 13389: 00620f95 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13389: 00620f45 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13390: 003f2e21 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_write │ │ │ │ 13391: 00907df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceqi_df │ │ │ │ - 13392: 006bbe15 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13392: 006bbdc5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13393: 00433e59 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13394: 002670fd 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13395: 006433c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13395: 00643379 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13396: 009a3b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13397: 009f6c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13398: 00617ffd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13398: 00617fad 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13399: 009b0e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13400: 00654bb5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13400: 00654b65 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13401: 009a75c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 13402: 0059b301 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13402: 0059b2b1 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13403: 008b1660 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13404: 009f714c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13405: 008ea4d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13406: 0066c835 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 13407: 0064338d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13406: 0066c7e5 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13407: 0064333d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13408: 009f73f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13409: 00417155 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13410: 00680d89 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13410: 00680d39 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13411: 004a1ea9 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_datahi │ │ │ │ 13412: 003dd949 104 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 13413: 0099e10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13414: 007bd560 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13414: 007bd510 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13415: 0099d4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13416: 0099c8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13417: 0099c9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 13418: 00567b19 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13418: 00567ac9 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13419: 009a5088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ - 13420: 00535fb5 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 13420: 00535f65 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 13421: 0026736d 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13422: 009aacac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13423: 00485549 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13424: 004a9e65 156 FUNC GLOBAL DEFAULT 12 helper_addq_s_ph │ │ │ │ 13425: 009aa80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13426: 008ee54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13427: 009f82b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13428: 006525b5 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13428: 00652565 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13429: 009a255c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13430: 009a10cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 13431: 0047d959 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13432: 00584815 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13433: 006393f1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13432: 005847c5 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13433: 006393a1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13434: 002a0505 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13435: 004d121d 64 FUNC GLOBAL DEFAULT 12 helper_msa_bmzi_b │ │ │ │ 13436: 009f60e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13437: 00303e89 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13438: 009f71a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13439: 009f66f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13440: 009f63b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13441: 00485dd5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ 13442: 00903964 132 OBJECT GLOBAL DEFAULT 24 helper_info_macchi │ │ │ │ - 13443: 0068cb55 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13443: 0068cb05 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13444: 009f7a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13445: 003413fd 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ - 13446: 0061f7b9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13446: 0061f769 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13447: 004a5e8d 164 FUNC GLOBAL DEFAULT 12 bl_gen_write_u64 │ │ │ │ 13448: 0099f520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13449: 005d32f5 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13449: 005d32a5 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13450: 003fc41d 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13451: 009f6970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 13452: 005dffb5 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13452: 005dff65 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13453: 008f7364 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_datahi │ │ │ │ 13454: 009f6788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13455: 009a3fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13456: 009a0e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13457: 0099fca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13458: 009f6cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 13459: 009f8b7c 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13460: 006693e1 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13461: 00687ffd 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13460: 00669391 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13461: 00687fad 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13462: 009a82b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13463: 009aaadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13464: 009aa6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13465: 008e8c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13466: 00675a71 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13466: 00675a21 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13467: 009a4ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13468: 00612c0d 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13468: 00612bbd 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13469: 009b2988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13470: 009aa93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13471: 0099ed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13472: 0099e29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13473: 0043e0a1 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13474: 009f6c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13475: 0099f244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13476: 009b15c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 13477: 00467fa5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13478: 008ebc0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 13479: 00348419 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13480: 009f7a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13481: 008e83d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 13482: 0099bbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13483: 0057d7a9 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13483: 0057d759 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13484: 0099ba10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13485: 006a7011 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13485: 006a6fc1 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13486: 009f7308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 13487: 009ada20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13488: 009f691c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 13489: 008fd664 132 OBJECT GLOBAL DEFAULT 24 helper_info_pshufh │ │ │ │ 13490: 009a6224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ 13491: 004a9a89 108 FUNC GLOBAL DEFAULT 12 msa_reset │ │ │ │ - 13492: 005a2c49 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13492: 005a2bf9 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13493: 009a0fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13494: 0034a535 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ - 13495: 004e943d 10452 FUNC GLOBAL DEFAULT 12 decode_ase_msa │ │ │ │ + 13495: 004e943d 10376 FUNC GLOBAL DEFAULT 12 decode_ase_msa │ │ │ │ 13496: 009f68cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13497: 009a5288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13498: 009aaf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13499: 0099c5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13500: 0068df01 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13501: 00616ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13500: 0068deb1 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13501: 00616e89 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13502: 003a236d 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 13503: 0099ada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13504: 009f711e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13505: 009f6e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 13506: 006a9ab9 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13506: 006a9a69 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13507: 002bb09d 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13508: 0069fcfd 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13509: 0062f8a1 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13508: 0069fcad 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13509: 0062f851 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13510: 002bbfc9 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13511: 0099ac78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 13512: 009b2118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 13513: 00650531 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 13514: 006180c5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13513: 006504e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 13514: 00618075 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13515: 009f818a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13516: 009f7e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13517: 009f60d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13518: 009a142c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13519: 009f8452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13520: 005a0d25 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13520: 005a0cd5 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13521: 009f7bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13522: 0055ae49 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13523: 006ac2c9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 13524: 005ade15 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 13522: 0055adf9 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13523: 006ac279 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13524: 005addc5 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 13525: 0049d201 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13526: 009a8148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13527: 00321749 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13528: 0038ca39 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13529: 009f76b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13530: 00428c15 1292 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13531: 008b2ef4 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 13532: 005a9d11 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13532: 005a9cc1 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13533: 009f6cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13534: 009f8af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13535: 009a6304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13536: 009aec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13537: 0061bca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13537: 0061bc51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13538: 0049f931 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13539: 009f723e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13540: 00583b69 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13540: 00583b19 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13541: 009aa28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13542: 0099c760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13543: 006c36fd 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13543: 006c36ad 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ 13544: 004ac8f5 244 FUNC GLOBAL DEFAULT 12 helper_cfc1 │ │ │ │ - 13545: 006bbbf1 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13546: 007f8ec0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13545: 006bbba1 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13546: 007f8e70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 13547: 009f8b79 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 13548: 006a2d9d 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13548: 006a2d4d 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13549: 009a85d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13550: 009ab8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13551: 009f68ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13552: 009ae0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13553: 009b0f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13554: 009f76d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13555: 0066f391 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13555: 0066f341 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13556: 003d49dd 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13557: 009f69fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13558: 0055a801 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13558: 0055a7b1 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13559: 008f0ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ll │ │ │ │ 13560: 00349461 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13561: 004369a1 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13562: 002f261d 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13563: 0054f2b5 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13563: 0054f265 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13564: 003c9f79 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13565: 009f84d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13566: 009f74b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13567: 006473b5 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13567: 00647365 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13568: 0099c9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13569: 009087c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_b │ │ │ │ 13570: 00908638 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_d │ │ │ │ 13571: 009f5f0e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13572: 008b2838 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13573: 0099d728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13574: 00908740 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_h │ │ │ │ @@ -13582,18 +13582,18 @@ │ │ │ │ 13578: 009f8176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 13579: 0047fdf1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13580: 009f71d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13581: 00340131 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13582: 009f7aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13583: 009f62cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 13584: 009b266c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 13585: 0065485d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13585: 0065480d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13586: 009f64d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13587: 006a89b9 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13588: 0064ea99 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13587: 006a8969 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13588: 0064ea49 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13589: 009af984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13590: 0099d7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13591: 0099b1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13592: 009f71b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13593: 009f73a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13594: 009a69d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 13595: 009f6aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ @@ -13601,265 +13601,265 @@ │ │ │ │ 13597: 009b04ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13598: 009f708a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 13599: 00349705 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 13600: 00475141 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13601: 009086bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_w │ │ │ │ 13602: 009f7222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13603: 009a024c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13604: 006880dd 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13604: 0068808d 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13605: 004a1e91 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_datalo │ │ │ │ 13606: 009f87ad 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 13607: 00599725 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13607: 005996d5 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13608: 0049c33d 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13609: 009f71e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13610: 0099a818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13611: 009a77c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 13612: 0030609d 224 FUNC GLOBAL DEFAULT 12 pic_read_irq │ │ │ │ 13613: 00433621 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13614: 009aaaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13615: 009f7d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13616: 009f798a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13617: 006c1641 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13617: 006c15f1 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13618: 00265fdd 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13619: 005def31 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13619: 005deee1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13620: 0099d6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 13621: 004ad321 180 FUNC GLOBAL DEFAULT 12 helper_float_cvts_d │ │ │ │ 13622: 003c0a65 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13623: 009f61d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 13624: 00557325 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13624: 005572d5 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13625: 009a37d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13626: 009ac460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13627: 006a6b4d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13627: 006a6afd 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13628: 009abaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 13629: 00429f61 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13630: 004ad489 180 FUNC GLOBAL DEFAULT 12 helper_float_cvts_l │ │ │ │ 13631: 009f7314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 13632: 0099d14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13633: 006bbc75 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13634: 0068d689 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13633: 006bbc25 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13634: 0068d639 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 13635: 00495285 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13636: 009a3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13637: 00323d49 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13638: 009f6916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13639: 0040ff99 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13640: 009f64f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13641: 009f735e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 13642: 009f6bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13643: 009f7e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13644: 006776a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13644: 00677651 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13645: 009f7a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13646: 009a3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SCB_COMMAND_EVENT │ │ │ │ 13647: 009ae700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13648: 009f6756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13649: 009a4dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 13650: 004ad3d5 178 FUNC GLOBAL DEFAULT 12 helper_float_cvts_w │ │ │ │ 13651: 009f7a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ 13652: 008f725c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_datalo │ │ │ │ - 13653: 0058c609 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13653: 0058c5b9 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13654: 009f72f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13655: 009f6784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13656: 0054f3bd 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13656: 0054f36d 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13657: 009f6dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13658: 009a2ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13659: 009f7890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13660: 0043de39 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13661: 00671115 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13661: 006710c5 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 13662: 003f3351 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13663: 00555efd 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13663: 00555ead 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13664: 008efa70 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13665: 008da660 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13666: 005a9971 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 13667: 0061df89 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 13666: 005a9921 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13667: 0061df39 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 13668: 009f5f46 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13669: 009a2a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13670: 009ae610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13671: 009f7e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13672: 009afee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13673: 0043f6a5 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13674: 005144f5 36 FUNC GLOBAL DEFAULT 12 helper_msacu │ │ │ │ - 13675: 0058472d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13676: 0065ca31 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 13677: 006be8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 13674: 005144a9 36 FUNC GLOBAL DEFAULT 12 helper_msacu │ │ │ │ + 13675: 005846dd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13676: 0065c9e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13677: 006be855 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 13678: 009f7d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13679: 009a5a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 13680: 006bd429 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 13680: 006bd3d9 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ 13681: 008f6680 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_count │ │ │ │ 13682: 008f4268 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_r_ph │ │ │ │ - 13683: 006748d5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13684: 00621c71 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13683: 00674885 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13684: 00621c21 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13685: 008ef3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13686: 00562971 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13686: 00562921 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13687: 009a2e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13688: 009a7c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13689: 0099c730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13690: 00482059 80 FUNC GLOBAL DEFAULT 12 accel_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 13691: 009a7ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13692: 00638439 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13693: 005627a1 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13694: 00658061 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ - 13695: 006723d1 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ + 13692: 006383e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13693: 00562751 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13694: 00658011 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13695: 00672381 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ 13696: 0099c128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13697: 009f8072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13698: 005a27bd 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13698: 005a276d 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13699: 0085a480 64 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13700: 00636899 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13700: 00636849 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13701: 009f60f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 13702: 00553f45 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13702: 00553ef5 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 13703: 00473dfd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 13704: 0054aba9 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13704: 0054ab59 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13705: 008fe138 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpgtb │ │ │ │ 13706: 009f7bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13707: 0055e9c9 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13707: 0055e979 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13708: 004b6539 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ole │ │ │ │ 13709: 009f765e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13710: 005a1405 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13711: 0068710d 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ - 13712: 006b21b5 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13710: 005a13b5 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13711: 006870bd 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13712: 006b2165 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ 13713: 00423eb9 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13714: 0099fe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13715: 0069cc9d 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13715: 0069cc4d 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13716: 008fe030 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpgth │ │ │ │ 13717: 004a1461 14 FUNC GLOBAL DEFAULT 12 helper_mtc0_pwctl │ │ │ │ 13718: 004b0de5 204 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt2_d │ │ │ │ 13719: 009f775e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_WRITE_DSTATE │ │ │ │ 13720: 0043ddf1 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13721: 009f6c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13722: 0022c879 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13723: 002c61f9 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13724: 00303e65 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13725: 009f80de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13726: 00416379 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13727: 0080adf0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13727: 0080ada0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13728: 004b60dd 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_olt │ │ │ │ 13729: 009f6526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13730: 0040fa8d 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13731: 009a6554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_BIT_EVENT │ │ │ │ 13732: 00340c61 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13733: 006219f5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13734: 0058d13d 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13733: 006219a5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13734: 0058d0ed 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13735: 00418139 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13736: 009a8438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13737: 0068db15 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13737: 0068dac5 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13738: 009f6812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13739: 009f6270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13740: 009f640e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13741: 00579e89 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13741: 00579e39 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 13742: 008fdf28 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpgtw │ │ │ │ 13743: 003f4f3d 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13744: 009f66aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13745: 00670a3d 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13745: 006709ed 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13746: 009a281c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13747: 009f74a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13748: 009a3978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 13749: 004754f9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13750: 009ae3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13751: 009b038c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 13752: 004acf39 186 FUNC GLOBAL DEFAULT 12 helper_float_cvtd_l │ │ │ │ - 13753: 00664115 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13753: 006640c5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13754: 009a0e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13755: 0058f6fd 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13755: 0058f6ad 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13756: 004b0eb1 188 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt2_s │ │ │ │ 13757: 009a0f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13758: 009a78d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13759: 009122b0 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13760: 009f836a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13761: 009f60be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13762: 0066d74d 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13762: 0066d6fd 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13763: 003aa06d 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ - 13764: 00513f15 280 FUNC GLOBAL DEFAULT 12 gen_crc32 │ │ │ │ + 13764: 00513ec9 280 FUNC GLOBAL DEFAULT 12 gen_crc32 │ │ │ │ 13765: 009b269c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13766: 009a13ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13767: 004856d9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13768: 00674819 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13768: 006747c9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13769: 0099c3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ 13770: 004acdc9 184 FUNC GLOBAL DEFAULT 12 helper_float_cvtd_s │ │ │ │ - 13771: 00678a05 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13772: 0066ee9d 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13773: 0053c9d9 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13774: 005c8851 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13771: 006789b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13772: 0066ee4d 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13773: 0053c989 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13774: 005c8801 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13775: 009f6ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13776: 00696305 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13776: 006962b5 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13777: 0099a584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13778: 00607649 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13778: 006075f9 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13779: 004ace81 184 FUNC GLOBAL DEFAULT 12 helper_float_cvtd_w │ │ │ │ 13780: 00266911 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13781: 00562ed1 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13782: 00658405 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ - 13783: 005191f5 7208 FUNC GLOBAL DEFAULT 12 decode_ase_mxu │ │ │ │ + 13781: 00562e81 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13782: 006583b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13783: 005191a9 7208 FUNC GLOBAL DEFAULT 12 decode_ase_mxu │ │ │ │ 13784: 009ab8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13785: 0053cce5 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13785: 0053cc95 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13786: 009f8b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ 13787: 004ae061 224 FUNC GLOBAL DEFAULT 12 helper_float_ceil_w_d │ │ │ │ - 13788: 00582a71 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13788: 00582a21 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13789: 00485f71 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13790: 006268a5 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13791: 005a2ab1 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13790: 00626855 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13791: 005a2a61 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13792: 009a5e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13793: 00452f81 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ 13794: 008f1508 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrdsp │ │ │ │ - 13795: 0059fcf5 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13795: 0059fca5 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13796: 009a7328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13797: 009a6034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13798: 009f8088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13799: 009f7844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13800: 009a7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13801: 009a120c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13802: 003dda31 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13803: 002bf161 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13804: 004ae141 220 FUNC GLOBAL DEFAULT 12 helper_float_ceil_w_s │ │ │ │ 13805: 004de515 592 FUNC GLOBAL DEFAULT 12 helper_msa_flog2_df │ │ │ │ 13806: 009b1d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ 13807: 004a1d59 168 FUNC GLOBAL DEFAULT 12 helper_mttc0_debug │ │ │ │ - 13808: 005328b9 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 13809: 006233c5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13808: 00532869 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13809: 00623375 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13810: 008e8a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13811: 009ac860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13812: 009f5f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 13813: 0025f905 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13814: 009acae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13815: 00408fcd 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13816: 0062a871 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13816: 0062a821 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ 13817: 008e65f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13818: 009f7ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13819: 003fd499 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 13820: 009b20c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 13821: 00644fd9 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13821: 00644f89 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13822: 009aea2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13823: 002f31c1 124 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 13824: 009f7b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13825: 009b272c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13826: 00561fcd 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13826: 00561f7d 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13827: 0099d460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13828: 009f7f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13829: 009a0d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13830: 009f6a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13831: 009b01fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13832: 008e824c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13833: 00532931 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13833: 005328e1 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13834: 008b9730 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13835: 009f828e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13836: 009f7552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13837: 003fc125 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13838: 006b9e35 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13838: 006b9de5 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13839: 009adf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13840: 009f84a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13841: 0099eb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13842: 009a3b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13843: 002f6f19 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13844: 009aa61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13845: 009b2978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13846: 009f82fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13847: 006b00cd 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 13848: 006c34cd 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13847: 006b007d 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13848: 006c347d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13849: 0099c770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13850: 002656e9 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13851: 009f7856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13852: 009a9774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ 13853: 008fa2d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_debug │ │ │ │ - 13854: 0067bcc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13854: 0067bc71 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13855: 009f5c9b 1 OBJECT GLOBAL DEFAULT 25 mshv_allowed │ │ │ │ 13856: 009f6b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 13857: 0047fcf5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13858: 0026b221 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13859: 004a9bdd 40 FUNC GLOBAL DEFAULT 12 helper_absq_s_w │ │ │ │ 13860: 009ab8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13861: 004262e9 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ @@ -13875,22 +13875,22 @@ │ │ │ │ 13871: 0099c920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 13872: 008ac3f8 64 OBJECT GLOBAL DEFAULT 21 vmstate_mips_cpu │ │ │ │ 13873: 009f8a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 13874: 004b2625 244 FUNC GLOBAL DEFAULT 12 helper_cmp_d_eq │ │ │ │ 13875: 009b12d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 13876: 009a8928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 13877: 009a9544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 13878: 00694641 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 13878: 006945f1 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 13879: 009a87e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 13880: 009a7858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 13881: 009f79b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 13882: 009f604a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 13883: 00671031 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 13883: 00670fe1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 13884: 009f73e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 13885: 006a19c9 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 13885: 006a1979 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 13886: 0028fe85 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 13887: 009f8484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 13888: 009f681a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 13889: 004d9c4d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fceq_df │ │ │ │ 13890: 009b049c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 13891: 009f8aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 13892: 009a7358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ @@ -13904,320 +13904,320 @@ │ │ │ │ 13900: 009ae280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 13901: 00418c39 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 13902: 0099cdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 13903: 008ee5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 13904: 0099fc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 13905: 009a0f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 13906: 009f8b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 13907: 006a3a91 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 13907: 006a3a41 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 13908: 009f7178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 13909: 009f6248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 13910: 003f4d3d 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 13911: 0026378d 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 13912: 009f60f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 13913: 009aebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 13914: 0043c065 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 13915: 00416fb5 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 13916: 004ec36d 66 FUNC GLOBAL DEFAULT 12 mips_cpu_do_unaligned_access │ │ │ │ - 13917: 005f17ad 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 13916: 004ec321 66 FUNC GLOBAL DEFAULT 12 mips_cpu_do_unaligned_access │ │ │ │ + 13917: 005f175d 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 13918: 009f61da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 13919: 009ac4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 13920: 0099abc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13921: 009aa5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 13922: 0063e241 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 13922: 0063e1f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 13923: 009b0e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 13924: 00257b01 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 13925: 0062f421 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ - 13926: 006bced1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 13925: 0062f3d1 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 13926: 006bce81 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 13927: 003ccd81 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 13928: 009f7c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 13929: 002594a9 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 13930: 009f5f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 13931: 009f68de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 13932: 009f7560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 13933: 006b1e91 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 13933: 006b1e41 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 13934: 0034fd69 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 13935: 009acc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 13936: 008b1798 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 13937: 0029973d 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 13938: 009f6292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 13939: 009f75f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 13940: 009f6d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 13941: 009a2a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 13942: 00672d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 13943: 006ba501 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 13944: 00606fa1 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 13945: 0057c7d9 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 13942: 00672cc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 13943: 006ba4b1 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 13944: 00606f51 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 13945: 0057c789 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 13946: 009f685a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 13947: 009f799e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 13948: 009a228c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 13949: 006a1c39 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 13949: 006a1be9 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 13950: 0025ad19 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 13951: 00595065 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 13951: 00595015 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 13952: 009f84aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 13953: 009a86a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 13954: 0044c1f9 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 13955: 0099e7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 13956: 009085b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_move_v │ │ │ │ 13957: 009abd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 13958: 0054fff9 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 13958: 0054ffa9 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 13959: 009b1afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 13960: 009ab0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 13961: 006a73c1 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 13961: 006a7371 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 13962: 009f7bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 13963: 009f79c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 13964: 009f801e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 13965: 009f7cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 13966: 009f77fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 13967: 004636bd 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 13968: 009f8166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 13969: 009a6a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 13970: 003366bd 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 13971: 0066ae35 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 13971: 0066ade5 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 13972: 009f68b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 13973: 0052c361 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 13973: 0052c311 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 13974: 008f18a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_s_w_phl │ │ │ │ 13975: 0033c125 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 13976: 009a7368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 13977: 0022c9c5 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 13978: 009f7bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 13979: 003df93d 104 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 13980: 009f76c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 13981: 006ac0e9 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 13981: 006ac099 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 13982: 008f1820 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_s_w_phr │ │ │ │ 13983: 009a68e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 13984: 008b22dc 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 13985: 0067e3c9 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 13985: 0067e379 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 13986: 003fd03d 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 13987: 0042abd5 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 13988: 006b20d9 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 13988: 006b2089 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 13989: 009b279c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 13990: 008ab30c 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 13991: 006a09a5 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 13991: 006a0955 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 13992: 0099e1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 13993: 00453229 84 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 13994: 005db621 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 13994: 005db5d1 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 13995: 009f7b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 13996: 009b0f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 13997: 00468009 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 13998: 004a9c29 40 FUNC GLOBAL DEFAULT 12 helper_addqh_r_ph │ │ │ │ 13999: 002663e1 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14000: 009f832e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14001: 009ab724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14002: 0049c355 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 14003: 00497c41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14004: 009b2b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14005: 009f82c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14006: 00661ae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14006: 00661a99 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14007: 00483959 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14008: 009f84c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14009: 00679bfd 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14009: 00679bad 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14010: 009a121c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14011: 009a8028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14012: 008af980 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 14013: 003bb5ad 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14014: 005a1e61 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14014: 005a1e11 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 14015: 00462d91 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14016: 0099dbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14017: 009f5fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14018: 00638f59 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14018: 00638f09 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14019: 009f7f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14020: 009f8180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14021: 009f849c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14022: 00640e35 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14022: 00640de5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14023: 009f8380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14024: 009f8a40 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14025: 00621121 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14025: 006210d1 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14026: 009f80dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14027: 0063d531 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14027: 0063d4e1 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14028: 0099fc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14029: 0068f879 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14029: 0068f829 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14030: 009f6f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14031: 004083f5 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14032: 00485869 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14033: 009ae680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14034: 009ac7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14035: 0022c9a5 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 14036: 00415fc5 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14037: 009f796e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14038: 009f8062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14039: 009b167c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 14040: 006bcba9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 14040: 006bcb59 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 14041: 009a5018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14042: 009b070c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 14043: 0047a535 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14044: 0061a1e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14044: 0061a199 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14045: 009f675c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14046: 009f6a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14047: 009f7576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14048: 0033da39 600 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14049: 0099d300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14050: 00278fd1 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14051: 009f7190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 14052: 009f6424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14053: 0044c391 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14054: 008f7784 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ole │ │ │ │ 14055: 009f6754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14056: 0067e651 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14057: 00680251 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14056: 0067e601 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14057: 00680201 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14058: 009ad720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14059: 009f7526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14060: 009f7536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14061: 0033c701 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14062: 003fd3e9 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14063: 00486101 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14064: 009f742a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_BAD_SELECTION_DSTATE │ │ │ │ 14065: 00268aa9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ 14066: 004ddaed 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftrunc_u_df │ │ │ │ - 14067: 0055fc8d 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14067: 0055fc3d 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14068: 009ac480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14069: 0063c205 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14070: 0054f1ed 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14069: 0063c1b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14070: 0054f19d 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14071: 009f60b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14072: 009f6336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14073: 0069e8e9 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14074: 006480f1 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14073: 0069e899 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14074: 006480a1 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14075: 004a15c5 160 FUNC GLOBAL DEFAULT 12 helper_mttc0_entryhi │ │ │ │ 14076: 009f70d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14077: 00320c45 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14078: 009f61f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14079: 0025ed45 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14080: 0029e589 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14081: 009f7a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14082: 002ffaf5 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14083: 009aa70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 14084: 008f767c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_olt │ │ │ │ 14085: 00474a01 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14086: 0059fe85 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14087: 00678415 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14086: 0059fe35 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14087: 006783c5 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14088: 009a7958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14089: 008f6914 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsctl │ │ │ │ 14090: 0040bc2d 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14091: 009f5db4 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14092: 006be689 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14092: 006be639 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ 14093: 009094a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_xor_v │ │ │ │ - 14094: 0069378d 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14094: 0069373d 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14095: 009f7dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14096: 009d4680 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14097: 0042bc5d 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14098: 009f7c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 14099: 009f6104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14100: 00499531 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 14101: 009a4f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14102: 009f61ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14103: 006418bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14103: 0064186d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14104: 009af8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14105: 005a4f21 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14105: 005a4ed1 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14106: 009f62d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14107: 00647fc9 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14107: 00647f79 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14108: 009f81b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14109: 009ad9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14110: 0044151d 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 14111: 009aae5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14112: 006252d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 14113: 00699579 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14114: 006216d1 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14112: 00625281 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14113: 00699529 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14114: 00621681 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14115: 009f7e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14116: 0049a3b1 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14117: 0068d129 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14117: 0068d0d9 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14118: 002f3055 120 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 14119: 009f7958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14120: 0029b4cd 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14121: 0049e755 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14122: 00644e95 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14122: 00644e45 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 14123: 004636f1 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 14124: 003ea099 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14125: 009f7fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14126: 0099e924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 14127: 006728c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 14127: 00672875 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 14128: 0033d4c5 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14129: 0049d239 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 14130: 0047a639 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14131: 009f7924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14132: 009a207c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14133: 00655b05 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14134: 0061be81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14133: 00655ab5 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14134: 0061be31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14135: 00483755 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14136: 009acaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14137: 0099fb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14138: 00492e19 124 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14139: 009f6c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ 14140: 00409c95 24 FUNC GLOBAL DEFAULT 12 cpr_exec_init │ │ │ │ - 14141: 006442fd 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14141: 006442ad 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14142: 009a8e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14143: 009a8598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14144: 009adda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14145: 00499321 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 14146: 009f77f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14147: 008ed130 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 14148: 009f84d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14149: 009ae800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14150: 009f7794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 14151: 00602a81 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14152: 00569675 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14151: 00602a31 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14152: 00569625 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14153: 0048fa81 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14154: 0099f3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14155: 009f7b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14156: 0041299d 22 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14157: 009af324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14158: 008b97d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 14159: 0089ef60 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14160: 0085cd30 64 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 14161: 009b1df8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_hest_trace_events_trace_events │ │ │ │ 14162: 009f5acc 4 OBJECT GLOBAL DEFAULT 25 fpu_fcr31 │ │ │ │ - 14163: 006ace49 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14164: 006b2c95 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14163: 006acdf9 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14164: 006b2c45 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14165: 009a079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 14166: 00475829 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14167: 009f79e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ 14168: 004aa6e5 16 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbl │ │ │ │ - 14169: 006bd0f1 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 14170: 00674519 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14171: 0057bad1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14169: 006bd0a1 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 14170: 006744c9 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14171: 0057ba81 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14172: 009ad640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14173: 008f54f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrq_ph_w │ │ │ │ 14174: 009aad3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14175: 0052e5d5 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 14175: 0052e585 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 14176: 0045b5ad 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14177: 009f76ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14178: 009ab30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14179: 00627bc5 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14179: 00627b75 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 14180: 004aa6f5 18 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbr │ │ │ │ 14181: 0047b14d 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 14182: 005da1ed 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14183: 00661729 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14182: 005da19d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14183: 006616d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14184: 009f621c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 14185: 0048007d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14186: 008ef440 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14187: 00651891 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14188: 005b10ed 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14187: 00651841 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14188: 005b109d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14189: 009f6766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14190: 009f65f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 14191: 00492895 68 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14192: 002757f9 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14193: 009a27dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 14194: 009f777a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 14195: 0054b6c9 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14196: 00627b41 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14195: 0054b679 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14196: 00627af1 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14197: 004269d5 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14198: 009f6a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14199: 009f7ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14200: 009f7fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14201: 00678e51 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14201: 00678e01 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14202: 008b1f1c 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ 14203: 009abe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 14204: 00601605 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14205: 00684159 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14204: 006015b5 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14205: 00684109 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14206: 004b3921 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_le │ │ │ │ 14207: 009a253c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14208: 0099ae78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14209: 00369199 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14210: 009ae2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14211: 008e4a50 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14212: 0056e62d 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14212: 0056e5dd 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14213: 009f6d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14214: 009aed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14215: 00341e29 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14216: 009f6768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14217: 0090a8c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_s_b │ │ │ │ 14218: 0099ed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14219: 003691ad 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ @@ -14227,150 +14227,150 @@ │ │ │ │ 14223: 003edd65 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14224: 0099cb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14225: 0090a840 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_s_h │ │ │ │ 14226: 009a5b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14227: 009a8138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14228: 0099b0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14229: 009f7ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14230: 0061e1d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14230: 0061e181 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14231: 002981e1 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14232: 004b360d 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_lt │ │ │ │ 14233: 00418685 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 14234: 003eab09 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14235: 004a0a99 12 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpeopt │ │ │ │ 14236: 008ebc90 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14237: 0099e28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14238: 00697871 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14239: 0060f869 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14240: 0054dce5 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14238: 00697821 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14239: 0060f819 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14240: 0054dc95 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14241: 009b10e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 14242: 006ab4c9 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14243: 005aa411 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14242: 006ab479 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14243: 005aa3c1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14244: 00483e05 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14245: 006759ad 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14245: 0067595d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ 14246: 0090a7bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_s_w │ │ │ │ 14247: 004d13d1 320 FUNC GLOBAL DEFAULT 12 helper_msa_addvi_df │ │ │ │ - 14248: 0080ae28 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14249: 00669c41 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14248: 0080add8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14249: 00669bf1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14250: 009f6de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14251: 009f7e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14252: 009f814c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14253: 009a6514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14254: 0028941d 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14255: 008ed868 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 14256: 009f7640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14257: 009aa0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14258: 009f64b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14259: 0029b801 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14260: 0055398d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14261: 007f8da0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14260: 0055393d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14261: 007f8d50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14262: 009f73ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14263: 0042aa99 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 14264: 0054c7b5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14264: 0054c765 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14265: 009a72e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14266: 009f76b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14267: 0065de55 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14267: 0065de05 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14268: 0040a149 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14269: 0099b278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14270: 008b278c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14271: 00652061 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14271: 00652011 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14272: 009b10f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14273: 0049a46d 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14274: 009a9704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 14275: 009f770c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 14276: 0055acbd 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14276: 0055ac6d 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14277: 003cefc9 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14278: 0067cedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14278: 0067ce8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14279: 009f689c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14280: 008e484c 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14281: 009f750e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14282: 005976b5 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14282: 00597665 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14283: 009f6cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14284: 009aaeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14285: 009f8af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14286: 009f5f1e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14287: 009a98c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14288: 0060f991 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14288: 0060f941 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14289: 009f6d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14290: 009a4378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14291: 006a3a69 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14291: 006a3a19 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14292: 002a1391 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14293: 009f844a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14294: 009f856a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14295: 003df8d9 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14296: 006b58f9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14296: 006b58a9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14297: 009f714e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14298: 008edfa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 14299: 009f6ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14300: 009f7ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14301: 009afab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14302: 006b54c9 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14302: 006b5479 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14303: 002ea1e5 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14304: 0033beb5 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14305: 006b5641 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14306: 0055b319 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14305: 006b55f1 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14306: 0055b2c9 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14307: 0099d718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14308: 005994c5 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14308: 00599475 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14309: 009a4878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14310: 009f6dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14311: 0049f0bd 240 FUNC GLOBAL DEFAULT 12 cpu_mips_get_count │ │ │ │ 14312: 009aa11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14313: 003ddcfd 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14314: 009b29a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14315: 0099b198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14316: 0065b771 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14316: 0065b721 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14317: 00268ee9 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14318: 0082d8d4 60732 OBJECT GLOBAL DEFAULT 21 mips_builtin_opcodes │ │ │ │ 14319: 009a7318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14320: 0099e08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14321: 00451f09 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14322: 009f6df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14323: 006a9bbd 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14324: 0064603d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14323: 006a9b6d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14324: 00645fed 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ 14325: 0090e8b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_b │ │ │ │ - 14326: 0062741d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14326: 006273cd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14327: 009b048c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14328: 003a13cd 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 14329: 003fc349 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14330: 0068ebe9 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14331: 0061e019 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14330: 0068eb99 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14331: 0061dfc9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14332: 009ab6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14333: 0090e728 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_d │ │ │ │ 14334: 002f9291 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 14335: 00535f7d 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 14335: 00535f2d 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 14336: 009ad650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14337: 009f7bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14338: 009f7078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14339: 008f70d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_performance0 │ │ │ │ 14340: 003dddbd 192 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14341: 009a6a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 14342: 0090e830 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_h │ │ │ │ 14343: 009b0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14344: 003fc24d 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ - 14345: 0053725d 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 14345: 0053720d 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 14346: 003ddb51 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14347: 009a2bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14348: 009f7040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14349: 0099eb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14350: 00692725 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 14351: 0079cbec 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14350: 006926d5 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14351: 0079cb9c 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14352: 009ac920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 14353: 004805cd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14354: 008b31a8 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14355: 009f6468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14356: 009f822c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14357: 0043dbd1 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14358: 009f75d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14359: 009f6bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 14360: 0035a125 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14361: 009f672a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14362: 009b2ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14363: 0090e7ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_w │ │ │ │ 14364: 009f60c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14365: 0054c7f5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14365: 0054c7a5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14366: 00273be1 316 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14367: 0025f3d9 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14368: 0049eb09 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14369: 009f68fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14370: 0049cc4d 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14371: 009f7202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14372: 008f158c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rddsp │ │ │ │ @@ -14380,306 +14380,306 @@ │ │ │ │ 14376: 009f7fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14377: 00341779 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14378: 004a1c99 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_watchhi │ │ │ │ 14379: 009f5fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14380: 009f7166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14381: 009ae070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 14382: 003f5bfd 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14383: 006bbe05 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14383: 006bbdb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14384: 009b12a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14385: 0037ff39 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14386: 008b1e0c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14387: 0040a125 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14388: 009a0e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14389: 009f82f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14390: 009ab19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14391: 00285685 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 14392: 0066f8c1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14392: 0066f871 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14393: 0025f441 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14394: 006ba1d9 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14394: 006ba189 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14395: 009f7c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14396: 009f835a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14397: 009f72fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14398: 003fd149 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14399: 00646bdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14399: 00646b8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14400: 009f5f56 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14401: 009f608a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14402: 0069e71d 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14402: 0069e6cd 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14403: 009f8b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14404: 009af244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14405: 009f7076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14406: 009d4674 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14407: 0025fe71 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14408: 009aacec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 14409: 00638a4d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14410: 00674a81 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14409: 006389fd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14410: 00674a31 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14411: 009a7418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14412: 009f7f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14413: 0055b395 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14414: 006014e1 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14413: 0055b345 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14414: 00601491 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 14415: 009f693e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 14416: 00583e71 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14416: 00583e21 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14417: 009f8ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14418: 004a1c39 34 FUNC GLOBAL DEFAULT 12 helper_mthc0_maar │ │ │ │ 14419: 009ab18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14420: 009f75b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14421: 009f7a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14422: 00256d85 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14423: 00634795 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14423: 00634745 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14424: 009af1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14425: 009f662e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14426: 00693025 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14426: 00692fd5 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14427: 009f7dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 14428: 009f583c 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14429: 0067dcc5 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14429: 0067dc75 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14430: 002eaead 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14431: 0079cbe8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14431: 0079cb98 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 14432: 0046977d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14433: 009a9194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 14434: 0099fe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14435: 009b1268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14436: 002baa69 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14437: 009f7596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14438: 002ed405 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14439: 009f83e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14440: 0026a5f9 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14441: 0022dfc1 6 FUNC GLOBAL DEFAULT 12 print_insn_little_mips │ │ │ │ 14442: 00455729 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14443: 0040c6e5 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14444: 009aa82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ - 14445: 0066a9b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14445: 0066a965 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14446: 0099e8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 14447: 006ba1e5 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14448: 005ca3f9 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14449: 00655c11 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14447: 006ba195 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14448: 005ca3a9 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14449: 00655bc1 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14450: 009a3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ - 14451: 0066f5e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14452: 00687991 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14451: 0066f599 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14452: 00687941 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14453: 009f705a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14454: 009ad410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14455: 009f6fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 14456: 00481229 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14457: 0064a2a1 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14457: 0064a251 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14458: 004d7369 2672 FUNC GLOBAL DEFAULT 12 helper_msa_msub_q_df │ │ │ │ 14459: 0049dc69 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14460: 009abb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14461: 009a9f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14462: 006b9811 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14462: 006b97c1 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14463: 009f738e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14464: 009f6940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 14465: 002f0ae9 1624 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14466: 009a6a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 14467: 004508dd 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14468: 009a202c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14469: 009f7140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14470: 009f7cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14471: 003ce3b5 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ 14472: 004b3c35 218 FUNC GLOBAL DEFAULT 12 helper_cmp_s_f │ │ │ │ - 14473: 00551e59 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14473: 00551e09 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14474: 009f6b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MALTA_FPGA_LEDS_DSTATE │ │ │ │ 14475: 009f7812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14476: 0099a538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14477: 009aec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14478: 009a6324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14479: 009f8132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14480: 009b05f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14481: 00625a09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14481: 006259b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14482: 009f6c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14483: 009a0c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14484: 006a96b5 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14485: 00541921 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14484: 006a9665 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14485: 005418d1 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14486: 0025d729 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14487: 0042aefd 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 14488: 004964e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14489: 009f816c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14490: 0099b188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14491: 0066de71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14491: 0066de21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14492: 009f6eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14493: 009f6dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14494: 0043ef05 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14495: 0026ae35 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 14496: 0054c875 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14496: 0054c825 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14497: 009f6f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14498: 00551f0d 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 14499: 0062d2ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14498: 00551ebd 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14499: 0062d29d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14500: 0027922d 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14501: 00273de9 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14502: 009a4258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 14503: 0046c82d 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14504: 009f7ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14505: 00679b91 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14505: 00679b41 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14506: 009f7f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14507: 009f72ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14508: 008f536c 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrq_qb_ph │ │ │ │ 14509: 009f617e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14510: 0054ab99 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14510: 0054ab49 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14511: 009a157c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 14512: 00619315 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14513: 00564e49 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14512: 006192c5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14513: 00564df9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14514: 0099c1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14515: 003e6969 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14516: 003a1cc1 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 14517: 002bf715 148 FUNC GLOBAL DEFAULT 12 hmp_info_accelerators │ │ │ │ 14518: 009f613e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14519: 0051ae29 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 14520: 006a2ee9 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14519: 0051addd 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14520: 006a2e99 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14521: 009f81f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14522: 009acba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14523: 00582799 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14523: 00582749 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14524: 009a014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14525: 009aae2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14526: 009aed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14527: 009aab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14528: 00564329 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14528: 005642d9 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14529: 009f77ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14530: 009ab924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14531: 0055aef1 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14531: 0055aea1 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14532: 008f8888 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcschedule │ │ │ │ 14533: 009ade60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14534: 00274b99 612 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14535: 009f5df0 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 14536: 004b2fc1 214 FUNC GLOBAL DEFAULT 12 helper_cmp_d_sf │ │ │ │ - 14537: 0055b3d5 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14537: 0055b385 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ 14538: 0044c2f5 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14539: 00903a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulshi │ │ │ │ 14540: 009a7f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14541: 009f800c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14542: 0069c385 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14542: 0069c335 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 14543: 008fcb90 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ngle │ │ │ │ - 14544: 0061a3c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14544: 0061a379 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14545: 003e0109 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14546: 009f67ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14547: 002bab85 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14548: 009f6bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 14549: 004cef35 192 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_b │ │ │ │ 14550: 004cf0b5 42 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_d │ │ │ │ - 14551: 005c7575 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14552: 00584085 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14551: 005c7525 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14552: 00584035 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14553: 004ceff5 132 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_h │ │ │ │ 14554: 009f7d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 14555: 0046ce35 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14556: 00346ac5 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14557: 00419149 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ 14558: 004a1c85 20 FUNC GLOBAL DEFAULT 12 helper_mtc0_watchlo │ │ │ │ - 14559: 0063803d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14559: 00637fed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14560: 009f661c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14561: 009a4b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14562: 0099b6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 14563: 00672261 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ + 14563: 00672211 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ 14564: 0099d2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14565: 009f7aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 14566: 003ebac1 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ - 14567: 0057ecd1 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14567: 0057ec81 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 14568: 004986c1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ 14569: 004b227d 214 FUNC GLOBAL DEFAULT 12 helper_cmp_d_f │ │ │ │ 14570: 004cf079 58 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_w │ │ │ │ - 14571: 005685d5 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14571: 00568585 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14572: 009b1538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14573: 009a2e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14574: 00644e55 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14575: 00568cc5 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14574: 00644e05 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14575: 00568c75 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14576: 0044c229 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14577: 009f6660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 14578: 003bb9f9 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 14579: 008f1dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaq_sa_l_w │ │ │ │ 14580: 009a9144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 14581: 005a9425 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14582: 006a328d 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14581: 005a93d5 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14582: 006a323d 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14583: 008b1cf4 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14584: 008b2fe0 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14585: 009a28dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14586: 0099db88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14587: 007de300 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14587: 007de2b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14588: 009a86f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 14589: 005ce851 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14589: 005ce801 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14590: 009f75dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14591: 00659949 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 14592: 0080adc4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14593: 007de2fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14591: 006598f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14592: 0080ad74 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14593: 007de2ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14594: 009a65fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14595: 0054b3f9 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14596: 006a1315 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14597: 0061a56d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14595: 0054b3a9 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14596: 006a12c5 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14597: 0061a51d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14598: 009f6e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14599: 005a39e1 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14599: 005a3991 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14600: 009f851a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14601: 009f62a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14602: 00691f85 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14602: 00691f35 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14603: 004bafa5 124 FUNC GLOBAL DEFAULT 12 helper_pasubub │ │ │ │ 14604: 009f5fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14605: 008e92cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14606: 009b21e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14607: 009e63d0 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14608: 009f72e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14609: 003ddfb9 68 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14610: 0057d4d1 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14610: 0057d481 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14611: 009f785c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14612: 004984dd 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 14613: 003ca2a1 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14614: 0099d15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14615: 009f825e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14616: 008ed1b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 14617: 0099a4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14618: 009a250c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14619: 009a4818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14620: 0046a0e1 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 14621: 0099a448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14622: 0055a345 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14622: 0055a2f5 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14623: 0049bac9 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14624: 009f66ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14625: 009a0ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14626: 009f66a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 14627: 003f2631 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14628: 009f6d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14629: 009a5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14630: 00646dbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14630: 00646d6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14631: 009a43d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14632: 0066ecd9 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14632: 0066ec89 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14633: 008eb9fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14634: 0099f570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14635: 009ac980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14636: 009a5b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14637: 0069d685 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14637: 0069d635 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14638: 009f75e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 14639: 009f63d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14640: 009f6f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14641: 008fb4e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_nge │ │ │ │ 14642: 009f83c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14643: 004b2435 242 FUNC GLOBAL DEFAULT 12 helper_cmp_d_un │ │ │ │ 14644: 00300065 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14645: 009f8052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 14646: 004935c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14647: 009af174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14648: 007bd418 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14648: 007bd3c8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14649: 002c9745 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14650: 009f60e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14651: 008fb3d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ngl │ │ │ │ 14652: 0044c145 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14653: 00676e9d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14653: 00676e4d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14654: 004d9971 208 FUNC GLOBAL DEFAULT 12 helper_msa_insve_df │ │ │ │ 14655: 009a7af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14656: 0066c8f5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14656: 0066c8a5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14657: 0045072d 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14658: 00914194 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14659: 009b030c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14660: 009f639a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14661: 009f742e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ 14662: 009ad970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14663: 009a6164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14664: 008fb5e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ngt │ │ │ │ 14665: 009f77c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14666: 00468365 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 14667: 006179ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14667: 0061795d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14668: 0022bff5 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14669: 0025f599 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ 14670: 00903d00 132 OBJECT GLOBAL DEFAULT 24 helper_info_maccu │ │ │ │ - 14671: 00649a7d 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14672: 0066ad75 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14673: 006a9db1 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14674: 0055b511 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14671: 00649a2d 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14672: 0066ad25 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14673: 006a9d61 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14674: 0055b4c1 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14675: 009aa1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14676: 00409c89 12 FUNC GLOBAL DEFAULT 12 cpr_exec_unpreserve_fds │ │ │ │ 14677: 004759d9 160 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i128_chk │ │ │ │ 14678: 0049c2c9 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14679: 009f73e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14680: 009afa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 14681: 00463ff9 2376 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ @@ -14693,242 +14693,242 @@ │ │ │ │ 14689: 009ac680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14690: 009a7fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14691: 009a7ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14692: 008ebd14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14693: 009b2e38 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14694: 009f7bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 14695: 009ad520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_EXEC_EVENT │ │ │ │ - 14696: 0066ed75 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ - 14697: 005df0f1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14698: 005469bd 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14699: 0055cbf9 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 14700: 00562199 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14696: 0066ed25 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14697: 005df0a1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14698: 0054696d 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14699: 0055cba9 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14700: 00562149 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14701: 009a2d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 14702: 0090742c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_df │ │ │ │ 14703: 004ac209 146 FUNC GLOBAL DEFAULT 12 helper_shilo │ │ │ │ 14704: 002ed9d9 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14705: 0085ab80 64 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14706: 0033bd49 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14707: 009f734a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 14708: 002663d5 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14709: 008a77bc 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14710: 00348435 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14711: 008ed8ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 14712: 008b17cc 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 14713: 00469e61 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14714: 009f74f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 14715: 0069fb59 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14715: 0069fb09 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14716: 008b1d38 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14717: 00647e35 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14717: 00647de5 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14718: 009f7aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14719: 004af6f1 184 FUNC GLOBAL DEFAULT 12 helper_float_recip_d │ │ │ │ 14720: 009f74e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14721: 009f6466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14722: 009f74da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14723: 009f7f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 14724: 0059003d 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14724: 0058ffed 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14725: 009f6d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14726: 009f634e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14727: 0064b19d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14728: 0053b96d 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14727: 0064b14d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14728: 0053b91d 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 14729: 008f3920 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_ph │ │ │ │ 14730: 00474d89 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14731: 009f64f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14732: 009a6d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14733: 0069fd9d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14733: 0069fd4d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14734: 009f6302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14735: 009f8af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14736: 0044f9d1 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 14737: 006a6815 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14737: 006a67c5 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 14738: 0028867d 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14739: 0099edd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 14740: 003c97b9 116 FUNC GLOBAL DEFAULT 12 AUD_backend_check │ │ │ │ - 14741: 00656c85 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14741: 00656c35 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14742: 009a9edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ 14743: 004af7a9 180 FUNC GLOBAL DEFAULT 12 helper_float_recip_s │ │ │ │ - 14744: 005dbbed 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14744: 005dbb9d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14745: 009a16dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14746: 0054dd49 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14746: 0054dcf9 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14747: 009af0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14748: 009b169c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14749: 00341b85 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14750: 003a800d 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 14751: 008ec65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 14752: 0099ca10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14753: 009f81e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 14754: 00495fcd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14755: 00909424 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_b │ │ │ │ 14756: 009f6870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14757: 009a7f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14758: 009b036c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14759: 0049dbed 122 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_discon_cb │ │ │ │ 14760: 00909298 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_d │ │ │ │ - 14761: 006b9949 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14761: 006b98f9 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14762: 0099b1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14763: 00568bd5 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14764: 005ac305 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14763: 00568b85 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14764: 005ac2b5 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14765: 0046ea4d 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 14766: 009f663a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14767: 009093a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_h │ │ │ │ 14768: 008ee024 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 14769: 009f69e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14770: 00690f5d 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14770: 00690f0d 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14771: 009f7d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14772: 009a39a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14773: 009a6284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 14774: 003e9a0d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 14775: 009a9484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ 14776: 009a6af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_WRITE_EVENT │ │ │ │ - 14777: 0066887d 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 14778: 006b54b9 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14779: 00680d79 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14777: 0066882d 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14778: 006b5469 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14779: 00680d29 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 14780: 003e9415 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14781: 0054b681 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14781: 0054b631 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14782: 0099e2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14783: 008ff44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_d │ │ │ │ 14784: 008f1718 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_qb │ │ │ │ 14785: 0085c2d8 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14786: 009f812a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14787: 009a4988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14788: 009a667c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 14789: 0099f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14790: 0025571d 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14791: 0099cb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ 14792: 0090931c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_w │ │ │ │ - 14793: 00624b99 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14793: 00624b49 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14794: 009f7ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14795: 00642431 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14795: 006423e1 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14796: 00412721 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14797: 009f72e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14798: 009f6e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14799: 0099e16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14800: 00628219 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14800: 006281c9 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14801: 00340121 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14802: 00450449 172 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14803: 0099aef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14804: 00258d9d 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14805: 0089e4e4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14806: 008ff3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_s │ │ │ │ 14807: 0099d580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14808: 0099ad28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14809: 0057f6e1 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14809: 0057f691 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14810: 009f7dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14811: 0099ee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 14812: 002689e1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 14813: 0046b695 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14814: 00268071 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14815: 009af344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14816: 0026652d 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 14817: 009f85aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 14818: 0049b331 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14819: 009a25ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14820: 009af854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14821: 008fa7fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbinv │ │ │ │ 14822: 009f7082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14823: 009f81ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 14824: 00652c89 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14825: 005d966d 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14824: 00652c39 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14825: 005d961d 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 14826: 009a22dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 14827: 004941c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 14828: 004744a5 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 14829: 009f6b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_PARALLEL_DSTATE │ │ │ │ - 14830: 0060032d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14830: 006002dd 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14831: 00412f69 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14832: 00598f95 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14832: 00598f45 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14833: 002c8a01 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14834: 0033ff35 176 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14835: 009f726e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14836: 0034690d 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 14837: 004944e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14838: 0099bf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 14839: 0051ae2d 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14839: 0051ade1 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14840: 004d2079 372 FUNC GLOBAL DEFAULT 12 helper_msa_mini_s_df │ │ │ │ 14841: 008b2a78 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14842: 009abf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14843: 0061e495 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14843: 0061e445 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 14844: 00469f79 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14845: 009f73f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14846: 009f6c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14847: 009f85ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14848: 00386a79 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ 14849: 009b2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_ADD_SQE_EVENT │ │ │ │ - 14850: 005ac349 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14851: 005f128d 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14852: 0064bfe5 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14850: 005ac2f9 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14851: 005f123d 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14852: 0064bf95 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14853: 0091207c 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14854: 009f76dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14855: 009a27ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14856: 009f7168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14857: 009f7858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14858: 003b8d15 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14859: 009ad960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14860: 005685e9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14860: 00568599 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14861: 0099a36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14862: 003fd195 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14863: 009f64aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14864: 0099b458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14865: 002c30d9 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14866: 00637f89 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14866: 00637f39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14867: 009ae190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14868: 009f6210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14869: 009aa89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14870: 00347a8d 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 14871: 0046e4e1 284 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ 14872: 004aa1ed 48 FUNC GLOBAL DEFAULT 12 helper_subq_s_w │ │ │ │ - 14873: 00680cad 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14873: 00680c5d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14874: 0099f094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14875: 0099ee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 14876: 00497825 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14877: 009f8332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14878: 008ef020 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14879: 0054e8e5 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14879: 0054e895 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14880: 0099c038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14881: 0042bbe5 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14882: 002c5d6d 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 14883: 005a2c3d 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14883: 005a2bed 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14884: 009f8a96 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14885: 009f7312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 14886: 0058bfc9 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 14886: 0058bf79 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 14887: 009f6106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 14888: 0099b428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 14889: 004a53cd 876 FUNC GLOBAL DEFAULT 12 mips_semihosting │ │ │ │ 14890: 009f6d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 14891: 009b025c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 14892: 002bfb51 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 14893: 00342b71 128 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 14894: 009f7da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 14895: 009f7f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 14896: 0066b429 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 14896: 0066b3d9 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 14897: 009a126c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 14898: 0064663d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 14898: 006465ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 14899: 009f5f69 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 14900: 0049d79d 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 14901: 0026ff65 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 14902: 0054ede1 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 14902: 0054ed91 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 14903: 009f8302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 14904: 009f8264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 14905: 009ad4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 14906: 009f6f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 14907: 009f65c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 14908: 0099a738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 14909: 009f7614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 14910: 00607fb9 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 14910: 00607f69 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 14911: 009f7a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 14912: 009b23e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 14913: 009a4178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 14914: 009b1018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 14915: 009f6ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 14916: 009f8568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 14917: 009a185c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 14918: 009aacbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 14919: 009a57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 14920: 00307a9d 80 FUNC GLOBAL DEFAULT 12 isa_try_new │ │ │ │ 14921: 00348ffd 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 14922: 0025a241 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 14923: 0067d879 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 14923: 0067d829 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 14924: 009045c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffql_df │ │ │ │ 14925: 009f75cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 14926: 009f840e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 14927: 002848f1 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 14928: 00258e69 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 14929: 009f8246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 14930: 009f7bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ @@ -14940,30 +14940,30 @@ │ │ │ │ 14936: 0047595d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 14937: 009a7f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 14938: 009abc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 14939: 009a82e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 14940: 009f7686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 14941: 009f5f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 14942: 00268ec9 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 14943: 00670ec5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 14943: 00670e75 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 14944: 008efd88 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 14945: 009f6158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 14946: 009f7366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_RW_DSTATE │ │ │ │ 14947: 009a158c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 14948: 003d47c1 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 14949: 0062a9f1 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 14949: 0062a9a1 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 14950: 009a48b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 14951: 009f6496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 14952: 009b2bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 14953: 003196a1 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 14954: 00289409 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 14955: 009a3858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 14956: 002bf7dd 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 14957: 00618b21 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 14958: 006ac075 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 14957: 00618ad1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 14958: 006ac025 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 14959: 0046883d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 14960: 009f7354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 14961: 00319465 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 14962: 009f6ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 14963: 009a3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 14964: 0046e8e5 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 14965: 0099e1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ @@ -14971,171 +14971,171 @@ │ │ │ │ 14967: 009ac6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 14968: 009f6d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 14969: 008f9ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_vpeconf0 │ │ │ │ 14970: 0090f0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_b │ │ │ │ 14971: 0026b10d 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 14972: 0090ef68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_d │ │ │ │ 14973: 009f6fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 14974: 0062ab55 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 14974: 0062ab05 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 14975: 009f7c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 14976: 00680e55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 14977: 0055e475 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 14976: 00680e05 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 14977: 0055e425 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 14978: 009af904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 14979: 0049db85 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 14980: 0090f070 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_h │ │ │ │ 14981: 009aaa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 14982: 0061b46d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 14982: 0061b41d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 14983: 009a50e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 14984: 009f716e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 14985: 009a2f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 14986: 0054decd 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 14987: 00663c59 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 14986: 0054de7d 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 14987: 00663c09 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 14988: 0099fb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 14989: 009f7ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 14990: 009d48bc 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 14991: 009ac470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 14992: 0069de41 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 14993: 006136ad 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 14994: 005aa3a1 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 14992: 0069ddf1 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 14993: 0061365d 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 14994: 005aa351 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 14995: 003e6395 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 14996: 0063f6b9 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 14996: 0063f669 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 14997: 0025b931 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 14998: 009ed829 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ - 14999: 006b17fd 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 14999: 006b17ad 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 15000: 0090efec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_w │ │ │ │ - 15001: 00672455 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ + 15001: 00672405 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ 15002: 009af724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 15003: 009ad630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15004: 003b9615 200 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15005: 00486aed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ - 15006: 006965c1 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ + 15006: 00696571 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ 15007: 009f8390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15008: 004a10fd 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcschefback │ │ │ │ 15009: 009f6c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15010: 0029cbbd 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15011: 0085b754 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 15012: 0069249d 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15012: 0069244d 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15013: 009f5f70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15014: 00437031 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15015: 009ab7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15016: 006629d5 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15016: 00662985 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15017: 0099af58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15018: 0041ce45 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15019: 003c982d 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15020: 009ac3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15021: 009f7e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15022: 009acd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15023: 009a8168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15024: 006926f9 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15024: 006926a9 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15025: 009f5f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15026: 009f6dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ 15027: 009059e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftq_df │ │ │ │ - 15028: 0061ba85 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15028: 0061ba35 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15029: 00433d95 196 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 15030: 00617af1 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15030: 00617aa1 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15031: 0033aea5 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15032: 0046f525 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15033: 0057ef1d 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15033: 0057eecd 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15034: 009f83e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15035: 00258735 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15036: 009f5fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15037: 0053ffd1 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15038: 0055a72d 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15037: 0053ff81 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15038: 0055a6dd 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15039: 0038004d 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15040: 0037fef1 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15041: 00651819 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15042: 0058d1e1 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15043: 0069be49 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15041: 006517c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15042: 0058d191 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15043: 0069bdf9 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15044: 0099d400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15045: 009a3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 15046: 00575f61 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15047: 006424ed 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15048: 005a3219 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15046: 00575f11 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15047: 0064249d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15048: 005a31c9 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15049: 009b112c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15050: 003d4ef9 348 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15051: 003b8249 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15052: 009ad8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15053: 00569669 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15053: 00569619 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15054: 00430969 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15055: 008f064c 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15056: 008fca04 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ole │ │ │ │ 15057: 009f6f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15058: 009a1edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15059: 009f78a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15060: 009f6c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15061: 006b3d01 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15061: 006b3cb1 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15062: 0025d985 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15063: 008b1f8c 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15064: 009f80fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15065: 009a8208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15066: 009f7a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15067: 006bd7ed 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 15067: 006bd79d 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 15068: 00469c69 204 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15069: 005a9f89 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15069: 005a9f39 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15070: 009d4678 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15071: 009ae780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15072: 009aeb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_WORD_EVENT │ │ │ │ 15073: 009f6ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15074: 006386fd 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15075: 005bb561 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 15076: 006ad9c1 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15074: 006386ad 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15075: 005bb511 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15076: 006ad971 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15077: 009adc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15078: 0099add8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ 15079: 008fc8fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_olt │ │ │ │ 15080: 004caef9 326 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_b │ │ │ │ - 15081: 00653015 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15082: 0067d3c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15081: 00652fc5 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15082: 0067d379 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15083: 008eba80 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15084: 009f7836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 15085: 005ac9ed 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15085: 005ac99d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 15086: 004cb141 110 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_d │ │ │ │ - 15087: 0069cd49 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15087: 0069ccf9 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15088: 009a8288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15089: 009b2c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15090: 003fdad9 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15091: 004cb041 158 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_h │ │ │ │ 15092: 009f719e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15093: 008efd04 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15094: 009f752e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15095: 00486ded 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15096: 00677d65 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 15097: 00654c41 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15096: 00677d15 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15097: 00654bf1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15098: 002bc399 248 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15099: 009f73ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 15100: 0066c0ad 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15100: 0066c05d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15101: 008e9b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15102: 009a13cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15103: 003dd6b9 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15104: 0029aed5 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15105: 0046bca9 208 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15106: 0065bce9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15106: 0065bc99 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15107: 0028a301 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15108: 009f7e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ 15109: 004cb0e1 96 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_w │ │ │ │ - 15110: 0067c8b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15110: 0067c869 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15111: 009f6f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15112: 009f7b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ - 15113: 0068da71 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15114: 005a03c1 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15115: 00613191 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15113: 0068da21 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15114: 005a0371 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15115: 00613141 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15116: 003ddb75 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15117: 009f6330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15118: 00298a61 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15119: 009f6bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15120: 009a5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15121: 002f865d 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15122: 009f6236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15123: 00647a19 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15123: 006479c9 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15124: 0033afe1 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15125: 009f5f4f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15126: 009a5358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15127: 009aca80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15128: 009a018c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15129: 005a0ff5 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15130: 00533119 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15129: 005a0fa5 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15130: 005330c9 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15131: 009f6068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15132: 0049c1ed 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15133: 0029a47d 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 15134: 00468095 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15135: 009a68a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_EVENT │ │ │ │ 15136: 002587ed 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 15137: 0033f46d 228 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ @@ -15147,59 +15147,59 @@ │ │ │ │ 15143: 008f4dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_subq_s_ph │ │ │ │ 15144: 004cd8d9 1352 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_b │ │ │ │ 15145: 009a166c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15146: 009b175c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15147: 0089fc48 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 15148: 0028a1ad 152 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ 15149: 004ce261 234 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_d │ │ │ │ - 15150: 00692821 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15150: 006927d1 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 15151: 004a0ad5 102 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcstatus │ │ │ │ - 15152: 0066aac9 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15153: 0062947d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15152: 0066aa79 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15153: 0062942d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15154: 009f796c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15155: 004b21b9 196 FUNC GLOBAL DEFAULT 12 helper_float_msubf_d │ │ │ │ 15156: 009abf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15157: 004cde21 734 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_h │ │ │ │ 15158: 009b168c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15159: 0029ab31 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 15160: 003f0eb1 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15161: 009f69a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15162: 009a8338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15163: 00474a89 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i128_chk │ │ │ │ 15164: 0099c5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15165: 00696045 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15165: 00695ff5 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15166: 009f6172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15167: 009f8366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15168: 009ae480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15169: 009aa85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15170: 005325dd 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15170: 0053258d 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15171: 009f7722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 15172: 004b4eb5 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_seq │ │ │ │ 15173: 004b2109 176 FUNC GLOBAL DEFAULT 12 helper_float_msubf_s │ │ │ │ 15174: 004ce101 350 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_w │ │ │ │ 15175: 009f786a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15176: 003ca669 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15177: 0062293d 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15177: 006228ed 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15178: 0099ebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15179: 009f72f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 15180: 009f7db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15181: 004263f1 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15182: 006835a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15182: 00683551 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15183: 0089e8a0 64 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15184: 0099f694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15185: 0063cd59 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15186: 006be5d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15187: 0067e08d 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15188: 0062b405 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15185: 0063cd09 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15186: 006be585 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15187: 0067e03d 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15188: 0062b3b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15189: 009f8362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15190: 009af8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15191: 009ac8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15192: 006004b1 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15192: 00600461 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15193: 008e9b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 15194: 0061b4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15194: 0061b459 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15195: 008e0218 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15196: 009f731c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 15197: 009a8c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15198: 009f77fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15199: 00249aa1 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15200: 008afa4c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15201: 009f72ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -15207,788 +15207,788 @@ │ │ │ │ 15203: 009b026c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 15204: 003ead51 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15205: 008f043c 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15206: 009f7ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15207: 0099f4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 15208: 003ebba1 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 15209: 008ec6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 15210: 00678a41 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15210: 006789f1 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15211: 009f8598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 15212: 003e67d1 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15213: 004340c9 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15214: 009f73ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15215: 00444815 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15216: 009f6108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15217: 005854b9 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15217: 00585469 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15218: 0049c779 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 15219: 009f6e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15220: 009b21c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 15221: 0059001d 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15221: 0058ffcd 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15222: 009a4388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15223: 009f6c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15224: 00673f59 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15224: 00673f09 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15225: 009f6472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 15226: 0046bae1 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15227: 0079c518 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15227: 0079c4c8 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15228: 008af9a4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15229: 00255f1d 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15230: 004ec245 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_ccres │ │ │ │ - 15231: 0053dcc5 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15230: 004ec1f9 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_ccres │ │ │ │ + 15231: 0053dc75 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15232: 009a81f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ 15233: 009a2c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_READ_EVENT │ │ │ │ 15234: 009f820e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPS_TRANSLATE_C0_DSTATE │ │ │ │ - 15235: 0065876d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15235: 0065871d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15236: 003f8e29 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15237: 009aed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15238: 0056ab2d 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15238: 0056aadd 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15239: 009f66ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15240: 003e01c1 488 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 15241: 003ee021 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15242: 00639759 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15243: 006482d5 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15242: 00639709 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15243: 00648285 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15244: 009b04ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15245: 003b90f9 1208 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15246: 0058b805 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15246: 0058b7b5 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15247: 009f8ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15248: 00487101 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15249: 009f825c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15250: 009f78cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15251: 0061e64d 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15252: 00658969 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15251: 0061e5fd 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15252: 00658919 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15253: 009f8022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_EVENT_DSTATE │ │ │ │ 15254: 009b19cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15255: 009f8514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15256: 0063d625 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15256: 0063d5d5 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ 15257: 004c8499 494 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_b │ │ │ │ - 15258: 006431e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15258: 00643199 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15259: 00437581 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 15260: 009f5c9a 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 15261: 004c8811 122 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_d │ │ │ │ 15262: 003a17dd 444 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 15263: 006a2ee1 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15264: 005f19c9 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15263: 006a2e91 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15264: 005f1979 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15265: 0099b9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15266: 005db5d1 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15267: 0059004d 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15266: 005db581 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15267: 0058fffd 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15268: 004c8689 258 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_h │ │ │ │ 15269: 00366b01 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15270: 004c712d 140 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_s_d │ │ │ │ 15271: 009a5ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15272: 00678915 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15273: 00663a21 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15272: 006788c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15273: 006639d1 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15274: 008b2350 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15275: 009f7eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15276: 0043be39 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 15277: 006993b1 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15277: 00699361 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ 15278: 004c6f15 398 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_s_h │ │ │ │ - 15279: 006af2d1 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15279: 006af281 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ 15280: 004b1bbd 188 FUNC GLOBAL DEFAULT 12 helper_float_nmadd_d │ │ │ │ - 15281: 0064580d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15281: 006457bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15282: 009f77b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15283: 009f80b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15284: 0037cc49 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15285: 009f8056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15286: 0055faf5 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15287: 0069e0f1 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15286: 0055faa5 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15287: 0069e0a1 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15288: 009a4718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15289: 0033b12d 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15290: 0099dc48 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15291: 004a0785 38 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpecontrol │ │ │ │ 15292: 003dda75 68 FUNC GLOBAL DEFAULT 12 bql_update_status │ │ │ │ 15293: 009030a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_ccres │ │ │ │ 15294: 009f666c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15295: 009f769e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15296: 0046b0f9 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15297: 009f6628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15298: 009f7f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15299: 002588a1 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15300: 00562a05 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15300: 005629b5 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15301: 004c878d 130 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_w │ │ │ │ 15302: 00497659 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15303: 009ab1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15304: 00433a75 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15305: 0099bba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15306: 0063a985 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15306: 0063a935 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15307: 009ac850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15308: 009a7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15309: 0037cf11 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ 15310: 00902f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_synci_step │ │ │ │ 15311: 004c70a5 136 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_s_w │ │ │ │ - 15312: 00614119 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15313: 007de2e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15312: 006140c9 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15313: 007de290 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ 15314: 004b1c79 186 FUNC GLOBAL DEFAULT 12 helper_float_nmadd_s │ │ │ │ - 15315: 005822ad 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15316: 0055a4d1 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15315: 0058225d 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15316: 0055a481 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15317: 0099a5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ 15318: 004c933d 494 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_b │ │ │ │ - 15319: 0068f3c5 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15320: 006939e5 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15321: 00654921 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15319: 0068f375 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15320: 00693995 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15321: 006548d1 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15322: 009f7128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15323: 004c96b5 122 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_d │ │ │ │ 15324: 00299e3d 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15325: 00626c75 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15326: 0061a8b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15325: 00626c25 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15326: 0061a865 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15327: 009f6dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15328: 0055e165 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15329: 0055a821 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15328: 0055e115 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15329: 0055a7d1 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15330: 0090c28c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_b │ │ │ │ 15331: 004a1665 4 FUNC GLOBAL DEFAULT 12 helper_mtc0_compare │ │ │ │ 15332: 009a8d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15333: 0090c100 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_d │ │ │ │ 15334: 009f71ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15335: 00595175 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15335: 00595125 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15336: 004c952d 260 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_h │ │ │ │ 15337: 002c825d 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15338: 005561f9 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15338: 005561a9 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15339: 009a4be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15340: 009f6e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15341: 009ae050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15342: 009f6100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CQE_HANDLER_DSTATE │ │ │ │ 15343: 009f780e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15344: 009f7870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15345: 009a08ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15346: 009f7490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15347: 009f8300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15348: 00444681 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15349: 0090c208 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_h │ │ │ │ 15350: 009a165c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15351: 0058e6fd 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15351: 0058e6ad 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15352: 009f80a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15353: 0099eea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 15354: 006ade91 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15354: 006ade41 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 15355: 004974a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15356: 004c9631 130 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_w │ │ │ │ 15357: 009f7a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15358: 009f7716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 15359: 009a8b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_READ_BLOCK_EVENT │ │ │ │ 15360: 008ed238 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15361: 009f8282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15362: 0090c184 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_w │ │ │ │ 15363: 009f77f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15364: 009af4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 15365: 00481cd1 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 15366: 005cfe61 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15366: 005cfe11 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15367: 009ad370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15368: 009b2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15369: 004334b9 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15370: 007f8dd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15370: 007f8d80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15371: 008ef0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15372: 009f7748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 15373: 004184e5 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15374: 004afe49 186 FUNC GLOBAL DEFAULT 12 helper_float_rint_d │ │ │ │ 15375: 0090bc5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_b │ │ │ │ 15376: 008e9a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15377: 006ad9ad 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15377: 006ad95d 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15378: 0090bad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_d │ │ │ │ 15379: 009f7e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 15380: 0049565d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ - 15381: 004ebda5 48 FUNC GLOBAL DEFAULT 12 helper_bitswap │ │ │ │ + 15381: 004ebd59 48 FUNC GLOBAL DEFAULT 12 helper_bitswap │ │ │ │ 15382: 009a3ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15383: 009f6864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15384: 0090bbd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_h │ │ │ │ 15385: 009f8b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15386: 0099c158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15387: 004533fd 72 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15388: 0099e36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15389: 009ade80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15390: 004129f9 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15391: 009ae820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15392: 0069d53d 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15392: 0069d4ed 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15393: 009f6a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ 15394: 004aff05 178 FUNC GLOBAL DEFAULT 12 helper_float_rint_s │ │ │ │ - 15395: 006a8b65 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15396: 0064723d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15395: 006a8b15 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15396: 006471ed 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15397: 003def31 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15398: 0063ce9d 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15398: 0063ce4d 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15399: 003ab4b9 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15400: 009b0860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15401: 0063dfb9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15401: 0063df69 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15402: 009b0bc4 276 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15403: 008d3938 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15404: 009f701a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15405: 008e06cc 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15406: 009a129c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15407: 0090bb54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_w │ │ │ │ 15408: 009f7912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15409: 0099e03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15410: 009adfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15411: 009f8b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15412: 0058c4d9 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15412: 0058c489 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15413: 009f73d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15414: 009a2fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15415: 008f4898 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbla │ │ │ │ - 15416: 005a0cc9 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15416: 005a0c79 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15417: 009f8480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 15418: 002636a5 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15419: 009a5da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15420: 009afaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15421: 009f6b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15422: 0022bd91 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15423: 006add35 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15424: 0069786d 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15423: 006adce5 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15424: 0069781d 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15425: 009f6872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15426: 00623371 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15426: 00623321 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15427: 0099bde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15428: 009a52b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15429: 0099af88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15430: 004b139d 184 FUNC GLOBAL DEFAULT 12 helper_float_maxa_d │ │ │ │ 15431: 009f8464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15432: 0061eedd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15432: 0061ee8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15433: 0022bc09 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15434: 0067f92d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15434: 0067f8dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15435: 009f6368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15436: 0063ac09 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15436: 0063abb9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15437: 0043d8f9 22 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15438: 009f6382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15439: 00474f21 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15440: 00336129 168 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ 15441: 004b12e9 180 FUNC GLOBAL DEFAULT 12 helper_float_maxa_s │ │ │ │ - 15442: 00661459 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15442: 00661409 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15443: 00322129 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15444: 003691b5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15445: 003dc941 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15446: 009f695c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15447: 003f5f51 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15448: 009f6078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15449: 009f5fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15450: 009ad7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15451: 0099fab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15452: 00433cf1 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15453: 0043e201 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15454: 00667939 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15454: 006678e9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15455: 009a2a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15456: 009a089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15457: 00275315 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 15458: 009f8b76 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 15459: 009b114c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15460: 009a0fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15461: 006959d1 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15461: 00695981 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15462: 00905f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsult_df │ │ │ │ 15463: 009a2b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15464: 009a38f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 15465: 008ed970 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15466: 009d4688 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15467: 00546971 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15467: 00546921 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15468: 0099b448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15469: 008af564 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15470: 0062bed1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15470: 0062be81 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15471: 004d1139 50 FUNC GLOBAL DEFAULT 12 helper_msa_ori_b │ │ │ │ 15472: 009aaa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 15473: 00481ef1 124 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_routes │ │ │ │ 15474: 003ead59 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15475: 0099ff60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15476: 0061a225 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15477: 00652dd9 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15478: 00617881 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15479: 00618841 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15476: 0061a1d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15477: 00652d89 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15478: 00617831 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15479: 006187f1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15480: 009f7022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15481: 006380f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15481: 006380a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 15482: 003e974d 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15483: 009f672c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15484: 0049e48d 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15485: 009f60e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15486: 00654fdd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15486: 00654f8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15487: 009b0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15488: 0053cc3d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15488: 0053cbed 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15489: 0025c79d 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15490: 0090a948 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_u_d │ │ │ │ 15491: 003dd8b9 144 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 15492: 004605e9 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15493: 008e48bc 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15494: 009f6602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15495: 00657aa5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15495: 00657a55 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15496: 0090aa50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_u_h │ │ │ │ 15497: 00320cd1 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15498: 009f66d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 15499: 00671749 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15500: 00679369 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15501: 00568a8d 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15499: 006716f9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15500: 00679319 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15501: 00568a3d 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15502: 009f72bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15503: 009f6a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15504: 009f5f41 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15505: 0099dbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15506: 009afaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15507: 0033d4e5 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15508: 004a11f1 28 FUNC GLOBAL DEFAULT 12 helper_mtc0_memorymapid │ │ │ │ 15509: 0029bbb9 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15510: 005a9615 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15511: 005f1831 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15512: 00684b09 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15510: 005a95c5 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15511: 005f17e1 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15512: 00684ab9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15513: 00306695 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15514: 0090a9cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_u_w │ │ │ │ 15515: 003dfe55 232 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15516: 008ee0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ 15517: 004b5d61 324 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ueq │ │ │ │ - 15518: 00644765 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15518: 00644715 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15519: 009a5bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15520: 005aa291 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15520: 005aa241 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15521: 009b1088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15522: 009f7662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15523: 002c6239 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15524: 009f7a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15525: 009f664a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15526: 002c0895 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15527: 009afec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15528: 009f6ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 15529: 0065fe91 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15529: 0065fe41 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15530: 009f7bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15531: 00661765 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15531: 00661715 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15532: 0049db1d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exception_cb │ │ │ │ 15533: 009f6306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15534: 0069cba9 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 15535: 00563189 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15534: 0069cb59 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15535: 00563139 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15536: 00903334 132 OBJECT GLOBAL DEFAULT 24 helper_info_dmt │ │ │ │ 15537: 004847f9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15538: 0031bc89 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 15539: 004940e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15540: 002be3dd 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15541: 009b1cfc 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15542: 0047f99d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15543: 009f72b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15544: 009f7acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15545: 009f80fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 15546: 006698b5 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15546: 00669865 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15547: 009f6faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 15548: 003f112d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15549: 0041601d 644 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15550: 0053dc91 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15550: 0053dc41 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ 15551: 00421ff9 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15552: 009f7de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15553: 0043f799 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15554: 009a19c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_SERIAL_EVENT │ │ │ │ 15555: 00484009 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15556: 006513e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 15557: 00579e21 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15558: 0066f571 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15556: 00651391 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15557: 00579dd1 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15558: 0066f521 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15559: 0099b598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 15560: 004867ed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15561: 009f7f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15562: 006985a1 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15563: 006b4245 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15562: 00698551 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15563: 006b41f5 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15564: 009f689e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15565: 008e90bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15566: 009a5d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15567: 0099ffd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 15568: 006313d9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15568: 00631389 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15569: 009af104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15570: 005aa225 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15570: 005aa1d5 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15571: 009f673c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 15572: 005a2979 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15573: 0053c599 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15574: 00658d8d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15575: 0061f615 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15572: 005a2929 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15573: 0053c549 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15574: 00658d3d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15575: 0061f5c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15576: 0099af28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ - 15577: 0080362c 4 OBJECT GLOBAL DEFAULT 14 ieee_rm │ │ │ │ + 15577: 008035dc 4 OBJECT GLOBAL DEFAULT 14 ieee_rm │ │ │ │ 15578: 009f7352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 15579: 0025cced 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15580: 009f6a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15581: 003fc269 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15582: 002836e5 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 15583: 0048cd95 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15584: 00567a8d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15585: 007f8e30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15584: 00567a3d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15585: 007f8de0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15586: 0099a518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15587: 003e04e1 152 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 15588: 00492429 208 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15589: 009a96b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15590: 009f737e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_READ_DSTATE │ │ │ │ 15591: 0091204c 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15592: 0090ecd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_b │ │ │ │ 15593: 009f68ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15594: 005cebd5 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 15595: 005def71 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15594: 005ceb85 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15595: 005def21 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15596: 0045199d 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15597: 0061b7f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15597: 0061b7a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15598: 0090eb48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_d │ │ │ │ 15599: 009f8338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15600: 0056e699 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15600: 0056e649 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15601: 0090ec50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_h │ │ │ │ 15602: 009a7f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15603: 009f5f5a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ 15604: 0099a528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15605: 009f82fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15606: 00427821 1440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15607: 0067df1d 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15608: 00599af1 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15607: 0067decd 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15608: 00599aa1 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15609: 0099c7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15610: 003ea659 14 FUNC GLOBAL DEFAULT 12 memory_region_enable_lockless_io │ │ │ │ 15611: 004137ad 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15612: 009a10ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15613: 009f721c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ - 15614: 004fcaa1 8 FUNC GLOBAL DEFAULT 12 generate_exception_break │ │ │ │ + 15614: 004fca55 8 FUNC GLOBAL DEFAULT 12 generate_exception_break │ │ │ │ 15615: 009f6b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15616: 009f7c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15617: 00698039 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15618: 00661d15 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 15619: 005ac721 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 15620: 00536ec1 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 15617: 00697fe9 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15618: 00661cc5 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 15619: 005ac6d1 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15620: 00536e71 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 15621: 0034415d 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15622: 0054f359 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15623: 00581969 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15622: 0054f309 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15623: 00581919 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15624: 0090ebcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_w │ │ │ │ 15625: 009aecb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15626: 009aad9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15627: 00405c25 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15628: 004abe6d 212 FUNC GLOBAL DEFAULT 12 helper_extr_r_w │ │ │ │ 15629: 009f7800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15630: 009f606c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15631: 009f6582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15632: 009a9ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15633: 0099b9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15634: 009f66da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15635: 009027dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_ps │ │ │ │ 15636: 0025c2b1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15637: 00666571 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15637: 00666521 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15638: 009abf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15639: 002840d9 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15640: 003441cd 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15641: 0054dfc5 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15641: 0054df75 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15642: 0042a459 200 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15643: 009a9854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15644: 00673bc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15645: 00660efd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15644: 00673b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15645: 00660ead 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15646: 009f7712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 15647: 009f8360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15648: 0068f4d1 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15648: 0068f481 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15649: 004851a9 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15650: 0099d430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 15651: 0066c3cd 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15651: 0066c37d 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15652: 008e483c 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15653: 0099b6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 15654: 009a7618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_EVENT │ │ │ │ 15655: 009f7788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 15656: 00540e4d 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15657: 0055b609 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15656: 00540dfd 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15657: 0055b5b9 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15658: 009af374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15659: 002baad9 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15660: 009adbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15661: 00681435 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 15662: 00584615 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15661: 006813e5 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15662: 005845c5 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15663: 0049a4f9 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15664: 009b0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15665: 006b1389 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15665: 006b1339 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15666: 009ab7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15667: 009f74a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15668: 009adbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15669: 009a29dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15670: 009f7994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15671: 0043b709 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15672: 005a8fbd 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15672: 005a8f6d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15673: 009f8b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15674: 0062bf95 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15675: 0064e8c1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15676: 0061a0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15677: 00643af9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15678: 00640cc5 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15674: 0062bf45 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15675: 0064e871 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15676: 0061a06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15677: 00643aa9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15678: 00640c75 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15679: 0099e40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15680: 009f656e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15681: 009f6796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15682: 0099fce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 15683: 003ea669 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15684: 002a04fd 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15685: 009a9764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15686: 009adee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15687: 00344525 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15688: 0059fec5 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 15689: 00618215 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15688: 0059fe75 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15689: 006181c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15690: 008fc7f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_eq │ │ │ │ 15691: 0099d00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15692: 00659a39 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15692: 006599e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15693: 009f694e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 15694: 0069284d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15694: 006927fd 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15695: 0099ae28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15696: 0054ff09 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15696: 0054feb9 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15697: 009a66ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15698: 008f42ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_w │ │ │ │ 15699: 0099f550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ 15700: 009b1d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_EVENT │ │ │ │ - 15701: 0058bc21 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15701: 0058bbd1 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15702: 003a22c1 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 15703: 002b0f09 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15704: 008b1fd8 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15705: 009f7a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15706: 009f73c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15707: 009f5f1c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15708: 006170ad 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15708: 0061705d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15709: 008f491c 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbra │ │ │ │ 15710: 002b1491 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15711: 003c8e35 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15712: 009f6c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15713: 0068f7b5 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15713: 0068f765 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15714: 009f760c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15715: 009a56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15716: 009023bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_w_d │ │ │ │ 15717: 009aa22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15718: 00282ef1 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15719: 00640ec1 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15719: 00640e71 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15720: 009f62d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15721: 0063c6a1 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15721: 0063c651 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15722: 0099a608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15723: 009ad780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15724: 002c37e9 2556 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15725: 004059c9 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 15726: 00661675 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15726: 00661625 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15727: 009f632a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 15728: 00530dcd 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 15728: 00530d7d 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 15729: 009f8b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15730: 009f6a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15731: 009a4328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15732: 009aca20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15733: 0025d3e9 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15734: 009ab08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15735: 009a49b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15736: 0022c67d 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15737: 0061ce59 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15737: 0061ce09 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15738: 009f6a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15739: 009af844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15740: 009f6638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15741: 009f715c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15742: 00900e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_w_s │ │ │ │ 15743: 008ee9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15744: 005a2f45 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15744: 005a2ef5 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15745: 00262639 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15746: 009f5ca5 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15747: 00911cc8 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15748: 009f82e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 15749: 009f7344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 15750: 006b4c5d 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15750: 006b4c0d 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15751: 009f6e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15752: 0054ab95 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15752: 0054ab45 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15753: 009f71f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15754: 0037cf7d 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15755: 0099c488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15756: 009f7556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 15757: 0047a081 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15758: 009a7768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_WRITE_EVENT │ │ │ │ 15759: 009aa3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15760: 009f7f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15761: 009f6246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15762: 00625e71 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15762: 00625e21 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15763: 002f2609 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15764: 0058d8d1 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ - 15765: 006779b5 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15764: 0058d881 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15765: 00677965 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15766: 0099f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15767: 0068cdb9 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15767: 0068cd69 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15768: 0049ec09 10 FUNC GLOBAL DEFAULT 12 cpu_mips_kseg1_to_phys │ │ │ │ 15769: 009f60aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15770: 00405a11 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 15771: 0061a0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15771: 0061a0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15772: 009f6e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15773: 00444261 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15774: 009f5f1a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15775: 00638295 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15775: 00638245 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15776: 009ac790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15777: 009f645e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_READ_DSTATE │ │ │ │ 15778: 009f771a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 15779: 00377461 66 FUNC GLOBAL DEFAULT 12 pit_get_channel_info_common │ │ │ │ 15780: 008b2580 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15781: 00612d95 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15782: 006bc1a5 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15781: 00612d45 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15782: 006bc155 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15783: 009f728c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15784: 0099d1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ - 15785: 004fcab1 120 FUNC GLOBAL DEFAULT 12 gen_load_fpr32 │ │ │ │ + 15785: 004fca65 120 FUNC GLOBAL DEFAULT 12 gen_load_fpr32 │ │ │ │ 15786: 009f64e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ 15787: 008fa4e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttacx │ │ │ │ - 15788: 00649bed 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15788: 00649b9d 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15789: 008b1bfc 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15790: 009a7828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15791: 00696259 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15791: 00696209 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15792: 008b202c 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15793: 006818c9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15794: 00583b19 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15793: 00681879 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15794: 00583ac9 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15795: 0099f794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15796: 0067cf91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15797: 006bb349 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15796: 0067cf41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15797: 006bb2f9 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15798: 009f7a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ 15799: 004af9d1 184 FUNC GLOBAL DEFAULT 12 helper_float_recip1_d │ │ │ │ - 15800: 006abde5 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15800: 006abd95 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15801: 004a2e55 236 FUNC GLOBAL DEFAULT 12 helper_cache │ │ │ │ 15802: 009a8108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15803: 009ac024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 15804: 009f7e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15805: 0066252d 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15805: 006624dd 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15806: 009f60bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 15807: 003f6d89 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15808: 009f82d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15809: 009f6c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 15810: 004d9ef9 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsueq_df │ │ │ │ 15811: 009f5f58 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 15812: 004969a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15813: 002f6ec9 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 15814: 0047b2d9 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 15815: 0063f1c9 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 15816: 00569d19 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 15817: 00584c8d 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15815: 0063f179 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15816: 00569cc9 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15817: 00584c3d 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15818: 009f83d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15819: 004afa89 180 FUNC GLOBAL DEFAULT 12 helper_float_recip1_s │ │ │ │ 15820: 009b023c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15821: 009f741a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_HVERSION_DSTATE │ │ │ │ 15822: 004a074d 54 FUNC GLOBAL DEFAULT 12 helper_mtc0_mvpcontrol │ │ │ │ 15823: 009b1348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15824: 009f6276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15825: 009afe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15826: 009a3bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15827: 0061b251 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15827: 0061b201 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 15828: 003f70b5 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ - 15829: 0064c2c1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 15829: 0064c271 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 15830: 0043d72d 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15831: 009afd88 12 OBJECT GLOBAL DEFAULT 24 target_mips_tcg_trace_events │ │ │ │ 15832: 008b2ec8 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15833: 00347a01 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15834: 0029a189 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15835: 009f651a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15836: 006a8685 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15836: 006a8635 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15837: 0041cb45 768 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15838: 009f6022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15839: 009a40d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15840: 005aa235 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15840: 005aa1e5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15841: 0099c6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15842: 009f5f34 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15843: 009b1468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15844: 009f633c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15845: 008af49c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15846: 009a4938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15847: 0049becd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 15848: 00687d5d 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15848: 00687d0d 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15849: 0029a7f1 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15850: 009a64e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 15851: 0054c659 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15851: 0054c609 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15852: 00341719 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15853: 009a214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15854: 004875ad 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15855: 005cc105 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15856: 006a4535 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15855: 005cc0b5 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15856: 006a44e5 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15857: 0099afb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ 15858: 004b6629 326 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ule │ │ │ │ - 15859: 0063d1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15860: 00589489 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15861: 005a9dcd 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15859: 0063d171 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15860: 00589439 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15861: 005a9d7d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 15862: 004967f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15863: 008ed2bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 15864: 0099d3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15865: 009ac18c 532 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 15866: 0066f409 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15866: 0066f3b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15867: 003d4929 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15868: 006404b1 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15868: 00640461 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15869: 009a7598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15870: 009f7f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15871: 009f6bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15872: 0064d68d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15872: 0064d63d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15873: 009af1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15874: 008f2504 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpu_lt_qb │ │ │ │ 15875: 0099a918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 15876: 008b1acc 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 15877: 0099b1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 15878: 0041d025 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 15879: 009a1994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_READ_EVENT │ │ │ │ - 15880: 005d974d 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 15880: 005d96fd 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 15881: 009f78e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 15882: 00417b21 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 15883: 004b61cd 314 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ult │ │ │ │ 15884: 004541a9 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 15885: 009f8364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 15886: 00358659 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 15887: 009a3ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 15888: 0066b0c9 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 15888: 0066b079 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 15889: 009f7468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 15890: 0053e1d5 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 15890: 0053e185 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 15891: 009a42a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 15892: 0037eed9 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 15893: 009f78ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 15894: 00469811 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 15895: 009042ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_b │ │ │ │ 15896: 009af9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 15897: 009ac5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 15898: 00646a75 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 15898: 00646a25 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ 15899: 003061a1 304 FUNC GLOBAL DEFAULT 12 i8259_init │ │ │ │ 15900: 00903f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_d │ │ │ │ - 15901: 006aad71 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 15901: 006aad21 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 15902: 009f619e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 15903: 009041a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_h │ │ │ │ 15904: 009f68d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 15905: 009a2ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 15906: 009b15e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 15907: 008e9c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 15908: 0099fc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 15909: 009f63e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 15910: 00474e11 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 15911: 009a07cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 15912: 009f84d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15913: 007f8f08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 15913: 007f8eb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 15914: 009f7e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 15915: 003fc4a9 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 15916: 008f0dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_swl │ │ │ │ 15917: 008f1064 132 OBJECT GLOBAL DEFAULT 24 helper_info_swm │ │ │ │ 15918: 009f7e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 15919: 009f6e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 15920: 0057ce31 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 15920: 0057cde1 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 15921: 009f678c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 15922: 008f0e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_swr │ │ │ │ 15923: 008ada74 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 15924: 0040c4dd 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 15925: 004819d5 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 15926: 0090409c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_w │ │ │ │ 15927: 003d468d 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 15928: 003a3db1 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 15929: 009f60fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 15930: 006309f1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 15930: 006309a1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 15931: 009f76a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 15932: 005634c1 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 15932: 00563471 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 15933: 009a271c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 15934: 009f6d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 15935: 009af5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 15936: 009f61d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 15937: 003dcad1 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ - 15938: 00501ef9 68 FUNC GLOBAL DEFAULT 12 gen_load_fpr64 │ │ │ │ + 15938: 00501ead 68 FUNC GLOBAL DEFAULT 12 gen_load_fpr64 │ │ │ │ 15939: 009a6c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 15940: 009f82ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 15941: 003e9685 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 15942: 0099f7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 15943: 003062d1 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 15944: 005a2a0d 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 15944: 005a29bd 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 15945: 003f3c49 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 15946: 0058e5a1 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 15946: 0058e551 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 15947: 009b2998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 15948: 009a7e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 15949: 0042c2d1 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 15950: 009f7cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 15951: 00620a75 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 15951: 00620a25 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 15952: 003f3e79 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 15953: 00659ba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 15953: 00659b51 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 15954: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 15955: 003aadd5 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ 15956: 0099f5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 15957: 0067a33d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 15957: 0067a2ed 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 15958: 009f83fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 15959: 002835dd 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 15960: 0054f455 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 15960: 0054f405 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 15961: 0026c739 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 15962: 009f79a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 15963: 004104c1 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 15964: 0043bb89 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 15965: 009f7cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 15966: 009a41d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 15967: 006436a1 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 15968: 0062d49d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 15969: 006c174d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 15967: 00643651 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 15968: 0062d44d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 15969: 006c16fd 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 15970: 008ed9f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 15971: 003eb835 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 15972: 006ab51d 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 15972: 006ab4cd 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 15973: 009a67d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 15974: 002bcd71 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 15975: 009f6200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 15976: 009a63a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 15977: 009f76ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 15978: 0090322c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dvp │ │ │ │ 15979: 0099d938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 15980: 009f6506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 15981: 009f6652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 15982: 003f6399 464 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 15983: 0066594d 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 15983: 006658fd 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 15984: 00420339 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 15985: 0049c42d 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 15986: 009f64c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 15987: 009ac3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 15988: 009f7eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 15989: 009f7fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 15990: 004a0241 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tccontext │ │ │ │ @@ -16020,178 +16020,178 @@ │ │ │ │ 16016: 009a095c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 16017: 009a9384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 16018: 0037e871 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16019: 009a5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16020: 008fce24 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_le │ │ │ │ 16021: 0099f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16022: 009f74d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16023: 0064077d 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16023: 0064072d 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16024: 009f7c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16025: 00668c39 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16025: 00668be9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16026: 0041d04d 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16027: 00695735 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16027: 006956e5 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16028: 009f7d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16029: 008b177c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16030: 009f63b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16031: 0033c611 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 16032: 0063a7cd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16033: 0061a879 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16034: 0056830d 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16032: 0063a77d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16033: 0061a829 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16034: 005682bd 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16035: 009f63a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16036: 0063257d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16036: 0063252d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16037: 009f7b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 16038: 00465ac1 7760 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16039: 009f8280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16040: 009a4f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 16041: 0046dc65 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16042: 0058d3e9 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16042: 0058d399 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16043: 009af634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16044: 00599361 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16044: 00599311 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16045: 00275759 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16046: 009f6ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16047: 009f7bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16048: 009b2c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16049: 0061470d 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16049: 006146bd 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16050: 00268765 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16051: 004a0195 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tchalt │ │ │ │ 16052: 008fcd1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_lt │ │ │ │ 16053: 009f7056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 16054: 0056e7c9 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16054: 0056e779 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16055: 009f84bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16056: 007f8d28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16056: 007f8cd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16057: 0099e884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16058: 009f5f3a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16059: 0061dafd 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16060: 00568bc1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16059: 0061daad 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16060: 00568b71 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16061: 009f7a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16062: 004daa0d 548 FUNC GLOBAL DEFAULT 12 helper_msa_fmadd_df │ │ │ │ 16063: 009a239c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16064: 003fc995 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16065: 0044b4d5 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16066: 009f7888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16067: 009f7572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16068: 009ad700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 16069: 003488a1 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16070: 009a85c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16071: 009f6518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16072: 0043e799 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16073: 00637079 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16073: 00637029 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16074: 009b22d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16075: 009f66f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16076: 009f6f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16077: 009af494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16078: 009f7d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16079: 00646001 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16079: 00645fb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16080: 009f8134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16081: 009afe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16082: 009f6866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16083: 009b0850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16084: 0099ca40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16085: 003e344d 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16086: 00625d29 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16086: 00625cd9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16087: 009f6904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16088: 009f85b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16089: 009f5fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16090: 006083e9 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16090: 00608399 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16091: 009f7c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16092: 004a0551 132 FUNC GLOBAL DEFAULT 12 helper_mftc0_status │ │ │ │ 16093: 009f83cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16094: 0099f284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16095: 009a7ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16096: 009aa1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16097: 005c86b9 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16097: 005c8669 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 16098: 00496b6d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16099: 009a5dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16100: 009f83dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16101: 0099fe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16102: 008f2e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tchalt │ │ │ │ 16103: 0099c2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16104: 00654d71 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16104: 00654d21 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16105: 009f63aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16106: 0069f1bd 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16107: 0062f579 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16106: 0069f16d 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16107: 0062f529 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16108: 009f669e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16109: 002b0cf9 228 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16110: 009f6cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16111: 009f733c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 16112: 0054ac05 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16112: 0054abb5 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16113: 009f6694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ 16114: 008fdc10 132 OBJECT GLOBAL DEFAULT 24 helper_info_pavgb │ │ │ │ 16115: 004ce8a1 182 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_b │ │ │ │ - 16116: 00693659 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16116: 00693609 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 16117: 004cea05 42 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_d │ │ │ │ - 16118: 005589f1 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16118: 005589a1 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16119: 009f792e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16120: 0034a625 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16121: 002be48d 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16122: 004a2dd1 132 FUNC GLOBAL DEFAULT 12 helper_deret │ │ │ │ 16123: 009a3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TBD_EVENT │ │ │ │ 16124: 008f0c88 64 OBJECT GLOBAL DEFAULT 24 malta_compat │ │ │ │ 16125: 004ce959 112 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_h │ │ │ │ 16126: 008fdb8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pavgh │ │ │ │ 16127: 009f5f00 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16128: 009f6cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16129: 0099e0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16130: 005a32b9 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16130: 005a3269 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16131: 009b1e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 16132: 0037d731 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16133: 005529a5 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 16134: 0058ef9d 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16133: 00552955 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16134: 0058ef4d 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16135: 009f7cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 16136: 00639839 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16136: 006397e9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16137: 009aa9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16138: 003b992d 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ 16139: 00495fb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16140: 003dd361 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16141: 0049bebd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16142: 002756ed 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16143: 00451b85 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 16144: 0045394d 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 16145: 002c6271 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16146: 00267511 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16147: 008f281c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_lt_ph │ │ │ │ 16148: 004ce9c9 58 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_w │ │ │ │ 16149: 009d5a74 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16150: 0061abfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16151: 007bd01c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16150: 0061abad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16151: 007bcfcc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16152: 003d1851 2888 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16153: 009f630a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16154: 008f6890 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_intctl │ │ │ │ 16155: 009f5f3d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16156: 00405859 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16157: 009f652c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16158: 008af95c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16159: 009f81c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16160: 009a8828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 16161: 0057a289 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16161: 0057a239 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16162: 009a9184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 16163: 009b29c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16164: 0031a7b1 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16165: 00320785 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16166: 009b1f24 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16167: 009f7a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16168: 009ae9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16169: 006a0471 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16169: 006a0421 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16170: 009f6010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16171: 009a0d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16172: 009a6cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16173: 009f6fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16174: 009ae240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16175: 002600cd 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16176: 0080add0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16176: 0080ad80 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16177: 009f60ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16178: 004aaedd 162 FUNC GLOBAL DEFAULT 12 helper_mulsaq_s_w_ph │ │ │ │ 16179: 009f826c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 16180: 006ae9a1 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16180: 006ae951 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16181: 009abef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16182: 009f80ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16183: 006211b5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16183: 00621165 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16184: 009f7522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16185: 002395fd 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16186: 0069f451 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16186: 0069f401 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16187: 009f7062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16188: 009f7758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 16189: 003f8d01 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 16190: 009f6ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16191: 009ae400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 16192: 009f7c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ 16193: 00434061 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ @@ -16204,76 +16204,76 @@ │ │ │ │ 16200: 009ad9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 16201: 009a9224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 16202: 008ea244 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16203: 009f7214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16204: 009f72c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16205: 009f7624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16206: 003f23c5 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16207: 00605c51 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16207: 00605c01 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 16208: 003f3bd1 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16209: 009f7972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16210: 006738b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16210: 00673869 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16211: 009f60f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 16212: 009f7bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 16213: 003eb061 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16214: 0080adf4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16214: 0080ada4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 16215: 00462505 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16216: 009f8496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16217: 004ae801 194 FUNC GLOBAL DEFAULT 12 helper_float_cvt_2008_w_s │ │ │ │ 16218: 004da10d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcne_df │ │ │ │ 16219: 009f7fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16220: 0062b101 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16220: 0062b0b1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16221: 009aecf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16222: 009b1a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16223: 0099a808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16224: 006722f1 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16225: 00655885 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16224: 006722a1 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16225: 00655835 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16226: 0099c950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16227: 0041c2b5 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 16228: 009f7eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16229: 009f69be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16230: 0053816d 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 16231: 006057bd 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16230: 0053811d 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 16231: 0060576d 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16232: 008f29a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_pick_ph │ │ │ │ 16233: 0099a798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 16234: 0026d34d 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ 16235: 009031a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_xnp │ │ │ │ - 16236: 0066dee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16236: 0066de99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16237: 009f6d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16238: 009f63de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16239: 003e34e1 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16240: 009f7f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16241: 009af3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 16242: 002884a9 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16243: 009abf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16244: 00607c41 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16245: 0069dc39 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16244: 00607bf1 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16245: 0069dbe9 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16246: 009abf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16247: 0059afd1 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16247: 0059af81 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16248: 009f7e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16249: 0064046d 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16249: 0064041d 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ 16250: 004b33f5 148 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_seq │ │ │ │ - 16251: 00585b65 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 16251: 00585b15 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 16252: 00307519 320 FUNC GLOBAL DEFAULT 12 isa_bus_new │ │ │ │ 16253: 00492841 26 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16254: 003d33ed 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16255: 005a1639 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16255: 005a15e9 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16256: 0099ee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16257: 008e8b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16258: 002f7ae9 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16259: 009f6b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16260: 003ffac9 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16261: 009a40f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16262: 009a91f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 16263: 00493995 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16264: 0062c1bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16264: 0062c16d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16265: 004129b5 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ 16266: 008f2924 132 OBJECT GLOBAL DEFAULT 24 helper_info_pick_qb │ │ │ │ - 16267: 0068f81d 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 16268: 00662011 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16267: 0068f7cd 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16268: 00661fc1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16269: 008e82d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16270: 004bab59 128 FUNC GLOBAL DEFAULT 12 helper_pcmpeqb │ │ │ │ 16271: 0049c1ad 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16272: 0099aeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16273: 009f6a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16274: 008b1b14 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 16275: 0043bd99 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ @@ -16290,66 +16290,66 @@ │ │ │ │ 16286: 009a7b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 16287: 009f6af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16288: 0099ffe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16289: 009a9074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 16290: 009ab1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16291: 0099d18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16292: 0099b940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16293: 00659bdd 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16293: 00659b8d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16294: 00342385 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 16295: 0066114d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 16295: 006610fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 16296: 0099fe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16297: 00664cd5 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16297: 00664c85 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16298: 009a62f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16299: 009aa72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16300: 0066e645 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16300: 0066e5f5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16301: 004d88e5 2872 FUNC GLOBAL DEFAULT 12 helper_msa_msubr_q_df │ │ │ │ 16302: 009a2e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16303: 009f74f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16304: 004baa21 26 FUNC GLOBAL DEFAULT 12 helper_pcmpeqw │ │ │ │ 16305: 009f63d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ - 16306: 0057ec1d 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16306: 0057ebcd 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16307: 004159c1 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16308: 0029b3b5 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16309: 0099ce3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16310: 00346a7d 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16311: 0026afa1 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16312: 0099cdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16313: 00486711 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ 16314: 00904a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftrunc_s_df │ │ │ │ - 16315: 0063ccd5 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16316: 005aa0bd 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16315: 0063cc85 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16316: 005aa06d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16317: 00486d6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16318: 009af834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16319: 009a3808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 16320: 0064708d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 16320: 0064703d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 16321: 009f8168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 16322: 0099f1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 16323: 0064f8ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16323: 0064f89d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16324: 003ab7fd 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16325: 002faca1 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16326: 009a44f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16327: 0040c259 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16328: 009f67ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16329: 0099c198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16330: 0043bc6d 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16331: 008ebd98 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16332: 009b18a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16333: 0056cff1 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16333: 0056cfa1 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16334: 009b06a8 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16335: 003e0d1d 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16336: 009f65a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16337: 0064654d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16338: 005519f1 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 16339: 00581c15 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16337: 006464fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16338: 005519a1 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16339: 00581bc5 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16340: 009aa7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16341: 009f5f59 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 16342: 008fcb0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_sf │ │ │ │ 16343: 0027ded1 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16344: 0061b689 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16344: 0061b639 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16345: 004dbeb5 2368 FUNC GLOBAL DEFAULT 12 helper_msa_fmin_a_df │ │ │ │ 16346: 00468061 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16347: 0099ebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16348: 009b1d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16349: 0047e26d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16350: 003691c1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 16351: 0099ed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ @@ -16361,67 +16361,67 @@ │ │ │ │ 16357: 0047e5f9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16358: 009f70d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16359: 009ac5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16360: 004b9ead 128 FUNC GLOBAL DEFAULT 12 helper_paddush │ │ │ │ 16361: 0099c9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 16362: 00468cbd 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16363: 009f761c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16364: 0068d7a9 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16364: 0068d759 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16365: 003e3205 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16366: 009b2138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 16367: 00307659 8 FUNC GLOBAL DEFAULT 12 isa_bus_register_input_irqs │ │ │ │ 16368: 0099e33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16369: 009a2c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16370: 009f85da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16371: 009f74d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16372: 009a137c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 16373: 009f8026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_QWORD_DSTATE │ │ │ │ 16374: 0047e59d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16375: 009ab944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16376: 0034a65d 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16377: 009f8b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16378: 0055b709 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16378: 0055b6b9 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16379: 0099ede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 16380: 00474d01 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16381: 0099b960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16382: 003212dd 272 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16383: 009f6f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16384: 00562135 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 16385: 00530c65 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16386: 0061d131 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16384: 005620e5 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16385: 00530c15 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 16386: 0061d0e1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16387: 009b15b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16388: 004ac595 128 FUNC GLOBAL DEFAULT 12 do_raise_exception_err │ │ │ │ 16389: 00481d79 84 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_msi_route │ │ │ │ 16390: 002bccf5 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16391: 00432e85 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16392: 0068f5ad 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16392: 0068f55d 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16393: 0049fee1 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_mvpcontrol │ │ │ │ 16394: 0048707d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 16395: 0052e891 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 16396: 00627d91 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16395: 0052e841 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 16396: 00627d41 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16397: 00310ca9 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16398: 009a46e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16399: 009f8192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16400: 009a109c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16401: 0099d4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 16402: 009f740a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_DSTATE │ │ │ │ - 16403: 005632e5 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16403: 00563295 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16404: 009f6ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16405: 009d4954 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16406: 009017e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_w_d │ │ │ │ 16407: 009f7606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16408: 00341c1d 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16409: 009a245c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16410: 009a8b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16411: 009f687a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16412: 009f7d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16413: 00670e01 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16413: 00670db1 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16414: 00341905 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16415: 00452029 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16416: 0055441d 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16416: 005543cd 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16417: 0022c11d 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16418: 00900238 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_w_s │ │ │ │ 16419: 0099a4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16420: 009acd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16421: 00296989 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ 16422: 0047eef9 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16423: 003fc2a1 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ @@ -16431,39 +16431,39 @@ │ │ │ │ 16427: 009f66f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16428: 009f6ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16429: 004ba259 144 FUNC GLOBAL DEFAULT 12 helper_psubb │ │ │ │ 16430: 008fc770 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_un │ │ │ │ 16431: 009f7618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 16432: 0048066d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 16433: 003e69f5 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 16434: 0054a221 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16434: 0054a1d1 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16435: 008f00a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16436: 009f72b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16437: 004da159 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsor_df │ │ │ │ 16438: 004ba2e9 120 FUNC GLOBAL DEFAULT 12 helper_psubh │ │ │ │ 16439: 009a146c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16440: 003a0bd5 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 16441: 009f760a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16442: 008ec7e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 16443: 009ab634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 16444: 006ac855 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16444: 006ac805 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16445: 009f6d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16446: 009f6204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16447: 005b2169 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16447: 005b2119 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16448: 009a4348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16449: 0099a3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16450: 009f8384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 16451: 008fb144 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ole │ │ │ │ 16452: 00480cb1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 16453: 006180d5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16453: 00618085 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16454: 0047c4e5 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 16455: 004ba361 10 FUNC GLOBAL DEFAULT 12 helper_psubw │ │ │ │ 16456: 009f81f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ 16457: 0045373d 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ - 16458: 00613825 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16458: 006137d5 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16459: 003b8325 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16460: 00906c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_s_d │ │ │ │ 16461: 0099e7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16462: 0043dec5 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16463: 009f610a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16464: 0099bf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 16465: 003e8005 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ @@ -16478,60 +16478,60 @@ │ │ │ │ 16474: 00342e59 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16475: 008f9eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tchalt │ │ │ │ 16476: 008f6d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_lladdr │ │ │ │ 16477: 008fb03c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_olt │ │ │ │ 16478: 0046b029 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16479: 009f6e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16480: 009a233c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16481: 00627359 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16481: 00627309 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ 16482: 004df965 328 FUNC GLOBAL DEFAULT 12 helper_msa_st_h │ │ │ │ - 16483: 00607b51 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16484: 006b2431 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16483: 00607b01 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16484: 006b23e1 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16485: 0099da48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16486: 0099fa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 16487: 007de324 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16487: 007de2d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16488: 009a295c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 16489: 00307895 188 FUNC GLOBAL DEFAULT 12 isa_register_ioport │ │ │ │ - 16490: 006317e1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16490: 00631791 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 16491: 00905434 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsor_df │ │ │ │ 16492: 009f62ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16493: 003c7e99 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ 16494: 00906cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_s_w │ │ │ │ - 16495: 006051d5 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16496: 007de31c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16495: 00605185 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16496: 007de2cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16497: 008f4790 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbl │ │ │ │ 16498: 0037b0c9 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16499: 009f794e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16500: 00911d48 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16501: 0065fcf5 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16501: 0065fca5 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16502: 009ade90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16503: 0099ebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16504: 0099b3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16505: 009f7ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 16506: 0046bfad 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 16507: 00622755 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16507: 00622705 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16508: 004dfaad 274 FUNC GLOBAL DEFAULT 12 helper_msa_st_w │ │ │ │ 16509: 008f4814 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbr │ │ │ │ 16510: 008f704c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_debug │ │ │ │ 16511: 009f775c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 16512: 009f768c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 16513: 006219a1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 16514: 00687d95 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16513: 00621951 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16514: 00687d45 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16515: 009aa2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 16516: 009f7358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 16517: 00620791 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16517: 00620741 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16518: 009f712e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16519: 009abce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16520: 009f6934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ - 16521: 00514541 20 FUNC GLOBAL DEFAULT 12 helper_mulhi │ │ │ │ + 16521: 005144f5 20 FUNC GLOBAL DEFAULT 12 helper_mulhi │ │ │ │ 16522: 009f6a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 16523: 003ce859 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 16524: 009f8a97 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_hest_c │ │ │ │ 16525: 009f6776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 16526: 006bd4b9 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 16526: 006bd469 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 16527: 009f80ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16528: 003ca315 164 FUNC GLOBAL DEFAULT 12 audio_be_by_name │ │ │ │ 16529: 0090affc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_b │ │ │ │ 16530: 009b15d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16531: 0090ae70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_d │ │ │ │ 16532: 009f8284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16533: 0099a8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ @@ -16539,409 +16539,409 @@ │ │ │ │ 16535: 003f1171 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16536: 009f8ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16537: 009b2158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 16538: 004873a9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16539: 0090af78 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_h │ │ │ │ 16540: 00907cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clti_u_df │ │ │ │ 16541: 009f5f38 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16542: 00668191 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16543: 006bbf5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 16544: 00668a25 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16542: 00668141 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16543: 006bbf0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16544: 006689d5 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16545: 009f7c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16546: 009b19ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16547: 009f7da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16548: 009f68be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16549: 0099d758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 16550: 009f838a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ - 16551: 0064c079 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 16551: 0064c029 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 16552: 002c9749 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 16553: 00454901 216 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ 16554: 00494965 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16555: 009f7fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16556: 009ac450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16557: 0099f7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16558: 009a07bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16559: 0043d179 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16560: 009f6268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16561: 0090aef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_w │ │ │ │ 16562: 003a5d91 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16563: 00673715 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16564: 005ac831 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16563: 006736c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16564: 005ac7e1 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16565: 008f022c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16566: 009a92e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 16567: 0099d16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16568: 009f619c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16569: 0025be01 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16570: 008f3e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_adduh_r_qb │ │ │ │ 16571: 009af4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16572: 009f784e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16573: 009f6caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16574: 009a9f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16575: 009f5f1d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16576: 009f62a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16577: 009f5f52 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 16578: 004947d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16579: 00554421 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 16580: 0054a391 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16579: 005543d1 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16580: 0054a341 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16581: 008b173c 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16582: 0028e881 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16583: 009ae92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16584: 00659985 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16585: 0080ae44 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 16586: 006a961d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16584: 00659935 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16585: 0080adf4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16586: 006a95cd 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16587: 009a184c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16588: 00660749 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16588: 006606f9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 16589: 009a66dc 232 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 16590: 00568add 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16590: 00568a8d 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16591: 009f6c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16592: 009abb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16593: 009f670a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16594: 009a2e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16595: 009f680c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 16596: 00635b9d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16596: 00635b4d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16597: 009aaefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16598: 005bb7e9 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16598: 005bb799 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16599: 009a77e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16600: 004186b1 120 FUNC GLOBAL DEFAULT 12 migrate_can_snapshot │ │ │ │ 16601: 009f6706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16602: 0034416d 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16603: 006bc545 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16603: 006bc4f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16604: 004a1e9d 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_taghi │ │ │ │ - 16605: 00673c01 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16605: 00673bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16606: 0049ebfd 12 FUNC GLOBAL DEFAULT 12 cpu_mips_phys_to_kseg0 │ │ │ │ 16607: 009f5f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ 16608: 0049ec15 16 FUNC GLOBAL DEFAULT 12 cpu_mips_phys_to_kseg1 │ │ │ │ - 16609: 0066df9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 16610: 0066e999 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16611: 0062801d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16609: 0066df4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16610: 0066e949 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16611: 00627fcd 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16612: 0099fac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16613: 0099b508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16614: 00437445 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16615: 009f7f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16616: 009ae380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16617: 009b0820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16618: 0041f005 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16619: 0099a32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16620: 009f76e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ - 16621: 00681371 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16621: 00681321 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16622: 009f6274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16623: 009f71de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16624: 009f64de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16625: 009f8216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 16626: 008f94e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_saf │ │ │ │ 16627: 0047fc49 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16628: 006a0141 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 16629: 006aafd5 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16630: 00604c8d 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16628: 006a00f1 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16629: 006aaf85 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16630: 00604c3d 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16631: 009a1944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_READ_EVENT │ │ │ │ 16632: 00409965 200 FUNC GLOBAL DEFAULT 12 cpr_exec_unpersist_state │ │ │ │ 16633: 009f7f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16634: 009a7bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16635: 0067c695 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16635: 0067c645 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16636: 00419029 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16637: 0029f385 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16638: 007f8f20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16638: 007f8ed0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16639: 008b295c 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 16640: 006549b1 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16640: 00654961 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16641: 009a8778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16642: 0099fd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16643: 009a8bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 16644: 003f33d5 216 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16645: 009f78a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16646: 0068621d 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16646: 006861cd 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16647: 009a23bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 16648: 0046a6b9 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16649: 009f6f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16650: 009a258c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16651: 009f6ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16652: 0079c71c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16653: 0066f4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16652: 0079c6cc 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16653: 0066f4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16654: 00268ced 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ - 16655: 0053e941 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ + 16655: 0053e8f1 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ 16656: 0099a5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16657: 00452add 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16658: 004297f9 336 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16659: 009f81b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16660: 00268ae9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16661: 004980dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 16662: 009f7644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16663: 009a4768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16664: 009a7b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16665: 009f62d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 16666: 008ed7e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16667: 009b02ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16668: 00621019 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16669: 0065e8ed 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16668: 00620fc9 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16669: 0065e89d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16670: 009f763c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16671: 008f4e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_subq_s_w │ │ │ │ 16672: 0049bf65 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16673: 009f759c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16674: 009f76a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16675: 0037cd25 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 16676: 005364a9 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ - 16677: 005aa941 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16676: 00536459 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 16677: 005aa8f1 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16678: 009a9f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16679: 009f6610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16680: 009f6130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16681: 0054ab9d 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16681: 0054ab4d 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16682: 009abd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16683: 009b1c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16684: 009a268c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 16685: 006922dd 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16685: 0069228d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16686: 009f6d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16687: 009f671c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16688: 009f824a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16689: 005b1b8d 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16689: 005b1b3d 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16690: 00260b5d 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 16691: 0061349d 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16691: 0061344d 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16692: 009f5eb8 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ 16693: 00422319 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16694: 0061b305 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16694: 0061b2b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16695: 009f6636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16696: 005add59 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16696: 005add09 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 16697: 009f65e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16698: 00426e5d 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16699: 009f7120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 16700: 003a10cd 288 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 16701: 00652911 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16702: 00697969 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16701: 006528c1 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16702: 00697919 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16703: 009f62ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16704: 00911cb0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 16705: 0053bbd5 440 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16706: 0065e9ad 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16707: 0068ca95 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16705: 0053bb85 440 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16706: 0065e95d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16707: 0068ca45 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16708: 009a6ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_RW_EVENT │ │ │ │ 16709: 009a6244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16710: 009a5ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16711: 009a17dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 16712: 0064bde1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 16713: 00651db5 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16714: 005331dd 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16712: 0064bd91 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 16713: 00651d65 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16714: 0053318d 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16715: 009f7f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16716: 009f5f06 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16717: 008f8e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfthi │ │ │ │ 16718: 0043d8e1 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16719: 0057e12d 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16719: 0057e0dd 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16720: 009ad5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16721: 00485759 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16722: 009ae470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16723: 009b1428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16724: 009f7f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 16725: 0099b488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16726: 009f8356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16727: 009a5f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16728: 009a302c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ 16729: 004a5a7d 316 FUNC GLOBAL DEFAULT 12 bl_gen_jump_to │ │ │ │ - 16730: 006789c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16730: 00678979 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16731: 009f7eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16732: 0037e1cd 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16733: 009a7738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 16734: 009f6d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_READ_DSTATE │ │ │ │ 16735: 009f7802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16736: 00485fed 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16737: 009f602c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16738: 009a6a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 16739: 004ab13d 60 FUNC GLOBAL DEFAULT 12 helper_dps_w_ph │ │ │ │ 16740: 009af734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 16741: 009f70ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16742: 005aa41d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16742: 005aa3cd 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16743: 00405fd1 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16744: 009f5fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16745: 009b2b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16746: 009f7626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16747: 00661f39 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 16748: 0064c7d9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16747: 00661ee9 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 16748: 0064c789 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16749: 0099bfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 16750: 009a8958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16751: 0099f144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16752: 009f7c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16753: 009f6ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16754: 009f69e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16755: 003b2689 120 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 16756: 002394a1 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16757: 009a13bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16758: 003691bd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16759: 003493d1 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16760: 00313aa1 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16761: 006a7c01 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16761: 006a7bb1 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16762: 008b2748 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16763: 003c45d9 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16764: 009f6bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16765: 009f6876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ 16766: 0041efa9 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16767: 009f6232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16768: 0056d7e9 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16769: 006133e5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16770: 00638e79 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16771: 0065afd5 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16768: 0056d799 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16769: 00613395 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16770: 00638e29 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16771: 0065af85 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16772: 008e8a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16773: 009f6b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16774: 00642ae5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16774: 00642a95 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16775: 0099db18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16776: 009a7778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_READ_EVENT │ │ │ │ 16777: 009f79b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16778: 0099ba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16779: 0032e951 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16780: 009f834e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16781: 009a5b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 16782: 0046f21d 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16783: 009f8438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16784: 009f5fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16785: 005950ed 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16785: 0059509d 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16786: 009f6132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16787: 008ebe1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 16788: 009036d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32c │ │ │ │ - 16789: 005e2f81 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16789: 005e2f31 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16790: 003c52bd 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16791: 0099da78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16792: 009aaa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16793: 0034f939 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16794: 009a4068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16795: 004c5141 468 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_b │ │ │ │ 16796: 004a1e5d 50 FUNC GLOBAL DEFAULT 12 helper_mtc0_taglo │ │ │ │ 16797: 008e81c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16798: 004c545d 118 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_d │ │ │ │ 16799: 009f7ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16800: 009a98d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16801: 009f61c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16802: 0062631d 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16802: 006262cd 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16803: 008fa0c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_entryhi │ │ │ │ 16804: 004c5315 208 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_h │ │ │ │ 16805: 009add10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16806: 004d9d31 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcult_df │ │ │ │ 16807: 004af6d5 6 FUNC GLOBAL DEFAULT 12 helper_float_chs_d │ │ │ │ 16808: 0025b881 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 16809: 00474bf1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16810: 009f7674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16811: 0054ccdd 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16812: 00540ded 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16813: 0061bebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 16814: 00646b29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16815: 005e2ee1 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16811: 0054cc8d 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16812: 00540d9d 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16813: 0061be6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16814: 00646ad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16815: 005e2e91 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16816: 009a92b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 16817: 009f7984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16818: 0025adc1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16819: 0061aff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16819: 0061afa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16820: 009f63ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16821: 009f751e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16822: 009aec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16823: 0060ef3d 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16824: 0061ae19 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16823: 0060eeed 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16824: 0061adc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16825: 004c53e5 120 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_w │ │ │ │ 16826: 009f7e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16827: 0099ae08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 16828: 004af6dd 6 FUNC GLOBAL DEFAULT 12 helper_float_chs_s │ │ │ │ 16829: 009f7778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 16830: 007f8e78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16831: 006a2565 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16830: 007f8e28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16831: 006a2515 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16832: 0028f9b5 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16833: 008f95f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_seq │ │ │ │ 16834: 002fc6b5 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16835: 00239011 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16836: 0041b42d 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16837: 009f65ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16838: 006581f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16838: 006581a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16839: 009afb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16840: 0061bf35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16840: 0061bee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16841: 009f69d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16842: 009f6d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16843: 002bafa5 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 16844: 007de348 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 16844: 007de2f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 16845: 00339c85 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ - 16846: 00509bf5 34 FUNC GLOBAL DEFAULT 12 check_insn │ │ │ │ + 16846: 00509ba9 34 FUNC GLOBAL DEFAULT 12 check_insn │ │ │ │ 16847: 002c36f9 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 16848: 003f24fd 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16849: 009a7868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16850: 0090ceec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_b │ │ │ │ 16851: 009b22a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16852: 009f782c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16853: 0025ca79 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16854: 0090cd60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_d │ │ │ │ 16855: 002c3759 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16856: 008b2bc0 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16857: 0066cd15 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16857: 0066ccc5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16858: 003a3dfd 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 16859: 009f744a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16860: 00283ed1 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16861: 0090ce68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_h │ │ │ │ 16862: 0099acd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16863: 002a56b9 16 FUNC GLOBAL DEFAULT 12 OPLSetTimerHandler │ │ │ │ 16864: 009f7df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16865: 0099bed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16866: 0049fac5 170 FUNC GLOBAL DEFAULT 12 get_physical_address │ │ │ │ 16867: 004dd82d 232 FUNC GLOBAL DEFAULT 12 helper_msa_fclass_df │ │ │ │ 16868: 009f8248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 16869: 009a9294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 16870: 00664415 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16871: 0080adc0 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16870: 006643c5 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16871: 0080ad70 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16872: 003a1d3d 424 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16873: 00584b69 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16873: 00584b19 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16874: 009a7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16875: 00646601 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16875: 006465b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16876: 009f7620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16877: 009f7d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16878: 00675bf1 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16878: 00675ba1 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 16879: 0043dc09 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 16880: 009afa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_FLUSH_EVENT │ │ │ │ 16881: 0090cde4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_w │ │ │ │ 16882: 009f6156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16883: 009f6d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 16884: 0099e31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 16885: 009a40b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 16886: 00452e15 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 16887: 009f6b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MALTA_FPGA_DISPLAY_DSTATE │ │ │ │ 16888: 009adc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 16889: 009ae860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 16890: 00594f3d 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 16890: 00594eed 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 16891: 009f75be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 16892: 009f70bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 16893: 0099ff50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 16894: 00639b59 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 16895: 0069cd55 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 16896: 00616c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 16894: 00639b09 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 16895: 0069cd05 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 16896: 00616bb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 16897: 0042ae8d 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ 16898: 004c02f1 458 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_b │ │ │ │ - 16899: 0051ae21 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 16899: 0051add5 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ 16900: 004c062d 154 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_d │ │ │ │ - 16901: 00670685 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 16901: 00670635 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 16902: 009f6e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 16903: 009ab1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 16904: 009a30bc 1788 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 16905: 008ae2e4 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 16906: 004c04bd 244 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_h │ │ │ │ 16907: 009b194c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 16908: 009f7970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 16909: 0061e8fd 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 16909: 0061e8ad 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 16910: 009a661c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 16911: 009f8354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 16912: 005aae09 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 16913: 006620f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 16912: 005aadb9 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 16913: 006620a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 16914: 0099f784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ 16915: 004a1eb5 160 FUNC GLOBAL DEFAULT 12 helper_mftgpr │ │ │ │ - 16916: 00644995 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 16916: 00644945 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 16917: 009b23b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 16918: 003e0ff1 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 16919: 009f6666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 16920: 0025ae69 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 16921: 009b021c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 16922: 002791a1 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 16923: 00631209 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 16923: 006311b9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 16924: 008e12c4 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 16925: 009f6d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 16926: 0069e7f9 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 16926: 0069e7a9 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 16927: 009f7ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 16928: 00908530 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_andi_b │ │ │ │ 16929: 0099f410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 16930: 00551bdd 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 16931: 00680341 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 16932: 0064dbc9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 16930: 00551b8d 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 16931: 006802f1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 16932: 0064db79 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 16933: 004d9ad9 220 FUNC GLOBAL DEFAULT 12 helper_msa_fill_df │ │ │ │ 16934: 0099decc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 16935: 0037ec99 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 16936: 0080adec 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 16936: 0080ad9c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 16937: 004c05b1 124 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_w │ │ │ │ 16938: 009b27bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 16939: 009accac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 16940: 002498f5 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 16941: 008592f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 16942: 009f81ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 16943: 008f8db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftlo │ │ │ │ @@ -16949,75 +16949,75 @@ │ │ │ │ 16945: 003eab61 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 16946: 009f7316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 16947: 008ea7f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 16948: 009a28ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 16949: 009f6e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 16950: 009a3a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 16951: 009aa8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 16952: 0057ebb5 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 16952: 0057eb65 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 16953: 003dd695 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 16954: 00488fbd 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 16955: 005c5c35 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 16955: 005c5be5 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 16956: 00342c91 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 16957: 009b29e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 16958: 008b1c28 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 16959: 0064563d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 16959: 006455ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 16960: 0099c910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 16961: 009a9fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 16962: 009f63c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 16963: 009a0cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ 16964: 009afda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPS_TRANSLATE_C0_EVENT │ │ │ │ - 16965: 0067c38d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 16965: 0067c33d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 16966: 003508ad 136 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 16967: 00607495 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 16967: 00607445 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ 16968: 00906430 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fclt_df │ │ │ │ - 16969: 0066d375 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 16969: 0066d325 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 16970: 009a01ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 16971: 003cc779 308 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 16972: 009d3698 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 16973: 009f7f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 16974: 00670b25 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 16974: 00670ad5 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 16975: 009f7034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 16976: 00697495 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 16976: 00697445 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 16977: 003ff9d5 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 16978: 009f8aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 16979: 00497b85 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 16980: 009b027c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 16981: 00908df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_b │ │ │ │ - 16982: 00650b79 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 16982: 00650b29 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 16983: 00493465 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 16984: 009f6212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 16985: 00908c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_d │ │ │ │ 16986: 0041ed39 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 16987: 009f69bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 16988: 006a3ac1 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 16988: 006a3a71 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 16989: 009f7d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 16990: 005d4f79 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 16991: 005f40d1 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 16990: 005d4f29 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 16991: 005f4081 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 16992: 009aec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 16993: 00908d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_h │ │ │ │ - 16994: 0061c09d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 16995: 00569979 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 16994: 0061c04d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 16995: 00569929 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 16996: 009b21d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 16997: 009f66d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 16998: 005552c1 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 16998: 00555271 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 16999: 0099c970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 17000: 00555171 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 17000: 00555121 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 17001: 009f71d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 17002: 008e63e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 17003: 00626259 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 17003: 00626209 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 17004: 00475609 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 17005: 00564e91 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 17005: 00564e41 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 17006: 0049c5ed 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 17007: 009b2408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 17008: 00372ee9 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 17009: 003f5245 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 17010: 009a2a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 17011: 002c0c2d 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 17012: 006186f9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 17012: 006186a9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 17013: 00908cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_w │ │ │ │ 17014: 002c0d21 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 17015: 009f85d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 17016: 009f71d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 17017: 0048be0d 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 17018: 009f8516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 17019: 009a8838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ @@ -17025,140 +17025,140 @@ │ │ │ │ 17021: 009f85d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 17022: 009f62c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 17023: 003e6a21 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 17024: 009f77a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 17025: 009aa10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 17026: 009ab9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 17027: 009f7638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 17028: 0055d055 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 17028: 0055d005 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 17029: 0033cf91 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 17030: 003e33a9 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 17031: 00499a81 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 17032: 009a29ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 17033: 00681ad1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 17033: 00681a81 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 17034: 009f8544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 17035: 009ad330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 17036: 008ea76c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 17037: 009f6df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17038: 0090d93c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_b │ │ │ │ 17039: 009a3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_COMPLETE_EVENT │ │ │ │ 17040: 009f6d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17041: 0090d7b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_d │ │ │ │ 17042: 009f6fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ 17043: 004d1d99 368 FUNC GLOBAL DEFAULT 12 helper_msa_maxi_s_df │ │ │ │ - 17044: 0066b79d 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17045: 006a20d5 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17044: 0066b74d 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17045: 006a2085 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17046: 008b27b4 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17047: 009f66d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17048: 0090d8b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_h │ │ │ │ 17049: 0022bdf9 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 17050: 009f6f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17051: 00620925 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17052: 00646589 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17051: 006208d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17052: 00646539 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17053: 003a49c5 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17054: 0099c0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17055: 0026b195 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17056: 0044e901 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17057: 0054b425 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17057: 0054b3d5 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17058: 009f745a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17059: 00342649 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17060: 009ae5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17061: 009a7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17062: 0099ae68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 17063: 009a11ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17064: 002b75f9 164 FUNC GLOBAL DEFAULT 12 parallel_mm_init │ │ │ │ 17065: 009aaeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17066: 0057f5e9 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17066: 0057f599 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17067: 009f70ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17068: 0058cf75 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17068: 0058cf25 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17069: 009afac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 17070: 00474811 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17071: 006b5519 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17072: 0066f355 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17071: 006b54c9 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17072: 0066f305 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17073: 009f76f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17074: 009af3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17075: 0090d834 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_w │ │ │ │ 17076: 009f7c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17077: 00697021 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17077: 00696fd1 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17078: 009a2aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17079: 00409939 44 FUNC GLOBAL DEFAULT 12 cpr_exec_has_state │ │ │ │ 17080: 0099e35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17081: 0066e55d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17081: 0066e50d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17082: 0025af11 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17083: 009b2a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17084: 005143f5 28 FUNC GLOBAL DEFAULT 12 helper_mulsu │ │ │ │ - 17085: 00677881 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17084: 005143a9 28 FUNC GLOBAL DEFAULT 12 helper_mulsu │ │ │ │ + 17085: 00677831 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17086: 009b2204 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17087: 009f8580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 17088: 0029df29 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17089: 009f6eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17090: 0045168d 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17091: 009f635e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ - 17092: 007dd6cc 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 17092: 007dd67c 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 17093: 009b2c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17094: 006ab471 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17094: 006ab421 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17095: 0099d2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17096: 009f6d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ 17097: 009a3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_EVENT │ │ │ │ - 17098: 005a5639 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17098: 005a55e9 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ 17099: 008f557c 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrq_rs_ph_w │ │ │ │ - 17100: 00677755 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17100: 00677705 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17101: 009f799c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17102: 0069c9bd 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17103: 0067954d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ - 17104: 005aa22d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17102: 0069c96d 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17103: 006794fd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17104: 005aa1dd 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17105: 009f7278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17106: 009f7286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17107: 009af2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17108: 009f7e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ - 17109: 00638079 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17109: 00638029 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17110: 009f8ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17111: 0065b909 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17111: 0065b8b9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17112: 008f9c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_vpecontrol │ │ │ │ 17113: 009f7daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17114: 00683d7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17114: 00683d2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17115: 009f6e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17116: 009ac7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17117: 00662c69 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17117: 00662c19 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 17118: 00492cd9 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17119: 009f6f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 17120: 006b3c95 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17120: 006b3c45 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17121: 009f6d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17122: 009f7f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17123: 009a8848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17124: 0090343c 132 OBJECT GLOBAL DEFAULT 24 helper_info_emt │ │ │ │ 17125: 0034968d 38 FUNC GLOBAL DEFAULT 12 pcie_pri_get_req_alloc │ │ │ │ 17126: 009f80a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17127: 0099ad58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17128: 006465c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17129: 00564ab1 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17128: 00646575 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17129: 00564a61 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17130: 003ccf2d 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17131: 002ba84d 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17132: 00672d91 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17132: 00672d41 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17133: 0037345d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17134: 009f70f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17135: 009f81ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17136: 009b2c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17137: 009f7532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17138: 0063879d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17139: 005a072d 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17138: 0063874d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17139: 005a06dd 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17140: 0040fd71 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 17141: 0099ceec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17142: 005e2fc5 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17142: 005e2f75 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 17143: 0048034d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17144: 00553e31 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17144: 00553de1 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17145: 002ed281 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17146: 005501ad 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17146: 0055015d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17147: 009afd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17148: 0028e805 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17149: 009f70ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17150: 0049bf69 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17151: 0069bef1 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17151: 0069bea1 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ 17152: 004cfb41 1590 FUNC GLOBAL DEFAULT 12 helper_msa_srar_b │ │ │ │ - 17153: 0056823d 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17153: 005681ed 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17154: 002b2c05 232 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 17155: 0025a851 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17156: 009f63a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17157: 0037ffb1 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17158: 00274e15 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17159: 004d0645 236 FUNC GLOBAL DEFAULT 12 helper_msa_srar_d │ │ │ │ 17160: 009f78d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ @@ -17166,38 +17166,38 @@ │ │ │ │ 17162: 009b2298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17163: 009f8b7c 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17164: 004d0179 806 FUNC GLOBAL DEFAULT 12 helper_msa_srar_h │ │ │ │ 17165: 004aa505 32 FUNC GLOBAL DEFAULT 12 helper_precr_qb_ph │ │ │ │ 17166: 009f6ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17167: 009ae870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17168: 0025461d 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17169: 0053cca1 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17170: 0068cc15 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17171: 00627c59 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17169: 0053cc51 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17170: 0068cbc5 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17171: 00627c09 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17172: 008f9800 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sle │ │ │ │ 17173: 009a69f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 17174: 0099c7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17175: 0099b624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17176: 002be431 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17177: 005860e9 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17178: 00625acd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17177: 00586099 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17178: 00625a7d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17179: 009a4848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ 17180: 004d04a1 418 FUNC GLOBAL DEFAULT 12 helper_msa_srar_w │ │ │ │ - 17181: 005f1885 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17181: 005f1835 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17182: 009f5f24 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17183: 009a3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17184: 009f6a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17185: 0099a3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 17186: 004ac051 126 FUNC GLOBAL DEFAULT 12 helper_extr_s_h │ │ │ │ 17187: 0047e849 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17188: 008ea6e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17189: 002626fd 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17190: 009a02ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17191: 009f7ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17192: 005a948d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17192: 005a943d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17193: 009f7498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17194: 009054b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msub_q_df │ │ │ │ 17195: 009f7a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17196: 008f96f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_slt │ │ │ │ 17197: 004abc59 64 FUNC GLOBAL DEFAULT 12 helper_cmp_eq_ph │ │ │ │ 17198: 009f80ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17199: 009f779e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ @@ -17208,61 +17208,61 @@ │ │ │ │ 17204: 009f6ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ 17205: 0047eb91 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 17206: 00906220 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsaf_df │ │ │ │ 17207: 009f712a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17208: 009f815c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 17209: 0047ed05 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17210: 0099d948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17211: 00606495 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17211: 00606445 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17212: 0049dbb9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 17213: 009aba44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17214: 009a4a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17215: 009aba94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 17216: 0099be58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17217: 002f6d21 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17218: 009f8594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 17219: 009f6d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17220: 009f6df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17221: 009f7818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17222: 005a1771 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17222: 005a1721 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17223: 009b2278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17224: 0025e38d 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17225: 009b0ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17226: 009a7948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17227: 009f72a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 17228: 008ee654 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17229: 0054fbfd 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17229: 0054fbad 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17230: 0099d1dc 196 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17231: 008b9820 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17232: 009f7a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17233: 009aa79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17234: 009f7afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17235: 009f7898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17236: 008b2320 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17237: 009f69a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17238: 009f663c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17239: 009a8c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17240: 009acbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17241: 006a9719 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17241: 006a96c9 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17242: 009a5118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17243: 009a8278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17244: 0099c098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17245: 009f6554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17246: 00425a2d 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17247: 00481971 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 17248: 008f3fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_w │ │ │ │ 17249: 0099aca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17250: 0026239d 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ 17251: 0041ebb9 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ - 17252: 0062f7c9 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17252: 0062f779 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17253: 009f804a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17254: 009f66de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17255: 009f668e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17256: 009f76d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17257: 0068d205 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17257: 0068d1b5 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17258: 009f5f72 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17259: 0099f754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17260: 008f9b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sne │ │ │ │ 17261: 009a5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17262: 003ffd41 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17263: 009f74de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17264: 009f5f28 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ @@ -17271,32 +17271,32 @@ │ │ │ │ 17267: 008e49fc 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17268: 0099fe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17269: 009a0c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17270: 009a21bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17271: 009f60a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17272: 009a5b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17273: 009f84b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17274: 0057d005 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17274: 0057cfb5 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17275: 002c3701 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17276: 0055ac3d 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17277: 00551b99 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17276: 0055abed 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17277: 00551b49 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 17278: 0022ca05 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 17279: 0062ba25 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 17280: 005a0205 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17279: 0062b9d5 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17280: 005a01b5 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17281: 009a170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17282: 009b2470 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17283: 009f6b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_SERIAL_DSTATE │ │ │ │ 17284: 009f620a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17285: 0053e3f1 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17285: 0053e3a1 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17286: 0090fdd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfhc0_watchhi │ │ │ │ 17287: 009f829a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17288: 002961b9 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17289: 00637e5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17289: 00637e0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17290: 003fc5fd 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 17291: 0067d711 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17291: 0067d6c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17292: 009f852c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17293: 00296475 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17294: 00487ee1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17295: 009f7a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17296: 009f84cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17297: 009f69d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 17298: 0099b6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -17312,120 +17312,120 @@ │ │ │ │ 17308: 009ad8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17309: 009ad360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17310: 009f8b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17311: 009f62fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17312: 009044bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftint_s_df │ │ │ │ 17313: 003dc695 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ 17314: 004aa955 310 FUNC GLOBAL DEFAULT 12 helper_shll_s_ph │ │ │ │ - 17315: 006ad6b9 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17315: 006ad669 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17316: 00259629 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17317: 0065a75d 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17317: 0065a70d 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 17318: 003e6671 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17319: 009afcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17320: 009afca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17321: 0029b099 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17322: 009a4a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17323: 009f83f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17324: 0025cf05 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17325: 008b9898 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ 17326: 004d9705 32 FUNC GLOBAL DEFAULT 12 helper_msa_sldi_df │ │ │ │ - 17327: 00604981 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17328: 00581845 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 17329: 00631019 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17330: 00648861 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17327: 00604931 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17328: 005817f5 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17329: 00630fc9 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17330: 00648811 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17331: 009f7096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17332: 009ae9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 17333: 0049502d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17334: 009f602a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17335: 008e7a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 17336: 0061bd19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17336: 0061bcc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17337: 009aa23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17338: 0069e32d 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17338: 0069e2dd 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17339: 004b0b85 192 FUNC GLOBAL DEFAULT 12 helper_float_recip2_d │ │ │ │ 17340: 009f7692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17341: 006384b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17341: 00638461 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 17342: 009f7690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_READ_BLOCK_DSTATE │ │ │ │ 17343: 003f3681 820 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17344: 008e08ac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17345: 00499875 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 17346: 008b23a4 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17347: 00635e55 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17347: 00635e05 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17348: 008ea874 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17349: 009f6c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17350: 0099af18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17351: 0049c4b5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17352: 009043b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffint_s_df │ │ │ │ 17353: 009f66c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17354: 009f85c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17355: 009f71ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17356: 0068ce09 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17356: 0068cdb9 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17357: 003e0ef1 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17358: 0029730d 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17359: 0090a6b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_b │ │ │ │ 17360: 002edba5 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17361: 0048190d 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 17362: 0090a528 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_d │ │ │ │ 17363: 0028a1a5 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ 17364: 0090a084 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_b │ │ │ │ - 17365: 0061bac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17365: 0061ba71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ 17366: 004b0c45 186 FUNC GLOBAL DEFAULT 12 helper_float_recip2_s │ │ │ │ - 17367: 006b4c4d 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17367: 006b4bfd 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17368: 00909ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_d │ │ │ │ 17369: 009a3e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17370: 006a6db1 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17370: 006a6d61 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17371: 0090a630 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_h │ │ │ │ 17372: 009b051c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17373: 00554389 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17373: 00554339 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17374: 009f78e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17375: 0037e46d 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17376: 002c8015 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17377: 0090a000 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_h │ │ │ │ 17378: 0030c2bd 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17379: 0065a029 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17379: 00659fd9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17380: 009a52c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17381: 009a3ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17382: 00554279 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17382: 00554229 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17383: 009a3bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 17384: 00453b95 66 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 17385: 009b2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17386: 003ea5f9 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17387: 009f6728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 17388: 00588de5 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17389: 006692fd 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17388: 00588d95 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17389: 006692ad 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17390: 009a4208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 17391: 004ce579 184 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_b │ │ │ │ 17392: 0090a5ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_w │ │ │ │ 17393: 004a13fd 100 FUNC GLOBAL DEFAULT 12 helper_mtc0_wired │ │ │ │ 17394: 0029f3a9 2 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17395: 009f7e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17396: 00909f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_w │ │ │ │ 17397: 004ce6e5 42 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_d │ │ │ │ 17398: 0025c361 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ 17399: 009f7434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_WRITE_DSTATE │ │ │ │ 17400: 0041ed21 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 17401: 004959b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17402: 004ce631 114 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_h │ │ │ │ 17403: 0099c008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17404: 00562665 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17404: 00562615 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17405: 009abcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17406: 0099eaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17407: 006923ed 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17407: 0069239d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 17408: 0048beed 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ 17409: 008f116c 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_r_w │ │ │ │ - 17410: 005b1925 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17410: 005b18d5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17411: 009f8aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17412: 006731d9 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17412: 00673189 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17413: 009f6f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17414: 0099c068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17415: 009f6a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17416: 009ae170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17417: 009f829e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17418: 005a027d 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17418: 005a022d 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17419: 009adf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17420: 0061a29d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17420: 0061a24d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17421: 009f850c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17422: 004aa709 12 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbla │ │ │ │ 17423: 004858e9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17424: 004ce6a5 62 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_w │ │ │ │ 17425: 009f73cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17426: 009f69f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17427: 009b34a8 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ @@ -17437,176 +17437,176 @@ │ │ │ │ 17433: 009f7916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17434: 0099b418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17435: 009f6c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17436: 009abf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17437: 008e8fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17438: 0042bb01 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17439: 009f68ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17440: 0068cc19 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17441: 0065c9f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17440: 0068cbc9 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17441: 0065c9a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17442: 009a6154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17443: 009ad4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17444: 009f6822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17445: 009f6136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17446: 00486189 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 17447: 004957f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17448: 009f6160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17449: 008ed340 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17450: 009b14d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17451: 0057e2d9 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17451: 0057e289 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 17452: 003f2561 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17453: 009abdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17454: 009a8348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 17455: 0053e771 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17455: 0053e721 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17456: 009f676e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17457: 002c5f45 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17458: 009a0b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 17459: 0047e915 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17460: 009f67ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ 17461: 009f5b80 4 OBJECT GLOBAL DEFAULT 25 fpu_fcr0 │ │ │ │ - 17462: 0057ae81 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17462: 0057ae31 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17463: 009f6efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17464: 006751cd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17464: 0067517d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 17465: 00482fe9 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17466: 0099ec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17467: 008e887c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17468: 0099dc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17469: 009a88f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17470: 009f77ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17471: 0047ebd5 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17472: 009f6058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17473: 0049c49d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 17474: 0047ed69 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17475: 009a2e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17476: 006ad4a5 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17476: 006ad455 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17477: 009b2098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17478: 0099ed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17479: 009f8486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17480: 009f7cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17481: 009f7a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17482: 0062f03d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17482: 0062efed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17483: 0099cf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17484: 006746f5 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17484: 006746a5 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17485: 009a3988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17486: 003f34ad 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17487: 0048c851 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 17488: 008e803c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17489: 009f6710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17490: 0099f074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17491: 009b166c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17492: 004962b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17493: 009a94f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 17494: 009b10c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17495: 00652129 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17495: 006520d9 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 17496: 003a9e75 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 17497: 006b3375 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17497: 006b3325 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17498: 009ac9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17499: 00664f05 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 17500: 0061b779 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17499: 00664eb5 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17500: 0061b729 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17501: 008b127c 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17502: 009a8628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17503: 009f72ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17504: 009a147c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17505: 00265595 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17506: 00682411 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17506: 006823c1 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17507: 00498b89 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 17508: 009af9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17509: 009a97f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17510: 0061bdcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17510: 0061bd7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17511: 009a1a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MALTA_FPGA_LEDS_EVENT │ │ │ │ 17512: 009f707e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17513: 002993b9 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17514: 0049c089 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17515: 009a238c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17516: 0029f3e9 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17517: 009f76c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17518: 009f833e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17519: 009f83b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17520: 0099ffa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17521: 005a29fd 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17521: 005a29ad 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17522: 009a65ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17523: 0061752d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17523: 006174dd 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17524: 009a6844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 17525: 009f828a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17526: 0065c6cd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17526: 0065c67d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17527: 003ddf45 116 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ 17528: 008fdd18 132 OBJECT GLOBAL DEFAULT 24 helper_info_pminsh │ │ │ │ - 17529: 00568a85 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17529: 00568a35 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17530: 009a97d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17531: 009f73da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17532: 0099f0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17533: 009032b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evp │ │ │ │ 17534: 009f83c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 17535: 009b265c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17536: 009ad850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17537: 00319c19 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17538: 009f7094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17539: 009f6090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17540: 0031baf5 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 17541: 0099f124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_EVENT │ │ │ │ - 17542: 00672d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17542: 00672d05 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17543: 009a2f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17544: 00264be1 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17545: 009f736c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_DSTATE │ │ │ │ 17546: 008eda78 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17547: 00481b99 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 17548: 003f1f35 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17549: 003dcd7d 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17550: 009aa60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17551: 00691f49 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17551: 00691ef9 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17552: 009f68e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17553: 009ab824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17554: 003cbfb1 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17555: 009f7a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17556: 0065400d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17556: 00653fbd 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 17557: 0047dd91 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17558: 0061b431 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17559: 0058c5e1 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17558: 0061b3e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17559: 0058c591 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17560: 009f840a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 17561: 00313641 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17562: 009f7896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 17563: 006514d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17564: 00622a01 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17563: 00651481 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17564: 006229b1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17565: 009add60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17566: 009f81e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17567: 0099bbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17568: 005a1cc1 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17568: 005a1c71 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17569: 0024998d 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17570: 00908320 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bmnzi_b │ │ │ │ 17571: 009a7e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17572: 003a5af5 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17573: 0061740d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17573: 006173bd 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17574: 0099a4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17575: 009ac820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ 17576: 009f6e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TFD_DSTATE │ │ │ │ - 17577: 00636db5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17577: 00636d65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17578: 009ad710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17579: 009f6064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17580: 00564e5d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17580: 00564e0d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17581: 009f684a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17582: 0041940d 152 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 17583: 008ee1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 17584: 008f956c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sun │ │ │ │ - 17585: 006515c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17585: 00651571 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17586: 009f63e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17587: 009f6498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17588: 009f73be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17589: 0041796d 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17590: 008fde20 132 OBJECT GLOBAL DEFAULT 24 helper_info_pminub │ │ │ │ 17591: 0026c2e9 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17592: 009a7b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 17593: 002c8f25 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17594: 009f77c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17595: 0099cf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17596: 008edb80 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 17597: 0085c1e0 48 OBJECT GLOBAL DEFAULT 21 pci_ide_cmd_le_ops │ │ │ │ 17598: 00288345 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 17599: 00597d51 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17599: 00597d01 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17600: 009afc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17601: 006c3611 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17601: 006c35c1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17602: 009aafdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17603: 003417c1 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17604: 009f6de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17605: 009f7494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17606: 009f5ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17607: 009f6bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 17608: 008b1cdc 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ @@ -17615,182 +17615,182 @@ │ │ │ │ 17611: 003f7fdd 2364 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 17612: 00491d75 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17613: 008fee1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sueq │ │ │ │ 17614: 009f638e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17615: 00377fd5 170 FUNC GLOBAL DEFAULT 12 mips_gictimer_stop_count │ │ │ │ 17616: 009ac690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17617: 009f7964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17618: 0067d225 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17619: 00637d6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17620: 00696fe9 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17621: 0065990d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17618: 0067d1d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17619: 00637d1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17620: 00696f99 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17621: 006598bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17622: 009ae560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17623: 0033fc65 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17624: 009f7444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17625: 0061f9c9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17626: 0061bc29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17625: 0061f979 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17626: 0061bbd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17627: 009a3f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17628: 009f6d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17629: 00649791 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17629: 00649741 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ 17630: 008fec90 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_saf │ │ │ │ - 17631: 0063d3b9 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17631: 0063d369 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17632: 002bb325 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17633: 009f7048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17634: 008fac1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wait │ │ │ │ 17635: 009f83fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17636: 008f2dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcrestart │ │ │ │ - 17637: 0053dde5 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17637: 0053dd95 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17638: 00454e85 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17639: 009f8144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 17640: 009f6208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17641: 009f6c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17642: 009acd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17643: 00349309 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17644: 005aabb9 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 17645: 0063ace5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17644: 005aab69 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 17645: 0063ac95 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 17646: 00463d01 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17647: 009f5fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 17648: 00463d09 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17649: 009f7382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17650: 009a8328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17651: 0034f861 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 17652: 00463d35 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17653: 00259d21 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17654: 009f7866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 17655: 00463da1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 17656: 00463e11 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17657: 00646fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17657: 00646f89 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17658: 009f7336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 17659: 009f7cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 17660: 00463e85 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17661: 009f6fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 17662: 00463efd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 17663: 00467f99 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17664: 00644e45 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17664: 00644df5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 17665: 00463f79 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17666: 0034a161 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 17667: 00465a55 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17668: 009a0c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17669: 0041c421 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17670: 00417729 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17671: 009a6074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17672: 0025e8d9 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17673: 0042770d 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 17674: 00495105 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17675: 0065fa21 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17675: 0065f9d1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17676: 009f82f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 17677: 0047e8a9 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17678: 009f603e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 17679: 00584d4d 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17679: 00584cfd 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17680: 009f6534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 17681: 00473de9 16 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17682: 004aa715 16 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbra │ │ │ │ 17683: 009f653a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17684: 0040f839 368 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17685: 003d41b1 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17686: 009f6a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17687: 002f225d 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17688: 009ada50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17689: 009f67d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17690: 0061a135 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17690: 0061a0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17691: 003c0639 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17692: 009f6278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17693: 009adc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17694: 0099c4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17695: 009af0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17696: 0066f961 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17696: 0066f911 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ 17697: 0090364c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rotx │ │ │ │ - 17698: 0055b5c5 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17699: 006800fd 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17700: 00692ee1 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17698: 0055b575 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17699: 006800ad 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17700: 00692e91 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17701: 009f6168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17702: 005a2ecd 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17702: 005a2e7d 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17703: 009f81c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17704: 00661549 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17704: 006614f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17705: 00342205 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17706: 0099c2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17707: 00611fcd 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17708: 006994fd 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17709: 00692945 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17707: 00611f7d 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17708: 006994ad 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17709: 006928f5 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17710: 009ad3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17711: 0099fea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17712: 00692b71 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17712: 00692b21 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17713: 008e5560 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17714: 009aa36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17715: 00643c91 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17715: 00643c41 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 17716: 0046b4fd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17717: 00487839 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17718: 0099f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ - 17719: 005a3bf5 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17719: 005a3ba5 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17720: 009a0bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17721: 0061ad65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17721: 0061ad15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 17722: 00288599 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17723: 009b18d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17724: 009f6b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17725: 009f631a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17726: 009add80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17727: 0099e2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17728: 00278e99 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17729: 002bb385 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17730: 006345c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17730: 00634575 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17731: 009a6954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 17732: 009a201c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17733: 00309575 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17734: 009ae120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17735: 009f64ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 17736: 0061764d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17736: 006175fd 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17737: 0025ddf1 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17738: 0037cb21 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17739: 005593c5 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17739: 00559375 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17740: 009f6c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17741: 0063e589 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17741: 0063e539 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17742: 009f6954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 17743: 0047d18d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17744: 008e6dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17745: 009a2c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_HANDLE_CMD_EVENT │ │ │ │ 17746: 009f7eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17747: 0042bcd5 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17748: 00259dd9 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17749: 009a87f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17750: 0052c135 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 17751: 005a2549 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17750: 0052c0e5 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17751: 005a24f9 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17752: 009b1d50 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 17753: 009f6e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17754: 009f6c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17755: 0068d6b5 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17755: 0068d665 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17756: 009f7f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17757: 009b1858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17758: 009aeab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_DWORD_EVENT │ │ │ │ 17759: 009f69c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17760: 008e677c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17761: 0049c03d 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17762: 00564675 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17762: 00564625 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 17763: 0046335d 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 17764: 006bea49 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 17765: 007de344 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17764: 006be9f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 17765: 007de2f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17766: 0028e6fd 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17767: 009f5fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17768: 0099c204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17769: 0064bf61 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17769: 0064bf11 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17770: 009b050c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17771: 006a8789 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17772: 006aa005 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17771: 006a8739 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17772: 006a9fb5 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17773: 009f699a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17774: 009b0f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ 17775: 004a37e1 12 FUNC GLOBAL DEFAULT 12 helper_tlbinvf │ │ │ │ - 17776: 00690f65 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17776: 00690f15 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17777: 009f7b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 17778: 0067dd51 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17778: 0067dd01 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17779: 009f6290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17780: 009f65a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17781: 0061b215 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17781: 0061b1c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17782: 008b2ac8 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17783: 009a8868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17784: 0056252d 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17785: 005a9e65 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17784: 005624dd 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17785: 005a9e15 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17786: 009aed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17787: 009a200c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17788: 009a37e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17789: 0033f265 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 17790: 003f4de9 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17791: 009f8112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17792: 009f6a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ @@ -17798,89 +17798,89 @@ │ │ │ │ 17794: 009a79a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17795: 009a0040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17796: 00426639 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17797: 009a82c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17798: 009f5ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17799: 0024a561 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17800: 00487ac1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17801: 006bbd49 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17801: 006bbcf9 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ 17802: 004c4a39 414 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_b │ │ │ │ - 17803: 00659b29 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17803: 00659ad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17804: 004c4d21 118 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_d │ │ │ │ 17805: 009f6d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17806: 00687da5 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17806: 00687d55 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17807: 004c4bd9 208 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_h │ │ │ │ 17808: 009b05d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17809: 009f6eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17810: 009f764a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17811: 008b20e0 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 17812: 00629731 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17813: 00594fb1 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17814: 005bb0d9 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17812: 006296e1 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17813: 00594f61 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17814: 005bb089 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17815: 0099cb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17816: 0025bea9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 17817: 0047a319 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17818: 005c8dd5 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 17819: 0065e721 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17818: 005c8d85 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17819: 0065e6d1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17820: 009a0a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17821: 008b212c 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17822: 0049d98d 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17823: 005f0f89 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17824: 005569a1 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 17825: 0053cc4d 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17823: 005f0f39 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17824: 00556951 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17825: 0053cbfd 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17826: 009a5f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17827: 008e6d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17828: 009f6f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17829: 009f6004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17830: 009abb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17831: 009f6a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17832: 0099b990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17833: 009b0944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17834: 00393b29 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17835: 0099d738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 17836: 004c4ca9 120 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_w │ │ │ │ 17837: 003f102d 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 17838: 003a19ad 244 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 17839: 0054a48d 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17839: 0054a43d 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17840: 009f6b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17841: 009f74aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17842: 009f8404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17843: 005deff1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17843: 005defa1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17844: 008fed98 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_seq │ │ │ │ 17845: 009aa94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17846: 003d4add 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17847: 009a6184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17848: 009a81e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17849: 009f6834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17850: 002539d1 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ 17851: 009f5b00 128 OBJECT GLOBAL DEFAULT 25 fpu_f64 │ │ │ │ 17852: 004ab315 162 FUNC GLOBAL DEFAULT 12 helper_dpsq_s_w_ph │ │ │ │ - 17853: 005ce985 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17854: 006aacdd 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17853: 005ce935 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17854: 006aac8d 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17855: 008e66f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17856: 009a2dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17857: 00417a7d 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17858: 0069cb09 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17858: 0069cab9 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17859: 00298b55 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17860: 005997c5 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17860: 00599775 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ 17861: 0090d30c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_b │ │ │ │ - 17862: 00665a11 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17862: 006659c1 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17863: 0033d23d 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 17864: 00494ca9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17865: 0090d180 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_d │ │ │ │ 17866: 009f7c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 17867: 00289d19 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17868: 009f60ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17869: 009f7e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17870: 009f6600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17871: 0090d288 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_h │ │ │ │ 17872: 009f8110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17873: 009a015c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17874: 009abd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17875: 0063ebb5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17875: 0063eb65 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17876: 003466b1 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 17877: 00309461 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17878: 009f6988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17879: 009b0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17880: 009f74a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17881: 009a308c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 17882: 009f6856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ @@ -17889,364 +17889,364 @@ │ │ │ │ 17885: 0099e11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17886: 009aebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17887: 008f5a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcstatus │ │ │ │ 17888: 0099b950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17889: 0099fdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ 17890: 0090d204 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_w │ │ │ │ 17891: 00901d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msubf_d │ │ │ │ - 17892: 00646c91 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 17892: 00646c41 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 17893: 0047d1f1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 17894: 009f6d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 17895: 0026c7c5 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 17896: 009f6192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 17897: 00901234 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_abs_d │ │ │ │ 17898: 009f6d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 17899: 009a0ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 17900: 0052e6f9 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 17901: 00647625 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 17900: 0052e6a9 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 17901: 006475d5 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 17902: 00259e8d 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 17903: 00288b01 2040 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 17904: 008f1cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsq_s_w_ph │ │ │ │ 17905: 009afa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 17906: 00494af1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 17907: 0062e2c9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 17908: 0066e70d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 17907: 0062e279 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 17908: 0066e6bd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 17909: 00348575 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 17910: 009b03cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 17911: 008ed3c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 17912: 009a9364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 17913: 00454d71 44 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible_init │ │ │ │ 17914: 009f67f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 17915: 006bc565 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 17915: 006bc515 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 17916: 00900760 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msubf_s │ │ │ │ 17917: 009f611a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 17918: 00616d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 17918: 00616d21 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 17919: 0025c891 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 17920: 00661891 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 17920: 00661841 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 17921: 009ad530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 17922: 008ffc8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_abs_s │ │ │ │ 17923: 0025bf51 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 17924: 009f85c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 17925: 0063ed55 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 17925: 0063ed05 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 17926: 009f6ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 17927: 009b0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 17928: 004a2c59 196 FUNC GLOBAL DEFAULT 12 helper_eret │ │ │ │ 17929: 009f6bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 17930: 0049d6fd 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 17931: 0064681d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 17931: 006467cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 17932: 0038c789 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 17933: 009f75f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 17934: 0062d941 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 17934: 0062d8f1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 17935: 009f7dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 17936: 009f647c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 17937: 009a5128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 17938: 0099d828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 17939: 009f6744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 17940: 009f6c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ 17941: 008ff02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sule │ │ │ │ - 17942: 00649fe9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 17942: 00649f99 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 17943: 009f6aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 17944: 009f635a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 17945: 003a54f1 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 17946: 009f6516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 17947: 009f72ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 17948: 002ecdb9 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 17949: 009f83da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 17950: 00644165 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 17950: 00644115 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 17951: 009a4648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 17952: 009f6890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 17953: 0063d77d 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 17954: 0065ea69 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 17953: 0063d72d 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 17954: 0065ea19 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 17955: 009a39e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 17956: 0099af98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 17957: 0033ad05 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 17958: 00667e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 17959: 00691189 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 17958: 00667e31 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 17959: 00691139 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 17960: 00487da1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 17961: 0054d945 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 17961: 0054d8f5 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 17962: 009a59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 17963: 006a12d5 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 17963: 006a1285 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 17964: 008fa040 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcschefback │ │ │ │ 17965: 008fef24 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sult │ │ │ │ 17966: 0040dc51 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 17967: 002971e1 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 17968: 009f7954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 17969: 009aab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 17970: 009ae7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 17971: 009aee08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 17972: 009f796a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 17973: 009f842e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 17974: 009f6b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 17975: 009a5f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 17976: 009ae5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 17977: 00616cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 17977: 00616ca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 17978: 0044c651 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ - 17979: 006008b5 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 17980: 00636f09 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 17979: 00600865 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 17980: 00636eb9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 17981: 008e6ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 17982: 009b0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 17983: 009b0628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 17984: 009a2eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 17985: 009a178c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 17986: 004dac31 560 FUNC GLOBAL DEFAULT 12 helper_msa_fmsub_df │ │ │ │ 17987: 009f6c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 17988: 0054fd69 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 17989: 006bce01 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 17988: 0054fd19 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 17989: 006bcdb1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 17990: 00480d39 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 17991: 00357605 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 17992: 009f6b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 17993: 0026b779 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 17994: 00906f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_s_d │ │ │ │ 17995: 009ac0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 17996: 008e6674 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 17997: 003a6911 948 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 17998: 0061aecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ - 17999: 0057ec75 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 17998: 0061ae7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 17999: 0057ec25 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 18000: 009b2078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 18001: 0025cdf9 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 18002: 009f6804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ - 18003: 0068d849 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 18003: 0068d7f9 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ 18004: 00907090 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_s_h │ │ │ │ - 18005: 006a9329 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 18005: 006a92d9 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 18006: 003691a1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 18007: 009a4c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 18008: 009aa44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 18009: 0029a359 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 18010: 008edafc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ 18011: 004ab871 136 FUNC GLOBAL DEFAULT 12 helper_maq_sa_w_phl │ │ │ │ - 18012: 0079c8c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 18013: 006a2d0d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 18012: 0079c874 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 18013: 006a2cbd 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 18014: 009aa84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 18015: 0099e954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 18016: 003783e5 1084 FUNC GLOBAL DEFAULT 12 qmp_query_firmware_log │ │ │ │ 18017: 004ab8f9 140 FUNC GLOBAL DEFAULT 12 helper_maq_sa_w_phr │ │ │ │ 18018: 0099d918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 18019: 0090700c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_s_w │ │ │ │ 18020: 009a8c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 18021: 0099f194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 18022: 009acc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 18023: 009a8cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 18024: 006c3561 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 18024: 006c3511 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 18025: 008ff2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sune │ │ │ │ 18026: 009b073c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ 18027: 004a9765 428 FUNC GLOBAL DEFAULT 12 mips_cpu_gdb_read_register │ │ │ │ - 18028: 0067d6d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 18028: 0067d685 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18029: 003c5f89 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 18030: 009abe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18031: 009a8078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18032: 009f7ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18033: 009f6038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18034: 009f647a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18035: 008ec86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18036: 0065cc4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18037: 0061fea9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18036: 0065cbfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18037: 0061fe59 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18038: 009afa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18039: 008b1e1c 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18040: 009a148c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 18041: 00646d81 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18041: 00646d31 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18042: 008ee234 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18043: 008f5f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pagegrain │ │ │ │ 18044: 002f2239 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ 18045: 004da1a5 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsune_df │ │ │ │ - 18046: 0067668d 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18046: 0067663d 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18047: 009f6dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18048: 009a59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18049: 0025bff9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18050: 008e5ab8 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18051: 009f71f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18052: 009f623c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18053: 0063a8a9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18053: 0063a859 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18054: 0044f379 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18055: 0099cb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18056: 009f7682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18057: 006187dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18057: 0061878d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18058: 009f73b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18059: 0058ea51 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18060: 00678e61 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18059: 0058ea01 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18060: 00678e11 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18061: 0099e8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18062: 0063c5e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18062: 0063c591 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 18063: 002881d5 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18064: 0099ed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18065: 009ad7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18066: 003e35c1 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18067: 0099e14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18068: 009f6020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18069: 009f6a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18070: 00910100 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18071: 009f6080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18072: 003134f9 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18073: 009f7106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18074: 006b6509 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18074: 006b64b9 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18075: 009a84f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 18076: 0047e8e1 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18077: 005aaf35 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18077: 005aaee5 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18078: 008ff7e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmadd_ps │ │ │ │ 18079: 009f6ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18080: 0029f039 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18081: 00555419 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18082: 0061bd91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18081: 005553c9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18082: 0061bd41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18083: 009f777c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 18084: 009a8048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18085: 009a68f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ 18086: 004d2a5d 384 FUNC GLOBAL DEFAULT 12 helper_msa_bseti_df │ │ │ │ - 18087: 00585905 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18087: 005858b5 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18088: 009f77d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18089: 009a0aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 18090: 006b3b85 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18090: 006b3b35 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18091: 009a8718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18092: 0069ed11 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18092: 0069ecc1 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 18093: 004637d1 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18094: 009b2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18095: 009f7cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18096: 009a4db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18097: 00681ddd 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18097: 00681d8d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18098: 00416ff5 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18099: 00639f2d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18099: 00639edd 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18100: 0026363d 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18101: 009f7b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18102: 009f6c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18103: 009f7af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18104: 00636315 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18104: 006362c5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18105: 003ce595 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18106: 0099a858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18107: 009ae020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 18108: 003f1161 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18109: 0099be68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18110: 009f83ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18111: 0054ddc5 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18111: 0054dd75 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18112: 00417601 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18113: 004a3955 244 FUNC GLOBAL DEFAULT 12 mmu_init │ │ │ │ 18114: 009f7242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 18115: 00496435 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18116: 009f6c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18117: 009b1ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18118: 009f806c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18119: 0099a888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18120: 006c1f7d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18121: 00630661 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18120: 006c1f2d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18121: 00630611 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18122: 0099f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18123: 009aabcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18124: 009f678e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18125: 0099ed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18126: 006a2ec5 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 18127: 005a24b5 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18126: 006a2e75 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18127: 005a2465 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18128: 009f7e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18129: 0025d4fd 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18130: 004063cd 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18131: 009016d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_l_d │ │ │ │ 18132: 00901a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_w_d │ │ │ │ 18133: 009f608e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18134: 009f7828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18135: 004291ed 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18136: 0080ae3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18136: 0080adec 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18137: 009af204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18138: 009aba14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 18139: 0046d9b5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18140: 0040bb09 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18141: 009f8af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18142: 0059fca5 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18142: 0059fc55 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18143: 009f64d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18144: 009a08bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18145: 006181d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18145: 00618189 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18146: 009a666c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ 18147: 008fefa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sle │ │ │ │ - 18148: 0064b085 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18148: 0064b035 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 18149: 009a111c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18150: 00554cc5 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18150: 00554c75 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18151: 009a5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18152: 009f6f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18153: 00427785 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18154: 006b577d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18154: 006b572d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18155: 009aec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18156: 009ae97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18157: 009d48c0 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18158: 009a7508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18159: 00900130 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_l_s │ │ │ │ 18160: 0048742d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ 18161: 009004cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_w_s │ │ │ │ - 18162: 00555739 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18163: 00648ccd 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18162: 005556e9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18163: 00648c7d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18164: 009f6b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18165: 0037e38d 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18166: 00345cb1 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 18167: 006704d9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18167: 00670489 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18168: 009f6c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18169: 0056e121 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18169: 0056e0d1 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18170: 009ae630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18171: 008b2450 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18172: 006ad615 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 18173: 0067a921 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 18172: 006ad5c5 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18173: 0067a8d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ 18174: 008feea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_slt │ │ │ │ - 18175: 0061cc7d 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18175: 0061cc2d 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18176: 008b2bd4 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18177: 009a4de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18178: 009f6150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 18179: 00682f65 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18179: 00682f15 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18180: 003c6b99 40 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18181: 009a6064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 18182: 005a31c5 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18182: 005a3175 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ 18183: 004cf0e1 378 FUNC GLOBAL DEFAULT 12 helper_msa_sll_b │ │ │ │ - 18184: 0061b82d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18184: 0061b7dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18185: 002992a9 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18186: 0099e18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18187: 009f7ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ 18188: 004cf39d 146 FUNC GLOBAL DEFAULT 12 helper_msa_sll_d │ │ │ │ - 18189: 00662389 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18189: 00662339 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18190: 009f6bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18191: 009f6fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18192: 009a3f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18193: 004cf25d 208 FUNC GLOBAL DEFAULT 12 helper_msa_sll_h │ │ │ │ 18194: 009f75e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18195: 009a2c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18196: 009f6fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18197: 0031bf01 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 18198: 006c2065 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18199: 005a3b09 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18200: 006047fd 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18198: 006c2015 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18199: 005a3ab9 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18200: 006047ad 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18201: 009aacdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18202: 0099f184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ - 18203: 00683965 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18203: 00683915 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 18204: 0048020d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18205: 009f6b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18206: 009f8abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18207: 006551ad 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18207: 0065515d 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 18208: 00497aa1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18209: 009a7c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18210: 009a9904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18211: 009f6370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18212: 0055aa99 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18212: 0055aa49 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18213: 009b19ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 18214: 009a0010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18215: 009aa05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ 18216: 004cf32d 110 FUNC GLOBAL DEFAULT 12 helper_msa_sll_w │ │ │ │ - 18217: 00584499 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18217: 00584449 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18218: 0022c319 232 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18219: 009a6274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18220: 009f64a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 18221: 00568289 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18222: 00619e39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18221: 00568239 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18222: 00619de9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18223: 00904540 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffqr_df │ │ │ │ 18224: 009f6984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 18225: 00474789 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18226: 006b16f5 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18226: 006b16a5 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18227: 009f6ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18228: 002bace9 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18229: 009f6c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18230: 009f6488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 18231: 0047a359 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 18232: 00499631 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 18233: 00582d41 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18233: 00582cf1 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18234: 009a9864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18235: 0099ef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 18236: 0047db19 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18237: 009f69fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18238: 004855c1 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18239: 009f7376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18240: 006bd72d 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 18241: 0057ea0d 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18240: 006bd6dd 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 18241: 0057e9bd 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18242: 009f72d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18243: 009af274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18244: 009af6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 18245: 003e9525 188 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18246: 0037dd71 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18247: 009f6ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18248: 009f7720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ @@ -18255,155 +18255,155 @@ │ │ │ │ 18251: 0099b724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18252: 009f735c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 18253: 008ff344 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sne │ │ │ │ 18254: 009f72aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18255: 009f7086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18256: 00485e4d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18257: 00259f3d 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ - 18258: 0062402d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18259: 006bda95 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18258: 00623fdd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18259: 006bda45 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18260: 009f6ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18261: 00664351 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18261: 00664301 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18262: 008b3274 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 18263: 00628b7d 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18264: 00624fed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18263: 00628b2d 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18264: 00624f9d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18265: 009f6c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18266: 009f7ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 18267: 00289d59 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18268: 008593c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18269: 0029eff9 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 18270: 00468e21 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18271: 00349b2d 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18272: 00499421 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 18273: 0028a331 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 18274: 0067b365 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 18275: 0068f489 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 18276: 00697611 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18274: 0067b315 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 18275: 0068f439 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18276: 006975c1 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18277: 00249331 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18278: 009a3888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18279: 006686b5 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18279: 00668665 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 18280: 004940fd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18281: 009ad6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 18282: 009f6d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18283: 008e8b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18284: 00463729 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 18285: 009f6630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18286: 009f68a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 18287: 006bbadd 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 18287: 006bba8d 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 18288: 009afa24 76 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18289: 009f6e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18290: 0046d59d 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18291: 0067bd75 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18291: 0067bd25 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18292: 009f6e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18293: 009f6998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18294: 009f754e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18295: 00295481 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18296: 009af0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18297: 006aea61 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 18298: 00694df9 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18299: 0069d7e5 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18297: 006aea11 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18298: 00694da9 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18299: 0069d795 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18300: 0029ea19 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18301: 006b5829 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18301: 006b57d9 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18302: 009f8188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18303: 0031bba5 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 18304: 0061bfe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18304: 0061bf99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18305: 009a0b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18306: 008e8354 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18307: 0062d561 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18308: 006bc0e1 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18307: 0062d511 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18308: 006bc091 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18309: 009f7e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18310: 004ec125 2 FUNC GLOBAL DEFAULT 12 helper_fork │ │ │ │ - 18311: 00657c75 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18312: 0069d3c5 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18310: 004ec0d9 2 FUNC GLOBAL DEFAULT 12 helper_fork │ │ │ │ + 18311: 00657c25 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18312: 0069d375 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18313: 0099f674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18314: 003aa025 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 18315: 009f67ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18316: 009f6aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18317: 0062d995 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18318: 005d57d9 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18317: 0062d945 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18318: 005d5789 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18319: 009aeaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_QWORD_EVENT │ │ │ │ 18320: 009f73ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18321: 009a9314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 18322: 009f7d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18323: 00415411 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18324: 008ff23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sor │ │ │ │ 18325: 009aa32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18326: 00373185 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 18327: 005b5959 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18327: 005b5909 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18328: 009a0b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18329: 009f84de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18330: 004b4295 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ueq │ │ │ │ 18331: 004137f5 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18332: 009f7f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18333: 006b9655 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18334: 0063e2b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18335: 005b0a51 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18333: 006b9605 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18334: 0063e269 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18335: 005b0a01 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18336: 009a1984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_WRITE_EVENT │ │ │ │ 18337: 009ae2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18338: 0099b880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 18339: 009f85d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18340: 003a50a5 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18341: 009b34c4 0x20068 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18342: 009a93c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 18343: 009f7e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18344: 009f7252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18345: 00674d61 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18346: 006492f5 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18345: 00674d11 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18346: 006492a5 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18347: 009f6730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18348: 002bba29 136 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18349: 0061dd89 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18349: 0061dd39 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18350: 0029a3a9 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18351: 00258681 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18352: 004a2535 4 FUNC GLOBAL DEFAULT 12 helper_dmt │ │ │ │ 18353: 009f640c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18354: 008b9668 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18355: 009f73c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18356: 00418575 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18357: 0099b008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 18358: 009f7762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 18359: 0061a171 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18359: 0061a121 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 18360: 009f8556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18361: 005d95b9 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18362: 00655a1d 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18361: 005d9569 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18362: 006559cd 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 18363: 004920a5 300 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18364: 0045ad1d 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18365: 006a227d 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18365: 006a222d 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18366: 009a6a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ 18367: 009f7f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18368: 009f6612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18369: 006b8981 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18369: 006b8931 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18370: 009f609a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18371: 009a2d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18372: 005554e1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18372: 00555491 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18373: 004aaa8d 140 FUNC GLOBAL DEFAULT 12 helper_shll_s_w │ │ │ │ 18374: 009f734e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 18375: 009f765c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18376: 0059af2d 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18376: 0059aedd 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18377: 009a28cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18378: 009a41a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18379: 009f82ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18380: 0099f274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18381: 0061c0d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18381: 0061c089 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18382: 003517cd 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18383: 009a0b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18384: 009a0ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18385: 009f67a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18386: 009f8532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_DSTATE │ │ │ │ 18387: 00267c5d 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18388: 0099cb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18389: 009a9fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18390: 00268a69 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 18391: 0044f5ed 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 18392: 0047fba9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 18393: 00698755 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18393: 00698705 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18394: 009a4eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 18395: 003f250d 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18396: 009f61b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18397: 009ac630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 18398: 0067d699 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18398: 0067d649 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18399: 009a9824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18400: 002a202d 76 FUNC GLOBAL DEFAULT 12 qmp_inject_ghes_v2_error │ │ │ │ 18401: 009aeb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_BYTE_EVENT │ │ │ │ 18402: 002c9159 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18403: 009b2168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 18404: 00437b8d 2660 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18405: 009f78bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ @@ -18415,249 +18415,249 @@ │ │ │ │ 18411: 009f73de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18412: 004a18cd 132 FUNC GLOBAL DEFAULT 12 helper_mftc0_ebase │ │ │ │ 18413: 009a7638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_EVENT │ │ │ │ 18414: 009f61b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18415: 004c71b9 406 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_u_h │ │ │ │ 18416: 009a8998 252 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18417: 009f649c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18418: 0064b481 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18418: 0064b431 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18419: 009f7caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 18420: 00377e79 190 FUNC GLOBAL DEFAULT 12 mips_gictimer_store_sh_count │ │ │ │ - 18421: 0061dea1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 18421: 0061de51 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 18422: 0026b7d5 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18423: 009b277c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18424: 00627a7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18424: 00627a2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18425: 003501a9 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18426: 0043f72d 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18427: 009f692a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18428: 006500e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18428: 00650091 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18429: 009e6290 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18430: 0049e149 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18431: 009f7588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18432: 009a76b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_WRITE_EVENT │ │ │ │ 18433: 009f6a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18434: 009f667a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18435: 003b9f85 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18436: 0025abb9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18437: 009a9724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18438: 005df231 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18438: 005df1e1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18439: 00265e79 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18440: 004c7351 182 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_u_w │ │ │ │ 18441: 009aa7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18442: 00699fa5 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18443: 0079c1b4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18444: 0069c091 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18445: 00584d6d 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18442: 00699f55 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18443: 0079c164 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18444: 0069c041 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18445: 00584d1d 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18446: 00257d89 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18447: 009f7226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18448: 0041ce69 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18449: 006add25 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18449: 006adcd5 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18450: 004bb021 60 FUNC GLOBAL DEFAULT 12 helper_biadd │ │ │ │ 18451: 009a8bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18452: 009a6c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18453: 0025f6dd 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18454: 0025a381 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18455: 00324569 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18456: 009a4338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 18457: 009d48b8 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 18458: 00536081 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 18458: 00536031 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 18459: 009addb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18460: 009f6176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18461: 00267051 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18462: 003dc891 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18463: 009a269c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18464: 00699f49 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18465: 00541839 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18464: 00699ef9 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18465: 005417e9 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18466: 009a8dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18467: 009f79b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18468: 009ade00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18469: 003ab6f1 140 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18470: 0099cfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18471: 009aa14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18472: 00403a85 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 18473: 005af0b9 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18473: 005af069 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18474: 009f5f65 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18475: 009f6670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18476: 009a8678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18477: 003b254d 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18478: 003d42e5 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 18479: 0057eb89 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18479: 0057eb39 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18480: 009f7d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18481: 009a294c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18482: 0099d550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 18483: 003f119d 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18484: 00608db1 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18484: 00608d61 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18485: 002bfa69 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18486: 0057ba35 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18486: 0057b9e5 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18487: 002f87ed 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18488: 009f72e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18489: 003d2671 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18490: 003ffd2d 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18491: 009aadac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18492: 00656149 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 18493: 00530cb9 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18494: 0066f6d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18492: 006560f9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18493: 00530c69 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 18494: 0066f689 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18495: 0099c6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 18496: 008ec2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 18497: 0066de35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18498: 006be7f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 18499: 0062bbed 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18497: 0066dde5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18498: 006be7a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 18499: 0062bb9d 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18500: 002ed96d 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18501: 00484f89 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18502: 009a0d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18503: 0066b8ad 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18503: 0066b85d 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18504: 009f843a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18505: 0037f205 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18506: 002f8acd 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18507: 008b1f60 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18508: 0065c9b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ - 18509: 0052bd75 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18508: 0065c969 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 18509: 0052bd25 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18510: 009f6aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18511: 009f805c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18512: 009adc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18513: 009f6a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18514: 009a8578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18515: 0099fc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18516: 008ec8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18517: 0033dc91 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18518: 009f7aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18519: 00905098 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_b │ │ │ │ 18520: 00268cad 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18521: 0061c331 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18521: 0061c2e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18522: 009f65bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18523: 009ab27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18524: 00904f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_d │ │ │ │ 18525: 009af2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18526: 006612b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18526: 00661265 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18527: 009f6252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18528: 00485235 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18529: 00675f9d 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18529: 00675f4d 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ 18530: 00905014 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_h │ │ │ │ - 18531: 00601925 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18531: 006018d5 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18532: 0099f254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ - 18533: 004ec01d 132 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ + 18533: 004ebfd1 132 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ 18534: 009afa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 18535: 0068e041 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18535: 0068dff1 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18536: 009a8378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18537: 009a296c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18538: 0067d009 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18538: 0067cfb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18539: 003cd211 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18540: 002ff011 196 FUNC GLOBAL DEFAULT 12 pci_ide_create_devs │ │ │ │ - 18541: 0069e9a1 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18541: 0069e951 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 18542: 009f5f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 18543: 0049285d 24 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18544: 006bc27d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18545: 0062156d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18544: 006bc22d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18545: 0062151d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18546: 0029819d 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18547: 009f752c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18548: 00351681 332 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18549: 009f78da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 18550: 0099a3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_END_EVENT │ │ │ │ 18551: 00904f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_w │ │ │ │ 18552: 004539a9 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ 18553: 009aad0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18554: 00593dd1 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18554: 00593d81 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18555: 004d12a1 304 FUNC GLOBAL DEFAULT 12 helper_msa_shf_df │ │ │ │ 18556: 008b2204 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 18557: 009f77a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 18558: 005dbd91 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18558: 005dbd41 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18559: 0049e1bd 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18560: 0069bfe5 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18560: 0069bf95 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18561: 008e9980 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18562: 009f82cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18563: 009a3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_DUMP_EVENT │ │ │ │ 18564: 00297f85 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18565: 009a278c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18566: 00563801 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18566: 005637b1 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18567: 009f80a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18568: 002a7d75 88 FUNC GLOBAL DEFAULT 12 GUS_dmarequest │ │ │ │ 18569: 009f66a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18570: 00295619 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ 18571: 009079d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srli_df │ │ │ │ - 18572: 00568d9d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18573: 005a0be5 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18574: 00553d41 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18575: 0063916d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 18576: 00562445 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18572: 00568d4d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18573: 005a0b95 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18574: 00553cf1 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18575: 0063911d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18576: 005623f5 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18577: 002c7f01 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18578: 009f62be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18579: 00238e9d 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18580: 009f651e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18581: 009f70fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18582: 0099c028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 18583: 00639a81 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18584: 005a0ed5 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18583: 00639a31 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18584: 005a0e85 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18585: 0099ba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18586: 0063f5a1 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18586: 0063f551 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18587: 009a4488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18588: 009b17fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18589: 0066e495 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18589: 0066e445 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18590: 003ce611 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18591: 009aecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18592: 009f7af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 18593: 0052ed11 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ - 18594: 00514585 26 FUNC GLOBAL DEFAULT 12 helper_mulshiu │ │ │ │ + 18593: 0052ecc1 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 18594: 00514539 26 FUNC GLOBAL DEFAULT 12 helper_mulshiu │ │ │ │ 18595: 009b2378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18596: 0053cbdd 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18596: 0053cb8d 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18597: 009b1118 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 18598: 009f6688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 18599: 009a6984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 18600: 00532615 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18601: 0063a135 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18600: 005325c5 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18601: 0063a0e5 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18602: 009a61e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18603: 009adef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18604: 00683255 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18604: 00683205 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18605: 009afc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18606: 0099ce9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18607: 009f6394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18608: 008fed14 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sun │ │ │ │ 18609: 00320c6d 98 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 18610: 009b0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 18611: 0047afe1 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18612: 009f7fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18613: 0099bb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18614: 0025f421 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18615: 00295875 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 18616: 006599c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18616: 00659971 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18617: 0037f0e1 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18618: 009b172c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ 18619: 004ad53d 156 FUNC GLOBAL DEFAULT 12 helper_float_cvts_pl │ │ │ │ - 18620: 006a9769 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 18621: 00635d99 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18622: 0064e6e9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18620: 006a9719 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18621: 00635d49 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18622: 0064e699 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18623: 009f6682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18624: 0069bdbd 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18624: 0069bd6d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18625: 009f64ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18626: 009f7772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 18627: 009b1b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18628: 0062b7e1 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 18629: 0061b4e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18628: 0062b791 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18629: 0061b495 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ 18630: 004ad5d9 156 FUNC GLOBAL DEFAULT 12 helper_float_cvts_pu │ │ │ │ - 18631: 00537f7d 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 18632: 00651f0d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18631: 00537f2d 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 18632: 00651ebd 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18633: 0034fdf9 942 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18634: 008b3194 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18635: 0055a3f9 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18635: 0055a3a9 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18636: 009a8368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18637: 00412a21 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18638: 008eac94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18639: 00376d79 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18640: 009b19dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 18641: 009f6924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 18642: 00492635 60 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18643: 009a7728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DISCONNECT_EVENT │ │ │ │ 18644: 009a15bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ - 18645: 0053de7d 428 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18645: 0053de2d 428 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18646: 0026fd3d 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18647: 009f69ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18648: 003c92a1 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18649: 0027de85 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18650: 0099da28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18651: 00553909 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18652: 00627785 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18651: 005538b9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18652: 00627735 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18653: 009acd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18654: 009f80ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18655: 008e98fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18656: 009014c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_l_d │ │ │ │ 18657: 004b494d 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ule │ │ │ │ 18658: 009ab1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18659: 0029a139 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ @@ -18673,334 +18673,334 @@ │ │ │ │ 18669: 009f70c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 18670: 0099d978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18671: 004b45f1 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ult │ │ │ │ 18672: 008fff20 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_l_s │ │ │ │ 18673: 009f79c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 18674: 009f657e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18675: 009f67b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18676: 0061031d 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18677: 005aa0b5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18676: 006102cd 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18677: 005aa065 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18678: 009f82c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18679: 009a5298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18680: 009f7c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18681: 009f7f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18682: 004a0bf1 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcbind │ │ │ │ 18683: 009f69c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18684: 0038c94d 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18685: 0034a3a5 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18686: 004ab3b9 186 FUNC GLOBAL DEFAULT 12 helper_dpsqx_s_w_ph │ │ │ │ 18687: 009ae880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18688: 0066b269 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18688: 0066b219 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 18689: 00496de1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18690: 0099d928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18691: 009f8154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 18692: 00357835 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18693: 003fb631 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18694: 0099e0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18695: 0099fd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18696: 009a5f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 18697: 009f7ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ - 18698: 006624c9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18698: 00662479 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18699: 009f7c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18700: 00599031 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18700: 00598fe1 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 18701: 003eb6e9 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18702: 009f6e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_COMPLETE_DSTATE │ │ │ │ 18703: 0099fa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18704: 009af364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 18705: 004987a9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ 18706: 004b9a55 184 FUNC GLOBAL DEFAULT 12 helper_swl │ │ │ │ - 18707: 006956d5 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18707: 00695685 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18708: 003fbab9 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18709: 004b9c69 176 FUNC GLOBAL DEFAULT 12 helper_swm │ │ │ │ 18710: 00320755 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ 18711: 004ab475 272 FUNC GLOBAL DEFAULT 12 helper_dpaqx_sa_w_ph │ │ │ │ - 18712: 006709e9 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18712: 00670999 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18713: 008e866c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18714: 009a6454 64 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ 18715: 004b9b0d 184 FUNC GLOBAL DEFAULT 12 helper_swr │ │ │ │ - 18716: 005a002d 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18717: 005f124d 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18718: 00634969 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18716: 0059ffdd 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18717: 005f11fd 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18718: 00634919 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18719: 002bf959 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18720: 004a9af5 98 FUNC GLOBAL DEFAULT 12 helper_absq_s_ph │ │ │ │ 18721: 009b1508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18722: 007f8e60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18722: 007f8e10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18723: 009a5ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18724: 009a6014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18725: 003c952d 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18726: 009f6ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18727: 009a80a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18728: 00564e9d 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18728: 00564e4d 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18729: 004037d5 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18730: 009f69fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18731: 009a7708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_PARITY_SENSE_CHANGED_EVENT │ │ │ │ 18732: 004878bd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18733: 0099ace8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18734: 009f857a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 18735: 008e7e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18736: 006bb05d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18737: 005a0841 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18736: 006bb00d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18737: 005a07f1 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 18738: 00475361 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18739: 00911d24 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18740: 00499745 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 18741: 0034f6d5 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18742: 009a0abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18743: 006615fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 18744: 0063ab2d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18743: 006615ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18744: 0063aadd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 18745: 003bb8ed 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 18746: 003e9da9 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18747: 009f6c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ - 18748: 007dc3c8 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18748: 007dc378 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18749: 0034e33d 72 FUNC GLOBAL DEFAULT 12 mc146818rtc_set_cmos_data │ │ │ │ 18750: 009a3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18751: 009abb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18752: 009a5048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18753: 009f859c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18754: 006013e9 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18754: 00601399 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18755: 009a5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18756: 004985c5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 18757: 009b2c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 18758: 0063fd4d 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18759: 00669ad1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18758: 0063fcfd 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18759: 00669a81 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18760: 009a65cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ 18761: 0090f6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_b │ │ │ │ - 18762: 006a0489 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18762: 006a0439 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18763: 003ba095 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18764: 0090f514 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_d │ │ │ │ 18765: 009e6470 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18766: 004a9b59 132 FUNC GLOBAL DEFAULT 12 helper_absq_s_qb │ │ │ │ 18767: 0029ae65 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18768: 009f6c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18769: 0099c900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18770: 0057e1b9 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18770: 0057e169 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18771: 009a3a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18772: 009f66ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18773: 0090f61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_h │ │ │ │ 18774: 009f5f21 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18775: 00551e45 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18776: 0062f1d1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18775: 00551df5 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18776: 0062f181 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18777: 008b1990 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18778: 003d5055 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18779: 00640c41 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18780: 00687bc1 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18779: 00640bf1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18780: 00687b71 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18781: 009aec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18782: 009f8582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 18783: 005995ad 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18784: 00688171 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18785: 006a416d 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18783: 0059955d 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18784: 00688121 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18785: 006a411d 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18786: 0040a019 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18787: 009f66ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18788: 004a26fd 172 FUNC GLOBAL DEFAULT 12 helper_dvp │ │ │ │ 18789: 002b5bcd 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18790: 009f75ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 18791: 0062fbe9 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18791: 0062fb99 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18792: 0033d2f9 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18793: 009a44a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18794: 0037e309 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18795: 0063d1fd 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18795: 0063d1ad 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18796: 008e656c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18797: 0099c940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18798: 0054fb2d 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18798: 0054fadd 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18799: 009f7a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18800: 006b5ded 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18801: 0065d0f9 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18800: 006b5d9d 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18801: 0065d0a9 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18802: 009011b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sqrt_d │ │ │ │ 18803: 009f6e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18804: 0090f598 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_w │ │ │ │ 18805: 009f76d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18806: 008e9878 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18807: 009f6c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 18808: 009f7398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 18809: 005b22b1 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18809: 005b2261 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18810: 009f7f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18811: 0090133c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_l_d │ │ │ │ 18812: 009a3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18813: 005aa421 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18814: 00623645 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18813: 005aa3d1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18814: 006235f5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18815: 009ac550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18816: 002ed7a1 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 18817: 003f3121 560 FUNC GLOBAL DEFAULT 12 address_space_flush_icache_range │ │ │ │ - 18818: 00562de1 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18819: 006062e9 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18818: 00562d91 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18819: 00606299 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18820: 009f73a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18821: 00699475 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18821: 00699425 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18822: 008ffc08 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sqrt_s │ │ │ │ 18823: 009b278c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18824: 0099eab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18825: 004504f5 152 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18826: 00483b39 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18827: 009a305c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18828: 008b249c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18829: 009f81fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18830: 00320bdd 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18831: 003cc6f9 128 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18832: 009f6cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18833: 00537ab5 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18833: 00537a65 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18834: 009f75da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18835: 009f7054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18836: 0063e36d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18836: 0063e31d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18837: 009f764e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ - 18838: 00581e6d 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18838: 00581e1d 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18839: 009f805e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ 18840: 0041dcad 90 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18841: 009f61dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18842: 009f8a8c 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18843: 009f7466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18844: 00340141 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18845: 008ffd94 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_l_s │ │ │ │ 18846: 00487b41 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18847: 009b1898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18848: 009e63fc 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18849: 009a8198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18850: 00696641 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18850: 006965f1 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18851: 0099e974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18852: 0051e569 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18852: 0051e519 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 18853: 009a5d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18854: 009f7212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18855: 004aa481 32 FUNC GLOBAL DEFAULT 12 helper_addsc │ │ │ │ 18856: 004ba4b1 228 FUNC GLOBAL DEFAULT 12 helper_packsshb │ │ │ │ 18857: 004556d5 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18858: 009f746c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 18859: 009f779a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 18860: 00625395 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18860: 00625345 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18861: 009f750c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18862: 009f7c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18863: 003a4f31 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 18864: 004942b5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 18865: 0055fce1 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18865: 0055fc91 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 18866: 003482a9 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 18867: 003c9491 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 18868: 004afb3d 192 FUNC GLOBAL DEFAULT 12 helper_float_recip1_ps │ │ │ │ 18869: 003c5f5d 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 18870: 008e77fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 18871: 006b39cd 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 18872: 005a0fa5 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 18871: 006b397d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 18872: 005a0f55 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 18873: 003f1ded 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 18874: 009ac14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 18875: 009d46b0 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 18876: 009f74b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 18877: 009ae8d0 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 18878: 009f6cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 18879: 007f8d88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 18880: 006685a5 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 18879: 007f8d38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 18880: 00668555 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 18881: 009a2acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 18882: 004abad9 62 FUNC GLOBAL DEFAULT 12 helper_cmpgu_lt_qb │ │ │ │ 18883: 009a13ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 18884: 0046a78d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 18885: 0069cf65 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 18885: 0069cf15 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 18886: 009f8396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 18887: 0066f661 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 18887: 0066f611 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 18888: 0041baf1 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 18889: 009ab20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 18890: 009b18f8 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 18891: 009f76ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 18892: 008e64e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 18893: 009aaf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 18894: 005829f9 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 18894: 005829a9 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 18895: 002f2245 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 18896: 009aacfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 18897: 009a177c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 18898: 0037e3e5 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 18899: 00696ea5 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 18899: 00696e55 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 18900: 009a2fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 18901: 0057ea69 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 18901: 0057ea19 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 18902: 003fca41 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 18903: 009f83ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 18904: 009b02ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 18905: 009f70ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 18906: 009f7b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 18907: 009f67f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 18908: 002c7fd1 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 18909: 009ae650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 18910: 007fd8d8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 18910: 007fd888 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 18911: 003399c9 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 18912: 009a3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 18913: 009a4a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 18914: 003135a1 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 18915: 009f7696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 18916: 0048048d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 18917: 00321691 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 18918: 0025f4d9 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 18919: 009f64f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 18920: 008e5588 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 18921: 009f6a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 18922: 0055aca5 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 18922: 0055ac55 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 18923: 009f7840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 18924: 009f70ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 18925: 0067ebf5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 18925: 0067eba5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ 18926: 0099a3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_START_EVENT │ │ │ │ - 18927: 0055f795 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 18928: 0066d8a9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 18927: 0055f745 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 18928: 0066d859 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 18929: 0033fe31 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 18930: 009f841e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 18931: 008f2690 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpgu_lt_qb │ │ │ │ 18932: 009ac084 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 18933: 009f7ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 18934: 0049d51d 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 18935: 006b063d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 18936: 00555259 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 18935: 006b05ed 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 18936: 00555209 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 18937: 0027ddcd 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 18938: 0056e4c5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 18939: 0063d4dd 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 18938: 0056e475 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 18939: 0063d48d 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 18940: 009b079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 18941: 00493a55 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ 18942: 0090e6a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_b │ │ │ │ - 18943: 0079cadc 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 18944: 006a3999 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 18943: 0079ca8c 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 18944: 006a3949 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 18945: 009f6fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 18946: 0090e518 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_d │ │ │ │ 18947: 009a8758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 18948: 00616e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 18948: 00616e11 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 18949: 0090e620 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_h │ │ │ │ 18950: 0099dbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 18951: 009af404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 18952: 00645125 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 18952: 006450d5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 18953: 00908428 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nori_b │ │ │ │ 18954: 009b2c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 18955: 0040e86d 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 18956: 006343f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 18956: 006343a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 18957: 009f6448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 18958: 009f6d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 18959: 00257e49 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 18960: 009a83a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 18961: 008f1274 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_s_h │ │ │ │ 18962: 009aca50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 18963: 008e7778 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 18964: 009f6a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 18965: 003c4d11 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 18966: 0090e59c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_w │ │ │ │ 18967: 00260c01 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 18968: 009f7156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 18969: 00405459 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 18970: 0099d778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 18971: 00652871 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 18971: 00652821 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 18972: 009a5d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 18973: 009b1068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 18974: 0063e331 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 18974: 0063e2e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 18975: 009f69a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 18976: 009f7d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 18977: 009f6dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 18978: 0062cbdd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 18978: 0062cb8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 18979: 009a27ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 18980: 0028a0b1 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 18981: 0099ebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 18982: 00495b89 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 18983: 005bbf25 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 18984: 00626361 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 18983: 005bbed5 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 18984: 00626311 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 18985: 009b2148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 18986: 0099b900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 18987: 0033d3e5 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 18988: 0099a35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 18989: 00487e41 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 18990: 009f7152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 18991: 009a98f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 18992: 008ec344 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 18993: 009aac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 18994: 006536fd 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 18995: 00530d71 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 18994: 006536ad 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 18995: 00530d21 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 18996: 004abd7d 10 FUNC GLOBAL DEFAULT 12 helper_packrl_ph │ │ │ │ 18997: 009f8204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 18998: 0048b571 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 18999: 009aae0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 19000: 009ab31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 19001: 0099ce4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 19002: 0043bbb9 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ @@ -19008,24 +19008,24 @@ │ │ │ │ 19004: 009a9944 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 19005: 009a4968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 19006: 009f809a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 19007: 0029f3b9 2 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 19008: 009b0fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 19009: 0025ab09 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ 19010: 00901864 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_w_d │ │ │ │ - 19011: 00616de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 19011: 00616d99 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 19012: 00481ab5 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 19013: 009f613a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 19014: 003ddb55 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 19015: 0057f0ad 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 19015: 0057f05d 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 19016: 009f8a98 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 19017: 009f6d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 19018: 00257cc9 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19019: 009f8a95 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19020: 0069919d 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19020: 0069914d 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19021: 009ac910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19022: 0099de2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19023: 003dd9b1 52 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19024: 0099dac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19025: 009f67da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19026: 00488609 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 19027: 002636f9 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ @@ -19033,154 +19033,154 @@ │ │ │ │ 19029: 00483811 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 19030: 009f65e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ 19031: 004681a9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19032: 00259b7d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19033: 009f8002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19034: 0046c975 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19035: 009a8978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19036: 0063e511 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19036: 0063e4c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19037: 009002bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_w_s │ │ │ │ 19038: 009ad6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19039: 008fd4d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubsb │ │ │ │ 19040: 009f8b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19041: 009f6138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19042: 006a36a1 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19042: 006a3651 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19043: 008e6464 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19044: 008b3260 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 19045: 009ae510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19046: 009f6d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19047: 00433c29 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19048: 008fd2c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubsh │ │ │ │ 19049: 0099ee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19050: 0049cd3d 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19051: 00692195 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19051: 00692145 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19052: 00493221 200 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 19053: 0099bb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19054: 0033e4e1 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19055: 0025696d 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19056: 002ca239 76 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19057: 009f604c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ 19058: 004aa4a1 54 FUNC GLOBAL DEFAULT 12 helper_addwc │ │ │ │ - 19059: 006a4089 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19059: 006a4039 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19060: 009f5ad8 4 OBJECT GLOBAL DEFAULT 25 bcond │ │ │ │ 19061: 009f6e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19062: 009a154c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 19063: 006aad19 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19063: 006aacc9 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19064: 009f85bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19065: 00623941 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19065: 006238f1 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19066: 009ac900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 19067: 005aac09 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19067: 005aabb9 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19068: 0033fcfd 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19069: 005c5485 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19069: 005c5435 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19070: 009a4e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19071: 0049c4a5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19072: 0061b8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19072: 0061b855 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 19073: 0046ae31 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19074: 004cec95 104 FUNC GLOBAL DEFAULT 12 helper_msa_or_v │ │ │ │ 19075: 0048c20d 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19076: 004d17cd 368 FUNC GLOBAL DEFAULT 12 helper_msa_clei_s_df │ │ │ │ 19077: 008b1720 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19078: 008f1e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsx_w_ph │ │ │ │ 19079: 009f6426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19080: 008b2334 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19081: 009f65d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19082: 009f629a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19083: 0060fdc9 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19084: 0063fa85 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19083: 0060fd79 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19084: 0063fa35 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19085: 0099fbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19086: 002a7d39 60 FUNC GLOBAL DEFAULT 12 GUS_irqclear │ │ │ │ 19087: 009f80f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19088: 00606b05 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19088: 00606ab5 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19089: 009f7fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19090: 003b8715 1536 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19091: 009f60dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19092: 009f75ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19093: 00905e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsule_df │ │ │ │ 19094: 009f84a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19095: 009a9744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 19096: 0065eb29 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19096: 0065ead9 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19097: 002c0cc5 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19098: 009f7c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19099: 009f6880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 19100: 0058c041 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19100: 0058bff1 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19101: 009f710c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 19102: 003e6869 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19103: 0099a39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19104: 009f8064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19105: 009a5e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19106: 0041023d 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19107: 009f5f42 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19108: 006568a1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 19109: 0062aa91 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19108: 00656851 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19109: 0062aa41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19110: 00498ee5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 19111: 008e76f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19112: 0040935d 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 19113: 009f69a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19114: 00488685 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19115: 004082fd 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19116: 0056d8d5 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19116: 0056d885 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19117: 009f7330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 19118: 009aae6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19119: 009f7d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19120: 009a7a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19121: 009f823a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19122: 003d2409 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19123: 002bbd49 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19124: 009f74e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19125: 003df165 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19126: 005679e1 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19126: 00567991 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19127: 00299251 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19128: 009f7bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19129: 009f7038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19130: 009a7d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19131: 009f768a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19132: 0040e119 1284 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19133: 003cbb8d 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 19134: 00499cad 216 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19135: 009a9234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 19136: 0058e695 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19137: 00666f09 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19136: 0058e645 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19137: 00666eb9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19138: 003806b9 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 19139: 00647c85 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19139: 00647c35 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19140: 008b31c4 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19141: 009a3928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19142: 003215f1 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19143: 0049b111 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19144: 009aa39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ 19145: 00420719 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19146: 009b06fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19147: 0033f551 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19148: 00911d6c 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19149: 0099ecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 19150: 0066e8cd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19150: 0066e87d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19151: 008b1de0 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19152: 009af514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19153: 0080ae24 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19153: 0080add4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19154: 009f8082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19155: 009f6e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19156: 009a3ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 19157: 009ab9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ - 19158: 0067d29d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19158: 0067d24d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 19159: 0045ac85 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19160: 009b011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19161: 009ae3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19162: 009a8608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19163: 006bc575 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19164: 005ca4f9 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19163: 006bc525 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19164: 005ca4a9 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19165: 009f801a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 19166: 0028a605 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19167: 009f77aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 19168: 009aaa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19169: 009f7d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 19170: 0046b5e9 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19171: 009a9fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19172: 009ae230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19173: 009f7636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 19174: 003a0d11 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 19175: 0067d7c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19175: 0067d775 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19176: 009f78f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19177: 004d6931 2616 FUNC GLOBAL DEFAULT 12 helper_msa_madd_q_df │ │ │ │ 19178: 009b02dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19179: 0099cb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19180: 009aa2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19181: 003b96dd 168 FUNC GLOBAL DEFAULT 12 vhost_get_features_ex │ │ │ │ 19182: 009a6d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ @@ -19189,51 +19189,51 @@ │ │ │ │ 19185: 003c0f49 52 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 19186: 0029ebed 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 19187: 00427539 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19188: 0043b9b5 296 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19189: 002fbcc1 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19190: 009f6532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19191: 00448149 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19192: 006bb2b9 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19192: 006bb269 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19193: 009af154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19194: 009f7f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19195: 006518cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19196: 006a7b0d 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19195: 0065187d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19196: 006a7abd 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19197: 009ae420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 19198: 00599511 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19198: 005994c1 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 19199: 009f6342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19200: 009f756c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19201: 0099cc10 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ - 19202: 0056cfe5 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 19202: 0056cf95 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 19203: 00911c70 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19204: 009f7c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 19205: 008b19a8 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19206: 009abae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19207: 003d2b8d 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19208: 00319fe5 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19209: 009a7d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19210: 009a9054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 19211: 0046b24d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 19212: 0041f58d 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19213: 009a9814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19214: 00648851 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19214: 00648801 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19215: 009f5fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19216: 0058bb15 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19216: 0058bac5 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ 19217: 004d0a8d 802 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_b │ │ │ │ - 19218: 00632cc1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19218: 00632c71 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19219: 00418729 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 19220: 004d1019 236 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_d │ │ │ │ 19221: 00268b29 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19222: 00626929 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19222: 006268d9 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19223: 00438fa5 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19224: 004d0db1 416 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_h │ │ │ │ 19225: 0046aec1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19226: 009a94e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 19227: 009f78be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19228: 0067ff89 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19228: 0067ff39 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19229: 00433b99 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19230: 009aad7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19231: 009f694c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19232: 00248f09 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19233: 009f7fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19234: 009b2b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19235: 009f6cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ @@ -19242,647 +19242,647 @@ │ │ │ │ 19238: 00497ab5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19239: 009f698c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19240: 0099faf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19241: 009afc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19242: 002f7e41 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19243: 00429c3d 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19244: 009af184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 19245: 006b90b5 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19245: 006b9065 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19246: 004d0f51 198 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_w │ │ │ │ 19247: 0037e01d 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19248: 0099e1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19249: 009af3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19250: 009aaddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19251: 006be73d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19251: 006be6ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19252: 009a5eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19253: 009a5258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19254: 009b0904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 19255: 0048c6fd 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19256: 0065c941 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19256: 0065c8f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19257: 00488705 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19258: 003fcc91 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19259: 009f771e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 19260: 009a7898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19261: 0069acd5 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19262: 005a3cdd 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 19263: 006a99e1 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19261: 0069ac85 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19262: 005a3c8d 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19263: 006a9991 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19264: 009a4cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19265: 009f607e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19266: 003dd495 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19267: 00661639 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19267: 006615e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19268: 003dc62d 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19269: 009ae3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19270: 0069ece1 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19270: 0069ec91 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19271: 009f7808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 19272: 002bf089 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19273: 0026c5b9 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19274: 00680701 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19275: 0080addc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19274: 006806b1 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19275: 0080ad8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 19276: 009f6e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19277: 0099d8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19278: 0099deec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 19279: 0048080d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19280: 006516b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19281: 0061ada1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19282: 0066b351 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19280: 00651661 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19281: 0061ad51 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19282: 0066b301 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19283: 003c5fe1 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 19284: 0099a4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19285: 008f1bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaq_s_w_ph │ │ │ │ 19286: 0099cf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19287: 009ab954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19288: 009f8394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19289: 0040ff75 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19290: 009a4078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19291: 009aed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19292: 002a1709 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 19293: 006a17c5 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19293: 006a1775 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19294: 009f7cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19295: 0099bc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19296: 008b2e98 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19297: 003dfa7d 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19298: 002c8e0d 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19299: 009a4d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 19300: 003f228d 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19301: 005877a1 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19301: 00587751 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19302: 009f6250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19303: 009f753c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19304: 009a02ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19305: 004a154d 4 FUNC GLOBAL DEFAULT 12 helper_mtc0_count │ │ │ │ 19306: 009a21ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19307: 009a7b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19308: 0042b7e5 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19309: 002565c9 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19310: 009af2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19311: 009072a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_s_d │ │ │ │ 19312: 009f7402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 19313: 004a9d9d 48 FUNC GLOBAL DEFAULT 12 helper_subqh_r_ph │ │ │ │ - 19314: 00699ec5 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19314: 00699e75 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19315: 0048fa8d 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19316: 003f8ec9 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19317: 009073a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_s_h │ │ │ │ 19318: 009a3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19319: 006172ed 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19319: 0061729d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19320: 00408cf9 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19321: 009f6574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19322: 009f6540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19323: 0099c214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19324: 0099ef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19325: 008592a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19326: 009ae360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19327: 0099fc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19328: 009ac6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19329: 005d98ed 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19329: 005d989d 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19330: 009a15dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19331: 009f7548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 19332: 003f5095 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19333: 0043738d 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ 19334: 004a0445 4 FUNC GLOBAL DEFAULT 12 helper_mfc0_count │ │ │ │ - 19335: 006209e9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19336: 005ba71d 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19335: 00620999 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19336: 005ba6cd 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19337: 002bffad 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19338: 00907324 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_s_w │ │ │ │ 19339: 008ae690 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 19340: 00687d85 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19341: 006a49e5 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19340: 00687d35 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19341: 006a4995 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19342: 004a17e9 96 FUNC GLOBAL DEFAULT 12 helper_mttc0_cause │ │ │ │ 19343: 00369189 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 19344: 006619bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19344: 0066196d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19345: 0048ac55 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 19346: 00911f88 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19347: 0099e964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19348: 0022b0e5 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19349: 009f7910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19350: 008b2b58 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19351: 009f6d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19352: 0099e754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 19353: 003e1d49 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ - 19354: 0061b071 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19354: 0061b021 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 19355: 0099fd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 19356: 0028a5f5 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 19357: 003dd5b1 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 19358: 009a61b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 19359: 0069c3f1 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 19359: 0069c3a1 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 19360: 009aa35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 19361: 0089e1e8 64 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 19362: 009f75fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 19363: 009af0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 19364: 009a17ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 19365: 0054b8d1 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 19365: 0054b881 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 19366: 0046b405 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 19367: 006a1ae1 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 19368: 0063d185 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 19367: 006a1a91 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 19368: 0063d135 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 19369: 009aa78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 19370: 003cf051 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 19371: 004b28d1 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ueq │ │ │ │ 19372: 009a6004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 19373: 009f6e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 19374: 0099e8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 19375: 00646ba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 19375: 00646b51 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 19376: 009f6392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 19377: 009f671e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 19378: 009f755e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 19379: 009f6056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 19380: 0061be45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 19380: 0061bdf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 19381: 004acff5 204 FUNC GLOBAL DEFAULT 12 helper_float_cvt_l_d │ │ │ │ - 19382: 0052e345 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 19382: 0052e2f5 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 19383: 0099af08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 19384: 008fe450 132 OBJECT GLOBAL DEFAULT 24 helper_info_psrah │ │ │ │ 19385: 009f68e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 19386: 002582c9 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 19387: 009f6cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 19388: 003aa6e9 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 19389: 009af7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 19390: 009a4858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 19391: 004524ad 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 19392: 009f7b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ 19393: 00294b4d 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19394: 008b28dc 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19395: 005ac295 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19395: 005ac245 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19396: 0099a558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19397: 009af994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19398: 004ad0c1 202 FUNC GLOBAL DEFAULT 12 helper_float_cvt_l_s │ │ │ │ - 19399: 006171cd 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19399: 0061717d 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19400: 003de3c5 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ 19401: 008fa1cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_cause │ │ │ │ - 19402: 006041cd 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 19403: 006c315d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19402: 0060417d 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19403: 006c310d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19404: 009a9eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19405: 0057632d 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19405: 005762dd 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 19406: 00469ecd 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19407: 008fe3cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_psraw │ │ │ │ 19408: 009f8146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 19409: 002566c5 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 19410: 009f6182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 19411: 005a18d1 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19411: 005a1881 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19412: 0099f4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19413: 00426be1 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19414: 00911cd4 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19415: 009a6124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19416: 005d60c9 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19416: 005d6079 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19417: 009a20ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19418: 006782a1 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19418: 00678251 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19419: 002baa3d 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19420: 008f5c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tccontext │ │ │ │ 19421: 009a8d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19422: 009f5f23 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19423: 009f6614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 19424: 00475691 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19425: 006b11bd 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19425: 006b116d 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 19426: 00492d41 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 19427: 00473e01 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19428: 009b1c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19429: 009f7dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 19430: 003f72b5 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19431: 009ad350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19432: 009f8548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19433: 006b8fb9 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19433: 006b8f69 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19434: 009f6de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 19435: 00493a41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19436: 009a221c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19437: 0037f7f5 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19438: 009b264c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19439: 009f5f2f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19440: 0099ca70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19441: 009aa71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 19442: 009f81aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 19443: 008b1e44 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19444: 009a63c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19445: 0048762d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19446: 009af5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19447: 009f7750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ - 19448: 006737c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19448: 00673779 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19449: 009a293c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19450: 00377fc5 4 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_countstop │ │ │ │ 19451: 0044e7fd 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19452: 007f8e18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19452: 007f8dc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 19453: 00497731 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19454: 007bda8c 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19454: 007bda3c 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19455: 009f6034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ 19456: 008f2588 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpu_le_qb │ │ │ │ - 19457: 00581e81 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19458: 0061b64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19457: 00581e31 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19458: 0061b5fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19459: 009a02dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19460: 002bec71 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19461: 007bda88 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19461: 007bda38 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19462: 009f6f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19463: 009acd9c 1396 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19464: 00643315 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19464: 006432c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19465: 00328169 836 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19466: 009f7592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19467: 005ae245 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19467: 005ae1f5 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19468: 009f8554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19469: 00429cf9 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19470: 0062f739 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19471: 006a1fa9 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19470: 0062f6e9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19471: 006a1f59 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19472: 009a4228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19473: 009f7b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19474: 006c211d 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19474: 006c20cd 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19475: 00294b55 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19476: 006620a1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19476: 00662051 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19477: 009f5c8f 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19478: 009b256c 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19479: 007bd93c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19479: 007bd8ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19480: 00427471 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19481: 009f7a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19482: 00906748 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ctcmsa │ │ │ │ 19483: 0099debc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 19484: 00492b4d 156 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19485: 00419125 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 19486: 009f858a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 19487: 009f6fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19488: 0053d5e5 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19488: 0053d595 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19489: 0030617d 36 FUNC GLOBAL DEFAULT 12 pic_get_output │ │ │ │ - 19490: 006a35b5 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19491: 0065150d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19490: 006a3565 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19491: 006514bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19492: 00268531 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19493: 009b2b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 19494: 00497581 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19495: 009f7fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19496: 00602f0d 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19496: 00602ebd 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19497: 002f1d91 500 FUNC GLOBAL DEFAULT 12 i8257_dma_init │ │ │ │ 19498: 00310f25 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19499: 009acd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19500: 0099f864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19501: 006c197d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19501: 006c192d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19502: 009b29b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19503: 009f709e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19504: 0061a9a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19504: 0061a955 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 19505: 009ab664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 19506: 004932e9 172 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 19507: 0069170d 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19507: 006916bd 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 19508: 00492e95 180 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 19509: 003e658d 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 19510: 0063b2f9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19510: 0063b2a9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19511: 009f82b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19512: 009b2428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19513: 00310d95 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19514: 0063821d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19514: 006381cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ 19515: 0041eeb1 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19516: 009f6b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_WRITE_DSTATE │ │ │ │ 19517: 0099ade8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19518: 00418599 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19519: 009f664c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 19520: 006ab475 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19521: 00677b55 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19520: 006ab425 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19521: 00677b05 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19522: 008af6cc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 19523: 00653639 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19523: 006535e9 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 19524: 00342a39 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 19525: 0067741d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19526: 00608069 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19525: 006773cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19526: 00608019 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19527: 0099ece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ 19528: 004babd9 128 FUNC GLOBAL DEFAULT 12 helper_pcmpgtb │ │ │ │ - 19529: 005a1525 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19529: 005a14d5 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19530: 009f79e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19531: 006408e9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19531: 00640899 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19532: 009f5f62 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19533: 0049cbe5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19534: 009f8950 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19535: 002bc569 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 19536: 0028a679 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19537: 004baad9 128 FUNC GLOBAL DEFAULT 12 helper_pcmpgth │ │ │ │ 19538: 004d48a9 3172 FUNC GLOBAL DEFAULT 12 helper_msa_mulr_q_df │ │ │ │ 19539: 009b14c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19540: 009f7380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19541: 006381a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19541: 00638155 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19542: 009f7194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 19543: 0046e8bd 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19544: 009a3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19545: 00552a1d 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19545: 005529cd 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19546: 009f7bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 19547: 008f73e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_index │ │ │ │ 19548: 009f7740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 19549: 005bff9d 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19549: 005bff4d 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19550: 009f783e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19551: 009f836e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 19552: 005690c5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19552: 00569075 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 19553: 00493bd5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 19554: 00665025 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19554: 00664fd5 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19555: 009afe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19556: 00633add 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19556: 00633a8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19557: 009a5ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19558: 009f7e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19559: 00257fc9 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19560: 00295131 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19561: 004baa3d 26 FUNC GLOBAL DEFAULT 12 helper_pcmpgtw │ │ │ │ 19562: 009f6ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19563: 0099e904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19564: 0055a5e5 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19564: 0055a595 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19565: 009a2e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19566: 009f6ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19567: 009a7ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19568: 00380b9d 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 19569: 0047416d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19570: 009f77e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19571: 009a68d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 19572: 0099a5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19573: 0061b161 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19573: 0061b111 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19574: 00904aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fclass_df │ │ │ │ 19575: 004ba3f5 188 FUNC GLOBAL DEFAULT 12 helper_packsswh │ │ │ │ 19576: 009f6456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19577: 0065baa1 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19577: 0065ba51 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19578: 0043bec9 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19579: 009f5f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19580: 0069fa81 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19580: 0069fa31 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19581: 004ced65 38 FUNC GLOBAL DEFAULT 12 helper_msa_move_v │ │ │ │ 19582: 009f81f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19583: 009a7988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19584: 009f5fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19585: 00657e55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19585: 00657e05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19586: 009b02cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19587: 009b035c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19588: 005689d1 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19588: 00568981 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19589: 0026a539 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19590: 0060ed81 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19591: 006730d9 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19590: 0060ed31 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19591: 00673089 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 19592: 004a0d19 180 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcrestart │ │ │ │ 19593: 00474b69 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19594: 009abe94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19595: 009a44b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19596: 0057d3a5 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19597: 00651981 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19596: 0057d355 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19597: 00651931 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19598: 009f64ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19599: 008b26e4 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19600: 00674999 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19600: 00674949 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19601: 0044c289 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19602: 004a9f01 54 FUNC GLOBAL DEFAULT 12 helper_addq_s_w │ │ │ │ 19603: 009a5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19604: 009a75b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19605: 00664419 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 19606: 0069aad1 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19607: 0063ec41 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19605: 006643c9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19606: 0069aa81 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19607: 0063ebf1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19608: 009f7542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 19609: 003e5979 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19610: 009f6858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19611: 00906ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_u_d │ │ │ │ 19612: 009addc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_EVENT │ │ │ │ - 19613: 0061a531 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19614: 00556549 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19613: 0061a4e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19614: 005564f9 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19615: 009f81e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19616: 00906bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_u_h │ │ │ │ 19617: 009b2d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19618: 009a2b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19619: 009f61a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19620: 002a572d 212 FUNC GLOBAL DEFAULT 12 OPLTimerOver │ │ │ │ 19621: 008b1754 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19622: 006c30d9 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19622: 006c3089 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19623: 009f67d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19624: 003ee5ed 70 FUNC GLOBAL DEFAULT 12 physical_memory_is_clean │ │ │ │ 19625: 009f6ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19626: 0025bcc1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19627: 009afdb4 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19628: 009a51d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19629: 0054fc59 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19629: 0054fc09 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19630: 003de791 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 19631: 003bb6f1 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19632: 005dbd19 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19632: 005dbcc9 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19633: 009f850a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 19634: 0041f051 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19635: 009aa59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19636: 009afce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 19637: 0055e635 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19637: 0055e5e5 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 19638: 00906b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_u_w │ │ │ │ 19639: 008f85f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcstatus │ │ │ │ - 19640: 005d055d 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19640: 005d050d 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19641: 002f9315 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19642: 0068701d 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19642: 00686fcd 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19643: 00262931 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19644: 0065cf65 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19644: 0065cf15 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19645: 009ab12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 19646: 006237a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19646: 00623751 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19647: 009f75ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19648: 005b19dd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19648: 005b198d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19649: 009f7d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19650: 0099e44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19651: 0066fc75 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19652: 0067c055 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19653: 005c9075 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19651: 0066fc25 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19652: 0067c005 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19653: 005c9025 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19654: 009f64b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19655: 009a73c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ 19656: 0099f134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_EVENT │ │ │ │ - 19657: 0060ee5d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19657: 0060ee0d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 19658: 0048ce29 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19659: 009a64a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 19660: 00680449 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19660: 006803f9 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19661: 009ad3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19662: 0090adec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_b │ │ │ │ 19663: 0090ac60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_d │ │ │ │ 19664: 009b2de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19665: 0043d4c1 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19666: 009adb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19667: 0061c9a9 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19668: 0066aba9 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19667: 0061c959 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19668: 0066ab59 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19669: 009f62c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ 19670: 0090ad68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_h │ │ │ │ - 19671: 00567b99 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19672: 006aa299 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19671: 00567b49 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19672: 006aa249 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19673: 0099e3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19674: 009f76c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19675: 009f65e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19676: 009a7aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 19677: 006bea0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 19677: 006be9bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 19678: 004b2ef9 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ule │ │ │ │ 19679: 003eacfd 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19680: 00640781 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19680: 00640731 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19681: 009abc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ - 19682: 0054ac19 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ + 19682: 0054abc9 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ 19683: 009afcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19684: 0066dead 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19684: 0066de5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19685: 0099ec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19686: 009f6126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19687: 0090ace4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_w │ │ │ │ 19688: 004371c1 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ 19689: 004b6a75 244 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ngle │ │ │ │ - 19690: 0062788d 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19691: 006a6429 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19690: 0062783d 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19691: 006a63d9 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19692: 009f804c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19693: 0053dac1 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19694: 006ad2a9 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19693: 0053da71 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19694: 006ad259 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19695: 00418f15 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19696: 004b2be5 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ult │ │ │ │ 19697: 004b6d5d 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_seq │ │ │ │ 19698: 009f6400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19699: 009a22bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 19700: 0066cba9 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19700: 0066cb59 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19701: 009f6800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19702: 00686d29 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19702: 00686cd9 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19703: 009a9684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19704: 0041b6e9 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 19705: 006be9d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 19705: 006be981 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 19706: 009f75a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19707: 0063ff8d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19707: 0063ff3d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19708: 008ec3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19709: 009a6094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19710: 0099bc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19711: 00269391 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19712: 005ae345 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19712: 005ae2f5 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19713: 009b0638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19714: 0026d241 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19715: 0099a7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19716: 0099eb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19717: 009f6a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19718: 009ae7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19719: 008f28a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_le_ph │ │ │ │ 19720: 009ab6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19721: 009f6868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19722: 0025d74d 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19723: 009a5f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19724: 006946ed 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19725: 006764c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19724: 0069469d 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19725: 00676475 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 19726: 009a09cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 19727: 003e6a0d 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19728: 006c2e3d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19728: 006c2ded 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19729: 00405649 8 FUNC GLOBAL DEFAULT 12 spdm_socket_send │ │ │ │ 19730: 009f5f08 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 19731: 009f7346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 19732: 0053e3e5 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19732: 0053e395 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19733: 009ab684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19734: 009b1ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19735: 009b16dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19736: 009f6ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ 19737: 00908008 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maxi_s_df │ │ │ │ - 19738: 005a108d 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19739: 0061b55d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19738: 005a103d 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19739: 0061b50d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19740: 009a4d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19741: 0045352d 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 19742: 004183c5 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 19743: 0063afd9 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19743: 0063af89 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 19744: 0048fa1d 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19745: 009a44c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19746: 00438e41 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19747: 0043f595 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ 19748: 00903d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_macc │ │ │ │ - 19749: 00554acd 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19749: 00554a7d 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 19750: 0048016d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19751: 006a4325 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19751: 006a42d5 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ 19752: 009f7408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_DSTATE │ │ │ │ - 19753: 0068f68d 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19754: 00594fd9 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19753: 0068f63d 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19754: 00594f89 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 19755: 0047e4f5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19756: 006796a5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19756: 00679655 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19757: 0099bac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19758: 0099cd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19759: 009a4218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19760: 00263f59 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19761: 0061acb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19761: 0061ac61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19762: 009a7ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 19763: 0063b34d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19764: 0053da71 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19763: 0063b2fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19764: 0053da21 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19765: 002bae81 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19766: 0067f5e9 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19766: 0067f599 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19767: 00310e89 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19768: 009ad5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19769: 009f7348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 19770: 004507a5 284 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19771: 009f6b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_READ_DSTATE │ │ │ │ 19772: 009f738a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 19773: 009ab2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19774: 0049cdb1 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 19775: 009a2dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19776: 005900ad 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19776: 0059005d 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19777: 00310d19 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19778: 003b9ac1 1204 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19779: 009a5af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19780: 009a0eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19781: 0099ad88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19782: 009f6ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19783: 009f66f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19784: 0066e9a9 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 19785: 006444f1 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 19786: 0054b3f1 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19784: 0066e959 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19785: 006444a1 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19786: 0054b3a1 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ 19787: 008f680c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_status │ │ │ │ - 19788: 0065ee99 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19788: 0065ee49 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19789: 009f8032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_WORD_DSTATE │ │ │ │ 19790: 0035994d 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19791: 00625591 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19791: 00625541 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 19792: 00462df9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19793: 0028f955 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19794: 009f78e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19795: 0040de05 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19796: 005993f9 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19796: 005993a9 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19797: 009f7cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19798: 003102bd 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19799: 009f7658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19800: 00484d6d 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19801: 0044f4d5 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19802: 009f685e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19803: 009d4fb4 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19804: 009a8558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19805: 0025ee5d 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19806: 006a1bd5 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19806: 006a1b85 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19807: 009f81c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19808: 009a4aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 19809: 009f8578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19810: 00467c41 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19811: 009a128c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 19812: 00467c75 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ 19813: 0029dc05 328 FUNC GLOBAL DEFAULT 12 aml_error_device │ │ │ │ - 19814: 00677a95 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19814: 00677a45 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19815: 009f7d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 19816: 00467cad 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 19817: 00467d71 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 19818: 00467db1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 19819: 009ab09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 19820: 009ae550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 19821: 00467df5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ 19822: 004a4bc1 1464 FUNC GLOBAL DEFAULT 12 mips_cpu_tlb_fill │ │ │ │ - 19823: 00647105 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 19823: 006470b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 19824: 009f7f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ - 19825: 00509b0d 10 FUNC GLOBAL DEFAULT 12 get_fp_bit │ │ │ │ + 19825: 00509ac1 10 FUNC GLOBAL DEFAULT 12 get_fp_bit │ │ │ │ 19826: 009ade40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 19827: 003e69f9 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 19828: 009f799a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 19829: 00569671 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 19829: 00569621 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 19830: 009ab11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 19831: 009f71cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 19832: 009ae3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 19833: 009a8568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 19834: 00676075 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 19835: 006be82d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 19834: 00676025 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 19835: 006be7dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 19836: 009f67b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 19837: 00296eb1 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 19838: 00642189 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 19838: 00642139 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 19839: 009a210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 19840: 009f8436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 19841: 0048faa9 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 19842: 009a664c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 19843: 009a98e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 19844: 00604345 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 19844: 006042f5 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ 19845: 00422459 544 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 19846: 009f5f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 19847: 00644c9d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 19848: 0058435d 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 19847: 00644c4d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 19848: 0058430d 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 19849: 009a84b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 19850: 009a0bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 19851: 009aad6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 19852: 0065fb3d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 19852: 0065faed 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 19853: 008f53f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_precr_sra_ph_w │ │ │ │ 19854: 009a5158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 19855: 009ae9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 19856: 00412a49 64 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 19857: 009f832a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 19858: 002c8d5d 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 19859: 002c03d5 152 FUNC GLOBAL DEFAULT 12 qmp_query_accelerators │ │ │ │ 19860: 0099d5a0 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 19861: 0066b419 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 19862: 0055fa7d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 19861: 0066b3c9 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 19862: 0055fa2d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 19863: 009ab9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 19864: 00418f81 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 19865: 0066beb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 19866: 005a3c69 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 19865: 0066be69 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 19866: 005a3c19 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 19867: 009ae99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 19868: 009a4cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 19869: 008b2484 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 19870: 003c7e19 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 19871: 00909844 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvr_b │ │ │ │ 19872: 00463aa1 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 19873: 009f6af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 19874: 009a60d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 19875: 009a85f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ 19876: 009096b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvr_d │ │ │ │ - 19877: 005347c5 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 19877: 00534775 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 19878: 0090eac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_b │ │ │ │ 19879: 009f600c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 19880: 003f62e5 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 19881: 009f6d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 19882: 0090e938 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_d │ │ │ │ 19883: 008fe348 132 OBJECT GLOBAL DEFAULT 24 helper_info_psrlh │ │ │ │ 19884: 009f8142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ @@ -19890,193 +19890,193 @@ │ │ │ │ 19886: 0047a055 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 19887: 009f6bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 19888: 0044b51d 192 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 19889: 0041759d 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 19890: 0090ea40 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_h │ │ │ │ 19891: 0034b079 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 19892: 00418629 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 19893: 006612f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 19893: 006612a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 19894: 009f6e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 19895: 009f6d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_PROG_DSTATE │ │ │ │ 19896: 009f5f35 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 19897: 009f776c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 19898: 009f6786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 19899: 00568989 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 19900: 00579c71 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 19901: 00678469 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 19899: 00568939 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 19900: 00579c21 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 19901: 00678419 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 19902: 008fe2c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_psrlw │ │ │ │ 19903: 0090973c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvr_w │ │ │ │ - 19904: 00584191 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 19904: 00584141 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 19905: 009a0acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 19906: 00496a81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 19907: 0054b491 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 19908: 0068f7e9 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 19907: 0054b441 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 19908: 0068f799 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 19909: 0090e9bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_w │ │ │ │ 19910: 009f8a91 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 19911: 00279025 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 19912: 009b2418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 19913: 0099c468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 19914: 004c54d5 488 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_b │ │ │ │ 19915: 004a2539 4 FUNC GLOBAL DEFAULT 12 helper_emt │ │ │ │ 19916: 004c5805 118 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_d │ │ │ │ 19917: 009ae9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 19918: 004d2419 380 FUNC GLOBAL DEFAULT 12 helper_msa_slli_df │ │ │ │ 19919: 0099cfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 19920: 00646895 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 19920: 00646845 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 19921: 009f7de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 19922: 005ae171 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 19922: 005ae121 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 19923: 004c56bd 208 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_h │ │ │ │ 19924: 009f6e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 19925: 00634b39 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 19925: 00634ae9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 19926: 0029c4d9 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 19927: 0069cc99 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 19928: 00693b75 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 19927: 0069cc49 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 19928: 00693b25 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 19929: 009f78f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 19930: 009a2e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 19931: 00497811 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 19932: 009f71ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 19933: 009f6e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 19934: 0043cfc9 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 19935: 00408bd1 120 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 19936: 0056966d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 19936: 0056961d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ 19937: 004c578d 120 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_w │ │ │ │ - 19938: 00573b11 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 19938: 00573ac1 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 19939: 009adf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 19940: 004968d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 19941: 0036c649 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 19942: 008f9254 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ueq │ │ │ │ 19943: 009ab8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 19944: 009a9734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 19945: 009b2b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 19946: 009afc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 19947: 006aa401 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 19948: 0054e0b1 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 19947: 006aa3b1 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 19948: 0054e061 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 19949: 009ac810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 19950: 002684a5 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 19951: 0099a638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 19952: 009f80b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ 19953: 0090ccdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_b │ │ │ │ - 19954: 005adf61 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 19954: 005adf11 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 19955: 009f767a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 19956: 009f7932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 19957: 0044425d 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 19958: 0090cb50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_d │ │ │ │ 19959: 003e6261 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 19960: 002a45d9 2576 FUNC GLOBAL DEFAULT 12 YM3812UpdateOne │ │ │ │ - 19961: 00664c81 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 19961: 00664c31 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 19962: 0099a498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_EVENT │ │ │ │ 19963: 0090cc58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_h │ │ │ │ 19964: 009a93d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 19965: 009f6d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 19966: 009f62a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 19967: 009f7f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 19968: 0046a7d5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 19969: 0099b980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 19970: 0041d089 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 19971: 009a9334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_READ_EVENT │ │ │ │ 19972: 009f6a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 19973: 009f6860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 19974: 0061b28d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 19974: 0061b23d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 19975: 00258fb9 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 19976: 005a0349 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 19976: 005a02f9 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 19977: 009f70e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 19978: 009f7a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 19979: 009a3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 19980: 009f66c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 19981: 009ab14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 19982: 009f6558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 19983: 009ae330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 19984: 0068e0b9 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 19984: 0068e069 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 19985: 003f113d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 19986: 003dfd01 224 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 19987: 00659e29 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 19987: 00659dd9 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 19988: 009f7d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 19989: 009f6fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 19990: 009f7914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 19991: 0057e051 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 19991: 0057e001 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 19992: 009f5890 148 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 19993: 0090cbd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_w │ │ │ │ 19994: 009f72c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 19995: 004ddcc5 468 FUNC GLOBAL DEFAULT 12 helper_msa_fsqrt_df │ │ │ │ 19996: 009a8c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 19997: 0099e9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 19998: 0029f3b1 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 19999: 005f1305 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 20000: 0064e0ed 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 19999: 005f12b5 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 20000: 0064e09d 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 20001: 003b9f9d 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 20002: 00664f45 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 20002: 00664ef5 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 20003: 009af884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 20004: 009ae140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 20005: 0065a109 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 20006: 0054cc31 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 20005: 0065a0b9 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 20006: 0054cbe1 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 20007: 008af9c8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 20008: 009a112c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 20009: 004260a5 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 20010: 009a45d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 20011: 009a016c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 20012: 009f813e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 20013: 00467911 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 20014: 008f7994 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_seq │ │ │ │ 20015: 003f03d1 532 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_and_clear_dirty │ │ │ │ 20016: 0099b088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 20017: 006c1925 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 20017: 006c18d5 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 20018: 009a8738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 20019: 00301889 8 FUNC GLOBAL DEFAULT 12 i8042_isa_mouse_fake_event │ │ │ │ 20020: 0099e7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 20021: 009a64d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ 20022: 0041eb69 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 20023: 009f79a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 20024: 009f7228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ - 20025: 0066f715 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 20025: 0066f6c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 20026: 009abe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 20027: 009f772c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 20028: 0067d83d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20028: 0067d7ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 20029: 0046ca25 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20030: 0099a878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20031: 009f8040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ 20032: 004b2045 196 FUNC GLOBAL DEFAULT 12 helper_float_maddf_d │ │ │ │ - 20033: 0059fe09 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20033: 0059fdb9 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 20034: 009f5af0 16 OBJECT GLOBAL DEFAULT 25 cpu_HI │ │ │ │ - 20035: 006abff5 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20035: 006abfa5 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20036: 009f6a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20037: 0025f20d 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20038: 009a74f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20039: 009f5f68 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20040: 00579d41 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20040: 00579cf1 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20041: 0089f18c 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20042: 0032189d 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20043: 009f6dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20044: 008e9560 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20045: 006a71d1 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20045: 006a7181 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 20046: 00493695 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ 20047: 0041f819 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 20048: 006544f1 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20048: 006544a1 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20049: 0022c519 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 20050: 003f4d99 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20051: 009f61f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20052: 009a5318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20053: 003137a5 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20054: 004b1f95 176 FUNC GLOBAL DEFAULT 12 helper_float_maddf_s │ │ │ │ 20055: 009a59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20056: 002f2715 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 20057: 003c10cd 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20058: 009a50d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20059: 0064b795 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20059: 0064b745 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20060: 009b113c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20061: 005bbe15 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20061: 005bbdc5 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20062: 009b03fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20063: 009a2cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20064: 008b9848 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20065: 002bc4c9 160 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20066: 008f5264 132 OBJECT GLOBAL DEFAULT 24 helper_info_raddu_w_qb │ │ │ │ 20067: 009f81a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20068: 0049d679 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20069: 0065fbd9 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20069: 0065fb89 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20070: 009b22c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20071: 0062c781 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20071: 0062c731 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20072: 009f68d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20073: 0022a5f5 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20074: 002ed21d 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20075: 009f6b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_READ_DSTATE │ │ │ │ 20076: 009f5f17 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20077: 009f6376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20078: 009f617a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ @@ -20089,519 +20089,519 @@ │ │ │ │ 20085: 009f7c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 20086: 0099e774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 20087: 003f0e89 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20088: 009a7df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20089: 009b1dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20090: 0049c141 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20091: 009f84dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20092: 005d4815 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20092: 005d47c5 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20093: 0026d84d 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20094: 009f6dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 20095: 009083a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_xori_b │ │ │ │ 20096: 00346371 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 20097: 006918e5 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20097: 00691895 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20098: 009f8392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20099: 009f73bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20100: 006a1c19 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20101: 0066c581 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20100: 006a1bc9 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20101: 0066c531 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20102: 008e476c 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 20103: 0029ea21 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20104: 00319fad 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20105: 009a136c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20106: 006395f5 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20106: 006395a5 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20107: 009f60f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20108: 00626d39 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20108: 00626ce9 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20109: 0099a938 640 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20110: 009f7e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20111: 0061c3a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20111: 0061c359 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20112: 009f60d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20113: 009f6ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20114: 009f769a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20115: 009f6f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20116: 0026a67d 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20117: 005c8e19 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20117: 005c8dc9 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20118: 00270011 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20119: 0067fc81 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20119: 0067fc31 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20120: 0099f234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20121: 00483bbd 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20122: 00643261 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20122: 00643211 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20123: 002b0871 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20124: 009a3838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20125: 008f8150 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ngle │ │ │ │ 20126: 0040f801 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20127: 009f6a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20128: 0064aa21 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20128: 0064a9d1 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20129: 0049ee31 90 FUNC GLOBAL DEFAULT 12 cpu_mips_store_status │ │ │ │ 20130: 0046c9cd 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20131: 0040f5a5 428 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20132: 009f6088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20133: 009a7f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20134: 0054e649 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20134: 0054e5f9 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20135: 009f5c89 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20136: 00671e0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20136: 00671dbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20137: 009b12b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20138: 002590b1 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20139: 009f6886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20140: 009f843c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20141: 006b470d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20141: 006b46bd 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20142: 009f6198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20143: 009f7edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20144: 006448c9 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20144: 00644879 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20145: 002a5711 26 FUNC GLOBAL DEFAULT 12 OPLRead │ │ │ │ 20146: 009a8db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20147: 0037e739 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 20148: 00494e75 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20149: 009f6748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 20150: 00498c69 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ 20151: 00916638 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20152: 009f77e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ - 20153: 006ba1b1 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ + 20153: 006ba161 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20154: 004b3179 242 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ngle │ │ │ │ 20155: 0029ddfd 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20156: 008e94dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20157: 00640211 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20157: 006401c1 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20158: 009a2cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20159: 009f7d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20160: 0049964d 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 20161: 00435e61 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 20162: 009f5b84 128 OBJECT GLOBAL DEFAULT 25 cpu_gpr_hi │ │ │ │ 20163: 0090d72c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_b │ │ │ │ - 20164: 00612c95 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20164: 00612c45 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20165: 009f82b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20166: 009f6da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20167: 009aa9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20168: 0066c4f1 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20168: 0066c4a1 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ 20169: 0090d5a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_d │ │ │ │ - 20170: 006bd179 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 20171: 0064892d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20170: 006bd129 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 20171: 006488dd 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20172: 009f67fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20173: 009f6ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ 20174: 0090d6a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_h │ │ │ │ - 20175: 00637441 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20175: 006373f1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20176: 004a120d 46 FUNC GLOBAL DEFAULT 12 compute_pagemask │ │ │ │ 20177: 009f62f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20178: 005c9139 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20178: 005c90e9 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 20179: 003e64a5 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20180: 0085907c 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20181: 009f8210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20182: 009f652a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20183: 009afb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20184: 008f3a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_s_w │ │ │ │ 20185: 004a00f1 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcrestart │ │ │ │ 20186: 0099d9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20187: 009a5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 20188: 009a6a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 20189: 0058e739 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20189: 0058e6e9 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20190: 004ade99 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_l_d │ │ │ │ 20191: 009f7e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20192: 009a60c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20193: 0099fd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20194: 005a1865 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20194: 005a1815 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20195: 009ae740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 20196: 009ae7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20197: 0041bd71 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20198: 008ec44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20199: 0067d4f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20199: 0067d4a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20200: 0090d624 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_w │ │ │ │ 20201: 009f6f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20202: 009f6512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20203: 005bfec5 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20203: 005bfe75 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 20204: 003e63cd 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20205: 009f72cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ 20206: 002a2311 168 FUNC GLOBAL DEFAULT 12 audio_model_init │ │ │ │ - 20207: 0056a1cd 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20207: 0056a17d 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20208: 009f7e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20209: 009f62b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20210: 004adf7d 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_l_s │ │ │ │ 20211: 009f81d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20212: 009f7dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20213: 009f704a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 20214: 00482e51 408 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20215: 0099de7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20216: 005a29d5 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20216: 005a2985 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20217: 00249135 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20218: 009a6314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20219: 005aa439 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20219: 005aa3e9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 20220: 0049954d 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 20221: 00651675 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20221: 00651625 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20222: 009f6f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20223: 009f6684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20224: 009a7f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20225: 009f6042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20226: 009f7224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20227: 009f6aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20228: 0099fd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20229: 0069c451 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20229: 0069c401 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 20230: 009ad6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 20231: 0065c97d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20231: 0065c92d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 20232: 0048cf09 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20233: 004a253d 192 FUNC GLOBAL DEFAULT 12 helper_dvpe │ │ │ │ 20234: 002fd9b9 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20235: 009f7992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20236: 0068b405 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20236: 0068b3b5 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20237: 00483a0d 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20238: 009f6d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20239: 0062d3b1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20240: 005468e9 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20241: 006aecf5 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20239: 0062d361 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20240: 00546899 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20241: 006aeca5 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20242: 009f79b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20243: 009f668a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20244: 0064b315 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20244: 0064b2c5 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 20245: 004930b9 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20246: 009abc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20247: 004a1725 132 FUNC GLOBAL DEFAULT 12 helper_mttc0_status │ │ │ │ 20248: 009f85a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20249: 00267755 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20250: 009aedd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20251: 00637e99 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20252: 00653e71 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20251: 00637e49 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20252: 00653e21 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20253: 009f6bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20254: 009aaa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20255: 009f6486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ - 20256: 00694f61 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ + 20256: 00694f11 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ 20257: 009f5f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20258: 009f65c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20259: 00567831 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20259: 005677e1 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20260: 009f6d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 20261: 009f849a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ - 20262: 00661201 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 20262: 006611b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 20263: 009aec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 20264: 009a9344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 20265: 006b3301 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20265: 006b32b1 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ 20266: 009f5ae0 16 OBJECT GLOBAL DEFAULT 25 cpu_LO │ │ │ │ - 20267: 00649d61 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20268: 0066f535 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20267: 00649d11 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20268: 0066f4e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20269: 0085a824 64 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 20270: 008b2ad8 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20271: 00645f89 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20271: 00645f39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20272: 009f8576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 20273: 0099b538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20274: 009f6bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20275: 00677e25 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20276: 0067ccd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20275: 00677dd5 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20276: 0067cc81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20277: 00498015 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 20278: 009f8058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20279: 009f7634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20280: 009b0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20281: 009af5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20282: 009d4691 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20283: 0099f1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20284: 009f743c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20285: 009af754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20286: 009b2f10 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20287: 00483bdd 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20288: 00561c35 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20288: 00561be5 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ 20289: 004aa4d9 18 FUNC GLOBAL DEFAULT 12 helper_modsub │ │ │ │ - 20290: 006ad0e9 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20291: 00626471 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20290: 006ad099 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20291: 00626421 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20292: 004a0449 132 FUNC GLOBAL DEFAULT 12 helper_mftc0_entryhi │ │ │ │ 20293: 009f8b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_ADD_SQE_DSTATE │ │ │ │ 20294: 009f7578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20295: 008f9464 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ule │ │ │ │ 20296: 009f6a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20297: 0067bc0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20298: 00546375 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20297: 0067bbbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20298: 00546325 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20299: 009f631e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20300: 00637b61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20300: 00637b11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20301: 009aaedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 20302: 009f624e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20303: 0059bbe5 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20303: 0059bb95 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20304: 009f66e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20305: 008e9458 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20306: 0043d6ad 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 20307: 00495e09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20308: 00345651 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20309: 003b85c9 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20310: 009ad830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20311: 0099fbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20312: 00697c5d 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20312: 00697c0d 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20313: 009f7780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 20314: 0026778d 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20315: 009ab904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20316: 008f4fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_ph │ │ │ │ - 20317: 0066e7f5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20317: 0066e7a5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 20318: 008f935c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ult │ │ │ │ - 20319: 0068ca19 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20319: 0068c9c9 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20320: 009f7a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20321: 009f8428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20322: 009a11fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20323: 009aaa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20324: 00644ea5 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20324: 00644e55 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20325: 009a5168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20326: 009acb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20327: 009f600a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20328: 009f7822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20329: 0099cd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20330: 004532f1 268 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20331: 007bd568 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 20332: 00556f75 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20331: 007bd518 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20332: 00556f25 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20333: 009a5ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20334: 004554ed 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20335: 009f6494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20336: 00400fe5 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20337: 009f8274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20338: 00302bc5 70 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 20339: 0099be08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20340: 0099c478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20341: 003d4d5d 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20342: 00632aed 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20342: 00632a9d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20343: 009ac440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ - 20344: 00635771 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20344: 00635721 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20345: 0099b1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20346: 009f7d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20347: 009f7de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ 20348: 004c3af9 906 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_b │ │ │ │ - 20349: 0054d6e5 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20349: 0054d695 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20350: 004c4105 158 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_d │ │ │ │ 20351: 002f9035 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 20352: 004687f1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20353: 009f84c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20354: 008b254c 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20355: 009ad690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20356: 00303cb5 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20357: 00295f21 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 20358: 004c3e85 416 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_h │ │ │ │ 20359: 008f4ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_qb │ │ │ │ 20360: 009f7206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 20361: 0099f724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 20362: 0056a11d 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 20362: 0056a0cd 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 20363: 009f6522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 20364: 009f66e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 20365: 0069fb0d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 20365: 0069fabd 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 20366: 008f2060 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsu_h_qbl │ │ │ │ 20367: 009a301c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 20368: 009f7dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 20369: 0061f109 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 20369: 0061f0b9 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 20370: 004a27a9 304 FUNC GLOBAL DEFAULT 12 helper_evp │ │ │ │ 20371: 009f6f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 20372: 00485969 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 20373: 009a3898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 20374: 002693b9 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 20375: 009f6120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 20376: 008f22f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsu_h_qbr │ │ │ │ 20377: 009f7254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 20378: 009a4e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 20379: 0099d12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 20380: 004c4025 222 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_w │ │ │ │ - 20381: 0053d0b1 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 20381: 0053d061 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 20382: 009f650a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 20383: 002baeb1 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 20384: 003d2bc5 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 20385: 0028a2bd 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 20386: 009f7b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 20387: 00486205 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 20388: 0058e1c9 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 20388: 0058e179 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 20389: 00912070 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 20390: 003f443d 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 20391: 008f998c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_une │ │ │ │ 20392: 009acc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 20393: 006b5931 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 20393: 006b58e1 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 20394: 0099ea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 20395: 0062ec99 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 20395: 0062ec49 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 20396: 009a2c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_IGNORE_CMD_EVENT │ │ │ │ 20397: 003b241d 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 20398: 0063691d 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 20398: 006368cd 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 20399: 00436429 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ 20400: 009f5a44 128 OBJECT GLOBAL DEFAULT 25 cpu_gpr │ │ │ │ - 20401: 004ec3b1 112 FUNC GLOBAL DEFAULT 12 mips_cpu_do_transaction_failed │ │ │ │ - 20402: 005df271 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 20401: 004ec365 112 FUNC GLOBAL DEFAULT 12 mips_cpu_do_transaction_failed │ │ │ │ + 20402: 005df221 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 20403: 009b0a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 20404: 009a68b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 20405: 003c5425 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 20406: 006b9345 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 20406: 006b92f5 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 20407: 009f88f4 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 20408: 0085cf0c 64 OBJECT GLOBAL DEFAULT 21 vmstate_apm │ │ │ │ 20409: 003dd405 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 20410: 002be6c1 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 20411: 00496135 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 20412: 0099de6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 20413: 0049534d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 20414: 009f6746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 20415: 006763d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 20415: 00676385 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 20416: 009f85a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20417: 002972bd 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 20418: 00372dd5 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 20419: 009ab15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 20420: 009ae8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 20421: 009a4128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 20422: 009f7236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 20423: 008e87f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 20424: 0099f380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 20425: 00484e81 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 20426: 009f7dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 20427: 002662b5 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 20428: 008b32ec 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 20429: 006ade19 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 20429: 006addc9 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20430: 00266d09 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20431: 009f6cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20432: 0064be9d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20432: 0064be4d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20433: 009a15fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20434: 009f8498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20435: 008fe558 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmulhh │ │ │ │ 20436: 004d9dc9 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcule_df │ │ │ │ 20437: 009ae260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ 20438: 00905a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexdo_df │ │ │ │ - 20439: 005a1939 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20439: 005a18e9 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20440: 009a61a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20441: 009b1478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 20442: 0047b205 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20443: 0049d439 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20444: 004dde99 608 FUNC GLOBAL DEFAULT 12 helper_msa_frsqrt_df │ │ │ │ 20445: 009f6d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20446: 008e7fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 20447: 00496b59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20448: 009f71b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ 20449: 009f5a40 4 OBJECT GLOBAL DEFAULT 25 cpu_PC │ │ │ │ - 20450: 0063ab3d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20450: 0063aaed 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20451: 009a25dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20452: 006298f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20452: 006298a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20453: 009f6fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 20454: 004abf41 272 FUNC GLOBAL DEFAULT 12 helper_extr_rs_w │ │ │ │ 20455: 00494025 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20456: 004b1675 184 FUNC GLOBAL DEFAULT 12 helper_float_mina_d │ │ │ │ 20457: 009f83ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20458: 008b1be0 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20459: 009f7e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20460: 0099e2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20461: 0099f7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20462: 00309459 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ 20463: 008f1f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpau_h_qbl │ │ │ │ - 20464: 00553481 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20465: 00568ff1 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20466: 006585d5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20464: 00553431 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20465: 00568fa1 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20466: 00658585 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20467: 009f7f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20468: 0067fd05 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20468: 0067fcb5 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20469: 009ae91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20470: 009a09fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 20471: 004d7dd9 2828 FUNC GLOBAL DEFAULT 12 helper_msa_maddr_q_df │ │ │ │ 20472: 0047fec1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20473: 0099ca90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ 20474: 008f21ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpau_h_qbr │ │ │ │ 20475: 0047bf79 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 20476: 009064b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcueq_df │ │ │ │ 20477: 0047c7f1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20478: 009f5f48 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ 20479: 004b15c1 180 FUNC GLOBAL DEFAULT 12 helper_float_mina_s │ │ │ │ - 20480: 00638b21 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 20481: 005d8dfd 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20480: 00638ad1 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20481: 005d8dad 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 20482: 0047cb1d 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20483: 009f7328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 20484: 009aece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20485: 009b281c 316 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 20486: 006bb655 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20486: 006bb605 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20487: 009a663c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20488: 005d050d 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20488: 005d04bd 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20489: 0037e291 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20490: 009f7c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20491: 008a2ba8 64 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20492: 009b2338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20493: 009f6d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20494: 009af6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20495: 003734dd 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20496: 0029d51d 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 20497: 0046b7d1 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20498: 0033d831 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20499: 009f78f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20500: 0062753d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20500: 006274ed 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20501: 0099baf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 20502: 0055e8b1 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20502: 0055e861 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20503: 00261c79 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20504: 0068ed9d 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20504: 0068ed4d 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20505: 0099ff40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 20506: 0066838d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20506: 0066833d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20507: 009a46f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20508: 009a8ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20509: 009ad5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20510: 0055a985 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20510: 0055a935 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20511: 009a97a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20512: 00451581 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20513: 004ac629 22 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20514: 009aa51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20515: 009f8124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20516: 009f7c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20517: 002c8dad 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20518: 00403c55 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20519: 002c7d11 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20520: 0037d535 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20521: 009a263c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20522: 0054f255 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20523: 006b3e8d 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20522: 0054f205 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20523: 006b3e3d 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20524: 009f81ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20525: 00677ed5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20525: 00677e85 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20526: 009f67ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20527: 004ac615 20 FUNC GLOBAL DEFAULT 12 helper_raise_exception_err │ │ │ │ 20528: 00274e29 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20529: 00266ee9 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20530: 009f6848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20531: 004d9ead 76 FUNC GLOBAL DEFAULT 12 helper_msa_fseq_df │ │ │ │ 20532: 0043d699 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 20533: 009f63e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 20534: 009f64f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 20535: 009aa27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 20536: 009b052c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 20537: 003c6811 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20538: 00344e09 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 20539: 00670ed5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 20539: 00670e85 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 20540: 008f2fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcschefback │ │ │ │ 20541: 009f6072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20542: 002591a5 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20543: 0099fcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20544: 009f83e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 20545: 006ba1c9 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20546: 00576945 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20545: 006ba179 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20546: 005768f5 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20547: 009f74a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20548: 00620d11 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20548: 00620cc1 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ 20549: 008f8ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_debug │ │ │ │ 20550: 0090763c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sat_u_df │ │ │ │ - 20551: 00616f8d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20551: 00616f3d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20552: 009f8194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20553: 009a3c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CA_INIT_EVENT │ │ │ │ 20554: 0099b328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20555: 00564e95 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 20556: 00647835 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20557: 006aadb9 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20555: 00564e45 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20556: 006477e5 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20557: 006aad69 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20558: 004aa8e5 110 FUNC GLOBAL DEFAULT 12 helper_shll_ph │ │ │ │ 20559: 009f7394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 20560: 009a5008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20561: 005864ad 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20561: 0058645d 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20562: 0029ac21 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20563: 0099bae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20564: 00408edd 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 20565: 009f64ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20566: 009acb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20567: 00530d29 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20567: 00530cd9 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20568: 00439281 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 20569: 004680e1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20570: 003416b5 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 20571: 0066d009 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20572: 00585259 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20571: 0066cfb9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20572: 00585209 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20573: 009f5c8b 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 20574: 005f1969 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20574: 005f1919 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20575: 008b20fc 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20576: 00675545 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20576: 006754f5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20577: 0099db98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20578: 00906118 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fseq_df │ │ │ │ 20579: 009f69d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20580: 009b0ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 20581: 0056dcd5 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20581: 0056dc85 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20582: 00906328 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcle_df │ │ │ │ 20583: 004889b1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20584: 009f7c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20585: 009f8588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 20586: 009f71fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20587: 009abd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20588: 009f6084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 20589: 008b23cc 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 20590: 004970e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20591: 003424d9 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 20592: 009f784c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20593: 008a6a20 64 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20594: 00648c49 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20594: 00648bf9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20595: 00322e65 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20596: 005537f5 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20596: 005537a5 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20597: 004aa75d 150 FUNC GLOBAL DEFAULT 12 helper_shll_qb │ │ │ │ 20598: 003e3439 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20599: 00260089 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20600: 009a6c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_READ_EVENT │ │ │ │ 20601: 009a6574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_EVENT │ │ │ │ 20602: 00499b89 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 20603: 009a28bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ @@ -20610,150 +20610,150 @@ │ │ │ │ 20606: 0047d635 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20607: 009f8334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 20608: 009f787a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20609: 00435ec5 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20610: 009ab16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20611: 0049debd 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ 20612: 004bfef1 476 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_b │ │ │ │ - 20613: 005a7069 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20613: 005a7019 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ 20614: 003366a1 26 FUNC GLOBAL DEFAULT 12 nvme_atomic_configure_max_write_size │ │ │ │ - 20615: 0057cbbd 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20616: 00581ac9 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20615: 0057cb6d 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20616: 00581a79 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20617: 004c024d 162 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_d │ │ │ │ 20618: 009a4978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 20619: 0059acc1 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20619: 0059ac71 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20620: 0099d808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 20621: 004cebc9 104 FUNC GLOBAL DEFAULT 12 helper_msa_and_v │ │ │ │ 20622: 00910054 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20623: 00550229 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20623: 005501d9 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20624: 004c00cd 252 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_h │ │ │ │ 20625: 008fe4d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmullh │ │ │ │ 20626: 009f855a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20627: 0036c349 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 20628: 004627a9 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20629: 00540ccd 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20630: 006a1ff9 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20629: 00540c7d 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20630: 006a1fa9 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 20631: 00499141 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 20632: 0099cf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20633: 0026c335 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20634: 004b1005 188 FUNC GLOBAL DEFAULT 12 helper_float_addr_ps │ │ │ │ 20635: 009f83b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20636: 0099bdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20637: 0026c251 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20638: 009b02fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20639: 009f6aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20640: 009f85cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20641: 0099fbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20642: 0055b689 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20642: 0055b639 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20643: 009abba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20644: 0061b1d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20644: 0061b189 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 20645: 003a21a1 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 20646: 00655939 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20646: 006558e9 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20647: 004c01c9 130 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_w │ │ │ │ 20648: 009ad460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ 20649: 008fd76c 132 OBJECT GLOBAL DEFAULT 24 helper_info_packsshb │ │ │ │ - 20650: 0065e3d1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20651: 006af4d5 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20650: 0065e381 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20651: 006af485 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20652: 009f6b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20653: 009f6552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20654: 009f6654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20655: 009ae750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20656: 0099a848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20657: 0059b471 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20658: 0066806d 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20659: 0066998d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20657: 0059b421 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20658: 0066801d 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20659: 0066993d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20660: 009f5f37 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20661: 009f7b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 20662: 00622ccd 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20662: 00622c7d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20663: 009f78b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20664: 008b2064 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20665: 009f5fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20666: 009a8c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20667: 0099cf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20668: 0099b8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20669: 009f8078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20670: 00628ecd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20670: 00628e7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20671: 009f8aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 20672: 0049943d 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 20673: 0047d7cd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20674: 009f6996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20675: 009adec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20676: 00429be1 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20677: 003a1661 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 20678: 009f7196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20679: 009a5f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20680: 00307d6d 136 FUNC GLOBAL DEFAULT 12 isa_address_space_io │ │ │ │ 20681: 0099c0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 20682: 009f821e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20683: 006363d5 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20683: 00636385 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20684: 009f6f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 20685: 006414c1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20685: 00641471 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20686: 009f6790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20687: 00638c91 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 20688: 0069e879 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20687: 00638c41 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20688: 0069e829 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20689: 0041d011 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 20690: 00469195 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20691: 0069bbb9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 20692: 0063aa51 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20693: 00659a75 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20691: 0069bb69 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20692: 0063aa01 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20693: 00659a25 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20694: 0099d9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20695: 0099cbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20696: 004db351 1132 FUNC GLOBAL DEFAULT 12 helper_msa_ftq_df │ │ │ │ 20697: 00911d30 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20698: 009f6d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 20699: 009a5238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 20700: 009f7372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_DSTATE │ │ │ │ 20701: 009a7d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20702: 00643bc9 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20702: 00643b79 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20703: 009f78d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20704: 003fc31d 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20705: 009f6262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20706: 002baac1 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20707: 009af234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20708: 009f7f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20709: 009a7d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20710: 003cc699 96 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20711: 00418ffd 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20712: 00618f29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20712: 00618ed9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20713: 0089dee4 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20714: 009f6190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20715: 005cc0ad 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 20716: 006a08b9 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20715: 005cc05d 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20716: 006a0869 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20717: 00262751 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 20718: 0028a449 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 20719: 0046b5ad 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 20720: 00653e81 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20720: 00653e31 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20721: 009f63ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20722: 009a2d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20723: 00376061 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20724: 006a25c1 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20724: 006a2571 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ 20725: 009f5f55 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20726: 009aba84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 20727: 0099c980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20728: 0099df2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20729: 0063a899 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20730: 006615c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20731: 0067d92d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20732: 00674ee1 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20733: 0057a10d 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20729: 0063a849 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20730: 00661571 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20731: 0067d8dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20732: 00674e91 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20733: 0057a0bd 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20734: 009b1a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 20735: 00493171 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20736: 009b04dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20737: 006b3f31 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20737: 006b3ee1 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20738: 0029ee91 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20739: 00320bd9 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20740: 00651909 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20740: 006518b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20741: 009abc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20742: 0065f95d 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20742: 0065f90d 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20743: 002c3695 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 20744: 0090df6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_s_d │ │ │ │ 20745: 009b01bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20746: 0064bc21 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20746: 0064bbd1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20747: 0033cd61 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 20748: 005364fd 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 20748: 005364ad 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 20749: 0090e074 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_s_h │ │ │ │ 20750: 002b2ced 1028 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ 20751: 003f4069 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20752: 009aa9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20753: 0043badd 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20754: 009f7598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20755: 009b054c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ @@ -20765,41 +20765,41 @@ │ │ │ │ 20761: 009acac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_EVENT │ │ │ │ 20762: 009f85ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 20763: 009f704c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20764: 009a2cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20765: 009f82e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20766: 009f6fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20767: 009f6050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20768: 0066e1cd 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20768: 0066e17d 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 20769: 009f77ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20770: 006a24d5 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20770: 006a2485 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20771: 009a77a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20772: 0067d8b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20772: 0067d865 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20773: 0099ef74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20774: 0054cbd1 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20774: 0054cb81 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20775: 009f5f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ 20776: 0090dff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_s_w │ │ │ │ - 20777: 006a43bd 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20777: 006a436d 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20778: 009f7e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20779: 009a59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20780: 0029e0b9 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ - 20781: 006b73d9 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20781: 006b7389 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20782: 009afeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20783: 009a9784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20784: 009a6c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 20785: 004521e9 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20786: 003dd7d1 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20787: 0067e2b1 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20787: 0067e261 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 20788: 008f12f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_extp │ │ │ │ - 20789: 0053383d 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20789: 005337ed 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20790: 009b0f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20791: 004b1f21 114 FUNC GLOBAL DEFAULT 12 helper_float_nmsub_ps │ │ │ │ 20792: 0099b9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20793: 008e12ec 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20794: 0062e355 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20794: 0062e305 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20795: 009a7ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20796: 002bf27d 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20797: 0099bf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20798: 009f755c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20799: 009a80b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20800: 009aadcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20801: 008b1b94 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ @@ -20808,130 +20808,130 @@ │ │ │ │ 20804: 009a8308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 20805: 004950f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20806: 009a3a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20807: 009f70be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20808: 004ab7a9 96 FUNC GLOBAL DEFAULT 12 helper_maq_s_w_phl │ │ │ │ 20809: 009aa2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20810: 009f7d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20811: 00638169 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20811: 00638119 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20812: 00269299 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20813: 0061c151 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20813: 0061c101 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20814: 009f7946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20815: 009f7de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20816: 009f774e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 20817: 004ab809 102 FUNC GLOBAL DEFAULT 12 helper_maq_s_w_phr │ │ │ │ 20818: 009a145c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20819: 009a87b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20820: 009ae93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20821: 009b040c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 20822: 006b0655 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20822: 006b0605 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20823: 009f84ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 20824: 00629eb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20824: 00629e61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20825: 009a7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20826: 0043e815 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20827: 009f605c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ 20828: 00422825 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20829: 00678d91 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20829: 00678d41 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20830: 009f7dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20831: 009f71c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 20832: 0046c5b5 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20833: 009f7218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20834: 00654465 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20834: 00654415 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20835: 0099b108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20836: 006b3719 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20836: 006b36c9 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20837: 004dae61 568 FUNC GLOBAL DEFAULT 12 helper_msa_fexp2_df │ │ │ │ 20838: 009f80cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20839: 009a4b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20840: 005d55c9 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20841: 0064ff11 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20840: 005d5579 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20841: 0064fec1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20842: 009f60b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 20843: 00672225 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ + 20843: 006721d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ 20844: 008b238c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20845: 00258501 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20846: 009f835e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20847: 0025aa59 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20848: 009a5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20849: 009f829c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20850: 0049aef9 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20851: 009f798c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 20852: 007de30c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20853: 006ad385 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20854: 006a8a41 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20855: 006665a9 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20856: 006383c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20857: 006491a1 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20852: 007de2bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20853: 006ad335 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20854: 006a89f1 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20855: 00666559 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20856: 00638371 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20857: 00649151 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 20858: 009b2b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 20859: 006617dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 20859: 0066178d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 20860: 0025d735 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 20861: 009a4788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 20862: 007de304 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 20863: 005ac449 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 20862: 007de2b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 20863: 005ac3f9 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 20864: 009aaf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 20865: 00251a29 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 20866: 009f754c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 20867: 009f7258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 20868: 009a8428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 20869: 0064ab0d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 20869: 0064aabd 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 20870: 009a8de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 20871: 006616ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 20872: 0061fb05 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 20871: 0066169d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 20872: 0061fab5 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 20873: 009f72d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 20874: 009ab28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 20875: 005759ad 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 20875: 0057595d 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 20876: 0049dfc9 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 20877: 002bf9fd 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 20878: 009ad490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 20879: 003f4285 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 20880: 009f6048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 20881: 009aed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 20882: 009a8d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 20883: 0054abb9 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 20883: 0054ab69 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 20884: 0033d569 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 20885: 005a52ed 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 20885: 005a529d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 20886: 009f66a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 20887: 00248e5d 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 20888: 009f6946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 20889: 009af594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 20890: 009f7160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 20891: 009f8466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 20892: 0065714d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 20892: 006570fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 20893: 003f2f0d 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 20894: 009f63a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 20895: 0043d539 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 20896: 009f5f05 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 20897: 009a4ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 20898: 009f7b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 20899: 009af2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 20900: 009b27ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 20901: 009a01bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 20902: 0055fd35 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 20902: 0055fce5 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 20903: 0040c301 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 20904: 009f5ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 20905: 009f812c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 20906: 006a423d 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 20906: 006a41ed 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 20907: 0099dab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 20908: 009a5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 20909: 009b04cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 20910: 009a7e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 20911: 00483889 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 20912: 009f7208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 20913: 0060fdfd 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 20913: 0060fdad 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 20914: 002b5bc5 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 20915: 004a17c5 32 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsctl │ │ │ │ 20916: 009f6968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 20917: 009f6414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 20918: 0026cd8d 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 20919: 008af53c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 20920: 0099b860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ 20921: 0047fb51 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 20922: 009a167c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 20923: 0048a24d 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 20924: 009ac6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 20925: 00675da9 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 20926: 0069c469 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 20925: 00675d59 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 20926: 0069c419 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 20927: 00268e81 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 20928: 0025f401 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 20929: 00907a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srai_df │ │ │ │ 20930: 003dfa95 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 20931: 004af155 232 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_w_d │ │ │ │ 20932: 009f634c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 20933: 009f82e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ @@ -20939,136 +20939,136 @@ │ │ │ │ 20935: 009a231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 20936: 004b0685 184 FUNC GLOBAL DEFAULT 12 helper_float_sub_ps │ │ │ │ 20937: 003fc47d 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 20938: 009a83c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 20939: 009b0f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 20940: 003eb895 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 20941: 009aaf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 20942: 0069572d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 20943: 00564e2d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 20942: 006956dd 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 20943: 00564ddd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 20944: 003f8dad 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 20945: 009ade20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 20946: 0066f951 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 20946: 0066f901 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 20947: 009f6484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 20948: 009f7fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 20949: 009b0e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 20950: 009a5248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 20951: 0099e02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 20952: 0047fca1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ 20953: 008f8360 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_nge │ │ │ │ - 20954: 006b3121 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 20955: 0054e6ad 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 20954: 006b30d1 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 20955: 0054e65d 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 20956: 0043dd31 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 20957: 004af23d 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_w_s │ │ │ │ 20958: 003ee0f5 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 20959: 009f690c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 20960: 006be4fd 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 20961: 007dea38 64 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 20960: 006be4ad 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 20961: 007de9e8 64 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 20962: 009f820c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPS_TRANSLATE_TR_DSTATE │ │ │ │ 20963: 009f6346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ 20964: 008f8258 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ngl │ │ │ │ - 20965: 00597199 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 20965: 00597149 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 20966: 009f731e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 20967: 00556ddd 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 20967: 00556d8d 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 20968: 00912234 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 20969: 0029559d 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 20970: 00622709 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 20970: 006226b9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 20971: 003e151d 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 20972: 0058f5cd 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 20972: 0058f57d 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 20973: 0041762d 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 20974: 009f8434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20975: 0068cd71 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 20975: 0068cd21 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 20976: 008e7a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 20977: 008fdc94 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmaxsh │ │ │ │ 20978: 008e1210 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 20979: 008e1250 80 OBJECT GLOBAL DEFAULT 24 hw_compat_10_1 │ │ │ │ 20980: 0099daf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 20981: 009f8aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 20982: 003e0d35 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ 20983: 008f8468 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ngt │ │ │ │ 20984: 0041f241 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 20985: 0067d969 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 20985: 0067d919 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 20986: 009f6e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 20987: 003e16b5 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 20988: 004c4d99 488 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_b │ │ │ │ 20989: 009f7d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 20990: 006515fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 20990: 006515ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 20991: 009f625e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 20992: 0058c7a1 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 20992: 0058c751 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 20993: 009b008c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 20994: 004c50c9 118 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_d │ │ │ │ 20995: 009f8262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20996: 004c4f81 208 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_h │ │ │ │ - 20997: 00509b39 64 FUNC GLOBAL DEFAULT 12 check_cp0_enabled │ │ │ │ + 20997: 00509aed 64 FUNC GLOBAL DEFAULT 12 check_cp0_enabled │ │ │ │ 20998: 009f84e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 20999: 006ac9b1 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 20999: 006ac961 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 21000: 00492671 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 21001: 00614a89 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 21001: 00614a39 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 21002: 003e15d1 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 21003: 009b1578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 21004: 009ab754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 21005: 009a4698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 21006: 009f6ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 21007: 009f6598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 21008: 004a03a1 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcschefback │ │ │ │ 21009: 009ad320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 21010: 009f5f18 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 21011: 0066898d 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 21012: 006c1d49 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 21011: 0066893d 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 21012: 006c1cf9 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 21013: 009f807a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 21014: 006438c5 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 21015: 0067f085 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 21014: 00643875 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 21015: 0067f035 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 21016: 003e0d7d 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ 21017: 004aa599 12 FUNC GLOBAL DEFAULT 12 helper_precrq_ph_w │ │ │ │ - 21018: 0054c775 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 21019: 00585079 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 21020: 0066f4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 21021: 00514439 36 FUNC GLOBAL DEFAULT 12 helper_macchi │ │ │ │ - 21022: 0056da11 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 21018: 0054c725 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 21019: 00585029 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 21020: 0066f46d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 21021: 005143ed 36 FUNC GLOBAL DEFAULT 12 helper_macchi │ │ │ │ + 21022: 0056d9c1 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 21023: 00298ccd 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 21024: 00289d0d 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 21025: 00635cbd 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 21025: 00635c6d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 21026: 009f7826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ 21027: 004c5051 120 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_w │ │ │ │ - 21028: 006613a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 21029: 006824e5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 21028: 00661355 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 21029: 00682495 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21030: 009a5a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21031: 009ab22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21032: 0058ee95 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21032: 0058ee45 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21033: 009ae300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21034: 008e4a3c 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21035: 008fe9fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_ueq │ │ │ │ 21036: 0040e61d 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 21037: 009f8a92 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 21038: 0065f2a5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21038: 0065f255 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21039: 009b2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_CQE_HANDLER_EVENT │ │ │ │ 21040: 00903af0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulhiu │ │ │ │ 21041: 004de341 468 FUNC GLOBAL DEFAULT 12 helper_msa_frint_df │ │ │ │ 21042: 0090d0fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_b │ │ │ │ 21043: 009f61ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21044: 009f735a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 21045: 009f7a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ 21046: 0090cf70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_d │ │ │ │ - 21047: 00697cc9 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21047: 00697c79 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21048: 00907534 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlri_df │ │ │ │ 21049: 0090d078 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_h │ │ │ │ 21050: 0041d0e1 140 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21051: 0063726d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21052: 00607619 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21053: 00586d61 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21051: 0063721d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21052: 006075c9 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21053: 00586d11 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21054: 003483e1 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21055: 00552c49 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21055: 00552bf9 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21056: 00313811 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21057: 009f793c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21058: 009f7652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 21059: 00582bd5 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21059: 00582b85 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21060: 009f8aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21061: 00483985 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ 21062: 008fdd9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmaxub │ │ │ │ - 21063: 006319b9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21063: 00631969 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21064: 0085c1b0 48 OBJECT GLOBAL DEFAULT 21 pci_ide_data_le_ops │ │ │ │ 21065: 009f6f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21066: 0090cff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_w │ │ │ │ 21067: 008e7988 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21068: 0037f35d 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21069: 004ba36d 136 FUNC GLOBAL DEFAULT 12 helper_pshufh │ │ │ │ 21070: 009f838e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ @@ -21079,274 +21079,274 @@ │ │ │ │ 21075: 009f74d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 21076: 009f65be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21077: 0099fa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21078: 009f6f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21079: 009f5f07 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21080: 009f6d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21081: 009f7dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 21082: 0066e635 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21082: 0066e5e5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21083: 009acb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21084: 009f7da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 21085: 00495ef5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21086: 008fcc14 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_seq │ │ │ │ 21087: 009b0870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21088: 009f82da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21089: 00436961 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21090: 00624fdd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21090: 00624f8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21091: 00497e69 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 21092: 006aa8e1 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21092: 006aa891 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21093: 0099c078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21094: 003402b9 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21095: 009f8b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21096: 00344a05 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21097: 0044b3c1 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21098: 0068dd09 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21098: 0068dcb9 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21099: 008faf34 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_eq │ │ │ │ 21100: 008b26f8 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21101: 0022b29d 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21102: 0099f4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21103: 005d8d8d 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21103: 005d8d3d 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ 21104: 004a02f5 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcschedule │ │ │ │ - 21105: 00638641 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21105: 006385f1 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21106: 009f646a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21107: 0099cebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21108: 006446a5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21108: 00644655 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 21109: 003e71f9 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21110: 0049d8b9 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21111: 009f79ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 21112: 0052dae5 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 21112: 0052da95 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 21113: 0099bb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21114: 009f7450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21115: 009f7dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21116: 009ac4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21117: 009ada80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21118: 00498319 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 21119: 009ab7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21120: 006c1971 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21120: 006c1921 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21121: 009b20f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 21122: 0099bc40 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21123: 0099c4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21124: 002f2611 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21125: 009a09ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21126: 009ae410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 21127: 009a01ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21128: 00552ad1 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21128: 00552a81 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21129: 008fa988 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbp │ │ │ │ 21130: 009f647e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21131: 009b17ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21132: 009f793e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 21133: 008faa0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbr │ │ │ │ 21134: 009a9514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 21135: 0061a801 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21135: 0061a7b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21136: 0022c91d 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 21137: 009ac970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21138: 009f76a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21139: 008ff8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmsub_d │ │ │ │ 21140: 00347e7d 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21141: 0099c168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21142: 006644ed 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21142: 0066449d 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21143: 009a9244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 21144: 009f8260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21145: 009a4f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21146: 009f6348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21147: 009f7c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21148: 0053d6a1 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21148: 0053d651 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21149: 00426709 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21150: 003000b5 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21151: 0022abf1 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21152: 009aa16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21153: 009f6412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21154: 009a3f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21155: 0058d85d 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21155: 0058d80d 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21156: 009b01ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 21157: 0049933d 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 21158: 00550111 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21158: 005500c1 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21159: 0099ed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21160: 00297279 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21161: 009f6db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21162: 009f8084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21163: 009a7628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_EVENT │ │ │ │ 21164: 00906dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_u_d │ │ │ │ 21165: 0099fba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21166: 008ff86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmsub_s │ │ │ │ 21167: 0025b721 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21168: 00906f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_u_h │ │ │ │ 21169: 009f7234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21170: 009f67a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21171: 009a9104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 21172: 009aaa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21173: 006acd81 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21174: 006b3bc9 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21175: 00638349 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21173: 006acd31 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21174: 006b3b79 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21175: 006382f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21176: 009f64a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21177: 009f70c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21178: 009aadfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21179: 0099b068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21180: 009acb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21181: 009f7a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21182: 004ec191 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cpunum │ │ │ │ - 21183: 0058f7cd 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21182: 004ec145 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cpunum │ │ │ │ + 21183: 0058f77d 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21184: 009ab0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21185: 009f7544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21186: 009ac15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 21187: 00348f89 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21188: 009f7ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21189: 009aca00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21190: 009aebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21191: 0066477d 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21191: 0066472d 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21192: 0049b0d1 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21193: 009f7ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 21194: 009a7fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21195: 0099c1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21196: 00906e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_u_w │ │ │ │ 21197: 002c046d 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21198: 009f7472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21199: 00608bb9 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21199: 00608b69 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21200: 009f6c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21201: 009a42e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21202: 002fac29 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21203: 00617e01 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21203: 00617db1 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21204: 009f70a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21205: 008e7904 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21206: 009a4058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21207: 009f6b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21208: 0054d9f1 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21208: 0054d9a1 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21209: 009b2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 21210: 00461ef5 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 21211: 0028a4b5 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21212: 0026882d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 21213: 009a43e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21214: 004c06c9 458 FUNC GLOBAL DEFAULT 12 helper_msa_bset_b │ │ │ │ 21215: 004c0a05 154 FUNC GLOBAL DEFAULT 12 helper_msa_bset_d │ │ │ │ 21216: 009f8494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21217: 0099f0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 21218: 006be869 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 21218: 006be819 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 21219: 0099be38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21220: 009f7ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21221: 002574f9 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21222: 009f7150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ 21223: 004c0895 244 FUNC GLOBAL DEFAULT 12 helper_msa_bset_h │ │ │ │ - 21224: 00669735 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21224: 006696e5 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21225: 009a7d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21226: 009d495c 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21227: 007f5760 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21227: 007f5710 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21228: 009b27dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21229: 0056e795 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 21230: 00581809 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21229: 0056e745 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21230: 005817b9 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 21231: 003f3eb1 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 21232: 0069e809 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21232: 0069e7b9 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21233: 009f7f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21234: 009a8358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21235: 00674019 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21236: 0062840d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21235: 00673fc9 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21236: 006283bd 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21237: 00410015 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21238: 004c0989 124 FUNC GLOBAL DEFAULT 12 helper_msa_bset_w │ │ │ │ 21239: 009f6a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21240: 009aa18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21241: 008fa568 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttdsp │ │ │ │ 21242: 009a79c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21243: 0054eec5 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21244: 00648215 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21245: 00660cc5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21243: 0054ee75 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21244: 006481c5 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21245: 00660c75 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21246: 004b1975 184 FUNC GLOBAL DEFAULT 12 helper_float_msub_d │ │ │ │ 21247: 009f64f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21248: 0099a688 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21249: 009f8024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_FETCH_DATA_KIND_DSTATE │ │ │ │ 21250: 0099ed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21251: 0067ee29 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21251: 0067edd9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21252: 009f7978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21253: 009f790c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21254: 009f6f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ - 21255: 0063a1c9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21255: 0063a179 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21256: 0029f06d 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21257: 009a124c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 21258: 00677845 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21258: 006777f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21259: 009f616c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21260: 009f6b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21261: 004059c5 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21262: 009f6194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ 21263: 004b1a2d 182 FUNC GLOBAL DEFAULT 12 helper_float_msub_s │ │ │ │ - 21264: 0068d299 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21264: 0068d249 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 21265: 009a9064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 21266: 0067d621 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21266: 0067d5d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21267: 009f60c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21268: 009a9fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21269: 009f7d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 21270: 0099b3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21271: 0099c1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21272: 009f64b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 21273: 00469709 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21274: 009f7be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21275: 009f7198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21276: 009f71a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21277: 00903124 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_performance │ │ │ │ 21278: 0049908d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ - 21279: 006b34d5 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21279: 006b3485 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21280: 009f6f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21281: 009a5368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21282: 0041c219 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 21283: 006ad2fd 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21283: 006ad2ad 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21284: 009a2a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21285: 009a42b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21286: 009f8328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21287: 009f74ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21288: 009f855e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21289: 009f65ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21290: 006079d1 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21290: 00607981 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21291: 004837f5 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 21292: 00668e99 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21292: 00668e49 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21293: 004369bd 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21294: 009ab974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21295: 0027dec9 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21296: 0054db91 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21296: 0054db41 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21297: 003ca1a9 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21298: 009f6604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21299: 009a8b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21300: 00265fc5 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21301: 004137ed 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21302: 0056cd1d 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21302: 0056cccd 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 21303: 009f7334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ 21304: 003ac221 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21305: 009f64ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21306: 0099b408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21307: 009a79b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 21308: 009f7ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 21309: 0055ad99 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21310: 0063a2a5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21309: 0055ad49 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21310: 0063a255 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 21311: 00493d8d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21312: 00284269 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21313: 009f7b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21314: 009a0bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21315: 009ad920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21316: 006a43b5 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21316: 006a4365 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 21317: 003ac2f9 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21318: 009a57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21319: 009a1f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21320: 009a0efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21321: 006ba1dd 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21321: 006ba18d 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ 21322: 008fec0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_ule │ │ │ │ - 21323: 0069b94d 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21323: 0069b8fd 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21324: 009b177c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21325: 002585c1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21326: 00344165 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21327: 009f7580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21328: 00268be9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 21329: 00668419 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21329: 006683c9 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21330: 009ac5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21331: 007f8f38 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21331: 007f8ee8 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21332: 009a279c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21333: 009a96e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21334: 00598059 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21334: 00598009 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21335: 009a2bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 21336: 009a76d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_RESET_EVENT │ │ │ │ 21337: 003ac28d 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21338: 00497cfd 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 21339: 0037e475 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 21340: 003ea4e9 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21341: 006919ad 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21341: 0069195d 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 21342: 003f118d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21343: 009a013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21344: 002a7dcd 466 FUNC GLOBAL DEFAULT 12 gus_read │ │ │ │ 21345: 009f7b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21346: 009f6956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 21347: 009f7a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21348: 009ae1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ @@ -21358,53 +21358,53 @@ │ │ │ │ 21354: 009a7998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 21355: 0022b111 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 21356: 009f7dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 21357: 009f6040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 21358: 003a20a1 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 21359: 00902e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_pl │ │ │ │ 21360: 009f6d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 21361: 00626ef5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 21361: 00626ea5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 21362: 009f6cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 21363: 0099ff90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 21364: 009a16cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 21365: 009b0df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 21366: 0028fc69 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 21367: 0028e8d9 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 21368: 009a3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 21369: 002bfad5 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 21370: 005a5b95 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 21370: 005a5b45 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 21371: 009a8388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 21372: 009a104c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 21373: 0066aec1 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ - 21374: 00551e51 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 21373: 0066ae71 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 21374: 00551e01 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ 21375: 00902d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_pu │ │ │ │ - 21376: 0061a711 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 21376: 0061a6c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 21377: 009a81b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 21378: 009f751a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 21379: 009f81da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 21380: 0029f389 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 21381: 009a4148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 21382: 008fd6e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_packsswh │ │ │ │ 21383: 009f763a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 21384: 009f61f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 21385: 0059b05d 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 21385: 0059b00d 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 21386: 009f7c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 21387: 009a24ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 21388: 002f2345 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 21389: 0099e9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 21390: 003f7139 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 21391: 009f7928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 21392: 009f694a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 21393: 0099aed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 21394: 009acb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 21395: 006a2d09 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 21396: 0057fa45 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 21395: 006a2cb9 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 21396: 0057f9f5 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 21397: 0099f560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 21398: 00258441 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ - 21399: 006952a5 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ + 21399: 00695255 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ 21400: 009a20ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 21401: 0099c048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 21402: 0099a728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 21403: 0049ff91 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcstatus │ │ │ │ 21404: 0048083d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 21405: 0099c6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 21406: 009b10d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ @@ -21415,20 +21415,20 @@ │ │ │ │ 21411: 009a5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 21412: 009f7da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 21413: 0044486d 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 21414: 004986dd 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 21415: 0099bdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ 21416: 004a1471 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf0 │ │ │ │ 21417: 004a1489 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf1 │ │ │ │ - 21418: 0067bbd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 21418: 0067bb81 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 21419: 004ab699 134 FUNC GLOBAL DEFAULT 12 helper_dpaq_sa_l_w │ │ │ │ 21420: 004a14a1 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf2 │ │ │ │ 21421: 009f7c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ 21422: 004a14b9 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf3 │ │ │ │ - 21423: 00604b09 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 21423: 00604ab9 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 21424: 008fb564 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_le │ │ │ │ 21425: 004a14d1 26 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf4 │ │ │ │ 21426: 009f6f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 21427: 003e7fe1 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 21428: 009b2398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 21429: 008ef968 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 21430: 00903bf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msacu │ │ │ │ @@ -21443,20 +21443,20 @@ │ │ │ │ 21439: 008b21bc 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 21440: 009a8698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 21441: 009ab874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 21442: 0046ce05 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 21443: 003cce15 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 21444: 0025bc01 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ 21445: 002a2165 100 FUNC GLOBAL DEFAULT 12 audio_register_model_with_cb │ │ │ │ - 21446: 0061af81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 21446: 0061af31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 21447: 009f6820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 21448: 008fb45c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_lt │ │ │ │ 21449: 009e646c 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 21450: 0099dc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 21451: 00662efd 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 21451: 00662ead 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 21452: 009b1358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 21453: 0033737d 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 21454: 009f8b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 21455: 009f7cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 21456: 0044f6c1 64 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 21457: 009f5fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_DSTATE │ │ │ │ 21458: 009f5e8c 8 OBJECT GLOBAL DEFAULT 25 mon_list │ │ │ │ @@ -21465,37 +21465,37 @@ │ │ │ │ 21461: 009aab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 21462: 009f7f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 21463: 008e97f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 21464: 002bcc39 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 21465: 009a8be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21466: 0099efd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ 21467: 004abbb1 84 FUNC GLOBAL DEFAULT 12 helper_cmpu_lt_qb │ │ │ │ - 21468: 006496cd 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21468: 0064967d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21469: 008f2270 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaqx_sa_w_ph │ │ │ │ 21470: 009a6934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 21471: 009f60a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21472: 009f625c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21473: 009f801c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21474: 009abbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21475: 009b0ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21476: 009f7aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21477: 009b0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21478: 009a4368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21479: 008eb0b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 21480: 006380b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21481: 0069dbc5 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21480: 00638065 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21481: 0069db75 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21482: 009f6434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 21483: 005a1125 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21483: 005a10d5 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21484: 009a6214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21485: 0025cbbd 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21486: 0053e2cd 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21486: 0053e27d 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21487: 009f7c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 21488: 009ae6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21489: 009f5c8e 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 21490: 006ba5c1 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 21490: 006ba571 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 21491: 009b0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21492: 009a3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_SUSPENDED_EVENT │ │ │ │ 21493: 0099adb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21494: 004a9dcd 28 FUNC GLOBAL DEFAULT 12 helper_subqh_r_w │ │ │ │ 21495: 009f835c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21496: 009f708c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 21497: 009aad5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ @@ -21504,17 +21504,17 @@ │ │ │ │ 21500: 009f7268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21501: 0099b970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21502: 00297d71 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21503: 0033d329 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21504: 002ba9ad 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ 21505: 004aad69 154 FUNC GLOBAL DEFAULT 12 helper_mul_s_ph │ │ │ │ 21506: 004a9de9 22 FUNC GLOBAL DEFAULT 12 helper_subqh_w │ │ │ │ - 21507: 005abcad 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21508: 0064fd05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21509: 0057fa65 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21507: 005abc5d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21508: 0064fcb5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21509: 0057fa15 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21510: 009ae340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21511: 0029aad5 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21512: 009f6c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21513: 004d0731 388 FUNC GLOBAL DEFAULT 12 helper_msa_srl_b │ │ │ │ 21514: 009f85a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21515: 004d09f9 146 FUNC GLOBAL DEFAULT 12 helper_msa_srl_d │ │ │ │ 21516: 0044692d 3732 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ @@ -21522,32 +21522,32 @@ │ │ │ │ 21518: 009f691a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 21519: 009f80b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21520: 009a3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21521: 009f6afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21522: 00498fbd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 21523: 009f64bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21524: 009aa13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21525: 0061b7b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21525: 0061b765 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 21526: 003f40a1 424 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21527: 0099b438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21528: 009f7428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_PARITY_SENSE_CHANGED_DSTATE │ │ │ │ 21529: 0099c0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21530: 008e5604 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21531: 0062e529 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21531: 0062e4d9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21532: 009f6f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21533: 004da625 500 FUNC GLOBAL DEFAULT 12 helper_msa_fmul_df │ │ │ │ - 21534: 0061a405 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ + 21534: 0061a3b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ 21535: 009b0e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21536: 009f7c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21537: 009f777e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 21538: 009f8608 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21539: 0062fd71 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21540: 006a37d1 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21541: 006bc0d1 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ - 21542: 0056df85 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ + 21539: 0062fd21 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21540: 006a3781 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21541: 006bc081 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21542: 0056df35 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ 21543: 004d0989 110 FUNC GLOBAL DEFAULT 12 helper_msa_srl_w │ │ │ │ 21544: 009f825a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21545: 009a9014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 21546: 009ae6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21547: 00289431 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 21548: 0047d989 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21549: 009ac960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ @@ -21560,16 +21560,16 @@ │ │ │ │ 21556: 00495a99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 21557: 009a9494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 21558: 009b1f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 21559: 009f66ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 21560: 009f6ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21561: 004857d1 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21562: 002c3065 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 21563: 0062e581 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21564: 0054f511 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21563: 0062e531 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21564: 0054f4c1 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21565: 009f851c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21566: 009a09ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21567: 0034a321 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21568: 008f9f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tccontext │ │ │ │ 21569: 009b2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21570: 008b1e30 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21571: 009adeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ @@ -21582,15 +21582,15 @@ │ │ │ │ 21578: 009b1bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21579: 00905cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmul_df │ │ │ │ 21580: 00486065 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21581: 004dc7f5 1784 FUNC GLOBAL DEFAULT 12 helper_msa_fmax_df │ │ │ │ 21582: 0026c459 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21583: 00264b29 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21584: 009f8150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21585: 007de2e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21585: 007de294 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21586: 003c5fb5 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 21587: 009f7776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 21588: 0041371d 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21589: 009f6b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21590: 009f8368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 21591: 003e1da1 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21592: 003d4b71 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ @@ -21598,112 +21598,112 @@ │ │ │ │ 21594: 00307b5d 104 FUNC GLOBAL DEFAULT 12 isa_bus_from_device │ │ │ │ 21595: 00350e99 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 21596: 003f68d5 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21597: 004cef09 42 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_d │ │ │ │ 21598: 009a43c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21599: 009f7cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 21600: 004958d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21601: 006ac371 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21601: 006ac321 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 21602: 004cee4d 122 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_h │ │ │ │ 21603: 004945a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21604: 00603a25 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21604: 006039d5 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21605: 00450929 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21606: 009f77a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 21607: 009b1e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21608: 003461b1 182 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 21609: 009f8224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21610: 0049922d 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 21611: 009a88d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21612: 00444361 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21613: 009f7664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21614: 009f6332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21615: 0099a594 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21616: 005553a5 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21616: 00555355 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21617: 008e8984 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21618: 009a2abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21619: 009f61ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21620: 0099c138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21621: 003d4095 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21622: 003fc389 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21623: 008f4058 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_r_w │ │ │ │ 21624: 004ceec9 62 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_w │ │ │ │ 21625: 009a091c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 21626: 009f6c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 21627: 009f7afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21628: 0032071d 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21629: 00905854 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmax_df │ │ │ │ 21630: 008e8144 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21631: 00588d85 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21631: 00588d35 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21632: 009f7f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21633: 00607631 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21633: 006075e1 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21634: 004d5531 2560 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_df │ │ │ │ 21635: 009f6282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21636: 009f6ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21637: 0063b36d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21637: 0063b31d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21638: 009a187c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21639: 009f81e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21640: 009a035c 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21641: 00619a65 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21641: 00619a15 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21642: 002c6231 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 21643: 004aae05 112 FUNC GLOBAL DEFAULT 12 helper_mulq_s_ph │ │ │ │ 21644: 00480009 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21645: 00599c39 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21645: 00599be9 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21646: 009f7158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21647: 009f8214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21648: 0043f5e9 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21649: 009f79da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21650: 009a4ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 21651: 0063dba1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 21652: 0054234d 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 21653: 0064c3d5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 21651: 0063db51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21652: 005422fd 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21653: 0064c385 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 21654: 009ae96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21655: 0069c189 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21655: 0069c139 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21656: 0099e7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21657: 008f8678 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcbind │ │ │ │ 21658: 0099bec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 21659: 009f78fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 21660: 00496ea9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 21661: 003e9261 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21662: 0065f645 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21662: 0065f5f5 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21663: 0099eaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21664: 0099efc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21665: 006788d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21666: 005a2741 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21665: 00678889 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21666: 005a26f1 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21667: 003dff3d 460 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21668: 009f627c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21669: 009f61a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21670: 009f82ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21671: 005aa409 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21671: 005aa3b9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21672: 009aa69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 21673: 00342801 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 21674: 0056d7e1 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21674: 0056d791 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21675: 009f71aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21676: 0049f1ad 204 FUNC GLOBAL DEFAULT 12 cpu_mips_store_count │ │ │ │ 21677: 0049c3ad 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21678: 002bef1d 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ 21679: 004d1ab5 364 FUNC GLOBAL DEFAULT 12 helper_msa_clti_s_df │ │ │ │ - 21680: 005abb31 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21680: 005abae1 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21681: 0099bc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21682: 003f8919 136 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21683: 003b8f61 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21684: 009aac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 21685: 003f1155 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21686: 009f6840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21687: 009a5c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21688: 009f79f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21689: 005523a1 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21689: 00552351 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21690: 004b919d 194 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sueq │ │ │ │ 21691: 009f6018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21692: 00698615 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21692: 006985c5 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21693: 009f71b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21694: 00427611 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21695: 004aa5f1 244 FUNC GLOBAL DEFAULT 12 helper_precrqu_s_qb_ph │ │ │ │ 21696: 0029a679 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21697: 0043e171 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21698: 006b2799 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21698: 006b2749 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21699: 009f6170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21700: 0099c2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 21701: 0047a171 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21702: 009a5f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21703: 00904e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_u_b │ │ │ │ 21704: 009b27ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21705: 00436fa9 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ @@ -21712,109 +21712,109 @@ │ │ │ │ 21708: 009aabac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21709: 00904e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_u_h │ │ │ │ 21710: 008e85e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 21711: 009f7a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21712: 009f78c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21713: 003ddab9 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21714: 0099beb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21715: 0057a355 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21716: 006aca59 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21717: 00698251 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21715: 0057a305 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21716: 006aca09 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21717: 00698201 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21718: 004a1cd9 42 FUNC GLOBAL DEFAULT 12 helper_mtc0_xcontext │ │ │ │ 21719: 009f811c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21720: 009f7648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21721: 005a2385 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21721: 005a2335 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21722: 0028e87d 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 21723: 0049766d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 21724: 00695505 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21724: 006954b5 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21725: 008e7da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21726: 009f80d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21727: 00636695 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21727: 00636645 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21728: 009f7e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ 21729: 00904d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_u_w │ │ │ │ - 21730: 00559d45 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21730: 00559cf5 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21731: 00349129 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21732: 009ab7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21733: 009a4ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21734: 0040aa49 652 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21735: 009f831e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21736: 00484f05 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21737: 0099e984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21738: 0068d931 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21739: 005852fd 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21740: 00675eb1 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21738: 0068d8e1 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21739: 005852ad 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21740: 00675e61 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21741: 0099c6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 21742: 004d2d5d 604 FUNC GLOBAL DEFAULT 12 helper_msa_sat_s_df │ │ │ │ 21743: 009ab934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21744: 0034fd31 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21745: 0099c650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21746: 009a50b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21747: 009abbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21748: 008fb24c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_sf │ │ │ │ 21749: 002fdc69 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 21750: 006486fd 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21750: 006486ad 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 21751: 00468319 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21752: 009f65d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21753: 009b0e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21754: 009f8068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 21755: 003a12f5 116 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_replay_populated │ │ │ │ - 21756: 005d9f4d 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21757: 00575fe9 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21756: 005d9efd 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21757: 00575f99 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21758: 009f610c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21759: 00349571 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21760: 0053bda5 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21761: 00690ae1 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21760: 0053bd55 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21761: 00690a91 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21762: 00901e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_min_d │ │ │ │ 21763: 009f70e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21764: 0026d145 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ 21765: 004deb45 432 FUNC GLOBAL DEFAULT 12 helper_msa_ffql_df │ │ │ │ - 21766: 0055df95 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21767: 00661369 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21766: 0055df45 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21767: 00661319 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21768: 003e03a9 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 21769: 00496375 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21770: 0068ec51 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21770: 0068ec01 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21771: 009f84a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21772: 009f69e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21773: 009aca70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21774: 009a81c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21775: 009f7e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21776: 009f6dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21777: 004459c1 1312 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21778: 004818f1 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21779: 0099b348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 21780: 008f4688 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbla │ │ │ │ 21781: 009008ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_min_s │ │ │ │ 21782: 00498df1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 21783: 0061ca69 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21783: 0061ca19 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21784: 0037cbe5 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21785: 009f6d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21786: 0033e015 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21787: 009a4d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21788: 002c84cd 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21789: 006c2e25 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21789: 006c2dd5 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21790: 009f6d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21791: 00564e8d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21791: 00564e3d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21792: 009f7920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21793: 00409001 328 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21794: 0049e8cd 572 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21795: 00621281 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21795: 00621231 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21796: 00907c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clei_s_df │ │ │ │ 21797: 00911ce4 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21798: 009a034c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21799: 009f8014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21800: 0054ac01 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21800: 0054abb1 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21801: 009a2d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21802: 009aa7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21803: 0049dd99 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21804: 003fc9c9 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21805: 008b1d88 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21806: 008ec4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21807: 0069d08d 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21808: 00561b5d 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21809: 006bc011 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21807: 0069d03d 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21808: 00561b0d 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21809: 006bbfc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21810: 009f62bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 21811: 009f724a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21812: 003d2399 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 21813: 003e95e1 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21814: 009f6664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 21815: 00497b71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21816: 002792ad 144 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ @@ -21823,175 +21823,175 @@ │ │ │ │ 21819: 009ad6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 21820: 009f78a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21821: 009f639c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21822: 009f780a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21823: 009f8b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_CQE_HANDLER_DSTATE │ │ │ │ 21824: 0099ba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 21825: 008f5b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcrestart │ │ │ │ - 21826: 0053c0cd 1228 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21826: 0053c07d 1228 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21827: 003dd525 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21828: 009f6752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21829: 00249731 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21830: 009a155c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21831: 009f6d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21832: 004aa2fd 88 FUNC GLOBAL DEFAULT 12 helper_subu_s_ph │ │ │ │ 21833: 0099b528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21834: 009a260c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21835: 004985e1 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 21836: 009a8988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21837: 009f79d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21838: 005644a1 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21838: 00564451 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21839: 009af534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21840: 006b0045 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21840: 006afff5 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 21841: 00497311 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21842: 0099b118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21843: 008faeb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_un │ │ │ │ 21844: 00485659 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21845: 009f7d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21846: 006819e1 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21846: 00681991 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21847: 0099c5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21848: 00267cd9 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21849: 00649f79 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21849: 00649f29 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21850: 009f7d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21851: 009f7ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21852: 009ab994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21853: 009f67c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 21854: 003f65a9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21855: 009f75ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21856: 0062ef85 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21856: 0062ef35 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21857: 00263ced 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21858: 00659d15 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21858: 00659cc5 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21859: 008f4c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_ph │ │ │ │ 21860: 009f8592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 21861: 00485ee9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21862: 009f8b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21863: 0058c5d9 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21863: 0058c589 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ 21864: 004aa355 140 FUNC GLOBAL DEFAULT 12 helper_subu_s_qb │ │ │ │ - 21865: 0053e545 556 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21865: 0053e4f5 556 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21866: 009f612c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21867: 009f6508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21868: 009f6daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21869: 0065aaf5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21869: 0065aaa5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21870: 009f719c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21871: 0066e2e5 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21871: 0066e295 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21872: 009ab0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21873: 0066ef2d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21874: 00666679 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21873: 0066eedd 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21874: 00666629 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21875: 009abf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21876: 009a5cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 21877: 004681f5 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21878: 0068f451 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21878: 0068f401 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21879: 009f822a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21880: 0065955d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21880: 0065950d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 21881: 0046b625 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21882: 0067f9d5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21882: 0067f985 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 21883: 008f4160 132 OBJECT GLOBAL DEFAULT 24 helper_info_subuh_r_qb │ │ │ │ 21884: 0048070d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 21885: 009f7b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 21886: 009f753e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 21887: 009aa52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 21888: 003b8289 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 21889: 0047e975 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 21890: 0040f9a9 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 21891: 00670d11 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 21892: 006307e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 21891: 00670cc1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 21892: 00630795 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 21893: 0090553c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_madd_q_df │ │ │ │ 21894: 00339815 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 21895: 009f7616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 21896: 00431fdd 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 21897: 006924bd 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 21897: 0069246d 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 21898: 009f6ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 21899: 009f7b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 21900: 009a277c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 21901: 005db6f5 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 21902: 005a1aa5 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 21901: 005db6a5 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 21902: 005a1a55 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 21903: 009b007c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 21904: 00669a65 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 21905: 0064def9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 21904: 00669a15 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 21905: 0064dea9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 21906: 009a25fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 21907: 004fca99 6 FUNC GLOBAL DEFAULT 12 generate_exception_end │ │ │ │ + 21907: 004fca4d 6 FUNC GLOBAL DEFAULT 12 generate_exception_end │ │ │ │ 21908: 009f8160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 21909: 0068ce5d 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 21909: 0068ce0d 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 21910: 009b09f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 21911: 009f716a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 21912: 008f4b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_qb │ │ │ │ 21913: 00468ab9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 21914: 009f6000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 21915: 008b26b0 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 21916: 009a4888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 21917: 009f8268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 21918: 0069bc79 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 21919: 00620b89 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 21918: 0069bc29 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 21919: 00620b39 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 21920: 009f6144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 21921: 009a5a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 21922: 00253cf9 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 21923: 009f66e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 21924: 005ae09d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 21925: 007f8ed8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 21924: 005ae04d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 21925: 007f8e88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 21926: 009a5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 21927: 0068e4c1 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 21928: 005a9419 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 21927: 0068e471 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 21928: 005a93c9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 21929: 009f6ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 21930: 00579ff9 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 21930: 00579fa9 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 21931: 009f806e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 21932: 0063a295 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 21933: 005db889 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 21932: 0063a245 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 21933: 005db839 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 21934: 008a6fd8 64 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 21935: 009af9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 21936: 0066d819 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 21936: 0066d7c9 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 21937: 00342c3d 84 FUNC GLOBAL DEFAULT 12 pci_setup_iommu_per_bus │ │ │ │ 21938: 009b01ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 21939: 009a19f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MALTA_FPGA_DISPLAY_EVENT │ │ │ │ - 21940: 00655041 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 21940: 00654ff1 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 21941: 009f778c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 21942: 0099cb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 21943: 009f6732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 21944: 0068297d 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 21944: 0068292d 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 21945: 009f743e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 21946: 0062c555 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ - 21947: 004ec421 250 FUNC GLOBAL DEFAULT 12 decode_isa_rel6 │ │ │ │ + 21946: 0062c505 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 21947: 004ec3d5 250 FUNC GLOBAL DEFAULT 12 decode_isa_rel6 │ │ │ │ 21948: 0043e3a5 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 21949: 009f7130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 21950: 009f6a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 21951: 009b2a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 21952: 009af804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 21953: 009f8b7c 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 21954: 009f6a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 21955: 003cebdd 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 21956: 003dc9f9 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 21957: 009f7e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 21958: 0053e029 428 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 21958: 0053dfd9 428 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 21959: 00488c31 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 21960: 009f607c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 21961: 005a9e89 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 21961: 005a9e39 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 21962: 009a8468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 21963: 004d3a81 732 FUNC GLOBAL DEFAULT 12 helper_msa_binsri_df │ │ │ │ 21964: 009f77ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 21965: 009f75f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 21966: 005c6ce9 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 21966: 005c6c99 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ 21967: 008f4cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_s_ph │ │ │ │ - 21968: 006bc1b5 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 21968: 006bc165 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 21969: 0099ad38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 21970: 003f3e3d 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 21971: 0099a7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 21972: 009f76f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 21973: 003a1f1d 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 21974: 0064d481 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 21974: 0064d431 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 21975: 0048fa29 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 21976: 00553a95 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 21976: 00553a45 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 21977: 0090a4a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_b │ │ │ │ 21978: 009f74fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 21979: 009f7e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_DSTATE │ │ │ │ 21980: 009f7bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 21981: 0090a318 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_d │ │ │ │ 21982: 009f7bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 21983: 005cd185 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 21983: 005cd135 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ 21984: 008fc560 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_nge │ │ │ │ 21985: 0090a420 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_h │ │ │ │ - 21986: 006bdb01 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 21986: 006bdab1 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 21987: 0043e241 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 21988: 009a5a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 21989: 0037fcd5 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 21990: 003c5415 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 21991: 009ada40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 21992: 009f7908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 21993: 009a52d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ @@ -21999,376 +21999,376 @@ │ │ │ │ 21995: 008fc458 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ngl │ │ │ │ 21996: 00429cd1 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 21997: 003ffc79 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 21998: 009a5b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 21999: 0048fdd5 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 22000: 009f7d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 22001: 0027a049 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 22002: 0061c025 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 22002: 0061bfd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 22003: 009f7504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 22004: 009f76da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 22005: 009b1318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 22006: 00248d15 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 22007: 009a08cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 22008: 008fc668 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ngt │ │ │ │ 22009: 0090a39c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_w │ │ │ │ 22010: 004b9479 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sule │ │ │ │ 22011: 003444c5 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 22012: 0046ade9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 22013: 008f4bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_s_qb │ │ │ │ 22014: 009f7af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 22015: 009af1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 22016: 005868b5 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 22017: 0057ed95 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 22016: 00586865 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 22017: 0057ed45 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 22018: 009ac650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 22019: 009f71ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 22020: 005690d9 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 22020: 00569089 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 22021: 009f76b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 22022: 009f6e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 22023: 009f62fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 22024: 00409cb1 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 22025: 0069664d 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 22025: 006965fd 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 22026: 00493b01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 22027: 0055b00d 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 22027: 0055afbd 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 22028: 003dcd51 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 22029: 009f5f73 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 22030: 004b9309 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sult │ │ │ │ 22031: 002f2305 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 22032: 0068d549 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 22032: 0068d4f9 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 22033: 009f68ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 22034: 0058e105 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 22034: 0058e0b5 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 22035: 009a0adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 22036: 008e06a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 22037: 004abd5d 32 FUNC GLOBAL DEFAULT 12 helper_pick_ph │ │ │ │ 22038: 009f78e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 22039: 009f6ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 22040: 008b1874 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 22041: 009b0f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 22042: 00494d81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 22043: 0043d9a9 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 22044: 0025c479 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 22045: 009f6eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 22046: 009f8572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 22047: 009f65de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 22048: 0053ea1d 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 22048: 0053e9cd 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 22049: 009f6ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 22050: 009f8074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 22051: 0046b9b5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 22052: 0028f989 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 22053: 009a3ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 22054: 009f7966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 22055: 00488cad 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 22056: 009a6134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 22057: 009f76fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 22058: 008f7cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_f │ │ │ │ 22059: 009f800a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 22060: 0047a3c1 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 22061: 00599f95 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 22061: 00599f45 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 22062: 009ae2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 22063: 008f6998 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_cause │ │ │ │ 22064: 009f744e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 22065: 0028fcad 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 22066: 005a5531 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 22066: 005a54e1 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 22067: 009f612a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 22068: 008e7c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 22069: 00638979 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 22069: 00638929 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 22070: 009f6966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 22071: 006009c1 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 22071: 00600971 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 22072: 009f6428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 22073: 0046b82d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 22074: 0099ee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 22075: 006aa1b1 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 22075: 006aa161 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 22076: 00495b75 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ 22077: 004abd11 74 FUNC GLOBAL DEFAULT 12 helper_pick_qb │ │ │ │ - 22078: 00584f09 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 22079: 00648411 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22080: 0069fa45 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22081: 00624fcd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22078: 00584eb9 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 22079: 006483c1 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22080: 0069f9f5 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22081: 00624f7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22082: 009f641a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22083: 009f60c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22084: 009f6566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22085: 009f7aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22086: 009adb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22087: 009b0f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22088: 009a1f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22089: 0037d2b5 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22090: 00598e95 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22090: 00598e45 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 22091: 0028734d 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 22092: 00494bc9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 22093: 008f470c 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbra │ │ │ │ 22094: 0048f899 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22095: 0025f141 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22096: 00555db1 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22096: 00555d61 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22097: 0029678d 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ - 22098: 00643bb9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22098: 00643b69 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 22099: 009a2c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_PROG_EVENT │ │ │ │ - 22100: 00661a35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22100: 006619e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22101: 009b16fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22102: 009a0a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ - 22103: 00514569 26 FUNC GLOBAL DEFAULT 12 helper_mulshi │ │ │ │ + 22103: 0051451d 26 FUNC GLOBAL DEFAULT 12 helper_mulshi │ │ │ │ 22104: 009abc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22105: 008ec23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22106: 009f7b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22107: 0099f744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22108: 0090e494 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_b │ │ │ │ 22109: 004b9855 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sune │ │ │ │ 22110: 003e2f71 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 22111: 003496b5 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ 22112: 0090e308 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_d │ │ │ │ 22113: 00452bb9 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22114: 009f7164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22115: 0065a565 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22115: 0065a515 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22116: 0099b468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22117: 009ada70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22118: 0090e410 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_h │ │ │ │ 22119: 008faa90 132 OBJECT GLOBAL DEFAULT 24 helper_info_eretnc │ │ │ │ 22120: 009a160c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22121: 009a4c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22122: 005a9269 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22123: 00554235 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22122: 005a9219 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22123: 005541e5 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22124: 009ae5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22125: 009ac710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22126: 009f8550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 22127: 009f8036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_BYTE_DSTATE │ │ │ │ 22128: 009ac054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 22129: 0047fbf9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 22130: 008e08c0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 22131: 009024c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_l_d │ │ │ │ 22132: 009f840c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 22133: 003ab59d 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 22134: 009b2308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 22135: 003c0b91 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22136: 009b13a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 22137: 00663ae5 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22137: 00663a95 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22138: 004102d5 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22139: 009f7a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 22140: 0046375d 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ - 22141: 004ee97d 236 FUNC GLOBAL DEFAULT 12 generate_exception_err │ │ │ │ + 22141: 004ee931 236 FUNC GLOBAL DEFAULT 12 generate_exception_err │ │ │ │ 22142: 009f69d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22143: 009f6938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22144: 0090e38c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_w │ │ │ │ 22145: 009f6918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22146: 0025dfa9 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 22147: 006b7d65 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22147: 006b7d15 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22148: 0043ddf9 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22149: 0080ae1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22149: 0080adcc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22150: 00343fc9 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22151: 0068ddb9 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22151: 0068dd69 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22152: 009b23f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ 22153: 004a1d11 72 FUNC GLOBAL DEFAULT 12 helper_mtc0_debug │ │ │ │ - 22154: 0067cf55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22154: 0067cf05 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 22155: 00489bc1 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22156: 00900f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_l_s │ │ │ │ 22157: 0099a488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 22158: 009a4cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22159: 009f6118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22160: 009a7498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22161: 009b08f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22162: 009a7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22163: 009a9174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 22164: 009b05e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22165: 007f8e00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22165: 007f8db0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 22166: 0046b1e1 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22167: 009f69e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 22168: 00581e41 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22168: 00581df1 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22169: 009afb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22170: 003ee7c1 480 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_range │ │ │ │ 22171: 009f7d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22172: 00433bd1 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 22173: 008fbeac 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_f │ │ │ │ 22174: 00497595 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22175: 00342319 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22176: 0066b0b9 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22176: 0066b069 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ 22177: 008f8804 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tccontext │ │ │ │ - 22178: 00697825 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22178: 006977d5 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22179: 004a0649 24 FUNC GLOBAL DEFAULT 12 helper_mfc0_debug │ │ │ │ 22180: 009f77c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 22181: 00682385 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22181: 00682335 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22182: 009b2c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 22183: 006ad269 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22183: 006ad219 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22184: 0099bbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22185: 00418f5d 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22186: 0061e295 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22186: 0061e245 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22187: 009f6930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22188: 00638385 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22188: 00638335 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22189: 009af7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22190: 009a3be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22191: 0064abe9 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22191: 0064ab99 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22192: 003c9c15 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22193: 0090fee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_debug │ │ │ │ 22194: 009f6e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22195: 003df1d9 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22196: 004334f5 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22197: 009f6e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_INCOMPLETE_DSTATE │ │ │ │ 22198: 009a5fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22199: 009f6436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22200: 009f7804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22201: 009f83a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 22202: 006b945d 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22202: 006b940d 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22203: 0099eec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22204: 0099e3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 22205: 00468275 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22206: 009f6c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22207: 00357c31 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22208: 00488d2d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22209: 00296b11 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22210: 007dc214 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22210: 007dc1c4 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22211: 004a9cf9 120 FUNC GLOBAL DEFAULT 12 helper_adduh_r_qb │ │ │ │ 22212: 009f8358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22213: 009f75d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22214: 009a106c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22215: 0064aa31 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22215: 0064a9e1 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22216: 009f60ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22217: 009f7fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22218: 009f642e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 22219: 009f8570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 22220: 00606c91 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22220: 00606c41 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 22221: 0048c9bd 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22222: 0054c835 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22222: 0054c7e5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22223: 003ab905 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 22224: 0090385c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msachi │ │ │ │ - 22225: 006bc799 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22225: 006bc749 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22226: 0099f2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22227: 006768d5 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22227: 00676885 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22228: 009b29d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22229: 006ab6e9 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22229: 006ab699 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22230: 009a94a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 22231: 0025e56d 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22232: 006b065d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22232: 006b060d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22233: 009a9e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22234: 009ae270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22235: 0029f391 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22236: 00521289 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22236: 00521239 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22237: 009f698e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22238: 003fcd09 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22239: 009f719a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22240: 00692191 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22240: 00692141 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22241: 009afc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22242: 009a0c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22243: 009af284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22244: 009f64e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22245: 009f7850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22246: 0055e0e1 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22247: 00567c09 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22246: 0055e091 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22247: 00567bb9 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22248: 0049d83d 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22249: 0054abf5 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22249: 0054aba5 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22250: 0029c035 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22251: 00616cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22251: 00616c6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22252: 0042bb5d 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22253: 009f77b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22254: 009b0914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22255: 009af974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22256: 009f8448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22257: 006a07d1 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22257: 006a0781 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22258: 009f6b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22259: 00678825 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22259: 006787d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 22260: 00494725 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 22261: 00475471 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22262: 009f797a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 22263: 0090e284 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_b │ │ │ │ 22264: 0040cd51 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22265: 004391f1 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22266: 005ac7ed 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22266: 005ac79d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22267: 0090e0f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_d │ │ │ │ 22268: 009f803e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22269: 0037e681 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22270: 00497f31 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 22271: 004a1bf9 62 FUNC GLOBAL DEFAULT 12 helper_mtc0_maar │ │ │ │ 22272: 009f8234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22273: 009f7df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22274: 0099cbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22275: 006602f1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22275: 006602a1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22276: 0090e200 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_h │ │ │ │ 22277: 009aa2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22278: 009f81bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22279: 009f766e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22280: 009ae8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22281: 005aa161 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22281: 005aa111 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22282: 004b0acd 184 FUNC GLOBAL DEFAULT 12 helper_float_div_ps │ │ │ │ 22283: 003d51e1 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22284: 009b2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ 22285: 009f8542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ - 22286: 0080ae18 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22287: 0058cf71 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22286: 0080adc8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22287: 0058cf21 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22288: 004267fd 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22289: 009f67bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22290: 009b1eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22291: 009f74e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22292: 00622e41 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22292: 00622df1 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22293: 009a5ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22294: 009a8ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22295: 009052a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulr_q_df │ │ │ │ 22296: 002baa21 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22297: 009f64ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22298: 009b179c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ - 22299: 005142d1 144 FUNC GLOBAL DEFAULT 12 gen_lsa │ │ │ │ + 22299: 00514285 144 FUNC GLOBAL DEFAULT 12 gen_lsa │ │ │ │ 22300: 009f7ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22301: 009f7fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22302: 009f718e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 22303: 00908218 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bseli_b │ │ │ │ 22304: 0090e17c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_w │ │ │ │ 22305: 009f7ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22306: 008ec554 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22307: 0099d380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22308: 00410091 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22309: 009a6404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22310: 009f82d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ 22311: 004961e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22312: 006044dd 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22312: 0060448d 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22313: 009ab32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 22314: 0029a939 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 22315: 009f6490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 22316: 0033f779 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 22317: 0048377d 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 22318: 009a280c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 22319: 0068c1f5 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 22319: 0068c1a5 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 22320: 004153b5 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 22321: 0025a2e1 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 22322: 009f80d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 22323: 004125c9 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 22324: 004549d9 348 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 22325: 00648b85 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 22325: 00648b35 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 22326: 009b0810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 22327: 009a1f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 22328: 006a199d 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 22328: 006a194d 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 22329: 009f61be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 22330: 0099cd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 22331: 009a82a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 22332: 009a74c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 22333: 009f7074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 22334: 0099b9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 22335: 009a9264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 22336: 002fa525 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 22337: 009f5f14 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 22338: 005a9da5 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 22338: 005a9d55 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 22339: 0089f060 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 22340: 00496661 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 22341: 009aed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 22342: 00405bd9 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 22343: 00583805 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 22344: 0069dbb5 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 22343: 005837b5 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 22344: 0069db65 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 22345: 008af998 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 22346: 009b1ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 22347: 0046ba3d 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 22348: 0061d7c1 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 22348: 0061d771 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 22349: 009a134c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 22350: 00264c5d 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 22351: 0067911d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 22352: 0054b689 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 22351: 006790cd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 22352: 0054b639 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 22353: 009a3f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 22354: 002be515 412 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 22355: 0066eb01 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 22355: 0066eab1 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 22356: 004a4549 172 FUNC GLOBAL DEFAULT 12 mips_cpu_exec_interrupt │ │ │ │ 22357: 00492f49 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 22358: 0051ae1d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 22358: 0051add1 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 22359: 009a5c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 22360: 0062db5d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 22360: 0062db0d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 22361: 009f5ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 22362: 006b7431 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 22363: 0068183d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 22362: 006b73e1 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 22363: 006817ed 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 22364: 0099ce6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 22365: 009af714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 22366: 009a7488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 22367: 009f7aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 22368: 0031a431 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 22369: 0099eda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 22370: 0044ff99 16 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ @@ -22383,166 +22383,166 @@ │ │ │ │ 22379: 0025eac9 236 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 22380: 009f84ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 22381: 009f6990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 22382: 00468ed5 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 22383: 009f5faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 22384: 009a4728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ 22385: 009f8028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_DWORD_DSTATE │ │ │ │ - 22386: 00567a3d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 22386: 005679ed 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 22387: 004a37d5 12 FUNC GLOBAL DEFAULT 12 helper_tlbinv │ │ │ │ 22388: 0029f38d 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 22389: 009f7a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 22390: 009f5fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 22391: 009f6f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 22392: 00552281 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 22392: 00552231 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 22393: 009f87ac 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 22394: 0067d74d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 22394: 0067d6fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 22395: 00322e5d 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 22396: 00483911 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 22397: 009f7370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_DSTATE │ │ │ │ 22398: 0042a96d 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 22399: 009b17ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 22400: 00646e35 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 22400: 00646de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 22401: 009f7320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 22402: 009f6bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 22403: 0099b704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 22404: 00675b2d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 22404: 00675add 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 22405: 009f6ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 22406: 0068e435 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 22407: 0080adfc 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 22406: 0068e3e5 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 22407: 0080adac 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 22408: 002676e9 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 22409: 009aa19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 22410: 009f7c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 22411: 009a46b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 22412: 002670b1 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 22413: 005dee1d 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 22413: 005dedcd 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 22414: 0040a9b5 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 22415: 009d469c 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 22416: 009afe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 22417: 00906958 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_vshf_df │ │ │ │ 22418: 009f7126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 22419: 009ad980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 22420: 00636cc9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 22420: 00636c79 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 22421: 002848ad 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 22422: 0062cad9 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 22423: 006b44e1 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 22422: 0062ca89 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 22423: 006b4491 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 22424: 009f62e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 22425: 0099bb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 22426: 009b10b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 22427: 0080ade4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 22427: 0080ad94 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 22428: 009a22ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 22429: 009a3818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 22430: 002c4921 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 22431: 009a9924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 22432: 00629541 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 22433: 007f8ef0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 22432: 006294f1 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 22433: 007f8ea0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 22434: 009aba24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 22435: 0099ac18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 22436: 002593e9 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 22437: 009f7d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 22438: 009f858c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 22439: 009ab1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 22440: 00552301 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 22441: 00682679 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 22442: 00610471 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 22440: 005522b1 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 22441: 00682629 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 22442: 00610421 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 22443: 009f804e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 22444: 0068c119 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 22444: 0068c0c9 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 22445: 009f7422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_RESET_DSTATE │ │ │ │ - 22446: 0066a9f1 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 22446: 0066a9a1 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 22447: 009a292c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 22448: 009f688c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 22449: 0099eb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 22450: 008e12fc 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 22451: 009f71d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 22452: 009af3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 22453: 009aaecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 22454: 009a0e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 22455: 00628819 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 22455: 006287c9 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 22456: 004aab95 70 FUNC GLOBAL DEFAULT 12 helper_shra_r_ph │ │ │ │ 22457: 003f3c85 440 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 22458: 009f6006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 22459: 00914978 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 22460: 009abfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 22461: 004682f1 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 22462: 009f6d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 22463: 009f83ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 22464: 0058496d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 22464: 0058491d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 22465: 003bee11 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 22466: 008fb354 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_seq │ │ │ │ 22467: 009f715e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 22468: 008b2f0c 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 22469: 009f7ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 22470: 009af8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 22471: 009b170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 22472: 008f1400 132 OBJECT GLOBAL DEFAULT 24 helper_info_shilo │ │ │ │ 22473: 0099ea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 22474: 0033d7bd 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 22475: 00627e55 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 22475: 00627e05 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 22476: 004a1335 184 FUNC GLOBAL DEFAULT 12 helper_mtc0_pwfield │ │ │ │ 22477: 009f63ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 22478: 009f8b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 22479: 00438d95 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 22480: 00415485 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 22481: 005d9045 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 22482: 006b30ad 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 22483: 005d9c55 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 22481: 005d8ff5 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 22482: 006b305d 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 22483: 005d9c05 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 22484: 003b9f7d 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 22485: 00568919 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 22485: 005688c9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 22486: 00467915 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 22487: 006981ed 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 22487: 0069819d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 22488: 009a011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 22489: 00453fc5 400 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 22490: 00336975 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 22491: 00319b61 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 22492: 0062ad05 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 22492: 0062acb5 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 22493: 009f83f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 22494: 00587a5d 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 22494: 00587a0d 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 22495: 009f6afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 22496: 0061dd25 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 22496: 0061dcd5 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 22497: 004a019d 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tchalt │ │ │ │ 22498: 003b9785 166 FUNC GLOBAL DEFAULT 12 vhost_ack_features_ex │ │ │ │ 22499: 004a9601 144 FUNC GLOBAL DEFAULT 12 mips_cpu_create_with_clock │ │ │ │ 22500: 004aa875 110 FUNC GLOBAL DEFAULT 12 helper_shra_r_qb │ │ │ │ 22501: 009f632c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 22502: 006ba38d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 22502: 006ba33d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 22503: 009ab29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 22504: 009f65b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 22505: 005a91cd 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 22505: 005a917d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 22506: 009b2ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 22507: 00907114 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_u_d │ │ │ │ 22508: 00493d79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 22509: 004a11dd 20 FUNC GLOBAL DEFAULT 12 helper_mtc0_context │ │ │ │ 22510: 00284059 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 22511: 0053be49 644 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 22511: 0053bdf9 644 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 22512: 009f7046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 22513: 0090721c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_u_h │ │ │ │ 22514: 009055c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mul_q_df │ │ │ │ 22515: 009f6b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 22516: 009f675e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 22517: 0099f500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 22518: 009f7b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 22519: 009a8ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 22520: 009b2088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 22521: 003fdecd 188 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ 22522: 0041ed35 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 22523: 0066e3bd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 22523: 0066e36d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22524: 009f7014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22525: 006263e5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22525: 00626395 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 22526: 0046c2c9 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22527: 009f800e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 22528: 004a3a49 54 FUNC GLOBAL DEFAULT 12 cpu_mips_tlb_flush │ │ │ │ 22529: 003e97ad 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22530: 009f7e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22531: 00285751 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22532: 009f8250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22533: 009f8b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 22534: 00907198 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_u_w │ │ │ │ 22535: 008f8b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_epc │ │ │ │ 22536: 009f778e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 22537: 0079d018 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22537: 0079cfc8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22538: 008b97a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22539: 009f6334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22540: 009a5ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22541: 00302b81 12 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 22542: 004abb19 62 FUNC GLOBAL DEFAULT 12 helper_cmpgu_le_qb │ │ │ │ 22543: 009f6d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22544: 009a7e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ @@ -22551,73 +22551,73 @@ │ │ │ │ 22547: 009a7ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 22548: 00499859 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 22549: 009abad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22550: 004037f1 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22551: 00279ee1 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22552: 009b2b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22553: 009f6e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 22554: 006a709d 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22554: 006a704d 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22555: 009a7cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22556: 009ab35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 22557: 0064c069 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 22557: 0064c019 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 22558: 008f44fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_absq_s_w │ │ │ │ 22559: 004cbdad 92 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_s_d │ │ │ │ 22560: 009f819e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22561: 009f7948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22562: 006979a9 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22562: 00697959 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22563: 009f68ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22564: 009a173c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22565: 00581d09 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22565: 00581cb9 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22566: 002e6b3d 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22567: 004cbcb5 156 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_s_h │ │ │ │ 22568: 009f71f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 22569: 003ed39d 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22570: 006aa019 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22570: 006a9fc9 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22571: 009a0fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22572: 009f7280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22573: 00643171 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22573: 00643121 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22574: 009ac4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22575: 006b9ec1 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22575: 006b9e71 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 22576: 00494e61 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22577: 009aded0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22578: 00262519 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22579: 009f5fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22580: 0063a6e1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22580: 0063a691 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22581: 0049dae9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_interrupt_cb │ │ │ │ 22582: 009f7fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22583: 0099c810 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22584: 009aab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22585: 004d1105 50 FUNC GLOBAL DEFAULT 12 helper_msa_andi_b │ │ │ │ 22586: 009065bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcun_df │ │ │ │ 22587: 0099d1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22588: 0033ac29 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22589: 009f6a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 22590: 0067d351 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22591: 0068cbcd 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22590: 0067d301 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22591: 0068cb7d 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22592: 009f709a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22593: 009a257c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22594: 009f62e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22595: 0040a20d 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22596: 00675885 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22596: 00675835 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ 22597: 004cbd51 92 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_s_w │ │ │ │ 22598: 0041d315 70 FUNC GLOBAL DEFAULT 12 postcopy_incoming_cleanup │ │ │ │ - 22599: 006469c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22600: 00608d6d 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22601: 0066309d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22602: 0067a0fd 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22599: 00646971 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22600: 00608d1d 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22601: 0066304d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22602: 0067a0ad 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22603: 009f8254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22604: 008f2714 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpgu_le_qb │ │ │ │ 22605: 009f7e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22606: 00607951 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22607: 006ad029 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22606: 00607901 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22607: 006acfd9 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22608: 009a0d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22609: 009f6c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22610: 0068cbe5 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22610: 0068cb95 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22611: 009b024c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22612: 006a8679 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22612: 006a8629 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22613: 009f65e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22614: 009f6b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22615: 0099e0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22616: 004a0999 188 FUNC GLOBAL DEFAULT 12 helper_mttc0_vpeconf0 │ │ │ │ 22617: 0089f5c4 64 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22618: 009aa4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22619: 009f6896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ @@ -22626,131 +22626,131 @@ │ │ │ │ 22622: 00416cb5 112 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 22623: 009f7f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22624: 009aae9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 22625: 00474979 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22626: 00416389 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22627: 009a0c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22628: 009af504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ - 22629: 0061a65d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 22629: 0061a60d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 22630: 009e6238 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22631: 004ae5a1 206 FUNC GLOBAL DEFAULT 12 helper_float_cvt_2008_l_d │ │ │ │ 22632: 009b1dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22633: 00341d99 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22634: 009f679a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 22635: 0046ba99 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22636: 003369e5 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22637: 00647051 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22637: 00647001 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22638: 009f6c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22639: 005a3269 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22640: 0066c419 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22639: 005a3219 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22640: 0066c3c9 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22641: 009f72e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22642: 009f6e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22643: 0025c985 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22644: 0099d11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22645: 009f81d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22646: 0059994d 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22646: 005998fd 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22647: 0099a2e0 60 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22648: 009a0dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ 22649: 009f6b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_WRITE_DSTATE │ │ │ │ - 22650: 0062c0e5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22650: 0062c095 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 22651: 0046f595 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22652: 0061a7c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22652: 0061a775 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22653: 0099ff70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22654: 006a9d6d 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22654: 006a9d1d 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 22655: 003f1335 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 22656: 00537a1d 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 22656: 005379cd 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ 22657: 009f7426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 22658: 004ae671 198 FUNC GLOBAL DEFAULT 12 helper_float_cvt_2008_l_s │ │ │ │ - 22659: 00585381 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22659: 00585331 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22660: 009f79aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22661: 009ae9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22662: 004aea95 236 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_w_d │ │ │ │ 22663: 009f603a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22664: 009f7d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22665: 009f6502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22666: 006435b5 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22666: 00643565 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22667: 003c7df9 8 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22668: 009a8d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22669: 009adc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 22670: 0064a8d9 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22670: 0064a889 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22671: 00249071 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22672: 009f82a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22673: 009f84ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22674: 009f6fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22675: 00646859 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22675: 00646809 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22676: 0049d409 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22677: 006a68b1 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22677: 006a6861 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22678: 009f794a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22679: 009f8ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22680: 0054ce51 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22680: 0054ce01 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22681: 00452229 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22682: 009a47a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22683: 0025ee51 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 22684: 00556a21 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22684: 005569d1 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22685: 009a6444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 22686: 006a9cbd 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22686: 006a9c6d 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22687: 004aeb81 228 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_w_s │ │ │ │ 22688: 009f6fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 22689: 005b0819 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22689: 005b07c9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22690: 009f830a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22691: 009b263c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22692: 009a248c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22693: 00397025 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22694: 007bd940 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22694: 007bd8f0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22695: 00265fa1 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22696: 007bd7f8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22696: 007bd7a8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22697: 0026c65d 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22698: 005556c9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22698: 00555679 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22699: 009f7d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22700: 007bd6b0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22700: 007bd660 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22701: 009d4960 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22702: 009a0e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 22703: 009f77dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 22704: 00671985 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22704: 00671935 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22705: 00369191 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22706: 009a7a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22707: 009a6534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22708: 0055a44d 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22708: 0055a3fd 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22709: 009ad910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22710: 009ac560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22711: 009a58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22712: 00409571 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 22713: 004757a1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22714: 0058cec5 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22714: 0058ce75 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22715: 009f82b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22716: 009f72dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_CONFLICT_DSTATE │ │ │ │ 22717: 009f85c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22718: 009f7bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 22719: 00673339 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22719: 006732e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22720: 002973b5 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22721: 009ade30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22722: 0033fc19 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22723: 0066fbb9 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22723: 0066fb69 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22724: 009f605e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22725: 0061aced 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22725: 0061ac9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22726: 0026931d 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22727: 0054f4dd 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22727: 0054f48d 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22728: 00418e9d 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22729: 004449a5 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 22730: 009a6884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 22731: 00647c95 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22731: 00647c45 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22732: 009b1f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22733: 009f6f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22734: 0057f3a1 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22734: 0057f351 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22735: 0033adb5 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22736: 0099ec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22737: 008fbd20 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_nge │ │ │ │ 22738: 009a243c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22739: 009a1fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22740: 009aa4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22741: 009b07ec 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22742: 009a0ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22743: 009a62e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22744: 006b658d 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 22745: 006b2a19 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22744: 006b653d 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22745: 006b29c9 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22746: 008fbc18 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ngl │ │ │ │ 22747: 009a251c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22748: 009f8b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22749: 0029f3a5 2 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22750: 009ada10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22751: 009a8258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 22752: 009f6d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ @@ -22760,110 +22760,110 @@ │ │ │ │ 22756: 009f677a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 22757: 009f73c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22758: 009f76e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22759: 008fbe28 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ngt │ │ │ │ 22760: 0026b0dd 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22761: 009a15ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22762: 009b2c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 22763: 0066123d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22763: 006611ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22764: 009f854e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22765: 0062df61 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22765: 0062df11 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22766: 0099d08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 22767: 00555539 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22768: 006a91f1 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22769: 00584131 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22767: 005554e9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22768: 006a91a1 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22769: 005840e1 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22770: 0042ab55 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22771: 0057f325 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22771: 0057f2d5 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22772: 0099e844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22773: 003fd9cd 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22774: 005a56c1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22774: 005a5671 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 22775: 009f6e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22776: 009f7060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22777: 008efb78 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22778: 009a6364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22779: 002eb539 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22780: 009f82d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ - 22781: 0064c1fd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 22782: 0067a789 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 22781: 0064c1ad 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 22782: 0067a739 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 22783: 004817b9 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22784: 00418359 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22785: 002a8a11 392 FUNC GLOBAL DEFAULT 12 gus_irqgen │ │ │ │ - 22786: 00637f11 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22787: 00621755 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22788: 0054dc55 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22786: 00637ec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22787: 00621705 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22788: 0054dc05 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22789: 00319cb1 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22790: 009a6084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22791: 009a8618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22792: 009a4778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22793: 0099e0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22794: 005a0e0d 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22795: 00648f41 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22796: 00584aad 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22794: 005a0dbd 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22795: 00648ef1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22796: 00584a5d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22797: 009f70b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22798: 009f7136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 22799: 00563399 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ + 22799: 00563349 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ 22800: 003ea26d 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22801: 009f6c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22802: 009a1f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 22803: 00468d6d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 22804: 00462e61 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22805: 009f5f74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22806: 007de330 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22807: 0063547d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22808: 006178bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22806: 007de2e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22807: 0063542d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22808: 0061786d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22809: 009f6780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22810: 009f7d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 22811: 002b3591 172 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 22812: 007de328 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22813: 005d58a1 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22812: 007de2d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22813: 005d5851 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22814: 009a9694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22815: 00911f80 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22816: 0061bbed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22817: 007de320 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22816: 0061bb9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22817: 007de2d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22818: 008f7fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ole │ │ │ │ 22819: 009f83de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22820: 009f6f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 22821: 0054a259 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22821: 0054a209 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22822: 009a090c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 22823: 009056c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcune_df │ │ │ │ 22824: 009a4048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22825: 009f79ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22826: 004883d9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 22827: 00611d65 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 22827: 00611d15 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 22828: 009ad3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22829: 009f666a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 22830: 009f6816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22831: 00349b85 1500 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22832: 00266c55 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22833: 004983fd 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 22834: 009f7b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 22835: 0033fd81 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22836: 009a0e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22837: 008fd13c 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddsb │ │ │ │ 22838: 008f7ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_olt │ │ │ │ 22839: 009f6f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22840: 009f634a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22841: 005defb1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22841: 005def61 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22842: 008ec5d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 22843: 008fcf2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddsh │ │ │ │ - 22844: 006a1969 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22844: 006a1919 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22845: 003ab961 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 22846: 00662ba5 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22846: 00662b55 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ 22847: 00901c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maddf_d │ │ │ │ - 22848: 00648e7d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22848: 00648e2d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 22849: 009f77a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 22850: 002865fd 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22851: 005c90e9 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22851: 005c9099 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22852: 009f84e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22853: 009f8a90 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22854: 009f7448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22855: 00646275 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22855: 00646225 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22856: 00450a5d 192 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22857: 003d3261 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22858: 0067027d 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22858: 0067022d 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 22859: 008f3608 132 OBJECT GLOBAL DEFAULT 24 helper_info_muleu_s_ph_qbl │ │ │ │ 22860: 003ebb31 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22861: 009f649e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22862: 0028e77d 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22863: 009013c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_l_d │ │ │ │ 22864: 009f7c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ 22865: 009f6c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ @@ -22872,53 +22872,53 @@ │ │ │ │ 22868: 009006dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maddf_s │ │ │ │ 22869: 00493001 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22870: 009f70b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22871: 009f75f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22872: 004da1f1 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsne_df │ │ │ │ 22873: 009f834a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22874: 0034905d 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 22875: 00581fad 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 22875: 00581f5d 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 22876: 009a5098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 22877: 009afcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 22878: 009a57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 22879: 009f7176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 22880: 003f6e15 10 FUNC GLOBAL DEFAULT 12 ram_block_is_pmem │ │ │ │ 22881: 009f6cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 22882: 009f6110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 22883: 0029ba91 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 22884: 009f69cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 22885: 00496079 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 22886: 009b18e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 22887: 009f83a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 22888: 0067c1dd 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 22888: 0067c18d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 22889: 008ffe18 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_l_s │ │ │ │ 22890: 009f7b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 22891: 008e05f0 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 22892: 00265e01 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 22893: 009f5f12 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 22894: 009a5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 22895: 009a4548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 22896: 0062c09d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 22896: 0062c04d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 22897: 003f11b1 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 22898: 0063e889 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 22898: 0063e839 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 22899: 0029f3f1 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_get_state │ │ │ │ 22900: 0099fcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 22901: 009a5d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 22902: 009f819a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 22903: 009f68f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 22904: 0026a639 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 22905: 009f6388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 22906: 009f8092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 22907: 009b09a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 22908: 009f757c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 22909: 00488459 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 22910: 008eed8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 22911: 008fe660 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmaddhw │ │ │ │ - 22912: 006bff85 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 22913: 0061ac75 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 22912: 006bff35 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 22913: 0061ac25 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 22914: 00437341 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 22915: 0044f5a9 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 22916: 0042225d 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 22917: 009f5ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 22918: 004b5ea5 340 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ueq │ │ │ │ 22919: 009f77ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 22920: 003ca3b9 136 FUNC GLOBAL DEFAULT 12 audio_be_set_dbus_server │ │ │ │ @@ -22926,309 +22926,309 @@ │ │ │ │ 22922: 009a15ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 22923: 0090532c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsne_df │ │ │ │ 22924: 009f740c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_DSTATE │ │ │ │ 22925: 0099bf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 22926: 009ae030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 22927: 002ca235 2 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 22928: 009aca60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 22929: 0059955d 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 22929: 0059950d 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 22930: 009f774a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 22931: 009a5c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 22932: 003dda39 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ 22933: 0045385d 132 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 22934: 0069238d 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 22935: 0063bd8d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 22934: 0069233d 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 22935: 0063bd3d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 22936: 009f8306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 22937: 00640d71 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 22937: 00640d21 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 22938: 009f749c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 22939: 0037d1bd 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 22940: 0028fc2d 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 22941: 009a030c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 22942: 00380125 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 22943: 0049da29 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 22944: 009a9284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 22945: 004969bd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 22946: 009f65ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 22947: 00265ebd 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 22948: 0046c071 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 22949: 0065cd01 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 22950: 00623581 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 22949: 0065ccb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 22950: 00623531 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 22951: 00256489 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 22952: 009aa8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 22953: 009a49c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 22954: 006448b9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 22954: 00644869 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 22955: 00453ef9 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 22956: 009a4b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 22957: 006bf9a9 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 22957: 006bf959 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 22958: 009ad550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 22959: 009b044c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 22960: 003a2029 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 22961: 0062e209 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 22961: 0062e1b9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 22962: 009f70c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 22963: 00451b4d 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 22964: 00418de9 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ - 22965: 004ebd11 124 FUNC GLOBAL DEFAULT 12 msa_translate_init │ │ │ │ + 22965: 004ebcc5 124 FUNC GLOBAL DEFAULT 12 msa_translate_init │ │ │ │ 22966: 009a49a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 22967: 0046af99 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 22968: 009af164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 22969: 009a37b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 22970: 0044ffc9 152 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 22971: 008ec9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 22972: 0031bd0d 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 22973: 009f7ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 22974: 0065a92d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 22974: 0065a8dd 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 22975: 003e048d 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 22976: 009a2fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 22977: 009f66e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 22978: 009f6724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 22979: 004a17a9 26 FUNC GLOBAL DEFAULT 12 helper_mtc0_intctl │ │ │ │ - 22980: 005999c5 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 22980: 00599975 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 22981: 009a64b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 22982: 00605939 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 22982: 006058e9 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 22983: 009f745c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 22984: 009a40e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 22985: 006a35ed 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 22985: 006a359d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 22986: 003a5891 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 22987: 009f6452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 22988: 005d6029 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 22988: 005d5fd9 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 22989: 009f7918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 22990: 009f6514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 22991: 0057ec21 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 22991: 0057ebd1 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 22992: 009adce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 22993: 0036918d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 22994: 008efaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 22995: 009f6792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 22996: 002e75e9 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 22997: 006be611 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 22998: 0054a295 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ - 22999: 00663589 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 23000: 00569055 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 22997: 006be5c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 22998: 0054a245 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 22999: 00663539 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 23000: 00569005 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 23001: 009b280c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 23002: 009f6794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 23003: 00858b0c 64 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 23004: 009f6982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 23005: 0099b0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 23006: 009f6fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 23007: 009abed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 23008: 006b4191 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 23009: 006b3a01 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 23008: 006b4141 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 23009: 006b39b1 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 23010: 0099b558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 23011: 0099fef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 23012: 0029eddd 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 23013: 0043e8f9 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 23014: 00307779 80 FUNC GLOBAL DEFAULT 12 isa_connect_gpio_out │ │ │ │ 23015: 009a42f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 23016: 009f7be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 23017: 009f747e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 23018: 006b3ee5 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 23019: 0065fe1d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 23018: 006b3e95 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 23019: 0065fdcd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 23020: 004aa745 12 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbla │ │ │ │ 23021: 009f7524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 23022: 0099daa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 23023: 006bb8bd 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 23024: 006769c9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 23023: 006bb86d 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 23024: 00676979 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 23025: 0099e06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 23026: 005bac6d 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 23026: 005bac1d 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ 23027: 004ce34d 174 FUNC GLOBAL DEFAULT 12 helper_msa_subv_b │ │ │ │ - 23028: 0055f9cd 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 23028: 0055f97d 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 23029: 009aa58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 23030: 0055ab6d 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 23030: 0055ab1d 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 23031: 003fb78d 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 23032: 004ce50d 108 FUNC GLOBAL DEFAULT 12 helper_msa_subv_d │ │ │ │ 23033: 003a5de5 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 23034: 003b01e9 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 23035: 006694c5 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 23035: 00669475 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 23036: 00498999 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 23037: 00497011 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 23038: 00426c79 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 23039: 0054e04d 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 23039: 0054dffd 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 23040: 004ce3fd 178 FUNC GLOBAL DEFAULT 12 helper_msa_subv_h │ │ │ │ - 23041: 00666afd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 23042: 00644469 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 23041: 00666aad 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 23042: 00644419 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 23043: 0048858d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 23044: 0099e9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 23045: 009a0fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 23046: 009a12bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 23047: 0055bb61 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 23047: 0055bb11 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 23048: 004884dd 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 23049: 004971a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 23050: 009ac8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 23051: 009f64d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 23052: 002c322d 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 23053: 0052e955 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 23053: 0052e905 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ 23054: 008faca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_insv │ │ │ │ - 23055: 0061eb65 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 23055: 0061eb15 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 23056: 0099ead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 23057: 009f6df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 23058: 004ce4b1 90 FUNC GLOBAL DEFAULT 12 helper_msa_subv_w │ │ │ │ 23059: 009a5be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 23060: 009a9574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 23061: 004335d1 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 23062: 00666d35 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 23062: 00666ce5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 23063: 009aa55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 23064: 003d3bd9 524 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 23065: 0090196c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_w_d │ │ │ │ 23066: 009b034c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 23067: 006ba285 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 23067: 006ba235 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 23068: 00343fa1 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 23069: 009a8e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 23070: 00418cc1 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 23071: 009029ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_chs_ps │ │ │ │ 23072: 009a2b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 23073: 0099ca20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 23074: 009a6be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 23075: 00675e2d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 23075: 00675ddd 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 23076: 003f1131 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 23077: 009f781a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 23078: 009f6492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 23079: 002bbb6d 476 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 23080: 009aa8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 23081: 003f11a9 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 23082: 003f89fd 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 23083: 008f8eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftacx │ │ │ │ 23084: 009003c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_w_s │ │ │ │ 23085: 003ddd15 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 23086: 004a9c6d 22 FUNC GLOBAL DEFAULT 12 helper_addqh_w │ │ │ │ - 23087: 0068eca5 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23087: 0068ec55 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23088: 009ad8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23089: 008ee6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 23090: 009f83ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23091: 00451039 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23092: 0090808c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subvi_df │ │ │ │ 23093: 009f690a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 23094: 0061b6c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23094: 0061b675 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ 23095: 009a6a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 23096: 0068d84d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23096: 0068d7fd 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23097: 009f680e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 23098: 0046b545 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23099: 009b01cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23100: 0054abf1 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23100: 0054aba1 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 23101: 00313961 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23102: 009f6372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23103: 006757c9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23103: 00675779 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23104: 00444875 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23105: 009f8076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23106: 009f74f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23107: 009f6f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23108: 005995d5 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23108: 00599585 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23109: 009f7172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23110: 009f6f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23111: 009f845c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23112: 0049b971 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23113: 0068d191 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23113: 0068d141 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23114: 009f8152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23115: 009a6bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 23116: 0066a721 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23116: 0066a6d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23117: 009f61c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 23118: 004973e5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23119: 0062ca15 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23119: 0062c9c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23120: 009a18e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_WRITE_EVENT │ │ │ │ 23121: 00298b01 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23122: 00404289 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23123: 0062d0bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23123: 0062d06d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23124: 0025dc21 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23125: 009f8abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 23126: 009b1fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 23127: 00654cc5 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23128: 00641265 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23129: 0065559d 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23127: 00654c75 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23128: 00641215 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23129: 0065554d 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23130: 009f7446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23131: 009a43b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23132: 006b36ad 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23133: 00639715 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23134: 0068779d 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23132: 006b365d 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23133: 006396c5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23134: 0068774d 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23135: 0049c5b9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23136: 009a083c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 23137: 007de34c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ - 23138: 0065b5d9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23139: 0069cb65 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 23140: 0061bf71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23141: 006aa489 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23137: 007de2fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ + 23138: 0065b589 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23139: 0069cb15 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23140: 0061bf21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23141: 006aa439 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23142: 009f64be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23143: 0099a7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23144: 005ccc81 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23145: 0066db65 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23144: 005ccc31 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23145: 0066db15 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23146: 009a161c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23147: 009aa40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23148: 002700dd 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23149: 004ba6fd 68 FUNC GLOBAL DEFAULT 12 helper_punpckhbh │ │ │ │ 23150: 0040c7d9 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 23151: 0079d01c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23151: 0079cfcc 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23152: 009ab13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23153: 00646df9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23153: 00646da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23154: 009f74f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 23155: 006ba3d9 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 23155: 006ba389 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 23156: 00256585 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23157: 009b006c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23158: 009f7b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23159: 009f6e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23160: 009f60b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23161: 0057c765 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23162: 00677809 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23163: 0060ed31 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23161: 0057c715 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23162: 006777b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23163: 0060ece1 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23164: 00481f6d 136 FUNC GLOBAL DEFAULT 12 accel_irqchip_release_virq │ │ │ │ 23165: 009f7cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23166: 009aac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23167: 0061e90d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23168: 006c3841 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23167: 0061e8bd 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23168: 006c37f1 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 23169: 003e8d45 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23170: 009f6a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23171: 003b99e5 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23172: 0053cdd9 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23172: 0053cd89 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23173: 009f65fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23174: 0026fd49 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23175: 009a17cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23176: 009af3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 23177: 009f770a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 23178: 0056248d 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23178: 0056243d 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23179: 009f8558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23180: 00444879 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23181: 009f7e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23182: 009a58b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23183: 009ac890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23184: 009a3a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23185: 0099d4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23186: 0040e041 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23187: 009f8432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23188: 0099ee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23189: 0080adf8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23189: 0080ada8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23190: 003e6719 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23191: 009f6850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23192: 009f8ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23193: 00481c85 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23194: 009a3c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_IOV_EVENT │ │ │ │ 23195: 009f70a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 23196: 004afd71 214 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt1_ps │ │ │ │ 23197: 00288a69 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23198: 0099eed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23199: 009048dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_frsqrt_df │ │ │ │ 23200: 009f71e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 23201: 006bb839 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 23201: 006bb7e9 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 23202: 0099b1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23203: 009b1368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ 23204: 00454321 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 23205: 0064bd91 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ - 23206: 0069c9f5 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23205: 0064bd41 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ + 23206: 0069c9a5 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23207: 009b1be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23208: 009f62e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23209: 009a8d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23210: 0025f449 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23211: 009f7a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23212: 009f6146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23213: 003ddc6d 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23214: 009a4678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 23215: 004b6771 342 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ule │ │ │ │ 23216: 009a49f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23217: 009f74c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23218: 003dc87d 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 23219: 0063eaa1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23219: 0063ea51 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23220: 0099b018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23221: 004744a1 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23222: 009f65ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23223: 0067c111 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23223: 0067c0c1 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23224: 0099f704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23225: 004b5311 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_nge │ │ │ │ 23226: 009ad3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23227: 009f7210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23228: 009f758a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23229: 009f6894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23230: 009f7c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ @@ -23243,138 +23243,138 @@ │ │ │ │ 23239: 00902968 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_abs_ps │ │ │ │ 23240: 002f38f9 88 FUNC GLOBAL DEFAULT 12 pm_smbus_vmstate_needed │ │ │ │ 23241: 009f79de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23242: 009b0840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23243: 004138b1 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23244: 002c0bb1 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23245: 009f6344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23246: 0065faad 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23246: 0065fa5d 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23247: 009a4e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23248: 009f69ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23249: 004b566d 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ngt │ │ │ │ 23250: 009f85b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23251: 009f84e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23252: 0049e0e9 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 23253: 009a0f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23254: 0099bf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23255: 009a5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23256: 009f6bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23257: 006b9739 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23257: 006b96e9 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23258: 004a0969 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpeconf0 │ │ │ │ 23259: 004a0a55 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpeconf1 │ │ │ │ - 23260: 0051402d 140 FUNC GLOBAL DEFAULT 12 mips_translate_code │ │ │ │ + 23260: 00513fe1 140 FUNC GLOBAL DEFAULT 12 mips_translate_code │ │ │ │ 23261: 009aa81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23262: 009f7546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23263: 0026b38d 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 23264: 0054a229 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23264: 0054a1d9 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23265: 009a4308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23266: 00676411 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23266: 006763c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23267: 0099f014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23268: 00902bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip1_ps │ │ │ │ 23269: 0025f389 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 23270: 0061a4b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 23270: 0061a469 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 23271: 003b9921 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 23272: 006a0845 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 23272: 006a07f5 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 23273: 0099da98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 23274: 009b1598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 23275: 009f6eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 23276: 0064103d 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 23276: 00640fed 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 23277: 009f6bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 23278: 009abc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 23279: 002fefe5 42 FUNC GLOBAL DEFAULT 12 bmdma_status_writeb │ │ │ │ 23280: 009f6dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 23281: 003207cd 664 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 23282: 009f848e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 23283: 006bc6fd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 23283: 006bc6ad 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 23284: 0099c9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 23285: 009f7960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 23286: 009f70b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 23287: 003c675d 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 23288: 009a5378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 23289: 00556445 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 23289: 005563f5 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 23290: 009f82a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 23291: 005a9c9d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 23291: 005a9c4d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 23292: 00319da1 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 23293: 009f5df0 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 23294: 009f6bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ 23295: 004aa751 12 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbra │ │ │ │ - 23296: 007bd218 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 23297: 00638529 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 23298: 005a314d 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 23299: 00682755 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 23296: 007bd1c8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 23297: 006384d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 23298: 005a30fd 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 23299: 00682705 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 23300: 009b1528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 23301: 009b2ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 23302: 0049c3a9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 23303: 009a01dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 23304: 009f6f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 23305: 0065c089 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 23305: 0065c039 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 23306: 009aea3c 52 OBJECT GLOBAL DEFAULT 24 replay_trace_events │ │ │ │ - 23307: 00579f69 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 23307: 00579f19 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ 23308: 00901024 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_d │ │ │ │ - 23309: 00605df5 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 23310: 00530be9 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 23311: 0054c755 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 23309: 00605da5 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 23310: 00530b99 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 23311: 0054c705 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 23312: 004536c5 120 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 23313: 0099bb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 23314: 004a1bbd 60 FUNC GLOBAL DEFAULT 12 helper_mtc0_lladdr │ │ │ │ 23315: 004a23e5 172 FUNC GLOBAL DEFAULT 12 helper_mttacx │ │ │ │ - 23316: 005a0d7d 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 23316: 005a0d2d 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ 23317: 008ffa7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_s │ │ │ │ - 23318: 0062a70d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 23319: 0066901d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 23320: 0066f5ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 23321: 005ce859 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 23318: 0062a6bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 23319: 00668fcd 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 23320: 0066f55d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 23321: 005ce809 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 23322: 002856fd 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 23323: 009f7a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 23324: 006234ad 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 23324: 0062345d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 23325: 009f743a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 23326: 009ac0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 23327: 0066d5b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 23327: 0066d561 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 23328: 009f7d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 23329: 0047449d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 23330: 009f78ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 23331: 009b1b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 23332: 009f60e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 23333: 009a11ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 23334: 0099a458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 23335: 009aa3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 23336: 00683b71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 23336: 00683b21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 23337: 009f6a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 23338: 0058ef4d 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 23338: 0058eefd 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 23339: 009f8492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 23340: 0055c2c5 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 23340: 0055c275 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 23341: 009a2f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 23342: 004968e5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 23343: 009f6bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 23344: 0041840d 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 23345: 003f635d 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 23346: 009f6014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 23347: 002c88e9 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 23348: 0061a969 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 23348: 0061a919 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 23349: 009a9914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 23350: 004542cd 82 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 23351: 00699e6d 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 23352: 00639c1d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 23351: 00699e1d 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 23352: 00639bcd 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 23353: 009f5f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 23354: 006350cd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 23354: 0063507d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 23355: 009adb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 23356: 004b5b6d 242 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_eq │ │ │ │ - 23357: 0053dd8d 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 23357: 0053dd3d 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 23358: 009f79ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 23359: 0099d570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 23360: 0062eaf5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 23360: 0062eaa5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 23361: 002654e5 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 23362: 009f751c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 23363: 00495e1d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 23364: 0099c058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 23365: 0065f715 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 23366: 006b9235 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 23365: 0065f6c5 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 23366: 006b91e5 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 23367: 009a6b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_EVENT │ │ │ │ 23368: 002ba871 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 23369: 00645bad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 23369: 00645b5d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 23370: 004d98f1 28 FUNC GLOBAL DEFAULT 12 helper_msa_insert_b │ │ │ │ 23371: 009f744c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 23372: 0047dc65 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 23373: 004d9945 44 FUNC GLOBAL DEFAULT 12 helper_msa_insert_d │ │ │ │ 23374: 0043da69 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 23375: 009f68b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 23376: 009a8b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ @@ -23387,433 +23387,433 @@ │ │ │ │ 23383: 008b2468 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 23384: 009f726c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 23385: 004b0d01 226 FUNC GLOBAL DEFAULT 12 helper_float_recip2_ps │ │ │ │ 23386: 00426579 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 23387: 009f7044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 23388: 009f8170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 23389: 0099fdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 23390: 00528e05 2200 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 23390: 00528db5 2200 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 23391: 009f7860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 23392: 009ae1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ 23393: 004d9929 28 FUNC GLOBAL DEFAULT 12 helper_msa_insert_w │ │ │ │ - 23394: 0067f7c9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 23394: 0067f779 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 23395: 004876ad 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 23396: 009f76f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 23397: 009a028c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 23398: 009f766c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 23399: 0048819d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 23400: 002bab65 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 23401: 003ab085 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 23402: 005682d9 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 23402: 00568289 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 23403: 009aa67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 23404: 0099e814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 23405: 009f6320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 23406: 009aa54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 23407: 008eca7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 23408: 0068e72d 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 23408: 0068e6dd 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 23409: 009f787c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 23410: 00287fa1 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 23411: 009acb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 23412: 009f621e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 23413: 003730c1 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 23414: 009f6cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 23415: 0099ef44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 23416: 008a313c 64 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 23417: 008af58c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 23418: 0099d310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 23419: 0099e1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 23420: 0064aef9 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 23420: 0064aea9 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 23421: 003c90dd 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ 23422: 0090dd5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_b │ │ │ │ - 23423: 0067c4e1 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 23423: 0067c491 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 23424: 009a8818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ 23425: 0090dbd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_d │ │ │ │ - 23426: 006299b5 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 23427: 0067d47d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 23428: 00694649 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 23426: 00629965 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 23427: 0067d42d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 23428: 006945f9 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ 23429: 0090dcd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_h │ │ │ │ - 23430: 0063d2e9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 23430: 0063d299 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 23431: 0042c265 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 23432: 009f848c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 23433: 009f74b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 23434: 009f6c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 23435: 009a4028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 23436: 003f1fcd 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 23437: 00902338 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_2008_w_d │ │ │ │ 23438: 009f68aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 23439: 004ba691 36 FUNC GLOBAL DEFAULT 12 helper_punpckhhw │ │ │ │ 23440: 009f70b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 23441: 009f63b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 23442: 009f60a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 23443: 00582585 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 23443: 00582535 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 23444: 0043f101 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 23445: 0054db45 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 23445: 0054daf5 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 23446: 009a4f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 23447: 003e1795 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 23448: 009f708e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 23449: 00493395 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 23450: 005abc99 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 23450: 005abc49 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 23451: 0090dc54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_w │ │ │ │ 23452: 003ebc15 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 23453: 009f72a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 23454: 0049c471 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 23455: 00900d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_2008_w_s │ │ │ │ 23456: 0099bb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 23457: 009f70f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 23458: 009aae4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 23459: 0063d9cd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 23459: 0063d97d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 23460: 009f7dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 23461: 0053cdf5 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 23461: 0053cda5 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 23462: 003e1b69 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 23463: 003f1311 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 23464: 0046a8ad 392 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 23465: 004758b1 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 23466: 0025a901 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 23467: 009f79fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 23468: 009ae530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 23469: 009b0ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 23470: 00268c29 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 23471: 009afcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 23472: 0057e351 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 23472: 0057e301 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 23473: 009a8e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 23474: 009af7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 23475: 009f7aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ - 23476: 0069fc4d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 23476: 0069fbfd 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 23477: 0099b038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 23478: 003e1979 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 23479: 009f789e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 23480: 0029a9ad 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 23481: 004962a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 23482: 009f724c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 23483: 0048fcc5 272 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 23484: 009f722c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 23485: 002feee1 260 FUNC GLOBAL DEFAULT 12 bmdma_cmd_writeb │ │ │ │ 23486: 00487941 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 23487: 00488225 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 23488: 0043ee71 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 23489: 0046b399 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 23490: 00678b65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 23491: 00597bd1 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 23490: 00678b15 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 23491: 00597b81 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 23492: 009f75d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 23493: 009f636c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 23494: 009abe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 23495: 009e63f8 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 23496: 003f34fd 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 23497: 00265151 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 23498: 009f7f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 23499: 008b2224 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ 23500: 008f0d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cache │ │ │ │ - 23501: 006935e9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 23501: 00693599 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 23502: 003fbe6d 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 23503: 0099e07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 23504: 00555471 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 23505: 0065f08d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 23504: 00555421 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 23505: 0065f03d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 23506: 0041b4c5 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 23507: 009ab744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 23508: 004c41a5 660 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_b │ │ │ │ 23509: 003c4671 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 23510: 0053c9d1 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 23510: 0053c981 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 23511: 004c4605 162 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_d │ │ │ │ 23512: 0047ae65 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 23513: 009f63ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 23514: 0026a969 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 23515: 0025fb2d 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 23516: 0061831d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 23516: 006182cd 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 23517: 009f7ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 23518: 009a38e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 23519: 004c4439 316 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_h │ │ │ │ 23520: 009f701e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 23521: 009a225c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 23522: 00630e3d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 23522: 00630ded 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 23523: 0099f6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 23524: 009f6b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 23525: 008f7808 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ule │ │ │ │ 23526: 008e9248 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 23527: 0066772d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 23527: 006676dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 23528: 009f7296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 23529: 0040acd5 2640 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 23530: 0099b178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 23531: 008ee75c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 23532: 009f6642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 23533: 009f8304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 23534: 0046cba1 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 23535: 004c4575 144 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_w │ │ │ │ 23536: 008f7700 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ult │ │ │ │ 23537: 00393b11 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 23538: 0025f509 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 23539: 009ad7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 23540: 004684a5 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 23541: 0062a019 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 23541: 00629fc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 23542: 009f6c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 23543: 00462cc1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 23544: 0022bbed 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23545: 009b17bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23546: 009a5e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23547: 009f7ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23548: 009a4c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23549: 006a956d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23549: 006a951d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23550: 009f65da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23551: 00408081 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23552: 00259945 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23553: 0055a5a5 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23553: 0055a555 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23554: 0099af48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23555: 00626ffd 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23555: 00626fad 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23556: 0049a9d9 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23557: 002fc86d 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23558: 009f6f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23559: 005ba795 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23559: 005ba745 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23560: 009f5f6f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23561: 00674fd1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23561: 00674f81 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23562: 0099b0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23563: 003de451 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23564: 006742b1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23564: 00674261 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23565: 00248d69 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 23566: 006982cd 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23567: 0069843d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23568: 00553b1d 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23566: 0069827d 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23567: 006983ed 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23568: 00553acd 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23569: 009a3968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 23570: 0047ae15 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23571: 0053c6a5 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23571: 0053c655 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23572: 009b017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ 23573: 009aeb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_EVENT_EVENT │ │ │ │ - 23574: 005892cd 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23575: 00699619 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23576: 006b5871 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23574: 0058927d 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23575: 006995c9 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23576: 006b5821 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23577: 009f70e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23578: 009f64cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23579: 006481b1 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23579: 00648161 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23580: 009f80c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23581: 008b1ab4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23582: 009f5fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23583: 00617935 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23584: 006956c5 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23583: 006178e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23584: 00695675 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23585: 009f7c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23586: 009f682c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23587: 009a306c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23588: 0099ee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23589: 0099cecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23590: 009f7124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23591: 009f6bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 23592: 0046ca7d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23593: 006a1845 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23593: 006a17f5 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23594: 009f83d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23595: 009f6d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_HANDLE_CMD_DSTATE │ │ │ │ 23596: 009f7604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23597: 008e63bc 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23598: 006797d1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23598: 00679781 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23599: 009f65fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23600: 0099bd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23601: 009a27fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23602: 009a117c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23603: 0099b6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23604: 009a7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23605: 0025f3a9 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23606: 00372b3d 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23607: 00670fa1 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23607: 00670f51 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23608: 0099dfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23609: 009a87d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23610: 009f6a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23611: 009ad5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23612: 008b225c 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23613: 009f7564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23614: 009f6cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23615: 00630061 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23615: 00630011 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ 23616: 00902e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtpw_ps │ │ │ │ - 23617: 0066e56d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23617: 0066e51d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23618: 009f7232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23619: 009a298c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23620: 009a4c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23621: 00487bc1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23622: 0062b021 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23623: 0068e52d 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23622: 0062afd1 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23623: 0068e4dd 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23624: 004882ad 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23625: 009f6bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23626: 002966c1 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23627: 009f63f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23628: 0031a731 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23629: 009f7ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23630: 009f6d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23631: 003de649 328 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23632: 006576f9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23633: 0067efc1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23632: 006576a9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23633: 0067ef71 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23634: 003dfb65 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23635: 0059af31 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23636: 007de7c4 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23635: 0059aee1 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23636: 007de774 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23637: 0037d469 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23638: 009b0fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23639: 00588295 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23639: 00588245 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23640: 003a5f1d 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23641: 009f7990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23642: 0054a73d 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23642: 0054a6ed 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23643: 00418479 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23644: 009f633e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23645: 00661495 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23645: 00661445 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23646: 004a07ad 148 FUNC GLOBAL DEFAULT 12 helper_mttc0_vpecontrol │ │ │ │ 23647: 003fc845 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 23648: 006b19fd 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23648: 006b19ad 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23649: 009a80d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23650: 00584bdd 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23650: 00584b8d 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23651: 009f738c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23652: 003ddffd 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23653: 0099f8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23654: 004b7551 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_le │ │ │ │ 23655: 009f7c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23656: 0061ab85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23656: 0061ab35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23657: 009b019c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23658: 009f8aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23659: 009aa43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23660: 009b07cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23661: 0067dc09 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23661: 0067dbb9 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23662: 0099e834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23663: 0099a8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ 23664: 004a37ed 360 FUNC GLOBAL DEFAULT 12 helper_ginvt │ │ │ │ - 23665: 0054b57d 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 23666: 0063ede1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23665: 0054b52d 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23666: 0063ed91 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23667: 0099d09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23668: 009a7f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23669: 0099b3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23670: 009f6a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23671: 009a4f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23672: 005df1b1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23672: 005df161 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23673: 009f756e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23674: 006388f5 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23675: 0061be09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23674: 006388a5 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23675: 0061bdb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23676: 003cc095 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 23677: 0046cd41 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23678: 009f6678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23679: 009b1568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23680: 009a5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23681: 008a7b8c 220 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23682: 00664b45 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23682: 00664af5 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23683: 009f8536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 23684: 004b70f5 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_lt │ │ │ │ 23685: 009a0030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23686: 00859f3c 64 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23687: 009aa98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23688: 009a227c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23689: 009a1f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23690: 002bf7a9 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23691: 00587c49 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23691: 00587bf9 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 23692: 00473df9 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23693: 009afd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 23694: 0046bb41 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23695: 005a975d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23695: 005a970d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23696: 009a4e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 23697: 00462d29 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23698: 0029722d 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23699: 0099fa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 23700: 0041f419 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23701: 002bb171 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23702: 009a69a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 23703: 009b199c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ 23704: 008f32f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_watchhi │ │ │ │ - 23705: 006b45ed 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 23706: 005145a1 1048 FUNC GLOBAL DEFAULT 12 decode_ext_vr54xx │ │ │ │ - 23707: 006382d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23705: 006b459d 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23706: 00514555 1048 FUNC GLOBAL DEFAULT 12 decode_ext_vr54xx │ │ │ │ + 23707: 00638281 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23708: 009adf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23709: 009f6578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23710: 009f83ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23711: 00553429 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23712: 00638d75 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23711: 005533d9 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23712: 00638d25 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23713: 002605e1 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23714: 009f71c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23715: 00406019 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23716: 006691a1 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ - 23717: 005b1b51 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ + 23716: 00669151 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23717: 005b1b01 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ 23718: 0041b451 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23719: 006a4149 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23719: 006a40f9 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23720: 0099ac98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23721: 0089efa0 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23722: 009a262c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23723: 00418311 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23724: 00567729 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23724: 005676d9 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23725: 009f8106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23726: 009f709c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23727: 009f7fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 23728: 004978e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23729: 009f644a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23730: 009acc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23731: 0099b358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23732: 0064b539 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23732: 0064b4e9 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23733: 009f83aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23734: 009acbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23735: 0099cb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23736: 009a78a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23737: 006377b1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23738: 00697169 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23737: 00637761 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23738: 00697119 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23739: 009a0050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ - 23740: 004fcaa9 8 FUNC GLOBAL DEFAULT 12 gen_reserved_instruction │ │ │ │ + 23740: 004fca5d 8 FUNC GLOBAL DEFAULT 12 gen_reserved_instruction │ │ │ │ 23741: 009f646e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23742: 009abd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23743: 009f5f0f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23744: 00296b99 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23745: 009f68f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23746: 0099c448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23747: 004183a1 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23748: 0049e101 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23749: 009a4918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 23750: 005a1d39 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23751: 0054b2a9 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23750: 005a1ce9 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23751: 0054b259 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23752: 009f6a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23753: 009b16cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23754: 00611f55 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23754: 00611f05 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23755: 009a084c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23756: 009f65b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23757: 0059fdb9 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23757: 0059fd69 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 23758: 009aba64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 23759: 0069102d 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23759: 00690fdd 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23760: 009aa4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23761: 009b1b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23762: 00296a45 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23763: 009b1e50 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23764: 009d4990 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 23765: 0066c30d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23766: 00564e89 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23765: 0066c2bd 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23766: 00564e39 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23767: 009f697c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23768: 005aa155 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23768: 005aa105 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23769: 009afc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23770: 009f764c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23771: 009f6f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23772: 009f62e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23773: 0061a74d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23773: 0061a6fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23774: 009f6912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23775: 009b14a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23776: 0022c401 220 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 23777: 006bd399 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 23777: 006bd349 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 23778: 009b015c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 23779: 009f7390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 23780: 006403a9 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23780: 00640359 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 23781: 009aadbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 23782: 004d9ce5 76 FUNC GLOBAL DEFAULT 12 helper_msa_fclt_df │ │ │ │ 23783: 004168d5 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23784: 00426f11 320 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 23785: 009f707a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23786: 008fc1c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ole │ │ │ │ 23787: 009f624a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23788: 0026abc9 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23789: 009f7f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23790: 0064a565 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23790: 0064a515 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23791: 0099fff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23792: 009f7c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23793: 009f7d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23794: 006ab755 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23794: 006ab705 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23795: 009f7fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23796: 009a8178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23797: 009adf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 23798: 006ba54d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 23799: 00669f31 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23798: 006ba4fd 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 23799: 00669ee1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23800: 009aa91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23801: 009a2cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 23802: 0063fb49 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23802: 0063faf9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23803: 009ae290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 23804: 0048cd6d 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23805: 003691b1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23806: 005647fd 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23806: 005647ad 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23807: 0099ce1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23808: 006a3ae5 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23808: 006a3a95 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23809: 009ac510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23810: 009f67f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 23811: 009af5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23812: 009a2a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23813: 008f5474 132 OBJECT GLOBAL DEFAULT 24 helper_info_precr_sra_r_ph_w │ │ │ │ 23814: 008fab98 132 OBJECT GLOBAL DEFAULT 24 helper_info_deret │ │ │ │ 23815: 0026b629 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ @@ -23827,165 +23827,165 @@ │ │ │ │ 23823: 009aa68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23824: 003c8e55 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23825: 009a141c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 23826: 008f9d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcstatus │ │ │ │ 23827: 0048c5e5 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23828: 009ac410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23829: 009f78c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 23830: 0058bea5 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23830: 0058be55 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23831: 009f7fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23832: 00567c59 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23832: 00567c09 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23833: 0029f155 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23834: 004ac4e5 52 FUNC GLOBAL DEFAULT 12 exception_resume_pc │ │ │ │ 23835: 009f83fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23836: 006a1f75 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23836: 006a1f25 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 23837: 003f72dd 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ - 23838: 00509cb1 148 FUNC GLOBAL DEFAULT 12 gen_base_index_addr │ │ │ │ + 23838: 00509c65 148 FUNC GLOBAL DEFAULT 12 gen_base_index_addr │ │ │ │ 23839: 009f7362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_WRITE_DSTATE │ │ │ │ 23840: 009b21f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23841: 00662e39 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23841: 00662de9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23842: 009f669a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23843: 009f7d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 23844: 0029a0e1 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 23845: 009f67ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 23846: 00630359 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 23846: 00630309 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 23847: 00273e31 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 23848: 009b0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 23849: 009af664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 23850: 006176dd 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 23850: 0061768d 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 23851: 009f64b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 23852: 0033c325 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 23853: 009a7a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 23854: 003dd619 34 FUNC GLOBAL DEFAULT 12 cpu_set_interrupt │ │ │ │ 23855: 009f7036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 23856: 0066ce65 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 23856: 0066ce15 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 23857: 009f8b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 23858: 009f7fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ - 23859: 006add89 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ + 23859: 006add39 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ 23860: 00299d25 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 23861: 0033c171 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 23862: 009f6c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 23863: 008af67c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ 23864: 004d21ed 360 FUNC GLOBAL DEFAULT 12 helper_msa_mini_u_df │ │ │ │ 23865: 004ac519 92 FUNC GLOBAL DEFAULT 12 mips_cpu_synchronize_from_tb │ │ │ │ - 23866: 006644dd 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 23866: 0066448d 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 23867: 009f6cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 23868: 003aa269 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 23869: 00651765 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 23869: 00651715 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 23870: 009a9674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 23871: 009a80c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 23872: 00346059 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 23873: 00257409 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 23874: 0058f151 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 23874: 0058f101 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 23875: 00451a35 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 23876: 00319c0d 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 23877: 009a5d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 23878: 003f8f95 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 23879: 00651fcd 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 23879: 00651f7d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 23880: 0099ea24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 23881: 008afcd0 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 23882: 0068e591 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 23882: 0068e541 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 23883: 004807ad 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 23884: 009f7092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 23885: 0049ccd1 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 23886: 006935b1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 23886: 00693561 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 23887: 009f6714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ 23888: 0049c321 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 23889: 0065ac11 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 23890: 0079c8c8 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 23889: 0065abc1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 23890: 0079c878 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 23891: 009f6900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23892: 0037cddd 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 23893: 009f8b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 23894: 0053de1d 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 23894: 0053ddcd 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 23895: 004018c9 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 23896: 0025fe69 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 23897: 009f615c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 23898: 0090dde0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_u_d │ │ │ │ 23899: 009a49e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 23900: 009f7e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 23901: 0025d761 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 23902: 00661dd9 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 23902: 00661d89 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 23903: 0090dee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_u_h │ │ │ │ 23904: 008f326c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_watchlo │ │ │ │ 23905: 009f8a93 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 23906: 009a3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 23907: 009f823e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 23908: 008fb2d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ngle │ │ │ │ 23909: 0042602d 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 23910: 0040f751 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 23911: 00495ee1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 23912: 0060036d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 23913: 0068f851 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 23912: 0060031d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 23913: 0068f801 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 23914: 009a6834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 23915: 009f6f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 23916: 00265475 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 23917: 009a26fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 23918: 0099e27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 23919: 008b025c 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 23920: 009a8128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 23921: 00484665 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 23922: 009f7512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 23923: 009abfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 23924: 0099d450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 23925: 009f8564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 23926: 003774a5 88 FUNC GLOBAL DEFAULT 12 pit_get_channel_info │ │ │ │ 23927: 003cfc35 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 23928: 0063b3c1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ - 23929: 0067dfcd 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 23928: 0063b371 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 23929: 0067df7d 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ 23930: 0090de64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_u_w │ │ │ │ - 23931: 0069e05d 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 23932: 005622c9 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 23931: 0069e00d 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 23932: 00562279 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 23933: 00905c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fdiv_df │ │ │ │ 23934: 009a115c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 23935: 0099df8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 23936: 005d5011 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 23936: 005d4fc1 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 23937: 009f654e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 23938: 00431405 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 23939: 0063e991 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 23940: 0054a601 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 23939: 0063e941 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 23940: 0054a5b1 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 23941: 00495649 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 23942: 009f84f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 23943: 009f6bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 23944: 00564009 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 23945: 005abfa9 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 23944: 00563fb9 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 23945: 005abf59 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 23946: 0028e8dd 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 23947: 0090784c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bnegi_df │ │ │ │ 23948: 0025a9b1 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 23949: 008af654 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 23950: 00914b54 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 23951: 009f63c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 23952: 002597b9 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 23953: 009f82bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 23954: 0058afd5 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 23954: 0058af85 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 23955: 002b3f39 84 FUNC GLOBAL DEFAULT 12 isa_fdc_set_iobase │ │ │ │ 23956: 009f7e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 23957: 009f8006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 23958: 009f7184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 23959: 006187ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 23960: 00692a41 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 23959: 0061879d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 23960: 006929f1 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 23961: 009f6802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 23962: 0063c725 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 23962: 0063c6d5 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 23963: 00297df1 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 23964: 0054f485 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 23965: 00567c4d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 23964: 0054f435 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 23965: 00567bfd 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 23966: 0027a051 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 23967: 009f5f33 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 23968: 0049be51 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 23969: 009ad420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 23970: 00692c39 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 23970: 00692be9 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 23971: 003e0f35 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 23972: 00649265 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 23972: 00649215 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 23973: 009f5fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 23974: 008eaa00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 23975: 009f7090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 23976: 009a0cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 23977: 00652901 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 23978: 006be39d 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 23977: 006528b1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 23978: 006be34d 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 23979: 009abb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 23980: 005857b5 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 23980: 00585765 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 23981: 009f759a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 23982: 003cc021 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 23983: 00257221 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 23984: 009f7d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 23985: 009f68b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 23986: 009f8534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 23987: 009f67e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ @@ -24004,204 +24004,204 @@ │ │ │ │ 24000: 009b1868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 24001: 009b016c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 24002: 008e1338 48 OBJECT GLOBAL DEFAULT 24 bmdma_addr_ioport_ops │ │ │ │ 24003: 004b68c9 256 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_sf │ │ │ │ 24004: 0025a4e1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 24005: 009f67be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 24006: 009f6608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 24007: 006ba1c5 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 24007: 006ba175 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 24008: 009f635c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 24009: 009b0eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 24010: 009ac610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 24011: 009b20e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 24012: 0028a245 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 24013: 004846e9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 24014: 009f6442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 24015: 009b2a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 24016: 0065caa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 24017: 00562a69 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 24016: 0065ca59 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 24017: 00562a19 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 24018: 00858870 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 24019: 009a41f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 24020: 009f5f40 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 24021: 004849f1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 24022: 009f62b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 24023: 009ad4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 24024: 009a6974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 24025: 009f7bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 24026: 009ab2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 24027: 009a5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 24028: 009f6386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 24029: 0099bbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 24030: 003cbbad 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 24031: 009a215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 24032: 00646ee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 24032: 00646e99 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 24033: 009f5f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 24034: 00430585 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 24035: 0099e0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 24036: 0043f949 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 24037: 009f6fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 24038: 005462dd 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 24038: 0054628d 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ 24039: 003f7ecd 272 FUNC GLOBAL DEFAULT 12 qdev_find_default_bus │ │ │ │ - 24040: 00584a7d 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 24041: 00652bc5 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 24042: 0062ede1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 24040: 00584a2d 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 24041: 00652b75 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 24042: 0062ed91 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 24043: 009a6864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 24044: 0099bd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 24045: 0061c27d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 24045: 0061c22d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 24046: 009f7108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 24047: 0066ba05 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 24048: 0066dd81 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 24047: 0066b9b5 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 24048: 0066dd31 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 24049: 009ac870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 24050: 006b6a7d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 24050: 006b6a2d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 24051: 00405a81 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 24052: 0099e22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 24053: 00481861 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 24054: 009f807c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 24055: 004331c9 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 24056: 002632d9 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 24057: 0068e2b1 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 24057: 0068e261 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 24058: 009f7b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 24059: 003c9cc9 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 24060: 009a2d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24061: 003d4495 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24062: 0066f445 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24062: 0066f3f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24063: 009f6294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24064: 007de2ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24064: 007de29c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24065: 009f7bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24066: 009a4168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24067: 008ea97c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24068: 009ae200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24069: 009b0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24070: 009f84fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24071: 009a10dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24072: 0090f8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_b │ │ │ │ 24073: 009f77ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24074: 008a76ac 220 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24075: 0099c35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24076: 0090f724 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_d │ │ │ │ 24077: 009a8878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24078: 0061d4a1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24078: 0061d451 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24079: 0034fbc9 192 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24080: 009f8b75 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24081: 0090f82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_h │ │ │ │ 24082: 00450e2d 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24083: 005d8b45 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24083: 005d8af5 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ 24084: 009f5f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_DSTATE │ │ │ │ - 24085: 0065f611 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 24086: 00549989 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 24085: 0065f5c1 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24086: 00549939 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 24087: 009ad9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24088: 009f7bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24089: 0079c514 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24089: 0079c4c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24090: 009a16fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24091: 009f69c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24092: 009f83b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 24093: 009f7356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 24094: 005b5ac1 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24094: 005b5a71 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24095: 009f788c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24096: 0063f821 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24096: 0063f7d1 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24097: 009f7d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24098: 0099e3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24099: 009f675a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24100: 009f78d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24101: 0090f7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_w │ │ │ │ 24102: 009b07ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24103: 008af604 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24104: 009af694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 24105: 0099e804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 24106: 0054dcd1 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 24107: 006a0705 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24106: 0054dc81 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24107: 006a06b5 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 24108: 003f6e21 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24109: 00417a09 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24110: 009b2d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24111: 009a3938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ 24112: 004b5979 244 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_un │ │ │ │ - 24113: 00654399 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24113: 00654349 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24114: 004ab9b9 60 FUNC GLOBAL DEFAULT 12 helper_mulq_rs_w │ │ │ │ 24115: 004036e1 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24116: 009aa46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24117: 009f76e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24118: 009ae390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24119: 009f67b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24120: 00412d01 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24121: 0024a401 352 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24122: 0064d899 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24123: 00598a01 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24122: 0064d849 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24123: 005989b1 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24124: 009f79f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24125: 003fc61d 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ 24126: 004b00b5 192 FUNC GLOBAL DEFAULT 12 helper_float_class_d │ │ │ │ 24127: 008f2cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcstatus │ │ │ │ - 24128: 00616e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24128: 00616e4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24129: 008e6e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24130: 004ba665 8 FUNC GLOBAL DEFAULT 12 helper_punpckhwd │ │ │ │ 24131: 009f855c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24132: 009f816e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 24133: 00469dad 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24134: 00537909 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24134: 005378b9 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24135: 009acad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24136: 009f7612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24137: 008ecb00 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24138: 0065cb21 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24138: 0065cad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24139: 008f62e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf0 │ │ │ │ 24140: 009f68dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24141: 009f7a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 24142: 0048fe35 6 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ 24143: 008f6368 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf1 │ │ │ │ - 24144: 006993fd 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24144: 006993ad 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ 24145: 004ab0d5 52 FUNC GLOBAL DEFAULT 12 helper_dpa_w_ph │ │ │ │ 24146: 008f63ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf2 │ │ │ │ 24147: 008f6470 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf3 │ │ │ │ 24148: 008f64f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf4 │ │ │ │ - 24149: 00669921 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24149: 006698d1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24150: 003d4df5 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24151: 009f6d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24152: 00687b41 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24152: 00687af1 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24153: 004b0245 174 FUNC GLOBAL DEFAULT 12 helper_float_class_s │ │ │ │ 24154: 0033c765 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ - 24155: 006802bd 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24156: 00551fad 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24155: 0068026d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24156: 00551f5d 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24157: 00298ff1 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24158: 0049c5b5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24159: 00655fd1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24160: 005a91f5 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24159: 00655f81 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24160: 005a91a5 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24161: 0025a0c1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24162: 009f63ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24163: 00484771 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24164: 0099ef34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24165: 009a105c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24166: 009b1028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24167: 0099d8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24168: 009f7b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24169: 00694ebd 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24169: 00694e6d 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24170: 009f686e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 24171: 0046af09 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24172: 009f83a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24173: 0054dce9 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24173: 0054dc99 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ 24174: 008fd5e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubb │ │ │ │ - 24175: 00627f41 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24175: 00627ef1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24176: 009f7586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 24177: 0047df85 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24178: 0026b611 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24179: 0037d045 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24180: 0033ca79 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ 24181: 008fd3d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubh │ │ │ │ - 24182: 006b2a95 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24182: 006b2a45 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24183: 009f68c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24184: 009f75a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 24185: 00492a11 104 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24186: 009a57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24187: 00675705 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24187: 006756b5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24188: 009b2dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24189: 00643ecd 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24189: 00643e7d 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24190: 00431575 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24191: 00906850 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_splati_df │ │ │ │ 24192: 00249b2d 1996 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 24193: 004964f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24194: 0037e441 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24195: 009abb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24196: 005aaec1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24196: 005aae71 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24197: 009f6fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24198: 008fd454 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubw │ │ │ │ 24199: 009a1eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24200: 00377f49 122 FUNC GLOBAL DEFAULT 12 mips_gictimer_store_vp_compare │ │ │ │ 24201: 009a5b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24202: 009f7820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24203: 0031a6f1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ @@ -24209,67 +24209,67 @@ │ │ │ │ 24205: 008ea8f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 24206: 009f83f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24207: 009b031c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24208: 009f7470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24209: 009f824c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24210: 00380d2d 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 24211: 00496c31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24212: 00585815 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24212: 005857c5 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24213: 009b2368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24214: 00647d6d 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24214: 00647d1d 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 24215: 0047fd9d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24216: 009f80e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24217: 009a7ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24218: 009a8d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24219: 009f67e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24220: 009a4ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24221: 009f63e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24222: 003dcfb5 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24223: 006afb15 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24223: 006afac5 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24224: 009f8118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 24225: 004b58cd 170 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_f │ │ │ │ 24226: 009f699c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 24227: 0054dc85 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 24228: 006aefd1 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 24229: 0056ecc9 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 24227: 0054dc35 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 24228: 006aef81 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 24229: 0056ec79 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 24230: 003f5db5 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 24231: 009a90a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 24232: 009ad6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ - 24233: 00699ba9 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 24233: 00699b59 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 24234: 004b379d 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_nge │ │ │ │ 24235: 009f6fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 24236: 009a7e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 24237: 009ac5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 24238: 009f78e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 24239: 009f783c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 24240: 008fc878 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ueq │ │ │ │ 24241: 00485a79 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 24242: 006184e1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 24243: 005a1af9 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 24242: 00618491 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 24243: 005a1aa9 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 24244: 004b3489 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ngl │ │ │ │ 24245: 009a8228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 24246: 005a30ad 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 24246: 005a305d 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 24247: 00409b71 280 FUNC GLOBAL DEFAULT 12 cpr_exec_input │ │ │ │ 24248: 009a97b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 24249: 009f7d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 24250: 00903b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulhi │ │ │ │ 24251: 0048ad09 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 24252: 0043c151 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 24253: 004b3ab1 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ngt │ │ │ │ 24254: 008b2168 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 24255: 00486319 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 24256: 003f25bd 116 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 24257: 006052a5 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 24257: 00605255 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 24258: 00493681 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ 24259: 009aeac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_WORD_EVENT │ │ │ │ - 24260: 006bb9c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 24261: 0066b341 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 24262: 00691edd 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 24263: 0061b3b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 24264: 006599fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 24260: 006bb975 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 24261: 0066b2f1 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 24262: 00691e8d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 24263: 0061b369 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 24264: 006599ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 24265: 009f714a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 24266: 009a7b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 24267: 009aa5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 24268: 009a4458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 24269: 004ae3e5 224 FUNC GLOBAL DEFAULT 12 helper_float_floor_w_d │ │ │ │ 24270: 009a8088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 24271: 003040f9 140 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ @@ -24280,328 +24280,328 @@ │ │ │ │ 24276: 009f6976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 24277: 0028f9a9 12 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 24278: 0046e321 448 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 24279: 00323d05 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 24280: 003ea1c5 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 24281: 009f62a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 24282: 009f78a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 24283: 00541a41 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 24283: 005419f1 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 24284: 008e86f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 24285: 009a1ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 24286: 004063a1 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 24287: 0069ed31 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 24288: 00678175 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 24287: 0069ece1 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 24288: 00678125 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 24289: 004ae4c5 220 FUNC GLOBAL DEFAULT 12 helper_float_floor_w_s │ │ │ │ 24290: 0025c201 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 24291: 00651729 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 24291: 006516d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ 24292: 00903c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msac │ │ │ │ - 24293: 0063e3a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 24293: 0063e359 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 24294: 009a2c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 24295: 0099d7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 24296: 009f6234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 24297: 009f692c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 24298: 0066faf9 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 24298: 0066faa9 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 24299: 003cd191 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 24300: 008e7eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 24301: 009b17cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 24302: 009afed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 24303: 0046b46d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 24304: 00617ec1 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 24304: 00617e71 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 24305: 0099de0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 24306: 00412aa9 252 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 24307: 008f5fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_segctl0 │ │ │ │ 24308: 0099cba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ 24309: 008f6050 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_segctl1 │ │ │ │ - 24310: 005559e1 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 24310: 00555991 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 24311: 009ae5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ 24312: 008f60d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_segctl2 │ │ │ │ - 24313: 006ab099 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 24314: 006422d9 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 24313: 006ab049 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 24314: 00642289 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 24315: 0033d545 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 24316: 009f586c 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 24317: 009f7438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_RESET_DSTATE │ │ │ │ 24318: 009b2ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 24319: 0099c224 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 24320: 00653f05 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 24320: 00653eb5 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 24321: 009f74c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 24322: 00412645 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 24323: 00381d49 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 24324: 009af2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 24325: 009f630c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 24326: 009b2a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 24327: 008e09a0 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 24328: 0066cb19 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 24328: 0066cac9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 24329: 004514a5 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 24330: 009adca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 24331: 008e09d0 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 24332: 009af5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 24333: 006a8f15 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 24334: 005dee59 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 24333: 006a8ec5 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 24334: 005dee09 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 24335: 008e0a20 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 24336: 008e0ac0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 24337: 0099bef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 24338: 00901b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip_d │ │ │ │ 24339: 009f7ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ - 24340: 006c1d41 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 24340: 006c1cf1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 24341: 0047d905 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 24342: 00264ed1 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 24343: 00499071 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 24344: 005543fd 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 24344: 005543ad 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 24345: 009f782a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ - 24346: 004ec0a1 132 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ + 24346: 004ec055 132 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ 24347: 00372cbd 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 24348: 009ac0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 24349: 009f720c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 24350: 009f6662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 24351: 009f7d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 24352: 009a3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 24353: 00652675 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 24354: 0057d0a5 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 24353: 00652625 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 24354: 0057d055 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 24355: 009a97c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 24356: 002f8c15 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 24357: 009f84da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 24358: 0047d8d5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 24359: 00655cf1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 24359: 00655ca1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 24360: 009005d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip_s │ │ │ │ 24361: 0029a039 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 24362: 009f6134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 24363: 00564e31 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 24363: 00564de1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 24364: 0049d5e5 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 24365: 0047f491 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 24366: 0099e994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 24367: 00554f61 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 24368: 006bc04d 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 24367: 00554f11 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 24368: 006bbffd 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 24369: 0099f684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 24370: 00584d55 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ - 24371: 00637e21 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 24370: 00584d05 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 24371: 00637dd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 24372: 00351931 248 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 24373: 00662105 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 24374: 0063e5c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 24373: 006620b5 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 24374: 0063e575 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 24375: 009af114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 24376: 0047f1f9 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 24377: 009f63d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 24378: 009aa03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 24379: 00667ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 24379: 00667ea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 24380: 009f6f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 24381: 009a2e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 24382: 0048052d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 24383: 009f7a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 24384: 009f797e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 24385: 0047f881 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 24386: 005a6e7d 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 24386: 005a6e2d 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 24387: 0047f8c1 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 24388: 0047f905 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 24389: 009f5ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 24390: 009a9584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 24391: 009f6a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 24392: 008b2180 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 24393: 004944d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 24394: 009f7982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 24395: 0047f94d 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 24396: 009f628a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 24397: 009f85b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 24398: 0053b965 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 24398: 0053b915 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 24399: 009a5bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 24400: 0057d619 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 24400: 0057d5c9 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 24401: 009ab04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 24402: 006356bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 24402: 0063566d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 24403: 009a48f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 24404: 0091232c 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 24405: 009a3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TFD_EVENT │ │ │ │ 24406: 009f7134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 24407: 009f81ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 24408: 009a1f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 24409: 0066b1a1 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 24409: 0066b151 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 24410: 009f701c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 24411: 009a4a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 24412: 00629545 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 24413: 0066ca59 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 24412: 006294f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 24413: 0066ca09 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 24414: 004d11d9 66 FUNC GLOBAL DEFAULT 12 helper_msa_bmnzi_b │ │ │ │ 24415: 009f8590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 24416: 009ae540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 24417: 0099d410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 24418: 0099f764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 24419: 009f6c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 24420: 00413889 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 24421: 004cbf7d 1454 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_b │ │ │ │ 24422: 0044f701 116 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 24423: 004cc9cd 230 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_d │ │ │ │ 24424: 009f5f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 24425: 00494951 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 24426: 0063b101 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 24426: 0063b0b1 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 24427: 009a78f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 24428: 009f703a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 24429: 005535dd 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 24429: 0055358d 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 24430: 0099e37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 24431: 009f763e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 24432: 004cc52d 798 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_h │ │ │ │ 24433: 004a104d 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcschedule │ │ │ │ 24434: 0040dfd5 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 24435: 0099d7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 24436: 0058ba9d 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 24437: 00533021 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 24436: 0058ba4d 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 24437: 00532fd1 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 24438: 009f6116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 24439: 00405ffd 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 24440: 00498ec9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 24441: 009038e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_macchiu │ │ │ │ 24442: 009f6f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 24443: 009f6354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 24444: 009f7642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 24445: 0066e2d5 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 24445: 0066e285 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 24446: 0048fc31 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 24447: 009a7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 24448: 003f4a79 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 24449: 0090fd54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_xcontext │ │ │ │ 24450: 009f7884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 24451: 005761d1 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 24451: 00576181 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 24452: 00907f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mini_s_df │ │ │ │ 24453: 004cc84d 382 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_w │ │ │ │ - 24454: 005db955 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 24454: 005db905 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 24455: 0085b5f4 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 24456: 009a0cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 24457: 009f711c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 24458: 00612345 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 24458: 006122f5 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 24459: 00492265 224 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 24460: 009afe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 24461: 009f70ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 24462: 0061b959 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 24462: 0061b909 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 24463: 0034a6c1 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 24464: 0067e821 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 24464: 0067e7d1 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 24465: 009f6980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 24466: 009ae790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 24467: 006aa351 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 24467: 006aa301 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 24468: 008e91c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 24469: 00605fa1 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 24469: 00605f51 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 24470: 00463409 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 24471: 003a1f4d 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 24472: 00268f5d 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 24473: 0053bded 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 24473: 0053bd9d 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 24474: 009f683e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 24475: 0099b634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 24476: 009f7784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 24477: 00475031 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ 24478: 0041ef05 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 24479: 003eb069 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 24480: 009b0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 24481: 00651855 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 24482: 0066141d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 24483: 0061483d 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 24484: 005dbd0d 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 24485: 006be701 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 24481: 00651805 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 24482: 006613cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 24483: 006147ed 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 24484: 005dbcbd 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 24485: 006be6b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 24486: 008e8f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 24487: 0066d135 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 24487: 0066d0e5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 24488: 00238d01 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 24489: 009f6a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 24490: 009a5ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 24491: 009a84c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 24492: 009f7ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 24493: 006a4b09 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 24493: 006a4ab9 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 24494: 009adcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 24495: 0055a599 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 24495: 0055a549 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 24496: 009f5f0d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 24497: 00310c55 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 24498: 009f607a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 24499: 0025a591 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 24500: 0099d888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 24501: 009a8118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 24502: 009f785e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 24503: 009f6ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 24504: 008fb984 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ole │ │ │ │ 24505: 009a8e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 24506: 0048bf99 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 24507: 009f8ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 24508: 009f7192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 24509: 0068103d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 24509: 00680fed 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 24510: 0099bab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 24511: 009a4c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 24512: 009a5208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 24513: 00612b61 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 24513: 00612b11 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 24514: 009b1c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 24515: 006a6481 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 24515: 006a6431 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 24516: 009f656a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 24517: 00612ad5 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 24517: 00612a85 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 24518: 009f5f4d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 24519: 00597a6d 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 24519: 00597a1d 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 24520: 009a4908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 24521: 009abb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ 24522: 008fb87c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_olt │ │ │ │ - 24523: 0061e3a9 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 24524: 006bff21 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 24523: 0061e359 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 24524: 006bfed1 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 24525: 009f6086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24526: 009a2ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24527: 009a5d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24528: 004c0f4d 1496 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_b │ │ │ │ 24529: 009a2a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24530: 009aa3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 24531: 00494425 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24532: 004c19ad 300 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_d │ │ │ │ 24533: 009f7bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24534: 009a5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24535: 0040bf95 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24536: 009f7496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ 24537: 004c1525 816 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_h │ │ │ │ - 24538: 005c71d5 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24538: 005c7185 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24539: 003b98c1 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24540: 009f8b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24541: 009f650e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24542: 009a3f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24543: 009a169c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24544: 005558e1 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24544: 00555891 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24545: 009f7cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24546: 009a5c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24547: 0099d9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24548: 002bcdf5 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 24549: 005b7949 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24549: 005b78f9 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24550: 0047debd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24551: 009aca10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24552: 0099df6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24553: 009b1de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24554: 008fca88 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ule │ │ │ │ 24555: 009b0e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24556: 0025a431 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24557: 00295089 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24558: 0099f2e4 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24559: 009f721a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24560: 00298e21 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24561: 006519f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24561: 006519a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 24562: 004c1855 344 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_w │ │ │ │ - 24563: 00509b35 4 FUNC GLOBAL DEFAULT 12 gen_move_high32 │ │ │ │ - 24564: 005c8219 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24563: 00509ae9 4 FUNC GLOBAL DEFAULT 12 gen_move_high32 │ │ │ │ + 24564: 005c81c9 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24565: 0031a5a1 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24566: 006559c9 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24567: 0064d069 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24568: 0061a2d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24566: 00655979 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24567: 0064d019 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24568: 0061a289 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24569: 0040ca99 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24570: 00612959 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24570: 00612909 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24571: 008f86fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcrestart │ │ │ │ 24572: 0099e09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 24573: 003ea60d 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24574: 009af894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24575: 009f61ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24576: 006a83c9 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24577: 005a9839 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24576: 006a8379 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24577: 005a97e9 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24578: 009a8948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ 24579: 003077c9 128 FUNC GLOBAL DEFAULT 12 isa_bus_dma │ │ │ │ - 24580: 0069fc45 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24580: 0069fbf5 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24581: 008fc980 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ult │ │ │ │ 24582: 00258f31 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24583: 002ca1ed 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24584: 009f7174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24585: 009f6ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24586: 004d116d 56 FUNC GLOBAL DEFAULT 12 helper_msa_nori_b │ │ │ │ 24587: 002674b5 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24588: 003a1be9 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 24589: 00901654 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_l_d │ │ │ │ 24590: 009b1ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24591: 0044e941 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24592: 00652f01 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24592: 00652eb1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24593: 008f90c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_af │ │ │ │ 24594: 009f6286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 24595: 003c1255 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 24596: 0069bce5 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24596: 0069bc95 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24597: 009a6344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24598: 009f87a0 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24599: 0085b72c 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24600: 00346a59 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24601: 009f8316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 24602: 00413165 1352 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 24603: 00320c4d 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -24,15 +24,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x222dd0 │ │ │ │ - 0x0000000d (FINI) 0x6c4b00 │ │ │ │ + 0x0000000d (FINI) 0x6c4ab0 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x82bf48 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1824 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x82c668 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x8b5b4 │ │ │ │ 0x00000006 (SYMTAB) 0x2b3e4 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: b002c366f80f55da1a050a84b242e3575aa8a5c4 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 77964837be14f7665af1460cb6653431fe8c24c1 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -24529,15 +24529,15 @@ │ │ │ │ $Kv"$L8F$I{D|D 3yD │ │ │ │ "kI{D|DH3yDPF │ │ │ │ "XI{D|DH3yDPF │ │ │ │ PFOJ!hOKzD │ │ │ │ "NI{DH3yD9 │ │ │ │ KJPF!hKKzD │ │ │ │ "II{DH3yD9 │ │ │ │ -@PF{DH39 │ │ │ │ +@PF{DH38 │ │ │ │ zD>K>L{D │ │ │ │ PF3K"h{D │ │ │ │ "2I{DH3yD8 │ │ │ │ "&L'I{D|DH3yD │ │ │ │ H{DyD 3xD │ │ │ │ H{DyDD3xD │ │ │ │ ND_FU │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -9,2609 +9,2609 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369b6c │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000edc2 │ │ │ │ - subseq r3, r7, ip, ror #24 │ │ │ │ - subeq pc, r9, lr, ror r1 @ │ │ │ │ - umaaleq pc, r9, r4, r1 @ │ │ │ │ + subseq r3, r7, ip, lsl ip │ │ │ │ + subeq pc, r9, lr, lsr #2 │ │ │ │ + subeq pc, r9, r4, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cdb4 <__bss_end__@@Base+0xfe384238> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329b9c │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [sl, #1012]! @ 0x3f4 │ │ │ │ - subseq r4, r7, lr, lsl #11 │ │ │ │ - subeq r7, sl, ip, lsl fp │ │ │ │ - subeq r7, sl, r6, lsr fp │ │ │ │ + subseq r4, r7, lr, lsr r5 │ │ │ │ + subeq r7, sl, ip, asr #21 │ │ │ │ + subeq r7, sl, r6, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cde0 <__bss_end__@@Base+0xfe384264> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329bc8 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r4, #1012] @ 0x3f4 │ │ │ │ - @ instruction: 0x00574692 │ │ │ │ - subeq r7, sl, r0, lsl #28 │ │ │ │ - subeq r7, sl, lr, lsl #28 │ │ │ │ + subseq r4, r7, r2, asr #12 │ │ │ │ + strheq r7, [sl], #-208 @ 0xffffff30 │ │ │ │ + strheq r7, [sl], #-222 @ 0xffffff22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ce0c <__bss_end__@@Base+0xfe384290> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329bf4 │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [lr, #-1012]! @ 0xfffffc0c │ │ │ │ - subseq r6, r7, lr, asr r1 │ │ │ │ - subeq r8, sl, ip, lsr #18 │ │ │ │ - subeq r8, sl, lr, lsr r9 │ │ │ │ + subseq r6, r7, lr, lsl #2 │ │ │ │ + ldrdeq r8, [sl], #-140 @ 0xffffff74 │ │ │ │ + subeq r8, sl, lr, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ce38 <__bss_end__@@Base+0xfe3842bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369c20 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed68 │ │ │ │ - @ instruction: 0x005b429e │ │ │ │ - subeq fp, sl, r0, lsr r2 │ │ │ │ - subeq fp, sl, ip, lsr r2 │ │ │ │ + subseq r4, fp, lr, asr #4 │ │ │ │ + subeq fp, sl, r0, ror #3 │ │ │ │ + subeq fp, sl, ip, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ce68 <__bss_end__@@Base+0xfe3842ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369c50 │ │ │ │ stmdbmi r5, {r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed50 │ │ │ │ - ldrsheq r6, [fp], #-2 │ │ │ │ - subeq lr, sl, r0, lsl #23 │ │ │ │ - umaaleq lr, sl, r0, fp │ │ │ │ + subseq r6, fp, r2, lsr #1 │ │ │ │ + subeq lr, sl, r0, lsr fp │ │ │ │ + subeq lr, sl, r0, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ce98 <__bss_end__@@Base+0xfe38431c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329c80 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r8, #-1012]! @ 0xfffffc0c │ │ │ │ - subseq r6, fp, r2, asr r1 │ │ │ │ - subeq lr, sl, r0, ror sp │ │ │ │ - subeq lr, sl, r6, lsl #27 │ │ │ │ + subseq r6, fp, r2, lsl #2 │ │ │ │ + subeq lr, sl, r0, lsr #26 │ │ │ │ + subeq lr, sl, r6, lsr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cec4 <__bss_end__@@Base+0xfe384348> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369cac │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stc 7, cr15, [r0, #-1012]! @ 0xfffffc0c │ │ │ │ - subseq r7, fp, ip, lsl #26 │ │ │ │ - subeq r4, fp, sl, lsl #11 │ │ │ │ - umaaleq r4, fp, lr, r5 │ │ │ │ + ldrheq r7, [fp], #-204 @ 0xffffff34 │ │ │ │ + subeq r4, fp, sl, lsr r5 │ │ │ │ + subeq r4, fp, lr, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cef4 <__bss_end__@@Base+0xfe384378> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369cdc │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stc 7, cr15, [r8, #-1012] @ 0xfffffc0c │ │ │ │ - ldrsbeq r7, [fp], #-204 @ 0xffffff34 │ │ │ │ - subeq r4, fp, sl, asr r5 │ │ │ │ - subeq r4, fp, lr, ror #10 │ │ │ │ + subseq r7, fp, ip, lsl #25 │ │ │ │ + subeq r4, fp, sl, lsl #10 │ │ │ │ + subeq r4, fp, lr, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cf24 <__bss_end__@@Base+0xfe3843a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369d0c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldcl 7, cr15, [r0], #1012 @ 0x3f4 │ │ │ │ - ldrheq r7, [fp], #-228 @ 0xffffff1c │ │ │ │ - subeq r4, fp, sl, lsr #10 │ │ │ │ - subeq r4, fp, lr, lsr r5 │ │ │ │ + subseq r7, fp, r4, ror #28 │ │ │ │ + ldrdeq r4, [fp], #-74 @ 0xffffffb6 │ │ │ │ + subeq r4, fp, lr, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cf54 <__bss_end__@@Base+0xfe3843d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369d3c │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldcl 7, cr15, [r8], {253} @ 0xfd │ │ │ │ - subseq r7, fp, r4, lsl #29 │ │ │ │ - strdeq r4, [fp], #-74 @ 0xffffffb6 │ │ │ │ - subeq r5, fp, r2, lsl #1 │ │ │ │ + subseq r7, fp, r4, lsr lr │ │ │ │ + subeq r4, fp, sl, lsr #9 │ │ │ │ + subeq r5, fp, r2, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cf84 <__bss_end__@@Base+0xfe384408> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329d6c │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r2], {253} @ 0xfd │ │ │ │ - subseq r8, fp, r6, lsl #3 │ │ │ │ - subeq r5, fp, ip, lsr #19 │ │ │ │ - strheq r5, [fp], #-154 @ 0xffffff66 │ │ │ │ + subseq r8, fp, r6, lsr r1 │ │ │ │ + subeq r5, fp, ip, asr r9 │ │ │ │ + subeq r5, fp, sl, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cfb0 <__bss_end__@@Base+0xfe384434> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369d98 │ │ │ │ eorcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ stc 7, cr15, [sl], #1012 @ 0x3f4 │ │ │ │ - subseq r8, fp, r8, asr r7 │ │ │ │ - umaaleq r8, fp, r2, lr │ │ │ │ - ldrdeq r9, [fp], #-46 @ 0xffffffd2 │ │ │ │ + subseq r8, fp, r8, lsl #14 │ │ │ │ + subeq r8, fp, r2, asr #28 │ │ │ │ + subeq r9, fp, lr, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cfe0 <__bss_end__@@Base+0xfe384464> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329dc8 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r4], {253} @ 0xfd │ │ │ │ - subseq r8, fp, r6, asr r9 │ │ │ │ - subeq r9, fp, ip, lsr #21 │ │ │ │ - subeq r9, fp, lr, asr #21 │ │ │ │ + subseq r8, fp, r6, lsl #18 │ │ │ │ + subeq r9, fp, ip, asr sl │ │ │ │ + subeq r9, fp, lr, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d00c <__bss_end__@@Base+0xfe384490> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329df4 │ │ │ │ stmdbmi r4, {r1, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [lr], #-1012 @ 0xfffffc0c │ │ │ │ - @ instruction: 0x005b9696 │ │ │ │ - subeq sp, fp, r8, lsl #24 │ │ │ │ - subeq sp, fp, r6, lsl ip │ │ │ │ + subseq r9, fp, r6, asr #12 │ │ │ │ + strheq sp, [fp], #-184 @ 0xffffff48 │ │ │ │ + subeq sp, fp, r6, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d038 <__bss_end__@@Base+0xfe3844bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369e20 │ │ │ │ stmdbmi r5, {r0, r2, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec68 │ │ │ │ - subseq r9, fp, sl, asr lr │ │ │ │ - subeq lr, fp, r0, ror #26 │ │ │ │ - subeq lr, fp, r0, ror sp │ │ │ │ + subseq r9, fp, sl, lsl #28 │ │ │ │ + subeq lr, fp, r0, lsl sp │ │ │ │ + subeq lr, fp, r0, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d068 <__bss_end__@@Base+0xfe3844ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369e50 │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mcrr 7, 15, pc, lr, cr13 @ │ │ │ │ - subseq sl, fp, ip, asr r2 │ │ │ │ - subeq pc, fp, r2, lsl fp @ │ │ │ │ - subeq pc, fp, lr, lsr #22 │ │ │ │ + subseq sl, fp, ip, lsl #4 │ │ │ │ + subeq pc, fp, r2, asr #21 │ │ │ │ + ldrdeq pc, [fp], #-174 @ 0xffffff52 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d098 <__bss_end__@@Base+0xfe38451c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369e80 │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldc 7, cr15, [r6], #-1012 @ 0xfffffc0c │ │ │ │ - subseq sl, fp, ip, lsr #4 │ │ │ │ - subeq pc, fp, r2, ror #21 │ │ │ │ - strdeq pc, [fp], #-174 @ 0xffffff52 │ │ │ │ + ldrsbeq sl, [fp], #-28 @ 0xffffffe4 │ │ │ │ + umaaleq pc, fp, r2, sl @ │ │ │ │ + subeq pc, fp, lr, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d0c8 <__bss_end__@@Base+0xfe38454c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369eb0 │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ ldc 7, cr15, [lr], {253} @ 0xfd │ │ │ │ - ldrsheq sl, [fp], #-28 @ 0xffffffe4 │ │ │ │ - strheq pc, [fp], #-162 @ 0xffffff5e @ │ │ │ │ - subeq pc, fp, lr, ror #21 │ │ │ │ + subseq sl, fp, ip, lsr #3 │ │ │ │ + subeq pc, fp, r2, ror #20 │ │ │ │ + umaaleq pc, fp, lr, sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d0f8 <__bss_end__@@Base+0xfe38457c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369ee0 │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ stc 7, cr15, [r6], {253} @ 0xfd │ │ │ │ - subseq sl, fp, ip, asr #3 │ │ │ │ - subeq pc, fp, r2, lsl #21 │ │ │ │ - subeq pc, fp, r2, ror #22 │ │ │ │ + subseq sl, fp, ip, ror r1 │ │ │ │ + subeq pc, fp, r2, lsr sl @ │ │ │ │ + subeq pc, fp, r2, lsl fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d128 <__bss_end__@@Base+0xfe3845ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369f10 │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebf0 │ │ │ │ - subseq r8, ip, r4, lsr #5 │ │ │ │ - subeq r1, ip, r2, ror r7 │ │ │ │ - subseq r1, r6, ip, lsl #2 │ │ │ │ + subseq r8, ip, r4, asr r2 │ │ │ │ + subeq r1, ip, r2, lsr #14 │ │ │ │ + ldrheq r1, [r6], #-12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d158 <__bss_end__@@Base+0xfe3845dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369f40 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ bl ff7e3f68 <__bss_end__@@Base+0xfedeb3ec> │ │ │ │ - ldrheq r8, [ip], #-160 @ 0xffffff60 │ │ │ │ - subeq r5, fp, lr, asr #31 │ │ │ │ - subeq r5, fp, r2, ror #31 │ │ │ │ + subseq r8, ip, r0, ror #20 │ │ │ │ + subeq r5, fp, lr, ror pc │ │ │ │ + umaaleq r5, fp, r2, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d188 <__bss_end__@@Base+0xfe38460c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369f70 │ │ │ │ adcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ bl ff1e3f98 <__bss_end__@@Base+0xfe7eb41c> │ │ │ │ - subseq r8, ip, r0, lsl #21 │ │ │ │ - subeq r3, ip, sl, lsl #18 │ │ │ │ - subeq r3, ip, r6, lsl r9 │ │ │ │ + subseq r8, ip, r0, lsr sl │ │ │ │ + strheq r3, [ip], #-138 @ 0xffffff76 │ │ │ │ + subeq r3, ip, r6, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d1b8 <__bss_end__@@Base+0xfe38463c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369fa0 │ │ │ │ addne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl febe3fc8 <__bss_end__@@Base+0xfe1eb44c> │ │ │ │ - subseq r8, ip, r0, asr sl │ │ │ │ - ldrdeq r3, [ip], #-138 @ 0xffffff76 │ │ │ │ - strdeq r3, [ip], #-142 @ 0xffffff72 │ │ │ │ + subseq r8, ip, r0, lsl #20 │ │ │ │ + subeq r3, ip, sl, lsl #17 │ │ │ │ + subeq r3, ip, lr, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d1e8 <__bss_end__@@Base+0xfe38466c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369fd0 │ │ │ │ sbcvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ bl fe5e3ff8 <__bss_end__@@Base+0xfdbeb47c> │ │ │ │ - subseq r8, ip, r0, lsr #20 │ │ │ │ - subeq r3, ip, sl, lsr #17 │ │ │ │ - subeq r3, ip, sl, ror #17 │ │ │ │ + ldrsbeq r8, [ip], #-144 @ 0xffffff70 │ │ │ │ + subeq r3, ip, sl, asr r8 │ │ │ │ + umaaleq r3, ip, sl, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d218 <__bss_end__@@Base+0xfe38469c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa000 │ │ │ │ adcspl pc, r4, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb76 │ │ │ │ - ldrsheq r8, [ip], #-144 @ 0xffffff70 │ │ │ │ - subeq r3, ip, r2, asr r4 │ │ │ │ - subeq r3, ip, r8, lsr #18 │ │ │ │ + subseq r8, ip, r0, lsr #19 │ │ │ │ + subeq r3, ip, r2, lsl #8 │ │ │ │ + ldrdeq r3, [ip], #-136 @ 0xffffff78 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d24c <__bss_end__@@Base+0xfe3846d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa034 │ │ │ │ sbcpl pc, r1, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb5c │ │ │ │ - ldrheq r8, [ip], #-156 @ 0xffffff64 │ │ │ │ - subeq r3, ip, lr, lsl r4 │ │ │ │ - strdeq r3, [ip], #-132 @ 0xffffff7c │ │ │ │ + subseq r8, ip, ip, ror #18 │ │ │ │ + subeq r3, ip, lr, asr #7 │ │ │ │ + subeq r3, ip, r4, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d280 <__bss_end__@@Base+0xfe384704> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa068 │ │ │ │ eormi pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb42 │ │ │ │ - subseq r8, ip, r8, lsl #19 │ │ │ │ - subeq r3, ip, sl, ror #7 │ │ │ │ - subeq r3, ip, r0, ror #17 │ │ │ │ + subseq r8, ip, r8, lsr r9 │ │ │ │ + umaaleq r3, ip, sl, r3 │ │ │ │ + umaaleq r3, ip, r0, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d2b4 <__bss_end__@@Base+0xfe384738> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a09c │ │ │ │ adcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ bl c640c4 <__bss_end__@@Base+0x26b548> │ │ │ │ - subseq sl, ip, ip, asr #27 │ │ │ │ - ldrdeq r3, [ip], #-126 @ 0xffffff82 │ │ │ │ - subeq r3, ip, sl, ror #15 │ │ │ │ + subseq sl, ip, ip, ror sp │ │ │ │ + subeq r3, ip, lr, lsl #15 │ │ │ │ + umaaleq r3, ip, sl, r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d2e4 <__bss_end__@@Base+0xfe384768> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a0cc │ │ │ │ addne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ - bl 6640f4 │ │ │ │ - @ instruction: 0x005cad9c │ │ │ │ - subeq r3, ip, lr, lsr #15 │ │ │ │ - ldrdeq r3, [ip], #-114 @ 0xffffff8e │ │ │ │ + bl 6640f4 │ │ │ │ + subseq sl, ip, ip, asr #26 │ │ │ │ + subeq r3, ip, lr, asr r7 │ │ │ │ + subeq r3, ip, r2, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d314 <__bss_end__@@Base+0xfe384798> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a0fc │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eafa │ │ │ │ - subseq fp, ip, r2, ror r2 │ │ │ │ - subeq r8, fp, r8, lsr lr │ │ │ │ - subeq r8, fp, ip, asr #28 │ │ │ │ + subseq fp, ip, r2, lsr #4 │ │ │ │ + subeq r8, fp, r8, ror #27 │ │ │ │ + strdeq r8, [fp], #-220 @ 0xffffff24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d344 <__bss_end__@@Base+0xfe3847c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a12c │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ b ffa64154 <__bss_end__@@Base+0xff06b5d8> │ │ │ │ - subseq fp, ip, r0, asr #4 │ │ │ │ - subeq r9, ip, sl, lsl #2 │ │ │ │ - strheq r9, [ip], #-22 @ 0xffffffea │ │ │ │ + ldrsheq fp, [ip], #-16 │ │ │ │ + strheq r9, [ip], #-10 │ │ │ │ + subeq r9, ip, r6, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d374 <__bss_end__@@Base+0xfe3847f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a15c │ │ │ │ rsbsmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b ff464184 <__bss_end__@@Base+0xfea6b608> │ │ │ │ - subseq fp, ip, r0, lsl r2 │ │ │ │ - ldrdeq r9, [ip], #-10 │ │ │ │ - subeq r9, ip, sl, lsl #4 │ │ │ │ + subseq fp, ip, r0, asr #3 │ │ │ │ + subeq r9, ip, sl, lsl #1 │ │ │ │ + strheq r9, [ip], #-26 @ 0xffffffe6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d3a4 <__bss_end__@@Base+0xfe384828> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a18c │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eab2 │ │ │ │ - subseq fp, ip, r8, lsr r8 │ │ │ │ - subeq sl, ip, r2, lsl #27 │ │ │ │ - umaaleq sl, ip, r0, sp │ │ │ │ + subseq fp, ip, r8, ror #15 │ │ │ │ + subeq sl, ip, r2, lsr sp │ │ │ │ + subeq sl, ip, r0, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d3d4 <__bss_end__@@Base+0xfe384858> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a1bc │ │ │ │ adcsvs pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ b fe8641e4 <__bss_end__@@Base+0xfde6b668> │ │ │ │ - subseq fp, ip, r4, ror ip │ │ │ │ - subeq fp, ip, r2, ror #21 │ │ │ │ - strdeq fp, [ip], #-162 @ 0xffffff5e │ │ │ │ + subseq fp, ip, r4, lsr #24 │ │ │ │ + umaaleq fp, ip, r2, sl │ │ │ │ + subeq fp, ip, r2, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d404 <__bss_end__@@Base+0xfe384888> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a1ec │ │ │ │ andne pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b fe264214 <__bss_end__@@Base+0xfd86b698> │ │ │ │ - ldrheq ip, [ip], #-172 @ 0xffffff54 │ │ │ │ - subeq r2, sp, r6, ror r7 │ │ │ │ - subeq r2, sp, lr, ror r7 │ │ │ │ + subseq ip, ip, ip, ror #20 │ │ │ │ + subeq r2, sp, r6, lsr #14 │ │ │ │ + subeq r2, sp, lr, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d434 <__bss_end__@@Base+0xfe3848b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a21c │ │ │ │ andscc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ b 1c64244 <__bss_end__@@Base+0x126b6c8> │ │ │ │ - ldrheq lr, [ip], #-28 @ 0xffffffe4 │ │ │ │ - subeq sl, sp, r2, asr #26 │ │ │ │ - subeq sl, sp, r2, asr sp │ │ │ │ + subseq lr, ip, ip, ror #2 │ │ │ │ + strdeq sl, [sp], #-194 @ 0xffffff3e │ │ │ │ + subeq sl, sp, r2, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d464 <__bss_end__@@Base+0xfe3848e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32a24c │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 16e4270 <__bss_end__@@Base+0xceb6f4> │ │ │ │ - subseq lr, ip, r6, asr r8 │ │ │ │ - subeq ip, sp, r8, lsl #30 │ │ │ │ - subeq ip, sp, r2, lsr #30 │ │ │ │ + subseq lr, ip, r6, lsl #16 │ │ │ │ + strheq ip, [sp], #-232 @ 0xffffff18 │ │ │ │ + ldrdeq ip, [sp], #-226 @ 0xffffff1e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d490 <__bss_end__@@Base+0xfe384914> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32a278 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 116429c <__bss_end__@@Base+0x76b720> │ │ │ │ - subseq lr, ip, r6, lsl #28 │ │ │ │ - subeq r7, sl, r8, ror #9 │ │ │ │ - subeq r7, sl, r2, lsl #10 │ │ │ │ + ldrheq lr, [ip], #-214 @ 0xffffff2a │ │ │ │ + umaaleq r7, sl, r8, r4 │ │ │ │ + strheq r7, [sl], #-66 @ 0xffffffbe │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d4bc <__bss_end__@@Base+0xfe384940> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a2a4 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ b b642cc <__bss_end__@@Base+0x16b750> │ │ │ │ - subseq pc, ip, r4, lsr #2 │ │ │ │ - ldrdeq r2, [fp], #-226 @ 0xffffff1e │ │ │ │ - umaaleq lr, sp, lr, r9 │ │ │ │ + ldrsbeq pc, [ip], #-4 @ │ │ │ │ + subeq r2, fp, r2, lsl #29 │ │ │ │ + subeq lr, sp, lr, asr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d4ec <__bss_end__@@Base+0xfe384970> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a2d4 │ │ │ │ addcc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ - b 5642fc │ │ │ │ - ldrsheq pc, [ip], #-4 @ │ │ │ │ - subeq lr, sp, r2, asr r9 │ │ │ │ - subeq lr, sl, r6, asr #12 │ │ │ │ + b 5642fc │ │ │ │ + subseq pc, ip, r4, lsr #1 │ │ │ │ + subeq lr, sp, r2, lsl #18 │ │ │ │ + strdeq lr, [sl], #-86 @ 0xffffffaa │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d51c <__bss_end__@@Base+0xfe3849a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a304 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9f6 │ │ │ │ - subseq pc, ip, r6, asr #9 │ │ │ │ + subseq pc, ip, r6, ror r4 @ │ │ │ │ + subeq r8, fp, r0, ror #23 │ │ │ │ subeq r8, fp, r0, lsr ip │ │ │ │ - subeq r8, fp, r0, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d54c <__bss_end__@@Base+0xfe3849d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a334 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9de │ │ │ │ - @ instruction: 0x005cf496 │ │ │ │ + subseq pc, ip, r6, asr #8 │ │ │ │ + strheq r8, [fp], #-176 @ 0xffffff50 │ │ │ │ subeq r8, fp, r0, lsl #24 │ │ │ │ - subeq r8, fp, r0, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d57c <__bss_end__@@Base+0xfe384a00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a364 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ stmib r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq pc, ip, r4, lsl #15 │ │ │ │ - subeq r2, fp, r2, lsl lr │ │ │ │ - ldrdeq lr, [sp], #-142 @ 0xffffff72 │ │ │ │ + subseq pc, ip, r4, lsr r7 @ │ │ │ │ + subeq r2, fp, r2, asr #27 │ │ │ │ + subeq lr, sp, lr, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d5ac <__bss_end__@@Base+0xfe384a30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a394 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ stmib ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq pc, ip, r4, asr r7 @ │ │ │ │ - subeq r5, fp, sl, ror fp │ │ │ │ - subeq r5, fp, lr, lsl #23 │ │ │ │ + subseq pc, ip, r4, lsl #14 │ │ │ │ + subeq r5, fp, sl, lsr #22 │ │ │ │ + subeq r5, fp, lr, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d5dc <__bss_end__@@Base+0xfe384a60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a3c4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e996 │ │ │ │ - subseq pc, ip, r6, lsr #14 │ │ │ │ - strheq r0, [lr], #-64 @ 0xffffffc0 │ │ │ │ - subeq r0, lr, r8, lsl r8 │ │ │ │ + ldrsbeq pc, [ip], #-102 @ 0xffffff9a @ │ │ │ │ + subeq r0, lr, r0, ror #8 │ │ │ │ + subeq r0, lr, r8, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d60c <__bss_end__@@Base+0xfe384a90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a3f4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e97e │ │ │ │ - ldrsheq pc, [ip], #-102 @ 0xffffff9a @ │ │ │ │ - strdeq r0, [lr], #-64 @ 0xffffffc0 │ │ │ │ - subeq r0, lr, r4, lsl r5 │ │ │ │ + subseq pc, ip, r6, lsr #13 │ │ │ │ + subeq r0, lr, r0, lsr #9 │ │ │ │ + subeq r0, lr, r4, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d63c <__bss_end__@@Base+0xfe384ac0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a424 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e966 │ │ │ │ - subseq pc, ip, r6, asr #13 │ │ │ │ - subeq lr, sl, ip, asr #11 │ │ │ │ - subeq lr, sl, r0, ror #11 │ │ │ │ + subseq pc, ip, r6, ror r6 @ │ │ │ │ + subeq lr, sl, ip, ror r5 │ │ │ │ + umaaleq lr, sl, r0, r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d66c <__bss_end__@@Base+0xfe384af0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a454 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmdb ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq pc, ip, r0, lsr #29 │ │ │ │ - strheq r5, [fp], #-170 @ 0xffffff56 │ │ │ │ - subeq r5, fp, lr, asr #21 │ │ │ │ + subseq pc, ip, r0, asr lr @ │ │ │ │ + subeq r5, fp, sl, ror #20 │ │ │ │ + subeq r5, fp, lr, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d69c <__bss_end__@@Base+0xfe384b20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a484 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e936 │ │ │ │ - ldrsheq r1, [sp], #-26 @ 0xffffffe6 │ │ │ │ - ldrdeq r7, [sl], #-44 @ 0xffffffd4 │ │ │ │ - strheq sp, [sp], #-240 @ 0xffffff10 │ │ │ │ + subseq r1, sp, sl, lsr #3 │ │ │ │ + subeq r7, sl, ip, lsl #5 │ │ │ │ + subeq sp, sp, r0, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d6cc <__bss_end__@@Base+0xfe384b50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a4b4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e91e │ │ │ │ - subseq r1, sp, sl, asr #3 │ │ │ │ - subeq r7, sl, ip, lsr #5 │ │ │ │ - subeq r7, sl, r4, asr #5 │ │ │ │ + subseq r1, sp, sl, ror r1 │ │ │ │ + subeq r7, sl, ip, asr r2 │ │ │ │ + subeq r7, sl, r4, ror r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d6fc <__bss_end__@@Base+0xfe384b80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a4e4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stmdb r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbeq r1, [sp], #-80 @ 0xffffffb0 │ │ │ │ - subeq r5, fp, sl, lsr #20 │ │ │ │ - subeq r5, fp, lr, lsr sl │ │ │ │ + subseq r1, sp, r0, lsl #11 │ │ │ │ + ldrdeq r5, [fp], #-154 @ 0xffffff66 │ │ │ │ + subeq r5, fp, lr, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d72c <__bss_end__@@Base+0xfe384bb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a514 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stmia ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbeq r1, [sp], #-116 @ 0xffffff8c │ │ │ │ - strdeq r5, [fp], #-154 @ 0xffffff66 │ │ │ │ - subeq r5, fp, lr, lsl #20 │ │ │ │ + subseq r1, sp, r4, lsl #15 │ │ │ │ + subeq r5, fp, sl, lsr #19 │ │ │ │ + strheq r5, [fp], #-158 @ 0xffffff62 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d75c <__bss_end__@@Base+0xfe384be0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a544 │ │ │ │ sbcscc pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ ldm r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r1, sp, r4, lsr #15 │ │ │ │ - subeq r1, pc, lr, asr #19 │ │ │ │ - subeq r1, pc, lr, ror #19 │ │ │ │ + subseq r1, sp, r4, asr r7 │ │ │ │ + subeq r1, pc, lr, ror r9 @ │ │ │ │ + umaaleq r1, pc, lr, r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d78c <__bss_end__@@Base+0xfe384c10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a574 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldm ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r1, sp, r8, asr #25 │ │ │ │ - umaaleq r5, fp, sl, r9 │ │ │ │ - subeq r5, fp, lr, lsr #19 │ │ │ │ + subseq r1, sp, r8, ror ip │ │ │ │ + subeq r5, fp, sl, asr #18 │ │ │ │ + subeq r5, fp, lr, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d7bc <__bss_end__@@Base+0xfe384c40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a5a4 │ │ │ │ stmdbmi r5, {r0, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8a6 │ │ │ │ - @ instruction: 0x005d1c9a │ │ │ │ - subeq r1, pc, ip, lsl #12 │ │ │ │ - subeq r2, pc, ip, ror #6 │ │ │ │ + subseq r1, sp, sl, asr #24 │ │ │ │ + strheq r1, [pc], #-92 @ │ │ │ │ + subeq r2, pc, ip, lsl r3 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d7ec <__bss_end__@@Base+0xfe384c70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a5d4 │ │ │ │ subsvc pc, r4, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ stm ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r1, sp, r8, ror #24 │ │ │ │ - subeq r2, pc, sl, lsr r2 @ │ │ │ │ - subeq r2, pc, lr, asr r3 @ │ │ │ │ + subseq r1, sp, r8, lsl ip │ │ │ │ + subeq r2, pc, sl, ror #3 │ │ │ │ + subeq r2, pc, lr, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d81c <__bss_end__@@Base+0xfe384ca0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a604 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e876 │ │ │ │ - subseq r1, sp, sl, lsr ip │ │ │ │ - subeq lr, sl, ip, ror #7 │ │ │ │ - subeq lr, sl, r0, lsl #8 │ │ │ │ + subseq r1, sp, sl, ror #23 │ │ │ │ + umaaleq lr, sl, ip, r3 │ │ │ │ + strheq lr, [sl], #-48 @ 0xffffffd0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed7d84c <__bss_end__@@Base+0xfe384cd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ bl ce4654 <__bss_end__@@Base+0x2ebad8> │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ stclt 7, cr15, [ip], #-1008 @ 0xfffffc10 │ │ │ │ - subeq r2, pc, r6, lsr #6 │ │ │ │ + ldrdeq r2, [pc], #-38 @ │ │ │ │ strhteq r4, [fp], #-66 @ 0xffffffbe │ │ │ │ andeq r4, r0, ip, asr #16 │ │ │ │ - subeq r2, pc, r6, lsr #6 │ │ │ │ + ldrdeq r2, [pc], #-38 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d88c <__bss_end__@@Base+0xfe384d10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a674 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e83e │ │ │ │ - subseq r2, sp, sl, ror r0 │ │ │ │ - subeq r7, sl, ip, ror #1 │ │ │ │ - subeq r7, sl, r4, lsl #2 │ │ │ │ + subseq r2, sp, sl, lsr #32 │ │ │ │ + umaaleq r7, sl, ip, r0 │ │ │ │ + strheq r7, [sl], #-4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d8bc <__bss_end__@@Base+0xfe384d40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a6a4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e826 │ │ │ │ - ldrheq r3, [sp], #-86 @ 0xffffffaa │ │ │ │ - subeq lr, sl, ip, asr #6 │ │ │ │ - subeq lr, sl, r0, ror #6 │ │ │ │ + subseq r3, sp, r6, ror #10 │ │ │ │ + strdeq lr, [sl], #-44 @ 0xffffffd4 │ │ │ │ + subeq lr, sl, r0, lsl r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d8ec <__bss_end__@@Base+0xfe384d70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a6d4 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stmda ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrheq r3, [sp], #-108 @ 0xffffff94 │ │ │ │ - subeq r7, pc, r2, ror #24 │ │ │ │ - subeq r7, pc, r6, ror ip @ │ │ │ │ + subseq r3, sp, ip, ror #12 │ │ │ │ + subeq r7, pc, r2, lsl ip @ │ │ │ │ + subeq r7, pc, r6, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d91c <__bss_end__@@Base+0xfe384da0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a704 │ │ │ │ sbcsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x00f4f7fc │ │ │ │ - subseq r3, sp, ip, lsl #13 │ │ │ │ - subeq r7, pc, r2, lsr ip @ │ │ │ │ - subeq r7, pc, sl, asr ip @ │ │ │ │ + subseq r3, sp, ip, lsr r6 │ │ │ │ + subeq r7, pc, r2, ror #23 │ │ │ │ + subeq r7, pc, sl, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d94c <__bss_end__@@Base+0xfe384dd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a734 │ │ │ │ adccc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ svc 0x00dcf7fc │ │ │ │ - subseq r3, sp, ip, asr r6 │ │ │ │ - subeq r7, pc, r2, lsl #24 │ │ │ │ - subeq r7, pc, lr, lsr ip @ │ │ │ │ + subseq r3, sp, ip, lsl #12 │ │ │ │ + strheq r7, [pc], #-178 @ │ │ │ │ + subeq r7, pc, lr, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d97c <__bss_end__@@Base+0xfe384e00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32a764 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x00c6f7fc │ │ │ │ - subseq r3, sp, r2, lsr #28 │ │ │ │ - strdeq r6, [sl], #-252 @ 0xffffff04 │ │ │ │ - subeq r7, sl, r6, lsl r0 │ │ │ │ + ldrsbeq r3, [sp], #-210 @ 0xffffff2e │ │ │ │ + subeq r6, sl, ip, lsr #31 │ │ │ │ + subeq r6, sl, r6, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d9a8 <__bss_end__@@Base+0xfe384e2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a790 │ │ │ │ eorscc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ svc 0x00aef7fc │ │ │ │ - ldrsheq r3, [sp], #-212 @ 0xffffff2c │ │ │ │ - subeq r9, pc, r2, asr #30 │ │ │ │ - subeq r9, pc, r2, asr pc @ │ │ │ │ + subseq r3, sp, r4, lsr #27 │ │ │ │ + strdeq r9, [pc], #-226 @ │ │ │ │ + subeq r9, pc, r2, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d9d8 <__bss_end__@@Base+0xfe384e5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a7c0 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef98 │ │ │ │ - ldrsbeq r4, [sp], #-0 │ │ │ │ - subeq r5, fp, lr, asr #14 │ │ │ │ - subeq r5, fp, r4, ror #14 │ │ │ │ + subseq r4, sp, r0, lsl #1 │ │ │ │ + strdeq r5, [fp], #-110 @ 0xffffff92 │ │ │ │ + subeq r5, fp, r4, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7da08 <__bss_end__@@Base+0xfe384e8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a7f0 │ │ │ │ andvs pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x007ef7fc │ │ │ │ - subseq r4, sp, r0, lsr #1 │ │ │ │ - subeq fp, pc, r2, lsl #19 │ │ │ │ - subeq fp, pc, lr, lsl #19 │ │ │ │ + subseq r4, sp, r0, asr r0 │ │ │ │ + subeq fp, pc, r2, lsr r9 @ │ │ │ │ + subeq fp, pc, lr, lsr r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7da38 <__bss_end__@@Base+0xfe384ebc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32a820 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0068f7fc │ │ │ │ - subseq r4, sp, r2, lsr sp │ │ │ │ - @ instruction: 0x00500f94 │ │ │ │ - ldrsbeq r0, [r0], #-246 @ 0xffffff0a │ │ │ │ + subseq r4, sp, r2, ror #25 │ │ │ │ + subseq r0, r0, r4, asr #30 │ │ │ │ + subseq r0, r0, r6, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7da64 <__bss_end__@@Base+0xfe384ee8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a84c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef52 │ │ │ │ - subseq r4, sp, r6, lsl #26 │ │ │ │ - subeq r6, sl, r4, lsl pc │ │ │ │ - subeq r6, sl, ip, lsr #30 │ │ │ │ + ldrheq r4, [sp], #-198 @ 0xffffff3a │ │ │ │ + subeq r6, sl, r4, asr #29 │ │ │ │ + ldrdeq r6, [sl], #-236 @ 0xffffff14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7da94 <__bss_end__@@Base+0xfe384f18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a87c │ │ │ │ addvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x0038f7fc │ │ │ │ - subseq r5, sp, r8, lsr #18 │ │ │ │ - subseq r4, r0, lr, asr r3 │ │ │ │ - subseq r4, r0, sl, asr r4 │ │ │ │ + ldrsbeq r5, [sp], #-136 @ 0xffffff78 │ │ │ │ + subseq r4, r0, lr, lsl #6 │ │ │ │ + subseq r4, r0, sl, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dac4 <__bss_end__@@Base+0xfe384f48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a8ac │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-948 @ 0xfffffc4c │ │ │ │ svc 0x0020f7fc │ │ │ │ - subseq r5, sp, r0, ror #20 │ │ │ │ - subseq r4, r0, sl, asr #20 │ │ │ │ - subseq r4, r0, sl, asr sl │ │ │ │ + subseq r5, sp, r0, lsl sl │ │ │ │ + ldrsheq r4, [r0], #-154 @ 0xffffff66 │ │ │ │ + subseq r4, r0, sl, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7daf4 <__bss_end__@@Base+0xfe384f78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a8dc │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x0008f7fc │ │ │ │ - subseq r6, sp, ip, asr #9 │ │ │ │ - subeq r3, fp, sl, asr r9 │ │ │ │ - subeq r7, ip, sl, lsl pc │ │ │ │ + subseq r6, sp, ip, ror r4 │ │ │ │ + subeq r3, fp, sl, lsl #18 │ │ │ │ + subeq r7, ip, sl, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7db24 <__bss_end__@@Base+0xfe384fa8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a90c │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ mrc 7, 7, APSR_nzcv, cr0, cr12, {7} │ │ │ │ - @ instruction: 0x005d649c │ │ │ │ - subeq r3, fp, sl, lsr #18 │ │ │ │ - subeq r7, ip, sl, ror #29 │ │ │ │ + subseq r6, sp, ip, asr #8 │ │ │ │ + ldrdeq r3, [fp], #-138 @ 0xffffff76 │ │ │ │ + umaaleq r7, ip, sl, lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7db54 <__bss_end__@@Base+0xfe384fd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a93c │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ mrc 7, 6, APSR_nzcv, cr8, cr12, {7} │ │ │ │ - subseq r6, sp, ip, ror #8 │ │ │ │ - strdeq r3, [fp], #-138 @ 0xffffff76 │ │ │ │ - strheq r7, [ip], #-234 @ 0xffffff16 │ │ │ │ + subseq r6, sp, ip, lsl r4 │ │ │ │ + subeq r3, fp, sl, lsr #17 │ │ │ │ + subeq r7, ip, sl, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7db84 <__bss_end__@@Base+0xfe385008> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a96c │ │ │ │ andne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ mcr 7, 6, pc, cr0, cr12, {7} @ │ │ │ │ - subseq r7, sp, r4, lsr #4 │ │ │ │ - subseq r6, r0, lr, lsr sp │ │ │ │ - @ instruction: 0x00506d9e │ │ │ │ + ldrsbeq r7, [sp], #-20 @ 0xffffffec │ │ │ │ + subseq r6, r0, lr, ror #25 │ │ │ │ + subseq r6, r0, lr, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dbb4 <__bss_end__@@Base+0xfe385038> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32a99c │ │ │ │ stmdbmi r4, {r0, r2, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 5, pc, cr10, cr12, {7} @ │ │ │ │ - subseq r7, sp, r2, lsl r9 │ │ │ │ - subseq r9, r0, r0, lsr #6 │ │ │ │ - subeq r7, fp, sl, lsr #5 │ │ │ │ + subseq r7, sp, r2, asr #17 │ │ │ │ + ldrsbeq r9, [r0], #-32 @ 0xffffffe0 │ │ │ │ + subeq r7, fp, sl, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dbe0 <__bss_end__@@Base+0xfe385064> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a9c8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee94 │ │ │ │ - ldrheq sp, [sp], #-36 @ 0xffffffdc │ │ │ │ - subeq r3, fp, lr, ror #16 │ │ │ │ - subeq r3, fp, r4, lsl #17 │ │ │ │ + subseq sp, sp, r4, ror #4 │ │ │ │ + subeq r3, fp, lr, lsl r8 │ │ │ │ + subeq r3, fp, r4, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dc10 <__bss_end__@@Base+0xfe385094> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a9f8 │ │ │ │ adcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee7c │ │ │ │ - subseq sp, sp, r4, lsl #9 │ │ │ │ - subseq sl, r0, lr, ror fp │ │ │ │ - @ instruction: 0x0050ab98 │ │ │ │ + subseq sp, sp, r4, lsr r4 │ │ │ │ + subseq sl, r0, lr, lsr #22 │ │ │ │ + subseq sl, r0, r8, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dc40 <__bss_end__@@Base+0xfe3850c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aa28 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ mcr 7, 3, pc, cr2, cr12, {7} @ │ │ │ │ - subseq sp, sp, r8, asr #25 │ │ │ │ - subeq r2, fp, lr, asr #14 │ │ │ │ - subeq lr, sp, sl, lsl r2 │ │ │ │ + subseq sp, sp, r8, ror ip │ │ │ │ + strdeq r2, [fp], #-110 @ 0xffffff92 │ │ │ │ + subeq lr, sp, sl, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dc70 <__bss_end__@@Base+0xfe3850f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aa58 │ │ │ │ stmdbmi r5, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee4c │ │ │ │ - @ instruction: 0x005ddc9a │ │ │ │ - subseq pc, r0, r4, lsl r0 @ │ │ │ │ - subseq pc, r0, r4, lsl #2 │ │ │ │ + subseq sp, sp, sl, asr #24 │ │ │ │ + subseq lr, r0, r4, asr #31 │ │ │ │ + ldrheq pc, [r0], #-4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dca0 <__bss_end__@@Base+0xfe385124> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aa88 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee34 │ │ │ │ - subseq sp, sp, sl, ror #24 │ │ │ │ - ldrdeq r6, [sl], #-200 @ 0xffffff38 │ │ │ │ - strdeq r6, [sl], #-192 @ 0xffffff40 │ │ │ │ + subseq sp, sp, sl, lsl ip │ │ │ │ + subeq r6, sl, r8, lsl #25 │ │ │ │ + subeq r6, sl, r0, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dcd0 <__bss_end__@@Base+0xfe385154> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aab8 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ mrc 7, 0, APSR_nzcv, cr10, cr12, {7} │ │ │ │ - subseq lr, sp, r4, asr #4 │ │ │ │ - subeq r5, fp, r6, asr r4 │ │ │ │ - subeq r5, fp, sl, ror #8 │ │ │ │ + ldrsheq lr, [sp], #-20 @ 0xffffffec │ │ │ │ + subeq r5, fp, r6, lsl #8 │ │ │ │ + subeq r5, fp, sl, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dd00 <__bss_end__@@Base+0xfe385184> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aae8 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee04 │ │ │ │ - subseq lr, sp, r6, lsl r2 │ │ │ │ - subeq sp, sl, r8, lsl #30 │ │ │ │ - subeq sp, sl, ip, lsl pc │ │ │ │ + subseq lr, sp, r6, asr #3 │ │ │ │ + strheq sp, [sl], #-232 @ 0xffffff18 │ │ │ │ + subeq sp, sl, ip, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dd30 <__bss_end__@@Base+0xfe3851b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ab18 │ │ │ │ andscc pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stcl 7, cr15, [sl, #1008]! @ 0x3f0 │ │ │ │ - subseq lr, sp, r8, ror #14 │ │ │ │ - subseq r1, r1, r2, lsl lr │ │ │ │ - subseq r2, r1, r2, lsr #25 │ │ │ │ + subseq lr, sp, r8, lsl r7 │ │ │ │ + subseq r1, r1, r2, asr #27 │ │ │ │ + subseq r2, r1, r2, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dd60 <__bss_end__@@Base+0xfe3851e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ab48 │ │ │ │ addsmi pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ ldcl 7, cr15, [r2, #1008] @ 0x3f0 │ │ │ │ - @ instruction: 0x005de994 │ │ │ │ - subeq fp, sp, sl, lsl #18 │ │ │ │ - subseq r4, r1, r2 │ │ │ │ + subseq lr, sp, r4, asr #18 │ │ │ │ + strheq fp, [sp], #-138 @ 0xffffff76 │ │ │ │ + ldrheq r3, [r1], #-242 @ 0xffffff0e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dd90 <__bss_end__@@Base+0xfe385214> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ab78 │ │ │ │ adcmi pc, ip, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldc 7, cr15, [sl, #1008]! @ 0x3f0 │ │ │ │ - subseq lr, sp, r4, ror #18 │ │ │ │ - ldrdeq fp, [sp], #-138 @ 0xffffff76 │ │ │ │ - ldrsbeq r3, [r1], #-242 @ 0xffffff0e │ │ │ │ + subseq lr, sp, r4, lsl r9 │ │ │ │ + subeq fp, sp, sl, lsl #17 │ │ │ │ + subseq r3, r1, r2, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ddc0 <__bss_end__@@Base+0xfe385244> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aba8 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eda4 │ │ │ │ - subseq lr, sp, r2, ror ip │ │ │ │ - subeq pc, sp, ip, lsr sp @ │ │ │ │ - subeq pc, sp, r0, ror #26 │ │ │ │ + subseq lr, sp, r2, lsr #24 │ │ │ │ + subeq pc, sp, ip, ror #25 │ │ │ │ + subeq pc, sp, r0, lsl sp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ddf0 <__bss_end__@@Base+0xfe385274> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36abd8 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed8c │ │ │ │ - subseq lr, sp, r2, asr #24 │ │ │ │ - subeq pc, sp, ip, lsl #26 │ │ │ │ - subeq pc, sp, r0, lsr sp @ │ │ │ │ + ldrsheq lr, [sp], #-178 @ 0xffffff4e │ │ │ │ + strheq pc, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + subeq pc, sp, r0, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7de20 <__bss_end__@@Base+0xfe3852a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ac08 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldcl 7, cr15, [r2, #-1008]! @ 0xfffffc10 │ │ │ │ - ldrsbeq lr, [sp], #-204 @ 0xffffff34 │ │ │ │ - subseq r6, r1, r2, ror sl │ │ │ │ - subseq r6, r1, lr, asr #24 │ │ │ │ + subseq lr, sp, ip, lsl #25 │ │ │ │ + subseq r6, r1, r2, lsr #20 │ │ │ │ + ldrsheq r6, [r1], #-190 @ 0xffffff42 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7de50 <__bss_end__@@Base+0xfe3852d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ac38 │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ ldcl 7, cr15, [sl, #-1008] @ 0xfffffc10 │ │ │ │ - subseq lr, sp, ip, lsr #25 │ │ │ │ - subseq r6, r1, r2, asr #20 │ │ │ │ - subseq r6, r1, sl, lsr ip │ │ │ │ + subseq lr, sp, ip, asr ip │ │ │ │ + ldrsheq r6, [r1], #-146 @ 0xffffff6e │ │ │ │ + subseq r6, r1, sl, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7de80 <__bss_end__@@Base+0xfe385304> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ac68 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed44 │ │ │ │ - subseq pc, sp, r2, lsl #4 │ │ │ │ - subseq ip, r1, r8, lsl #4 │ │ │ │ - subseq ip, r1, r0, lsr r3 │ │ │ │ + ldrheq pc, [sp], #-18 @ 0xffffffee @ │ │ │ │ + ldrheq ip, [r1], #-24 @ 0xffffffe8 │ │ │ │ + subseq ip, r1, r0, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7deb0 <__bss_end__@@Base+0xfe385334> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ac98 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed2c │ │ │ │ - ldrsbeq pc, [sp], #-18 @ 0xffffffee @ │ │ │ │ - ldrsbeq ip, [r1], #-24 @ 0xffffffe8 │ │ │ │ - subseq ip, r1, r0, lsr #6 │ │ │ │ + subseq pc, sp, r2, lsl #3 │ │ │ │ + subseq ip, r1, r8, lsl #3 │ │ │ │ + ldrsbeq ip, [r1], #-32 @ 0xffffffe0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dee0 <__bss_end__@@Base+0xfe385364> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36acc8 │ │ │ │ subscc pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ ldc 7, cr15, [r2, #-1008] @ 0xfffffc10 │ │ │ │ - ldrsheq pc, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - ldrsheq ip, [r1], #-74 @ 0xffffffb6 │ │ │ │ - subseq lr, r2, sl, asr #18 │ │ │ │ + subseq pc, sp, r4, lsr #5 │ │ │ │ + subseq ip, r1, sl, lsr #9 │ │ │ │ + ldrsheq lr, [r2], #-138 @ 0xffffff76 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7df10 <__bss_end__@@Base+0xfe385394> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32acf8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip], #1008 @ 0x3f0 │ │ │ │ - subseq pc, sp, sl, ror r5 @ │ │ │ │ - subseq ip, r1, r4, lsr #21 │ │ │ │ - ldrheq ip, [r1], #-162 @ 0xffffff5e │ │ │ │ + subseq pc, sp, sl, lsr #10 │ │ │ │ + subseq ip, r1, r4, asr sl │ │ │ │ + subseq ip, r1, r2, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7df3c <__bss_end__@@Base+0xfe3853c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32ad24 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ - subseq pc, sp, r2, lsl #12 │ │ │ │ - subeq r6, sl, ip, lsr sl │ │ │ │ - subeq r6, sl, r6, asr sl │ │ │ │ + ldrheq pc, [sp], #-82 @ 0xffffffae @ │ │ │ │ + subeq r6, sl, ip, ror #19 │ │ │ │ + subeq r6, sl, r6, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7df68 <__bss_end__@@Base+0xfe3853ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ad50 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecd0 │ │ │ │ - ldrsbeq pc, [sp], #-86 @ 0xffffffaa @ │ │ │ │ - subseq ip, r1, r4, lsl #25 │ │ │ │ - subseq ip, r1, r4, lsr #25 │ │ │ │ + subseq pc, sp, r6, lsl #11 │ │ │ │ + subseq ip, r1, r4, lsr ip │ │ │ │ + subseq ip, r1, r4, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7df98 <__bss_end__@@Base+0xfe38541c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ad80 │ │ │ │ sbcsvs pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ ldc 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ - subseq pc, sp, r4, lsr #11 │ │ │ │ - subseq ip, r1, r2, asr ip │ │ │ │ - @ instruction: 0x0051c592 │ │ │ │ + subseq pc, sp, r4, asr r5 @ │ │ │ │ + subseq ip, r1, r2, lsl #24 │ │ │ │ + subseq ip, r1, r2, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dfc8 <__bss_end__@@Base+0xfe38544c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32adb0 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r0], #1008 @ 0x3f0 │ │ │ │ - subseq pc, sp, r6, lsr r9 @ │ │ │ │ - strheq r6, [sl], #-144 @ 0xffffff70 │ │ │ │ - subeq sp, sp, r6, lsl #13 │ │ │ │ + subseq pc, sp, r6, ror #17 │ │ │ │ + subeq r6, sl, r0, ror #18 │ │ │ │ + subeq sp, sp, r6, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dff4 <__bss_end__@@Base+0xfe385478> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36addc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec8a │ │ │ │ - subseq pc, sp, sl, lsl #18 │ │ │ │ - subeq r6, sl, r4, lsl #19 │ │ │ │ - umaaleq r6, sl, ip, r9 │ │ │ │ + ldrheq pc, [sp], #-138 @ 0xffffff76 @ │ │ │ │ + subeq r6, sl, r4, lsr r9 │ │ │ │ + subeq r6, sl, ip, asr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e024 <__bss_end__@@Base+0xfe3854a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32ae0c │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2], #-1008 @ 0xfffffc10 │ │ │ │ - subseq pc, sp, r6, lsl lr @ │ │ │ │ - subseq sp, r1, r0, asr #19 │ │ │ │ - ldrsbeq sp, [r1], #-146 @ 0xffffff6e │ │ │ │ + subseq pc, sp, r6, asr #27 │ │ │ │ + subseq sp, r1, r0, ror r9 │ │ │ │ + subseq sp, r1, r2, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e050 <__bss_end__@@Base+0xfe3854d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ae38 │ │ │ │ eorseq pc, r9, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ mrrc 7, 15, pc, sl, cr12 @ │ │ │ │ - ldrsbeq r1, [lr], #-104 @ 0xffffff98 │ │ │ │ - subseq r3, r2, r2, rrx │ │ │ │ - subseq r3, r2, lr, ror #5 │ │ │ │ + subseq r1, lr, r8, lsl #13 │ │ │ │ + subseq r3, r2, r2, lsl r0 │ │ │ │ + @ instruction: 0x0052329e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e080 <__bss_end__@@Base+0xfe385504> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ae68 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec44 │ │ │ │ - subseq r1, lr, r6, ror #24 │ │ │ │ - strdeq r6, [sl], #-136 @ 0xffffff78 │ │ │ │ - subeq sp, sp, ip, asr #11 │ │ │ │ + subseq r1, lr, r6, lsl ip │ │ │ │ + subeq r6, sl, r8, lsr #17 │ │ │ │ + subeq sp, sp, ip, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e0b0 <__bss_end__@@Base+0xfe385534> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ae98 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec2c │ │ │ │ - subseq r1, lr, r6, lsr ip │ │ │ │ - subeq r6, sl, r8, asr #17 │ │ │ │ - subeq r6, sl, r0, ror #17 │ │ │ │ + subseq r1, lr, r6, ror #23 │ │ │ │ + subeq r6, sl, r8, ror r8 │ │ │ │ + umaaleq r6, sl, r0, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e0e0 <__bss_end__@@Base+0xfe385564> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aec8 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ ldc 7, cr15, [r2], {252} @ 0xfc │ │ │ │ - subseq r1, lr, r6, lsl #24 │ │ │ │ - subseq r4, r2, ip, asr lr │ │ │ │ - ldrdeq sl, [ip], #-234 @ 0xffffff16 │ │ │ │ + ldrheq r1, [lr], #-182 @ 0xffffff4a │ │ │ │ + subseq r4, r2, ip, lsl #28 │ │ │ │ + subeq sl, ip, sl, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e110 <__bss_end__@@Base+0xfe385594> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aef8 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebfc │ │ │ │ - subseq r2, lr, sl, lsr #4 │ │ │ │ - subeq r6, sl, r8, ror #16 │ │ │ │ - subeq sp, sp, ip, lsr r5 │ │ │ │ + ldrsbeq r2, [lr], #-26 @ 0xffffffe6 │ │ │ │ + subeq r6, sl, r8, lsl r8 │ │ │ │ + subeq sp, sp, ip, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e140 <__bss_end__@@Base+0xfe3855c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aaf28 │ │ │ │ adcseq pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebe2 │ │ │ │ - ldrsheq r2, [lr], #-24 @ 0xffffffe8 │ │ │ │ - subseq r7, r4, r2, lsl r8 │ │ │ │ - subeq sl, ip, r8, ror lr │ │ │ │ + subseq r2, lr, r8, lsr #3 │ │ │ │ + subseq r7, r4, r2, asr #15 │ │ │ │ + subeq sl, ip, r8, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e174 <__bss_end__@@Base+0xfe3855f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aaf5c │ │ │ │ rsccs pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebc8 │ │ │ │ - subseq r2, lr, r4, asr #3 │ │ │ │ - ldrsbeq r7, [r4], #-126 @ 0xffffff82 │ │ │ │ - subeq sl, ip, r4, asr #28 │ │ │ │ + subseq r2, lr, r4, ror r1 │ │ │ │ + subseq r7, r4, lr, lsl #15 │ │ │ │ + strdeq sl, [ip], #-212 @ 0xffffff2c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e1a8 <__bss_end__@@Base+0xfe38562c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aaf90 │ │ │ │ eorscc pc, r5, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebae │ │ │ │ - @ instruction: 0x005e2190 │ │ │ │ - subseq r7, r4, sl, lsr #15 │ │ │ │ - subeq sl, ip, r0, lsl lr │ │ │ │ + subseq r2, lr, r0, asr #2 │ │ │ │ + subseq r7, r4, sl, asr r7 │ │ │ │ + subeq sl, ip, r0, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e1dc <__bss_end__@@Base+0xfe385660> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aafc4 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb94 │ │ │ │ - subseq r2, lr, ip, asr r1 │ │ │ │ - subseq r7, r4, r6, ror r7 │ │ │ │ - ldrdeq sl, [ip], #-220 @ 0xffffff24 │ │ │ │ + subseq r2, lr, ip, lsl #2 │ │ │ │ + subseq r7, r4, r6, lsr #14 │ │ │ │ + subeq sl, ip, ip, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e210 <__bss_end__@@Base+0xfe385694> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aaff8 │ │ │ │ subsvc pc, r1, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb7a │ │ │ │ - subseq r2, lr, r8, lsr #2 │ │ │ │ - subseq r7, r4, r2, asr #14 │ │ │ │ - subeq sl, ip, r8, lsr #27 │ │ │ │ + ldrsbeq r2, [lr], #-8 │ │ │ │ + ldrsheq r7, [r4], #-98 @ 0xffffff9e │ │ │ │ + subeq sl, ip, r8, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e244 <__bss_end__@@Base+0xfe3856c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b02c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ bl 1a65050 <__bss_end__@@Base+0x106c4d4> │ │ │ │ - ldrsheq r2, [lr], #-6 │ │ │ │ - subeq r6, sl, r4, lsr r7 │ │ │ │ - subeq r6, sl, sl, asr #14 │ │ │ │ + subseq r2, lr, r6, lsr #1 │ │ │ │ + subeq r6, sl, r4, ror #13 │ │ │ │ + strdeq r6, [sl], #-106 @ 0xffffff96 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e274 <__bss_end__@@Base+0xfe3856f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab05c │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb48 │ │ │ │ - subseq r2, lr, r4, asr #1 │ │ │ │ - ldrsbeq r7, [r4], #-110 @ 0xffffff92 │ │ │ │ - subeq sl, ip, r4, asr #26 │ │ │ │ + subseq r2, lr, r4, ror r0 │ │ │ │ + subseq r7, r4, lr, lsl #13 │ │ │ │ + strdeq sl, [ip], #-196 @ 0xffffff3c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e2a8 <__bss_end__@@Base+0xfe38572c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab090 │ │ │ │ sbcne pc, r2, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb2e │ │ │ │ - @ instruction: 0x005e2090 │ │ │ │ - subseq r7, r4, sl, lsr #13 │ │ │ │ - subeq sl, ip, r0, lsl sp │ │ │ │ + subseq r2, lr, r0, asr #32 │ │ │ │ + subseq r7, r4, sl, asr r6 │ │ │ │ + subeq sl, ip, r0, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e2dc <__bss_end__@@Base+0xfe385760> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab0c4 │ │ │ │ rscscc pc, sp, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb14 │ │ │ │ - subseq r2, lr, ip, asr r0 │ │ │ │ - subseq r7, r4, r6, ror r6 │ │ │ │ - ldrdeq sl, [ip], #-204 @ 0xffffff34 │ │ │ │ + subseq r2, lr, ip │ │ │ │ + subseq r7, r4, r6, lsr #12 │ │ │ │ + subeq sl, ip, ip, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e310 <__bss_end__@@Base+0xfe385794> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab0f8 │ │ │ │ rsbpl pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eafa │ │ │ │ - subseq r2, lr, r8, lsr #32 │ │ │ │ - subseq r7, r4, r2, asr #12 │ │ │ │ - subeq sl, ip, r8, lsr #25 │ │ │ │ + ldrsbeq r1, [lr], #-248 @ 0xffffff08 │ │ │ │ + ldrsheq r7, [r4], #-82 @ 0xffffffae │ │ │ │ + subeq sl, ip, r8, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e344 <__bss_end__@@Base+0xfe3857c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab12c │ │ │ │ sbcseq pc, pc, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r4, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eae0 │ │ │ │ - ldrsheq r1, [lr], #-244 @ 0xffffff0c │ │ │ │ - subseq r7, r4, lr, lsl #12 │ │ │ │ - subseq r6, r2, r8, asr #11 │ │ │ │ + subseq r1, lr, r4, lsr #31 │ │ │ │ + ldrheq r7, [r4], #-94 @ 0xffffffa2 │ │ │ │ + subseq r6, r2, r8, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e378 <__bss_end__@@Base+0xfe3857fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab160 │ │ │ │ sbceq pc, r5, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eac6 │ │ │ │ - subseq r1, lr, r0, asr #31 │ │ │ │ - ldrsbeq r7, [r4], #-90 @ 0xffffffa6 │ │ │ │ - ldrheq r6, [r2], #-84 @ 0xffffffac │ │ │ │ + subseq r1, lr, r0, ror pc │ │ │ │ + subseq r7, r4, sl, lsl #11 │ │ │ │ + subseq r6, r2, r4, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e3ac <__bss_end__@@Base+0xfe385830> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab194 │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaac │ │ │ │ - subseq r1, lr, ip, lsl #31 │ │ │ │ - subseq r7, r4, r6, lsr #11 │ │ │ │ - subeq sl, ip, ip, lsl #24 │ │ │ │ + subseq r1, lr, ip, lsr pc │ │ │ │ + subseq r7, r4, r6, asr r5 │ │ │ │ + strheq sl, [ip], #-188 @ 0xffffff44 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e3e0 <__bss_end__@@Base+0xfe385864> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab1c8 │ │ │ │ rscseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #29955 @ 0x7503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea92 │ │ │ │ - subseq r1, lr, r8, asr pc │ │ │ │ - subseq r7, r4, r2, ror r5 │ │ │ │ - ldrdeq sl, [ip], #-184 @ 0xffffff48 │ │ │ │ + subseq r1, lr, r8, lsl #30 │ │ │ │ + subseq r7, r4, r2, lsr #10 │ │ │ │ + subeq sl, ip, r8, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e414 <__bss_end__@@Base+0xfe385898> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab1fc │ │ │ │ subscs pc, fp, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #58627 @ 0xe503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea78 │ │ │ │ - subseq r1, lr, r4, lsr #30 │ │ │ │ - subseq r7, r4, lr, lsr r5 │ │ │ │ - subeq sl, ip, r4, lsr #23 │ │ │ │ + ldrsbeq r1, [lr], #-228 @ 0xffffff1c │ │ │ │ + subseq r7, r4, lr, ror #9 │ │ │ │ + subeq sl, ip, r4, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e448 <__bss_end__@@Base+0xfe3858cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b230 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1a65250 <__bss_end__@@Base+0x106c6d4> │ │ │ │ - subseq r3, lr, sl, lsr r3 │ │ │ │ - subseq r8, r2, ip, asr r4 │ │ │ │ - subseq r8, r2, r6, ror r4 │ │ │ │ + subseq r3, lr, sl, ror #5 │ │ │ │ + subseq r8, r2, ip, lsl #8 │ │ │ │ + subseq r8, r2, r6, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e474 <__bss_end__@@Base+0xfe3858f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b25c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea4a │ │ │ │ - subseq r3, lr, lr, lsl #6 │ │ │ │ - subseq r8, r2, ip, asr r4 │ │ │ │ - subeq sl, ip, r8, asr #22 │ │ │ │ + ldrheq r3, [lr], #-46 @ 0xffffffd2 │ │ │ │ + subseq r8, r2, ip, lsl #8 │ │ │ │ + strdeq sl, [ip], #-168 @ 0xffffff58 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e4a4 <__bss_end__@@Base+0xfe385928> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b28c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea32 │ │ │ │ - @ instruction: 0x005e3492 │ │ │ │ - subseq r9, r4, ip, lsr #32 │ │ │ │ - subseq r8, r2, r4, ror #11 │ │ │ │ + subseq r3, lr, r2, asr #8 │ │ │ │ + ldrsbeq r8, [r4], #-252 @ 0xffffff04 │ │ │ │ + @ instruction: 0x00528594 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e4d4 <__bss_end__@@Base+0xfe385958> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b2bc │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea1a │ │ │ │ - subseq r3, lr, r2, ror #8 │ │ │ │ - ldrsheq r8, [r4], #-252 @ 0xffffff04 │ │ │ │ - subseq r8, r2, r0, asr #11 │ │ │ │ + subseq r3, lr, r2, lsl r4 │ │ │ │ + subseq r8, r4, ip, lsr #31 │ │ │ │ + subseq r8, r2, r0, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e504 <__bss_end__@@Base+0xfe385988> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b2ec │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ b 265310 │ │ │ │ - subseq r3, lr, r0, lsr r4 │ │ │ │ - subseq r8, r4, sl, asr #31 │ │ │ │ - ldrheq r8, [r2], #-86 @ 0xffffffaa │ │ │ │ + subseq r3, lr, r0, ror #7 │ │ │ │ + subseq r8, r4, sl, ror pc │ │ │ │ + subseq r8, r2, r6, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e534 <__bss_end__@@Base+0xfe3859b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strdeq lr, [r0], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e548 <__bss_end__@@Base+0xfe3859cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b330 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9e0 │ │ │ │ - subseq r3, lr, r2, lsr sp │ │ │ │ - subeq r6, sl, r0, lsr r4 │ │ │ │ - subeq r6, sl, r8, asr #8 │ │ │ │ + subseq r3, lr, r2, ror #25 │ │ │ │ + subeq r6, sl, r0, ror #7 │ │ │ │ + strdeq r6, [sl], #-56 @ 0xffffffc8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e578 <__bss_end__@@Base+0xfe3859fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-4058] @ 0xfffff026 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9be │ │ │ │ - subseq r3, lr, r2, asr lr │ │ │ │ - subseq sp, r2, r4, lsl #29 │ │ │ │ - subeq sl, ip, r0, lsr sl │ │ │ │ + subseq r3, lr, r2, lsl #28 │ │ │ │ + subseq sp, r2, r4, lsr lr │ │ │ │ + subeq sl, ip, r0, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e5bc <__bss_end__@@Base+0xfe385a40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b3a4 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ stmib r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r3, lr, r0, lsr #28 │ │ │ │ - subseq sp, r2, r2, asr lr │ │ │ │ - strdeq sl, [ip], #-158 @ 0xffffff62 │ │ │ │ + ldrsbeq r3, [lr], #-208 @ 0xffffff30 │ │ │ │ + subseq sp, r2, r2, lsl #28 │ │ │ │ + subeq sl, ip, lr, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e5ec <__bss_end__@@Base+0xfe385a70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b3d4 │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ stmib ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsheq r3, [lr], #-208 @ 0xffffff30 │ │ │ │ - subseq sp, r2, r2, lsr #28 │ │ │ │ - subeq sl, ip, lr, asr #19 │ │ │ │ + subseq r3, lr, r0, lsr #27 │ │ │ │ + ldrsbeq sp, [r2], #-210 @ 0xffffff2e │ │ │ │ + subeq sl, ip, lr, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e61c <__bss_end__@@Base+0xfe385aa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b404 │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ ldmdb r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r3, lr, r0, asr #27 │ │ │ │ - ldrsheq sp, [r2], #-210 @ 0xffffff2e │ │ │ │ - umaaleq sl, ip, lr, r9 │ │ │ │ + subseq r3, lr, r0, ror sp │ │ │ │ + subseq sp, r2, r2, lsr #27 │ │ │ │ + subeq sl, ip, lr, asr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e64c <__bss_end__@@Base+0xfe385ad0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b434 │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ ldmdb ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x005e3d90 │ │ │ │ - subseq sp, r2, r2, asr #27 │ │ │ │ - subeq sl, ip, lr, ror #18 │ │ │ │ + subseq r3, lr, r0, asr #26 │ │ │ │ + subseq sp, r2, r2, ror sp │ │ │ │ + subeq sl, ip, lr, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e67c <__bss_end__@@Base+0xfe385b00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b464 │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-912 @ 0xfffffc70 │ │ │ │ stmdb r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r3, lr, r0, ror #26 │ │ │ │ - @ instruction: 0x0052dd92 │ │ │ │ - subeq sl, ip, lr, lsr r9 │ │ │ │ + subseq r3, lr, r0, lsl sp │ │ │ │ + subseq sp, r2, r2, asr #26 │ │ │ │ + subeq sl, ip, lr, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e6ac <__bss_end__@@Base+0xfe385b30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b494 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrheq r4, [lr], #-62 @ 0xffffffc2 │ │ │ │ - ldrsheq r8, [r2], #-24 @ 0xffffffe8 │ │ │ │ - subseq r8, r2, r2, lsl r2 │ │ │ │ + subseq r4, lr, lr, ror #6 │ │ │ │ + subseq r8, r2, r8, lsr #3 │ │ │ │ + subseq r8, r2, r2, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e6d8 <__bss_end__@@Base+0xfe385b5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b4c0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e918 │ │ │ │ - subseq r4, lr, r2, lsl r6 │ │ │ │ - subeq r6, sl, r0, lsr #5 │ │ │ │ - strheq r6, [sl], #-40 @ 0xffffffd8 │ │ │ │ + subseq r4, lr, r2, asr #11 │ │ │ │ + subeq r6, sl, r0, asr r2 │ │ │ │ + subeq r6, sl, r8, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e708 <__bss_end__@@Base+0xfe385b8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b4f0 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldm lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsheq r4, [lr], #-120 @ 0xffffff88 │ │ │ │ - subseq lr, r2, r2, ror lr │ │ │ │ - subseq lr, r2, lr, ror #29 │ │ │ │ + subseq r4, lr, r8, lsr #15 │ │ │ │ + subseq lr, r2, r2, lsr #28 │ │ │ │ + @ instruction: 0x0052ee9e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e738 <__bss_end__@@Base+0xfe385bbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b520 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ stmia r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r4, lr, r8, asr #15 │ │ │ │ - subseq lr, r2, r2, asr #28 │ │ │ │ - ldrheq lr, [r2], #-238 @ 0xffffff12 │ │ │ │ + subseq r4, lr, r8, ror r7 │ │ │ │ + ldrsheq lr, [r2], #-210 @ 0xffffff2e │ │ │ │ + subseq lr, r2, lr, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e768 <__bss_end__@@Base+0xfe385bec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b550 │ │ │ │ andsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmia lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r4, lr, r4, ror #21 │ │ │ │ - subseq pc, r2, sl, ror #6 │ │ │ │ - subeq sl, ip, r2, asr r8 │ │ │ │ + @ instruction: 0x005e4a94 │ │ │ │ + subseq pc, r2, sl, lsl r3 @ │ │ │ │ + subeq sl, ip, r2, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e798 <__bss_end__@@Base+0xfe385c1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b580 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ ldm r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrheq r4, [lr], #-164 @ 0xffffff5c │ │ │ │ - subseq pc, r2, sl, lsr r3 @ │ │ │ │ - subseq pc, r2, r2, ror r3 @ │ │ │ │ + subseq r4, lr, r4, ror #20 │ │ │ │ + subseq pc, r2, sl, ror #5 │ │ │ │ + subseq pc, r2, r2, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e7c8 <__bss_end__@@Base+0xfe385c4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b5b0 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrheq r5, [lr], #-86 @ 0xffffffaa │ │ │ │ - strheq r6, [sl], #-16 │ │ │ │ - subeq ip, sp, r6, lsl #29 │ │ │ │ + subseq r5, lr, r6, ror #10 │ │ │ │ + subeq r6, sl, r0, ror #2 │ │ │ │ + subeq ip, sp, r6, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e7f4 <__bss_end__@@Base+0xfe385c78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b5dc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e88a │ │ │ │ - subseq r5, lr, sl, lsl #11 │ │ │ │ - subeq r6, sl, r4, lsl #3 │ │ │ │ - umaaleq r6, sl, ip, r1 │ │ │ │ + subseq r5, lr, sl, lsr r5 │ │ │ │ + subeq r6, sl, r4, lsr r1 │ │ │ │ + subeq r6, sl, ip, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e824 <__bss_end__@@Base+0xfe385ca8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b60c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ ldmda r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r5, lr, lr, asr #11 │ │ │ │ - subeq r6, sl, r4, asr r1 │ │ │ │ - subeq r6, sl, sl, ror #2 │ │ │ │ + subseq r5, lr, lr, ror r5 │ │ │ │ + subeq r6, sl, r4, lsl #2 │ │ │ │ + subeq r6, sl, sl, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e854 <__bss_end__@@Base+0xfe385cd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab63c │ │ │ │ rsbcc pc, r7, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e858 │ │ │ │ - @ instruction: 0x005e559c │ │ │ │ - ldrheq r1, [r3], #-234 @ 0xffffff16 │ │ │ │ - subseq r2, r3, r4, asr #13 │ │ │ │ + subseq r5, lr, ip, asr #10 │ │ │ │ + subseq r1, r3, sl, ror #28 │ │ │ │ + subseq r2, r3, r4, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e888 <__bss_end__@@Base+0xfe385d0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b670 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r5, lr, sl, lsl sp │ │ │ │ - subseq r5, r3, ip, lsl r6 │ │ │ │ - subseq r5, r3, lr, lsr #12 │ │ │ │ + subseq r5, lr, sl, asr #25 │ │ │ │ + subseq r5, r3, ip, asr #11 │ │ │ │ + ldrsbeq r5, [r3], #-94 @ 0xffffffa2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e8b4 <__bss_end__@@Base+0xfe385d38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b69c │ │ │ │ addcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ stmda r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x005e5d9c │ │ │ │ - subseq r5, r3, r2, lsr #18 │ │ │ │ - subseq r5, r3, lr, lsr #18 │ │ │ │ + subseq r5, lr, ip, asr #26 │ │ │ │ + ldrsbeq r5, [r3], #-130 @ 0xffffff7e │ │ │ │ + ldrsbeq r5, [r3], #-142 @ 0xffffff72 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e8e4 <__bss_end__@@Base+0xfe385d68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b6cc │ │ │ │ sbcpl pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldmda r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r5, lr, r8, lsr #31 │ │ │ │ - subseq r6, r3, r2, ror r5 │ │ │ │ - subseq r6, r3, lr, lsl r7 │ │ │ │ + subseq r5, lr, r8, asr pc │ │ │ │ + subseq r6, r3, r2, lsr #10 │ │ │ │ + subseq r6, r3, lr, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e914 <__bss_end__@@Base+0xfe385d98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b6fc │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000effa │ │ │ │ - @ instruction: 0x005e649a │ │ │ │ - subseq r8, r3, ip, lsl #13 │ │ │ │ - subeq sl, ip, r8, lsr #13 │ │ │ │ + subseq r6, lr, sl, asr #8 │ │ │ │ + subseq r8, r3, ip, lsr r6 │ │ │ │ + subeq sl, ip, r8, asr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e944 <__bss_end__@@Base+0xfe385dc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b72c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efe2 │ │ │ │ - subseq r6, lr, sl, ror #8 │ │ │ │ - subeq r6, sl, r4, lsr r0 │ │ │ │ - subeq r6, sl, ip, asr #32 │ │ │ │ + subseq r6, lr, sl, lsl r4 │ │ │ │ + subeq r5, sl, r4, ror #31 │ │ │ │ + strdeq r5, [sl], #-252 @ 0xffffff04 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e974 <__bss_end__@@Base+0xfe385df8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b75c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efca │ │ │ │ - subseq r6, lr, r6, lsr #17 │ │ │ │ - subeq r6, sl, r4 │ │ │ │ - subeq r6, sl, ip, lsl r0 │ │ │ │ + subseq r6, lr, r6, asr r8 │ │ │ │ + strheq r5, [sl], #-244 @ 0xffffff0c │ │ │ │ + subeq r5, sl, ip, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e9a4 <__bss_end__@@Base+0xfe385e28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b78c │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efb2 │ │ │ │ - subseq r7, lr, lr, asr #32 │ │ │ │ - ldrheq fp, [r3], #-92 @ 0xffffffa4 │ │ │ │ - subseq fp, r3, r0, lsr r6 │ │ │ │ + ldrsheq r6, [lr], #-254 @ 0xffffff02 │ │ │ │ + subseq fp, r3, ip, ror #10 │ │ │ │ + subseq fp, r3, r0, ror #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e9d4 <__bss_end__@@Base+0xfe385e58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b7bc │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x0098f7fb │ │ │ │ - subseq r7, lr, ip, lsl r0 │ │ │ │ - subseq fp, r3, sl, lsl #11 │ │ │ │ - subseq fp, r3, lr, lsl #12 │ │ │ │ + subseq r6, lr, ip, asr #31 │ │ │ │ + subseq fp, r3, sl, lsr r5 │ │ │ │ + ldrheq fp, [r3], #-94 @ 0xffffffa2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ea04 <__bss_end__@@Base+0xfe385e88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b7ec │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x0080f7fb │ │ │ │ - subseq r6, lr, ip, ror #31 │ │ │ │ - subseq fp, r3, sl, asr r5 │ │ │ │ - subseq fp, r3, lr, ror #11 │ │ │ │ + @ instruction: 0x005e6f9c │ │ │ │ + subseq fp, r3, sl, lsl #10 │ │ │ │ + @ instruction: 0x0053b59e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ea34 <__bss_end__@@Base+0xfe385eb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b81c │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef6a │ │ │ │ - ldrheq r6, [lr], #-254 @ 0xffffff02 │ │ │ │ - subseq fp, r3, ip, lsr #10 │ │ │ │ - ldrsheq fp, [r3], #-88 @ 0xffffffa8 │ │ │ │ + subseq r6, lr, lr, ror #30 │ │ │ │ + ldrsbeq fp, [r3], #-76 @ 0xffffffb4 │ │ │ │ + subseq fp, r3, r8, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ea64 <__bss_end__@@Base+0xfe385ee8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b84c │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef52 │ │ │ │ - subseq r6, lr, lr, lsl #31 │ │ │ │ - ldrsheq fp, [r3], #-76 @ 0xffffffb4 │ │ │ │ - subseq fp, r3, r0, ror r5 │ │ │ │ + subseq r6, lr, lr, lsr pc │ │ │ │ + subseq fp, r3, ip, lsr #9 │ │ │ │ + subseq fp, r3, r0, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ea94 <__bss_end__@@Base+0xfe385f18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b87c │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef3a │ │ │ │ - subseq r6, lr, lr, asr pc │ │ │ │ - subseq fp, r3, ip, asr #9 │ │ │ │ - ldrsbeq fp, [r3], #-88 @ 0xffffffa8 │ │ │ │ + subseq r6, lr, lr, lsl #30 │ │ │ │ + subseq fp, r3, ip, ror r4 │ │ │ │ + subseq fp, r3, r8, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eac4 <__bss_end__@@Base+0xfe385f48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b8ac │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x0020f7fb │ │ │ │ - @ instruction: 0x005e7194 │ │ │ │ - ldrheq ip, [r3], #-50 @ 0xffffffce │ │ │ │ - subseq ip, r3, r6, ror #7 │ │ │ │ + subseq r7, lr, r4, asr #2 │ │ │ │ + subseq ip, r3, r2, ror #6 │ │ │ │ + @ instruction: 0x0053c396 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eaf4 <__bss_end__@@Base+0xfe385f78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b8dc │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x000af7fb │ │ │ │ - subseq r7, lr, r2, asr #19 │ │ │ │ - subseq pc, r3, r0, asr #13 │ │ │ │ - subeq sl, ip, lr, ror sl │ │ │ │ + subseq r7, lr, r2, ror r9 │ │ │ │ + subseq pc, r3, r0, ror r6 @ │ │ │ │ + subeq sl, ip, lr, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eb20 <__bss_end__@@Base+0xfe385fa4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r6, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eb34 <__bss_end__@@Base+0xfe385fb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b91c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eeea │ │ │ │ - subseq r8, lr, lr, asr #4 │ │ │ │ - subeq r5, sl, r4, asr #28 │ │ │ │ - subeq r5, sl, ip, asr lr │ │ │ │ + ldrsheq r8, [lr], #-30 @ 0xffffffe2 │ │ │ │ + strdeq r5, [sl], #-212 @ 0xffffff2c │ │ │ │ + subeq r5, sl, ip, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eb64 <__bss_end__@@Base+0xfe385fe8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b94c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eed2 │ │ │ │ - subseq r8, lr, sl, ror #8 │ │ │ │ - subeq r5, sl, r4, lsl lr │ │ │ │ - subeq r5, sl, ip, lsr #28 │ │ │ │ + subseq r8, lr, sl, lsl r4 │ │ │ │ + subeq r5, sl, r4, asr #27 │ │ │ │ + ldrdeq r5, [sl], #-220 @ 0xffffff24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eb94 <__bss_end__@@Base+0xfe386018> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b97c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 5, APSR_nzcv, cr10, cr11, {7} │ │ │ │ - subseq r8, lr, r2, lsr #12 │ │ │ │ - subeq r5, sl, r4, ror #27 │ │ │ │ - strdeq r5, [sl], #-222 @ 0xffffff22 │ │ │ │ + ldrsbeq r8, [lr], #-82 @ 0xffffffae │ │ │ │ + umaaleq r5, sl, r4, sp │ │ │ │ + subeq r5, sl, lr, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ebc0 <__bss_end__@@Base+0xfe386044> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b9a8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 5, pc, cr4, cr11, {7} @ │ │ │ │ - subseq r9, lr, r2, lsr #18 │ │ │ │ - strheq r5, [sl], #-216 @ 0xffffff28 │ │ │ │ - ldrdeq r5, [sl], #-210 @ 0xffffff2e │ │ │ │ + ldrsbeq r9, [lr], #-130 @ 0xffffff7e │ │ │ │ + subeq r5, sl, r8, ror #26 │ │ │ │ + subeq r5, sl, r2, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ebec <__bss_end__@@Base+0xfe386070> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b9d4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 4, pc, cr14, cr11, {7} @ │ │ │ │ - @ instruction: 0x005e9a9a │ │ │ │ - subeq r5, sl, ip, lsl #27 │ │ │ │ - subeq r5, sl, r6, lsr #27 │ │ │ │ + subseq r9, lr, sl, asr #20 │ │ │ │ + subeq r5, sl, ip, lsr sp │ │ │ │ + subeq r5, sl, r6, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ec18 <__bss_end__@@Base+0xfe38609c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32ba00 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 3, APSR_nzcv, cr8, cr11, {7} │ │ │ │ - subseq r9, lr, r6, lsr pc │ │ │ │ - subeq r5, sl, r0, ror #26 │ │ │ │ - subeq r5, sl, sl, ror sp │ │ │ │ + subseq r9, lr, r6, ror #29 │ │ │ │ + subeq r5, sl, r0, lsl sp │ │ │ │ + subeq r5, sl, sl, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ec44 <__bss_end__@@Base+0xfe3860c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32ba2c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 3, pc, cr2, cr11, {7} @ │ │ │ │ - subseq sl, lr, lr, lsr #6 │ │ │ │ - subeq r5, sl, r4, lsr sp │ │ │ │ - subeq r5, sl, lr, asr #26 │ │ │ │ + ldrsbeq sl, [lr], #-46 @ 0xffffffd2 │ │ │ │ + subeq r5, sl, r4, ror #25 │ │ │ │ + strdeq r5, [sl], #-206 @ 0xffffff32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ec70 <__bss_end__@@Base+0xfe3860f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32ba58 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 2, pc, cr12, cr11, {7} @ │ │ │ │ - ldrheq sl, [lr], #-66 @ 0xffffffbe │ │ │ │ - subeq r5, sl, r8, lsl #26 │ │ │ │ - subeq r5, sl, r2, lsr #26 │ │ │ │ + subseq sl, lr, r2, ror #8 │ │ │ │ + strheq r5, [sl], #-200 @ 0xffffff38 │ │ │ │ + ldrdeq r5, [sl], #-194 @ 0xffffff3e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ec9c <__bss_end__@@Base+0xfe386120> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32ba84 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 1, APSR_nzcv, cr6, cr11, {7} │ │ │ │ - subseq sl, lr, r2, asr #20 │ │ │ │ - ldrdeq r5, [sl], #-204 @ 0xffffff34 │ │ │ │ - strdeq r5, [sl], #-198 @ 0xffffff3a │ │ │ │ + ldrsheq sl, [lr], #-146 @ 0xffffff6e │ │ │ │ + subeq r5, sl, ip, lsl #25 │ │ │ │ + subeq r5, sl, r6, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ecc8 <__bss_end__@@Base+0xfe38614c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bab0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 1, pc, cr0, cr11, {7} @ │ │ │ │ - subseq sl, lr, sl, ror #28 │ │ │ │ - strheq r5, [sl], #-192 @ 0xffffff40 │ │ │ │ - subeq r5, sl, sl, asr #25 │ │ │ │ + subseq sl, lr, sl, lsl lr │ │ │ │ + subeq r5, sl, r0, ror #24 │ │ │ │ + subeq r5, sl, sl, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ecf4 <__bss_end__@@Base+0xfe386178> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32badc │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 0, pc, cr10, cr11, {7} @ │ │ │ │ - subseq sl, lr, lr, lsl pc │ │ │ │ - subeq r5, sl, r4, lsl #25 │ │ │ │ - umaaleq r5, sl, lr, ip │ │ │ │ + subseq sl, lr, lr, asr #29 │ │ │ │ + subeq r5, sl, r4, lsr ip │ │ │ │ + subeq r5, sl, lr, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ed20 <__bss_end__@@Base+0xfe3861a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bb08 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r4, #1004]! @ 0x3ec │ │ │ │ - subseq fp, lr, r6, lsr r1 │ │ │ │ - subeq r5, sl, r8, asr ip │ │ │ │ - subeq r5, sl, r2, ror ip │ │ │ │ + subseq fp, lr, r6, ror #1 │ │ │ │ + subeq r5, sl, r8, lsl #24 │ │ │ │ + subeq r5, sl, r2, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ed4c <__bss_end__@@Base+0xfe3861d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bb34 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [lr, #1004] @ 0x3ec │ │ │ │ - subseq fp, lr, sl, lsr #18 │ │ │ │ - subeq r5, sl, ip, lsr #24 │ │ │ │ - subeq r5, sl, r6, asr #24 │ │ │ │ + ldrsbeq fp, [lr], #-138 @ 0xffffff76 │ │ │ │ + ldrdeq r5, [sl], #-188 @ 0xffffff44 │ │ │ │ + strdeq r5, [sl], #-182 @ 0xffffff4a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ed78 <__bss_end__@@Base+0xfe3861fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bb60 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r8, #1004] @ 0x3ec │ │ │ │ - subseq fp, lr, sl, lsl #27 │ │ │ │ - subeq r5, sl, r0, lsl #24 │ │ │ │ - subeq r5, sl, sl, lsl ip │ │ │ │ + subseq fp, lr, sl, lsr sp │ │ │ │ + strheq r5, [sl], #-176 @ 0xffffff50 │ │ │ │ + subeq r5, sl, sl, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eda4 <__bss_end__@@Base+0xfe386228> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bb8c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2, #1004]! @ 0x3ec │ │ │ │ - subseq ip, lr, sl, ror #5 │ │ │ │ - ldrdeq r5, [sl], #-180 @ 0xffffff4c │ │ │ │ - subeq r5, sl, lr, ror #23 │ │ │ │ + @ instruction: 0x005ec29a │ │ │ │ + subeq r5, sl, r4, lsl #23 │ │ │ │ + umaaleq r5, sl, lr, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7edd0 <__bss_end__@@Base+0xfe386254> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bbb8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [ip, #1004] @ 0x3ec │ │ │ │ - subseq ip, lr, r2, lsl #19 │ │ │ │ - subeq r5, sl, r8, lsr #23 │ │ │ │ - subeq r5, sl, r2, asr #23 │ │ │ │ + subseq ip, lr, r2, lsr r9 │ │ │ │ + subeq r5, sl, r8, asr fp │ │ │ │ + subeq r5, sl, r2, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7edfc <__bss_end__@@Base+0xfe386280> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bbe4 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stc 7, cr15, [r4, #1004] @ 0x3ec │ │ │ │ - subseq ip, lr, r8, ror r9 │ │ │ │ - subseq r9, r6, lr, lsr #1 │ │ │ │ - ldrsbeq r9, [r6], #-18 @ 0xffffffee │ │ │ │ + subseq ip, lr, r8, lsr #18 │ │ │ │ + subseq r9, r6, lr, asr r0 │ │ │ │ + subseq r9, r6, r2, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ee2c <__bss_end__@@Base+0xfe3862b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bc14 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed6e │ │ │ │ - subseq ip, lr, sl, asr #20 │ │ │ │ - subseq r9, r6, ip, lsr r2 │ │ │ │ - subseq r9, r6, r4, asr r2 │ │ │ │ + ldrsheq ip, [lr], #-154 @ 0xffffff66 │ │ │ │ + subseq r9, r6, ip, ror #3 │ │ │ │ + subseq r9, r6, r4, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ee5c <__bss_end__@@Base+0xfe3862e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bc44 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r6, #-1004] @ 0xfffffc14 │ │ │ │ - subseq ip, lr, r6, ror #21 │ │ │ │ - subeq r5, sl, ip, lsl fp │ │ │ │ - subeq r5, sl, r6, lsr fp │ │ │ │ + @ instruction: 0x005eca96 │ │ │ │ + subeq r5, sl, ip, asr #21 │ │ │ │ + subeq r5, sl, r6, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ee88 <__bss_end__@@Base+0xfe38630c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bc70 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r0, #-1004] @ 0xfffffc14 │ │ │ │ - subseq ip, lr, lr, lsl #26 │ │ │ │ - strdeq r5, [sl], #-160 @ 0xffffff60 │ │ │ │ - subeq ip, sp, r6, asr #15 │ │ │ │ + ldrheq ip, [lr], #-206 @ 0xffffff32 │ │ │ │ + subeq r5, sl, r0, lsr #21 │ │ │ │ + subeq ip, sp, r6, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eeb4 <__bss_end__@@Base+0xfe386338> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bc9c │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stc 7, cr15, [r8, #-1004]! @ 0xfffffc14 │ │ │ │ - subseq ip, lr, r0, ror #25 │ │ │ │ - subseq r9, r6, lr, ror #18 │ │ │ │ - subseq r9, r6, r2, asr #19 │ │ │ │ + @ instruction: 0x005ecc90 │ │ │ │ + subseq r9, r6, lr, lsl r9 │ │ │ │ + subseq r9, r6, r2, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eee4 <__bss_end__@@Base+0xfe386368> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bccc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed12 │ │ │ │ - ldrheq ip, [lr], #-194 @ 0xffffff3e │ │ │ │ - umaaleq r5, sl, r4, sl │ │ │ │ - subeq r5, sl, ip, lsr #21 │ │ │ │ + subseq ip, lr, r2, ror #24 │ │ │ │ + subeq r5, sl, r4, asr #20 │ │ │ │ + subeq r5, sl, ip, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ef14 <__bss_end__@@Base+0xfe386398> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bcfc │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [sl], #1004 @ 0x3ec │ │ │ │ - subseq ip, lr, lr, lsr #31 │ │ │ │ - subeq r5, sl, r4, ror #20 │ │ │ │ - subeq ip, sp, sl, lsr r7 │ │ │ │ + subseq ip, lr, lr, asr pc │ │ │ │ + subeq r5, sl, r4, lsl sl │ │ │ │ + subeq ip, sp, sl, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ef40 <__bss_end__@@Base+0xfe3863c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bd28 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ece4 │ │ │ │ - subseq ip, lr, r2, lsl #31 │ │ │ │ - @ instruction: 0x00569b90 │ │ │ │ - ldrsheq r4, [r4], #-184 @ 0xffffff48 │ │ │ │ + subseq ip, lr, r2, lsr pc │ │ │ │ + subseq r9, r6, r0, asr #22 │ │ │ │ + subseq r4, r4, r8, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ef70 <__bss_end__@@Base+0xfe3863f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bd58 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eccc │ │ │ │ - @ instruction: 0x005ed19a │ │ │ │ - subeq r5, sl, r8, lsl #20 │ │ │ │ - ldrdeq ip, [sp], #-108 @ 0xffffff94 │ │ │ │ + subseq sp, lr, sl, asr #2 │ │ │ │ + strheq r5, [sl], #-152 @ 0xffffff68 │ │ │ │ + subeq ip, sp, ip, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7efa0 <__bss_end__@@Base+0xfe386424> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bd88 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ecb4 │ │ │ │ - subseq sp, lr, sl, ror #2 │ │ │ │ - ldrdeq r5, [sl], #-152 @ 0xffffff68 │ │ │ │ - strdeq r5, [sl], #-144 @ 0xffffff70 │ │ │ │ + subseq sp, lr, sl, lsl r1 │ │ │ │ + subeq r5, sl, r8, lsl #19 │ │ │ │ + subeq r5, sl, r0, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7efd0 <__bss_end__@@Base+0xfe386454> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bdb8 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [ip], {251} @ 0xfb │ │ │ │ - subseq sp, lr, r6, ror r2 │ │ │ │ - subseq sl, r6, r8, lsl #2 │ │ │ │ - subseq sl, r6, sl, lsl r1 │ │ │ │ + subseq sp, lr, r6, lsr #4 │ │ │ │ + ldrheq sl, [r6], #-8 │ │ │ │ + subseq sl, r6, sl, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7effc <__bss_end__@@Base+0xfe386480> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bde4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r6], {251} @ 0xfb │ │ │ │ - @ instruction: 0x005ed296 │ │ │ │ - subeq r5, sl, ip, ror r9 │ │ │ │ - umaaleq r5, sl, r6, r9 │ │ │ │ + subseq sp, lr, r6, asr #4 │ │ │ │ + subeq r5, sl, ip, lsr #18 │ │ │ │ + subeq r5, sl, r6, asr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f028 <__bss_end__@@Base+0xfe3864ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32be10 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r0], #-1004 @ 0xfffffc14 │ │ │ │ - ldrheq sp, [lr], #-34 @ 0xffffffde │ │ │ │ - subeq r5, sl, r0, asr r9 │ │ │ │ - subeq r5, sl, sl, ror #18 │ │ │ │ + subseq sp, lr, r2, ror #4 │ │ │ │ + subeq r5, sl, r0, lsl #18 │ │ │ │ + subeq r5, sl, sl, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f054 <__bss_end__@@Base+0xfe3864d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32be3c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrrc 7, 15, pc, sl, cr11 @ │ │ │ │ - ldrsheq sp, [lr], #-38 @ 0xffffffda │ │ │ │ - subeq r5, sl, r4, lsr #18 │ │ │ │ - strdeq ip, [sp], #-90 @ 0xffffffa6 │ │ │ │ + subseq sp, lr, r6, lsr #5 │ │ │ │ + ldrdeq r5, [sl], #-132 @ 0xffffff7c │ │ │ │ + subeq ip, sp, sl, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f080 <__bss_end__@@Base+0xfe386504> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36be68 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec44 │ │ │ │ - subseq sp, lr, lr, ror #5 │ │ │ │ - strdeq r5, [sl], #-136 @ 0xffffff78 │ │ │ │ - subeq ip, sp, ip, asr #11 │ │ │ │ + @ instruction: 0x005ed29e │ │ │ │ + subeq r5, sl, r8, lsr #17 │ │ │ │ + subeq ip, sp, ip, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f0b0 <__bss_end__@@Base+0xfe386534> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36be98 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec2c │ │ │ │ - ldrheq sp, [lr], #-46 @ 0xffffffd2 │ │ │ │ - subeq r5, sl, r8, asr #17 │ │ │ │ - subeq r5, sl, r0, ror #17 │ │ │ │ + subseq sp, lr, lr, ror #4 │ │ │ │ + subeq r5, sl, r8, ror r8 │ │ │ │ + umaaleq r5, sl, r0, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f0e0 <__bss_end__@@Base+0xfe386564> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bec8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec14 │ │ │ │ - @ instruction: 0x005ed39a │ │ │ │ - umaaleq r5, sl, r8, r8 │ │ │ │ - strheq r5, [sl], #-128 @ 0xffffff80 │ │ │ │ + subseq sp, lr, sl, asr #6 │ │ │ │ + subeq r5, sl, r8, asr #16 │ │ │ │ + subeq r5, sl, r0, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f110 <__bss_end__@@Base+0xfe386594> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bef8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 165f14 │ │ │ │ - subseq sp, lr, lr, lsl #8 │ │ │ │ - subeq r5, sl, r8, ror #16 │ │ │ │ - subeq ip, sp, lr, lsr r5 │ │ │ │ + ldrheq sp, [lr], #-62 @ 0xffffffc2 │ │ │ │ + subeq r5, sl, r8, lsl r8 │ │ │ │ + subeq ip, sp, lr, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f13c <__bss_end__@@Base+0xfe3865c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bf24 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebe6 │ │ │ │ - subseq sp, lr, r2, ror #7 │ │ │ │ - subeq r5, sl, ip, lsr r8 │ │ │ │ - subeq r5, sl, r4, asr r8 │ │ │ │ + @ instruction: 0x005ed392 │ │ │ │ + subeq r5, sl, ip, ror #15 │ │ │ │ + subeq r5, sl, r4, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f16c <__bss_end__@@Base+0xfe3865f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bf54 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ bl ff565f74 <__bss_end__@@Base+0xfeb6d3f8> │ │ │ │ - ldrheq sp, [lr], #-64 @ 0xffffffc0 │ │ │ │ - ldrsheq sl, [r6], #-126 @ 0xffffff82 │ │ │ │ - subseq sl, r6, r6, lsl r8 │ │ │ │ + subseq sp, lr, r0, ror #8 │ │ │ │ + subseq sl, r6, lr, lsr #15 │ │ │ │ + subseq sl, r6, r6, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f19c <__bss_end__@@Base+0xfe386620> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bf84 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ bl fef65fa4 <__bss_end__@@Base+0xfe56d428> │ │ │ │ - subseq sp, lr, r0, lsl #9 │ │ │ │ - subseq sl, r6, lr, asr #15 │ │ │ │ - subseq sl, r6, sl, lsl r8 │ │ │ │ + subseq sp, lr, r0, lsr r4 │ │ │ │ + subseq sl, r6, lr, ror r7 │ │ │ │ + subseq sl, r6, sl, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f1cc <__bss_end__@@Base+0xfe386650> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bfb4 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe9e5fd0 <__bss_end__@@Base+0xfdfed454> │ │ │ │ - subseq sp, lr, r2, asr #13 │ │ │ │ - subseq fp, r6, ip │ │ │ │ - subseq fp, r6, r6, lsr #32 │ │ │ │ + subseq sp, lr, r2, ror r6 │ │ │ │ + ldrheq sl, [r6], #-252 @ 0xffffff04 │ │ │ │ + ldrsbeq sl, [r6], #-246 @ 0xffffff0a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f1f8 <__bss_end__@@Base+0xfe38667c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bfe0 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb88 │ │ │ │ - @ instruction: 0x005ed696 │ │ │ │ - subseq sl, r6, r0, ror #31 │ │ │ │ - subseq fp, r6, ip │ │ │ │ + subseq sp, lr, r6, asr #12 │ │ │ │ + @ instruction: 0x0056af90 │ │ │ │ + ldrheq sl, [r6], #-252 @ 0xffffff04 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f228 <__bss_end__@@Base+0xfe3866ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c010 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb70 │ │ │ │ - subseq sp, lr, r6, ror #12 │ │ │ │ - ldrheq sl, [r6], #-240 @ 0xffffff10 │ │ │ │ - ldrsbeq sl, [r6], #-252 @ 0xffffff04 │ │ │ │ + subseq sp, lr, r6, lsl r6 │ │ │ │ + subseq sl, r6, r0, ror #30 │ │ │ │ + subseq sl, r6, ip, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f258 <__bss_end__@@Base+0xfe3866dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c040 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb58 │ │ │ │ - subseq sp, lr, lr, asr #22 │ │ │ │ - subeq r5, sl, r0, lsr #14 │ │ │ │ - subeq r5, sl, r8, lsr r7 │ │ │ │ + ldrsheq sp, [lr], #-174 @ 0xffffff52 │ │ │ │ + ldrdeq r5, [sl], #-96 @ 0xffffffa0 │ │ │ │ + subeq r5, sl, r8, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f288 <__bss_end__@@Base+0xfe38670c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c070 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb40 │ │ │ │ - ldrheq sp, [lr], #-178 @ 0xffffff4e │ │ │ │ - strdeq r5, [sl], #-96 @ 0xffffffa0 │ │ │ │ - subeq ip, sp, r4, asr #7 │ │ │ │ + subseq sp, lr, r2, ror #22 │ │ │ │ + subeq r5, sl, r0, lsr #13 │ │ │ │ + subeq ip, sp, r4, ror r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f2b8 <__bss_end__@@Base+0xfe38673c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32c0a0 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl c660bc <__bss_end__@@Base+0x26d540> │ │ │ │ - subseq sp, lr, r2, lsr sp │ │ │ │ - subeq r5, sl, r0, asr #13 │ │ │ │ - umaaleq ip, sp, r6, r3 │ │ │ │ + subseq sp, lr, r2, ror #25 │ │ │ │ + subeq r5, sl, r0, ror r6 │ │ │ │ + subeq ip, sp, r6, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f2e4 <__bss_end__@@Base+0xfe386768> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c0cc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb12 │ │ │ │ - subseq sp, lr, r6, lsl #26 │ │ │ │ - umaaleq r5, sl, r4, r6 │ │ │ │ - subeq r5, sl, ip, lsr #13 │ │ │ │ + ldrheq sp, [lr], #-198 @ 0xffffff3a │ │ │ │ + subeq r5, sl, r4, asr #12 │ │ │ │ + subeq r5, sl, ip, asr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f314 <__bss_end__@@Base+0xfe386798> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c0fc │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eafa │ │ │ │ - ldrheq lr, [lr], #-18 @ 0xffffffee │ │ │ │ - strdeq ip, [sl], #-132 @ 0xffffff7c │ │ │ │ - subeq ip, sl, r8, lsl #18 │ │ │ │ + subseq lr, lr, r2, ror #2 │ │ │ │ + subeq ip, sl, r4, lsr #17 │ │ │ │ + strheq ip, [sl], #-136 @ 0xffffff78 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f344 <__bss_end__@@Base+0xfe3867c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32c12c │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ffae6148 <__bss_end__@@Base+0xff0ed5cc> │ │ │ │ - subseq lr, lr, lr, ror r2 │ │ │ │ - subeq r6, fp, r8, lsl #28 │ │ │ │ - subeq r6, fp, lr, lsl lr │ │ │ │ + subseq lr, lr, lr, lsr #4 │ │ │ │ + strheq r6, [fp], #-216 @ 0xffffff28 │ │ │ │ + subeq r6, fp, lr, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f370 <__bss_end__@@Base+0xfe3867f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c158 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eacc │ │ │ │ - subseq lr, lr, r2, asr r2 │ │ │ │ + subseq lr, lr, r2, lsl #4 │ │ │ │ + subeq r6, fp, ip, lsl #27 │ │ │ │ ldrdeq r6, [fp], #-220 @ 0xffffff24 │ │ │ │ - subeq r6, fp, ip, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f3a0 <__bss_end__@@Base+0xfe386824> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c188 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eab4 │ │ │ │ - subseq lr, lr, r2, lsr #4 │ │ │ │ + ldrsbeq lr, [lr], #-18 @ 0xffffffee │ │ │ │ + subeq r6, fp, ip, asr sp │ │ │ │ subeq r6, fp, ip, lsr #27 │ │ │ │ - strdeq r6, [fp], #-220 @ 0xffffff24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f3d0 <__bss_end__@@Base+0xfe386854> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32c1b8 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fe9661d4 <__bss_end__@@Base+0xfdf6d658> │ │ │ │ - subseq lr, lr, r2, asr r2 │ │ │ │ - subeq r6, fp, ip, ror sp │ │ │ │ - subeq r6, fp, lr, asr #27 │ │ │ │ + subseq lr, lr, r2, lsl #4 │ │ │ │ + subeq r6, fp, ip, lsr #26 │ │ │ │ + subeq r6, fp, lr, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f3fc <__bss_end__@@Base+0xfe386880> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c1e4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea86 │ │ │ │ - subseq lr, lr, r6, lsr #4 │ │ │ │ + ldrsbeq lr, [lr], #-22 @ 0xffffffea │ │ │ │ + subeq r6, fp, r0, lsl #26 │ │ │ │ subeq r6, fp, r0, asr sp │ │ │ │ - subeq r6, fp, r0, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f42c <__bss_end__@@Base+0xfe3868b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c214 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea6e │ │ │ │ - ldrsheq lr, [lr], #-22 @ 0xffffffea │ │ │ │ + subseq lr, lr, r6, lsr #3 │ │ │ │ + ldrdeq r6, [fp], #-192 @ 0xffffff40 │ │ │ │ subeq r6, fp, r0, lsr #26 │ │ │ │ - subeq r6, fp, r0, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f45c <__bss_end__@@Base+0xfe3868e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c244 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea56 │ │ │ │ - subseq lr, lr, r8, ror #9 │ │ │ │ - subseq sp, r6, r2, lsl #4 │ │ │ │ - subseq sp, r6, r0, asr r2 │ │ │ │ + @ instruction: 0x005ee498 │ │ │ │ + ldrheq sp, [r6], #-18 @ 0xffffffee │ │ │ │ + subseq sp, r6, r0, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f48c <__bss_end__@@Base+0xfe386910> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c274 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ b 1166294 <__bss_end__@@Base+0x76d718> │ │ │ │ - subseq lr, lr, r4, asr r7 │ │ │ │ - ldrsbeq sp, [r6], #-158 @ 0xffffff62 │ │ │ │ - subseq r6, r0, r6, lsr #23 │ │ │ │ + subseq lr, lr, r4, lsl #14 │ │ │ │ + subseq sp, r6, lr, lsl #19 │ │ │ │ + subseq r6, r0, r6, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f4bc <__bss_end__@@Base+0xfe386940> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c2a4 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b b662c4 <__bss_end__@@Base+0x16d748> │ │ │ │ - subseq lr, lr, r4, lsr #14 │ │ │ │ - subseq sp, r6, lr, lsr #19 │ │ │ │ - subseq r6, r0, r6, ror fp │ │ │ │ + ldrsbeq lr, [lr], #-100 @ 0xffffff9c │ │ │ │ + subseq sp, r6, lr, asr r9 │ │ │ │ + subseq r6, r0, r6, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f4ec <__bss_end__@@Base+0xfe386970> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c2d4 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ - b 5662f4 │ │ │ │ - ldrsheq lr, [lr], #-100 @ 0xffffff9c │ │ │ │ - subseq sp, r6, lr, ror r9 │ │ │ │ - subseq sp, r6, r6, asr #19 │ │ │ │ + b 5662f4 │ │ │ │ + subseq lr, lr, r4, lsr #13 │ │ │ │ + subseq sp, r6, lr, lsr #18 │ │ │ │ + subseq sp, r6, r6, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f51c <__bss_end__@@Base+0xfe3869a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32c304 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq lr, lr, r6, lsr #18 │ │ │ │ - ldrsbeq sp, [r6], #-232 @ 0xffffff18 │ │ │ │ - ldrsheq sp, [r6], #-226 @ 0xffffff1e │ │ │ │ + ldrsbeq lr, [lr], #-134 @ 0xffffff7a │ │ │ │ + subseq sp, r6, r8, lsl #29 │ │ │ │ + subseq sp, r6, r2, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f548 <__bss_end__@@Base+0xfe3869cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c330 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9e0 │ │ │ │ - subseq lr, lr, lr, lsl #28 │ │ │ │ - subseq pc, r6, r4, ror #6 │ │ │ │ - subseq pc, r6, ip, ror r3 @ │ │ │ │ + ldrheq lr, [lr], #-222 @ 0xffffff22 │ │ │ │ + subseq pc, r6, r4, lsl r3 @ │ │ │ │ + subseq pc, r6, ip, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b07f │ │ │ │ + svclt 0x0000b057 │ │ │ │ andeq r2, r0, r9, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b077 │ │ │ │ + svclt 0x0000b04f │ │ │ │ andeq fp, r3, r9, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b06f │ │ │ │ + svclt 0x0000b047 │ │ │ │ andeq ip, r3, r9, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + svclt 0x0000b03f │ │ │ │ andeq sp, r3, sp, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ + svclt 0x0000b037 │ │ │ │ andeq sp, r3, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ + svclt 0x0000b02f │ │ │ │ strheq r1, [r4], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ + svclt 0x0000b027 │ │ │ │ andeq r5, r4, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ + svclt 0x0000b01f │ │ │ │ andeq r5, r4, r1, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ + svclt 0x0000b017 │ │ │ │ andeq r7, r4, r1, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b037 │ │ │ │ + svclt 0x0000b00f │ │ │ │ muleq r4, r9, r1 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b02f │ │ │ │ + svclt 0x0000b007 │ │ │ │ ldrdeq sl, [r4], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ + @ instruction: 0xf0704478 │ │ │ │ + svclt 0x0000b7ff │ │ │ │ andeq r1, r6, r1, ror r3 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed7f638 <__bss_end__@@Base+0xfe386abc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 2280e0 │ │ │ │ bmi e1465c <__bss_end__@@Base+0x41bae0> │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -2632,1027 +2632,1027 @@ │ │ │ │ ldrne pc, [r1], #576 @ 0x240 │ │ │ │ blx fedb987a <__bss_end__@@Base+0xfe3c0cfe> │ │ │ │ @ instruction: 0xf0265603 │ │ │ │ bl 369894 │ │ │ │ blne 18e99ec <__bss_end__@@Base+0xef0e70> │ │ │ │ @ instruction: 0xf1601ad3 │ │ │ │ blx 2e989e │ │ │ │ - blx 5e48a6 │ │ │ │ + blx 5e48a6 │ │ │ │ blx feaec8ba <__bss_end__@@Base+0xfe0f3d3e> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 6f450c <_IO_stdin_used@@Base+0x2fa04> │ │ │ │ + blmi 6f450c <_IO_stdin_used@@Base+0x2fa54> │ │ │ │ b 12aa608 <__bss_end__@@Base+0x8b1a8c> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 680630 │ │ │ │ + bmi 680630 │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0754478 │ │ │ │ - andcs pc, r1, pc, ror #6 │ │ │ │ + andcs pc, r1, r7, asr #6 │ │ │ │ svc 0x00f8f7fc │ │ │ │ stmdb sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rsbeq r2, fp, sl, asr #13 │ │ │ │ andeq r4, r0, ip, lsr #4 │ │ │ │ rsbseq fp, sl, r0, lsl #4 │ │ │ │ rsbseq fp, sl, r2, asr #3 │ │ │ │ rsbeq r2, fp, r6, asr #12 │ │ │ │ - subeq sp, sl, r0, ror #17 │ │ │ │ + umaaleq sp, sl, r0, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7ad │ │ │ │ + svclt 0x0000b785 │ │ │ │ strdeq lr, [r6], -sp │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7a5 │ │ │ │ + svclt 0x0000b77d │ │ │ │ andeq r5, r7, sp, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b79d │ │ │ │ + svclt 0x0000b775 │ │ │ │ strdeq r6, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b795 │ │ │ │ + svclt 0x0000b76d │ │ │ │ andeq r8, r7, r9, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b78d │ │ │ │ + svclt 0x0000b765 │ │ │ │ andeq sl, r7, r9, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b785 │ │ │ │ + svclt 0x0000b75d │ │ │ │ muleq r7, r9, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b77d │ │ │ │ + svclt 0x0000b755 │ │ │ │ andeq sp, r7, r9, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b775 │ │ │ │ + svclt 0x0000b74d │ │ │ │ andeq lr, r7, r9, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b76d │ │ │ │ + svclt 0x0000b745 │ │ │ │ andeq pc, r7, r9, lsr r2 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b765 │ │ │ │ + svclt 0x0000b73d │ │ │ │ andeq r0, r8, r5, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b75d │ │ │ │ + svclt 0x0000b735 │ │ │ │ strdeq r2, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b755 │ │ │ │ + svclt 0x0000b72d │ │ │ │ andeq r3, r8, r1, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b74d │ │ │ │ + svclt 0x0000b725 │ │ │ │ andeq r4, r8, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b745 │ │ │ │ + svclt 0x0000b71d │ │ │ │ andeq r5, r8, r1, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b73d │ │ │ │ + svclt 0x0000b715 │ │ │ │ muleq r8, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b735 │ │ │ │ + svclt 0x0000b70d │ │ │ │ andeq r9, r8, sp, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b72d │ │ │ │ + svclt 0x0000b705 │ │ │ │ andeq fp, r8, sp, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b725 │ │ │ │ + svclt 0x0000b6fd │ │ │ │ ldrdeq fp, [r8], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b71d │ │ │ │ + svclt 0x0000b6f5 │ │ │ │ andeq sp, r8, r1, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b715 │ │ │ │ + svclt 0x0000b6ed │ │ │ │ andeq lr, r8, r1, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b70d │ │ │ │ + svclt 0x0000b6e5 │ │ │ │ andeq pc, r8, r1, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b705 │ │ │ │ + svclt 0x0000b6dd │ │ │ │ strdeq r0, [r9], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6fd │ │ │ │ + svclt 0x0000b6d5 │ │ │ │ andeq r0, r9, r9, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6f5 │ │ │ │ + svclt 0x0000b6cd │ │ │ │ andeq r0, r9, r9, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6ed │ │ │ │ + svclt 0x0000b6c5 │ │ │ │ muleq r9, r9, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6e5 │ │ │ │ + svclt 0x0000b6bd │ │ │ │ andeq r1, r9, r9, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6dd │ │ │ │ + svclt 0x0000b6b5 │ │ │ │ andeq r1, r9, r9, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6d5 │ │ │ │ + svclt 0x0000b6ad │ │ │ │ andeq r2, r9, r9, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6cd │ │ │ │ + svclt 0x0000b6a5 │ │ │ │ andeq r2, r9, r1, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6c5 │ │ │ │ + svclt 0x0000b69d │ │ │ │ andeq r8, r9, r5, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6bd │ │ │ │ + svclt 0x0000b695 │ │ │ │ andeq fp, r9, r1, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6b5 │ │ │ │ + svclt 0x0000b68d │ │ │ │ andeq fp, r9, r9, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6ad │ │ │ │ + svclt 0x0000b685 │ │ │ │ andeq pc, r9, r5, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6a5 │ │ │ │ + svclt 0x0000b67d │ │ │ │ muleq r9, sp, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b69d │ │ │ │ + svclt 0x0000b675 │ │ │ │ andeq r0, sl, r9, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b695 │ │ │ │ + svclt 0x0000b66d │ │ │ │ andeq r1, sl, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b68d │ │ │ │ + svclt 0x0000b665 │ │ │ │ andeq r7, sl, sp, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b685 │ │ │ │ + svclt 0x0000b65d │ │ │ │ andeq lr, fp, r9, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b67d │ │ │ │ + svclt 0x0000b655 │ │ │ │ andeq pc, fp, r1, ror r2 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b675 │ │ │ │ + svclt 0x0000b64d │ │ │ │ andeq r1, ip, r5, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b66d │ │ │ │ + svclt 0x0000b645 │ │ │ │ andeq r5, ip, r9, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b665 │ │ │ │ + svclt 0x0000b63d │ │ │ │ andeq r8, ip, r9, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b65d │ │ │ │ + svclt 0x0000b635 │ │ │ │ ldrdeq r9, [ip], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b655 │ │ │ │ + svclt 0x0000b62d │ │ │ │ andeq sl, ip, sp, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b64d │ │ │ │ + svclt 0x0000b625 │ │ │ │ strdeq fp, [ip], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b645 │ │ │ │ + svclt 0x0000b61d │ │ │ │ andeq fp, ip, sp, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b63d │ │ │ │ + svclt 0x0000b615 │ │ │ │ andeq lr, ip, sp, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b635 │ │ │ │ + svclt 0x0000b60d │ │ │ │ strheq pc, [ip], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b62d │ │ │ │ + svclt 0x0000b605 │ │ │ │ andeq pc, ip, r9, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b625 │ │ │ │ + svclt 0x0000b5fd │ │ │ │ andeq r5, sp, sp, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b61d │ │ │ │ + svclt 0x0000b5f5 │ │ │ │ muleq sp, r9, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b615 │ │ │ │ + svclt 0x0000b5ed │ │ │ │ strdeq r6, [sp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b60d │ │ │ │ + svclt 0x0000b5e5 │ │ │ │ andeq r7, sp, sp, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b605 │ │ │ │ + svclt 0x0000b5dd │ │ │ │ andeq r9, sp, r1, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5fd │ │ │ │ + svclt 0x0000b5d5 │ │ │ │ andeq sl, sp, sp, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5f5 │ │ │ │ + svclt 0x0000b5cd │ │ │ │ strdeq fp, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5ed │ │ │ │ + svclt 0x0000b5c5 │ │ │ │ muleq sp, r1, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5e5 │ │ │ │ + svclt 0x0000b5bd │ │ │ │ andeq ip, sp, r5, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5dd │ │ │ │ + svclt 0x0000b5b5 │ │ │ │ andeq ip, sp, r1, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5d5 │ │ │ │ + svclt 0x0000b5ad │ │ │ │ andeq sp, sp, sp, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5cd │ │ │ │ + svclt 0x0000b5a5 │ │ │ │ andeq sp, sp, sp, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5c5 │ │ │ │ + svclt 0x0000b59d │ │ │ │ muleq sp, r9, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5bd │ │ │ │ + svclt 0x0000b595 │ │ │ │ andeq lr, sp, r9, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5b5 │ │ │ │ + svclt 0x0000b58d │ │ │ │ andeq lr, sp, r5, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5ad │ │ │ │ + svclt 0x0000b585 │ │ │ │ ldrdeq pc, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5a5 │ │ │ │ + svclt 0x0000b57d │ │ │ │ andeq pc, sp, r1, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b59d │ │ │ │ + svclt 0x0000b575 │ │ │ │ ldrdeq r0, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b595 │ │ │ │ + svclt 0x0000b56d │ │ │ │ andeq r1, lr, r9, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b58d │ │ │ │ + svclt 0x0000b565 │ │ │ │ andeq r1, lr, r1, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b585 │ │ │ │ + svclt 0x0000b55d │ │ │ │ strdeq r1, [lr], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b57d │ │ │ │ + svclt 0x0000b555 │ │ │ │ andeq r2, lr, r9, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b575 │ │ │ │ + svclt 0x0000b54d │ │ │ │ andeq r2, lr, r1, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b56d │ │ │ │ + svclt 0x0000b545 │ │ │ │ andeq r3, lr, sp, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b565 │ │ │ │ + svclt 0x0000b53d │ │ │ │ andeq r3, lr, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b55d │ │ │ │ + svclt 0x0000b535 │ │ │ │ andeq r5, lr, r9, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b555 │ │ │ │ + svclt 0x0000b52d │ │ │ │ andeq r8, lr, r9, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b54d │ │ │ │ + svclt 0x0000b525 │ │ │ │ andeq fp, lr, r5, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b545 │ │ │ │ + svclt 0x0000b51d │ │ │ │ @ instruction: 0x000ee6b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b53d │ │ │ │ + svclt 0x0000b515 │ │ │ │ @ instruction: 0x000f3ab1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b535 │ │ │ │ + svclt 0x0000b50d │ │ │ │ andeq r7, pc, r9, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b52d │ │ │ │ + svclt 0x0000b505 │ │ │ │ @ instruction: 0x000fa4b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b525 │ │ │ │ + svclt 0x0000b4fd │ │ │ │ andeq sl, pc, r1, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b51d │ │ │ │ + svclt 0x0000b4f5 │ │ │ │ andeq sl, pc, r1, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b515 │ │ │ │ + svclt 0x0000b4ed │ │ │ │ andeq fp, pc, sp, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b50d │ │ │ │ + svclt 0x0000b4e5 │ │ │ │ ldrdeq ip, [pc], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b505 │ │ │ │ + svclt 0x0000b4dd │ │ │ │ andseq pc, r0, r1, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4fd │ │ │ │ + svclt 0x0000b4d5 │ │ │ │ andseq r0, r1, r5, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4f5 │ │ │ │ + svclt 0x0000b4cd │ │ │ │ andseq r1, r1, r1, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4ed │ │ │ │ + svclt 0x0000b4c5 │ │ │ │ andseq r1, r1, r9, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4e5 │ │ │ │ + svclt 0x0000b4bd │ │ │ │ andseq r5, r1, r9, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4dd │ │ │ │ + svclt 0x0000b4b5 │ │ │ │ andseq fp, r1, r9, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4d5 │ │ │ │ + svclt 0x0000b4ad │ │ │ │ andseq ip, r1, r5, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4cd │ │ │ │ + svclt 0x0000b4a5 │ │ │ │ andseq r1, r2, r1, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4c5 │ │ │ │ + svclt 0x0000b49d │ │ │ │ andseq r2, r2, r1, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4bd │ │ │ │ + svclt 0x0000b495 │ │ │ │ andseq r3, r2, r1, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4b5 │ │ │ │ + svclt 0x0000b48d │ │ │ │ andseq r5, r2, r5, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4ad │ │ │ │ + svclt 0x0000b485 │ │ │ │ andseq r9, r2, sp, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4a5 │ │ │ │ + svclt 0x0000b47d │ │ │ │ @ instruction: 0x0012e1d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b49d │ │ │ │ + svclt 0x0000b475 │ │ │ │ andseq pc, r2, sp, ror r2 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b495 │ │ │ │ + svclt 0x0000b46d │ │ │ │ andseq r2, r3, r9, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b48d │ │ │ │ + svclt 0x0000b465 │ │ │ │ andseq r2, r3, r1, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b485 │ │ │ │ + svclt 0x0000b45d │ │ │ │ andseq r7, r3, r1, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b47d │ │ │ │ + svclt 0x0000b455 │ │ │ │ andseq sp, r3, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b475 │ │ │ │ + svclt 0x0000b44d │ │ │ │ andseq r0, r4, r1, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b46d │ │ │ │ + svclt 0x0000b445 │ │ │ │ mulseq r4, sp, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b465 │ │ │ │ + svclt 0x0000b43d │ │ │ │ andseq r4, r4, r1, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b45d │ │ │ │ + svclt 0x0000b435 │ │ │ │ @ instruction: 0x001451f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b455 │ │ │ │ + svclt 0x0000b42d │ │ │ │ andseq r9, r4, r5, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b44d │ │ │ │ + svclt 0x0000b425 │ │ │ │ @ instruction: 0x0014aabd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b445 │ │ │ │ + svclt 0x0000b41d │ │ │ │ @ instruction: 0x0014e1f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b43d │ │ │ │ + svclt 0x0000b415 │ │ │ │ @ instruction: 0x0014e3f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b435 │ │ │ │ + svclt 0x0000b40d │ │ │ │ andseq lr, r4, r1, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b42d │ │ │ │ + svclt 0x0000b405 │ │ │ │ andseq pc, r4, r9, ror sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b425 │ │ │ │ + svclt 0x0000b3fd │ │ │ │ andseq r3, r5, r9, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b41d │ │ │ │ + svclt 0x0000b3f5 │ │ │ │ andseq r3, r5, sp, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b415 │ │ │ │ + svclt 0x0000b3ed │ │ │ │ andseq r8, r5, r9, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b40d │ │ │ │ + svclt 0x0000b3e5 │ │ │ │ @ instruction: 0x0015ded1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b405 │ │ │ │ + svclt 0x0000b3dd │ │ │ │ andseq r3, r6, r5, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3fd │ │ │ │ + svclt 0x0000b3d5 │ │ │ │ mulseq r6, r1, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3f5 │ │ │ │ + svclt 0x0000b3cd │ │ │ │ @ instruction: 0x0016aeb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3ed │ │ │ │ + svclt 0x0000b3c5 │ │ │ │ andseq fp, r6, r5, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3e5 │ │ │ │ + svclt 0x0000b3bd │ │ │ │ andseq fp, r6, sp, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3dd │ │ │ │ + svclt 0x0000b3b5 │ │ │ │ andseq fp, r6, r1, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3d5 │ │ │ │ + svclt 0x0000b3ad │ │ │ │ andseq ip, r6, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3cd │ │ │ │ + svclt 0x0000b3a5 │ │ │ │ @ instruction: 0x0016d1b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3c5 │ │ │ │ + svclt 0x0000b39d │ │ │ │ @ instruction: 0x0016d7b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3bd │ │ │ │ + svclt 0x0000b395 │ │ │ │ mulseq r6, r1, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3b5 │ │ │ │ + svclt 0x0000b38d │ │ │ │ andseq lr, r6, r5, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3ad │ │ │ │ + svclt 0x0000b385 │ │ │ │ andseq lr, r6, sp, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3a5 │ │ │ │ + svclt 0x0000b37d │ │ │ │ andseq pc, r6, r9, lsr r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b39d │ │ │ │ + svclt 0x0000b375 │ │ │ │ andseq r0, r7, r5, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b395 │ │ │ │ + svclt 0x0000b36d │ │ │ │ andseq r1, r7, r5, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b38d │ │ │ │ + svclt 0x0000b365 │ │ │ │ @ instruction: 0x00171ed9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b385 │ │ │ │ + svclt 0x0000b35d │ │ │ │ andseq r5, r7, r5, ror r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b37d │ │ │ │ + svclt 0x0000b355 │ │ │ │ andseq r6, r7, r1, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b375 │ │ │ │ + svclt 0x0000b34d │ │ │ │ andseq r6, r7, r9, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b36d │ │ │ │ + svclt 0x0000b345 │ │ │ │ andseq sp, r7, r9, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b365 │ │ │ │ + svclt 0x0000b33d │ │ │ │ andseq pc, r7, r1, lsr r3 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b35d │ │ │ │ + svclt 0x0000b335 │ │ │ │ @ instruction: 0x001823f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b355 │ │ │ │ + svclt 0x0000b32d │ │ │ │ andseq r3, r8, r1, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b34d │ │ │ │ + svclt 0x0000b325 │ │ │ │ mulseq r8, r1, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b345 │ │ │ │ + svclt 0x0000b31d │ │ │ │ andseq r9, r8, sp, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b33d │ │ │ │ + svclt 0x0000b315 │ │ │ │ andseq r9, r8, r9, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b335 │ │ │ │ + svclt 0x0000b30d │ │ │ │ andseq ip, r8, sp, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b32d │ │ │ │ + svclt 0x0000b305 │ │ │ │ @ instruction: 0x00192cd9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b325 │ │ │ │ + svclt 0x0000b2fd │ │ │ │ andseq r3, r9, r5, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b31d │ │ │ │ + svclt 0x0000b2f5 │ │ │ │ andseq r3, r9, r1, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b315 │ │ │ │ + svclt 0x0000b2ed │ │ │ │ andseq r3, r9, r1, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b30d │ │ │ │ + svclt 0x0000b2e5 │ │ │ │ andseq r3, r9, sp, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b305 │ │ │ │ + svclt 0x0000b2dd │ │ │ │ andseq r3, r9, r9, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2fd │ │ │ │ + svclt 0x0000b2d5 │ │ │ │ andseq r3, r9, sp, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2f5 │ │ │ │ + svclt 0x0000b2cd │ │ │ │ andseq r3, r9, sp, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2ed │ │ │ │ + svclt 0x0000b2c5 │ │ │ │ @ instruction: 0x00193df9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2e5 │ │ │ │ + svclt 0x0000b2bd │ │ │ │ andseq r3, r9, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2dd │ │ │ │ + svclt 0x0000b2b5 │ │ │ │ andseq r4, r9, r1, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2d5 │ │ │ │ + svclt 0x0000b2ad │ │ │ │ andseq r4, r9, r5, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2cd │ │ │ │ + svclt 0x0000b2a5 │ │ │ │ andseq r4, r9, r1, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2c5 │ │ │ │ + svclt 0x0000b29d │ │ │ │ andseq r8, r9, r5, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2bd │ │ │ │ + svclt 0x0000b295 │ │ │ │ andseq r8, r9, r9, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2b5 │ │ │ │ + svclt 0x0000b28d │ │ │ │ andseq r9, r9, r1, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2ad │ │ │ │ + svclt 0x0000b285 │ │ │ │ @ instruction: 0x001993d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2a5 │ │ │ │ + svclt 0x0000b27d │ │ │ │ andseq r9, r9, r1, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b29d │ │ │ │ + svclt 0x0000b275 │ │ │ │ andseq r9, r9, r1, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b295 │ │ │ │ + svclt 0x0000b26d │ │ │ │ andseq r9, r9, sp, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b28d │ │ │ │ + svclt 0x0000b265 │ │ │ │ andseq r9, r9, r9, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b285 │ │ │ │ + svclt 0x0000b25d │ │ │ │ andseq r9, r9, r1, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b27d │ │ │ │ + svclt 0x0000b255 │ │ │ │ @ instruction: 0x00199ef9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b275 │ │ │ │ + svclt 0x0000b24d │ │ │ │ andseq r9, r9, r9, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b26d │ │ │ │ + svclt 0x0000b245 │ │ │ │ andseq sl, r9, r9, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b265 │ │ │ │ + svclt 0x0000b23d │ │ │ │ andseq sl, r9, r5, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b25d │ │ │ │ + svclt 0x0000b235 │ │ │ │ andseq sl, r9, r5, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b255 │ │ │ │ + svclt 0x0000b22d │ │ │ │ @ instruction: 0x0019a7d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b24d │ │ │ │ + svclt 0x0000b225 │ │ │ │ andseq sl, r9, r1, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b245 │ │ │ │ + svclt 0x0000b21d │ │ │ │ @ instruction: 0x0019abf1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b23d │ │ │ │ + svclt 0x0000b215 │ │ │ │ andseq sl, r9, r9, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b235 │ │ │ │ + svclt 0x0000b20d │ │ │ │ andseq fp, r9, sp, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b22d │ │ │ │ + svclt 0x0000b205 │ │ │ │ andseq fp, r9, r5, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b225 │ │ │ │ + svclt 0x0000b1fd │ │ │ │ andseq ip, r9, r1, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b21d │ │ │ │ + svclt 0x0000b1f5 │ │ │ │ @ instruction: 0x0019ccfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b215 │ │ │ │ + svclt 0x0000b1ed │ │ │ │ andseq sp, r9, r5, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b20d │ │ │ │ + svclt 0x0000b1e5 │ │ │ │ ldrsbeq r3, [sl], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b205 │ │ │ │ + svclt 0x0000b1dd │ │ │ │ andseq r3, sl, r1, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1fd │ │ │ │ + svclt 0x0000b1d5 │ │ │ │ andseq r4, sl, r9, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1f5 │ │ │ │ + svclt 0x0000b1cd │ │ │ │ andseq r4, sl, r9, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1ed │ │ │ │ + svclt 0x0000b1c5 │ │ │ │ andseq r5, sl, r5, asr #2 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1e5 │ │ │ │ + svclt 0x0000b1bd │ │ │ │ andseq r5, sl, r5, asr #5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1dd │ │ │ │ + svclt 0x0000b1b5 │ │ │ │ @ instruction: 0x001a96b1 │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ @ instruction: 0xf06e3008 │ │ │ │ - svclt 0x0000b1ed │ │ │ │ + svclt 0x0000b1c5 │ │ │ │ rsbseq fp, sl, sl, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1cd │ │ │ │ + svclt 0x0000b1a5 │ │ │ │ mulseq fp, sp, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1c5 │ │ │ │ + svclt 0x0000b19d │ │ │ │ andseq r8, fp, r1, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1bd │ │ │ │ + svclt 0x0000b195 │ │ │ │ andseq sl, fp, r1, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1b5 │ │ │ │ + svclt 0x0000b18d │ │ │ │ andseq r0, sp, r9, lsl #5 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1ad │ │ │ │ + svclt 0x0000b185 │ │ │ │ andseq r4, sp, r5, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1a5 │ │ │ │ + svclt 0x0000b17d │ │ │ │ andseq r5, sp, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b19d │ │ │ │ + svclt 0x0000b175 │ │ │ │ andseq r5, sp, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b195 │ │ │ │ + svclt 0x0000b16d │ │ │ │ andseq r5, sp, r5, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b18d │ │ │ │ + svclt 0x0000b165 │ │ │ │ andseq r6, sp, sp, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b185 │ │ │ │ + svclt 0x0000b15d │ │ │ │ andseq r6, sp, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b17d │ │ │ │ + svclt 0x0000b155 │ │ │ │ @ instruction: 0x001d7ed1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b175 │ │ │ │ + svclt 0x0000b14d │ │ │ │ andseq r8, sp, r9, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b16d │ │ │ │ + svclt 0x0000b145 │ │ │ │ andseq r8, sp, r1, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b165 │ │ │ │ + svclt 0x0000b13d │ │ │ │ andseq r8, sp, sp, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b15d │ │ │ │ + svclt 0x0000b135 │ │ │ │ andseq r8, sp, r1, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b155 │ │ │ │ + svclt 0x0000b12d │ │ │ │ andseq r8, sp, r5, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b14d │ │ │ │ + svclt 0x0000b125 │ │ │ │ andseq r9, sp, r5, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b145 │ │ │ │ + svclt 0x0000b11d │ │ │ │ andseq r9, sp, r5, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b13d │ │ │ │ + svclt 0x0000b115 │ │ │ │ @ instruction: 0x001d9ff9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b135 │ │ │ │ + svclt 0x0000b10d │ │ │ │ andseq sl, sp, r5, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b12d │ │ │ │ + svclt 0x0000b105 │ │ │ │ @ instruction: 0x001daab9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b125 │ │ │ │ + svclt 0x0000b0fd │ │ │ │ andseq fp, sp, r1, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b11d │ │ │ │ + svclt 0x0000b0f5 │ │ │ │ mulseq sp, r1, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b115 │ │ │ │ + svclt 0x0000b0ed │ │ │ │ andseq pc, sp, r9, asr r3 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b10d │ │ │ │ + svclt 0x0000b0e5 │ │ │ │ andseq r5, lr, sp, ror r9 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b105 │ │ │ │ + svclt 0x0000b0dd │ │ │ │ andseq lr, lr, r9, lsl #1 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0fd │ │ │ │ + svclt 0x0000b0d5 │ │ │ │ andseq lr, lr, r5, lsl #18 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - tstplt lr, lr, rrx @ p-variant is OBSOLETE │ │ │ │ + rsclt pc, r6, lr, rrx │ │ │ │ rsbseq ip, sl, lr, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b0c7 │ │ │ │ strhteq r3, [r0], -r9 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b0bf │ │ │ │ eoreq r8, r0, r5, lsr pc │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - rscslt pc, r8, lr, rrx │ │ │ │ + sbcslt pc, r0, lr, rrx │ │ │ │ ldrshteq ip, [fp], #-126 @ 0xffffff82 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed804c4 <__bss_end__@@Base+0xfe387948> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ blmi 8554e4 │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - blx ff7e628e <__bss_end__@@Base+0xfeded712> │ │ │ │ + blx fede628e <__bss_end__@@Base+0xfe3ed712> │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - vmla.i16 , q0, d3[2] │ │ │ │ + vmla.i32 , q4, d3[1] │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 63f684 │ │ │ │ + blmi 63f684 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 2f1f20 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - vmla.i , q0, d3[4] │ │ │ │ + vmla.i16 , q4, d3[2] │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ rsbeq r1, fp, lr, lsr r8 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ andeq r4, r0, r0, lsr r7 │ │ │ │ - subeq lr, pc, sl, asr #21 │ │ │ │ + subeq lr, pc, sl, ror sl @ │ │ │ │ andeq r1, r0, r0, lsr #19 │ │ │ │ - strheq lr, [pc], #-174 @ │ │ │ │ + subeq lr, pc, lr, ror #20 │ │ │ │ andeq r4, r0, r0, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b093 │ │ │ │ + svclt 0x0000b06b │ │ │ │ eoreq pc, r0, r5, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b08b │ │ │ │ + svclt 0x0000b063 │ │ │ │ eoreq r0, r1, r5, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b083 │ │ │ │ + svclt 0x0000b05b │ │ │ │ eoreq r0, r1, r9, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b07b │ │ │ │ + svclt 0x0000b053 │ │ │ │ strdeq r1, [r1], -sp @ │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf06e207c │ │ │ │ - svclt 0x0000b087 │ │ │ │ + svclt 0x0000b05f │ │ │ │ rsbseq ip, fp, r4, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + svclt 0x0000b03f │ │ │ │ eoreq r8, r1, r1, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ + svclt 0x0000b037 │ │ │ │ eoreq fp, r1, r1, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ + svclt 0x0000b02f │ │ │ │ eoreq fp, r1, r1, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ + svclt 0x0000b027 │ │ │ │ strhteq r5, [r2], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ + svclt 0x0000b01f │ │ │ │ eoreq r5, r2, r1, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ + svclt 0x0000b017 │ │ │ │ eoreq r5, r2, sp, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b037 │ │ │ │ + svclt 0x0000b00f │ │ │ │ eoreq r8, r5, sp, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b02f │ │ │ │ + svclt 0x0000b007 │ │ │ │ eoreq r1, r6, r1, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b7ff │ │ │ │ eoreq r1, r7, r1, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b01f │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b7f7 │ │ │ │ eoreq r1, r7, sp, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed80648 <__bss_end__@@Base+0xfe387acc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorscs fp, r0, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fb0008 │ │ │ │ @ instruction: 0xf104ed74 │ │ │ │ @ instruction: 0xf06e004c │ │ │ │ - bmi 825ac0 │ │ │ │ - blmi 7fa664 │ │ │ │ + bmi 825a20 │ │ │ │ + blmi 7fa664 │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ b fe26746c <__bss_end__@@Base+0xfd86e8f0> │ │ │ │ movvs r4, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -3661,538 +3661,538 @@ │ │ │ │ tstcs r0, r6, ror sl │ │ │ │ smlabteq pc, r4, r9, lr @ │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ rsbeq pc, r8, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-1122 @ 0xfffffb9e │ │ │ │ @ instruction: 0xf07a6064 │ │ │ │ - stmdami sl, {r0, r2, r3, r5, r6, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r2, r6, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - tstplt r2, #155 @ p-variant is OBSOLETE @ 0x9b │ │ │ │ + rsclt pc, sl, #155 @ 0x9b │ │ │ │ rsbseq ip, ip, sl, lsr r4 │ │ │ │ rsbeq r1, fp, r4, lsr #13 │ │ │ │ andeq r4, r0, ip, ror #29 │ │ │ │ andeq r1, r0, r4, asr #28 │ │ │ │ andeq r2, r0, ip, lsl #27 │ │ │ │ andeq r4, r0, r8, lsr #17 │ │ │ │ eoreq r3, r7, r7, asr #19 │ │ │ │ eoreq r3, r7, r1, lsl #23 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ vqshl.s64 q10, , q2 │ │ │ │ svclt 0x0000be0b │ │ │ │ - @ instruction: 0x005d4f98 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7bd │ │ │ │ - eoreq ip, r7, r9, lsl #23 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7b5 │ │ │ │ - eoreq ip, r7, r5, lsl #23 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7ad │ │ │ │ - eoreq lr, r7, r9, ror #18 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b7a5 │ │ │ │ - eoreq pc, r7, sp, ror r0 @ │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b79d │ │ │ │ - eoreq r1, pc, r5, lsl #18 │ │ │ │ + subseq r4, sp, r8, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b795 │ │ │ │ - eoreq r2, pc, r1, lsr #1 │ │ │ │ + eoreq ip, r7, r9, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b78d │ │ │ │ - eoreq r5, pc, r1, ror #2 │ │ │ │ + eoreq ip, r7, r5, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b785 │ │ │ │ - eoreq r6, pc, r9, lsr r3 @ │ │ │ │ + eoreq lr, r7, r9, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b77d │ │ │ │ - mlaeq pc, r1, r1, r8 @ │ │ │ │ + eoreq pc, r7, sp, ror r0 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b775 │ │ │ │ - strdeq r8, [pc], -sp @ │ │ │ │ + strhteq r1, [pc], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b76d │ │ │ │ - eoreq r9, pc, r5, ror #10 │ │ │ │ + eoreq r2, pc, r1, asr r0 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b765 │ │ │ │ - eoreq r9, pc, r1, lsr #20 │ │ │ │ + eoreq r5, pc, r1, lsl r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b75d │ │ │ │ - eoreq sl, pc, r1, ror r5 @ │ │ │ │ + eoreq r6, pc, r9, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b755 │ │ │ │ - eorseq r0, r0, sp, lsl #5 │ │ │ │ + eoreq r8, pc, r1, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b74d │ │ │ │ - ldrhteq r2, [r0], -r5 │ │ │ │ + eoreq r8, pc, sp, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b745 │ │ │ │ - eorseq r4, r0, r9, lsl lr │ │ │ │ + eoreq r9, pc, r5, lsl r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b73d │ │ │ │ - eorseq r5, r0, r1, ror #14 │ │ │ │ + ldrdeq r9, [pc], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b735 │ │ │ │ - eorseq sl, r0, sp, asr r7 │ │ │ │ + eoreq sl, pc, r1, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b72d │ │ │ │ - eorseq r0, r1, r5, ror r4 │ │ │ │ + eorseq r0, r0, sp, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b725 │ │ │ │ - eorseq sp, r1, r1, lsr r4 │ │ │ │ + eorseq r2, r0, r5, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b71d │ │ │ │ - eorseq pc, r1, sp, lsl r1 @ │ │ │ │ + eorseq r4, r0, r9, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b715 │ │ │ │ - eorseq pc, r1, r1, lsr #26 │ │ │ │ + eorseq r5, r0, r1, lsl r7 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b70d │ │ │ │ + eorseq sl, r0, sp, lsl #14 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b705 │ │ │ │ + eorseq r0, r1, r5, lsr #8 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b6fd │ │ │ │ + eorseq sp, r1, r1, ror #7 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b6f5 │ │ │ │ + eorseq pc, r1, sp, asr #1 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b6ed │ │ │ │ + ldrsbteq pc, [r1], -r1 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fed8085c <__bss_end__@@Base+0xfe387ce0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4ad624 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f99301 │ │ │ │ stmdami r7, {r1, r3, r4, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ teqcs pc, r8, ror r4 @ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f9eb04 │ │ │ │ svclt 0x0000becd │ │ │ │ - ldrhteq r1, [r2], -fp │ │ │ │ + eorseq r1, r2, fp, ror #4 │ │ │ │ mlseq lr, sl, r4, r7 │ │ │ │ rsbeq r6, lr, ip, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b6eb │ │ │ │ - eorseq r1, r2, sp, ror #9 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b6e3 │ │ │ │ - eorseq r1, r2, sp, ror #14 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b6db │ │ │ │ - eorseq r3, r2, r1, asr r9 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b6d3 │ │ │ │ - eorseq r5, r2, r9, lsr r0 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b6cb │ │ │ │ - eorseq r5, r2, r1, lsl r2 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b6c3 │ │ │ │ - eorseq r5, r2, r1, lsr #23 │ │ │ │ + mlaseq r2, sp, r4, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b6bb │ │ │ │ - eorseq r5, r2, sp, lsr #23 │ │ │ │ + eorseq r1, r2, sp, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b6b3 │ │ │ │ - ldrshteq r5, [r2], -r5 │ │ │ │ + eorseq r3, r2, r1, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b6ab │ │ │ │ - eorseq r6, r2, r5, asr fp │ │ │ │ + eorseq r4, r2, r9, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b6a3 │ │ │ │ - eorseq r7, r2, r1, lsr #20 │ │ │ │ + eorseq r5, r2, r1, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b69b │ │ │ │ - eorseq ip, r2, r5, lsr r2 │ │ │ │ + eorseq r5, r2, r1, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b693 │ │ │ │ - eorseq ip, r2, sp, asr #29 │ │ │ │ + eorseq r5, r2, sp, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b68b │ │ │ │ - eorseq r2, r3, r5, lsr #1 │ │ │ │ + eorseq r5, r2, r5, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b683 │ │ │ │ - eorseq r2, r3, r5, ror r4 │ │ │ │ + eorseq r6, r2, r5, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b67b │ │ │ │ - ldrhteq r2, [r3], -r5 │ │ │ │ + ldrsbteq r7, [r2], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b673 │ │ │ │ - eorseq r3, r3, r5, asr #12 │ │ │ │ + eorseq ip, r2, r5, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b66b │ │ │ │ - mlaseq r3, sp, r9, r3 │ │ │ │ + eorseq ip, r2, sp, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b663 │ │ │ │ - eorseq r5, r3, sp, asr #14 │ │ │ │ + eorseq r2, r3, r5, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b65b │ │ │ │ - eorseq r6, r3, r1, lsr r7 │ │ │ │ + eorseq r2, r3, r5, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b653 │ │ │ │ - eorseq r8, r3, r9, asr #10 │ │ │ │ + eorseq r2, r3, r5, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b64b │ │ │ │ - eorseq r9, r3, r1, lsr ip │ │ │ │ + ldrshteq r3, [r3], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b643 │ │ │ │ - ldrhteq sl, [r3], -sp │ │ │ │ + eorseq r3, r3, sp, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b63b │ │ │ │ - eorseq r0, r4, r9, lsr #4 │ │ │ │ + ldrshteq r5, [r3], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b633 │ │ │ │ - eorseq r0, r4, r9, asr #20 │ │ │ │ + eorseq r6, r3, r1, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b62b │ │ │ │ - eorseq r0, r4, sp, ror sp │ │ │ │ + ldrshteq r8, [r3], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b623 │ │ │ │ - eorseq r1, r4, r1, lsl #11 │ │ │ │ + eorseq r9, r3, r1, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b61b │ │ │ │ - ldrhteq r1, [r4], -r5 │ │ │ │ + eorseq sl, r3, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b613 │ │ │ │ - eorseq r1, r4, sp, lsl sp │ │ │ │ + ldrsbteq r0, [r4], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b60b │ │ │ │ - eorseq r5, r4, sp, lsr #1 │ │ │ │ + ldrshteq r0, [r4], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b603 │ │ │ │ - ldrhteq r5, [r4], -r1 │ │ │ │ + eorseq r0, r4, sp, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5fb │ │ │ │ - eorseq r5, r4, r1, lsr #10 │ │ │ │ + eorseq r1, r4, r1, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5f3 │ │ │ │ - eorseq r5, r4, r5, lsl #22 │ │ │ │ + eorseq r1, r4, r5, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5eb │ │ │ │ - mlaseq r4, r5, r2, r6 │ │ │ │ + eorseq r1, r4, sp, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5e3 │ │ │ │ - eorseq r4, r5, r9, asr #22 │ │ │ │ + eorseq r5, r4, sp, asr r0 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b5db │ │ │ │ + eorseq r5, r4, r1, ror #6 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b5d3 │ │ │ │ + ldrsbteq r5, [r4], -r1 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b5cb │ │ │ │ + ldrhteq r5, [r4], -r5 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b5c3 │ │ │ │ + eorseq r6, r4, r5, asr #4 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b5bb │ │ │ │ + ldrshteq r4, [r5], -r9 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrblt pc, [r4, #109]! @ 0x6d @ │ │ │ │ + strblt pc, [ip, #109] @ 0x6d @ │ │ │ │ ldrsbteq ip, [ip], #-66 @ 0xffffffbe │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed80acc <__bss_end__@@Base+0xfe387f50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ vqadd.u32 d16, d26, d0 │ │ │ │ - @ instruction: 0xf104fa31 │ │ │ │ + @ instruction: 0xf104fa09 │ │ │ │ vhadd.u32 q8, q5, q8 │ │ │ │ - @ instruction: 0xf104fa2d │ │ │ │ + @ instruction: 0xf104fa05 │ │ │ │ vhadd.u32 q8, q13, q0 │ │ │ │ - @ instruction: 0xf104fa29 │ │ │ │ + @ instruction: 0xf104fa01 │ │ │ │ vqadd.u32 q8, q13, q8 │ │ │ │ - @ instruction: 0xf504fa25 │ │ │ │ + @ instruction: 0xf504f9fd │ │ │ │ vqadd.u32 d23, d26, d0 │ │ │ │ - @ instruction: 0xf104fa21 │ │ │ │ + @ instruction: 0xf104f9f9 │ │ │ │ vqadd.u32 d16, d10, d16 │ │ │ │ - @ instruction: 0x4620fa1d │ │ │ │ - blx 8e66b4 │ │ │ │ + @ instruction: 0x4620f9f5 │ │ │ │ + @ instruction: 0xf9f2f36a │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - blx 7e66bc │ │ │ │ + @ instruction: 0xf9eef36a │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - blx 6e66c4 <_IO_stdin_used@@Base+0x21bbc> │ │ │ │ + @ instruction: 0xf9eaf36a │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - blx 5e66cc │ │ │ │ + @ instruction: 0xf9e6f36a │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - blx 4e66d4 │ │ │ │ + @ instruction: 0xf9e2f36a │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - blx 3e66dc │ │ │ │ + @ instruction: 0xf9def36a │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - blx 2e66e4 │ │ │ │ + @ instruction: 0xf9daf36a │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9fef36a │ │ │ │ + @ instruction: 0xf9d6f36a │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9faf36a │ │ │ │ + @ instruction: 0xf9d2f36a │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9f6f36a │ │ │ │ + @ instruction: 0xf9cef36a │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9f2f36a │ │ │ │ + @ instruction: 0xf9caf36a │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9eef36a │ │ │ │ + @ instruction: 0xf9c6f36a │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9eaf36a │ │ │ │ + @ instruction: 0xf9c2f36a │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9e6f36a │ │ │ │ + @ instruction: 0xf9bef36a │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9e2f36a │ │ │ │ + @ instruction: 0xf9baf36a │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9def36a │ │ │ │ + @ instruction: 0xf9b6f36a │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9daf36a │ │ │ │ + @ instruction: 0xf9b2f36a │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9d6f36a │ │ │ │ + @ instruction: 0xf9aef36a │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9d2f36a │ │ │ │ + @ instruction: 0xf9aaf36a │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9cef36a │ │ │ │ + @ instruction: 0xf9a6f36a │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9caf36a │ │ │ │ + @ instruction: 0xf9a2f36a │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9c6f36a │ │ │ │ + @ instruction: 0xf99ef36a │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - stmiblt r0, {r1, r3, r5, r6, r8, r9, ip, sp, lr, pc}^ │ │ │ │ + ldmiblt r8, {r1, r3, r5, r6, r8, r9, ip, sp, lr, pc} │ │ │ │ rsbeq r6, r8, r4, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b555 │ │ │ │ - eorseq r0, r7, sp, lsr #8 │ │ │ │ + svclt 0x0000b52d │ │ │ │ + ldrsbteq r0, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b54d │ │ │ │ - ldrsbteq r0, [r7], -r1 │ │ │ │ + svclt 0x0000b525 │ │ │ │ + eorseq r0, r7, r1, lsl #13 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b545 │ │ │ │ - mlaseq r7, r5, r8, r2 │ │ │ │ + svclt 0x0000b51d │ │ │ │ + eorseq r2, r7, r5, asr #16 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b53d │ │ │ │ - ldrshteq r4, [r7], -r5 │ │ │ │ + svclt 0x0000b515 │ │ │ │ + eorseq r4, r7, r5, lsr #5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b535 │ │ │ │ - eorseq r4, r7, r5, ror #31 │ │ │ │ + svclt 0x0000b50d │ │ │ │ + mlaseq r7, r5, pc, r4 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b52d │ │ │ │ - eorseq ip, r7, r1, ror #19 │ │ │ │ + svclt 0x0000b505 │ │ │ │ + mlaseq r7, r1, r9, ip │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b525 │ │ │ │ - eorseq sp, r7, r1, lsr #13 │ │ │ │ + svclt 0x0000b4fd │ │ │ │ + eorseq sp, r7, r1, asr r6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b51d │ │ │ │ - eorseq sp, r7, r5, lsr sp │ │ │ │ + svclt 0x0000b4f5 │ │ │ │ + eorseq sp, r7, r5, ror #25 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b515 │ │ │ │ - eorseq r0, r8, r1, ror ip │ │ │ │ + svclt 0x0000b4ed │ │ │ │ + eorseq r0, r8, r1, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fed80c5c <__bss_end__@@Base+0xfe3880e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf06d9001 │ │ │ │ - stmdals r1, {r0, r2, r3, r4, r8, sl, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r2, r4, r5, r6, r7, sl, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 367bec │ │ │ │ - ldrblt pc, [r2, #-129] @ 0xffffff7f @ │ │ │ │ + strlt pc, [sl, #-129]! @ 0xffffff7f │ │ │ │ rsbseq ip, ip, sl, asr r3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ - eorseq ip, r8, r1, lsl #6 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ - ldrsbteq pc, [r8], -r9 @ │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ - eorseq r0, r9, r5, asr #32 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ - eorseq r4, r9, r5, ror #18 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ - ldrshteq sp, [sl], -r1 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b4cf │ │ │ │ - eorseq lr, sl, r5, ror #12 │ │ │ │ + ldrhteq ip, [r8], -r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b4c7 │ │ │ │ - eorseq r0, fp, r1, lsl #18 │ │ │ │ + eorseq pc, r8, r9, lsl #19 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b4bf │ │ │ │ - ldrsbteq r0, [fp], -sp │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + ldrshteq pc, [r8], -r5 @ │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b4b7 │ │ │ │ - eorseq r1, fp, r9, lsr #4 │ │ │ │ + eorseq r4, r9, r5, lsl r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b4af │ │ │ │ - eorseq r2, fp, r1, ror #6 │ │ │ │ + eorseq sp, sl, r1, lsr #3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b4a7 │ │ │ │ - eorseq r4, fp, r1, ror r1 │ │ │ │ + eorseq lr, sl, r5, lsl r6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b49f │ │ │ │ - eorseq r6, fp, r1, lsr #23 │ │ │ │ + ldrhteq r0, [fp], -r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b497 │ │ │ │ - eorseq r9, fp, r5, lsr r5 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + eorseq r0, fp, sp, lsl #19 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b48f │ │ │ │ - eorseq sp, fp, r5, ror #29 │ │ │ │ + ldrsbteq r1, [fp], -r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b487 │ │ │ │ - eorseq pc, fp, r5, ror r8 @ │ │ │ │ + eorseq r2, fp, r1, lsl r3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b47f │ │ │ │ - eorseq pc, fp, sp, lsr #29 │ │ │ │ + eorseq r4, fp, r1, lsr #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b477 │ │ │ │ - eorseq r0, ip, sp, lsr r5 │ │ │ │ + eorseq r6, fp, r1, asr fp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b46f │ │ │ │ - eorseq r5, ip, r5, asr pc │ │ │ │ + eorseq r9, fp, r5, ror #9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b467 │ │ │ │ - eorseq r7, ip, r5, lsl #30 │ │ │ │ + mlaseq fp, r5, lr, sp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b45f │ │ │ │ - eorseq sl, ip, r5, asr r6 │ │ │ │ + eorseq pc, fp, r5, lsr #16 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b457 │ │ │ │ - eorseq lr, ip, r9, ror #13 │ │ │ │ + eorseq pc, fp, sp, asr lr @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b44f │ │ │ │ - mlaseq sp, r1, pc, r1 @ │ │ │ │ + eorseq r0, ip, sp, ror #9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b447 │ │ │ │ - ldrhteq r2, [sp], -r1 │ │ │ │ + eorseq r5, ip, r5, lsl #30 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b43f │ │ │ │ - eorseq r5, sp, r1, asr #3 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + ldrhteq r7, [ip], -r5 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b437 │ │ │ │ - ldrsbteq lr, [sp], -r9 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + eorseq sl, ip, r5, lsl #12 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b42f │ │ │ │ - ldrshteq lr, [sp], -sp │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + mlaseq ip, r9, r6, lr │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b427 │ │ │ │ - ldrhteq pc, [sp], -r9 @ │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + eorseq r1, sp, r1, asr #30 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b41f │ │ │ │ - eorseq pc, sp, r1, ror #24 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + eorseq r2, sp, r1, rrx │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b417 │ │ │ │ - ldrhteq pc, [sp], -r1 @ │ │ │ │ + eorseq r5, sp, r1, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b40f │ │ │ │ - ldrshteq pc, [sp], -r5 @ │ │ │ │ + eorseq lr, sp, r9, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b407 │ │ │ │ - eorseq r0, lr, r9, asr #8 │ │ │ │ + eorseq lr, sp, sp, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b3ff │ │ │ │ - eorseq r0, lr, sp, lsl #21 │ │ │ │ + eorseq pc, sp, r9, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b3f7 │ │ │ │ - eorseq r3, lr, sp, lsl ip │ │ │ │ + eorseq pc, sp, r1, lsl ip @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b3ef │ │ │ │ - ldrsbteq r3, [lr], -sp │ │ │ │ + eorseq pc, sp, r1, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b3e7 │ │ │ │ - eorseq r4, lr, sp, lsl r8 │ │ │ │ + eorseq pc, sp, r5, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b3df │ │ │ │ - eorseq r6, lr, r5, asr #20 │ │ │ │ + ldrshteq r0, [lr], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b3d7 │ │ │ │ - eorseq r7, lr, r5, lsr #2 │ │ │ │ + eorseq r0, lr, sp, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b3cf │ │ │ │ - eorseq r7, lr, r5, lsl #11 │ │ │ │ + eorseq r3, lr, sp, asr #23 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b3c7 │ │ │ │ + eorseq r3, lr, sp, lsl #31 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b3bf │ │ │ │ + eorseq r4, lr, sp, asr #15 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b3b7 │ │ │ │ + ldrshteq r6, [lr], -r5 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b3af │ │ │ │ + ldrsbteq r7, [lr], -r5 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b3a7 │ │ │ │ + eorseq r7, lr, r5, lsr r5 │ │ │ │ │ │ │ │ 00229cdc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (229d4c ) │ │ │ │ @@ -4215,650 +4215,650 @@ │ │ │ │ ldr r1, [pc, #68] @ (229d5c ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 697f18 │ │ │ │ + bl 697ec8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (229d60 ) │ │ │ │ ldr r3, [pc, #32] @ (229d50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 229d46 │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 614a4c │ │ │ │ + bl 6149fc │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r3, #24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r7, #1 │ │ │ │ - add r5, sp, #196 @ 0xc4 │ │ │ │ + add r4, sp, #900 @ 0x384 │ │ │ │ movs r6, r7 │ │ │ │ - ldcl 0, cr0, [ip, #-332] @ 0xfffffeb4 │ │ │ │ + stc 0, cr0, [ip, #-332] @ 0xfffffeb4 │ │ │ │ lsrs r6, r3, #23 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [pc, #8] @ (229d70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r1, 229d8e │ │ │ │ + cbz r1, 229d7a │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229d80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r5, 229d9c │ │ │ │ + cbz r5, 229d88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229d90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r1, 229dac │ │ │ │ + cbz r1, 229d98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229da0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r5, 229dba │ │ │ │ + cbz r5, 229da6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229db0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r1, 229dca │ │ │ │ + cbz r1, 229db6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229dc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r5, 229dd8 │ │ │ │ + cbz r5, 229dc4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229dd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r1, 229de8 │ │ │ │ + cbz r1, 229dd4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229de0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r5, 229df6 │ │ │ │ + sub sp, #500 @ 0x1f4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229df0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r1, 229e06 │ │ │ │ + sub sp, #484 @ 0x1e4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r5, 229e14 │ │ │ │ + sub sp, #468 @ 0x1d4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r1, 229e24 │ │ │ │ + sub sp, #452 @ 0x1c4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r5, 229e32 │ │ │ │ + sub sp, #436 @ 0x1b4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r1, 229e42 │ │ │ │ + sub sp, #420 @ 0x1a4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r5, 229e50 │ │ │ │ + sub sp, #404 @ 0x194 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r1, 229e60 │ │ │ │ + sub sp, #388 @ 0x184 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r5, 229e6e │ │ │ │ + sub sp, #372 @ 0x174 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r1, 229e7e │ │ │ │ + sub sp, #356 @ 0x164 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r5, 229e8c │ │ │ │ + sub sp, #340 @ 0x154 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r1, 229e9c │ │ │ │ + sub sp, #324 @ 0x144 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ea0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r5, 229eaa │ │ │ │ + sub sp, #308 @ 0x134 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229eb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r1, 229eba │ │ │ │ + sub sp, #292 @ 0x124 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ec0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r5, 229ec8 │ │ │ │ + sub sp, #276 @ 0x114 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ed0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r1, 229ed8 │ │ │ │ + sub sp, #260 @ 0x104 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ee0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r5, 229ee6 │ │ │ │ + sub sp, #244 @ 0xf4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ef0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r1, 229ef6 │ │ │ │ + sub sp, #228 @ 0xe4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r5, 229f04 │ │ │ │ + sub sp, #212 @ 0xd4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - cbz r1, 229f14 │ │ │ │ + sub sp, #196 @ 0xc4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #500 @ 0x1f4 │ │ │ │ + sub sp, #180 @ 0xb4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #484 @ 0x1e4 │ │ │ │ + sub sp, #164 @ 0xa4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #468 @ 0x1d4 │ │ │ │ + sub sp, #148 @ 0x94 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #452 @ 0x1c4 │ │ │ │ + sub sp, #132 @ 0x84 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #436 @ 0x1b4 │ │ │ │ + sub sp, #116 @ 0x74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #420 @ 0x1a4 │ │ │ │ + sub sp, #100 @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #404 @ 0x194 │ │ │ │ + sub sp, #84 @ 0x54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #388 @ 0x184 │ │ │ │ + sub sp, #68 @ 0x44 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229fa0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #372 @ 0x174 │ │ │ │ + sub sp, #52 @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229fb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #356 @ 0x164 │ │ │ │ + sub sp, #36 @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229fc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #340 @ 0x154 │ │ │ │ + sub sp, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229fd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #324 @ 0x144 │ │ │ │ + sub sp, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229fe0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #308 @ 0x134 │ │ │ │ + add sp, #500 @ 0x1f4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ff0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #292 @ 0x124 │ │ │ │ + add sp, #484 @ 0x1e4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a000 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #276 @ 0x114 │ │ │ │ + add sp, #468 @ 0x1d4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a010 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #260 @ 0x104 │ │ │ │ + add sp, #452 @ 0x1c4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a020 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #244 @ 0xf4 │ │ │ │ + add sp, #436 @ 0x1b4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a030 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #228 @ 0xe4 │ │ │ │ + add sp, #420 @ 0x1a4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a040 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #212 @ 0xd4 │ │ │ │ + add sp, #404 @ 0x194 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a050 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #196 @ 0xc4 │ │ │ │ + add sp, #388 @ 0x184 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a060 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #180 @ 0xb4 │ │ │ │ + add sp, #372 @ 0x174 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a070 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #164 @ 0xa4 │ │ │ │ + add sp, #356 @ 0x164 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a080 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #148 @ 0x94 │ │ │ │ + add sp, #340 @ 0x154 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a090 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #132 @ 0x84 │ │ │ │ + add sp, #324 @ 0x144 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #116 @ 0x74 │ │ │ │ + add sp, #308 @ 0x134 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #100 @ 0x64 │ │ │ │ + add sp, #292 @ 0x124 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #84 @ 0x54 │ │ │ │ + add sp, #276 @ 0x114 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #68 @ 0x44 │ │ │ │ + add sp, #260 @ 0x104 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #52 @ 0x34 │ │ │ │ + add sp, #244 @ 0xf4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #36 @ 0x24 │ │ │ │ + add sp, #228 @ 0xe4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a100 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #20 │ │ │ │ + add sp, #212 @ 0xd4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a110 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - sub sp, #4 │ │ │ │ + add sp, #196 @ 0xc4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a120 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #500 @ 0x1f4 │ │ │ │ + add sp, #180 @ 0xb4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a130 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #484 @ 0x1e4 │ │ │ │ + add sp, #164 @ 0xa4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a140 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #468 @ 0x1d4 │ │ │ │ + add sp, #148 @ 0x94 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a150 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #452 @ 0x1c4 │ │ │ │ + add sp, #132 @ 0x84 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a160 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #436 @ 0x1b4 │ │ │ │ + add sp, #116 @ 0x74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a170 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #420 @ 0x1a4 │ │ │ │ + add sp, #100 @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a180 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #404 @ 0x194 │ │ │ │ + add sp, #84 @ 0x54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a190 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #388 @ 0x184 │ │ │ │ + add sp, #68 @ 0x44 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #372 @ 0x174 │ │ │ │ + add sp, #52 @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #356 @ 0x164 │ │ │ │ + add sp, #36 @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #340 @ 0x154 │ │ │ │ + add sp, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #324 @ 0x144 │ │ │ │ + add sp, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #308 @ 0x134 │ │ │ │ + add r7, sp, #1012 @ 0x3f4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #292 @ 0x124 │ │ │ │ + add r7, sp, #996 @ 0x3e4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a200 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #276 @ 0x114 │ │ │ │ + add r7, sp, #980 @ 0x3d4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a210 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #260 @ 0x104 │ │ │ │ + add r7, sp, #964 @ 0x3c4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a220 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #244 @ 0xf4 │ │ │ │ + add r7, sp, #948 @ 0x3b4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a230 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #228 @ 0xe4 │ │ │ │ + add r7, sp, #932 @ 0x3a4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a240 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #212 @ 0xd4 │ │ │ │ + add r7, sp, #916 @ 0x394 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a250 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #196 @ 0xc4 │ │ │ │ + add r7, sp, #900 @ 0x384 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a260 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #180 @ 0xb4 │ │ │ │ + add r7, sp, #884 @ 0x374 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a270 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #164 @ 0xa4 │ │ │ │ + add r7, sp, #868 @ 0x364 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a280 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #148 @ 0x94 │ │ │ │ + add r7, sp, #852 @ 0x354 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a290 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #132 @ 0x84 │ │ │ │ + add r7, sp, #836 @ 0x344 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #116 @ 0x74 │ │ │ │ + add r7, sp, #820 @ 0x334 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #100 @ 0x64 │ │ │ │ + add r7, sp, #804 @ 0x324 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #84 @ 0x54 │ │ │ │ + add r7, sp, #788 @ 0x314 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - add sp, #68 @ 0x44 │ │ │ │ + add r7, sp, #772 @ 0x304 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 22a3b8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -5010,59 +5010,59 @@ │ │ │ │ ldr r0, [pc, #32] @ (22a484 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ b.n 22ab6c <_start@@Base+0x578> │ │ │ │ lsls r4, r7, #1 │ │ │ │ - @ instruction: 0xb69c │ │ │ │ + @ instruction: 0xb64c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [sp, #536] @ 0x218 │ │ │ │ + str r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #608] @ 0x260 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb68a │ │ │ │ + @ instruction: 0xb63a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [sp, #464] @ 0x1d0 │ │ │ │ + str r2, [sp, #144] @ 0x90 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #648] @ 0x288 │ │ │ │ + str r2, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (22a4b0 ) │ │ │ │ ldr r1, [pc, #24] @ (22a4b4 ) │ │ │ │ ldr r0, [pc, #28] @ (22a4b8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6c4af0 │ │ │ │ + bl 6c4aa0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 6a2324 │ │ │ │ + b.w 6a22d4 │ │ │ │ nop │ │ │ │ - ldrb r5, [r5, #28] │ │ │ │ + ldrb r5, [r3, #27] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r3, [r5, #5] │ │ │ │ + ldrb r3, [r3, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r5, [r1, #7] │ │ │ │ + ldrb r5, [r7, #5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a4c8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 6974a4 │ │ │ │ + b.w 697454 │ │ │ │ nop │ │ │ │ b.n 229d98 │ │ │ │ lsls r4, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a4d8 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - lsls r5, r1, #8 │ │ │ │ + lsls r5, r7, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (22a57c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -5071,15 +5071,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (22a584 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6974a4 │ │ │ │ + bl 697454 │ │ │ │ ldr r0, [pc, #128] @ (22a588 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 224bec │ │ │ │ @@ -5107,15 +5107,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 692944 │ │ │ │ + bl 6928f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22a51a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -5126,15 +5126,15 @@ │ │ │ │ nop │ │ │ │ lsls r2, r3, #24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ b.n 229f64 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - add r5, sp, #680 @ 0x2a8 │ │ │ │ + add r5, sp, #360 @ 0x168 │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 229f08 │ │ │ │ lsls r4, r7, #1 │ │ │ │ lsls r2, r4, #23 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r3, [pc, #20] @ (22a5ac ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -5145,43 +5145,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ b.n 229f1c │ │ │ │ lsls r4, r7, #1 │ │ │ │ - str r1, [r5, #52] @ 0x34 │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a5c0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 6974a4 │ │ │ │ + b.w 697454 │ │ │ │ nop │ │ │ │ b.n 229f08 │ │ │ │ lsls r4, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a5d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - adds r2, #193 @ 0xc1 │ │ │ │ + adds r2, #113 @ 0x71 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a5e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - adds r2, #189 @ 0xbd │ │ │ │ + adds r2, #109 @ 0x6d │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a5f0 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 699474 │ │ │ │ + b.w 699424 │ │ │ │ nop │ │ │ │ - adds r5, #29 │ │ │ │ + adds r4, #205 @ 0xcd │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022a5f4 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -5298,15 +5298,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (22a704 <_start@@Base+0x110>) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ subs r6, r5, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ vldr d7, [pc, #60] @ 22a748 <_start@@Base+0x154> │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r0, #124] @ 0x7c │ │ │ │ str.w r2, [r0, #720] @ 0x2d0 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -5359,15 +5359,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 225690 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 54ca38 │ │ │ │ + bl 54c9e8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 225880 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 22a7ee <_start@@Base+0x1fa> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -5381,15 +5381,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (22a844 <_start@@Base+0x250>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -5411,27 +5411,27 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r1, [r2, #54] @ 0x36 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r1, [sp, #288] @ 0x120 │ │ │ │ + ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #200] @ 0xc8 │ │ │ │ + ldr r0, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vqadd.s64 q8, q3, q3 │ │ │ │ - add r3, pc, #944 @ (adr r3, 22abf4 ) │ │ │ │ + vqadd.s32 q0, q3, q3 │ │ │ │ + add r3, pc, #624 @ (adr r3, 22aab4 <_start@@Base+0x4c0>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #720 @ (adr r3, 22ab18 <_start@@Base+0x524>) │ │ │ │ + add r3, pc, #400 @ (adr r3, 22a9d8 <_start@@Base+0x3e4>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vqadd.s64 q0, q0, q3 │ │ │ │ - add r3, pc, #456 @ (adr r3, 22aa18 <_start@@Base+0x424>) │ │ │ │ + mcr 0, 7, r0, cr0, cr6, {2} │ │ │ │ + add r3, pc, #136 @ (adr r3, 22a8d8 <_start@@Base+0x2e4>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #544 @ (adr r3, 22aa74 <_start@@Base+0x480>) │ │ │ │ + add r3, pc, #224 @ (adr r3, 22a934 <_start@@Base+0x340>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (22a8b4 <_start@@Base+0x2c0>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -5443,19 +5443,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 22c518 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 22a882 <_start@@Base+0x28e> │ │ │ │ movs r1, #1 │ │ │ │ blx 222f5c │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 6a8684 │ │ │ │ + bl 6a8634 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 6974e0 │ │ │ │ + bl 697490 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 697920 │ │ │ │ + bl 6978d0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2234f0 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 2234f4 │ │ │ │ @@ -5468,31 +5468,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (22a934 <_start@@Base+0x340>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 22a90a <_start@@Base+0x316> │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #80] @ 22a938 <_start@@Base+0x344> │ │ │ │ ldr r2, [pc, #80] @ (22a93c <_start@@Base+0x348>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ cbz r0, 22a90a <_start@@Base+0x316> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 22a922 <_start@@Base+0x32e> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -5504,67 +5504,67 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 3dd55c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3ddd80 │ │ │ │ - add r0, sp, #736 @ 0x2e0 │ │ │ │ + add r0, sp, #416 @ 0x1a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mcr 0, 3, r0, cr6, cr6, {2} │ │ │ │ - add r2, pc, #1016 @ (adr r2, 22ad38 ) │ │ │ │ + mrc 0, 0, r0, cr6, cr6, {2} │ │ │ │ + add r2, pc, #696 @ (adr r2, 22abf8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (22aa18 <_start@@Base+0x424>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (22aa1c <_start@@Base+0x428>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #192] @ (22aa20 <_start@@Base+0x42c>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ bl 2bab18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 2231cc │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (22aa24 <_start@@Base+0x430>) │ │ │ │ blx 2231cc │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 697870 │ │ │ │ + bl 697820 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 6974a4 │ │ │ │ + bl 697454 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 6a8678 │ │ │ │ + bl 6a8628 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -5586,18 +5586,18 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 49d444 │ │ │ │ nop │ │ │ │ - adds r3, #12 │ │ │ │ + adds r2, #188 @ 0xbc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldcl 0, cr0, [r2, #344]! @ 0x158 │ │ │ │ - add r2, pc, #672 @ (adr r2, 22acc4 ) │ │ │ │ + stc 0, cr0, [r2, #344]! @ 0x158 │ │ │ │ + add r2, pc, #352 @ (adr r2, 22ab84 <_start@@Base+0x590>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r2, r6, #4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r5, [pc, #432] @ (22abdc <_start@@Base+0x5e8>) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -5610,35 +5610,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (22aae4 <_start@@Base+0x4f0>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #140] @ (22aae8 <_start@@Base+0x4f4>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (22aaec <_start@@Base+0x4f8>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #124] @ (22aaf0 <_start@@Base+0x4fc>) │ │ │ │ ldr r1, [pc, #128] @ (22aaf4 <_start@@Base+0x500>) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #112] @ (22aaf8 <_start@@Base+0x504>) │ │ │ │ ldr r3, [pc, #116] @ (22aafc <_start@@Base+0x508>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #112] @ (22ab00 <_start@@Base+0x50c>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -5669,26 +5669,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldc 0, cr0, [r0, #-344] @ 0xfffffea8 │ │ │ │ - add r1, pc, #872 @ (adr r1, 22ae4c ) │ │ │ │ + stcl 0, cr0, [r0], {86} @ 0x56 │ │ │ │ + add r1, pc, #552 @ (adr r1, 22ad0c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r4, #7 │ │ │ │ + lsrs r2, r2, #6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, pc, #888 @ (adr r1, 22ae64 ) │ │ │ │ + add r1, pc, #568 @ (adr r1, 22ad24 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #976 @ (adr r1, 22aec0 ) │ │ │ │ + add r1, pc, #656 @ (adr r1, 22ad80 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #600 @ (adr r1, 22ad4c ) │ │ │ │ + add r1, pc, #280 @ (adr r1, 22ac0c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r1, #240 @ 0xf0 │ │ │ │ + adds r1, #160 @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -5737,15 +5737,15 @@ │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6a2d08 │ │ │ │ + bl 6a2cb8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 22abce <_start@@Base+0x5da> │ │ │ │ ldr r2, [pc, #84] @ (22abec <_start@@Base+0x5f8>) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r5, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ blx 225288 <__fprintf_chk@plt+0x4> │ │ │ │ @@ -5761,28 +5761,28 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a2d0c │ │ │ │ + b.w 6a2cbc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ vmla.i32 q0, q4, d10[1] │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #808 @ (adr r0, 22af18 ) │ │ │ │ + add r0, pc, #488 @ (adr r0, 22add8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022abf0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -5842,29 +5842,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 5529a4 │ │ │ │ + bl 552954 │ │ │ │ ldr r1, [pc, #100] @ (22acf4 ) │ │ │ │ ldr r2, [pc, #104] @ (22acf8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (22acfc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 54db94 │ │ │ │ + bl 54db44 │ │ │ │ cbz r0, 22acd6 │ │ │ │ ldr r2, [pc, #80] @ (22ad00 ) │ │ │ │ ldr r3, [pc, #60] @ (22acf0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -5876,27 +5876,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ cdp2 0, 9, cr0, cr2, cr10, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeac20056 │ │ │ │ - ldr r7, [sp, #544] @ 0x220 │ │ │ │ + orns r0, r2, r6, lsr #1 │ │ │ │ + ldr r7, [sp, #224] @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r2, #30 │ │ │ │ + lsls r2, r0, #29 │ │ │ │ lsls r1, r2, #1 │ │ │ │ cdp2 0, 5, cr0, cr10, cr10, {3} │ │ │ │ │ │ │ │ 0022ad04 : │ │ │ │ mvns r1, r1 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ dmb ish │ │ │ │ @@ -5961,16 +5961,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (22ae0c ) │ │ │ │ - bl 551bdc │ │ │ │ - bl 54db88 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54db38 │ │ │ │ ldr r3, [pc, #84] @ (22ae10 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 22add8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -5991,61 +5991,61 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22adc4 │ │ │ │ ldr r0, [pc, #44] @ (22ae1c ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ nop │ │ │ │ - @ instruction: 0xe9b20056 │ │ │ │ - ldr r6, [sp, #496] @ 0x1f0 │ │ │ │ + strd r0, r0, [r2, #-344]! @ 0x158 │ │ │ │ + ldr r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r0, #26 │ │ │ │ + lsls r6, r6, #24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldc2l 0, cr0, [r0, #-424] @ 0xfffffe58 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #16] @ (22ae28 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #552] @ 0x228 │ │ │ │ + ldr r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022ae20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (22aebc ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e58 │ │ │ │ + bl 551e08 │ │ │ │ ldr r2, [pc, #132] @ (22aec0 ) │ │ │ │ ldr r1, [pc, #132] @ (22aec4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 22ae96 │ │ │ │ cbz r4, 22aea8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5519f0 │ │ │ │ + bl 5519a0 │ │ │ │ cbz r0, 22ae80 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551e44 │ │ │ │ + bl 551df4 │ │ │ │ cbnz r0, 22ae80 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -6071,26 +6071,26 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (22aed4 ) │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmdb r6, {r1, r2, r4, r6} │ │ │ │ - ldr r5, [sp, #800] @ 0x320 │ │ │ │ + @ instruction: 0xe8c60056 │ │ │ │ + ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #36 @ 0x24 │ │ │ │ + cmp r5, #212 @ 0xd4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #920] @ 0x398 │ │ │ │ + ldr r4, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r5, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022aed8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6098,15 +6098,15 @@ │ │ │ │ bl 22c9a4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (22af54 ) │ │ │ │ add r0, pc │ │ │ │ blx 223240 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e58 │ │ │ │ + bl 551e08 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 22af14 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 2239c8 │ │ │ │ cbnz r0, 22af28 │ │ │ │ mov r0, r5 │ │ │ │ @@ -6131,15 +6131,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bpl.n 22aff8 │ │ │ │ + bpl.n 22af58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 22afcc │ │ │ │ sub sp, #20 │ │ │ │ @@ -6148,50 +6148,50 @@ │ │ │ │ ldr r1, [pc, #96] @ (22afd4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e50 │ │ │ │ + bl 551e00 │ │ │ │ bl 22aed8 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 22afb2 │ │ │ │ ldr r0, [pc, #60] @ (22afd8 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 69e05c │ │ │ │ + bl 69e00c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2234f0 │ │ │ │ ldr r0, [pc, #40] @ (22afdc ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 69e05c │ │ │ │ + bl 69e00c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2234f0 │ │ │ │ nop │ │ │ │ - b.n 22af94 │ │ │ │ + b.n 22aef4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [sp, #592] @ 0x250 │ │ │ │ + ldr r4, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, #242 @ 0xf2 │ │ │ │ + cmp r4, #162 @ 0xa2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r3, #18 │ │ │ │ + asrs r6, r1, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0022afe0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -6206,27 +6206,27 @@ │ │ │ │ cbz r3, 22b05a │ │ │ │ mov r4, r0 │ │ │ │ bl 22c9a4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 22ae20 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 22b068 │ │ │ │ - bl 551e50 │ │ │ │ + bl 551e00 │ │ │ │ ldr r3, [pc, #112] @ (22b088 ) │ │ │ │ ldr r2, [pc, #112] @ (22b08c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (22b090 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #96] @ (22b094 ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -6239,40 +6239,40 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (22b098 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ ldr r0, [pc, #48] @ (22b09c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ mov r0, r4 │ │ │ │ blx 225a78 │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ nop │ │ │ │ - str r0, [sp, #792] @ 0x318 │ │ │ │ + str r0, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xfb0e006a │ │ │ │ - b.n 22aef8 │ │ │ │ + b.n 22ae58 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r3, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, #68 @ 0x44 │ │ │ │ + cmp r3, #244 @ 0xf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #400] @ 0x190 │ │ │ │ + ldr r4, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r4, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022b0a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6318,73 +6318,73 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (22b178 ) │ │ │ │ bl 22c9a4 │ │ │ │ - bl 551e58 │ │ │ │ + bl 551e08 │ │ │ │ ldr r1, [pc, #80] @ (22b17c ) │ │ │ │ ldr r2, [pc, #80] @ (22b180 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 22b14c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 552204 │ │ │ │ + bl 5521b4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (22b184 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69e05c │ │ │ │ + bl 69e00c │ │ │ │ ldr r1, [pc, #36] @ (22b188 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 225004 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 224490 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ + cmp r2, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 22adc8 │ │ │ │ + b.n 22ad28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [sp, #864] @ 0x360 │ │ │ │ + ldr r2, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #648] @ 0x288 │ │ │ │ + ldr r3, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 22b588 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (22b270 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #204] @ (22b274 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (22b278 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 22394c │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #189] @ 0xbd │ │ │ │ cbnz r3, 22b21a │ │ │ │ ldrb.w r3, [r5, #188] @ 0xbc │ │ │ │ @@ -6444,57 +6444,57 @@ │ │ │ │ ldr r1, [pc, #56] @ (22b298 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 223c20 │ │ │ │ b.n 22b1e4 │ │ │ │ nop │ │ │ │ - b.n 22af20 │ │ │ │ + b.n 22ae80 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [sp, #288] @ 0x120 │ │ │ │ + ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #880] @ 0x370 │ │ │ │ + ldr r7, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r3, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #848] @ 0x350 │ │ │ │ + ldr r3, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #856] @ 0x358 │ │ │ │ + ldr r3, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ + ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ + ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r2, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022b29c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w r3, [pc, #1540] @ 22b8c0 │ │ │ │ ldr.w r2, [pc, #1540] @ 22b8c4 │ │ │ │ ldr.w r1, [pc, #1540] @ 22b8c8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 22b57c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -6683,30 +6683,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (22b8d4 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 22b53e │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 22b3a2 │ │ │ │ ldr r3, [pc, #944] @ (22b8d8 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (22b8dc ) │ │ │ │ ldr r1, [pc, #944] @ (22b8e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -6765,15 +6765,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -6815,15 +6815,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2234f0 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 22b800 │ │ │ │ @@ -6838,15 +6838,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 22b5f0 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (22b8f0 ) │ │ │ │ ldr r4, [pc, #564] @ (22b8f4 ) │ │ │ │ @@ -6855,15 +6855,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (22b8f8 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 22b53e │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 22b402 │ │ │ │ ldr r3, [pc, #528] @ (22b8fc ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -6871,15 +6871,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (22b904 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 22b53e │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22b412 │ │ │ │ ldr r3, [pc, #500] @ (22b908 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -6887,15 +6887,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (22b910 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 22b53e │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -6920,15 +6920,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (22b91c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 22b676 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22b424 │ │ │ │ ldr r3, [pc, #392] @ (22b920 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -6936,15 +6936,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (22b928 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 22b53e │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22b434 │ │ │ │ ldr r3, [pc, #364] @ (22b92c ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -6952,15 +6952,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (22b934 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 22b53e │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22b444 │ │ │ │ ldr r3, [pc, #336] @ (22b938 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -6968,15 +6968,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (22b940 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 22b53e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 22b85a │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -6985,15 +6985,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 22b5f0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 22b85a │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -7002,15 +7002,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 22b5f0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 22b5f0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -7018,15 +7018,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 22b5f0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 22b72a │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -7040,79 +7040,79 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #187] @ 0xbb │ │ │ │ b.n 22b644 │ │ │ │ nop │ │ │ │ - b.n 22b334 │ │ │ │ + b.n 22b294 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #768] @ 0x300 │ │ │ │ + ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22bec4 │ │ │ │ + b.n 22be24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r3, [sp, #336] @ 0x150 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #1008] @ 0x3f0 │ │ │ │ + str r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22be78 │ │ │ │ + b.n 22bdd8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #880] @ 0x370 │ │ │ │ + str r7, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #344] @ 0x158 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22bc24 │ │ │ │ + b.n 22bb84 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [sp, #664] @ 0x298 │ │ │ │ + str r6, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22bb68 │ │ │ │ + b.n 22bac8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #320] @ 0x140 │ │ │ │ + ldr r1, [sp, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #248] @ 0xf8 │ │ │ │ + str r5, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22bb18 │ │ │ │ + b.n 22ba78 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #264] @ 0x108 │ │ │ │ + str r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ + str r5, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22bad4 │ │ │ │ + b.n 22ba34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #344] @ 0x158 │ │ │ │ + str r7, [sp, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #968] @ 0x3c8 │ │ │ │ + str r5, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22ba28 │ │ │ │ + b.n 22b988 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #904] @ 0x388 │ │ │ │ + str r7, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #584] @ 0x248 │ │ │ │ + str r5, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22b9e0 │ │ │ │ + b.n 22b940 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ + str r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #432] @ 0x1b0 │ │ │ │ + str r5, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22b99c │ │ │ │ + svc 230 @ 0xe6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ + str r6, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #272] @ 0x110 │ │ │ │ + str r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22b958 │ │ │ │ + svc 190 @ 0xbe │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #176] @ 0xb0 │ │ │ │ + str r6, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r4, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022b944 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -7125,25 +7125,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (22bb88 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #532] @ (22bb8c ) │ │ │ │ ldr r2, [pc, #536] @ (22bb90 ) │ │ │ │ ldr r1, [pc, #536] @ (22bb94 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 22ba02 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -7169,27 +7169,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 22b99a │ │ │ │ ldr r3, [pc, #444] @ (22bb98 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r3, [pc, #436] @ (22bb9c ) │ │ │ │ ldr r2, [pc, #440] @ (22bba0 ) │ │ │ │ ldr r1, [pc, #440] @ (22bba4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 22baa4 │ │ │ │ ldr r3, [pc, #420] @ (22bba8 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (22bbac ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -7204,21 +7204,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #191] @ 0xbf │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22bb30 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 22bb02 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #368] @ (22bbb0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 22ba70 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 22bade │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 22bace │ │ │ │ cmp r4, #6 │ │ │ │ @@ -7235,27 +7235,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22ba62 │ │ │ │ ldr r3, [pc, #312] @ (22bbb4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r3, [pc, #300] @ (22bbb8 ) │ │ │ │ ldr r2, [pc, #304] @ (22bbbc ) │ │ │ │ ldr r1, [pc, #304] @ (22bbc0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (22bbc4 ) │ │ │ │ ldr r3, [pc, #216] @ (22bb84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -7293,111 +7293,111 @@ │ │ │ │ bne.n 22ba1a │ │ │ │ b.n 22ba68 │ │ │ │ ldr r3, [pc, #176] @ (22bbb4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r3, [pc, #180] @ (22bbc8 ) │ │ │ │ ldr r2, [pc, #180] @ (22bbcc ) │ │ │ │ ldr r1, [pc, #184] @ (22bbd0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 22baa4 │ │ │ │ ldr r3, [pc, #100] @ (22bb98 ) │ │ │ │ ldr r4, [pc, #160] @ (22bbd4 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r3, [pc, #148] @ (22bbd8 ) │ │ │ │ ldr r1, [pc, #148] @ (22bbdc ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 22baa4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #120] @ (22bbe0 ) │ │ │ │ ldr r2, [pc, #120] @ (22bbe4 ) │ │ │ │ ldr r1, [pc, #124] @ (22bbe8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ b.n 22ba62 │ │ │ │ nop │ │ │ │ subs.w r0, r0, #106 @ 0x6a │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r6, #106 @ 0x6a │ │ │ │ - udf #130 @ 0x82 │ │ │ │ + udf #50 @ 0x32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #472] @ 0x1d8 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ + str r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - udf #18 │ │ │ │ + ble.n 22bb24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [sp, #720] @ 0x2d0 │ │ │ │ + str r6, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ + str r2, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 22bb90 │ │ │ │ + ble.n 22baf0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r1, [sp, #888] @ 0x378 │ │ │ │ + str r1, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #288] @ 0x120 │ │ │ │ + str r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 22bc98 │ │ │ │ + ble.n 22bbf8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [sp, #720] @ 0x2d0 │ │ │ │ + str r6, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #488] @ 0x1e8 │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ orn r0, r2, #106 @ 0x6a │ │ │ │ - bgt.n 22bb94 │ │ │ │ + bgt.n 22baf4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #1000] @ 0x3e8 │ │ │ │ + str r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r1, [sp, #960] @ 0x3c0 │ │ │ │ + str r1, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #704] @ 0x2c0 │ │ │ │ + str r5, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 22bb40 │ │ │ │ + bgt.n 22bca0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r1, [sp, #776] @ 0x308 │ │ │ │ + str r1, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 22bb04 │ │ │ │ + bgt.n 22bc64 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [sp, #528] @ 0x210 │ │ │ │ + str r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #96] @ 0x60 │ │ │ │ + str r5, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022bbec : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -7472,15 +7472,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (22bcf0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7491,51 +7491,51 @@ │ │ │ │ ldr r1, [pc, #44] @ (22bcfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 22bcb2 │ │ │ │ bl 225b78 │ │ │ │ nop │ │ │ │ - blt.n 22bda4 │ │ │ │ + blt.n 22bd04 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #968] @ 0x3c8 │ │ │ │ + str r4, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #416] @ 0x1a0 │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 22bd54 │ │ │ │ + bge.n 22bcb4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r4, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #232] @ 0xe8 │ │ │ │ + ldrh r2, [r5, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22bd14 ) │ │ │ │ ldr r2, [pc, #20] @ (22bd18 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (22bd1c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ cdp 0, 0, cr0, cr8, cr10, {3} │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #216] @ 0xd8 │ │ │ │ + str r4, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (22bd2c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 6976d8 │ │ │ │ + b.w 697688 │ │ │ │ nop │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + str r4, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22bd84 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -7555,43 +7555,43 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 22ad28 │ │ │ │ stcl 0, cr0, [r6, #424] @ 0x1a8 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #50] @ 0x32 │ │ │ │ + ldrh r2, [r7, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022bd90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (22bdcc ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 6974a4 │ │ │ │ + bl 697454 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 697870 │ │ │ │ + bl 697820 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 697870 │ │ │ │ + bl 697820 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 697870 │ │ │ │ + b.w 697820 │ │ │ │ nop │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 0022bdd0 : │ │ │ │ ldr r3, [pc, #20] @ (22bde8 ) │ │ │ │ ldr r2, [pc, #24] @ (22bdec ) │ │ │ │ @@ -7606,28 +7606,28 @@ │ │ │ │ adds r0, #4 │ │ │ │ bx r3 │ │ │ │ ldc 0, cr0, [r8, #-424]! @ 0xfffffe58 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, #1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r6, [r7, #44] @ 0x2c │ │ │ │ + ldrh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022bdf8 : │ │ │ │ ldr r0, [pc, #12] @ (22be08 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (22be0c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 6976d8 │ │ │ │ + b.w 697688 │ │ │ │ strb r6, [r7, #0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r0, [r4, #44] @ 0x2c │ │ │ │ + ldrh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022be10 : │ │ │ │ ldr r3, [pc, #40] @ (22be3c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 22be32 │ │ │ │ @@ -7738,33 +7738,33 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [r8], #424 @ 0x1a8 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, #124] @ 0x7c │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r3, [sp, #840] @ 0x348 │ │ │ │ + str r3, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adcs r4, r6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r6, [r2, #120] @ 0x78 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adcs r2, r0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bls.n 22be70 │ │ │ │ + bls.n 22bfd0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r6, #36] @ 0x24 │ │ │ │ + ldrh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #448] @ 0x1c0 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 22be4c │ │ │ │ + bls.n 22bfac │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #512] @ 0x200 │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022bf44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7810,15 +7810,15 @@ │ │ │ │ b.n 22bf86 │ │ │ │ nop │ │ │ │ subs.w r0, r2, sl, asr #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r2, #108] @ 0x6c │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r2, [sp, #872] @ 0x368 │ │ │ │ + str r2, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ lsls r0, r7, #1 │ │ │ │ eors r4, r2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 0022bfd0 : │ │ │ │ @@ -7922,15 +7922,15 @@ │ │ │ │ add.w r0, r0, sl, asr #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeaf4006a │ │ │ │ @ instruction: 0xead0006a │ │ │ │ ldr r6, [r0, #92] @ 0x5c │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r4, [r2, #24] │ │ │ │ + ldrh r4, [r0, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ ... │ │ │ │ │ │ │ │ 0022c0e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8053,15 +8053,15 @@ │ │ │ │ bgt.n 22c1fa │ │ │ │ ldr r0, [pc, #116] @ (22c284 ) │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ ldr r1, [pc, #116] @ (22c288 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -8086,35 +8086,35 @@ │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [r2, #424] @ 0x1a8 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, #76] @ 0x4c │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r2, [r5, #16] │ │ │ │ + ldrh r2, [r3, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #72] @ 0x48 │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r6, #82 @ 0x52 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r4, [r5, #12] │ │ │ │ + ldrh r4, [r3, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [r5, #64] @ 0x40 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r2, [r1, #12] │ │ │ │ + ldrh r2, [r7, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvs.n 22c310 │ │ │ │ + bpl.n 22c270 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [sp, #344] @ 0x158 │ │ │ │ + str r0, [sp, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r1, #10] │ │ │ │ + ldrh r6, [r7, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c298 : │ │ │ │ ldr r2, [pc, #104] @ (22c304 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (22c308 ) │ │ │ │ add r1, pc │ │ │ │ @@ -8145,29 +8145,29 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 6979a8 │ │ │ │ + bl 697958 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6976d8 │ │ │ │ + b.w 697688 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [ip], #-424 @ 0x1a8 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r2, [r0, #6] │ │ │ │ + ldrh r2, [r6, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c318 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -8200,15 +8200,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22c336 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #116] @ (22c3e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 22c336 │ │ │ │ ldr r3, [pc, #108] @ (22c3ec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #108] @ (22c3f0 ) │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ @@ -8248,25 +8248,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r7, #1 │ │ │ │ movs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #58] @ 0x3a │ │ │ │ + ldrh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #52] @ 0x34 │ │ │ │ + ldrh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #62] @ 0x3e │ │ │ │ + strh r2, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c400 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -8326,45 +8326,45 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 22c430 │ │ │ │ ldr r0, [pc, #80] @ (22c4d8 ) │ │ │ │ ldr.w r1, [r3, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ strb.w r6, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 22c45a │ │ │ │ add.w r0, r5, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 697968 │ │ │ │ + bl 697918 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 22c45a │ │ │ │ nop │ │ │ │ b.n 22c2a8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #46] @ 0x2e │ │ │ │ + ldrh r6, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [r3, #28] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #50] @ 0x32 │ │ │ │ + ldrh r0, [r7, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c4dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8458,15 +8458,15 @@ │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22c64e │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 22c62e │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ @@ -8482,20 +8482,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 22c5c2 │ │ │ │ ldr r1, [pc, #96] @ (22c674 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r1, pc │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r0, [pc, #84] @ (22c678 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 6979a8 │ │ │ │ + b.w 697958 │ │ │ │ bl 3ddbe0 │ │ │ │ bl 22c11c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 22c298 │ │ │ │ mov.w r1, #376 @ 0x178 │ │ │ │ @@ -8505,22 +8505,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 22c5d8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #358 @ 0x166 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6976d8 │ │ │ │ + b.w 697688 │ │ │ │ b.n 22c168 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #46] @ 0x2e │ │ │ │ + strh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r0, #44] @ 0x2c │ │ │ │ + strh r6, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 0022c67c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8588,25 +8588,25 @@ │ │ │ │ bpl.n 22c6e0 │ │ │ │ ldr r0, [pc, #32] @ (22c74c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 22c6e0 │ │ │ │ b.n 22c020 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #28] │ │ │ │ + ldrh r2, [r5, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c750 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8643,25 +8643,25 @@ │ │ │ │ bpl.n 22c782 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (22c7cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 22c782 │ │ │ │ b.n 22cf10 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #26] │ │ │ │ + ldrh r0, [r3, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c7d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8845,15 +8845,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 686f90 │ │ │ │ + b.w 686f40 │ │ │ │ b.n 22cd18 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #512] @ (22cba0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #912] @ (22cd34 ) │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -8941,15 +8941,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 686f90 │ │ │ │ + bl 686f40 │ │ │ │ b.n 22ca50 │ │ │ │ nop │ │ │ │ b.n 22cc2c │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #512] @ (22cc9c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #912] @ (22ce30 ) │ │ │ │ @@ -8986,15 +8986,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 686f90 │ │ │ │ + bl 686f40 │ │ │ │ b.n 22cac0 │ │ │ │ nop │ │ │ │ b.n 22cbbc │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #512] @ (22cd0c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #912] @ (22cea0 ) │ │ │ │ @@ -9030,15 +9030,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 686f90 │ │ │ │ + bl 686f40 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -10236,19 +10236,19 @@ │ │ │ │ ldr??.w r0, [lr, #95] @ 0x5f │ │ │ │ ldrsh.w r0, [r8, #95] @ 0x5f │ │ │ │ str r4, [r2, #32] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrsb.w r0, [r6, #95] @ 0x5f │ │ │ │ str r0, [r0, #32] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r6, [r2, #48] @ 0x30 │ │ │ │ + strh r6, [r0, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r4, #48] @ 0x30 │ │ │ │ + strh r0, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r5, #44] @ 0x2c │ │ │ │ + strh r0, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r6, [r4, #16] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r2, #6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r0, [r2, #16] │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -10258,134 +10258,134 @@ │ │ │ │ lsls r0, r7, #1 │ │ │ │ str r4, [r4, #8] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r1, #90 @ 0x5a │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r0, [r1, #38] @ 0x26 │ │ │ │ + strh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r7, #36] @ 0x24 │ │ │ │ + strh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r4, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r2, #34] @ 0x22 │ │ │ │ + strh r0, [r0, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r1, #34] @ 0x22 │ │ │ │ + strh r2, [r7, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - and.w r0, r4, #13172736 @ 0xc90000 │ │ │ │ - subs r3, #170 @ 0xaa │ │ │ │ + @ instruction: 0xf3b40049 │ │ │ │ + subs r3, #90 @ 0x5a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r0, #26] │ │ │ │ + strh r0, [r6, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ bge.n 22d7d4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strh r6, [r5, #18] │ │ │ │ + strh r6, [r3, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r2, [r6, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrb r0, [r1, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r0, [r1, #16] │ │ │ │ + strh r0, [r7, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r0, #16] │ │ │ │ + strh r0, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r7, #14] │ │ │ │ + strh r0, [r5, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r0, [r5, r5] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrb r4, [r1, r5] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r2, [r6, #10] │ │ │ │ + strh r2, [r4, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r2, [r5, r3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r0, [r3, #16] │ │ │ │ + strh r0, [r1, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r5} │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r1, r2] │ │ │ │ - lsls r0, r7, #1 │ │ │ │ - adds.w r0, r0, #73 @ 0x49 │ │ │ │ - strh r4, [r2, #8] │ │ │ │ + itet le │ │ │ │ + lslle r2, r2, #1 │ │ │ │ + ldrbgt r0, [r1, r2] │ │ │ │ + lslle r0, r7, #1 │ │ │ │ + @ instruction: 0xf0c00049 │ │ │ │ + strh r4, [r0, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r4, #8] │ │ │ │ + strh r6, [r2, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r4, [r6, r0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xf0bc0049 │ │ │ │ - str r6, [r0, #60] @ 0x3c │ │ │ │ + orn r0, ip, #73 @ 0x49 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldrh r0, [r7, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - eor.w r0, r0, #73 @ 0x49 │ │ │ │ + bics.w r0, r0, #73 @ 0x49 │ │ │ │ ldrh r2, [r3, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - orn r0, r2, #73 @ 0x49 │ │ │ │ + ands.w r0, r2, #73 @ 0x49 │ │ │ │ ldrh r4, [r7, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - orr.w r0, r4, #73 @ 0x49 │ │ │ │ - strh r0, [r5, #6] │ │ │ │ - lsls r1, r1, #1 │ │ │ │ + vext.8 q8, q2, , #0 │ │ │ │ strh r0, [r3, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r6, #28] │ │ │ │ + strh r0, [r1, #2] │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + strb r0, [r4, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r3, #2] │ │ │ │ + strh r4, [r1, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrb r0, [r0, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r4, #2] │ │ │ │ + strh r4, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r2, #2] │ │ │ │ + strh r4, [r0, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r0, #2] │ │ │ │ + ldrb r4, [r6, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r4, [r3, r3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - vhadd.s8 q8, q7, │ │ │ │ + cdp 0, 15, cr0, cr14, cr9, {2} │ │ │ │ ldrh r0, [r7, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - vhadd.s8 q8, q0, │ │ │ │ - strb r2, [r2, #26] │ │ │ │ + cdp 0, 15, cr0, cr0, cr9, {2} │ │ │ │ + strb r2, [r0, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r5, #29] │ │ │ │ + ldrb r6, [r3, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r6, [r2, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - cdp 0, 13, cr0, cr14, cr9, {2} │ │ │ │ - ldrb r2, [r3, #28] │ │ │ │ + cdp 0, 8, cr0, cr14, cr9, {2} │ │ │ │ + ldrb r2, [r1, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r1, #28] │ │ │ │ + ldrb r2, [r7, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r6, #24] │ │ │ │ + ldrb r2, [r4, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r4, #24] │ │ │ │ + ldrb r2, [r2, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldrb r6, [r1, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r1, #20] │ │ │ │ + ldrb r6, [r7, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r7, #19] │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r3, #22] │ │ │ │ + ldrb r2, [r1, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r2, #23] │ │ │ │ + ldrb r2, [r0, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r7, #21] │ │ │ │ + ldrb r2, [r5, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r5, #21] │ │ │ │ + ldrb r2, [r3, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r3, #21] │ │ │ │ + ldrb r2, [r1, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r1, #21] │ │ │ │ + ldrb r2, [r7, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r7, #20] │ │ │ │ + ldrb r2, [r5, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r7, r7] │ │ │ │ + ldrsh r4, [r5, r6] │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr.w r1, [pc, #1632] @ 22de98 │ │ │ │ ubfx r2, r5, #1, #5 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -10999,142 +10999,144 @@ │ │ │ │ ubfx r2, r5, #6, #20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ b.w 22d278 │ │ │ │ nop │ │ │ │ - ldrb r0, [r2, #12] │ │ │ │ + ldrb r0, [r0, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r7, #11] │ │ │ │ + ldrb r6, [r5, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r5, #11] │ │ │ │ + ldrb r2, [r3, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r1, #11] │ │ │ │ + ldrb r4, [r7, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrsb r2, [r1, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adds.w r0, r2, r9, lsl #1 │ │ │ │ - ldrb r4, [r1, #13] │ │ │ │ + pkhbt r0, r2, r9, lsl #1 │ │ │ │ + ldrb r4, [r7, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r1, #10] │ │ │ │ + ldrb r6, [r7, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r4, #13] │ │ │ │ + ldrb r0, [r2, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrsb r6, [r3, r0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xeaa60049 │ │ │ │ - ldrb r0, [r4, #11] │ │ │ │ + orrs.w r0, r6, r9, lsl #1 │ │ │ │ + ldrb r0, [r2, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r1, #11] │ │ │ │ + ldrb r6, [r7, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r1, r6] │ │ │ │ + ldrb r0, [r7, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r2, [r3, #10] │ │ │ │ + ldrb r2, [r1, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r3, r5] │ │ │ │ + ldrb r2, [r1, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r4, [r6, #10] │ │ │ │ + ldrb r4, [r4, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r0, [r6, r5] │ │ │ │ lsls r0, r7, #1 │ │ │ │ strb r2, [r3, r5] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrd r0, r0, [sl, #292] @ 0x124 │ │ │ │ - ldrb r4, [r6, #5] │ │ │ │ + @ instruction: 0xe98a0049 │ │ │ │ + ldrb r4, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strd r0, r0, [r4, #292] @ 0x124 │ │ │ │ - ldrb r2, [r3, #8] │ │ │ │ + ldrd r0, r0, [r4, #-292]! @ 0x124 │ │ │ │ + ldrb r2, [r1, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xe98e0049 │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldmdb lr!, {r0, r3, r6} │ │ │ │ + ldrb r0, [r1, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r5, #8] │ │ │ │ + ldrb r2, [r3, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r2, #8] │ │ │ │ + ldrb r6, [r0, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r5, #28] │ │ │ │ + ldrb r4, [r3, #27] │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r6, [r4, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - stmdb lr!, {r0, r3, r6} │ │ │ │ - ldrh r6, [r4, r7] │ │ │ │ + @ instruction: 0xe8de0049 │ │ │ │ + ldrh r6, [r2, r6] │ │ │ │ lsls r7, r1, #1 │ │ │ │ strb r6, [r2, r0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldmia.w lr, {r0, r3, r6} │ │ │ │ + strex r0, r0, [lr, #292] @ 0x124 │ │ │ │ adcs.w r0, r2, pc, lsr #1 │ │ │ │ - @ instruction: 0xe8520049 │ │ │ │ + @ instruction: 0xe8020049 │ │ │ │ @ instruction: 0xeb34005f │ │ │ │ - @ instruction: 0xe8340049 │ │ │ │ + b.n 22def8 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ adds.w r0, r6, pc, lsr #1 │ │ │ │ - @ instruction: 0xe8160049 │ │ │ │ + b.n 22dec4 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ @ instruction: 0xeaf8005f │ │ │ │ - b.n 22df30 │ │ │ │ + b.n 22de90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xeada005f │ │ │ │ - b.n 22defc │ │ │ │ + b.n 22de5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r4, r3] │ │ │ │ + ldrh r2, [r2, r2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r4, [r6, #31] │ │ │ │ + strb r4, [r4, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r4, #31] │ │ │ │ + strb r2, [r2, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r2, #31] │ │ │ │ + strb r0, [r0, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r2, r2] │ │ │ │ + ldrh r2, [r0, r1] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r6, [r5, r1] │ │ │ │ + ldrh r6, [r3, r0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r2, [r1, r1] │ │ │ │ + ldr r2, [r7, r7] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r6, [r7, #27] │ │ │ │ + strb r6, [r5, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r0, [r0, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - b.n 22dca8 │ │ │ │ + b.n 22dc08 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r5, #92] @ 0x5c │ │ │ │ + ldr r6, [r3, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r2, #27] │ │ │ │ + strb r4, [r0, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r1, #92] @ 0x5c │ │ │ │ + ldr r0, [r7, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r6, #88] @ 0x58 │ │ │ │ + ldr r2, [r4, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r5, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - b.n 22db94 │ │ │ │ + b.n 22daf4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r3, #84] @ 0x54 │ │ │ │ + ldr r0, [r1, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r7, #24] │ │ │ │ + strb r6, [r5, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r6, #80] @ 0x50 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r1, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r6, #23] │ │ │ │ + strb r6, [r4, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r4, #23] │ │ │ │ + strb r4, [r2, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r2, #23] │ │ │ │ + strb r2, [r0, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r0, #23] │ │ │ │ + strb r0, [r6, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r5, #22] │ │ │ │ + strb r6, [r3, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r3, #22] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r3, r1] │ │ │ │ + ldr r4, [r1, r0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r6, [r3, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022dfb8 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 22cc7c │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -11289,27 +11291,27 @@ │ │ │ │ movs r1, #31 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ b.n 22e0bc │ │ │ │ b.n 22daf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bkpt 0x0070 │ │ │ │ + bkpt 0x0020 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22e154 ) │ │ │ │ ubfx r2, r0, #5, #5 │ │ │ │ ldr r0, [pc, #16] @ (22e158 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.n 22e0bc │ │ │ │ nop │ │ │ │ b.n 22dae0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bkpt 0x0066 │ │ │ │ + bkpt 0x0016 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22e1a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -11330,15 +11332,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ b.n 22dad8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bkpt 0x0034 │ │ │ │ + pop {r2, r5, r6, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22e1f4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -11359,15 +11361,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ b.n 22da88 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r3, r4, r5, r6, r7, pc} │ │ │ │ + pop {r3, r5, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #32] @ (22e220 ) │ │ │ │ ubfx ip, r0, #4, #1 │ │ │ │ and.w r3, r0, #7 │ │ │ │ ubfx r0, r0, #5, #5 │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, ip, lsl #3 │ │ │ │ @@ -11376,111 +11378,111 @@ │ │ │ │ ldr r0, [pc, #12] @ (22e224 ) │ │ │ │ asrs r2, r3, #28 │ │ │ │ asrs r3, r3, #31 │ │ │ │ add r0, pc │ │ │ │ b.n 22e0bc │ │ │ │ b.n 22da28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r6, r7, pc} │ │ │ │ + pop {r2, r4, r5, r6, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22e244 ) │ │ │ │ and.w ip, r0, #31 │ │ │ │ ubfx r1, r0, #5, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e248 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 22e0bc │ │ │ │ nop │ │ │ │ b.n 22e9f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r3, r4, r5, r7, pc} │ │ │ │ + pop {r1, r3, r5, r6, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #7 │ │ │ │ ldr r0, [pc, #4] @ (22e258 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 22e0bc │ │ │ │ - pop {r3, r5, r7, pc} │ │ │ │ + pop {r3, r4, r6, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #7 │ │ │ │ ldr r0, [pc, #4] @ (22e268 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 22e0bc │ │ │ │ - pop {r3, r5, r7, pc} │ │ │ │ + pop {r3, r4, r6, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #3 │ │ │ │ ldr r0, [pc, #4] @ (22e278 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 22e0bc │ │ │ │ - pop {r3, r5, r7, pc} │ │ │ │ + pop {r3, r4, r6, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #3 │ │ │ │ ldr r0, [pc, #4] @ (22e288 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 22e0bc │ │ │ │ - pop {r3, r5, r7, pc} │ │ │ │ + pop {r3, r4, r6, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22e2a8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e2ac ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 22e0bc │ │ │ │ nop │ │ │ │ b.n 22e994 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r5, r7, pc} │ │ │ │ + pop {r1, r4, r6, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22e2c4 ) │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #16] @ (22e2c8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.n 22e0bc │ │ │ │ nop │ │ │ │ b.n 22e970 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r4, r7, pc} │ │ │ │ + pop {r1, r6, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22e2e8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e2ec ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 22e0bc │ │ │ │ nop │ │ │ │ b.n 22e954 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r3, r4, r5, r6, pc} │ │ │ │ + pop {r1, r3, r5, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22e30c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e310 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 22e0bc │ │ │ │ nop │ │ │ │ b.n 22e930 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r2, r5, r6, pc} │ │ │ │ + pop {r1, r2, r4, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11511,15 +11513,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e900 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ + pop {r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11550,15 +11552,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e890 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r3, r4, r5, r7} │ │ │ │ + pop {r2, r3, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11589,15 +11591,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e820 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r3, r5, r6} │ │ │ │ + pop {r3, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11628,15 +11630,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e7b0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r4} │ │ │ │ + cbnz r4, 22e544 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11667,15 +11669,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e740 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r0, 22e5b4 │ │ │ │ + cbnz r0, 22e5a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11706,15 +11708,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e6d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r4, 22e60e │ │ │ │ + cbnz r4, 22e5fa │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11745,15 +11747,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e660 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r0, 22e66a │ │ │ │ + revsh r0, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11784,15 +11786,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ svc 176 @ 0xb0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - revsh r4, r0 │ │ │ │ + rev16 r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e6b8 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ @@ -11800,15 +11802,15 @@ │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e6bc ) │ │ │ │ add r0, pc │ │ │ │ b.n 22e0bc │ │ │ │ nop │ │ │ │ svc 106 @ 0x6a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - hlt 0x0022 │ │ │ │ + rev16 r2, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e714 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11832,15 +11834,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ svc 48 @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - rev16 r4, r5 │ │ │ │ + rev r4, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e740 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ @@ -11848,15 +11850,15 @@ │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e744 ) │ │ │ │ add r0, pc │ │ │ │ b.n 22e0bc │ │ │ │ nop │ │ │ │ udf #226 @ 0xe2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - rev16 r2, r0 │ │ │ │ + cbnz r2, 22e784 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e79c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11880,15 +11882,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ udf #168 @ 0xa8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - rev r4, r1 │ │ │ │ + cbnz r4, 22e7d2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e7f8 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11912,15 +11914,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ udf #76 @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r4, 22e830 │ │ │ │ + cbnz r4, 22e81c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e854 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11944,15 +11946,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ble.n 22e838 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r4, 22e87a │ │ │ │ + cbnz r4, 22e866 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22e8b0 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -11977,15 +11979,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ble.n 22e7d4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r2, 22e8c4 │ │ │ │ + @ instruction: 0xb8e2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e90c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12009,15 +12011,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ble.n 22e980 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb8f0 │ │ │ │ + @ instruction: 0xb8a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e968 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12041,15 +12043,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bgt.n 22e924 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb8a8 │ │ │ │ + @ instruction: 0xb858 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e9c4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12073,15 +12075,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bgt.n 22e8c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb860 │ │ │ │ + @ instruction: 0xb810 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ea20 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12106,15 +12108,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bgt.n 22ea64 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb816 │ │ │ │ + @ instruction: 0xb7c6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22ea74 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12137,15 +12139,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ blt.n 22ea08 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb7e4 │ │ │ │ + @ instruction: 0xb794 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22ead0 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12169,15 +12171,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blt.n 22ebbc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb790 │ │ │ │ + @ instruction: 0xb740 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22eb2c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12201,15 +12203,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blt.n 22eb60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb748 │ │ │ │ + @ instruction: 0xb6f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22eb88 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12233,30 +12235,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bge.n 22eb04 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb700 │ │ │ │ + @ instruction: 0xb6b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ebb4 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ebb8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ bge.n 22ec94 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb6d6 │ │ │ │ + @ instruction: 0xb686 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22ec10 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12280,30 +12282,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bge.n 22ec7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb6a0 │ │ │ │ + setend le │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ec3c ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ec40 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ bls.n 22ec0c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cpsid ai │ │ │ │ + @ instruction: 0xb626 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22ec98 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12327,15 +12329,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bls.n 22ebf4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb640 │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ecf4 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12360,15 +12362,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bls.n 22ed90 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ + push {r1, r2, r5, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ed50 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12393,30 +12395,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bhi.n 22ed34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r4, r5, r7, lr} │ │ │ │ + push {r1, r5, r6, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ed7c ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ed80 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ bhi.n 22eccc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r2, r3, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22edd8 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12440,30 +12442,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bhi.n 22eeb4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r3, r4, r6, lr} │ │ │ │ + push {r3, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ee04 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ee08 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ bhi.n 22ee44 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r3, r5, lr} │ │ │ │ + push {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22ee60 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12487,15 +12489,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bvc.n 22ee2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r2, r4, r5, r6, r7} │ │ │ │ + push {r2, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22eebc ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12520,15 +12522,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bvc.n 22edc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r2, r5, r7} │ │ │ │ + push {r1, r2, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ef18 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12553,15 +12555,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bvc.n 22ef6c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r5, r6} │ │ │ │ + push {r1, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ef74 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12586,15 +12588,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bvs.n 22ef10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r2, r3, r4} │ │ │ │ + cbz r6, 22efee │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22efd0 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12618,15 +12620,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bvs.n 22f0bc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r4, 22f04e │ │ │ │ + cbz r4, 22f03a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f02c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12650,15 +12652,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bvs.n 22f060 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r4, 22f098 │ │ │ │ + cbz r4, 22f084 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22f088 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12683,15 +12685,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bpl.n 22effc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r2, 22f0e2 │ │ │ │ + uxtb r2, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22f0e4 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12716,15 +12718,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bpl.n 22f1a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r6, 22f12c │ │ │ │ + uxth r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (22f144 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12749,15 +12751,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bpl.n 22f150 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - uxtb r0, r0 │ │ │ │ + sxtb r0, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (22f1a4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12782,15 +12784,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bmi.n 22f0f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sxtb r4, r6 │ │ │ │ + sxth r4, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f200 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12814,15 +12816,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bmi.n 22f28c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sxth r4, r5 │ │ │ │ + cbz r4, 22f23e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f25c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12846,15 +12848,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcc.n 22f230 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r0, 22f29c │ │ │ │ + cbz r0, 22f288 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (22f2bc ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12879,15 +12881,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcc.n 22f1d8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r0, 22f2e8 │ │ │ │ + cbz r0, 22f2d4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (22f31c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12912,15 +12914,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcc.n 22f378 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r4, 22f334 │ │ │ │ + sub sp, #464 @ 0x1d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f378 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12944,15 +12946,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcs.n 22f314 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sub sp, #496 @ 0x1f0 │ │ │ │ + sub sp, #176 @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f3d4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12976,15 +12978,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcs.n 22f4b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sub sp, #192 @ 0xc0 │ │ │ │ + add sp, #384 @ 0x180 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f430 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13008,15 +13010,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcs.n 22f45c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add sp, #400 @ 0x190 │ │ │ │ + add sp, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f48c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13040,15 +13042,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bne.n 22f400 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add sp, #112 @ 0x70 │ │ │ │ + add r7, sp, #816 @ 0x330 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f4e8 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13072,15 +13074,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bne.n 22f5a4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, sp, #848 @ 0x350 │ │ │ │ + add r7, sp, #528 @ 0x210 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f544 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13104,15 +13106,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bne.n 22f548 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, sp, #544 @ 0x220 │ │ │ │ + add r7, sp, #224 @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22f5a0 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -13137,15 +13139,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ beq.n 22f4e4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, sp, #232 @ 0xe8 │ │ │ │ + add r6, sp, #936 @ 0x3a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22f5f4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13168,15 +13170,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ beq.n 22f688 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, sp, #32 │ │ │ │ + add r6, sp, #736 @ 0x2e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f650 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13200,15 +13202,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, sp, #720 @ 0x2d0 │ │ │ │ + add r6, sp, #400 @ 0x190 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f6ac ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13232,15 +13234,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r7, {r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, sp, #432 @ 0x1b0 │ │ │ │ + add r6, sp, #112 @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f708 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13264,15 +13266,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, sp, #128 @ 0x80 │ │ │ │ + add r5, sp, #832 @ 0x340 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 22f758 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13292,15 +13294,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia r6, {r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #904 @ 0x388 │ │ │ │ + add r5, sp, #584 @ 0x248 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 22f7a8 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13320,15 +13322,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia r6!, {r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #664 @ 0x298 │ │ │ │ + add r5, sp, #344 @ 0x158 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22f7f4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13347,15 +13349,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r6, {r1, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #448 @ 0x1c0 │ │ │ │ + add r5, sp, #128 @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22f840 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13374,15 +13376,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #224 @ 0xe0 │ │ │ │ + add r4, sp, #928 @ 0x3a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 22f890 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13402,15 +13404,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia r5, {r3, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, sp, #1000 @ 0x3e8 │ │ │ │ + add r4, sp, #680 @ 0x2a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 22f8e0 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13430,15 +13432,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia r5!, {r3, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, sp, #760 @ 0x2f8 │ │ │ │ + add r4, sp, #440 @ 0x1b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22f92c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13457,15 +13459,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r5!, {r1, r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, sp, #544 @ 0x220 │ │ │ │ + add r4, sp, #224 @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22f978 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13484,15 +13486,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, sp, #320 @ 0x140 │ │ │ │ + add r4, sp, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22f9c4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13511,15 +13513,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r4, {r1, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, sp, #96 @ 0x60 │ │ │ │ + add r3, sp, #800 @ 0x320 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fa10 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13538,15 +13540,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r4!, {r1, r2, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #896 @ 0x380 │ │ │ │ + add r3, sp, #576 @ 0x240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fa5c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13565,15 +13567,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #672 @ 0x2a0 │ │ │ │ + add r3, sp, #352 @ 0x160 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22faa8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13592,15 +13594,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r3, {r1, r2, r3, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #448 @ 0x1c0 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #56] @ (22faf8 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -13622,15 +13624,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r3!, {r1, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #264 @ 0x108 │ │ │ │ + add r2, sp, #968 @ 0x3c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fb44 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13649,15 +13651,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #0 │ │ │ │ + add r2, sp, #704 @ 0x2c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fb90 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13676,15 +13678,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r2, {r1, r2, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, sp, #800 @ 0x320 │ │ │ │ + add r2, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fbdc ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13703,15 +13705,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, sp, #576 @ 0x240 │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22fc34 ) │ │ │ │ ubfx r2, r0, #2, #16 │ │ │ │ @@ -13735,15 +13737,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r2, {r1, r2, r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, sp, #296 @ 0x128 │ │ │ │ + add r1, sp, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22fc8c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13767,15 +13769,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, sp, #8 │ │ │ │ + add r1, sp, #712 @ 0x2c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22fce4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13799,15 +13801,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #776 @ 0x308 │ │ │ │ + add r1, sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22fd3c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13831,15 +13833,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r2} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #520 @ 0x208 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22fd94 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13863,15 +13865,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #264 @ 0x108 │ │ │ │ + add r0, sp, #968 @ 0x3c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22fde8 ) │ │ │ │ ubfx r2, r0, #1, #17 │ │ │ │ @@ -13893,15 +13895,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #40 @ 0x28 │ │ │ │ + add r0, sp, #744 @ 0x2e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22fe3c ) │ │ │ │ ubfx r2, r0, #1, #17 │ │ │ │ @@ -13923,15 +13925,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r0!, {r1} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #808 @ 0x328 │ │ │ │ + add r0, sp, #488 @ 0x1e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22fe90 ) │ │ │ │ ubfx r2, r0, #1, #17 │ │ │ │ @@ -13953,15 +13955,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #552 @ 0x228 │ │ │ │ + add r0, sp, #232 @ 0xe8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r0 │ │ │ │ @@ -13980,15 +13982,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r0, sp, #368 @ 0x170 │ │ │ │ + add r0, sp, #48 @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmia r7!, {r2, r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -14009,15 +14011,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r7!, {r1, r2, r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #136 @ 0x88 │ │ │ │ + add r7, pc, #840 @ (adr r7, 230278 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (22ff74 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14036,15 +14038,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r6!, {r1, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #936 @ (adr r7, 230324 ) │ │ │ │ + add r7, pc, #616 @ (adr r7, 2301e4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (22ffc0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14063,15 +14065,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #712 @ (adr r7, 230290 ) │ │ │ │ + add r7, pc, #392 @ (adr r7, 230150 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #12, #9 │ │ │ │ ubfx ip, r0, #2, #10 │ │ │ │ ldr r3, [pc, #28] @ (22fff0 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ lsls r2, r2, #12 │ │ │ │ add r3, pc │ │ │ │ @@ -14080,41 +14082,41 @@ │ │ │ │ ldr r0, [pc, #16] @ (22fff4 ) │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ add r0, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ b.w 22e0bc │ │ │ │ stmia r6!, {r2, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #512 @ (adr r7, 2301f8 ) │ │ │ │ + add r7, pc, #192 @ (adr r7, 2300b8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (230014 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (230018 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ stmia r6!, {r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #472 @ (adr r7, 2301f4 ) │ │ │ │ + add r7, pc, #152 @ (adr r7, 2300b4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (230038 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (23003c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ stmia r5!, {r2, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #376 @ (adr r7, 2301b8 ) │ │ │ │ + add r7, pc, #56 @ (adr r7, 230078 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (230094 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14137,15 +14139,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r5!, {r1, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #144 @ (adr r7, 23012c ) │ │ │ │ + add r6, pc, #848 @ (adr r6, 2303ec ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (2300f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14168,255 +14170,255 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r5!, {r1, r2, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #912 @ (adr r6, 230488 ) │ │ │ │ + add r6, pc, #592 @ (adr r6, 230348 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23011c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230120 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r5!, {r1, r2} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #712 @ (adr r6, 2303ec ) │ │ │ │ + add r6, pc, #392 @ (adr r6, 2302ac ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230148 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23014c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r4!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #616 @ (adr r6, 2303b8 ) │ │ │ │ + add r6, pc, #296 @ (adr r6, 230278 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230174 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230178 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #520 @ (adr r6, 230384 ) │ │ │ │ + add r6, pc, #200 @ (adr r6, 230244 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2301a0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2301a4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r4!, {r1, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #424 @ (adr r6, 230350 ) │ │ │ │ + add r6, pc, #104 @ (adr r6, 230210 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2301cc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2301d0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r4!, {r1, r2, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #312 @ (adr r6, 23030c ) │ │ │ │ + add r5, pc, #1016 @ (adr r5, 2305cc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2301f8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2301fc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r4!, {r1, r3, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #200 @ (adr r6, 2302c8 ) │ │ │ │ + add r5, pc, #904 @ (adr r5, 230588 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230224 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230228 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #104 @ (adr r6, 230294 ) │ │ │ │ + add r5, pc, #808 @ (adr r5, 230554 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230250 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230254 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #1016 @ (adr r5, 230650 ) │ │ │ │ + add r5, pc, #696 @ (adr r5, 230510 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23027c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230280 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #904 @ (adr r5, 23060c ) │ │ │ │ + add r5, pc, #584 @ (adr r5, 2304cc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2302a8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2302ac ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #808 @ (adr r5, 2305d8 ) │ │ │ │ + add r5, pc, #488 @ (adr r5, 230498 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2302d4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2302d8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r3!, {r1, r2, r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #712 @ (adr r5, 2305a4 ) │ │ │ │ + add r5, pc, #392 @ (adr r5, 230464 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230300 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230304 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r3!, {r1, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #616 @ (adr r5, 230570 ) │ │ │ │ + add r5, pc, #296 @ (adr r5, 230430 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23032c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230330 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r2!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #520 @ (adr r5, 23053c ) │ │ │ │ + add r5, pc, #200 @ (adr r5, 2303fc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230358 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23035c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #408 @ (adr r5, 2304f8 ) │ │ │ │ + add r5, pc, #88 @ (adr r5, 2303b8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230384 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230388 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #312 @ (adr r5, 2304c4 ) │ │ │ │ + add r4, pc, #1016 @ (adr r4, 230784 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2303b0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2303b4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ stmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #200 @ (adr r5, 230480 ) │ │ │ │ + add r4, pc, #904 @ (adr r4, 230740 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (23040c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14439,15 +14441,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #32 @ (adr r5, 230434 ) │ │ │ │ + add r4, pc, #736 @ (adr r4, 2306f4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230444 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14457,15 +14459,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #840 @ (adr r4, 230794 ) │ │ │ │ + add r4, pc, #520 @ (adr r4, 230654 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23047c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14475,15 +14477,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ stmia r1!, {r1, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #712 @ (adr r4, 23074c ) │ │ │ │ + add r4, pc, #392 @ (adr r4, 23060c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2304b4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14493,15 +14495,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #584 @ (adr r4, 230704 ) │ │ │ │ + add r4, pc, #264 @ (adr r4, 2305c4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2304ec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14511,15 +14513,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ stmia r1!, {r1, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #456 @ (adr r4, 2306bc ) │ │ │ │ + add r4, pc, #136 @ (adr r4, 23057c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230524 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14529,15 +14531,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ stmia r1!, {r1, r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #312 @ (adr r4, 230664 ) │ │ │ │ + add r3, pc, #1016 @ (adr r3, 230924 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23055c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14547,15 +14549,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ stmia r0!, {r1, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #184 @ (adr r4, 23061c ) │ │ │ │ + add r3, pc, #888 @ (adr r3, 2308dc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230594 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14565,15 +14567,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ stmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #40 @ (adr r4, 2305c4 ) │ │ │ │ + add r3, pc, #744 @ (adr r3, 230884 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2305cc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14583,15 +14585,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ stmia r0!, {r1, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #936 @ (adr r3, 23097c ) │ │ │ │ + add r3, pc, #616 @ (adr r3, 23083c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230604 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14601,15 +14603,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ stmia r0!, {r1, r3, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #808 @ (adr r3, 230934 ) │ │ │ │ + add r3, pc, #488 @ (adr r3, 2307f4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23063c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14619,15 +14621,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ itee │ │ │ │ lsl r0, r4, #1 │ │ │ │ - addal r3, pc, #680 @ (adr r3, 2308ec ) │ │ │ │ + addal r3, pc, #360 @ (adr r3, 2307ac ) │ │ │ │ lslal r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230674 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14637,15 +14639,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ itte lt │ │ │ │ lsllt r0, r4, #1 │ │ │ │ - addlt r3, pc, #552 @ (adr r3, 2308a4 ) │ │ │ │ + addlt r3, pc, #232 @ (adr r3, 230764 ) │ │ │ │ lslge r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2306ac ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14655,15 +14657,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ ittt hi │ │ │ │ lslhi r0, r4, #1 │ │ │ │ - addhi r3, pc, #424 @ (adr r3, 23085c ) │ │ │ │ + addhi r3, pc, #104 @ (adr r3, 23071c ) │ │ │ │ lslhi r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2306e4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14673,15 +14675,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ itet mi │ │ │ │ lslmi r0, r4, #1 │ │ │ │ - addpl r3, pc, #296 @ (adr r3, 230814 ) │ │ │ │ + addpl r2, pc, #1000 @ (adr r2, 230ad4 ) │ │ │ │ lslmi r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23071c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14691,15 +14693,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ itee ne │ │ │ │ lslne r0, r4, #1 │ │ │ │ - addeq r3, pc, #168 @ (adr r3, 2307cc ) │ │ │ │ + addeq r2, pc, #872 @ (adr r2, 230a8c ) │ │ │ │ lsleq r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230754 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14709,15 +14711,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ bkpt 0x00da │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #40 @ (adr r3, 230784 ) │ │ │ │ + add r2, pc, #744 @ (adr r2, 230a44 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23078c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14727,15 +14729,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ bkpt 0x00a2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #936 @ (adr r2, 230b3c ) │ │ │ │ + add r2, pc, #616 @ (adr r2, 2309fc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2307c4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14745,15 +14747,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ bkpt 0x006a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #792 @ (adr r2, 230ae4 ) │ │ │ │ + add r2, pc, #472 @ (adr r2, 2309a4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2307fc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14763,15 +14765,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ bkpt 0x0032 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #664 @ (adr r2, 230a9c ) │ │ │ │ + add r2, pc, #344 @ (adr r2, 23095c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230834 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14781,15 +14783,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #520 @ (adr r2, 230a44 ) │ │ │ │ + add r2, pc, #200 @ (adr r2, 230904 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23086c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14799,15 +14801,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ pop {r1, r6, r7, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #392 @ (adr r2, 2309fc ) │ │ │ │ + add r2, pc, #72 @ (adr r2, 2308bc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2308a4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14817,15 +14819,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ pop {r1, r3, r7, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #248 @ (adr r2, 2309a4 ) │ │ │ │ + add r1, pc, #952 @ (adr r1, 230c64 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2308dc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14835,15 +14837,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ pop {r1, r4, r6, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #104 @ (adr r2, 23094c ) │ │ │ │ + add r1, pc, #808 @ (adr r1, 230c0c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230914 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14853,15 +14855,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ pop {r1, r3, r4, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #984 @ (adr r1, 230cf4 ) │ │ │ │ + add r1, pc, #664 @ (adr r1, 230bb4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23094c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14871,15 +14873,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ pop {r1, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #856 @ (adr r1, 230cac ) │ │ │ │ + add r1, pc, #536 @ (adr r1, 230b6c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230984 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14889,15 +14891,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ pop {r1, r3, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #728 @ (adr r1, 230c64 ) │ │ │ │ + add r1, pc, #408 @ (adr r1, 230b24 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2309bc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14907,15 +14909,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ pop {r1, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #600 @ (adr r1, 230c1c ) │ │ │ │ + add r1, pc, #280 @ (adr r1, 230adc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2309f4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14925,15 +14927,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ pop {r1, r3, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #456 @ (adr r1, 230bc4 ) │ │ │ │ + add r1, pc, #136 @ (adr r1, 230a84 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230a2c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14943,15 +14945,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ pop {r1} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #328 @ (adr r1, 230b7c ) │ │ │ │ + add r1, pc, #8 @ (adr r1, 230a3c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230a64 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14961,15 +14963,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbnz r2, 230ada │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #184 @ (adr r1, 230b24 ) │ │ │ │ + add r0, pc, #888 @ (adr r0, 230de4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230a9c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14979,15 +14981,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbnz r2, 230b04 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #56 @ (adr r1, 230adc ) │ │ │ │ + add r0, pc, #760 @ (adr r0, 230d9c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230ad4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14997,15 +14999,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbnz r2, 230b2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #952 @ (adr r0, 230e94 ) │ │ │ │ + add r0, pc, #632 @ (adr r0, 230d54 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230b0c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15015,15 +15017,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbnz r2, 230b58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #824 @ (adr r0, 230e4c ) │ │ │ │ + add r0, pc, #504 @ (adr r0, 230d0c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230b44 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15033,15 +15035,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ revsh r2, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #696 @ (adr r0, 230e04 ) │ │ │ │ + add r0, pc, #376 @ (adr r0, 230cc4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230b7c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15051,15 +15053,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ hlt 0x0032 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #568 @ (adr r0, 230dbc ) │ │ │ │ + add r0, pc, #248 @ (adr r0, 230c7c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230bb4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15069,15 +15071,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ rev16 r2, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #440 @ (adr r0, 230d74 ) │ │ │ │ + add r0, pc, #120 @ (adr r0, 230c34 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230bec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15087,15 +15089,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ rev16 r2, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #312 @ (adr r0, 230d2c ) │ │ │ │ + ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230c24 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15105,15 +15107,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ rev r2, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #184 @ (adr r0, 230ce4 ) │ │ │ │ + ldr r7, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230c5c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15123,15 +15125,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbnz r2, 230c94 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #56 @ (adr r0, 230c9c ) │ │ │ │ + ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230c94 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15141,15 +15143,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbnz r2, 230cbe │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r7, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230ccc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15159,15 +15161,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbnz r2, 230ce8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #808] @ 0x328 │ │ │ │ + ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230d04 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15177,15 +15179,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbnz r2, 230d12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + ldr r7, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230d3c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15195,15 +15197,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb8f2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #536] @ 0x218 │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230d74 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15213,15 +15215,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb8ba │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #392] @ 0x188 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230dac ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15231,727 +15233,727 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb882 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #248] @ 0xf8 │ │ │ │ + ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230dd8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230ddc ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb84c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #152] @ 0x98 │ │ │ │ + ldr r6, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230e04 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230e08 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb820 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230e30 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230e34 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb7f4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230e5c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230e60 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb7c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #840] @ 0x348 │ │ │ │ + ldr r6, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230e88 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230e8c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb79c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230eb4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230eb8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb770 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #616] @ 0x268 │ │ │ │ + ldr r6, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230ee0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230ee4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb744 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r6, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230f0c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230f10 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb718 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #392] @ 0x188 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230f38 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230f3c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb6ec │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230f64 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230f68 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb6c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #168] @ 0xa8 │ │ │ │ + ldr r5, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230f90 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230f94 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb694 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230fbc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230fc0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb668 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r5, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230fe8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230fec ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ @ instruction: 0xb63c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #856] @ 0x358 │ │ │ │ + ldr r5, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231014 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231018 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ setpan #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (23103c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (231040 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ push {r2, r5, r6, r7, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r5, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231068 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (23106c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ push {r2, r3, r4, r5, r7, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231094 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231098 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ push {r4, r7, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2310bc ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (2310c0 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ push {r2, r5, r6, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #392] @ 0x188 │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2310e4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (2310e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ push {r2, r3, r4, r5, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #296] @ 0x128 │ │ │ │ + ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231110 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231114 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ push {r2, r4, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (23113c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231140 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ push {r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r4, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231168 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (23116c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ push {r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (231190 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (231194 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ push {r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #920] @ 0x398 │ │ │ │ + ldr r4, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2311b8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (2311bc ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ push {r3, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #808] @ 0x328 │ │ │ │ + ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2311e4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2311e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ push {r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r4, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231210 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231214 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ push {r2, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ + ldr r4, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (23123c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231240 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbz r0, 2312ba │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (231264 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (231268 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbz r4, 2312d6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + ldr r4, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231290 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231294 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbz r4, 2312f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #280] @ 0x118 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2312bc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2312c0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbz r0, 23131a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + ldr r3, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (2312e0 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (2312e4 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ cbz r4, 231332 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (23130c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231310 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbz r0, 231356 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231338 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (23133c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ uxtb r4, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #888] @ 0x378 │ │ │ │ + ldr r3, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231364 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231368 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ uxtb r0, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #776] @ 0x308 │ │ │ │ + ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231390 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231394 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ uxth r4, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (2313b4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (2313b8 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ sxtb r0, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #576] @ 0x240 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2313e0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2313e4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ sxtb r4, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (23140c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231410 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ sxth r0, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #376] @ 0x178 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231438 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (23143c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbz r4, 231476 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231464 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231468 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbz r0, 231498 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + ldr r2, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231490 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231494 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbz r4, 2314b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2314bc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2314c0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbz r0, 2314da │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r2, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2314e8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2314ec ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbz r4, 2314fa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #856] @ 0x358 │ │ │ │ + ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231514 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231518 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ cbz r0, 23151c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231540 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231544 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ sub sp, #400 @ 0x190 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #664] @ 0x298 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (23156c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231570 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ sub sp, #224 @ 0xe0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #552] @ 0x228 │ │ │ │ + ldr r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231598 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (23159c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2315c4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2315c8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add sp, #384 @ 0x180 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #328] @ 0x148 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2315fc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15961,15 +15963,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add sp, #200 @ 0xc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #168] @ 0xa8 │ │ │ │ + ldr r1, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231634 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15979,15 +15981,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r7, sp, #1000 @ 0x3e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23166c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15997,15 +15999,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r7, sp, #776 @ 0x308 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #904] @ 0x388 │ │ │ │ + ldr r1, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2316a4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16015,15 +16017,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r7, sp, #552 @ 0x228 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2316dc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16033,15 +16035,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r7, sp, #328 @ 0x148 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #616] @ 0x268 │ │ │ │ + ldr r1, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231714 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16051,15 +16053,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r7, sp, #104 @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r1, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23174c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16069,15 +16071,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r6, sp, #904 @ 0x388 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231784 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16087,15 +16089,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r6, sp, #680 @ 0x2a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r0, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2317bc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16105,15 +16107,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r6, sp, #456 @ 0x1c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2317f4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16123,15 +16125,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r6, sp, #232 @ 0xe8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23182c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16141,15 +16143,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r6, sp, #8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #776] @ 0x308 │ │ │ │ + ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231864 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16159,15 +16161,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r5, sp, #808 @ 0x328 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #632] @ 0x278 │ │ │ │ + ldr r0, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23189c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16177,15 +16179,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r5, sp, #584 @ 0x248 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2318d4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16195,15 +16197,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r5, sp, #360 @ 0x168 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #344] @ 0x158 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23190c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16213,15 +16215,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r5, sp, #136 @ 0x88 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + str r7, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231944 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16231,15 +16233,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r4, sp, #936 @ 0x3a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ + str r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23197c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16249,15 +16251,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r4, sp, #712 @ 0x2c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #936] @ 0x3a8 │ │ │ │ + str r7, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2319b4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16267,15 +16269,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r4, sp, #488 @ 0x1e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #792] @ 0x318 │ │ │ │ + str r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2319ec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16285,15 +16287,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r4, sp, #264 @ 0x108 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #648] @ 0x288 │ │ │ │ + str r7, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231a24 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16303,15 +16305,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r4, sp, #40 @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #504] @ 0x1f8 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231a5c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16321,15 +16323,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r3, sp, #840 @ 0x348 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #360] @ 0x168 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231a94 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16339,15 +16341,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r3, sp, #616 @ 0x268 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #216] @ 0xd8 │ │ │ │ + str r6, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231acc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16357,45 +16359,45 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r3, sp, #392 @ 0x188 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + str r6, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231af8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231afc ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #1000] @ 0x3e8 │ │ │ │ + str r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231b24 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231b28 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r3, sp, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #888] @ 0x378 │ │ │ │ + str r6, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231b5c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16405,15 +16407,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r2, sp, #840 @ 0x348 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #728] @ 0x2d8 │ │ │ │ + str r6, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231b94 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16423,15 +16425,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r2, sp, #616 @ 0x268 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #584] @ 0x248 │ │ │ │ + str r6, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231bcc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16441,45 +16443,45 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r2, sp, #392 @ 0x188 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #440] @ 0x1b8 │ │ │ │ + str r6, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231bf8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231bfc ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r2, sp, #176 @ 0xb0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #344] @ 0x158 │ │ │ │ + str r6, [sp, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231c24 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231c28 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0bc │ │ │ │ add r2, sp, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #232] @ 0xe8 │ │ │ │ + str r5, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (231c80 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16505,15 +16507,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ add r1, sp, #792 @ 0x318 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #16] │ │ │ │ + str r5, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (231cdc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16539,15 +16541,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ add r1, sp, #424 @ 0x1a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #784] @ 0x310 │ │ │ │ + str r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (231d38 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16573,15 +16575,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #544] @ 0x220 │ │ │ │ + str r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (231d94 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16607,15 +16609,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ add r0, sp, #712 @ 0x2c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #304] @ 0x130 │ │ │ │ + str r4, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (231dec ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16639,15 +16641,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r0, sp, #344 @ 0x158 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (231e44 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16671,15 +16673,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r7, pc, #1016 @ (adr r7, 232240 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [sp, #840] @ 0x348 │ │ │ │ + str r4, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (231e9c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16703,15 +16705,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r7, pc, #664 @ (adr r7, 232138 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [sp, #616] @ 0x268 │ │ │ │ + str r4, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (231ef4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16735,15 +16737,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r7, pc, #312 @ (adr r7, 232030 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [sp, #392] @ 0x188 │ │ │ │ + str r4, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #28 │ │ │ │ ubfx r3, r0, #6, #1 │ │ │ │ @@ -16773,15 +16775,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ add r6, pc, #904 @ (adr r6, 2322e8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (231fb0 ) │ │ │ │ @@ -16802,15 +16804,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r6, pc, #568 @ (adr r6, 2321ec ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #896] @ 0x380 │ │ │ │ + str r3, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232004 ) │ │ │ │ @@ -16831,15 +16833,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r6, pc, #232 @ (adr r6, 2320f0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #656] @ 0x290 │ │ │ │ + str r3, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232058 ) │ │ │ │ @@ -16860,15 +16862,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r5, pc, #920 @ (adr r5, 2323f4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #416] @ 0x1a0 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (2320ac ) │ │ │ │ @@ -16889,15 +16891,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r5, pc, #584 @ (adr r5, 2322f8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ + str r2, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232100 ) │ │ │ │ @@ -16918,15 +16920,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r5, pc, #248 @ (adr r5, 2321fc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #944] @ 0x3b0 │ │ │ │ + str r2, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232154 ) │ │ │ │ @@ -16947,15 +16949,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r4, pc, #936 @ (adr r4, 232500 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #704] @ 0x2c0 │ │ │ │ + str r2, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (2321a8 ) │ │ │ │ @@ -16976,15 +16978,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r4, pc, #600 @ (adr r4, 232404 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #448] @ 0x1c0 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (2321fc ) │ │ │ │ @@ -17005,15 +17007,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r4, pc, #264 @ (adr r4, 232308 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ + str r1, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232250 ) │ │ │ │ @@ -17034,15 +17036,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r3, pc, #952 @ (adr r3, 23260c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #976] @ 0x3d0 │ │ │ │ + str r1, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (2322a4 ) │ │ │ │ @@ -17063,15 +17065,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r3, pc, #616 @ (adr r3, 232510 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #720] @ 0x2d0 │ │ │ │ + str r1, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (2322f8 ) │ │ │ │ @@ -17092,15 +17094,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r3, pc, #280 @ (adr r3, 232414 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #464] @ 0x1d0 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (23234c ) │ │ │ │ @@ -17121,23 +17123,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r2, pc, #968 @ (adr r2, 232718 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #208] @ 0xd0 │ │ │ │ + str r0, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #8] @ (232364 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ - str r1, [sp, #112] @ 0x70 │ │ │ │ + str r0, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (2323b8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -17161,15 +17163,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r2, pc, #552 @ (adr r2, 2325e4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #952] @ 0x3b8 │ │ │ │ + str r0, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (23240c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17191,15 +17193,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r2, pc, #200 @ (adr r2, 2324d8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #728] @ 0x2d8 │ │ │ │ + str r0, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (23245c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17220,15 +17222,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r1, pc, #888 @ (adr r1, 2327d8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #480] @ 0x1e0 │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2324b0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17250,15 +17252,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r1, pc, #568 @ (adr r1, 2326ec ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #248] @ 0xf8 │ │ │ │ + ldrh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232500 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17279,15 +17281,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r1, pc, #232 @ (adr r1, 2325ec ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #0] │ │ │ │ + ldrh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232550 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17308,15 +17310,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r0, pc, #936 @ (adr r0, 2328fc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r0, #62] @ 0x3e │ │ │ │ + ldrh r4, [r6, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (2325a0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17337,15 +17339,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r0, pc, #616 @ (adr r0, 23280c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r1, #60] @ 0x3c │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r0, #16, #4 │ │ │ │ @@ -17360,15 +17362,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r0, #16, #4 │ │ │ │ @@ -17383,15 +17385,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r6, #56] @ 0x38 │ │ │ │ + ldrh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232670 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17412,15 +17414,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r7, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r0, #56] @ 0x38 │ │ │ │ + ldrh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (2326c0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17441,15 +17443,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r0, #54] @ 0x36 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232710 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17470,42 +17472,42 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r1, #52] @ 0x34 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 232734 │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #20] @ (232738 ) │ │ │ │ add ip, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r5, #50] @ 0x32 │ │ │ │ + ldrh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 232758 │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov.w r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #16] @ (23275c ) │ │ │ │ add ip, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r6, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r2, #50] @ 0x32 │ │ │ │ + ldrh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2327a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -17525,41 +17527,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r6, [sp, #576] @ 0x240 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r5, #48] @ 0x30 │ │ │ │ + ldrh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 2327c8 │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov.w r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #16] @ (2327cc ) │ │ │ │ add ip, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r6, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + strb r2, [r2, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 2327ec │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov.w r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #16] @ (2327f0 ) │ │ │ │ add ip, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r6, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r4, #46] @ 0x2e │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (232844 ) │ │ │ │ ubfx r2, r0, #2, #19 │ │ │ │ @@ -17583,15 +17585,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r1, #30] │ │ │ │ + strb r6, [r7, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (23289c ) │ │ │ │ ubfx r2, r0, #2, #19 │ │ │ │ @@ -17615,15 +17617,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r5, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r1, #29] │ │ │ │ + strb r2, [r7, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (2328ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17644,15 +17646,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r5, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r7, #38] @ 0x26 │ │ │ │ + ldrh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (23293c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17673,15 +17675,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r0, #38] @ 0x26 │ │ │ │ + ldrh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (232994 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17706,29 +17708,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r4, #22] │ │ │ │ + ldrb r4, [r2, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (2329b8 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #13, #8 │ │ │ │ ldr r0, [pc, #20] @ (2329bc ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ ldr r4, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r1, #34] @ 0x22 │ │ │ │ + ldrh r4, [r7, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232a08 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17749,15 +17751,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r4, #32] │ │ │ │ + ldrh r0, [r2, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232a58 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17778,15 +17780,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r3, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r5, #30] │ │ │ │ + ldrh r0, [r3, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232aa8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17807,430 +17809,430 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r3, [sp, #584] @ 0x248 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r6, #28] │ │ │ │ + ldrh r4, [r4, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232acc ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232ad0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r3, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r3, #28] │ │ │ │ + ldrh r2, [r1, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232af0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232af4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, #28] │ │ │ │ + ldrh r6, [r6, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #16, #10 │ │ │ │ ldr r0, [pc, #8] @ (232b08 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ - ldrh r0, [r7, #26] │ │ │ │ + ldrh r0, [r5, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (232b20 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (232b24 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r5, #26] │ │ │ │ + ldrh r6, [r3, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (232b3c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (232b40 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r2, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r3, #26] │ │ │ │ + ldrh r2, [r1, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232b60 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232b64 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r0, #26] │ │ │ │ + ldrh r2, [r6, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232b84 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232b88 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ ldr r2, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r6, #24] │ │ │ │ + ldrh r0, [r4, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232ba8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232bac ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r2, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r3, #24] │ │ │ │ + ldrh r6, [r1, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232bcc ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232bd0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r2, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r2, #24] │ │ │ │ + ldrh r2, [r0, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232bf0 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232bf4 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r0, #24] │ │ │ │ + ldrh r4, [r6, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232c14 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232c18 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r6, #22] │ │ │ │ + ldrh r2, [r4, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232c38 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232c3c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r1, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r4, #22] │ │ │ │ + ldrh r6, [r2, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232c5c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232c60 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ ldr r1, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r3, #22] │ │ │ │ + ldrh r0, [r1, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232c80 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232c84 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r1, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r1, #22] │ │ │ │ + ldrh r2, [r7, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232ca4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232ca8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r7, #20] │ │ │ │ + ldrh r6, [r5, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232cc8 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232ccc ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ ldr r1, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r6, #20] │ │ │ │ + ldrh r0, [r4, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232cec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232cf0 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ ldr r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r2, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232d10 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232d14 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r2, #20] │ │ │ │ + ldrh r2, [r0, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232d34 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232d38 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, #20] │ │ │ │ + ldrh r6, [r6, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232d58 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232d5c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ ldr r0, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, #18] │ │ │ │ + ldrh r0, [r5, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232d7c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232d80 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r0, [sp, #640] @ 0x280 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r5, #18] │ │ │ │ + ldrh r2, [r3, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232da0 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232da4 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r3, #18] │ │ │ │ + ldrh r0, [r1, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232dc4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232dc8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r0, [sp, #352] @ 0x160 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, #18] │ │ │ │ + ldrh r6, [r6, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232de8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232dec ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r5, #16] │ │ │ │ + ldrh r6, [r3, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232e0c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232e10 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r3, #16] │ │ │ │ + ldrh r4, [r1, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232e30 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232e34 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ str r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r1, #16] │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232e54 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232e58 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ str r7, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r6, #14] │ │ │ │ + ldrh r2, [r4, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232e78 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232e7c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ str r7, [sp, #656] @ 0x290 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r3, #14] │ │ │ │ + ldrh r2, [r1, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232e9c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232ea0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ str r7, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, #14] │ │ │ │ + ldrh r6, [r6, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232ec0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232ec4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ str r7, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r6, #12] │ │ │ │ + ldrh r2, [r4, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232ee4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232ee8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ str r7, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r4, #12] │ │ │ │ + ldrh r2, [r2, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232f08 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232f0c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r1, #12] │ │ │ │ + ldrh r6, [r7, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (232f38 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18238,15 +18240,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (232f3c ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0bc │ │ │ │ str r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r3, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (232f68 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18254,15 +18256,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (232f6c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r2, #10] │ │ │ │ + ldrh r2, [r0, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (232f98 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18270,15 +18272,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (232f9c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r6, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r7, #8] │ │ │ │ + ldrh r6, [r5, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (232fc8 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18286,15 +18288,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (232fcc ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0bc │ │ │ │ str r6, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r4, #8] │ │ │ │ + ldrh r6, [r2, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (232ff8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18302,15 +18304,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (232ffc ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r6, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r6, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233028 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18318,15 +18320,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23302c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r6, #6] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233058 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18334,15 +18336,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23305c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r5, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r3, #6] │ │ │ │ + ldrh r2, [r1, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233088 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18350,15 +18352,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23308c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r5, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, #6] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2330b8 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18366,15 +18368,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (2330bc ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0bc │ │ │ │ str r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r4, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2330e8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18382,15 +18384,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2330ec ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r2, #4] │ │ │ │ + ldrh r6, [r0, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233118 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18398,15 +18400,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23311c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r7, #2] │ │ │ │ + ldrh r6, [r5, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233148 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18414,15 +18416,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (23314c ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0bc │ │ │ │ str r4, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r4, #2] │ │ │ │ + ldrh r2, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233178 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18430,15 +18432,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23317c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r0, #2] │ │ │ │ + strh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2331a8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18446,15 +18448,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2331ac ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r5, #0] │ │ │ │ + strh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2331d8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18462,15 +18464,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2331dc ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r4, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r2, #0] │ │ │ │ + strh r2, [r0, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233208 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18478,15 +18480,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23320c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r4, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r7, #62] @ 0x3e │ │ │ │ + strh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233238 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18494,15 +18496,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (23323c ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0bc │ │ │ │ str r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r4, #62] @ 0x3e │ │ │ │ + strh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233268 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18510,15 +18512,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23326c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r1, #62] @ 0x3e │ │ │ │ + strh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233298 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18526,15 +18528,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23329c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r3, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #60] @ 0x3c │ │ │ │ + strh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2332c8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18542,15 +18544,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2332cc ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r3, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r2, #60] @ 0x3c │ │ │ │ + strh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2332f8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18558,15 +18560,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2332fc ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r7, #58] @ 0x3a │ │ │ │ + strh r2, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233328 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18574,15 +18576,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23332c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r2, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, #58] @ 0x3a │ │ │ │ + strh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233358 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18590,15 +18592,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23335c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r2, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r1, #58] @ 0x3a │ │ │ │ + strh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233388 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18606,15 +18608,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (23338c ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0bc │ │ │ │ str r2, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r6, #56] @ 0x38 │ │ │ │ + strh r6, [r4, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2333b8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18622,15 +18624,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2333bc ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r2, #56] @ 0x38 │ │ │ │ + strh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2333e8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18638,15 +18640,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2333ec ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r2, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r6, #54] @ 0x36 │ │ │ │ + strh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233418 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18654,15 +18656,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23341c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r2, #54] @ 0x36 │ │ │ │ + strh r6, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233448 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18670,15 +18672,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23344c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r1, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r7, #52] @ 0x34 │ │ │ │ + strh r6, [r5, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233478 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18686,15 +18688,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23347c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, #52] @ 0x34 │ │ │ │ + strh r2, [r2, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2334a8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18702,15 +18704,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2334ac ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ str r1, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r1, #52] @ 0x34 │ │ │ │ + strh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2334fc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18732,15 +18734,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r1, [sp, #264] @ 0x108 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r3, #50] @ 0x32 │ │ │ │ + strh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (233550 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18762,15 +18764,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, #48] @ 0x30 │ │ │ │ + strh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2335a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18792,15 +18794,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, #46] @ 0x2e │ │ │ │ + strh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2335f8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18822,15 +18824,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #44] @ 0x2c │ │ │ │ + strh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233628 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18838,15 +18840,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23362c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r0, #44] @ 0x2c │ │ │ │ + strh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233658 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18854,15 +18856,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23365c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233688 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18870,15 +18872,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (23368c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r2, #42] @ 0x2a │ │ │ │ + strh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2336b8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18886,15 +18888,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2336bc ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r7, #40] @ 0x28 │ │ │ │ + strh r2, [r5, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (233708 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18915,15 +18917,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r3, #40] @ 0x28 │ │ │ │ + strh r0, [r1, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (233758 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18944,15 +18946,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r4, #38] @ 0x26 │ │ │ │ + strh r0, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2337ac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18974,15 +18976,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, #36] @ 0x24 │ │ │ │ + strh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (233800 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19004,127 +19006,127 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r6, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r4, #34] @ 0x22 │ │ │ │ + strh r6, [r2, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (233824 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #14, #7 │ │ │ │ ldr r0, [pc, #20] @ (233828 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ ldrh r0, [r7, #46] @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r1, #34] @ 0x22 │ │ │ │ + strh r0, [r7, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (233848 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #14, #7 │ │ │ │ ldr r0, [pc, #20] @ (23384c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ ldrh r4, [r2, #46] @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r7, #32] │ │ │ │ + strh r0, [r5, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (233870 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (233874 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r4, #32] │ │ │ │ + strh r6, [r2, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (233898 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (23389c ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r0, [r1, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r1, #32] │ │ │ │ + strh r6, [r7, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2338c0 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (2338c4 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r0, [r4, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r6, #30] │ │ │ │ + strh r6, [r4, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2338e8 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (2338ec ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r3, #30] │ │ │ │ + strh r2, [r1, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (233910 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (233914 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r7, #28] │ │ │ │ + strh r6, [r5, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (233938 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (23393c ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, #28] │ │ │ │ + strh r2, [r2, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (233994 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19147,15 +19149,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r5, #26] │ │ │ │ + strh r0, [r3, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (2339f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19178,15 +19180,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r6, [r2, #34] @ 0x22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r4, #24] │ │ │ │ + strh r4, [r2, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233a20 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19194,15 +19196,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233a24 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r0, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + strh r6, [r3, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233a50 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19210,45 +19212,45 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233a54 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r2, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r2, #22] │ │ │ │ + strh r2, [r0, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233a7c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233a80 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r4, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r7, #20] │ │ │ │ + strh r2, [r5, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233aa8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233aac ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r2, [r7, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r3, #20] │ │ │ │ + strh r6, [r1, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233ad8 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19256,15 +19258,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233adc ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r1, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r7, #18] │ │ │ │ + strh r6, [r5, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233b08 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19272,105 +19274,105 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233b0c ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r3, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, #18] │ │ │ │ + strh r2, [r2, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233b34 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233b38 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r5, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r1, #18] │ │ │ │ + strh r2, [r7, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233b60 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233b64 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r2, [r0, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #16] │ │ │ │ + strh r6, [r3, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233b8c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233b90 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r2, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r2, #16] │ │ │ │ + strh r2, [r0, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233bb8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233bbc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r2, [r5, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r7, #14] │ │ │ │ + strh r2, [r5, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233be4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233be8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r7, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, #14] │ │ │ │ + strh r2, [r2, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233c10 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233c14 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r2, [r2, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r0, #14] │ │ │ │ + strh r6, [r6, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233c40 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19378,15 +19380,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233c44 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r4, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r4, #12] │ │ │ │ + strh r6, [r2, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233c70 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19394,45 +19396,45 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233c74 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r6, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r1, #12] │ │ │ │ + strh r2, [r7, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233c9c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233ca0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r6, #10] │ │ │ │ + strh r2, [r4, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233cc8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233ccc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r2, [r3, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r2, #10] │ │ │ │ + strh r6, [r0, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233cf8 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19440,15 +19442,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233cfc ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r5, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r6, #8] │ │ │ │ + strh r6, [r4, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233d28 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19456,150 +19458,150 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233d2c ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r7, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r3, #8] │ │ │ │ + strh r2, [r1, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233d54 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233d58 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r1, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r0, #8] │ │ │ │ + strh r2, [r6, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233d80 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233d84 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r2, [r4, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r4, #6] │ │ │ │ + strh r6, [r2, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233dac ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233db0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r6, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r1, #6] │ │ │ │ + strh r2, [r7, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233dd8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233ddc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r2, [r1, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #4] │ │ │ │ + strh r6, [r3, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233e04 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233e08 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrh r6, [r3, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + strh r2, [r0, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233e30 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233e34 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + strh r6, [r4, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233e5c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233e60 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r6, [r0, #62] @ 0x3e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r3, #2] │ │ │ │ + strh r2, [r1, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233e88 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233e8c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r2, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r7, #0] │ │ │ │ + ldrb r6, [r5, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233eb4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233eb8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, #0] │ │ │ │ + ldrb r2, [r2, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (233f04 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19620,30 +19622,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r7, #31] │ │ │ │ + ldrb r0, [r5, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233f30 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233f34 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #31] │ │ │ │ + ldrb r6, [r7, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (233f80 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19664,15 +19666,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r2, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r5, #30] │ │ │ │ + ldrb r4, [r3, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (233fd0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19693,30 +19695,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r7, #29] │ │ │ │ + ldrb r4, [r5, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233ffc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234000 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r3, #29] │ │ │ │ + ldrb r2, [r1, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (23404c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19737,15 +19739,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r5, #46] @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r6, #28] │ │ │ │ + ldrb r4, [r4, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (23409c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19766,135 +19768,135 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r3, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r0, #28] │ │ │ │ + ldrb r0, [r6, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2340c8 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2340cc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r2, [r3, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #27] │ │ │ │ + ldrb r6, [r0, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2340f4 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2340f8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, #26] │ │ │ │ + ldrb r6, [r5, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234120 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234124 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #26] │ │ │ │ + ldrb r2, [r3, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23414c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234150 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + ldrb r2, [r0, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234178 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23417c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r2, [r5, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #25] │ │ │ │ + ldrb r2, [r5, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2341a4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2341a8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r6, [r7, #34] @ 0x22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #25] │ │ │ │ + ldrb r2, [r2, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2341d0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2341d4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #25] │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2341fc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234200 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r6, [r4, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r6, #24] │ │ │ │ + ldrb r6, [r4, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (23424c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19915,15 +19917,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r5, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r2, #24] │ │ │ │ + ldrb r0, [r0, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (23429c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19944,75 +19946,75 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r3, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r3, #23] │ │ │ │ + ldrb r4, [r1, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2342c8 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2342cc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r2, [r3, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #22] │ │ │ │ + ldrb r2, [r4, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2342f4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2342f8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r6, [r5, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r3, #22] │ │ │ │ + ldrb r2, [r1, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234320 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234324 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r2, [r0, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #22] │ │ │ │ + ldrb r6, [r6, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23434c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234350 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r6, [r2, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #21] │ │ │ │ + ldrb r6, [r3, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (23439c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -20033,131 +20035,131 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r3, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r1, #21] │ │ │ │ + ldrb r0, [r7, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2343c8 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2343cc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r2, [r3, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldrb r6, [r1, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2343f4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2343f8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r6, [r5, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r1, #20] │ │ │ │ + ldrb r2, [r7, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234420 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234424 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r2, [r0, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r6, #19] │ │ │ │ + ldrb r6, [r4, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (234444 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (234448 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ strh r0, [r3, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #19] │ │ │ │ + ldrb r6, [r3, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234470 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234474 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r2, [r6, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #19] │ │ │ │ + ldrb r6, [r7, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23449c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2344a0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r6, [r0, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r6, #18] │ │ │ │ + ldrb r6, [r4, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2344c8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2344cc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r2, [r3, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #18] │ │ │ │ + ldrb r2, [r2, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (2344ec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (2344f0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ strh r0, [r6, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r1, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (23453c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -20178,73 +20180,73 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r7, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r5, #17] │ │ │ │ + ldrb r4, [r3, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234568 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23456c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r2, [r7, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #17] │ │ │ │ + ldrb r2, [r6, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234594 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234598 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r6, [r1, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #16] │ │ │ │ + ldrb r6, [r3, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (2345b8 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (2345bc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ strh r4, [r4, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, #16] │ │ │ │ + ldrb r6, [r2, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2345e4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2345e8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strh r6, [r7, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #16] │ │ │ │ + ldrb r6, [r6, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (234634 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -20265,641 +20267,641 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r0, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r4, #15] │ │ │ │ + ldrb r0, [r2, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234660 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234664 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r0, #31] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r6, #14] │ │ │ │ + ldrb r6, [r4, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23468c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234690 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r2, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #14] │ │ │ │ + ldrb r2, [r2, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2346b8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2346bc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r5, #29] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r1, #14] │ │ │ │ + ldrb r2, [r7, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2346e4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2346e8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r7, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r6, #13] │ │ │ │ + ldrb r6, [r4, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234710 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234714 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r2, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r3, #13] │ │ │ │ + ldrb r6, [r1, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23473c ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234740 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r4, #27] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #13] │ │ │ │ + ldrb r6, [r6, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234768 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23476c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r7, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #12] │ │ │ │ + ldrb r2, [r4, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234794 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234798 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r1, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r3, #12] │ │ │ │ + ldrb r2, [r1, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2347c0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2347c4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r4, #25] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #12] │ │ │ │ + ldrb r6, [r6, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2347ec ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2347f0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r6, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #11] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234818 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23481c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r1, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r3, #11] │ │ │ │ + ldrb r6, [r1, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234844 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234848 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r3, #23] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r1, #11] │ │ │ │ + ldrb r2, [r7, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234870 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234874 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r6, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #10] │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23489c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2348a0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r0, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r3, #10] │ │ │ │ + ldrb r6, [r1, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2348c8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2348cc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #10] │ │ │ │ + ldrb r6, [r7, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2348f4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2348f8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r5, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #9] │ │ │ │ + ldrb r2, [r5, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234920 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234924 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r0, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, #9] │ │ │ │ + ldrb r6, [r2, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23494c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234950 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r2, #19] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #9] │ │ │ │ + ldrb r6, [r7, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234978 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23497c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r5, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #8] │ │ │ │ + ldrb r2, [r5, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2349a4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2349a8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r7, #17] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #8] │ │ │ │ + ldrb r2, [r3, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2349d0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2349d4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r2, #17] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #8] │ │ │ │ + ldrb r6, [r0, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2349fc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234a00 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r4, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #8] │ │ │ │ + ldrb r2, [r6, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234a28 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234a2c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r7, #15] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #7] │ │ │ │ + ldrb r2, [r3, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234a54 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234a58 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r1, #15] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #7] │ │ │ │ + ldrb r6, [r0, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234a80 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234a84 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r4, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #7] │ │ │ │ + ldrb r2, [r6, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234aac ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234ab0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r6, #13] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #6] │ │ │ │ + ldrb r2, [r4, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234ad8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234adc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r3, #6] │ │ │ │ + ldrb r6, [r1, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234b04 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234b08 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r3, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #6] │ │ │ │ + ldrb r6, [r6, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234b30 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234b34 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r6, #11] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #5] │ │ │ │ + ldrb r2, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234b5c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234b60 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r0, #11] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r3, #5] │ │ │ │ + ldrb r6, [r1, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234b88 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234b8c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r3, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #5] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234bb4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234bb8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r5, #9] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + ldrb r2, [r5, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (234bd8 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (234bdc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r4, [r0, #9] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #4] │ │ │ │ + ldrb r2, [r4, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234c04 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234c08 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r3, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r0, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234c30 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234c34 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r6, #7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, #3] │ │ │ │ + ldrb r6, [r5, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234c5c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234c60 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #3] │ │ │ │ + ldrb r6, [r3, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234c88 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234c8c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r3, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r3, #3] │ │ │ │ + ldrb r2, [r1, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (234cac ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (234cb0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r0, [r6, #5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #3] │ │ │ │ + ldrb r2, [r0, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (234cd0 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ lsls r3, r0, #11 │ │ │ │ ldr r0, [pc, #20] @ (234cd4 ) │ │ │ │ add r1, pc │ │ │ │ asrs r2, r3, #22 │ │ │ │ add r0, pc │ │ │ │ asrs r3, r3, #31 │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ ldrb r6, [r1, #5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #3] │ │ │ │ + ldrb r2, [r6, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234cfc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234d00 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r4, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #2] │ │ │ │ + ldrb r2, [r2, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234d28 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234d2c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r1, #2] │ │ │ │ + ldrb r2, [r7, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234d54 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234d58 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r1, #3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #1] │ │ │ │ + ldrb r2, [r4, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #28] @ (234d7c ) │ │ │ │ ubfx r2, r0, #14, #2 │ │ │ │ lsls r3, r0, #10 │ │ │ │ ldr r0, [pc, #24] @ (234d80 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, r2, lsl #2 │ │ │ │ @@ -20907,238 +20909,238 @@ │ │ │ │ asrs r2, r3, #26 │ │ │ │ asrs r3, r3, #31 │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ ldrb r6, [r4, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r6, #1] │ │ │ │ + ldrb r0, [r4, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234da8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234dac ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r2, [r7, #1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #1] │ │ │ │ + strb r6, [r7, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234dd4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234dd8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r6, [r1, #1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #0] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (234df8 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (234dfc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldrb r4, [r4, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #0] │ │ │ │ + strb r2, [r4, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #3, #23 │ │ │ │ ldr r0, [pc, #8] @ (234e10 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, #0] │ │ │ │ + strb r0, [r3, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #3, #23 │ │ │ │ ldr r0, [pc, #8] @ (234e24 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, #0] │ │ │ │ + strb r0, [r2, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #3, #23 │ │ │ │ ldr r0, [pc, #8] @ (234e38 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ - ldrb r4, [r3, #0] │ │ │ │ + strb r4, [r1, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234e60 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234e64 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r2, [r0, #31] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #0] │ │ │ │ + strb r2, [r6, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234e8c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234e90 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r6, [r2, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + strb r6, [r2, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (234ea8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (234eac ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ strb r0, [r6, #29] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r3, #31] │ │ │ │ + strb r6, [r1, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (234ec4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (234ec8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ strb r4, [r2, #29] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r1, #31] │ │ │ │ + strb r2, [r7, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234ef0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234ef4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r2, [r6, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r4, #30] │ │ │ │ + strb r2, [r2, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234f1c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234f20 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r6, [r0, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r0, #30] │ │ │ │ + strb r6, [r6, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234f48 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234f4c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r2, [r3, #27] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r5, #29] │ │ │ │ + strb r2, [r3, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (234f64 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (234f68 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ strb r4, [r6, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r4, #29] │ │ │ │ + strb r2, [r2, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (234f80 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (234f84 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ strb r0, [r3, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r1, #29] │ │ │ │ + strb r6, [r7, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (234f9c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (234fa0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ strb r4, [r7, #25] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r7, #28] │ │ │ │ + strb r2, [r5, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (234fb8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (234fbc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ strb r0, [r4, #25] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r4, #28] │ │ │ │ + strb r6, [r2, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234fe4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234fe8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r6, [r7, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r7, #27] │ │ │ │ + strb r6, [r5, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (235038 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -21160,15 +21162,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strb r6, [r0, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r1, #27] │ │ │ │ + strb r2, [r7, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (23508c ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -21190,43 +21192,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strb r2, [r6, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r3, #26] │ │ │ │ + strb r2, [r1, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (2350b0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (2350b4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ strb r4, [r5, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r1, #26] │ │ │ │ + strb r6, [r7, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2350dc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2350e0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r6, [r0, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r5, #25] │ │ │ │ + strb r2, [r3, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (235130 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -21248,15 +21250,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strb r6, [r1, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r6, #24] │ │ │ │ + strb r6, [r4, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (235184 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -21278,60 +21280,60 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strb r2, [r7, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r0, #24] │ │ │ │ + strb r6, [r6, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2351b0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2351b4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r2, [r6, #17] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r5, #23] │ │ │ │ + strb r2, [r3, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2351dc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2351e0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r6, [r0, #17] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r1, #23] │ │ │ │ + strb r6, [r7, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235208 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23520c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r2, [r3, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r6, #22] │ │ │ │ + strb r2, [r4, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235258 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21352,45 +21354,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r4, #15] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r0, #22] │ │ │ │ + strb r4, [r6, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235284 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235288 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r6, [r3, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r4, #21] │ │ │ │ + strb r2, [r2, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2352b0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2352b4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r2, [r6, #13] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r0, #21] │ │ │ │ + strb r6, [r6, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235300 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21411,15 +21413,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r7, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r3, #20] │ │ │ │ + strb r0, [r1, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235350 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21440,45 +21442,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r5, #11] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r4, #19] │ │ │ │ + strb r4, [r2, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23537c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235380 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r6, [r4, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r0, #19] │ │ │ │ + strb r2, [r6, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2353a8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2353ac ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r2, [r7, #9] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r4, #18] │ │ │ │ + strb r6, [r2, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (2353f8 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21499,45 +21501,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r0, #9] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r7, #17] │ │ │ │ + strb r0, [r5, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235424 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235428 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r6, [r7, #7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r2, #17] │ │ │ │ + strb r6, [r0, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235450 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235454 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r2, [r2, #7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r7, #16] │ │ │ │ + strb r2, [r5, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (2354a0 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21558,45 +21560,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r3, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r1, #16] │ │ │ │ + strb r4, [r7, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2354cc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2354d0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r6, [r2, #5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r5, #15] │ │ │ │ + strb r2, [r3, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2354f8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2354fc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r2, [r5, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r1, #15] │ │ │ │ + strb r6, [r7, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235548 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21617,15 +21619,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r6, #3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r4, #14] │ │ │ │ + strb r0, [r2, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235598 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21646,45 +21648,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r4, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r5, #13] │ │ │ │ + strb r4, [r3, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2355c4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2355c8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r6, [r3, #1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r1, #13] │ │ │ │ + strb r2, [r7, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2355f0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2355f4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ strb r2, [r6, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r5, #12] │ │ │ │ + strb r6, [r3, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235640 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21705,15 +21707,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r7, #124] @ 0x7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r0, #12] │ │ │ │ + strb r4, [r6, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235690 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21734,45 +21736,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r2, #11] │ │ │ │ + strb r0, [r0, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2356bc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2356c0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldr r6, [r4, #116] @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r5, #10] │ │ │ │ + strb r6, [r3, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2356e8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2356ec ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldr r2, [r7, #112] @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r2, #10] │ │ │ │ + strb r2, [r0, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235738 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21793,15 +21795,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r4, #9] │ │ │ │ + strb r4, [r2, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235788 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21822,58 +21824,58 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r6, #8] │ │ │ │ + strb r0, [r4, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2357b4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2357b8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldr r6, [r5, #100] @ 0x64 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r1, #8] │ │ │ │ + strb r2, [r7, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2357e0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2357e4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r5, #7] │ │ │ │ + strb r6, [r3, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (235804 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (235808 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r4, #7] │ │ │ │ + strb r2, [r2, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235854 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21894,15 +21896,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [r5, #92] @ 0x5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r5, #6] │ │ │ │ + strb r0, [r3, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (2358a4 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21923,84 +21925,84 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r6, #5] │ │ │ │ + strb r4, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2358d0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2358d4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldr r2, [r2, #84] @ 0x54 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r1, #5] │ │ │ │ + strb r6, [r7, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2358fc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235900 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ ldr r6, [r4, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + strb r2, [r4, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (235920 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (235924 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r4, [r7, #76] @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r4, #4] │ │ │ │ + strb r6, [r2, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (235944 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (235948 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r1, #4] │ │ │ │ + strb r6, [r7, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (235968 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (23596c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0bc │ │ │ │ ldr r4, [r6, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r6, #3] │ │ │ │ + strb r6, [r4, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (2359b8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -22022,55 +22024,55 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r2, [r0, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r0, #3] │ │ │ │ + strb r2, [r6, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #19 │ │ │ │ ldr r0, [pc, #8] @ (2359d0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ - mov r4, r6 │ │ │ │ + cmp ip, ip │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #19 │ │ │ │ ldr r0, [pc, #8] @ (2359e4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ - mov r0, r6 │ │ │ │ + cmp r8, ip │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #18 │ │ │ │ ldr r0, [pc, #8] @ (2359f8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ - mov r4, r5 │ │ │ │ + cmp ip, fp │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #18 │ │ │ │ ldr r0, [pc, #8] @ (235a0c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ - mov r0, r5 │ │ │ │ + cmp r8, fp │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #19 │ │ │ │ ldr r0, [pc, #8] @ (235a20 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0bc │ │ │ │ nop │ │ │ │ - strb r4, [r3, #1] │ │ │ │ + strb r4, [r1, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #5 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22084,15 +22086,15 @@ │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r1, #1] │ │ │ │ + ldr r0, [r7, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22108,15 +22110,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - strb r0, [r3, #0] │ │ │ │ + ldr r0, [r1, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #5 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22130,15 +22132,15 @@ │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r4, #124] @ 0x7c │ │ │ │ + ldr r4, [r2, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22152,15 +22154,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r6, #120] @ 0x78 │ │ │ │ + ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22174,15 +22176,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #120] @ 0x78 │ │ │ │ + ldr r4, [r6, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22198,15 +22200,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r4, [r2, #116] @ 0x74 │ │ │ │ + ldr r4, [r0, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22220,15 +22222,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r4, #112] @ 0x70 │ │ │ │ + ldr r0, [r2, #108] @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22244,15 +22246,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r0, [r6, #108] @ 0x6c │ │ │ │ + ldr r0, [r4, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22266,15 +22268,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r7, #104] @ 0x68 │ │ │ │ + ldr r4, [r5, #100] @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22290,15 +22292,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r4, [r1, #104] @ 0x68 │ │ │ │ + ldr r4, [r7, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22312,15 +22314,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #100] @ 0x64 │ │ │ │ + ldr r0, [r1, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #9 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22336,15 +22338,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r5, #96] @ 0x60 │ │ │ │ + ldr r0, [r3, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #10 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22360,15 +22362,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #92] @ 0x5c │ │ │ │ + ldr r0, [r5, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22382,15 +22384,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r1, #92] @ 0x5c │ │ │ │ + ldr r0, [r7, #84] @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22406,15 +22408,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r0, [r3, #88] @ 0x58 │ │ │ │ + ldr r0, [r1, #84] @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22428,15 +22430,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r4, #84] @ 0x54 │ │ │ │ + ldr r4, [r2, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #9 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22452,15 +22454,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r6, #80] @ 0x50 │ │ │ │ + ldr r4, [r4, #76] @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22474,15 +22476,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #80] @ 0x50 │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2258a8 │ │ │ │ @@ -22498,15 +22500,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r4, [r2, #76] @ 0x4c │ │ │ │ + ldr r4, [r0, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #1022 @ 0x3fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22534,17 +22536,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - tst r2, r0 │ │ │ │ + sbcs r2, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r5, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #1022 @ 0x3fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22572,17 +22574,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - sbcs r2, r3 │ │ │ │ + adcs r2, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r3, #64] @ 0x40 │ │ │ │ + ldr r2, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (235fb8 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22622,17 +22624,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r0, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r4 │ │ │ │ + lsrs r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r4, #56] @ 0x38 │ │ │ │ + ldr r4, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (23603c ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22672,17 +22674,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r4 │ │ │ │ + eors r0, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r7, #48] @ 0x30 │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (2360c0 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22722,17 +22724,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ands r4, r3 │ │ │ │ + subs r7, #204 @ 0xcc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r1, #44] @ 0x2c │ │ │ │ + ldr r4, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (236144 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22772,17 +22774,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r4, [r4, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #152 @ 0x98 │ │ │ │ + subs r7, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r4, #36] @ 0x24 │ │ │ │ + ldr r0, [r2, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (2361c8 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22822,17 +22824,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #20 │ │ │ │ + subs r6, #196 @ 0xc4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r6, #28] │ │ │ │ + ldr r4, [r4, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (23624c ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22872,17 +22874,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r4, [r3, #64] @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #144 @ 0x90 │ │ │ │ + subs r6, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r1, #24] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (2362d0 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22922,17 +22924,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r0, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #12 │ │ │ │ + subs r5, #188 @ 0xbc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r3, #16] │ │ │ │ + ldr r4, [r1, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (236354 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22972,17 +22974,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r4, [r2, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #136 @ 0x88 │ │ │ │ + subs r5, #56 @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r6, #8] │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (2363dc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23021,17 +23023,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r2, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #248 @ 0xf8 │ │ │ │ + subs r4, #168 @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ + str r4, [r5, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (236464 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23070,17 +23072,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r2, [r1, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #112 @ 0x70 │ │ │ │ + subs r4, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r1, #124] @ 0x7c │ │ │ │ + str r0, [r7, #116] @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (2364ec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23119,17 +23121,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r2, [r0, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #232 @ 0xe8 │ │ │ │ + subs r3, #152 @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r2, #116] @ 0x74 │ │ │ │ + str r0, [r0, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (236574 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23168,17 +23170,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r2, [r7, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #96 @ 0x60 │ │ │ │ + subs r3, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r3, #108] @ 0x6c │ │ │ │ + str r0, [r1, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (2365fc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23217,17 +23219,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r2, [r6, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #216 @ 0xd8 │ │ │ │ + subs r2, #136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r4, #100] @ 0x64 │ │ │ │ + str r4, [r2, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23255,17 +23257,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r2, #106 @ 0x6a │ │ │ │ + subs r2, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r1, #96] @ 0x60 │ │ │ │ + str r2, [r7, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23296,17 +23298,17 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r2, #0 │ │ │ │ + subs r1, #176 @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r5, #88] @ 0x58 │ │ │ │ + str r2, [r3, #84] @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23337,17 +23339,17 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r1, #144 @ 0x90 │ │ │ │ + subs r1, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r1, #84] @ 0x54 │ │ │ │ + str r6, [r7, #76] @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23384,17 +23386,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsh r0, [r3, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #14 │ │ │ │ + subs r0, #190 @ 0xbe │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r4, #76] @ 0x4c │ │ │ │ + str r2, [r2, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23431,17 +23433,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsh r0, [r3, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #142 @ 0x8e │ │ │ │ + subs r0, #62 @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ + str r2, [r4, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (2368cc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23480,17 +23482,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldrb r2, [r4, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #8 │ │ │ │ + adds r7, #184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r7, #60] @ 0x3c │ │ │ │ + str r4, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ bic.w r3, r0, #4261412864 @ 0xfe000000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -23518,17 +23520,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r7, #162 @ 0xa2 │ │ │ │ + adds r7, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r2, #32] │ │ │ │ + str r2, [r0, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ bic.w r3, r0, #4261412864 @ 0xfe000000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -23556,17 +23558,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r7, #58 @ 0x3a │ │ │ │ + adds r6, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r6, #24] │ │ │ │ + str r2, [r4, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #100] @ (236a1c ) │ │ │ │ movw r3, #65534 @ 0xfffe │ │ │ │ @@ -23604,17 +23606,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldrb r0, [r1, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #186 @ 0xba │ │ │ │ + adds r6, #106 @ 0x6a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r0, #44] @ 0x2c │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (236a98 ) │ │ │ │ ubfx ip, r0, #12, #9 │ │ │ │ @@ -23649,17 +23651,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh r0, [r1, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #56 @ 0x38 │ │ │ │ + adds r5, #232 @ 0xe8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r1, #36] @ 0x24 │ │ │ │ + str r6, [r7, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 236b08 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23690,17 +23692,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh r6, [r1, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #202 @ 0xca │ │ │ │ + adds r5, #122 @ 0x7a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r7, #28] │ │ │ │ + str r2, [r5, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 236b78 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23731,17 +23733,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh r6, [r3, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #90 @ 0x5a │ │ │ │ + adds r5, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r2, #24] │ │ │ │ + str r6, [r0, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 236be8 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23772,17 +23774,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh r6, [r5, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #234 @ 0xea │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r6, #16] │ │ │ │ + str r2, [r4, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 236c58 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23813,17 +23815,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r6, [r7, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #122 @ 0x7a │ │ │ │ + adds r4, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r1, #12] │ │ │ │ + str r6, [r7, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 236cc8 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23854,17 +23856,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r6, [r1, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #10 │ │ │ │ + adds r3, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r1, #0] │ │ │ │ + ldrsh r6, [r7, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r2 │ │ │ │ mov r3, r1 │ │ │ │ @@ -23872,15 +23874,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r0, [r4, #8] │ │ │ │ blx r5 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx 2237ac <__longjmp_chk@plt> │ │ │ │ - str r2, [r5, #0] │ │ │ │ + ldrsh r2, [r3, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ strd r0, r1, [sp, #4] │ │ │ │ @@ -24019,19 +24021,19 @@ │ │ │ │ strh r3, [r4, #4] │ │ │ │ ldrb r3, [r5, #6] │ │ │ │ str r0, [r4, #0] │ │ │ │ strb r3, [r4, #6] │ │ │ │ b.n 236dba │ │ │ │ ldr r2, [r3, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsh r0, [r2, r7] │ │ │ │ + ldrsh r0, [r0, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r0, [r2, r5] │ │ │ │ + ldrsh r0, [r0, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r6, [r0, r4] │ │ │ │ + ldrsh r6, [r6, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #212] @ (236f58 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -24116,20 +24118,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #132 @ 0x84 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #856] @ 0x358 │ │ │ │ + ldr r7, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - orrs.w r0, lr, #72 @ 0x48 │ │ │ │ + and.w r0, lr, #72 @ 0x48 │ │ │ │ ldrsb r6, [r0, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bne.n 236ea4 │ │ │ │ + bne.n 237004 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r3, #222 @ 0xde │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -24158,15 +24160,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, r7] │ │ │ │ + ldrb r2, [r2, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ @@ -24193,15 +24195,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, r6] │ │ │ │ + ldrb r2, [r0, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ @@ -24228,15 +24230,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r0, r5] │ │ │ │ + ldrb r6, [r6, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ands.w r0, r0, #65011712 @ 0x3e00000 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ands.w r0, r0, #992 @ 0x3e0 │ │ │ │ @@ -24298,17 +24300,17 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, lr │ │ │ │ bl 236cd4 │ │ │ │ ldrh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r2, r5, #1 │ │ │ │ strb r2, [r2, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #152 @ 0x98 │ │ │ │ + cmp r7, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r5, r2] │ │ │ │ + ldrb r4, [r3, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #172] @ (237210 ) │ │ │ │ ubfx r1, r0, #24, #1 │ │ │ │ @@ -24370,17 +24372,17 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r2, r5, #1 │ │ │ │ strb r6, [r5, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #212 @ 0xd4 │ │ │ │ + cmp r6, #132 @ 0x84 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r7, r7] │ │ │ │ + ldrh r0, [r5, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ubfx r4, r0, #4, #1 │ │ │ │ ldr r3, [pc, #168] @ (2372dc ) │ │ │ │ @@ -24437,15 +24439,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ ldrh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ strh r2, [r6, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, r5] │ │ │ │ + ldrh r6, [r6, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx r1, r0, #3, #1 │ │ │ │ ldr.w ip, [pc, #172] @ 2373a8 │ │ │ │ @@ -24502,15 +24504,15 @@ │ │ │ │ bl 236cd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 236cd4 │ │ │ │ ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ strh r2, [r5, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r7, r1] │ │ │ │ + ldrh r6, [r5, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (23743c ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24553,15 +24555,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ ldrh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r2, r5, #1 │ │ │ │ strh r0, [r1, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #200 @ 0xc8 │ │ │ │ + adds r1, #120 @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #120] @ 2374d0 │ │ │ │ ubfx r3, r0, #7, #3 │ │ │ │ @@ -24603,15 +24605,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ ldrh r4, [r4, #30] │ │ │ │ lsls r2, r5, #1 │ │ │ │ str r6, [r6, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #74 @ 0x4a │ │ │ │ + adds r0, #250 @ 0xfa │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (237564 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24654,15 +24656,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ ldrh r2, [r2, #26] │ │ │ │ lsls r2, r5, #1 │ │ │ │ str r0, [r4, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #200 @ 0xc8 │ │ │ │ + adds r0, #120 @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ (2375f0 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24704,15 +24706,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #20] │ │ │ │ lsls r2, r5, #1 │ │ │ │ str r6, [r1, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #104 @ 0x68 │ │ │ │ + adds r0, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [pc, #104] @ (237678 ) │ │ │ │ @@ -24752,15 +24754,15 @@ │ │ │ │ bl 236cd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 236cd4 │ │ │ │ ldrh r0, [r6, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r7, [pc, #784] @ (237990 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #242 @ 0xf2 │ │ │ │ + cmp r7, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ (237704 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24802,15 +24804,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ ldrh r0, [r5, #12] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r7, [pc, #232] @ (2377f4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #124 @ 0x7c │ │ │ │ + cmp r7, #44 @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ubfx r1, r0, #4, #1 │ │ │ │ ldr.w ip, [pc, #100] @ 237788 │ │ │ │ @@ -24845,15 +24847,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ ldrh r6, [r2, #8] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r6, [pc, #680] @ (237a38 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsb r4, [r4, r2] │ │ │ │ + ldrsb r4, [r2, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ubfx r1, r0, #4, #1 │ │ │ │ ldr.w ip, [pc, #100] @ 23780c │ │ │ │ @@ -24888,15 +24890,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r6, [pc, #152] @ (2378ac ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsb r4, [r5, r0] │ │ │ │ + strb r4, [r3, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ubfx r1, r0, #9, #1 │ │ │ │ ldr.w ip, [pc, #144] @ 2378bc │ │ │ │ @@ -24947,15 +24949,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r5, [pc, #552] @ (237aec ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #6 │ │ │ │ + cmp r4, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ (237928 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24986,15 +24988,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ strh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r5, [pc, #64] @ (237970 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 2379b8 │ │ │ │ ubfx r3, r0, #7, #3 │ │ │ │ @@ -25035,15 +25037,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ strh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r4, [pc, #552] @ (237be8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #18 │ │ │ │ + cmp r3, #194 @ 0xc2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ubfx r1, r0, #9, #1 │ │ │ │ ldr.w ip, [pc, #144] @ 237a68 │ │ │ │ @@ -25094,15 +25096,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ strh r0, [r4, #50] @ 0x32 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r3, [pc, #888] @ (237de8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #110 @ 0x6e │ │ │ │ + cmp r3, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #84] @ (237ad8 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25134,15 +25136,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ strh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r3, [pc, #384] @ (237c60 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #20 │ │ │ │ + movs r4, #196 @ 0xc4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #116] @ (237b68 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25184,15 +25186,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ strh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [pc, #864] @ (237ed0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #116 @ 0x74 │ │ │ │ + cmp r2, #36 @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #140] @ (237c10 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25243,15 +25245,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ strh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [pc, #280] @ (237d30 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #114 @ 0x72 │ │ │ │ + subs r1, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (237c7c ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25282,15 +25284,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ strh r4, [r2, #32] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #720] @ (237f54 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #86 @ 0x56 │ │ │ │ + subs r1, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #120] @ (237d10 ) │ │ │ │ ubfx r1, r0, #1, #3 │ │ │ │ @@ -25330,15 +25332,15 @@ │ │ │ │ bl 236cd4 │ │ │ │ mov r0, lr │ │ │ │ bl 236cd4 │ │ │ │ strh r0, [r5, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #152] @ (237db0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #32] @ (237d3c ) │ │ │ │ + ldr r2, [pc, #736] @ (237ffc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #120] @ (237da4 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25378,15 +25380,15 @@ │ │ │ │ bl 236cd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 236cd4 │ │ │ │ strh r4, [r2, #24] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r0, [pc, #584] @ (237ff4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #32] @ (237dd0 ) │ │ │ │ + ldr r2, [pc, #736] @ (238090 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (237e38 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25430,15 +25432,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 236cd4 │ │ │ │ strh r6, [r7, #18] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r0, [pc, #48] @ (237e70 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [pc, #336] @ (237f94 ) │ │ │ │ + ldr r4, [pc, #16] @ (237e54 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #84] @ (237ea8 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25470,15 +25472,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ strh r2, [r5, #14] │ │ │ │ lsls r2, r5, #1 │ │ │ │ blx r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #140 @ 0x8c │ │ │ │ + cmp r0, #60 @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (237f3c ) │ │ │ │ ubfx r1, r0, #1, #3 │ │ │ │ @@ -25519,15 +25521,15 @@ │ │ │ │ bl 236cd4 │ │ │ │ mov r0, lr │ │ │ │ bl 236cd4 │ │ │ │ strh r2, [r7, #10] │ │ │ │ lsls r2, r5, #1 │ │ │ │ bx r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [pc, #80] @ (237f98 ) │ │ │ │ + ldr r6, [pc, #784] @ (238258 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (237fb4 ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25559,15 +25561,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 236cd4 │ │ │ │ strh r0, [r5, #6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ mov r4, pc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [pc, #648] @ (238248 ) │ │ │ │ + ldr r6, [pc, #328] @ (238108 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (23802c ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25599,15 +25601,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 236cd4 │ │ │ │ strh r0, [r6, #2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [pc, #216] @ (238110 ) │ │ │ │ + ldr r5, [pc, #920] @ (2383d0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (2380a4 ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25639,15 +25641,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 236cd4 │ │ │ │ ldrb r0, [r7, #31] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp ip, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #808] @ (2383d8 ) │ │ │ │ + ldr r5, [pc, #488] @ (238298 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (23811c ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25679,15 +25681,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 236cd4 │ │ │ │ ldrb r0, [r0, #30] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #376] @ (2382a0 ) │ │ │ │ + ldr r5, [pc, #56] @ (238160 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ (2381b4 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25731,15 +25733,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r1, ip │ │ │ │ bl 236cd4 │ │ │ │ ldrb r6, [r0, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r8, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #196 @ 0xc4 │ │ │ │ + adds r2, #116 @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ (23824c ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25783,15 +25785,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r1, ip │ │ │ │ bl 236cd4 │ │ │ │ ldrb r6, [r5, #25] │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r0, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #64 @ 0x40 │ │ │ │ + adds r1, #240 @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ (238308 ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25851,17 +25853,17 @@ │ │ │ │ mov r1, lr │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ ldrb r6, [r2, #23] │ │ │ │ lsls r2, r5, #1 │ │ │ │ muls r4, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r4, #7 │ │ │ │ + adds r0, r2, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [pc, #288] @ (238438 ) │ │ │ │ + ldr r0, [pc, #992] @ (2386f8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ (2383c8 ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25921,17 +25923,17 @@ │ │ │ │ mov r1, lr │ │ │ │ bl 236cd4 │ │ │ │ nop │ │ │ │ ldrb r6, [r2, #20] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r4, #4 │ │ │ │ + adds r0, r2, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [pc, #80] @ (238428 ) │ │ │ │ + ldr r0, [pc, #784] @ (2386e8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ (238464 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25978,17 +25980,17 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, lr │ │ │ │ bl 236cd4 │ │ │ │ ldrb r6, [r2, #17] │ │ │ │ lsls r2, r5, #1 │ │ │ │ rors r2, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r7, #1 │ │ │ │ + adds r0, r5, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [pc, #160] @ (238514 ) │ │ │ │ + ldr r1, [pc, #864] @ (2387d4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #5 │ │ │ │ blx 2258a8 │ │ │ │ @@ -26002,15 +26004,15 @@ │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - cmp r8, pc │ │ │ │ + cmp r8, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r6, r0 │ │ │ │ and.w r7, r0, #240 @ 0xf0 │ │ │ │ @@ -26087,21 +26089,21 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r6, #68 @ 0x44 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #12] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r0, r2, #1 │ │ │ │ asrs r4, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r2, 2385f6 │ │ │ │ + cbnz r2, 2385e2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [pc, #440] @ (238750 ) │ │ │ │ + ldr r0, [pc, #120] @ (238610 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r5, #182 @ 0xb6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -26180,21 +26182,21 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #4] │ │ │ │ + ldrh r6, [r3, #2] │ │ │ │ lsls r0, r2, #1 │ │ │ │ ands r4, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - hlt 0x001a │ │ │ │ + rev16 r2, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bx fp │ │ │ │ + bx r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r4, #198 @ 0xc6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 0023868c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -26322,21 +26324,21 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ movs r4, #104 @ 0x68 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bx ip │ │ │ │ + bx r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r3, #198 @ 0xc6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bx r1 │ │ │ │ + mov lr, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, #44 @ 0x2c │ │ │ │ + subs r3, #220 @ 0xdc │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r3, [r0, r2] │ │ │ │ lsrs r3, r3, #6 │ │ │ │ beq.n 2387fc │ │ │ │ cmp r3, #3 │ │ │ │ ite eq │ │ │ │ moveq r0, #6 │ │ │ │ @@ -26461,23 +26463,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - mov r8, lr │ │ │ │ + mov r8, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mov sl, r6 │ │ │ │ + mov r2, ip │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mov ip, r0 │ │ │ │ + mov r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mov r2, sl │ │ │ │ + mov r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mov r4, r3 │ │ │ │ + cmp ip, r9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (238a18 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -26502,15 +26504,15 @@ │ │ │ │ bl 238804 │ │ │ │ cmp r6, fp │ │ │ │ bge.n 2389b6 │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ ldr r1, [pc, #140] @ (238a1c ) │ │ │ │ ldr r3, [pc, #140] @ (238a20 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -26560,25 +26562,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp ip, fp │ │ │ │ + cmp ip, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp lr, r4 │ │ │ │ + cmp r6, sl │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r5, #38] @ 0x26 │ │ │ │ + strh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp lr, r2 │ │ │ │ + cmp r6, r8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, pc │ │ │ │ + cmp r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb77e │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -26777,17 +26779,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r7, #7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r1, #5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - muls r0, r4 │ │ │ │ + orrs r0, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bics r0, r5 │ │ │ │ + muls r0, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00238c38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -26863,15 +26865,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r0, r3, #1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - orrs r2, r0 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00238d00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -27009,23 +27011,23 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r4, r3 │ │ │ │ + adcs r4, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r6, r2, #3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - lsrs r6, r7, #8 │ │ │ │ + lsrs r6, r5, #7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - rors r4, r2 │ │ │ │ + sbcs r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - rors r6, r4 │ │ │ │ + sbcs r6, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00238e9c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -27113,33 +27115,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r3, #1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r0, r7 │ │ │ │ + lsrs r0, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r2, #5 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r6, r4 │ │ │ │ + lsls r6, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r0 │ │ │ │ + lsls r2, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (238fa4 ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - cbnz r0, 239006 │ │ │ │ + cbnz r0, 238ff2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -27277,15 +27279,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, r3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r4, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - ands r6, r0 │ │ │ │ + subs r7, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, r2, r1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r6, [pc, #704] @ (2393d4 ) │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -27425,21 +27427,21 @@ │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r7, r5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r4, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r6, #134 @ 0x86 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r2, r1, r4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #2 │ │ │ │ + subs r4, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0023927c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -27605,47 +27607,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r4, #252 @ 0xfc │ │ │ │ + subs r4, #172 @ 0xac │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r0, #6] │ │ │ │ + ldrb r6, [r6, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r4, #180 @ 0xb4 │ │ │ │ + subs r4, #100 @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00239430 : │ │ │ │ ldr r3, [pc, #4] @ (239438 ) │ │ │ │ add r3, pc │ │ │ │ b.n 239360 │ │ │ │ nop │ │ │ │ - subs r4, #150 @ 0x96 │ │ │ │ + subs r4, #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0023943c : │ │ │ │ ldr r3, [pc, #4] @ (239444 ) │ │ │ │ add r3, pc │ │ │ │ b.n 239360 │ │ │ │ nop │ │ │ │ - subs r4, #146 @ 0x92 │ │ │ │ + subs r4, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (239460 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - lsrs r6, r1, #17 │ │ │ │ + lsrs r6, r7, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -27661,17 +27663,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (23949c ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - subs r4, #90 @ 0x5a │ │ │ │ + subs r4, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, #90 @ 0x5a │ │ │ │ + subs r4, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002394a0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -27754,19 +27756,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - subs r3, #194 @ 0xc2 │ │ │ │ + subs r3, #114 @ 0x72 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r6, #13 │ │ │ │ + lsls r0, r4, #12 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r3, #164 @ 0xa4 │ │ │ │ + subs r3, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0023958c : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -27845,15 +27847,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ + strb r2, [r6, #31] │ │ │ │ lsls r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 239720 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ @@ -28463,21 +28465,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (239cf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [lr], #-340 @ 0xfffffeac │ │ │ │ - adds r4, #142 @ 0x8e │ │ │ │ + @ instruction: 0xfbee0055 │ │ │ │ + adds r4, #62 @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stc2 0, cr0, [sl], #-340 @ 0xfffffeac │ │ │ │ - adds r4, #124 @ 0x7c │ │ │ │ + @ instruction: 0xfbda0055 │ │ │ │ + adds r4, #44 @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, #148 @ 0x94 │ │ │ │ + adds r4, #68 @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -28562,26 +28564,26 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 2231e4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - @ instruction: 0xfb720055 │ │ │ │ - adds r3, #194 @ 0xc2 │ │ │ │ + @ instruction: 0xfb220055 │ │ │ │ + adds r3, #114 @ 0x72 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xfb4c0055 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + @ instruction: 0xfafc0055 │ │ │ │ + adds r3, #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r3, #152 @ 0x98 │ │ │ │ + adds r3, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xfb320055 │ │ │ │ - adds r3, #208 @ 0xd0 │ │ │ │ + @ instruction: 0xfae20055 │ │ │ │ + adds r3, #128 @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r3, #126 @ 0x7e │ │ │ │ + adds r3, #46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -29547,52 +29549,52 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ lsrs r4, r4, #19 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r4, #15 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - orrs.w r0, r4, #13959168 @ 0xd50000 │ │ │ │ - cmp r4, #166 @ 0xa6 │ │ │ │ + and.w r0, r4, #13959168 @ 0xd50000 │ │ │ │ + cmp r4, #86 @ 0x56 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, #190 @ 0xbe │ │ │ │ + cmp r4, #110 @ 0x6e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf3bc0055 │ │ │ │ - cmp r4, #158 @ 0x9e │ │ │ │ + bfi r0, ip, #1, #21 │ │ │ │ + cmp r4, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, #8 │ │ │ │ + cmp r3, #184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf0ce0055 │ │ │ │ - cmp r1, #196 @ 0xc4 │ │ │ │ + orns r0, lr, #85 @ 0x55 │ │ │ │ + cmp r1, #116 @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r1, #26 │ │ │ │ + cmp r0, #202 @ 0xca │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf0b60055 │ │ │ │ - cmp r1, #200 @ 0xc8 │ │ │ │ + orn r0, r6, #85 @ 0x55 │ │ │ │ + cmp r1, #120 @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r0, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - eors.w r0, sl, #85 @ 0x55 │ │ │ │ - cmp r1, #192 @ 0xc0 │ │ │ │ + orr.w r0, sl, #85 @ 0x55 │ │ │ │ + cmp r1, #112 @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r1, #68 @ 0x44 │ │ │ │ + cmp r0, #244 @ 0xf4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - orns r0, ip, #85 @ 0x55 │ │ │ │ - cmp r0, #204 @ 0xcc │ │ │ │ + bic.w r0, ip, #85 @ 0x55 │ │ │ │ + cmp r0, #124 @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - orn r0, r6, #85 @ 0x55 │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + ands.w r0, r6, #85 @ 0x55 │ │ │ │ + cmp r0, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - orrs.w r0, r4, #85 @ 0x55 │ │ │ │ - cmp r0, #164 @ 0xa4 │ │ │ │ + and.w r0, r4, #85 @ 0x55 │ │ │ │ + cmp r0, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - orr.w r0, r0, #85 @ 0x55 │ │ │ │ - cmp r0, #238 @ 0xee │ │ │ │ + vshr.s32 q8, , #16 │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r1, #10 │ │ │ │ + cmp r0, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 23b3d4 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -30542,59 +30544,59 @@ │ │ │ │ nop │ │ │ │ lsls r4, r7, #6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r5, #2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strd r0, r0, [r8, #-340] @ 0x154 │ │ │ │ - movs r1, #154 @ 0x9a │ │ │ │ + ldrd r0, r0, [r8], #340 @ 0x154 │ │ │ │ + movs r1, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r1, #178 @ 0xb2 │ │ │ │ + movs r1, #98 @ 0x62 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia.w r2!, {r0, r2, r4, r6} │ │ │ │ - movs r1, #148 @ 0x94 │ │ │ │ + strd r0, r0, [r2], #-340 @ 0x154 │ │ │ │ + movs r1, #68 @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #254 @ 0xfe │ │ │ │ + movs r0, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 23b034 │ │ │ │ + b.n 23af94 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r2, r1, #3 │ │ │ │ + subs r2, r7, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, r4, #3 │ │ │ │ + subs r6, r2, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 23af6c │ │ │ │ + b.n 23aecc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r0, r5, #2 │ │ │ │ + subs r0, r3, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, r7, #7 │ │ │ │ + adds r6, r5, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 23af44 │ │ │ │ + b.n 23aea4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r2, r5, #2 │ │ │ │ + subs r2, r3, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r4, #7 │ │ │ │ + adds r4, r2, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 23af18 │ │ │ │ + b.n 23ae78 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r2, r4, #2 │ │ │ │ + subs r2, r2, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + adds r6, r2, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 23aee8 │ │ │ │ + b.n 23ae48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r6, r5, #6 │ │ │ │ + adds r6, r3, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 23aec4 │ │ │ │ + b.n 23ae24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, r3, #6 │ │ │ │ + adds r0, r1, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 23aea8 │ │ │ │ + b.n 23ae08 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r6, r0, #6 │ │ │ │ + adds r6, r6, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 23bf9c │ │ │ │ @@ -31599,61 +31601,61 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 2231e4 │ │ │ │ @ instruction: 0xf6b20069 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf5820069 │ │ │ │ - ble.n 23c090 │ │ │ │ + ble.n 23bff0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r0, #23 │ │ │ │ + asrs r4, r6, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r3, #23 │ │ │ │ + asrs r4, r1, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 23bf20 │ │ │ │ + bgt.n 23c080 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r0, #20 │ │ │ │ + asrs r4, r6, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 23bfcc │ │ │ │ + blt.n 23bf2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r5, #19 │ │ │ │ + asrs r0, r3, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r2, #17 │ │ │ │ + asrs r2, r0, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 23c034 │ │ │ │ + bls.n 23bf94 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r2, r4, #11 │ │ │ │ + asrs r2, r2, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r7, #11 │ │ │ │ + asrs r6, r5, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 23bf6c │ │ │ │ + bls.n 23c0cc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r0, #11 │ │ │ │ + asrs r0, r6, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r2, #8 │ │ │ │ + asrs r6, r0, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 23bf48 │ │ │ │ + bls.n 23c0a8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r0, #11 │ │ │ │ + asrs r4, r6, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r7, #7 │ │ │ │ + asrs r6, r5, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 23bf1c │ │ │ │ + bls.n 23c07c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r7, #10 │ │ │ │ + asrs r4, r5, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r0, r0, #9 │ │ │ │ + asrs r0, r6, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 23c0f8 │ │ │ │ + bls.n 23c058 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r1, #7 │ │ │ │ + asrs r6, r7, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 23c0dc │ │ │ │ + bls.n 23c03c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r7, #6 │ │ │ │ + asrs r4, r5, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 23cab0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -32604,61 +32606,61 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ @ instruction: 0xeae80069 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [r2, #420]! @ 0x1a4 │ │ │ │ - bcs.n 23cb78 │ │ │ │ + bcs.n 23cad8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r5, #10 │ │ │ │ + lsrs r6, r3, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r6, r0, #11 │ │ │ │ + lsrs r6, r6, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 23ca5c │ │ │ │ + bne.n 23cbbc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r5, #10 │ │ │ │ + lsrs r2, r3, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r2, #8 │ │ │ │ + lsrs r4, r0, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r5, #31 │ │ │ │ + lsls r4, r3, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r1, #32 │ │ │ │ + lsls r0, r7, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r2, r4, r6, r7} │ │ │ │ + ldmia r6!, {r2, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r2, r1, #31 │ │ │ │ + lsls r2, r7, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r4, #28 │ │ │ │ + lsls r0, r2, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r2, r3, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r1, #31 │ │ │ │ + lsls r6, r7, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r1, #28 │ │ │ │ + lsls r0, r7, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6!, {r5, r7} │ │ │ │ + ldmia r6, {r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r0, #31 │ │ │ │ + lsls r6, r6, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r1, #29 │ │ │ │ + lsls r2, r7, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6!, {r1, r7} │ │ │ │ + ldmia r6!, {r1, r4, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r2, r2, #27 │ │ │ │ + lsls r2, r0, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r2, r3, r5, r6} │ │ │ │ + ldmia r6!, {r2, r3, r4} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r7, #26 │ │ │ │ + lsls r4, r5, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r6} │ │ │ │ + ldmia r6!, {r1, r3} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r2, r5, #26 │ │ │ │ + lsls r2, r3, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 23cc04 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -32744,17 +32746,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r4, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r4, #24 │ │ │ │ + lsls r0, r2, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -34537,47 +34539,47 @@ │ │ │ │ ldr r1, [pc, #100] @ (23e14c ) │ │ │ │ ldr r0, [pc, #104] @ (23e150 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - sev │ │ │ │ + bkpt 0x00f0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf7900048 │ │ │ │ - bkpt 0x000e │ │ │ │ + @ instruction: 0xf7400048 │ │ │ │ + pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf6f00048 │ │ │ │ - @ instruction: 0xf65a0048 │ │ │ │ - @ instruction: 0xb8a0 │ │ │ │ + subw r0, r0, #2120 @ 0x848 │ │ │ │ + addw r0, sl, #2120 @ 0x848 │ │ │ │ + @ instruction: 0xb850 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf1960048 │ │ │ │ - @ instruction: 0xf0ec0048 │ │ │ │ - @ instruction: 0xb884 │ │ │ │ + adc.w r0, r6, #72 @ 0x48 │ │ │ │ + eors.w r0, ip, #72 @ 0x48 │ │ │ │ + @ instruction: 0xb834 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sub.w r0, sl, #72 @ 0x48 │ │ │ │ - @ instruction: 0xf12e0048 │ │ │ │ - @ instruction: 0xb86e │ │ │ │ + adcs.w r0, sl, #72 @ 0x48 │ │ │ │ + @ instruction: 0xf0de0048 │ │ │ │ + @ instruction: 0xb81e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf1800048 │ │ │ │ - @ instruction: 0xf0ba0048 │ │ │ │ - @ instruction: 0xb854 │ │ │ │ + @ instruction: 0xf1300048 │ │ │ │ + orn r0, sl, #72 @ 0x48 │ │ │ │ + @ instruction: 0xb804 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf0a40048 │ │ │ │ - @ instruction: 0xb840 │ │ │ │ + orrs.w r0, r4, #72 @ 0x48 │ │ │ │ + @ instruction: 0xb7f0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf0ee0048 │ │ │ │ - add.w r0, sl, #72 @ 0x48 │ │ │ │ - @ instruction: 0xb82a │ │ │ │ + eors.w r0, lr, #72 @ 0x48 │ │ │ │ + @ instruction: 0xf0ba0048 │ │ │ │ + @ instruction: 0xb7da │ │ │ │ lsls r5, r2, #1 │ │ │ │ - orns r0, sl, #72 @ 0x48 │ │ │ │ - @ instruction: 0xb814 │ │ │ │ + bic.w r0, sl, #72 @ 0x48 │ │ │ │ + @ instruction: 0xb7c4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - orn r0, r6, #72 @ 0x48 │ │ │ │ - orns r0, lr, #72 @ 0x48 │ │ │ │ + ands.w r0, r6, #72 @ 0x48 │ │ │ │ + bic.w r0, lr, #72 @ 0x48 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r2, [pc, #2256] @ 23ea3c │ │ │ │ @@ -34655,15 +34657,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -34684,15 +34686,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23e436 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -35423,42 +35425,44 @@ │ │ │ │ nop │ │ │ │ ldmia r1!, {r3, r4, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r2, r3, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - uxtb r0, r0 │ │ │ │ + sxtb r0, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc 0, cr0, [r2], {72} @ 0x48 │ │ │ │ - add.w r0, sl, r8, lsl #1 │ │ │ │ - sxtb r0, r4 │ │ │ │ + rsb r0, r2, r8, lsl #1 │ │ │ │ + @ instruction: 0xeaba0048 │ │ │ │ + sxth r0, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xeab20048 │ │ │ │ - pkhbt r0, sl, r8, lsl #1 │ │ │ │ - add r7, sp, #576 @ 0x240 │ │ │ │ + orn r0, r2, r8, lsl #1 │ │ │ │ + orns r0, sl, r8, lsl #1 │ │ │ │ + add r7, sp, #256 @ 0x100 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xe83e0048 │ │ │ │ - @ instruction: 0xe85a0048 │ │ │ │ - add r7, sp, #192 @ 0xc0 │ │ │ │ + b.n 23ea44 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + @ instruction: 0xe80a0048 │ │ │ │ + add r6, sp, #896 @ 0x380 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 23e974 │ │ │ │ + b.n 23e8d4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #0 │ │ │ │ + add r6, sp, #704 @ 0x2c0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xe8260048 │ │ │ │ - b.n 23e9d4 │ │ │ │ + b.n 23ea28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, sp, #896 @ 0x380 │ │ │ │ + b.n 23e934 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + add r6, sp, #576 @ 0x240 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 23e8e8 │ │ │ │ + b.n 23e848 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, sp, #824 @ 0x338 │ │ │ │ + add r6, sp, #504 @ 0x1f8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 23e8cc │ │ │ │ + b.n 23e82c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2388] @ 23f3f8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -35542,15 +35546,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -35571,15 +35575,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23eda0 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -36339,41 +36343,41 @@ │ │ │ │ ... │ │ │ │ stmia r0!, {r5, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, r5, r6, r7, pc} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r1, sp, #80 @ 0x50 │ │ │ │ + add r0, sp, #784 @ 0x310 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 23f8d8 │ │ │ │ + b.n 23f838 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 23f6cc │ │ │ │ + b.n 23f62c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, sp, #688 @ 0x2b0 │ │ │ │ + add r0, sp, #368 @ 0x170 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 23f614 │ │ │ │ + b.n 23f574 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 23f648 │ │ │ │ + b.n 23f5a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #704 @ (adr r5, 23f6e0 ) │ │ │ │ + add r5, pc, #384 @ (adr r5, 23f5a0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #94 @ 0x5e │ │ │ │ + udf #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - udf #122 @ 0x7a │ │ │ │ + udf #42 @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #328 @ (adr r5, 23f574 ) │ │ │ │ + add r5, pc, #8 @ (adr r5, 23f434 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 23f374 │ │ │ │ + ble.n 23f4d4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #120 @ (adr r5, 23f4ac ) │ │ │ │ + add r4, pc, #824 @ (adr r4, 23f76c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #68 @ 0x44 │ │ │ │ + ble.n 23f420 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 23f3cc │ │ │ │ + ble.n 23f52c │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #36] @ (23f464 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (23f468 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -36384,21 +36388,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (23f470 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2231e4 │ │ │ │ - add r4, pc, #736 @ (adr r4, 23f748 ) │ │ │ │ + add r4, pc, #416 @ (adr r4, 23f608 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 23f47c │ │ │ │ + bgt.n 23f3dc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #648 @ (adr r4, 23f6f8 ) │ │ │ │ + add r4, pc, #328 @ (adr r4, 23f5b8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bgt.n 23f458 │ │ │ │ + bgt.n 23f3b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -36574,23 +36578,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (23f674 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, pc, #736 @ (adr r2, 23f948 ) │ │ │ │ + add r2, pc, #416 @ (adr r2, 23f808 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 23f67c │ │ │ │ + bge.n 23f5dc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #664 @ (adr r2, 23f908 ) │ │ │ │ + add r2, pc, #344 @ (adr r2, 23f7c8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 23f71c │ │ │ │ + blt.n 23f67c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blt.n 23f758 │ │ │ │ + blt.n 23f6b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 23f6fe │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -36653,17 +36657,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ - add r1, pc, #928 @ (adr r1, 23facc ) │ │ │ │ + add r1, pc, #608 @ (adr r1, 23f98c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 23f77c │ │ │ │ + bge.n 23f6dc │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -36831,21 +36835,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 2231e4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - add r0, pc, #120 @ (adr r0, 23f98c ) │ │ │ │ + ldr r7, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bhi.n 23f9f4 │ │ │ │ + bhi.n 23f954 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, pc, #24 @ (adr r0, 23f934 ) │ │ │ │ + ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bhi.n 23f9cc │ │ │ │ + bhi.n 23f92c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -36943,17 +36947,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #880] @ 0x370 │ │ │ │ + ldr r6, [sp, #560] @ 0x230 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvc.n 23fa90 │ │ │ │ + bvs.n 23f9f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -37068,17 +37072,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #512] @ 0x200 │ │ │ │ + ldr r5, [sp, #192] @ 0xc0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bpl.n 23fb34 │ │ │ │ + bpl.n 23fa94 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -37164,17 +37168,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (23fc7c ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 2231e4 │ │ │ │ - ldr r4, [sp, #584] @ 0x248 │ │ │ │ + ldr r4, [sp, #264] @ 0x108 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 23fc44 │ │ │ │ + bmi.n 23fba4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -37404,19 +37408,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 23fe3e │ │ │ │ b.n 23fd9e │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r2, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 23ff34 │ │ │ │ + bcc.n 23fe94 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcs.n 23fef0 │ │ │ │ + bcs.n 23fe50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -37647,19 +37651,19 @@ │ │ │ │ bne.n 24007a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 2400a0 │ │ │ │ b.n 24001c │ │ │ │ - ldr r0, [sp, #312] @ 0x138 │ │ │ │ + str r7, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bne.n 2400ec │ │ │ │ + bne.n 24024c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - beq.n 2400a8 │ │ │ │ + beq.n 240208 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -37932,19 +37936,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 240388 │ │ │ │ b.n 2402c6 │ │ │ │ - str r5, [sp, #408] @ 0x198 │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r6, {r2, r4, r6, r7} │ │ │ │ + ldmia r6!, {r2, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5, {r4, r5, r7} │ │ │ │ + ldmia r5, {r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -38175,19 +38179,19 @@ │ │ │ │ bne.n 2405ea │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 240610 │ │ │ │ b.n 24058c │ │ │ │ - str r2, [sp, #888] @ 0x378 │ │ │ │ + str r2, [sp, #568] @ 0x238 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r4!, {r2, r3, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r3, {r3, r5} │ │ │ │ + ldmia r2!, {r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -38622,19 +38626,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 240a38 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 2408d8 │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, #60] @ 0x3c │ │ │ │ + ldrh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r0!, {r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r7!, {r2, r3, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -38868,25 +38872,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (240ec4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2231e4 │ │ │ │ - ldrh r6, [r0, #38] @ 0x26 │ │ │ │ + ldrh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r2, #20] │ │ │ │ + ldrh r4, [r0, #18] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r3!, {r1, r6} │ │ │ │ + stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r3} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r2, #18] │ │ │ │ + ldrh r6, [r0, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -38948,15 +38952,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 24101e │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -39598,57 +39602,57 @@ │ │ │ │ ... │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r2, [r7, #44] @ 0x2c │ │ │ │ + strh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bkpt 0x000c │ │ │ │ + pop {r2, r3, r4, r5, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bkpt 0x0024 │ │ │ │ + pop {r2, r4, r6, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r4, #30] │ │ │ │ + strh r6, [r2, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r2, r4, r5} │ │ │ │ + cbnz r6, 2416b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r3, #28] │ │ │ │ + strh r0, [r1, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r2, r6} │ │ │ │ + cbnz r6, 2416bc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r5, r6} │ │ │ │ + pop {r1, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r6, #24] │ │ │ │ + strh r2, [r4, #22] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r3, r4, r6} │ │ │ │ + pop {r3} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r4, 2416c6 │ │ │ │ + cbnz r4, 2416b2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r3, #24] │ │ │ │ + strh r4, [r1, #22] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r2, r5, r7} │ │ │ │ + pop {r1, r2, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r6, 2416b4 │ │ │ │ + cbnz r6, 2416a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r7, #22] │ │ │ │ + strh r2, [r5, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r2, 2416b6 │ │ │ │ + revsh r2, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (241678 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (24167c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2231e4 │ │ │ │ - strh r6, [r1, #20] │ │ │ │ + strh r6, [r7, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - revsh r6, r3 │ │ │ │ + hlt 0x000e │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2116] @ 241ed8 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -39715,15 +39719,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 241816 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -40403,41 +40407,41 @@ │ │ │ │ ... │ │ │ │ str r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #256] @ 0x100 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r0, [r6, #20] │ │ │ │ + ldrb r0, [r4, #19] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r1, r7, lr} │ │ │ │ + push {r1, r4, r5, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r1, r3, r4, r7, lr} │ │ │ │ + push {r1, r3, r6, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r6, #12] │ │ │ │ + ldrb r6, [r4, #11] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r6, 241f58 │ │ │ │ + cbz r6, 241f44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r0, #11] │ │ │ │ + ldrb r6, [r6, #9] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r4, 241f5c │ │ │ │ + cbz r4, 241f48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r0, 241f68 │ │ │ │ + cbz r0, 241f54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r3, #9] │ │ │ │ + ldrb r4, [r1, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r2, 241f6c │ │ │ │ + cbz r2, 241f58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r6, 241f50 │ │ │ │ + uxth r6, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r0, #9] │ │ │ │ + ldrb r6, [r6, #7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r0, 241f8c │ │ │ │ + cbz r0, 241f78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - uxth r0, r2 │ │ │ │ + sxtb r0, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #36] @ (241f44 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (241f48 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -40448,21 +40452,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (241f50 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2231e4 │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldrb r0, [r1, #6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sxth r0, r5 │ │ │ │ + cbz r0, 241f82 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r0, #7] │ │ │ │ + ldrb r2, [r6, #5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sxth r2, r2 │ │ │ │ + cbz r2, 241f84 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (242310 ) │ │ │ │ @@ -40524,31 +40528,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -40793,27 +40797,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ ldrh r0, [r4, #28] │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #4] │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh r4, [r7, #12] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strb r0, [r1, #25] │ │ │ │ + strb r0, [r7, #23] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, sp, #984 @ 0x3d8 │ │ │ │ + add r6, sp, #664 @ 0x298 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ + add r6, sp, #776 @ 0x308 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r7, #23] │ │ │ │ + strb r0, [r5, #22] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, sp, #288 @ 0x120 │ │ │ │ + add r5, sp, #992 @ 0x3e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (242360 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -40823,19 +40827,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 2231e4 │ │ │ │ - strb r6, [r5, #22] │ │ │ │ + strb r6, [r3, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, sp, #848 @ 0x350 │ │ │ │ + add r6, sp, #528 @ 0x210 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, sp, #352 @ 0x160 │ │ │ │ + add r6, sp, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 242382 │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -41313,23 +41317,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 2427bc │ │ │ │ b.n 2426b6 │ │ │ │ nop │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + strb r2, [r4, #3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, sp, #640 @ 0x280 │ │ │ │ + add r2, sp, #320 @ 0x140 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r1, sp, #496 @ 0x1f0 │ │ │ │ + add r1, sp, #176 @ 0xb0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r1, #2] │ │ │ │ + strb r4, [r7, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, sp, #816 @ 0x330 │ │ │ │ + add r1, sp, #496 @ 0x1f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 24352c │ │ │ │ @@ -42407,25 +42411,25 @@ │ │ │ │ b.n 242ea8 │ │ │ │ strh r2, [r0, #18] │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, #0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r4, [r3, #88] @ 0x58 │ │ │ │ + ldr r4, [r1, #84] @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r7, #52] @ 0x34 │ │ │ │ + ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ + ldr r2, [r3, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r7, #32] │ │ │ │ + ldr r4, [r5, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r1, #108] @ 0x6c │ │ │ │ + str r4, [r7, #100] @ 0x64 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r2, #100] @ 0x64 │ │ │ │ + str r0, [r0, #96] @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 243df8 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 24356a │ │ │ │ @@ -43524,77 +43528,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (244250 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2231e4 │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ + str r0, [r0, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #904] @ 0x388 │ │ │ │ + ldr r2, [sp, #584] @ 0x248 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r2, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r7, r4] │ │ │ │ + ldrh r6, [r5, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #944] @ 0x3b0 │ │ │ │ + str r3, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [sp, #32] │ │ │ │ + str r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r3, r3] │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ + str r1, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r2, r0] │ │ │ │ + ldrsb r2, [r0, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ + str r0, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [sp, #376] @ 0x178 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r0, [r7, r7] │ │ │ │ + ldrsb r0, [r5, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [sp, #952] @ 0x3b8 │ │ │ │ + str r0, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [sp, #272] @ 0x110 │ │ │ │ + ldrh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r0, [r4, r7] │ │ │ │ + ldrsb r0, [r2, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [sp, #776] @ 0x308 │ │ │ │ + str r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ + ldrh r4, [r3, #62] @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r2, [r4, r6] │ │ │ │ + ldrsb r2, [r2, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [sp, #800] @ 0x320 │ │ │ │ + str r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [sp, #304] @ 0x130 │ │ │ │ + ldrh r4, [r7, #62] @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r2, [r1, r6] │ │ │ │ + ldrsb r2, [r7, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [sp, #808] @ 0x328 │ │ │ │ + str r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r4, [r6, r5] │ │ │ │ + ldrsb r4, [r4, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r0, #62] @ 0x3e │ │ │ │ + ldrh r4, [r6, #58] @ 0x3a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r6, [r3, r5] │ │ │ │ + ldrsb r6, [r1, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r6, #60] @ 0x3c │ │ │ │ + ldrh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r1, #62] @ 0x3e │ │ │ │ + ldrh r0, [r7, #58] @ 0x3a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r0, [r1, r5] │ │ │ │ + ldrsb r0, [r7, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r3, #60] @ 0x3c │ │ │ │ + ldrh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r2, [r6, r4] │ │ │ │ + ldrsb r2, [r4, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r0, #60] @ 0x3c │ │ │ │ + ldrh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 24426e │ │ │ │ @@ -43945,19 +43949,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (244664 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 2231e4 │ │ │ │ - strh r4, [r5, r4] │ │ │ │ + strh r4, [r3, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r5, r2] │ │ │ │ + strh r6, [r3, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r5, #30] │ │ │ │ + ldrh r6, [r3, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -44242,19 +44246,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2449d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #264] @ (244ad4 ) │ │ │ │ + ldr r6, [pc, #968] @ (244d94 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r6, #62] @ 0x3e │ │ │ │ + strh r0, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r1, #0] │ │ │ │ + strh r4, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 244a0e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -44318,17 +44322,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 2231e4 │ │ │ │ bl 242334 │ │ │ │ - ldr r6, [pc, #536] @ (244ca4 ) │ │ │ │ + ldr r6, [pc, #216] @ (244b64 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r2, #54] @ 0x36 │ │ │ │ + strh r6, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -44460,17 +44464,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (244be8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 2231e4 │ │ │ │ - ldr r5, [pc, #144] @ (244c78 ) │ │ │ │ + ldr r4, [pc, #848] @ (244f38 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r6, #42] @ 0x2a │ │ │ │ + strh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -44659,21 +44663,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (244e10 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 2231e4 │ │ │ │ - ldr r3, [pc, #504] @ (245000 ) │ │ │ │ + ldr r3, [pc, #184] @ (244ec0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r1, #30] │ │ │ │ + strh r6, [r7, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #24] @ (244e28 ) │ │ │ │ + ldr r2, [pc, #728] @ (2450e8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r2, #26] │ │ │ │ + strh r6, [r0, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -44788,21 +44792,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 244f52 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -44833,15 +44837,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 244fd8 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -44850,21 +44854,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -44958,24 +44962,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 24514e │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -45042,22 +45046,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -45440,15 +45444,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 2231e4 │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 24534c │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 2457ca │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -45583,19 +45587,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 245512 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 245528 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ - negs r4, r5 │ │ │ │ + tst r4, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + ldrb r2, [r0, #15] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r6, #10] │ │ │ │ + ldrb r6, [r4, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r6, [r4, r5] │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -45939,21 +45943,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (245c24 ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 2231e4 │ │ │ │ - subs r5, #10 │ │ │ │ + subs r4, #186 @ 0xba │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r3, #21] │ │ │ │ + strb r2, [r1, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, #242 @ 0xf2 │ │ │ │ + subs r4, #162 @ 0xa2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r0, #21] │ │ │ │ + strb r2, [r6, #19] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -46051,17 +46055,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (245d38 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 2231e4 │ │ │ │ - subs r3, #214 @ 0xd6 │ │ │ │ + subs r3, #134 @ 0x86 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r4, #16] │ │ │ │ + strb r6, [r2, #15] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -46152,17 +46156,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (245e38 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 2231e4 │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + subs r2, #134 @ 0x86 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r4, #12] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -46354,21 +46358,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 2231e4 │ │ │ │ ldr r4, [pc, #680] @ (246308 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #128 @ 0x80 │ │ │ │ + subs r2, #48 @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [pc, #640] @ (2462ec ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r0, #174 @ 0xae │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r5, #7] │ │ │ │ + strb r6, [r3, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -46543,21 +46547,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 2231e4 │ │ │ │ ldr r2, [pc, #448] @ (246420 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #70 @ 0x46 │ │ │ │ + adds r7, #246 @ 0xf6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r1, [pc, #224] @ (24634c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r6, #174 @ 0xae │ │ │ │ + adds r6, #94 @ 0x5e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r5, #124] @ 0x7c │ │ │ │ + ldr r6, [r3, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -47182,23 +47186,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (24697c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 2231e4 │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + cmp r7, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r0, #0] │ │ │ │ + str r4, [r6, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + str r4, [r1, #124] @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #156 @ 0x9c │ │ │ │ + cmp r7, #76 @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r5, #124] @ 0x7c │ │ │ │ + str r4, [r3, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (246ac8 ) │ │ │ │ @@ -47323,27 +47327,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ adcs r6, r6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ + cmp r6, #234 @ 0xea │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r2, r3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r6, #230 @ 0xe6 │ │ │ │ + cmp r6, #150 @ 0x96 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #154 @ 0x9a │ │ │ │ + cmp r6, #74 @ 0x4a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #132 @ 0x84 │ │ │ │ + cmp r6, #52 @ 0x34 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #68 @ 0x44 │ │ │ │ + cmp r5, #244 @ 0xf4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r0, #120] @ 0x78 │ │ │ │ + str r4, [r6, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -47436,19 +47440,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmp r5, #224 @ 0xe0 │ │ │ │ + cmp r5, #144 @ 0x90 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r5, #6 │ │ │ │ + cmp r4, #182 @ 0xb6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r2, #84] @ 0x54 │ │ │ │ + str r6, [r0, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -47545,23 +47549,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (246d40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #244 @ 0xf4 │ │ │ │ + cmp r3, #164 @ 0xa4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r0, #68] @ 0x44 │ │ │ │ + str r4, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r3, #218 @ 0xda │ │ │ │ + cmp r3, #138 @ 0x8a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r1, #72] @ 0x48 │ │ │ │ + str r0, [r7, #64] @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r4, #72] @ 0x48 │ │ │ │ + str r4, [r2, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -47708,23 +47712,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ + cmp r2, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r1, #48] @ 0x30 │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r4, #48] @ 0x30 │ │ │ │ + str r4, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r2, #70 @ 0x46 │ │ │ │ + cmp r1, #246 @ 0xf6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r2, #40] @ 0x28 │ │ │ │ + str r6, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -47877,37 +47881,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (247098 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r0, #236 @ 0xec │ │ │ │ + cmp r0, #156 @ 0x9c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r1, #28] │ │ │ │ + str r6, [r7, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r7, #16] │ │ │ │ + str r0, [r5, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #210 @ 0xd2 │ │ │ │ + cmp r0, #130 @ 0x82 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r1, #28] │ │ │ │ + str r0, [r7, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r3, #16] │ │ │ │ + str r6, [r1, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #180 @ 0xb4 │ │ │ │ + cmp r0, #100 @ 0x64 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r0, #28] │ │ │ │ + str r6, [r6, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r0, #16] │ │ │ │ + str r2, [r6, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #158 @ 0x9e │ │ │ │ + cmp r0, #78 @ 0x4e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r1, #20] │ │ │ │ + str r4, [r7, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r5, #20] │ │ │ │ + str r0, [r3, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -48089,21 +48093,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ - movs r6, #222 @ 0xde │ │ │ │ + movs r6, #142 @ 0x8e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r6, [r5, r4] │ │ │ │ + ldrsh r6, [r3, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r6, #108 @ 0x6c │ │ │ │ + movs r6, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r4, [r7, r2] │ │ │ │ + ldrsh r4, [r5, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -48182,15 +48186,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #64 @ 0x40 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #32 │ │ │ │ + movs r5, #208 @ 0xd0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r7, #160 @ 0xa0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -48271,15 +48275,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #44 @ 0x2c │ │ │ │ + movs r4, #220 @ 0xdc │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r6, #172 @ 0xac │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -48358,15 +48362,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #56 @ 0x38 │ │ │ │ + movs r3, #232 @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r5, #184 @ 0xb8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -48449,15 +48453,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ adds r5, #104 @ 0x68 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #70 @ 0x46 │ │ │ │ + movs r2, #246 @ 0xf6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r4, #190 @ 0xbe │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -48660,36 +48664,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -48742,15 +48746,15 @@ │ │ │ │ b.n 247794 │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 247794 │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -48886,23 +48890,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (247b78 ) │ │ │ │ ldr r0, [pc, #28] @ (247b7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - adds r6, r6, #6 │ │ │ │ + adds r6, r4, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r6, [r0, r0] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r3, #6 │ │ │ │ + adds r4, r1, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r2, [r1, r1] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + ldrsb r6, [r2, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (247e88 ) │ │ │ │ @@ -48974,22 +48978,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 247c5e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -49017,28 +49021,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 247cdc │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -49195,23 +49199,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 247ede │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -49240,15 +49244,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 248062 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 24805c │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -49257,15 +49261,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -49473,29 +49477,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (248204 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r7, #31 │ │ │ │ + asrs r2, r5, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + str r0, [r2, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r0, r1] │ │ │ │ + ldr r7, [pc, #976] @ (2485c4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r1, #134 @ 0x86 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #28 │ │ │ │ + asrs r2, r2, #27 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [pc, #832] @ (248544 ) │ │ │ │ + ldr r7, [pc, #512] @ (248404 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #944] @ (2485b8 ) │ │ │ │ + ldr r7, [pc, #624] @ (248478 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -49537,15 +49541,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -49566,15 +49570,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 24836e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -49711,25 +49715,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (248480 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r7, #18 │ │ │ │ + asrs r2, r5, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [pc, #48] @ (2484a4 ) │ │ │ │ + ldr r5, [pc, #752] @ (248764 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #16] @ (248488 ) │ │ │ │ + ldr r4, [pc, #720] @ (248748 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r3, #18 │ │ │ │ + asrs r6, r1, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [pc, #304] @ (2485b0 ) │ │ │ │ + ldr r4, [pc, #1008] @ (248870 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #416] @ (248624 ) │ │ │ │ + ldr r5, [pc, #96] @ (2484e4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (24860c ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -49763,15 +49767,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -49879,27 +49883,27 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ movs r6, #114 @ 0x72 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #222 @ 0xde │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r4, r6, #13 │ │ │ │ + asrs r4, r4, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [pc, #1016] @ (248a18 ) │ │ │ │ + ldr r4, [pc, #696] @ (2488d8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #760] @ (24891c ) │ │ │ │ + ldr r3, [pc, #440] @ (2487dc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r5, #50 @ 0x32 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r4, r7, #11 │ │ │ │ + asrs r4, r5, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [pc, #680] @ (2488d8 ) │ │ │ │ + ldr r3, [pc, #360] @ (248798 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #792] @ (24894c ) │ │ │ │ + ldr r3, [pc, #472] @ (24880c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 248c2c │ │ │ │ @@ -49959,15 +49963,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 248732 │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -50427,41 +50431,41 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ movs r4, #188 @ 0xbc │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #238 @ 0xee │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r6, r5, #22 │ │ │ │ + lsrs r6, r3, #21 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blxns r5 │ │ │ │ + bxns fp │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r8, pc │ │ │ │ + cmp r8, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r7, #21 │ │ │ │ + lsrs r6, r5, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mov r4, r5 │ │ │ │ + cmp ip, fp │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r0, r9 │ │ │ │ + cmp r8, pc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r7, #20 │ │ │ │ + lsrs r0, r5, #19 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r8, r1 │ │ │ │ + cmp r0, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r7, #19 │ │ │ │ + lsrs r2, r5, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mov ip, r0 │ │ │ │ + mov r4, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, r8 │ │ │ │ + add lr, lr │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r3, #19 │ │ │ │ + lsrs r6, r1, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r0, r6 │ │ │ │ + add r8, ip │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov lr, r6 │ │ │ │ + mov r6, ip │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00248c70 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -50491,19 +50495,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (248cd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r7, #16 │ │ │ │ + lsrs r6, r5, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add ip, sp │ │ │ │ + add ip, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ + add r8, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00248cd8 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -50969,19 +50973,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (249130 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r4, #31 │ │ │ │ + lsls r4, r2, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r2, r2 │ │ │ │ + eors r2, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - rors r0, r7 │ │ │ │ + sbcs r0, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00249134 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -51621,15 +51625,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ asrs r0, r0, #15 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #6 │ │ │ │ + lsls r6, r1, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r2, r5, #12 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 00249814 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -51705,15 +51709,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ asrs r4, r3, #11 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #2 │ │ │ │ + lsls r2, r5, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r2, r1, #9 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 002498f4 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 23c008 │ │ │ │ @@ -52005,15 +52009,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 249c80 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -52661,50 +52665,50 @@ │ │ │ │ ... │ │ │ │ lsrs r6, r7, #30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #23 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - vst4.16 {d16-d19}, [r4 :64], r4 │ │ │ │ - adds r1, #150 @ 0x96 │ │ │ │ + ldr??.w r0, [r4, #84] @ 0x54 │ │ │ │ + adds r1, #70 @ 0x46 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #174 @ 0xae │ │ │ │ + adds r1, #94 @ 0x5e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf76c0054 │ │ │ │ - cmp r7, #188 @ 0xbc │ │ │ │ + @ instruction: 0xf71c0054 │ │ │ │ + cmp r7, #108 @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf7200054 │ │ │ │ - cmp r7, #206 @ 0xce │ │ │ │ + @ instruction: 0xf6d00054 │ │ │ │ + cmp r7, #126 @ 0x7e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #234 @ 0xea │ │ │ │ + cmp r7, #154 @ 0x9a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf6ba0054 │ │ │ │ - cmp r7, #224 @ 0xe0 │ │ │ │ + @ instruction: 0xf66a0054 │ │ │ │ + cmp r7, #144 @ 0x90 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r7, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subw r0, r4, #2132 @ 0x854 │ │ │ │ - adds r0, #46 @ 0x2e │ │ │ │ + @ instruction: 0xf6540054 │ │ │ │ + cmp r7, #222 @ 0xde │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #238 @ 0xee │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf6820054 │ │ │ │ - cmp r6, #210 @ 0xd2 │ │ │ │ + @ instruction: 0xf6320054 │ │ │ │ + cmp r6, #130 @ 0x82 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (24a2f0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (24a2f4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2231e4 │ │ │ │ - @ instruction: 0xf6160054 │ │ │ │ - cmp r6, #102 @ 0x66 │ │ │ │ + rsb r0, r6, #13893632 @ 0xd40000 │ │ │ │ + cmp r6, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0024a2f8 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 24a3d4 │ │ │ │ @@ -52993,15 +52997,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r2, #22 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bfi r0, lr, #1, #20 │ │ │ │ + @ instruction: 0xf31e0054 │ │ │ │ lsls r0, r0, #20 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 0024a640 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -53066,15 +53070,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 24a796 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -53716,50 +53720,50 @@ │ │ │ │ ... │ │ │ │ lsls r2, r5, #18 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r2, #11 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - mcr 0, 2, r0, cr6, cr4, {2} │ │ │ │ - movs r6, #152 @ 0x98 │ │ │ │ + ldcl 0, cr0, [r6, #336]! @ 0x150 │ │ │ │ + movs r6, #72 @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #96 @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stcl 0, cr0, [lr], #-336 @ 0xfffffeb0 │ │ │ │ - movs r4, #190 @ 0xbe │ │ │ │ + ldc 0, cr0, [lr], {84} @ 0x54 │ │ │ │ + movs r4, #110 @ 0x6e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stc 0, cr0, [r0], #-336 @ 0xfffffeb0 │ │ │ │ - movs r4, #206 @ 0xce │ │ │ │ + rsbs r0, r0, r4, lsr #1 │ │ │ │ + movs r4, #126 @ 0x7e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #234 @ 0xea │ │ │ │ + movs r4, #154 @ 0x9a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs.w r0, sl, r4, lsr #1 │ │ │ │ - movs r4, #224 @ 0xe0 │ │ │ │ + sbc.w r0, sl, r4, lsr #1 │ │ │ │ + movs r4, #144 @ 0x90 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #100 @ 0x64 │ │ │ │ + movs r4, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sub.w r0, r4, r4, lsr #1 │ │ │ │ - movs r5, #46 @ 0x2e │ │ │ │ + adcs.w r0, r4, r4, lsr #1 │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r3, #238 @ 0xee │ │ │ │ + movs r3, #158 @ 0x9e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xeb820054 │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ + @ instruction: 0xeb320054 │ │ │ │ + movs r3, #130 @ 0x82 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (24adf0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (24adf4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2231e4 │ │ │ │ - adds.w r0, r6, r4, lsr #1 │ │ │ │ - movs r3, #102 @ 0x66 │ │ │ │ + @ instruction: 0xeac60054 │ │ │ │ + movs r3, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0024adf8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -53871,35 +53875,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -54863,23 +54867,23 @@ │ │ │ │ orr.w r2, r2, #1073741824 @ 0x40000000 │ │ │ │ b.n 24b5ca │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r6], #416 @ 0x1a0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ vld4.16 {d0-d3}, [lr :128], r8 │ │ │ │ - b.n 24bb2c │ │ │ │ + b.n 24ba8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r4, r2 │ │ │ │ + adds r6, r2, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 182 @ 0xb6 │ │ │ │ + svc 102 @ 0x66 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r4, r1 │ │ │ │ + adds r4, r2, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r0, r2 │ │ │ │ + adds r0, r6, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ orr.w r6, r2, lr │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #16] │ │ │ │ orr.w ip, r2, r8 │ │ │ │ @@ -54971,39 +54975,39 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ - ble.n 24bb6c │ │ │ │ + ble.n 24bacc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r7, #29 │ │ │ │ + asrs r4, r5, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r7, #24 │ │ │ │ + asrs r4, r5, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 24bb24 │ │ │ │ + ble.n 24bc84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r3, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r6, #25 │ │ │ │ + asrs r2, r4, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 24bb00 │ │ │ │ + ble.n 24bc60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r0, #24 │ │ │ │ + asrs r0, r6, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 24badc │ │ │ │ + ble.n 24bc3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r5, #23 │ │ │ │ + asrs r4, r3, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r0, #24 │ │ │ │ + asrs r4, r6, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 24bac0 │ │ │ │ + ble.n 24bc20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r2, #23 │ │ │ │ + asrs r6, r0, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0024bbb8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55130,35 +55134,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -56091,40 +56095,40 @@ │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 24c2fc │ │ │ │ vhadd.s q0, q6, q12 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 24c890 │ │ │ │ + bls.n 24c7f0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stc 0, cr0, [r2], {104} @ 0x68 │ │ │ │ - bls.n 24c7d8 │ │ │ │ + bls.n 24c938 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 24c7fc │ │ │ │ + bhi.n 24c75c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r3, #9 │ │ │ │ + asrs r2, r1, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r3, #4 │ │ │ │ + asrs r2, r1, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bhi.n 24c920 │ │ │ │ + bhi.n 24c880 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 24c85c │ │ │ │ + bpl.n 24c7bc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 24c770 │ │ │ │ + bpl.n 24c8d0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 24c888 │ │ │ │ + bcc.n 24c7e8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 24c8b4 │ │ │ │ + bne.n 24c814 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 24c8e4 │ │ │ │ + beq.n 24c844 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r0, #6 │ │ │ │ + lsrs r6, r6, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r3, #6 │ │ │ │ + lsrs r6, r1, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mvns r6, r6 │ │ │ │ rsb r0, r2, #32 │ │ │ │ mvns r1, r5 │ │ │ │ mov r8, r3 │ │ │ │ lsl.w r0, r6, r0 │ │ │ │ movs r7, #1 │ │ │ │ @@ -56712,51 +56716,51 @@ │ │ │ │ ldr r1, [pc, #80] @ (24cf54 ) │ │ │ │ ldr r0, [pc, #84] @ (24cf58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldmia r5, {r2, r4, r5, r7} │ │ │ │ + ldmia r5, {r2, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r4, #25 │ │ │ │ + lsls r2, r2, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r7, #25 │ │ │ │ + lsls r6, r5, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r3!, {r1, r4, r7} │ │ │ │ + ldmia r3!, {r1, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r2, #19 │ │ │ │ + lsls r2, r0, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2!, {r3, r4, r7} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r7, #14 │ │ │ │ + lsls r6, r5, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r0, #13 │ │ │ │ + lsls r2, r6, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r1, #14 │ │ │ │ + lsls r6, r7, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r5} │ │ │ │ + ldmia r1, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r6, r6, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2, {r2, r5} │ │ │ │ + ldmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r6, #9 │ │ │ │ + lsls r4, r4, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r3} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r3, #9 │ │ │ │ + lsls r6, r1, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r1, #9 │ │ │ │ + lsls r2, r7, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r4, #9 │ │ │ │ + lsls r2, r2, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0024cf5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -56872,15 +56876,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 24d0f2 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -57831,25 +57835,25 @@ │ │ │ │ b.w 24d1ac │ │ │ │ blt.n 24da90 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 24dadc │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ite le │ │ │ │ - lslle r4, r2, #1 │ │ │ │ - strhgt.w r0, [r4, r7] │ │ │ │ - itte hi │ │ │ │ + itt hi │ │ │ │ lslhi r4, r2, #1 │ │ │ │ - vst1hi.8 {d0[2]}, [r4], r7 │ │ │ │ - @ instruction: 0xf7d20047 │ │ │ │ - ittt vs │ │ │ │ - lslvs r4, r2, #1 │ │ │ │ - ldrbvs.w r0, [r0, r7] │ │ │ │ - strhvs.w r0, [ip, r7] │ │ │ │ + @ instruction: 0xf7d40047 │ │ │ │ + itet cc │ │ │ │ + lslcc r4, r2, #1 │ │ │ │ + ldrshcs.w r0, [r4, r7] │ │ │ │ + @ instruction: 0xf7820047 │ │ │ │ + itee ne │ │ │ │ + lslne r4, r2, #1 │ │ │ │ + @ instruction: 0xf7c00047 │ │ │ │ + @ instruction: 0xf7dc0047 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 24df4c │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 24dee4 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ sub.w r7, ip, #32 │ │ │ │ @@ -58271,36 +58275,36 @@ │ │ │ │ ldr r1, [pc, #72] @ (24e08c ) │ │ │ │ ldr r0, [pc, #72] @ (24e090 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - cbnz r6, 24e064 │ │ │ │ + @ instruction: 0xb8e6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movt r0, #71 @ 0x47 │ │ │ │ - @ instruction: 0xf1820047 │ │ │ │ - cbnz r6, 24e06a │ │ │ │ + @ instruction: 0xf2700047 │ │ │ │ + @ instruction: 0xf1320047 │ │ │ │ + @ instruction: 0xb8ce │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sbc.w r0, lr, #71 @ 0x47 │ │ │ │ - @ instruction: 0xb8f6 │ │ │ │ + adds.w r0, lr, #71 @ 0x47 │ │ │ │ + @ instruction: 0xb8a6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf21c0047 │ │ │ │ - sub.w r0, r0, #71 @ 0x47 │ │ │ │ - @ instruction: 0xb8de │ │ │ │ + rsb r0, ip, #71 @ 0x47 │ │ │ │ + adcs.w r0, r0, #71 @ 0x47 │ │ │ │ + @ instruction: 0xb88e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf12e0047 │ │ │ │ - @ instruction: 0xb8ca │ │ │ │ + @ instruction: 0xf0de0047 │ │ │ │ + @ instruction: 0xb87a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds.w r0, ip, #71 @ 0x47 │ │ │ │ - @ instruction: 0xf1340047 │ │ │ │ - @ instruction: 0xb8b6 │ │ │ │ + @ instruction: 0xf0cc0047 │ │ │ │ + @ instruction: 0xf0e40047 │ │ │ │ + @ instruction: 0xb866 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add.w r0, r8, #71 @ 0x47 │ │ │ │ - @ instruction: 0xf28e0047 │ │ │ │ + @ instruction: 0xf0b80047 │ │ │ │ + @ instruction: 0xf23e0047 │ │ │ │ │ │ │ │ 0024e094 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -58436,15 +58440,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 24e25e │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -59390,28 +59394,29 @@ │ │ │ │ nop │ │ │ │ ldmia r2!, {r3, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r2, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r6, sp, #480 @ 0x1e0 │ │ │ │ + add r6, sp, #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24ea6c │ │ │ │ + b.n 24e9cc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #168 @ 0xa8 │ │ │ │ + add r5, sp, #872 @ 0x368 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe8280047 │ │ │ │ - b.n 24e9d4 │ │ │ │ + b.n 24ec94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #24 │ │ │ │ + b.n 24e934 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + add r5, sp, #728 @ 0x2d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24ea58 │ │ │ │ + b.n 24e9b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24ea94 │ │ │ │ + b.n 24e9f4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 24f0b6 │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 24f04e │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -59836,45 +59841,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (24f1f4 ) │ │ │ │ ldr r0, [pc, #72] @ (24f1f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - add r7, pc, #824 @ (adr r7, 24f4f8 ) │ │ │ │ + add r7, pc, #504 @ (adr r7, 24f3b8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24f474 │ │ │ │ + b.n 24f3d4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24f1fc │ │ │ │ + svc 202 @ 0xca │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #728 @ (adr r7, 24f4a4 ) │ │ │ │ + add r7, pc, #408 @ (adr r7, 24f364 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24f1dc │ │ │ │ + svc 182 @ 0xb6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #568 @ (adr r7, 24f40c ) │ │ │ │ + add r7, pc, #248 @ (adr r7, 24f2cc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24f340 │ │ │ │ + b.n 24f2a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24f24c │ │ │ │ + svc 232 @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #472 @ (adr r7, 24f3b8 ) │ │ │ │ + add r7, pc, #152 @ (adr r7, 24f278 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ + svc 118 @ 0x76 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #392 @ (adr r7, 24f370 ) │ │ │ │ + add r7, pc, #72 @ (adr r7, 24f230 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 180 @ 0xb4 │ │ │ │ + svc 100 @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - svc 204 @ 0xcc │ │ │ │ + svc 124 @ 0x7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #312 @ (adr r7, 24f32c ) │ │ │ │ + add r6, pc, #1016 @ (adr r6, 24f5ec ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 160 @ 0xa0 │ │ │ │ + svc 80 @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24f448 │ │ │ │ + b.n 24f3a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024f1fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -59997,15 +60002,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 24f3b6 │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -60977,29 +60982,29 @@ │ │ │ │ b.n 24fcce │ │ │ │ @ instruction: 0xb8f2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r4, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 24ff3c │ │ │ │ + bmi.n 24fe9c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r4, [sp, #392] @ 0x188 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 24fe2c │ │ │ │ + bvs.n 24ff8c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 24fec8 │ │ │ │ + bmi.n 24fe28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #544] @ 0x220 │ │ │ │ + ldr r4, [sp, #224] @ 0xe0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 24ff44 │ │ │ │ + bmi.n 24fea4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 24ff80 │ │ │ │ + bpl.n 24fee0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r5, lr │ │ │ │ movs r2, #1 │ │ │ │ ubfx r1, r2, #0, #12 │ │ │ │ subs.w r1, r1, #1024 @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -61400,45 +61405,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (2503d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r5, [sp, #984] @ 0x3d8 │ │ │ │ + str r5, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7, {r7} │ │ │ │ + ldmia r7!, {r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6, {r1, r6} │ │ │ │ + ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + str r5, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7!, {r1} │ │ │ │ + ldmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6!, {r1, r2, r7} │ │ │ │ + ldmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #792] @ 0x318 │ │ │ │ + str r5, [sp, #472] @ 0x1d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4} │ │ │ │ + ldmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #624] @ 0x270 │ │ │ │ + str r5, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #552] @ 0x228 │ │ │ │ + str r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7!, {r1, r5, r6} │ │ │ │ + ldmia r7!, {r1, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #456] @ 0x1c8 │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5!, {r2, r6, r7} │ │ │ │ + ldmia r5, {r2, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002503d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -61861,15 +61866,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ - str r1, [sp, #240] @ 0xf0 │ │ │ │ + str r0, [sp, #944] @ 0x3b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r3, pc, #264 @ (adr r3, 2509d8 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #424 @ (adr r2, 250a80 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -61990,15 +61995,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 250a76 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -62959,29 +62964,29 @@ │ │ │ │ nop │ │ │ │ add r2, pc, #96 @ (adr r2, 2515c8 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r4, [r1, #16] │ │ │ │ + ldrh r4, [r7, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r6} │ │ │ │ + stmia r2!, {r2, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r0, #48] @ 0x30 │ │ │ │ + strh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ittt │ │ │ │ - lsl r7, r0, #1 │ │ │ │ - bkpt 0x004c │ │ │ │ - lsl r7, r0, #1 │ │ │ │ - strh r4, [r3, #46] @ 0x2e │ │ │ │ + itee ge │ │ │ │ + lslge r7, r0, #1 │ │ │ │ + poplt {r2, r3, r4, r5, r6, r7, pc} │ │ │ │ + lsllt r7, r0, #1 │ │ │ │ + strh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x008a │ │ │ │ + bkpt 0x003a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x00a6 │ │ │ │ + bkpt 0x0056 │ │ │ │ lsls r7, r0, #1 │ │ │ │ orrs r7, r1 │ │ │ │ bne.w 250cc2 │ │ │ │ b.n 251374 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ bic.w r0, r3, #4261412864 @ 0xfe000000 │ │ │ │ @@ -63368,45 +63373,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (251a24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r4, #30] │ │ │ │ + ldrb r4, [r2, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r6, 2519fa │ │ │ │ + @ instruction: 0xb8de │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb7f0 │ │ │ │ + @ instruction: 0xb7a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r1, #30] │ │ │ │ + ldrb r2, [r7, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb8b0 │ │ │ │ + @ instruction: 0xb860 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb834 │ │ │ │ + @ instruction: 0xb7e4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r6, #29] │ │ │ │ + ldrb r4, [r4, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb7c4 │ │ │ │ + @ instruction: 0xb774 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r1, #29] │ │ │ │ + ldrb r6, [r7, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb7a0 │ │ │ │ + @ instruction: 0xb750 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r6, 251a1c │ │ │ │ + @ instruction: 0xb8d6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r6, #28] │ │ │ │ + ldrb r6, [r4, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb786 │ │ │ │ + @ instruction: 0xb736 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r4, #28] │ │ │ │ + ldrb r2, [r2, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb774 │ │ │ │ + @ instruction: 0xb724 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb78c │ │ │ │ + @ instruction: 0xb73c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00251a28 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -63588,35 +63593,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -66011,29 +66016,29 @@ │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 253196 │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #100] @ 0x64 │ │ │ │ + ldr r0, [r1, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #672 @ (adr r6, 2539b4 ) │ │ │ │ + add r6, pc, #352 @ (adr r6, 253874 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r4, #96] @ 0x60 │ │ │ │ + ldr r2, [r2, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ + add r7, pc, #832 @ (adr r7, 253a5c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #432 @ (adr r6, 2538d0 ) │ │ │ │ + add r6, pc, #112 @ (adr r6, 253790 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r3, #92] @ 0x5c │ │ │ │ + ldr r0, [r1, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #536 @ (adr r6, 253940 ) │ │ │ │ + add r6, pc, #216 @ (adr r6, 253800 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #648 @ (adr r6, 2539b4 ) │ │ │ │ + add r6, pc, #328 @ (adr r6, 253874 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -66183,45 +66188,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2538d8 ) │ │ │ │ ldr r0, [pc, #72] @ (2538dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - str r0, [r4, #12] │ │ │ │ + str r0, [r2, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #192] @ 0xc0 │ │ │ │ + ldr r0, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r1, #12] │ │ │ │ + str r0, [r7, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r1, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r1, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r5, #8] │ │ │ │ + str r6, [r3, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #224] @ 0xe0 │ │ │ │ + ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r2, #8] │ │ │ │ + str r4, [r0, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r7, #4] │ │ │ │ + str r6, [r5, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #824] @ 0x338 │ │ │ │ + ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r2, [r3, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [sp, #264] @ 0x108 │ │ │ │ + ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002538e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66301,15 +66306,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ strb r4, [r2, #8] │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r7, r7] │ │ │ │ + ldrsh r4, [r5, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r6, [r6, #5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002539d0 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -66593,15 +66598,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, r2] │ │ │ │ + ldrb r6, [r4, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r1, #100] @ 0x64 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00253cf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66684,15 +66689,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -66713,15 +66718,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 253fdc │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -67451,49 +67456,49 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r6, #92] @ 0x5c │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrsb r6, [r4, r4] │ │ │ │ + ldrsb r6, [r2, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #480] @ 0x1e0 │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r6, #58] @ 0x3a │ │ │ │ + ldrh r0, [r4, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r6, [r0, r3] │ │ │ │ + ldrsb r6, [r6, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r3, #56] @ 0x38 │ │ │ │ + ldrh r0, [r1, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r6, #56] @ 0x38 │ │ │ │ + ldrh r0, [r4, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r0, r0] │ │ │ │ + strh r0, [r6, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r5, #36] @ 0x24 │ │ │ │ + ldrh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r1, #38] @ 0x26 │ │ │ │ + ldrh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r4, r6] │ │ │ │ + strh r4, [r2, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r6, #30] │ │ │ │ + ldrh r4, [r4, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r6, r5] │ │ │ │ + strh r4, [r4, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r3, #32] │ │ │ │ + ldrh r6, [r1, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r2, r5] │ │ │ │ + strh r4, [r0, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r4, #28] │ │ │ │ + ldrh r4, [r2, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r0, r5] │ │ │ │ + strh r2, [r6, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r2, #28] │ │ │ │ + ldrh r2, [r0, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0025461c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -67629,25 +67634,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2547a6 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -67675,36 +67680,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 254822 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 254b28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -67778,21 +67783,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 254968 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -67822,31 +67827,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2549ee │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -69038,49 +69043,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r2, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #768] @ (2559d8 ) │ │ │ │ + ldr r0, [pc, #448] @ (255898 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r2, #16] │ │ │ │ + strh r2, [r0, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r1, #8] │ │ │ │ + strh r2, [r7, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, r6 │ │ │ │ + mvns r6, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r4, #19] │ │ │ │ + ldrb r4, [r2, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r0, #20] │ │ │ │ + ldrb r0, [r6, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, r6 │ │ │ │ + negs r2, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r3, #15] │ │ │ │ + ldrb r0, [r1, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r3, #13] │ │ │ │ + ldrb r4, [r1, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ + negs r2, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r5, #11] │ │ │ │ + ldrb r2, [r3, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - negs r0, r5 │ │ │ │ + tst r0, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r7, #10] │ │ │ │ + ldrb r0, [r5, #9] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - negs r4, r2 │ │ │ │ + tst r4, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r4, #10] │ │ │ │ + ldrb r4, [r2, #9] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - tst r6, r7 │ │ │ │ + rors r6, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r2, #10] │ │ │ │ + ldrb r0, [r0, #9] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r5, #10] │ │ │ │ + ldrb r0, [r3, #9] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0025571c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -69215,24 +69220,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2558b6 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -69261,15 +69266,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 25593a │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 255c50 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -69277,22 +69282,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -69368,21 +69373,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 255a7c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -69413,33 +69418,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 255b08 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ vldr d7, [pc, #328] @ 255c50 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -69627,19 +69632,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 244a90 │ │ │ │ mov r1, r0 │ │ │ │ b.n 255c16 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, #88 @ 0x58 │ │ │ │ + subs r4, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r5, #22] │ │ │ │ + strb r2, [r3, #21] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r4, #18] │ │ │ │ + strb r2, [r2, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00255d34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69719,15 +69724,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #768] @ (256118 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #168 @ 0xa8 │ │ │ │ + subs r3, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r5, [pc, #136] @ (255eac ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00255e24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69812,15 +69817,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #816] @ (256240 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #170 @ 0xaa │ │ │ │ + subs r2, #90 @ 0x5a │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #144] @ (255fac ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00255f1c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69906,15 +69911,15 @@ │ │ │ │ bx lr │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #816] @ (25633c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #162 @ 0xa2 │ │ │ │ + subs r1, #82 @ 0x52 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [pc, #192] @ (2560d8 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256018 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70254,21 +70259,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 256300 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #344] @ (2564d4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #50 @ 0x32 │ │ │ │ + adds r5, #226 @ 0xe2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #246 @ 0xf6 │ │ │ │ + adds r5, #166 @ 0xa6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0x47d6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r5, #162 @ 0xa2 │ │ │ │ + adds r5, #82 @ 0x52 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00256390 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -70354,21 +70359,21 @@ │ │ │ │ b.n 2563f0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bx ip │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #66 @ 0x42 │ │ │ │ + adds r4, #242 @ 0xf2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #6 │ │ │ │ + adds r4, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ mov lr, fp │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r4, #172 @ 0xac │ │ │ │ + adds r4, #92 @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00256488 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -70455,17 +70460,17 @@ │ │ │ │ b.n 2564ec │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov r4, sp │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #78 @ 0x4e │ │ │ │ + adds r3, #254 @ 0xfe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #12 │ │ │ │ + adds r3, #188 @ 0xbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r8, sp │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256584 : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ @@ -70579,17 +70584,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 25662e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ cmp r0, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #8 │ │ │ │ + adds r2, #184 @ 0xb8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ + adds r2, #122 @ 0x7a │ │ │ │ lsls r4, r2, #1 │ │ │ │ add sl, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002566c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70665,19 +70670,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 256720 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ add r2, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r2, #24 │ │ │ │ + adds r1, #200 @ 0xc8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #210 @ 0xd2 │ │ │ │ + adds r1, #130 @ 0x82 │ │ │ │ lsls r4, r2, #1 │ │ │ │ bics r0, r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002567a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70752,17 +70757,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 256804 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ muls r0, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #20 │ │ │ │ + adds r0, #196 @ 0xc4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #244 @ 0xf4 │ │ │ │ + adds r0, #164 @ 0xa4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmn r4, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256884 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70840,17 +70845,17 @@ │ │ │ │ b.n 2568e4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ negs r0, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #52 @ 0x34 │ │ │ │ + cmp r7, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #20 │ │ │ │ + cmp r7, #196 @ 0xc4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ rors r4, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025696c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70927,17 +70932,17 @@ │ │ │ │ b.n 2569cc │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbcs r0, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ + cmp r6, #250 @ 0xfa │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #44 @ 0x2c │ │ │ │ + cmp r6, #220 @ 0xdc │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r4, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256a50 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71015,19 +71020,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 256aac │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r6, #140 @ 0x8c │ │ │ │ + cmp r6, #60 @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #70 @ 0x46 │ │ │ │ + cmp r5, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ands r6, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256b34 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71128,17 +71133,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 256c24 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ subs r7, #192 @ 0xc0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #150 @ 0x96 │ │ │ │ + cmp r5, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #34 @ 0x22 │ │ │ │ + cmp r4, #210 @ 0xd2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r7, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256c58 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71242,17 +71247,17 @@ │ │ │ │ b.n 256d4e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #156 @ 0x9c │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #114 @ 0x72 │ │ │ │ + cmp r4, #34 @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #254 @ 0xfe │ │ │ │ + cmp r3, #174 @ 0xae │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r5, #226 @ 0xe2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256d84 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71332,15 +71337,15 @@ │ │ │ │ b.n 256e02 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #114 @ 0x72 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #72 @ 0x48 │ │ │ │ + cmp r2, #248 @ 0xf8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, #240 @ 0xf0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256e64 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71422,15 +71427,15 @@ │ │ │ │ b.n 256ef2 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #142 @ 0x8e │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #104 @ 0x68 │ │ │ │ + cmp r2, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, #0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256f54 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71552,23 +71557,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ subs r3, #160 @ 0xa0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #228 @ 0xe4 │ │ │ │ + cmp r0, #148 @ 0x94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, #214 @ 0xd6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + cmp r0, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r3, #16] │ │ │ │ + str r2, [r1, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r6, #16] │ │ │ │ + str r6, [r4, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002570b8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -71690,23 +71695,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ subs r2, #60 @ 0x3c │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #128 @ 0x80 │ │ │ │ + movs r7, #48 @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r1, #104 @ 0x68 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r7, #4 │ │ │ │ + movs r6, #180 @ 0xb4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r2, [r6, r6] │ │ │ │ + ldrsh r2, [r4, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r6, [r1, r7] │ │ │ │ + ldrsh r6, [r7, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257220 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -71800,19 +71805,19 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ subs r0, #194 @ 0xc2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #134 @ 0x86 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r5, #248 @ 0xf8 │ │ │ │ + movs r5, #168 @ 0xa8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r6, [r4, r2] │ │ │ │ + ldrsh r6, [r2, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r2, [r0, r3] │ │ │ │ + ldrsh r2, [r6, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257328 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -71890,15 +71895,15 @@ │ │ │ │ b.n 2573a6 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #206 @ 0xce │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #164 @ 0xa4 │ │ │ │ + movs r5, #84 @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257408 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71980,15 +71985,15 @@ │ │ │ │ b.n 257496 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #234 @ 0xea │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #196 @ 0xc4 │ │ │ │ + movs r4, #116 @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r6, #92 @ 0x5c │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002574f8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72063,15 +72068,15 @@ │ │ │ │ b.n 257564 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #254 @ 0xfe │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #200 @ 0xc8 │ │ │ │ + movs r3, #120 @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r5, #142 @ 0x8e │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002575c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72165,23 +72170,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 2231e4 │ │ │ │ adds r5, #46 @ 0x2e │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #250 @ 0xfa │ │ │ │ + movs r2, #170 @ 0xaa │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #192 @ 0xc0 │ │ │ │ + movs r2, #112 @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, #178 @ 0xb2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ + movs r2, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r4, r2] │ │ │ │ + ldrh r2, [r2, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002576d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -72273,23 +72278,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ adds r4, #34 @ 0x22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #238 @ 0xee │ │ │ │ + movs r1, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #180 @ 0xb4 │ │ │ │ + movs r1, #100 @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r3, #166 @ 0xa6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r1, #72 @ 0x48 │ │ │ │ + movs r0, #248 @ 0xf8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r3, r6] │ │ │ │ + ldr r0, [r1, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002577e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -72382,25 +72387,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 2231e4 │ │ │ │ adds r3, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r0, #252 @ 0xfc │ │ │ │ + movs r0, #172 @ 0xac │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #162 @ 0xa2 │ │ │ │ + movs r0, #82 @ 0x52 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, #138 @ 0x8a │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r0, #50 @ 0x32 │ │ │ │ + subs r2, r4, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldr r2, [r6, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002578f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -72492,23 +72497,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 2231e4 │ │ │ │ adds r2, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, #7 │ │ │ │ + subs r6, r7, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r2, #6 │ │ │ │ + subs r4, r0, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r6, r4, #4 │ │ │ │ + subs r6, r2, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r6, [r6, r5] │ │ │ │ + ldrsb r6, [r4, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257a00 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -72597,21 +72602,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 2231e4 │ │ │ │ adds r0, #246 @ 0xf6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, #3 │ │ │ │ + subs r0, r6, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, #126 @ 0x7e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r2, r4, #0 │ │ │ │ + adds r2, r2, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r2, [r6, r1] │ │ │ │ + ldrsb r2, [r4, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257b00 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -72705,19 +72710,19 @@ │ │ │ │ nop │ │ │ │ cmp r7, #226 @ 0xe2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #148 @ 0x94 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r6, r2, #5 │ │ │ │ + adds r6, r0, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r4, #4 │ │ │ │ + adds r0, r2, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r6, r5] │ │ │ │ + strb r0, [r4, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257c04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -72784,15 +72789,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r6, #242 @ 0xf2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, #3 │ │ │ │ + adds r4, r6, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r6, #144 @ 0x90 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257cc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72860,15 +72865,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff2e2e │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, #0 │ │ │ │ + subs r0, r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r5, #204 @ 0xcc │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257d88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72936,15 +72941,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r5, #110 @ 0x6e │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, r5 │ │ │ │ + subs r0, r6, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r5, #12 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257e48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73011,15 +73016,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r4, #174 @ 0xae │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, r2 │ │ │ │ + subs r0, r6, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257f08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73087,15 +73092,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d18, {d31-: │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73163,15 +73168,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, r4 │ │ │ │ + adds r0, r6, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #204 @ 0xcc │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258088 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73238,15 +73243,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r2, #110 @ 0x6e │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, r1 │ │ │ │ + asrs r0, r6, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #12 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258148 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73312,15 +73317,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsubl.u q10, d15, d28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #30 │ │ │ │ + asrs r4, r0, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r1, #156 @ 0x9c │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r1, #76 @ 0x4c │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258208 : │ │ │ │ @@ -73388,15 +73393,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #27 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r0, #220 @ 0xdc │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, #140 @ 0x8c │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002582c8 : │ │ │ │ @@ -73461,15 +73466,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #24 │ │ │ │ + asrs r4, r0, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r0, #28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r7, #204 @ 0xcc │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258380 : │ │ │ │ @@ -73539,15 +73544,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r7, #118 @ 0x76 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #21 │ │ │ │ + asrs r0, r7, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r7, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258440 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73615,15 +73620,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqshlu.s64 d18, d22, #63 @ 0x3f │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #18 │ │ │ │ + asrs r0, r7, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r6, #84 @ 0x54 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258500 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73691,15 +73696,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r5, #246 @ 0xf6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #15 │ │ │ │ + asrs r0, r7, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r5, #148 @ 0x94 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002585c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73766,15 +73771,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ movs r5, #54 @ 0x36 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #12 │ │ │ │ + asrs r0, r7, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r4, #212 @ 0xd4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258680 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73837,15 +73842,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #118 @ 0x76 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #9 │ │ │ │ + asrs r2, r7, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r4, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258734 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73908,15 +73913,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ movs r3, #194 @ 0xc2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #6 │ │ │ │ + asrs r6, r0, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002587ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73978,15 +73983,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r3, #10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #3 │ │ │ │ + asrs r6, r1, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002588a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74046,15 +74051,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ movs r2, #86 @ 0x56 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #32 │ │ │ │ + lsrs r2, r3, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258950 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74117,15 +74122,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ movs r1, #166 @ 0xa6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #29 │ │ │ │ + lsrs r2, r5, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258a08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74187,15 +74192,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #238 @ 0xee │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #27 │ │ │ │ + lsrs r2, r6, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, #136 @ 0x88 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258abc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74255,15 +74260,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ movs r0, #58 @ 0x3a │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #24 │ │ │ │ + lsrs r6, r7, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, r2, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258b6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74326,15 +74331,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r1, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r6, r5, #21 │ │ │ │ + lsrs r6, r3, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r3, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258c2c : │ │ │ │ @@ -74396,15 +74401,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ subs r0, r1, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r6, r5, #18 │ │ │ │ + lsrs r6, r3, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r3, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258ce4 : │ │ │ │ @@ -74466,15 +74471,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r2, #0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r6, r6, #15 │ │ │ │ + lsrs r6, r4, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r4, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258d9c : │ │ │ │ @@ -74543,15 +74548,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, r3, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #13 │ │ │ │ + lsrs r4, r6, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, r3, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258e68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74616,15 +74621,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ adds r6, r1, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #9 │ │ │ │ + lsrs r0, r5, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, r1, #0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258f30 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74760,19 +74765,19 @@ │ │ │ │ nop │ │ │ │ subs r0, r0, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r4, r3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r2, r6, #1 │ │ │ │ + lsrs r2, r4, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r4 │ │ │ │ + lsrs r0, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r7 │ │ │ │ + lsrs r4, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002590b0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -74853,19 +74858,19 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ subs r0, r1, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r5, r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r7, #29 │ │ │ │ + lsls r4, r5, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ands r2, r5 │ │ │ │ + subs r7, #218 @ 0xda │ │ │ │ lsls r7, r0, #1 │ │ │ │ - eors r6, r0 │ │ │ │ + subs r7, #246 @ 0xf6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002591a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -74929,15 +74934,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d17, {d15-d16}, d12 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #28 │ │ │ │ + lsls r4, r1, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, r6, r3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259268 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75001,15 +75006,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r0, r1, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #25 │ │ │ │ + lsls r0, r1, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r6, r5, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259328 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75073,15 +75078,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r0, r1, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #22 │ │ │ │ + lsls r0, r1, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r6, r5, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002593e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75146,15 +75151,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vabdl.u , d15, d8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #19 │ │ │ │ + lsls r0, r1, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r6, r5, #26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002594a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75218,15 +75223,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r0, r1, #25 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #16 │ │ │ │ + lsls r0, r1, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r6, r5, #23 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259568 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75290,15 +75295,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r0, r1, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #13 │ │ │ │ + lsls r0, r1, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r6, r5, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259628 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75365,15 +75370,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vmls.i , , d12[0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #10 │ │ │ │ + lsls r2, r2, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r5, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002596f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75440,15 +75445,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r4, r0, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #7 │ │ │ │ + lsls r2, r1, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002597b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75512,15 +75517,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r4, r7, #12 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #4 │ │ │ │ + lsls r2, r0, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r3, #11 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259878 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75587,15 +75592,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r7, #9 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #1 │ │ │ │ + movs r0, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r4, r7, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259944 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75660,15 +75665,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ asrs r2, r6, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u16 q0, , #4 │ │ │ │ + vqadd.u8 q8, q6, │ │ │ │ asrs r0, r6, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259a0c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -75800,18 +75805,18 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ asrs r4, r5, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r2, #32 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stc2 0, cr0, [r4, #332]! @ 0x14c │ │ │ │ - adds r6, #82 @ 0x52 │ │ │ │ + ldc2l 0, cr0, [r4, #-332] @ 0xfffffeb4 │ │ │ │ + adds r6, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #110 @ 0x6e │ │ │ │ + adds r6, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00259b7c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -75891,18 +75896,18 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r7, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldc2 0, cr0, [r6], #332 @ 0x14c │ │ │ │ - adds r5, #100 @ 0x64 │ │ │ │ + stc2l 0, cr0, [r6], #-332 @ 0xfffffeb4 │ │ │ │ + adds r5, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #128 @ 0x80 │ │ │ │ + adds r5, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00259c6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -75963,15 +75968,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r1, #26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc2 0, 5, r0, lr, cr3 │ │ │ │ + stc2 0, cr0, [lr], {83} @ 0x53 │ │ │ │ lsrs r6, r4, #24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259d20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76033,15 +76038,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r2, #23 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbaa0053 │ │ │ │ + @ instruction: 0xfb5a0053 │ │ │ │ lsrs r4, r5, #21 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259dd8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76102,15 +76107,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r3, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaf20053 │ │ │ │ + @ instruction: 0xfaa20053 │ │ │ │ lsrs r0, r7, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259e8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76169,15 +76174,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r5, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa3e0053 │ │ │ │ + vld1.8 @ instruction: 0xf9ee0053 │ │ │ │ lsrs r4, r0, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259f3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76242,15 +76247,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r4, r6, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 @ instruction: 0xf9840053 │ │ │ │ + ldrsh.w r0, [r4, r3, lsl #1] │ │ │ │ lsrs r2, r3, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a000 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76314,15 +76319,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff0af0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [r0, #83] @ 0x53 │ │ │ │ + ldr??.w r0, [r0, r3, lsl #1] │ │ │ │ lsrs r6, r2, #10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a0c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76385,15 +76390,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r0, r6, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb.w r0, [r0, r3, lsl #1] │ │ │ │ + @ instruction: 0xf7b00053 │ │ │ │ lsrs r6, r2, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a180 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76456,15 +76461,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsrs r0, r6, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7400053 │ │ │ │ + @ instruction: 0xf6f00053 │ │ │ │ lsrs r6, r2, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a240 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76518,15 +76523,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r6, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6980053 │ │ │ │ + movw r0, #34899 @ 0x8853 │ │ │ │ lsrs r6, r3, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a2e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76580,15 +76585,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r2, #32 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5f80053 │ │ │ │ + sub.w r0, r8, #13828096 @ 0xd30000 │ │ │ │ lsls r6, r7, #30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a380 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76651,15 +76656,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, r8, #13828096 @ 0xd30000 │ │ │ │ + @ instruction: 0xf4f80053 │ │ │ │ lsls r4, r3, #28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a430 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76721,15 +76726,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r8, #13828096 @ 0xd30000 │ │ │ │ + orr.w r0, r8, #13828096 @ 0xd30000 │ │ │ │ lsls r4, r5, #25 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a4e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76791,15 +76796,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r2, #24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3e80053 │ │ │ │ + @ instruction: 0xf3980053 │ │ │ │ lsls r4, r7, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a590 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76859,15 +76864,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r6, r4, #21 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3380053 │ │ │ │ + @ instruction: 0xf2e80053 │ │ │ │ lsls r4, r1, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a640 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76929,15 +76934,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2880053 │ │ │ │ + @ instruction: 0xf2380053 │ │ │ │ lsls r4, r3, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a6f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76999,15 +77004,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r8, #83 @ 0x53 │ │ │ │ + @ instruction: 0xf1880053 │ │ │ │ lsls r4, r5, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a7a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -77067,15 +77072,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r6, r2, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1280053 │ │ │ │ + @ instruction: 0xf0d80053 │ │ │ │ lsls r4, r7, #11 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a850 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -77135,15 +77140,15 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, ip, #83 @ 0x53 │ │ │ │ + bics.w r0, ip, #83 @ 0x53 │ │ │ │ lsls r4, r2, #10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r1, #9 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a900 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -77205,15 +77210,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s16 q8, , #4 │ │ │ │ + vshr.s8 q0, , #4 │ │ │ │ lsls r4, r4, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r3, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a9b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -77271,15 +77276,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s32 q0, q6, │ │ │ │ + mrc 0, 6, r0, cr12, cr3, {2} │ │ │ │ lsls r4, r6, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r5, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025aa58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -77344,15 +77349,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 3, r0, cr0, cr3, {2} │ │ │ │ + mcr 0, 1, r0, cr0, cr3, {2} │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025ab08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -77413,15 +77418,15 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vmla.i32 q8, q7, d7[1] │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r0, #332] @ 0x14c │ │ │ │ + ldcl 0, cr0, [r0, #-332]! @ 0xfffffeb4 │ │ │ │ vmla.i16 q0, q2, d7[2] │ │ │ │ │ │ │ │ 0025abb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77481,15 +77486,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u q0, q7, │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r0, #-332] @ 0xfffffeb4 │ │ │ │ + stcl 0, cr0, [r0], {83} @ 0x53 │ │ │ │ cdp2 0, 14, cr0, cr4, cr7, {3} │ │ │ │ │ │ │ │ 0025ac68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77547,15 +77552,15 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cdp2 0, 8, cr0, cr14, cr7, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r0], #-332 @ 0xfffffeb4 │ │ │ │ + ldc 0, cr0, [r0], {83} @ 0x53 │ │ │ │ cdp2 0, 3, cr0, cr4, cr7, {3} │ │ │ │ │ │ │ │ 0025ad18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77612,15 +77617,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [lr, #412] @ 0x19c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, r2, r3, lsr #1 │ │ │ │ + sbc.w r0, r2, r3, lsr #1 │ │ │ │ stc2 0, cr0, [r6, #412] @ 0x19c │ │ │ │ │ │ │ │ 0025adc0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77676,15 +77681,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldc2 0, cr0, [r6, #-412]! @ 0xfffffe64 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, sl, r3, lsr #1 │ │ │ │ + @ instruction: 0xeaba0053 │ │ │ │ ldc2l 0, cr0, [ip], {103} @ 0x67 │ │ │ │ │ │ │ │ 0025ae68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77740,15 +77745,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2 0, cr0, [lr], {103} @ 0x67 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r2, r3, lsr #1 │ │ │ │ + ands.w r0, r2, r3, lsr #1 │ │ │ │ ldc2 0, cr0, [r4], #-412 @ 0xfffffe64 │ │ │ │ │ │ │ │ 0025af10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77803,15 +77808,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ umaal r0, r0, r6, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9ba0053 │ │ │ │ + strd r0, r0, [sl, #-332]! @ 0x14c │ │ │ │ @ instruction: 0xfb8a0067 │ │ │ │ │ │ │ │ 0025afb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77867,15 +77872,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfb3e0067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb r2, {r0, r1, r4, r6} │ │ │ │ + @ instruction: 0xe8c20053 │ │ │ │ @ instruction: 0xfae40067 │ │ │ │ │ │ │ │ 0025b060 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77931,15 +77936,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa960067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [sl], #-332 @ 0x14c │ │ │ │ + @ instruction: 0xe81a0053 │ │ │ │ @ instruction: 0xfa3c0067 │ │ │ │ │ │ │ │ 0025b108 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77994,15 +77999,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vld1.8 {d16[3]}, [lr], r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25b130 │ │ │ │ + b.n 25b090 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsb.w r0, [r2, #103] @ 0x67 │ │ │ │ │ │ │ │ 0025b1b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78059,15 +78064,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vst4.16 {d16-d19}, [r4 :128], r7 │ │ │ │ - b.n 25b0ac │ │ │ │ + b.n 25b00c │ │ │ │ lsls r3, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str??.w r0, [r6, #103] @ 0x67 │ │ │ │ │ │ │ │ 0025b260 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -78124,15 +78129,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldrb.w r0, [r4, #103] @ 0x67 │ │ │ │ - b.n 25aff8 │ │ │ │ + b.n 25af58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh.w r0, [r6, r7, lsl #2] │ │ │ │ │ │ │ │ 0025b30c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -78188,15 +78193,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf7e80067 │ │ │ │ - b.n 25af4c │ │ │ │ + b.n 25aeac │ │ │ │ lsls r3, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7880067 │ │ │ │ │ │ │ │ 0025b3b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -78260,15 +78265,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf73e0067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25aec4 │ │ │ │ + b.n 25ae24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movt r0, #34919 @ 0x8867 │ │ │ │ │ │ │ │ 0025b478 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78329,15 +78334,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf67e0067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25ae04 │ │ │ │ + b.n 25ad64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ addw r0, r6, #2151 @ 0x867 │ │ │ │ │ │ │ │ 0025b538 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -78444,15 +78449,15 @@ │ │ │ │ nop │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf5300067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25bc6c │ │ │ │ + b.n 25bbcc │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf4de0067 │ │ │ │ │ │ │ │ 0025b670 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78509,15 +78514,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eor.w r0, r0, #15138816 @ 0xe70000 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25bbbc │ │ │ │ + b.n 25bb1c │ │ │ │ lsls r3, r2, #1 │ │ │ │ bic.w r0, lr, #15138816 @ 0xe70000 │ │ │ │ │ │ │ │ 0025b720 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78573,15 +78578,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xf3d00067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25bb0c │ │ │ │ + b.n 25ba6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf37e0067 │ │ │ │ │ │ │ │ 0025b7d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78639,15 +78644,15 @@ │ │ │ │ nop │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3200067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25ba5c │ │ │ │ + b.n 25b9bc │ │ │ │ lsls r3, r2, #1 │ │ │ │ movt r0, #57447 @ 0xe067 │ │ │ │ │ │ │ │ 0025b880 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78704,15 +78709,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2700067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25b9ac │ │ │ │ + svc 240 @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf21e0067 │ │ │ │ │ │ │ │ 0025b930 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78768,15 +78773,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ rsb r0, r0, #103 @ 0x67 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - svc 144 @ 0x90 │ │ │ │ + svc 64 @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ sbc.w r0, lr, #103 @ 0x67 │ │ │ │ │ │ │ │ 0025b9e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78836,15 +78841,15 @@ │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds.w r0, r4, #103 @ 0x67 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - udf #234 @ 0xea │ │ │ │ + udf #154 @ 0x9a │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf0b80067 │ │ │ │ │ │ │ │ 0025ba98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78904,15 +78909,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, ip, #103 @ 0x67 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - udf #50 @ 0x32 │ │ │ │ + ble.n 25bb10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ and.w r0, r0, #103 @ 0x67 │ │ │ │ │ │ │ │ 0025bb50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78968,15 +78973,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vmla.i32 d0, d4, d7[1] │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 25bcf0 │ │ │ │ + ble.n 25bc50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ vhadd.s8 q8, q4, │ │ │ │ │ │ │ │ 0025bc00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79038,15 +79043,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp 0, 15, cr0, cr6, cr7, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 25bc7c │ │ │ │ + bgt.n 25bbdc │ │ │ │ lsls r3, r2, #1 │ │ │ │ cdp 0, 8, cr0, cr0, cr7, {3} │ │ │ │ │ │ │ │ 0025bcc0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79107,15 +79112,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp 0, 3, cr0, cr6, cr7, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 25bdbc │ │ │ │ + blt.n 25bd1c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldc 0, cr0, [lr, #412]! @ 0x19c │ │ │ │ │ │ │ │ 0025bd80 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -79222,15 +79227,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r6], #412 @ 0x19c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 25be38 │ │ │ │ + bge.n 25bf98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldc 0, cr0, [lr], {103} @ 0x67 │ │ │ │ │ │ │ │ 0025bea8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79287,15 +79292,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ mcrr 0, 6, r0, lr, cr7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 25bf90 │ │ │ │ + bls.n 25bef0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xebf40067 │ │ │ │ │ │ │ │ 0025bf50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79352,15 +79357,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sub.w r0, r6, r7, asr #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 25c0e8 │ │ │ │ + bls.n 25c048 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adc.w r0, ip, r7, asr #1 │ │ │ │ │ │ │ │ 0025bff8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79416,15 +79421,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xeafe0067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 25c040 │ │ │ │ + bhi.n 25bfa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xeaa20067 │ │ │ │ │ │ │ │ 0025c0a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79483,15 +79488,15 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, r0, r7, asr #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 25c18c │ │ │ │ + bvc.n 25c0ec │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrd r0, r0, [lr, #412]! @ 0x19c │ │ │ │ │ │ │ │ 0025c150 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79549,15 +79554,15 @@ │ │ │ │ nop │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe9a00067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 25c2dc │ │ │ │ + bvc.n 25c23c │ │ │ │ lsls r3, r2, #1 │ │ │ │ strd r0, r0, [lr, #-412] @ 0x19c │ │ │ │ │ │ │ │ 0025c200 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79614,15 +79619,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [r0], #412 @ 0x19c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 25c22c │ │ │ │ + bvs.n 25c38c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia.w lr, {r0, r1, r2, r5, r6} │ │ │ │ │ │ │ │ 0025c2b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79678,15 +79683,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strex r0, r0, [r0, #412] @ 0x19c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 25c37c │ │ │ │ + bpl.n 25c2dc │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25c33c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c360 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79781,15 +79786,15 @@ │ │ │ │ b.n 25c43c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25c394 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 25c47c │ │ │ │ + bmi.n 25c3dc │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25c280 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c478 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79884,15 +79889,15 @@ │ │ │ │ b.n 25c552 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25c27c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 25c564 │ │ │ │ + bcc.n 25c4c4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25c168 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c58c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79987,15 +79992,15 @@ │ │ │ │ b.n 25c666 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25c168 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 25c650 │ │ │ │ + bcs.n 25c5b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25c054 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c6a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80079,15 +80084,15 @@ │ │ │ │ bne.n 25c6f2 │ │ │ │ b.n 25c762 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ b.n 25c038 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 25c754 │ │ │ │ + bne.n 25c6b4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25cf58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c79c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80170,15 +80175,15 @@ │ │ │ │ b.n 25c856 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25cf38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 25c860 │ │ │ │ + beq.n 25c7c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25ce64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c890 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80261,15 +80266,15 @@ │ │ │ │ b.n 25c94a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25ce44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25cd70 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c984 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80352,15 +80357,15 @@ │ │ │ │ b.n 25ca3e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25cd50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1} │ │ │ │ + ldmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25cc7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025ca78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80379,15 +80384,15 @@ │ │ │ │ cbnz r2, 25cae6 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 25cae6 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 25cae6 │ │ │ │ - bl 6c46f4 │ │ │ │ + bl 6c46a4 │ │ │ │ ldr r2, [pc, #240] @ (25cbb4 ) │ │ │ │ ldr r3, [pc, #236] @ (25cbb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80466,15 +80471,15 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ b.n 25cca4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ b.n 25cc48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r5, {r2, r4, r5, r6} │ │ │ │ + ldmia r5, {r2, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025cbbc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 25ca78 │ │ │ │ @@ -80504,15 +80509,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 25cc3a │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 25cc3a │ │ │ │ - bl 6c46f4 │ │ │ │ + bl 6c46a4 │ │ │ │ ldr r2, [pc, #204] @ (25cce4 ) │ │ │ │ ldr r3, [pc, #200] @ (25cce0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80581,15 +80586,15 @@ │ │ │ │ nop │ │ │ │ svc 32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ udf #244 @ 0xf4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r4!, {r1, r2, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025ccec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80680,15 +80685,15 @@ │ │ │ │ nop │ │ │ │ udf #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 25cdc0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025cdf8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80779,15 +80784,15 @@ │ │ │ │ nop │ │ │ │ ble.n 25cef8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 25ceb4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025cf04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -80804,15 +80809,15 @@ │ │ │ │ cbnz r2, 25cf70 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 25cf70 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 25cf70 │ │ │ │ - bl 6c44f8 │ │ │ │ + bl 6c44a8 │ │ │ │ ldr r2, [pc, #244] @ (25d044 ) │ │ │ │ ldr r3, [pc, #240] @ (25d040 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80894,15 +80899,15 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ blt.n 25d01c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 25cfc0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d04c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -81009,15 +81014,15 @@ │ │ │ │ nop │ │ │ │ bge.n 25d0d4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 25d280 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r7!, {r2, r3, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d18c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -81124,15 +81129,15 @@ │ │ │ │ nop │ │ │ │ bls.n 25d394 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 25d340 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d2cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81148,15 +81153,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 25d330 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 25d330 │ │ │ │ - bl 6c44f8 │ │ │ │ + bl 6c44a8 │ │ │ │ ldr r2, [pc, #208] @ (25d3e0 ) │ │ │ │ ldr r3, [pc, #204] @ (25d3dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -81228,15 +81233,15 @@ │ │ │ │ nop │ │ │ │ bhi.n 25d42c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 25d3dc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r5!, {r4, r6} │ │ │ │ + stmia r5!, {} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d3e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -81331,15 +81336,15 @@ │ │ │ │ nop │ │ │ │ bvc.n 25d510 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 25d4c4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d4fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -81434,15 +81439,15 @@ │ │ │ │ nop │ │ │ │ bpl.n 25d5fc │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 25d5b0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r3!, {r3, r5} │ │ │ │ + stmia r2!, {r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d610 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -81535,15 +81540,15 @@ │ │ │ │ b.n 25d6ec │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 25d6e4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r4, r6} │ │ │ │ + stmia r2!, {r2} │ │ │ │ lsls r3, r2, #1 │ │ │ │ bmi.n 25d7d0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025d728 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -82170,15 +82175,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 25dd40 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldmia r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 25de48 │ │ │ │ + cbnz r2, 25de34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r5, {r1, r3, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025ddf0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82249,15 +82254,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 25de5e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldmia r5!, {r2} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0014 │ │ │ │ + rev16 r4, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r4!, {r2, r3, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025decc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82328,15 +82333,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 25df3a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldmia r4!, {r3, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 25dfd2 │ │ │ │ + cbnz r0, 25dfbe │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r3!, {r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025dfa8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82406,15 +82411,15 @@ │ │ │ │ b.n 25dfe8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3, {r2, r3, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8e6 │ │ │ │ + @ instruction: 0xb896 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r2!, {r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025e07c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82473,15 +82478,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {r3, r4, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb828 │ │ │ │ + @ instruction: 0xb7d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r2, {r1, r2, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025e12c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82540,15 +82545,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r3, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb778 │ │ │ │ + @ instruction: 0xb728 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r1, {r1, r2, r4, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025e1dc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82607,15 +82612,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r3, r4} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6c8 │ │ │ │ + @ instruction: 0xb678 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r0!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025e28c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82633,15 +82638,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 25e2ee │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 25e2ee │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 25e2ee │ │ │ │ - bl 6c46e4 │ │ │ │ + bl 6c4694 │ │ │ │ ldr r2, [pc, #184] @ (25e384 ) │ │ │ │ ldr r3, [pc, #180] @ (25e380 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82703,15 +82708,15 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldmia r0!, {r3, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r3, r5, r7, lr} │ │ │ │ + push {r3, r4, r6, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e38c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82790,15 +82795,15 @@ │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r3, r4, r5, r6, r7} │ │ │ │ + push {r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e47c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82877,15 +82882,15 @@ │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r4, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r3} │ │ │ │ + cbz r0, 25e5da │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e56c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82900,15 +82905,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 25e5c8 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 25e5c8 │ │ │ │ - bl 6c46e4 │ │ │ │ + bl 6c4694 │ │ │ │ ldr r2, [pc, #168] @ (25e64c ) │ │ │ │ ldr r3, [pc, #160] @ (25e648 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82962,15 +82967,15 @@ │ │ │ │ nop │ │ │ │ stmia r5!, {r3, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r2, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - uxtb r2, r5 │ │ │ │ + uxth r2, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e654 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83037,15 +83042,15 @@ │ │ │ │ nop │ │ │ │ stmia r4!, {r2, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sxth r4, r3 │ │ │ │ + cbz r4, 25e746 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e714 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83112,15 +83117,15 @@ │ │ │ │ nop │ │ │ │ stmia r3!, {r2, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbz r4, 25e7ea │ │ │ │ + cbz r4, 25e7d6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e7d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83136,15 +83141,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 25e834 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 25e834 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 25e834 │ │ │ │ - bl 6c44e8 │ │ │ │ + bl 6c4498 │ │ │ │ ldr r2, [pc, #188] @ (25e8d0 ) │ │ │ │ ldr r3, [pc, #184] @ (25e8cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -83208,15 +83213,15 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ stmia r3!, {r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add sp, #392 @ 0x188 │ │ │ │ + add sp, #72 @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e8d8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83298,15 +83303,15 @@ │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r2, r3, r4} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, sp, #680 @ 0x2a8 │ │ │ │ + add r7, sp, #360 @ 0x168 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e9d0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83388,15 +83393,15 @@ │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r6, sp, #712 @ 0x2c8 │ │ │ │ + add r6, sp, #392 @ 0x188 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025eac8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83411,15 +83416,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 25eb22 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 25eb22 │ │ │ │ - bl 6c44e8 │ │ │ │ + bl 6c4498 │ │ │ │ ldr r2, [pc, #172] @ (25ebac ) │ │ │ │ ldr r3, [pc, #164] @ (25eba8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -83475,15 +83480,15 @@ │ │ │ │ nop │ │ │ │ stmia r0!, {r2, r3, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r3} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, sp, #576 @ 0x240 │ │ │ │ + add r5, sp, #256 @ 0x100 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025ebb4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83553,15 +83558,15 @@ │ │ │ │ nop │ │ │ │ itt mi │ │ │ │ lslmi r7, r4, #1 │ │ │ │ tstmi r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ itte ne │ │ │ │ lslne r7, r4, #1 │ │ │ │ - addne r4, sp, #744 @ 0x2e8 │ │ │ │ + addne r4, sp, #424 @ 0x1a8 │ │ │ │ lsleq r3, r2, #1 │ │ │ │ │ │ │ │ 0025ec7c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83631,15 +83636,15 @@ │ │ │ │ nop │ │ │ │ bkpt 0x007c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0052 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r3, sp, #968 @ 0x3c8 │ │ │ │ + add r3, sp, #648 @ 0x288 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025ed44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83716,15 +83721,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 25ed88 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ pop {r1, r4, r5, r7, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ + add r2, sp, #872 @ 0x368 │ │ │ │ lsls r3, r2, #1 │ │ │ │ pop {r1, r5, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025ee38 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -83815,15 +83820,15 @@ │ │ │ │ b.n 25ee9c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r3, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #200 @ 0xc8 │ │ │ │ + add r1, sp, #904 @ 0x388 │ │ │ │ lsls r3, r2, #1 │ │ │ │ pop {r2, r3, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025ef30 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83882,15 +83887,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 25f044 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #464 @ 0x1d0 │ │ │ │ + add r1, sp, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbnz r2, 25f03c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025efe0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83949,15 +83954,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 25f0c8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #784 @ 0x310 │ │ │ │ + add r0, sp, #464 @ 0x1d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ revsh r2, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025f090 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -84016,15 +84021,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rev16 r4, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #80 @ 0x50 │ │ │ │ + add r7, pc, #784 @ (adr r7, 25f44c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ rev r2, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025f140 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -84587,15 +84592,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #48 @ (adr r3, 25f700 ) │ │ │ │ + add r2, pc, #752 @ (adr r2, 25f9c0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r2, r4, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84690,15 +84695,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, pc, #992 @ (adr r1, 25fbc4 ) │ │ │ │ + add r1, pc, #672 @ (adr r1, 25fa84 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 25f846 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84793,15 +84798,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, pc, #912 @ (adr r0, 25fc88 ) │ │ │ │ + add r0, pc, #592 @ (adr r0, 25fb48 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ uxtb r4, r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ sxtb r4, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84896,15 +84901,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #832] @ 0x340 │ │ │ │ + ldr r7, [sp, #512] @ 0x200 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r0, 25fa46 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 25fa24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84999,15 +85004,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r6, [sp, #432] @ 0x1b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ sub sp, #272 @ 0x110 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add sp, #112 @ 0x70 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85102,15 +85107,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r7, sp, #704 @ 0x2c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85205,15 +85210,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #592] @ 0x250 │ │ │ │ + ldr r4, [sp, #272] @ 0x110 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r6, sp, #624 @ 0x270 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #976 @ 0x3d0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85308,15 +85313,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #512] @ 0x200 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r5, sp, #544 @ 0x220 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #896 @ 0x380 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85714,23 +85719,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 2231e4 │ │ │ │ add r1, sp, #632 @ 0x278 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #472] @ 0x1d8 │ │ │ │ + str r7, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r1, sp, #8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #696] @ 0x2b8 │ │ │ │ + str r6, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260278 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -85830,23 +85835,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ add r0, sp, #504 @ 0x1f8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #344] @ 0x158 │ │ │ │ + str r6, [sp, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #960] @ 0x3c0 │ │ │ │ + str r5, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r7, pc, #904 @ (adr r7, 260718 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r5, [sp, #576] @ 0x240 │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r5, r6, r7} │ │ │ │ + ldmia r5!, {r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260398 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -85947,25 +85952,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 2231e4 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #264] @ 0x108 │ │ │ │ + str r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r7, pc, #320 @ (adr r7, 2605f0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #816] @ 0x330 │ │ │ │ + str r4, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r6, pc, #720 @ (adr r6, 260788 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #408] @ 0x198 │ │ │ │ + str r4, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002604c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -86065,23 +86070,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 2231e4 │ │ │ │ add r6, pc, #216 @ (adr r6, 2606a0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #672] @ 0x2a0 │ │ │ │ + str r3, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r5, pc, #624 @ (adr r5, 260848 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #280] @ 0x118 │ │ │ │ + str r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r7} │ │ │ │ + ldmia r3!, {r1, r2, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002605e0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -86176,21 +86181,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 2231e4 │ │ │ │ add r5, pc, #56 @ (adr r5, 260714 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #952] @ 0x3b8 │ │ │ │ + str r2, [sp, #632] @ 0x278 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r4, pc, #512 @ (adr r4, 2608e8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ + str r1, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2!, {r1, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002606f0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -86284,17 +86289,17 @@ │ │ │ │ blx 2231e4 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #968 @ (adr r3, 260bb4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r3, pc, #520 @ (adr r3, 2609f8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r1, [sp, #152] @ 0x98 │ │ │ │ + str r0, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002607f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86531,25 +86536,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (260adc ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ - str r0, [sp, #712] @ 0x2c8 │ │ │ │ + str r0, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r7, #50] @ 0x32 │ │ │ │ + ldrh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r2, r3, r5} │ │ │ │ + stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r3, r6} │ │ │ │ + stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r0, #50] @ 0x32 │ │ │ │ + ldrh r0, [r6, #46] @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r4, r7} │ │ │ │ + stmia r6!, {r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260ae0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86722,31 +86727,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -86884,33 +86889,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r2, #38] @ 0x26 │ │ │ │ + ldrh r4, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #34] @ 0x22 │ │ │ │ + ldrh r6, [r3, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r2, #26] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [sp, #312] @ 0x138 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r1, #20] │ │ │ │ + ldrh r4, [r7, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r6, #18] │ │ │ │ + ldrh r2, [r4, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r5} │ │ │ │ + stmia r2!, {r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5} │ │ │ │ + stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260ec4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87145,30 +87150,30 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (2611a8 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2231e4 │ │ │ │ - ldrh r2, [r5, #14] │ │ │ │ + ldrh r2, [r3, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r6, #60] @ 0x3c │ │ │ │ + strh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r3} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r6, #58] @ 0x3a │ │ │ │ + strh r2, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ittt gt │ │ │ │ - lslgt r6, r0, #1 │ │ │ │ + itee vc │ │ │ │ + lslvc r6, r0, #1 │ │ │ │ │ │ │ │ 002611ac : │ │ │ │ - subgt sp, #8 │ │ │ │ - movgt.w ip, #4096 @ 0x1000 │ │ │ │ + subvs sp, #8 │ │ │ │ + movvs.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ strd r2, r3, [sp, #240] @ 0xf0 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -87254,59 +87259,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -87327,38 +87332,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -87414,33 +87419,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -87500,53 +87505,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 261604 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldr r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #50] @ 0x32 │ │ │ │ + strh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -87597,15 +87602,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -88121,33 +88126,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 2231e4 │ │ │ │ str r2, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #25] │ │ │ │ + ldrb r4, [r4, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + @ instruction: 0xb6d2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb73e │ │ │ │ + @ instruction: 0xb6ee │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r5, #24] │ │ │ │ + ldrb r0, [r3, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb678 │ │ │ │ + @ instruction: 0xb628 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r3, #19] │ │ │ │ + ldrb r0, [r1, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + push {r1, r2, r3, r5, r7, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r1, r7, lr} │ │ │ │ + push {r1, r4, r5, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r0, #19] │ │ │ │ + ldrb r0, [r6, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r4, lr} │ │ │ │ + push {r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00261c78 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -88234,58 +88239,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -88309,42 +88314,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -88401,33 +88406,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -88489,44 +88494,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 2620bc │ │ │ │ ... │ │ │ │ ldrh r2, [r4, #50] @ 0x32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #14] │ │ │ │ + ldrb r0, [r2, #13] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -88584,15 +88589,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 69a500 │ │ │ │ + bl 69a4b0 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -88774,17 +88779,17 @@ │ │ │ │ blx 2231e4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #22] │ │ │ │ + strb r4, [r6, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #848 @ 0x350 │ │ │ │ + add r5, sp, #528 @ 0x210 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026239c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -88845,15 +88850,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ strh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #20] │ │ │ │ + strb r4, [r3, #19] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00262454 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -88919,15 +88924,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #18] │ │ │ │ + strb r6, [r6, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r0, [r5, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00262518 : │ │ │ │ @@ -88957,19 +88962,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (262570 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r4, #14] │ │ │ │ + strb r2, [r2, #13] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #320 @ 0x140 │ │ │ │ + add r4, sp, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #432 @ 0x1b0 │ │ │ │ + add r4, sp, #112 @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00262574 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88995,19 +89000,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2625cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r0, #13] │ │ │ │ + strb r6, [r6, #11] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, sp, #976 @ 0x3d0 │ │ │ │ + add r3, sp, #656 @ 0x290 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #64 @ 0x40 │ │ │ │ + add r3, sp, #768 @ 0x300 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002625d0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89036,19 +89041,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (262634 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r3, #11] │ │ │ │ + strb r6, [r1, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, sp, #560 @ 0x230 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #672 @ 0x2a0 │ │ │ │ + add r3, sp, #352 @ 0x160 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00262638 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89081,19 +89086,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2626a8 ) │ │ │ │ ldr r0, [pc, #20] @ (2626ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - strb r4, [r4, #9] │ │ │ │ + strb r4, [r2, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, sp, #72 @ 0x48 │ │ │ │ + add r2, sp, #776 @ 0x308 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #184 @ 0xb8 │ │ │ │ + add r2, sp, #888 @ 0x378 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002626b0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89114,19 +89119,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2626f4 ) │ │ │ │ ldr r0, [pc, #20] @ (2626f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - strb r0, [r3, #8] │ │ │ │ + strb r0, [r1, #7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #792 @ 0x318 │ │ │ │ + add r2, sp, #472 @ 0x1d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #904 @ 0x388 │ │ │ │ + add r2, sp, #584 @ 0x248 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002626fc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90099,17 +90104,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 262fbe │ │ │ │ b.n 262ef2 │ │ │ │ blx 225330 │ │ │ │ nop │ │ │ │ - str r0, [r0, #120] @ 0x78 │ │ │ │ + str r0, [r6, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #768 @ (adr r0, 2634ac ) │ │ │ │ + add r0, pc, #448 @ (adr r0, 26336c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002631ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -90410,25 +90415,25 @@ │ │ │ │ bne.n 26349c │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 26351e │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #92] @ 0x5c │ │ │ │ + str r6, [r7, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ + str r0, [r4, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r6, [r1, #27] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r4, #68] @ 0x44 │ │ │ │ + str r2, [r2, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #64] @ 0x40 │ │ │ │ + str r6, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #376] @ 0x178 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00263520 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -90502,15 +90507,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (263624 ) │ │ │ │ ldr r1, [pc, #76] @ (263628 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 2635fa │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -90525,24 +90530,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r5, #24 │ │ │ │ + asrs r6, r3, #23 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, pc, #544 @ (adr r6, 26384c ) │ │ │ │ + add r6, pc, #224 @ (adr r6, 26370c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (263638 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5517b8 │ │ │ │ + b.w 551768 │ │ │ │ nop │ │ │ │ ldmia r1!, {r3, r5} │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 0026363c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -90550,110 +90555,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (263694 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 223240 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f0c │ │ │ │ + bl 551ebc │ │ │ │ ldr.w ip, [pc, #56] @ 263698 │ │ │ │ ldr r2, [pc, #56] @ (26369c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (2636a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r4, [sp, #912] @ 0x390 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r5, #28] │ │ │ │ + ldr r6, [r3, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #848] @ 0x350 │ │ │ │ + ldr r4, [sp, #528] @ 0x210 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r6, 2636b8 │ │ │ │ + cbnz r6, 2636a4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002636a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 4818f0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #44] @ 2636ec │ │ │ │ ldr r2, [pc, #44] @ (2636f0 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (2636f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r1, #24] │ │ │ │ + ldr r6, [r7, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r4, [sp, #144] @ 0x90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb8f6 │ │ │ │ + @ instruction: 0xb8a6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002636f8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 4819d4 │ │ │ │ bl 22c9a4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e50 │ │ │ │ + bl 551e00 │ │ │ │ cbz r0, 263760 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (263778 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 223240 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e58 │ │ │ │ + bl 551e08 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 2234f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 26374c │ │ │ │ ldr r0, [pc, #64] @ (26377c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 552058 │ │ │ │ + b.w 552008 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90665,22 +90670,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ - adcs r2, r1 │ │ │ │ + lsrs r2, r7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + ldr r4, [r3, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #840] @ 0x348 │ │ │ │ + ldr r3, [sp, #520] @ 0x208 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026378c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 26379a │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -90696,25 +90701,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 4818f0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #80] @ (263814 ) │ │ │ │ ldr r2, [pc, #84] @ (263818 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (26381c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 2637f0 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 2637f0 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -90734,99 +90739,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [r1, #8] │ │ │ │ + ldr r6, [r7, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb7f4 │ │ │ │ + @ instruction: 0xb7a4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00263820 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4818f0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #60] @ 263878 │ │ │ │ ldr r2, [pc, #60] @ (26387c ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (263880 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 263864 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ + str r0, [r0, #124] @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r2, [sp, #664] @ 0x298 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb778 │ │ │ │ + @ instruction: 0xb728 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00263884 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 4818f0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #60] @ 2638dc │ │ │ │ ldr r2, [pc, #60] @ (2638e0 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (2638e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 2638c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r4, [r5, #120] @ 0x78 │ │ │ │ + str r4, [r3, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #584] @ 0x248 │ │ │ │ + ldr r2, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb714 │ │ │ │ + @ instruction: 0xb6c4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2638fc ) │ │ │ │ ldr r2, [pc, #20] @ (263900 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (263904 ) │ │ │ │ @@ -90834,22 +90839,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ strb r0, [r4, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r1, r5 │ │ │ │ + adds r6, r7, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #8] @ (263914 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 69786c │ │ │ │ + b.w 69781c │ │ │ │ nop │ │ │ │ - adds r0, r7, r4 │ │ │ │ + adds r0, r5, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -90923,26 +90928,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r6 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a7c64 │ │ │ │ + bl 6a7c14 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2234f0 │ │ │ │ blx 223f78 │ │ │ │ ldr r1, [pc, #104] @ (263a64 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (263a68 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ b.n 2639b2 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 263996 │ │ │ │ ldr r2, [pc, #92] @ (263a6c ) │ │ │ │ ldr r3, [pc, #96] @ (263a70 ) │ │ │ │ ldr r1, [pc, #96] @ (263a74 ) │ │ │ │ add r2, pc │ │ │ │ @@ -90967,44 +90972,44 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2231e4 │ │ │ │ ldr r0, [pc, #64] @ (263a90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ blx 225330 │ │ │ │ nop │ │ │ │ strb r4, [r3, #7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #108] @ 0x6c │ │ │ │ + str r2, [r5, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r3, r2] │ │ │ │ + ldrb r0, [r1, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r2, r1, #2 │ │ │ │ + adds r2, r7, #0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r4, #108] @ 0x6c │ │ │ │ + str r4, [r2, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #320] @ 0x140 │ │ │ │ + ldr r1, [sp, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #336] @ 0x150 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r1, #108] @ 0x6c │ │ │ │ + str r6, [r7, #100] @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #232] @ 0xe8 │ │ │ │ + ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ + ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r6, #104] @ 0x68 │ │ │ │ + str r4, [r4, #100] @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #128] @ 0x80 │ │ │ │ + ldr r0, [sp, #832] @ 0x340 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #320] @ 0x140 │ │ │ │ + ldr r1, [sp, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (263c3c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -91107,58 +91112,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68701c │ │ │ │ + bl 686fcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 263b3a │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 223a90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 263c26 │ │ │ │ mov r0, r5 │ │ │ │ blx 225690 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (263c64 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldr r0, [pc, #168] @ (263c68 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 69d7e4 │ │ │ │ + bl 69d794 │ │ │ │ b.n 263b48 │ │ │ │ ldr r3, [pc, #160] @ (263c6c ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (263c70 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (263c74 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #1 │ │ │ │ b.n 263b68 │ │ │ │ ldr r3, [pc, #144] @ (263c78 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (263c7c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (263c80 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 263be2 │ │ │ │ movs r0, #20 │ │ │ │ blx 2231cc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 225690 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -91181,49 +91186,49 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 263bb4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ strb r2, [r4, #1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ + ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #408] @ 0x198 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #136] @ 0x88 │ │ │ │ + ldr r0, [sp, #840] @ 0x348 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2638e0 │ │ │ │ + b.n 263840 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r1, [sp, #152] @ 0x98 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #776] @ 0x308 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r4, #80] @ 0x50 │ │ │ │ + str r4, [r2, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #552] @ 0x228 │ │ │ │ + ldr r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r1, #80] @ 0x50 │ │ │ │ + str r0, [r7, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #568] @ 0x238 │ │ │ │ + ldr r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #456] @ 0x1c8 │ │ │ │ + str r7, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #64 @ (adr r5, 263cc8 ) │ │ │ │ + add r4, pc, #768 @ (adr r4, 263f88 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (263cdc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -91244,23 +91249,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 263918 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ add.w r0, r4, #76 @ 0x4c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 69786c │ │ │ │ + b.w 69781c │ │ │ │ nop │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #720] @ 0x2d0 │ │ │ │ + str r6, [sp, #400] @ 0x190 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00263cec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91297,15 +91302,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 6a43bc │ │ │ │ + bl 6a436c │ │ │ │ cbz r0, 263d94 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -91321,19 +91326,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ ldr r0, [r5, #92] @ 0x5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r0, #50] @ 0x32 │ │ │ │ + strh r4, [r6, #46] @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r5, [sp, #784] @ 0x310 │ │ │ │ + str r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00263dc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -91350,31 +91355,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (263e60 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (263e64 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 69e69c │ │ │ │ + bl 69e64c │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 6a0704 │ │ │ │ + bl 6a06b4 │ │ │ │ cbz r0, 263e4e │ │ │ │ ldr r3, [pc, #92] @ (263e68 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (263e6c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a00cc │ │ │ │ + bl 6a007c │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a0478 │ │ │ │ + bl 6a0428 │ │ │ │ ldr r2, [pc, #72] @ (263e70 ) │ │ │ │ ldr r3, [pc, #52] @ (263e5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -91391,15 +91396,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r6, #80] @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #8] │ │ │ │ + str r6, [sp, #712] @ 0x2c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [r1, #80] @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ ldr r4, [r4, #76] @ 0x4c │ │ │ │ @@ -91477,27 +91482,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 263918 │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 69786c │ │ │ │ + b.w 69781c │ │ │ │ add r1, pc, #304 @ (adr r1, 264070 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #14 │ │ │ │ + asrs r6, r1, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc2 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - str r4, [sp, #296] @ 0x128 │ │ │ │ + str r3, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00263f58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -91547,15 +91552,15 @@ │ │ │ │ beq.w 264280 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 6a7c00 │ │ │ │ + bl 6a7bb0 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ blx 224f44 │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -91654,15 +91659,15 @@ │ │ │ │ strb.w r3, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 264222 │ │ │ │ ldr r1, [pc, #464] @ (2642e4 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 69786c │ │ │ │ + bl 69781c │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 263fd0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 263fd2 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -91675,18 +91680,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a7c64 │ │ │ │ + bl 6a7c14 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 2234f4 │ │ │ │ ldr r2, [pc, #396] @ (2642f4 ) │ │ │ │ ldr r3, [pc, #348] @ (2642c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -91712,15 +91717,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 225110 │ │ │ │ b.n 264156 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -91730,43 +91735,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (26430c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2641b4 │ │ │ │ ldr r2, [pc, #300] @ (264310 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (264314 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (264318 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2641b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 223f78 │ │ │ │ ldr r3, [pc, #276] @ (26431c ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (264320 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (264324 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2641b4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (264328 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -91776,21 +91781,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (264330 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldrb.w r3, [r5, #77] @ 0x4d │ │ │ │ cbz r3, 264284 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 69786c │ │ │ │ + bl 69781c │ │ │ │ b.n 26415e │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (264334 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -91798,25 +91803,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (264338 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (26433c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2641b4 │ │ │ │ movs r7, #0 │ │ │ │ b.n 26415e │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 263e74 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 69786c │ │ │ │ + bl 69781c │ │ │ │ b.n 26415e │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 264076 │ │ │ │ ldr r3, [pc, #152] @ (264340 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (264344 ) │ │ │ │ ldr r1, [pc, #156] @ (264348 ) │ │ │ │ @@ -91832,75 +91837,75 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r1, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #0] │ │ │ │ + str r4, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ + str r4, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #744] @ 0x2e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #304] @ 0x130 │ │ │ │ + str r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r6, [r6, r6] │ │ │ │ + ldrsh r6, [r4, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #720] @ 0x2d0 │ │ │ │ + str r3, [sp, #400] @ 0x190 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ + str r1, [sp, #832] @ 0x340 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [r4, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsh r0, [r3, r5] │ │ │ │ + ldrsh r0, [r1, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #344] @ 0x158 │ │ │ │ + str r3, [sp, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #776] @ 0x308 │ │ │ │ + str r1, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #392] @ 0x188 │ │ │ │ + str r4, [sp, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r4, r4] │ │ │ │ + ldrsh r4, [r2, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #576] @ 0x240 │ │ │ │ + str r1, [sp, #256] @ 0x100 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #272] @ 0x110 │ │ │ │ + str r2, [sp, #976] @ 0x3d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r6, [r0, r4] │ │ │ │ + ldrsh r6, [r6, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #456] @ 0x1c8 │ │ │ │ + str r1, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #440] @ 0x1b8 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #352] @ 0x160 │ │ │ │ + str r1, [sp, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r4, r3] │ │ │ │ + ldrsh r0, [r2, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #400] @ 0x190 │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r0, r3] │ │ │ │ + ldrsh r2, [r6, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ + str r0, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #336] @ 0x150 │ │ │ │ + str r3, [sp, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r0, r2] │ │ │ │ + ldrsh r4, [r6, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [sp, #960] @ 0x3c0 │ │ │ │ + str r0, [sp, #640] @ 0x280 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r1, r1] │ │ │ │ + ldrb r4, [r7, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r5, #15 │ │ │ │ + asrs r6, r3, #14 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [sp, #728] @ 0x2d8 │ │ │ │ + str r0, [sp, #408] @ 0x198 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026434c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91949,19 +91954,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ bl 225ba8 │ │ │ │ str r6, [r5, #120] @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, r6] │ │ │ │ + ldrb r4, [r1, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #328] @ 0x148 │ │ │ │ + str r3, [sp, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #408] @ 0x198 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002643d4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -92010,19 +92015,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ bl 225ba8 │ │ │ │ str r6, [r4, #112] @ 0x70 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r4] │ │ │ │ + ldrb r4, [r0, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [sp, #808] @ 0x328 │ │ │ │ + str r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #888] @ 0x378 │ │ │ │ + str r2, [sp, #568] @ 0x238 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026445c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92034,32 +92039,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (2644e4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #92] @ (2644e8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 68d930 │ │ │ │ + bl 68d8e0 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 6ba0e8 │ │ │ │ + bl 6ba098 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 2644b0 │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ ldr r2, [pc, #56] @ (2644ec ) │ │ │ │ ldr r3, [pc, #44] @ (2644e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -92074,17 +92079,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2649f8 │ │ │ │ + b.n 264958 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [sp, #64] @ 0x40 │ │ │ │ + ldrh r0, [r0, #62] @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r0, [r3, #100] @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002644f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92098,40 +92103,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (26459c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68db70 │ │ │ │ + bl 68db20 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 264588 │ │ │ │ mov r1, sp │ │ │ │ - bl 6b9ff4 │ │ │ │ + bl 6b9fa4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 264582 │ │ │ │ cbz r7, 264554 │ │ │ │ ldr r6, [pc, #108] @ (2645a0 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 264536 │ │ │ │ mov r0, r7 │ │ │ │ - bl 66d5ec │ │ │ │ + bl 66d59c │ │ │ │ ldr r2, [pc, #72] @ (2645a4 ) │ │ │ │ ldr r3, [pc, #56] @ (264598 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -92141,32 +92146,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ b.n 26455a │ │ │ │ ldr r0, [pc, #28] @ (2645a8 ) │ │ │ │ add r0, pc │ │ │ │ b.n 264522 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r0, #96] @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 264984 │ │ │ │ + b.n 2648e4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ + str r1, [sp, #752] @ 0x2f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r6, [r5, #88] @ 0x58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - rsbs r0, r6, #13500416 @ 0xce0000 │ │ │ │ + @ instruction: 0xf586004e │ │ │ │ │ │ │ │ 002645ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ @@ -92180,15 +92185,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 224790 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4c4c │ │ │ │ + bl 6b4bfc │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 26460c │ │ │ │ ldr r2, [pc, #108] @ (264654 ) │ │ │ │ ldr r3, [pc, #104] @ (264650 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -92210,35 +92215,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 223240 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 6b9960 │ │ │ │ + bl 6b9910 │ │ │ │ b.n 264634 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4b88 │ │ │ │ + bl 6b4b38 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 6b998c │ │ │ │ + bl 6b993c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26462c │ │ │ │ mov r0, r6 │ │ │ │ blx 2234f4 │ │ │ │ b.n 2645e4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r0, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #80] @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r1, [sp, #248] @ 0xf8 │ │ │ │ + str r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026465c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -92253,15 +92258,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 224790 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4c4c │ │ │ │ + bl 6b4bfc │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2646c0 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 2646fa │ │ │ │ ldr r2, [pc, #156] @ (264738 ) │ │ │ │ ldr r3, [pc, #152] @ (264734 ) │ │ │ │ add r2, pc │ │ │ │ @@ -92285,31 +92290,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 223240 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 6b9960 │ │ │ │ + bl 6b9910 │ │ │ │ b.n 2646e8 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4b88 │ │ │ │ + bl 6b4b38 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 6b998c │ │ │ │ + bl 6b993c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2646e0 │ │ │ │ mov r0, r6 │ │ │ │ blx 2234f4 │ │ │ │ b.n 264698 │ │ │ │ ldr r2, [pc, #68] @ (264740 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 6b4c04 │ │ │ │ + bl 6b4bb4 │ │ │ │ ldr r2, [pc, #60] @ (264744 ) │ │ │ │ ldr r3, [pc, #40] @ (264734 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -92317,65 +92322,65 @@ │ │ │ │ bne.n 26472c │ │ │ │ ldr r2, [pc, #44] @ (264748 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6b4c04 │ │ │ │ + b.w 6b4bb4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ str r6, [r2, #72] @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [sp, #536] @ 0x218 │ │ │ │ + str r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [sp, #240] @ 0xf0 │ │ │ │ + ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r3, r2] │ │ │ │ + ldrh r4, [r1, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 225580 │ │ │ │ mov r5, r0 │ │ │ │ - bl 553f44 │ │ │ │ + bl 553ef4 │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 2647dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5544ec │ │ │ │ + bl 55449c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r3, [pc, #92] @ (2647e4 ) │ │ │ │ ldr r1, [pc, #92] @ (2647e8 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #80] @ (2647ec ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 552124 │ │ │ │ + bl 5520d4 │ │ │ │ ldr r1, [pc, #68] @ (2647f0 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 22427c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2647ce │ │ │ │ @@ -92392,36 +92397,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 222f58 │ │ │ │ ldr.w r8, [pc, #20] @ 2647f4 │ │ │ │ add r8, pc │ │ │ │ b.n 264780 │ │ │ │ - stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r0, #62] @ 0x3e │ │ │ │ + ldrh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r5, r7} │ │ │ │ + stmia r6!, {r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5544ec │ │ │ │ + bl 55449c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 5544ec │ │ │ │ + bl 55449c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 224b64 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92455,20 +92460,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (264904 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68db70 │ │ │ │ + bl 68db20 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 2648ea │ │ │ │ mov r1, sp │ │ │ │ - bl 611cb0 │ │ │ │ + bl 611c60 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 2648c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4334b8 │ │ │ │ ldr r2, [pc, #104] @ (264908 ) │ │ │ │ ldr r3, [pc, #96] @ (264900 ) │ │ │ │ @@ -92491,39 +92496,39 @@ │ │ │ │ ldr r6, [pc, #68] @ (26490c ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2648cc │ │ │ │ mov r0, r7 │ │ │ │ - bl 6611c4 │ │ │ │ + bl 661174 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 264896 │ │ │ │ ldr r1, [pc, #36] @ (264910 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 26489c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r3, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [r6, #75] @ 0x4b │ │ │ │ + strb.w r0, [r6, #75] @ 0x4b │ │ │ │ str r4, [r5, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r6, [r1, #52] @ 0x34 │ │ │ │ + ldrh r6, [r7, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r6, #50] @ 0x32 │ │ │ │ + ldrh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264914 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -92537,42 +92542,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68db14 │ │ │ │ + bl 68dac4 │ │ │ │ ldr r1, [pc, #188] @ (264a04 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #180] @ (264a08 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #172] @ (264a0c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 2649b8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 554f50 │ │ │ │ + bl 554f00 │ │ │ │ cbz r0, 2649d4 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 553de8 │ │ │ │ + bl 553d98 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 4334b8 │ │ │ │ ldr r2, [pc, #128] @ (264a10 ) │ │ │ │ ldr r3, [pc, #104] @ (2649fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92586,58 +92591,58 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 68eb48 │ │ │ │ + bl 68eaf8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 264988 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 611e70 │ │ │ │ + bl 611e20 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 264988 │ │ │ │ ldr r2, [pc, #60] @ (264a14 ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (264a18 ) │ │ │ │ ldr r1, [pc, #64] @ (264a1c ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 69d1ec │ │ │ │ + bl 69d19c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 264988 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ str r0, [r4, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #48] @ 0x30 │ │ │ │ + ldrh r4, [r4, #46] @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb.w r0, [r0, fp] │ │ │ │ - add r2, pc, #272 @ (adr r2, 264b1c ) │ │ │ │ + @ instruction: 0xf7b0004b │ │ │ │ + add r1, pc, #976 @ (adr r1, 264ddc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r4, #31] │ │ │ │ + ldrb r4, [r2, #30] │ │ │ │ lsls r0, r2, #1 │ │ │ │ str r2, [r7, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, #108 @ 0x6c │ │ │ │ + subs r2, #28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r0, [r2, r7] │ │ │ │ + ldrsb r0, [r0, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r1, #44] @ 0x2c │ │ │ │ + ldrh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264a20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92650,26 +92655,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #192] @ (264b10 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 611ee4 │ │ │ │ + bl 611e94 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 264ac8 │ │ │ │ cbz r3, 264a90 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 264aee │ │ │ │ @@ -92699,25 +92704,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 68ed9c │ │ │ │ + bl 68ed4c │ │ │ │ b.n 264a90 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 68ed3c │ │ │ │ + bl 68ecec │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (264b18 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 223050 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 264a6e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (264b1c ) │ │ │ │ @@ -92730,26 +92735,26 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r2, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf70e004b │ │ │ │ - add r1, pc, #288 @ (adr r1, 264c34 ) │ │ │ │ + @ instruction: 0xf6be004b │ │ │ │ + add r0, pc, #992 @ (adr r0, 264ef4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r0, [r6, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r4, [r7, r0] │ │ │ │ + str r4, [r5, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r2, [r7, r2] │ │ │ │ + ldrsb r2, [r5, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r1, #36] @ 0x24 │ │ │ │ + ldrh r4, [r7, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r4, #36] @ 0x24 │ │ │ │ + ldrh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264b28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -92761,21 +92766,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (264bd0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68db70 │ │ │ │ + bl 68db20 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 264ba2 │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 554f50 │ │ │ │ + bl 554f00 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 264bb6 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 264baa │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -92793,39 +92798,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ mov r1, r0 │ │ │ │ b.n 264b72 │ │ │ │ ldr r1, [pc, #44] @ (264bd8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 264b7a │ │ │ │ ldr r1, [pc, #36] @ (264bdc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 264b7a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r6, [r1, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r6, #2123 @ 0x84b │ │ │ │ + subs.w r0, r6, #13303808 @ 0xcb0000 │ │ │ │ ldrsh r6, [r1, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r2, [r6, #32] │ │ │ │ + ldrh r2, [r4, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r0, #32] │ │ │ │ + ldrh r2, [r6, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264be0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92837,19 +92842,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (264c54 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 556354 │ │ │ │ + bl 556304 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 4334b8 │ │ │ │ ldr r2, [pc, #56] @ (264c58 ) │ │ │ │ ldr r3, [pc, #44] @ (264c50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92868,15 +92873,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r6, [r2, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r4, r6, r7} │ │ │ │ + ldmia r0!, {r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrsh r2, [r5, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00264c5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92890,19 +92895,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (264cd0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 556444 │ │ │ │ + bl 5563f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 4334b8 │ │ │ │ ldr r2, [pc, #56] @ (264cd4 ) │ │ │ │ ldr r3, [pc, #44] @ (264ccc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92921,15 +92926,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r1, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrsh r6, [r5, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00264cd8 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 264cea │ │ │ │ @@ -92948,43 +92953,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 224790 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4c4c │ │ │ │ + bl 6b4bfc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 552134 │ │ │ │ + bl 5520e4 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 264d48 │ │ │ │ mov r4, r0 │ │ │ │ b.n 264d26 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 264d48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 551e50 │ │ │ │ + bl 551e00 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 224da4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 264d22 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b4c04 │ │ │ │ + bl 6b4bb4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 264d26 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 224490 │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #24] │ │ │ │ + ldrh r0, [r6, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264d58 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 264d6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -92999,19 +93004,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 224790 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4c4c │ │ │ │ + bl 6b4bfc │ │ │ │ ldr r0, [pc, #68] @ (264dd4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 611cb0 │ │ │ │ + bl 611c60 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 264dc8 │ │ │ │ ldr r6, [pc, #56] @ (264dd8 ) │ │ │ │ add r6, pc │ │ │ │ b.n 264da8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -93022,29 +93027,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 22359c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 264da4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b4c04 │ │ │ │ + bl 6b4bb4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 264da8 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6611c4 │ │ │ │ + b.w 661174 │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, #20] │ │ │ │ + ldrh r2, [r6, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r0, #20] │ │ │ │ + ldrh r0, [r6, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (264de4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ cbz r6, 264e12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -93053,48 +93058,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (264e4c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #64] @ (264e50 ) │ │ │ │ ldr r1, [pc, #64] @ (264e54 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #48] @ (264e58 ) │ │ │ │ ldr r3, [pc, #52] @ (264e5c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r2, r7] │ │ │ │ + strh r0, [r0, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r4, #16] │ │ │ │ + ldrh r6, [r2, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r7, #14] │ │ │ │ + ldrh r6, [r5, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r6, #16] │ │ │ │ + ldrh r6, [r4, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r2, #18] │ │ │ │ + ldrh r0, [r0, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -93107,15 +93112,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (264ec4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cbz r3, 264ea2 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -93126,26 +93131,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (264ec8 ) │ │ │ │ ldr r4, [pc, #32] @ (264ecc ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 264e8e │ │ │ │ nop │ │ │ │ - strh r0, [r3, r5] │ │ │ │ + strh r0, [r1, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r0, #16] │ │ │ │ + ldrh r2, [r6, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r3, #16] │ │ │ │ + ldrh r2, [r1, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + ldrh r4, [r5, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r2, #16] │ │ │ │ + ldrh r4, [r0, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264ed0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -93165,15 +93170,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (26508c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #32] │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -93255,15 +93260,15 @@ │ │ │ │ blx 225574 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (26509c ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 264f72 │ │ │ │ blx 2244e8 │ │ │ │ ldr r3, [pc, #160] @ (2650a0 ) │ │ │ │ ldr r6, [r4, #32] │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (2650a4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -93271,15 +93276,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 264f9a │ │ │ │ ldr r3, [pc, #136] @ (2650ac ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -93287,15 +93292,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (265098 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 264f28 │ │ │ │ ldr r0, [pc, #112] @ (2650b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [r4, #32] │ │ │ │ b.n 264f28 │ │ │ │ ldr r3, [pc, #104] @ (2650b4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 264f94 │ │ │ │ @@ -93304,52 +93309,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 264f94 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (2650b8 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 264f94 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ - strh r0, [r5, r3] │ │ │ │ + strh r0, [r3, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r3, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r0, #12] │ │ │ │ + ldrh r4, [r6, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #12] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrb r2, [r1, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r5, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #10] │ │ │ │ + ldrh r6, [r7, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r1, r7] │ │ │ │ + str r2, [r7, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r6, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r2, #4] │ │ │ │ + ldrh r6, [r0, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #4] │ │ │ │ + ldrh r4, [r2, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #8] │ │ │ │ + ldrh r4, [r1, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2650f8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -93358,25 +93363,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (265100 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 264ed0 │ │ │ │ nop │ │ │ │ - str r2, [r7, r3] │ │ │ │ + str r2, [r5, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r2, #6] │ │ │ │ + ldrh r4, [r0, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r7, #6] │ │ │ │ + ldrh r2, [r5, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00265104 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -93388,15 +93393,15 @@ │ │ │ │ cbz r1, 265130 │ │ │ │ ldr r0, [pc, #40] @ (265148 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69ec78 │ │ │ │ + b.w 69ec28 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (26514c ) │ │ │ │ add r0, pc │ │ │ │ bl 3fc44c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -93476,15 +93481,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 265210 │ │ │ │ ldr r0, [pc, #112] @ (265268 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 265210 │ │ │ │ ldr r3, [pc, #84] @ (26525c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 26522a │ │ │ │ movs r3, #1 │ │ │ │ @@ -93511,29 +93516,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 26520e │ │ │ │ ldr r0, [pc, #40] @ (26526c ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 26520e │ │ │ │ ldr r6, [r3, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ udf #146 @ 0x92 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #0] │ │ │ │ + strh r6, [r3, #62] @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r3, #62] @ 0x3e │ │ │ │ + strh r4, [r1, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00265270 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -93607,15 +93612,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (265374 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ecb0 │ │ │ │ + bl 69ec60 │ │ │ │ b.n 2652ba │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 265334 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2652a8 │ │ │ │ ldr r3, [pc, #64] @ (265378 ) │ │ │ │ @@ -93645,25 +93650,25 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ ble.n 26542c │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r4, [r2, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ble.n 2653c8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r7, [pc, #256] @ (26547c ) │ │ │ │ + ldr r6, [pc, #960] @ (26573c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #52] @ 0x34 │ │ │ │ + strh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r0, #58] @ 0x3a │ │ │ │ + strh r6, [r6, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #160] @ (265428 ) │ │ │ │ + ldr r6, [pc, #864] @ (2656e8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r2, #52] @ 0x34 │ │ │ │ + strh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r7, #54] @ 0x36 │ │ │ │ + strh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00265390 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -93729,15 +93734,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 265440 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 265424 │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 69ec90 │ │ │ │ + b.w 69ec40 │ │ │ │ movs r0, #32 │ │ │ │ blx 2231cc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -93867,19 +93872,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (26558c ) │ │ │ │ ldr r0, [pc, #20] @ (265590 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldr r5, [pc, #0] @ (26558c ) │ │ │ │ + ldr r4, [pc, #704] @ (26584c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #34] @ 0x22 │ │ │ │ + strh r6, [r3, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r5, #40] @ 0x28 │ │ │ │ + strh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00265594 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -93924,15 +93929,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 3fc09c │ │ │ │ cbz r0, 265630 │ │ │ │ ldr r0, [pc, #120] @ (265678 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ecb0 │ │ │ │ + bl 69ec60 │ │ │ │ ldr r2, [pc, #112] @ (26567c ) │ │ │ │ ldr r3, [pc, #92] @ (265668 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -93959,15 +93964,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (265688 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2655ca │ │ │ │ ldr r0, [pc, #60] @ (26568c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2655ca │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ strb r4, [r3, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, r5] │ │ │ │ @@ -93986,15 +93991,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ bge.n 2656ac │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r4, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #34] @ 0x22 │ │ │ │ + strh r4, [r4, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r1, 2656d2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2656e0 ) │ │ │ │ @@ -94079,21 +94084,21 @@ │ │ │ │ b.n 265734 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (265778 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ add r0, sp, #872 @ 0x368 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (265788 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ nop │ │ │ │ add r0, sp, #824 @ 0x338 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -94106,51 +94111,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (2657f4 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 554424 │ │ │ │ + bl 5543d4 │ │ │ │ ldr r3, [pc, #60] @ (2657f8 ) │ │ │ │ ldr r2, [pc, #64] @ (2657fc ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (265800 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 552b28 │ │ │ │ + bl 552ad8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ strh r2, [r5, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r7, [pc, #432] @ (2659a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, r2] │ │ │ │ + ldrb r2, [r6, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r7, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, r0, #2 │ │ │ │ + adds r0, r6, #0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (26580c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69dc38 │ │ │ │ - strh r6, [r1, #24] │ │ │ │ + b.w 69dbe8 │ │ │ │ + strh r6, [r7, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -94209,25 +94214,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 265880 │ │ │ │ ldr r0, [pc, #24] @ (2658c0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 265880 │ │ │ │ strh r4, [r2, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r1, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -94265,26 +94270,26 @@ │ │ │ │ bne.n 265900 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 265954 │ │ │ │ movs r0, #0 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ ldr r3, [pc, #56] @ (265990 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26592c │ │ │ │ ldr r3, [pc, #48] @ (265994 ) │ │ │ │ @@ -94296,29 +94301,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26592c │ │ │ │ ldr r0, [pc, #36] @ (26599c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 26592c │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 265920 │ │ │ │ strh r6, [r5, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, lr │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #14] │ │ │ │ + strh r6, [r2, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -94343,15 +94348,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2659d0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 2234f4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94368,80 +94373,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (265acc ) │ │ │ │ ldr r2, [pc, #100] @ (265ad0 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (265ad4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 265a8a │ │ │ │ bl 265864 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 265a9e │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 265ab8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2234f0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #320] @ (265c10 ) │ │ │ │ + ldr r0, [pc, #0] @ (265ad0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r1, #8] │ │ │ │ + strh r6, [r7, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r4, #8] │ │ │ │ + strh r2, [r2, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (265c5c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -94450,21 +94455,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (265c64 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (265c68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 265c1a │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 6ab51c │ │ │ │ + bl 6ab4cc │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (265c6c ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 2231cc │ │ │ │ add r5, pc │ │ │ │ @@ -94473,45 +94478,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 265bf6 │ │ │ │ ldr r6, [pc, #296] @ (265c74 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 265bc4 │ │ │ │ movs r0, #5 │ │ │ │ - bl 54e694 │ │ │ │ + bl 54e644 │ │ │ │ cbnz r0, 265bc4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 265b74 │ │ │ │ b.n 265b80 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 265b80 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 265b6a │ │ │ │ ldr r1, [pc, #244] @ (265c78 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 265c26 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -94587,27 +94592,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (265c80 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 265ba8 │ │ │ │ bpl.n 265d40 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - blxns r9 │ │ │ │ + bxns pc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r1, #4] │ │ │ │ + strh r2, [r7, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r3, #4] │ │ │ │ + strh r6, [r1, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r7, pc, #88 @ (adr r7, 265cc8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #2] │ │ │ │ + strh r4, [r1, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r4, #0] │ │ │ │ + ldrb r4, [r2, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r6, pc, #432 @ (adr r6, 265e30 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r5, pc, #904 @ (adr r5, 26600c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -94622,28 +94627,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (265cd4 ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 687ffc │ │ │ │ + b.w 687fac │ │ │ │ nop │ │ │ │ - mov r2, r4 │ │ │ │ + cmp sl, sl │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, #28] │ │ │ │ + ldrb r0, [r6, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r2, #27] │ │ │ │ + ldrb r6, [r0, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 265d30 │ │ │ │ sub sp, #12 │ │ │ │ @@ -94651,50 +94656,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (265d38 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 265d1a │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5523a0 │ │ │ │ + b.w 552350 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp lr, r9 │ │ │ │ + cmp r6, pc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r1, #26] │ │ │ │ + ldrb r2, [r7, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r6, #26] │ │ │ │ + ldrb r0, [r4, #25] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 265d64 │ │ │ │ ldr r1, [pc, #56] @ (265d90 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 265d76 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -94704,22 +94709,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (265d98 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 265d64 │ │ │ │ - ldrb r2, [r2, #25] │ │ │ │ + ldrb r2, [r0, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, r8 │ │ │ │ + add ip, lr │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r0, [r6, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r0, 265de8 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 265df6 │ │ │ │ push {lr} │ │ │ │ @@ -94734,15 +94739,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 265dd4 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6ab68c │ │ │ │ + b.w 6ab63c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -94751,22 +94756,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 6ab68c │ │ │ │ + b.w 6ab63c │ │ │ │ nop │ │ │ │ │ │ │ │ 00265e00 : │ │ │ │ cbz r0, 265e0a │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 6ab68c │ │ │ │ + b.w 6ab63c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00265e14 : │ │ │ │ cbz r0, 265e60 │ │ │ │ @@ -94786,15 +94791,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 265e4c │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6ab68c │ │ │ │ + b.w 6ab63c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -94803,40 +94808,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 6ab68c │ │ │ │ + b.w 6ab63c │ │ │ │ nop │ │ │ │ │ │ │ │ 00265e78 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 6ab730 │ │ │ │ + bl 6ab6e0 │ │ │ │ cbnz r0, 265ea0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6ab528 │ │ │ │ - bl 6aa8d0 │ │ │ │ + b.w 6ab4d8 │ │ │ │ + bl 6aa880 │ │ │ │ ldr r3, [pc, #12] @ (265eb4 ) │ │ │ │ ldr r1, [pc, #16] @ (265eb8 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6a9e64 │ │ │ │ + bl 6a9e14 │ │ │ │ b.n 265e90 │ │ │ │ - ldrb r6, [r2, #20] │ │ │ │ + ldrb r6, [r0, #19] │ │ │ │ lsls r6, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 00265ebc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -94882,31 +94887,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 265ef2 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad2fc │ │ │ │ + b.w 6ad2ac │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ ldr r3, [pc, #36] @ (265f88 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (265f8c ) │ │ │ │ ldr r0, [pc, #40] @ (265f90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -94917,25 +94922,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (265f98 ) │ │ │ │ ldr r0, [pc, #32] @ (265f9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - muls r0, r3 │ │ │ │ + orrs r0, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r5, #17] │ │ │ │ + ldrb r6, [r3, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r0, #18] │ │ │ │ + ldrb r6, [r6, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - muls r4, r0 │ │ │ │ + cmn r4, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r4, #17] │ │ │ │ + ldrb r6, [r2, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00265fa0 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00265fa4 : │ │ │ │ @@ -95000,17 +95005,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - cmn r6, r1 │ │ │ │ + negs r6, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, r6 │ │ │ │ + negs r4, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00266038 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 266070 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -95059,19 +95064,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2660c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - tst r4, r2 │ │ │ │ + rors r4, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r5, #12] │ │ │ │ + ldrb r2, [r3, #11] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r2, #13] │ │ │ │ + ldrb r4, [r0, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002660c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -95136,15 +95141,15 @@ │ │ │ │ bpl.n 2660f6 │ │ │ │ ldr r0, [pc, #64] @ (2661a8 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2660f6 │ │ │ │ ldr r3, [pc, #48] @ (2661ac ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (2661b0 ) │ │ │ │ ldr r0, [pc, #48] @ (2661b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -95153,27 +95158,27 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ ldr r2, [pc, #128] @ (266214 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #512] @ (26639c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #12] │ │ │ │ + ldrb r2, [r3, #11] │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #11] │ │ │ │ + ldrb r4, [r6, #9] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r7 │ │ │ │ + lsrs r6, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r0, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r6, #11] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002661b8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -95211,26 +95216,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2661d8 │ │ │ │ ldr r0, [pc, #28] @ (266238 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2661d8 │ │ │ │ nop │ │ │ │ ldr r1, [pc, #248] @ (266324 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #9] │ │ │ │ + ldrb r6, [r4, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026623c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -95265,25 +95270,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 266260 │ │ │ │ ldr r0, [pc, #24] @ (2662b0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 266260 │ │ │ │ ldr r0, [pc, #728] @ (26657c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #8] │ │ │ │ + ldrb r4, [r1, #7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002662b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -95376,17 +95381,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #256] @ (2664b4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #210 @ 0xd2 │ │ │ │ + subs r7, #130 @ 0x82 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blxns r5 │ │ │ │ + bxns fp │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0x4786 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002663c4 : │ │ │ │ cbz r0, 2663ca │ │ │ │ b.w 265864 │ │ │ │ @@ -95510,29 +95515,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (266528 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r5, #210 @ 0xd2 │ │ │ │ + subs r5, #130 @ 0x82 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r4, #27] │ │ │ │ + strb r2, [r2, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r4, #31] │ │ │ │ + strb r4, [r2, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026652c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95544,34 +95549,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (266578 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ ldr r3, [pc, #28] @ (26657c ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (266580 ) │ │ │ │ ldr r0, [pc, #28] @ (266584 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r7, #30] │ │ │ │ + strb r6, [r5, #29] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #88 @ 0x58 │ │ │ │ + subs r5, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r5, #25] │ │ │ │ + strb r6, [r3, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r3, #30] │ │ │ │ + strb r4, [r1, #29] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266588 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -95658,28 +95663,28 @@ │ │ │ │ beq.w 266826 │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 266790 │ │ │ │ ldr r6, [pc, #580] @ (2668a4 ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 266726 │ │ │ │ ldr r5, [pc, #564] @ (2668a8 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (2668ac ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2666ac │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 26669c │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 26669c │ │ │ │ @@ -95716,15 +95721,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (2668b8 ) │ │ │ │ ldr r2, [pc, #476] @ (2668bc ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r6, [pc, #460] @ (2668c0 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 266836 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 26671c │ │ │ │ @@ -95744,27 +95749,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 265810 │ │ │ │ b.n 26665e │ │ │ │ ldr r6, [pc, #420] @ (2668cc ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2666ac │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (2668d0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (2668d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 26ffc8 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 26ff64 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -95782,15 +95787,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (2668e0 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2666f0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 26665e │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -95825,15 +95830,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (2668ec ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2666f0 │ │ │ │ ldr r3, [pc, #248] @ (2668f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2665b2 │ │ │ │ ldr r3, [pc, #240] @ (2668f4 ) │ │ │ │ @@ -95842,15 +95847,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2665b2 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (2668f8 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2665b2 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26662e │ │ │ │ b.n 26676c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -95899,67 +95904,67 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ cmp r0, lr │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r2, r3, r5, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r6, [r0, #21] │ │ │ │ + strb r6, [r6, #19] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #70 @ 0x46 │ │ │ │ + subs r3, #246 @ 0xf6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r0, #20] │ │ │ │ + strb r2, [r6, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #240 @ 0xf0 │ │ │ │ + subs r3, #160 @ 0xa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r6, #19] │ │ │ │ + strb r6, [r4, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r2, #26] │ │ │ │ + strb r0, [r0, #25] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r1, {r1, r2, r4, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r1, {r1, r2, r3, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r0, [r2, #27] │ │ │ │ + strb r0, [r0, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r3, #130 @ 0x82 │ │ │ │ + subs r3, #50 @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r0, #17] │ │ │ │ + strb r0, [r6, #15] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r3, #78 @ 0x4e │ │ │ │ + subs r2, #254 @ 0xfe │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r3, #17] │ │ │ │ + strb r4, [r1, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r0, #25] │ │ │ │ + strb r6, [r6, #23] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r2, #154 @ 0x9a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r7, #15] │ │ │ │ + strb r0, [r5, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r7, #22] │ │ │ │ + strb r6, [r5, #21] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #20] │ │ │ │ + strb r4, [r4, #19] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, #128 @ 0x80 │ │ │ │ + subs r2, #48 @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #102 @ 0x66 │ │ │ │ + subs r2, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #54 @ 0x36 │ │ │ │ + subs r1, #230 @ 0xe6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r1, #13] │ │ │ │ + strb r4, [r7, #11] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r5, #18] │ │ │ │ + strb r2, [r3, #17] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266910 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 266928 │ │ │ │ @@ -95981,15 +95986,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ nop │ │ │ │ │ │ │ │ 0026695c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -96033,26 +96038,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26697e │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (2669e0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 26697e │ │ │ │ sbcs r2, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #17] │ │ │ │ + strb r6, [r6, #15] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002669e4 : │ │ │ │ cbz r0, 2669f0 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -96081,19 +96086,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (266a34 ) │ │ │ │ ldr r0, [pc, #20] @ (266a38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - subs r0, #158 @ 0x9e │ │ │ │ + subs r0, #78 @ 0x4e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r6, #6] │ │ │ │ + strb r4, [r4, #5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r1, #16] │ │ │ │ + strb r6, [r7, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266a3c : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 266ad0 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -96125,25 +96130,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ad5e4 │ │ │ │ + bl 6ad594 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -96249,23 +96254,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (266be4 ) │ │ │ │ ldr r0, [pc, #28] @ (266be8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - adds r7, #46 @ 0x2e │ │ │ │ + adds r6, #222 @ 0xde │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #14 │ │ │ │ + adds r6, #190 @ 0xbe │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #246 @ 0xf6 │ │ │ │ + adds r6, #166 @ 0xa6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r1, #0] │ │ │ │ + ldr r4, [r7, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r0, #10] │ │ │ │ + strb r2, [r6, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266bec : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96446,15 +96451,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (266de0 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 266dc0 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -96482,19 +96487,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - adds r5, #74 @ 0x4a │ │ │ │ + adds r4, #250 @ 0xfa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ + ldr r4, [r3, #92] @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r0, #96] @ 0x60 │ │ │ │ + ldr r0, [r6, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266de4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -96506,15 +96511,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 26850c │ │ │ │ mov r0, r6 │ │ │ │ bl 268500 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -96544,19 +96549,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r4, #116 @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r0, #88] @ 0x58 │ │ │ │ + ldr r0, [r6, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r4, #88] @ 0x58 │ │ │ │ + ldr r6, [r2, #84] @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266e70 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 266e7a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -96570,19 +96575,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (266ea4 ) │ │ │ │ ldr r0, [pc, #20] @ (266ea8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - adds r4, #46 @ 0x2e │ │ │ │ + adds r3, #222 @ 0xde │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r0, #84] @ 0x54 │ │ │ │ + ldr r4, [r6, #76] @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r2, #124] @ 0x7c │ │ │ │ + ldr r6, [r0, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266eac : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 266eb6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -96596,19 +96601,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (266ee0 ) │ │ │ │ ldr r0, [pc, #20] @ (266ee4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - adds r3, #242 @ 0xf2 │ │ │ │ + adds r3, #162 @ 0xa2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r1, #80] @ 0x50 │ │ │ │ + ldr r0, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r3, #120] @ 0x78 │ │ │ │ + ldr r2, [r1, #116] @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266ee8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 266ef2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -96622,19 +96627,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (266f1c ) │ │ │ │ ldr r0, [pc, #20] @ (266f20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - adds r3, #182 @ 0xb6 │ │ │ │ + adds r3, #102 @ 0x66 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r1, #76] @ 0x4c │ │ │ │ + ldr r4, [r7, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r3, #116] @ 0x74 │ │ │ │ + ldr r6, [r1, #112] @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266f24 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -96930,19 +96935,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2671bc ) │ │ │ │ ldr r0, [pc, #20] @ (2671c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - adds r1, #22 │ │ │ │ + adds r0, #198 @ 0xc6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r5, #32] │ │ │ │ + ldr r4, [r3, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r7, #72] @ 0x48 │ │ │ │ + ldr r6, [r5, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002671c4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96955,18 +96960,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 223240 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5548e4 │ │ │ │ + bl 554894 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5543fc │ │ │ │ + bl 5543ac │ │ │ │ mov r0, r5 │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2671e2 │ │ │ │ ldr r3, [pc, #28] @ (267228 ) │ │ │ │ add r3, pc │ │ │ │ @@ -96975,17 +96980,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ str r0, [sp, #400] @ 0x190 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [r3, #72] @ 0x48 │ │ │ │ + ldr r2, [r1, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r1, r7] │ │ │ │ + strh r4, [r7, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ bkpt 0x0056 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 0026722c : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -97005,15 +97010,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (26728c ) │ │ │ │ add r5, pc │ │ │ │ b.n 26725a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 267272 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267254 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -97024,15 +97029,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldrh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00267294 : │ │ │ │ ldr r3, [pc, #28] @ (2672b4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -97077,27 +97082,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 2672fa │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 26733a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 554cc4 │ │ │ │ + bl 554c74 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 2672f4 │ │ │ │ ldr r1, [pc, #80] @ (267368 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 553c3c │ │ │ │ + bl 553bec │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 2672f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -97115,36 +97120,36 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, #60 @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (26755c ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #220 @ 0xdc │ │ │ │ + cmp r7, #140 @ 0x8c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adcs r6, r0 │ │ │ │ + lsrs r6, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bls.n 2673d0 │ │ │ │ + bhi.n 267330 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r6, r5, #4 │ │ │ │ + lsls r6, r3, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0026736c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 2c91f4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 54ddc4 │ │ │ │ + bl 54dd74 │ │ │ │ cbz r0, 2673ae │ │ │ │ mov r1, r5 │ │ │ │ bl 2672b8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2673d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -97164,79 +97169,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 69d1ec │ │ │ │ + bl 69d19c │ │ │ │ b.n 26739a │ │ │ │ ldr r3, [pc, #44] @ (267404 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (267408 ) │ │ │ │ ldr r1, [pc, #48] @ (26740c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 26739a │ │ │ │ nop │ │ │ │ - cmp r7, #8 │ │ │ │ + cmp r6, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r1, #2 │ │ │ │ + asrs r6, r7, #32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r2, #0] │ │ │ │ + str r6, [r0, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #228 @ 0xe4 │ │ │ │ + cmp r6, #148 @ 0x94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r4, #40] @ 0x28 │ │ │ │ + ldr r6, [r2, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r6, #124] @ 0x7c │ │ │ │ + str r0, [r4, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267410 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (267460 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 26744c │ │ │ │ ldr.w ip, [pc, #52] @ 267464 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (267468 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r4, [r0, #120] @ 0x78 │ │ │ │ + str r4, [r6, #112] @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #136 @ 0x88 │ │ │ │ + cmp r6, #56 @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r0, #116] @ 0x74 │ │ │ │ + str r2, [r6, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026746c : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -97247,67 +97252,67 @@ │ │ │ │ cbz r0, 2674a4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (2674b0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ + str r6, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002674b4 : │ │ │ │ cbz r0, 2674e0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (267508 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2674ea │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (26750c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r0, [r4, #108] @ 0x6c │ │ │ │ + str r0, [r2, #104] @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r1, #28] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267510 : │ │ │ │ cbz r0, 267526 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -97326,56 +97331,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (267550 ) │ │ │ │ ldr r0, [pc, #20] @ (267554 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - cmp r5, #130 @ 0x82 │ │ │ │ + cmp r5, #50 @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r3, #104] @ 0x68 │ │ │ │ + str r0, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r4, #104] @ 0x68 │ │ │ │ + str r2, [r2, #100] @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267558 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (2676a4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267618 │ │ │ │ ldr r4, [pc, #300] @ (2676a8 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (2676ac ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267670 │ │ │ │ ldr r2, [pc, #276] @ (2676b0 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (2676b4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #264] @ (2676b8 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26764e │ │ │ │ ldr r7, [pc, #256] @ (2676bc ) │ │ │ │ @@ -97383,25 +97388,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 2675ca │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26764e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ ldr r2, [pc, #236] @ (2676c0 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2675c2 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2675c2 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -97414,36 +97419,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 22323c │ │ │ │ ldr r4, [pc, #172] @ (2676c8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 267660 │ │ │ │ ldr r0, [pc, #164] @ (2676cc ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (2676d0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 26fd3c │ │ │ │ cbz r0, 267660 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 22568c │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 267644 │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ b.n 267644 │ │ │ │ ldr r0, [pc, #112] @ (2676d4 ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 22323c │ │ │ │ @@ -97459,45 +97464,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 26760a │ │ │ │ - str r2, [r7, #96] @ 0x60 │ │ │ │ + str r2, [r5, #92] @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #62 @ 0x3e │ │ │ │ + cmp r4, #238 @ 0xee │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r7, #92] @ 0x5c │ │ │ │ + str r2, [r5, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 2677b0 │ │ │ │ + bvs.n 267710 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, #136 @ 0x88 │ │ │ │ + subs r6, #56 @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r5, #4 │ │ │ │ + cmp r4, #180 @ 0xb4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r5, #88] @ 0x58 │ │ │ │ + str r0, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r0, #12] │ │ │ │ + ldr r4, [r6, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r3, #124] @ 0x7c │ │ │ │ + str r4, [r1, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #146 @ 0x92 │ │ │ │ + cmp r4, #66 @ 0x42 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r1, #84] @ 0x54 │ │ │ │ + str r4, [r7, #76] @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r6, #4] │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf4ea004a │ │ │ │ + eors.w r0, sl, #13238272 @ 0xca0000 │ │ │ │ │ │ │ │ 002676dc : │ │ │ │ cbz r0, 2676e2 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ @@ -97509,45 +97514,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (267748 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 267726 │ │ │ │ ldr.w ip, [pc, #64] @ 26774c │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (267750 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - str r2, [r5, #72] @ 0x48 │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r3, #172 @ 0xac │ │ │ │ + cmp r3, #92 @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r5, #68] @ 0x44 │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267754 : │ │ │ │ cbz r0, 267772 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 26777e │ │ │ │ @@ -97729,28 +97734,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 26790a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2679da │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267902 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 267902 │ │ │ │ ldr r3, [pc, #292] @ (267a44 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (267a48 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 554cc4 │ │ │ │ + bl 554c74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 267902 │ │ │ │ ldr r3, [pc, #280] @ (267a4c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2679f6 │ │ │ │ @@ -97768,27 +97773,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (267a58 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 267988 │ │ │ │ ldr r3, [pc, #204] @ (267a44 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (267a5c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 554674 │ │ │ │ + bl 554624 │ │ │ │ ldr r2, [pc, #212] @ (267a60 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 2662b4 │ │ │ │ mov r1, r0 │ │ │ │ @@ -97801,15 +97806,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -97819,15 +97824,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 267a16 │ │ │ │ ldr r0, [pc, #132] @ (267a68 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 5529a4 │ │ │ │ + bl 552954 │ │ │ │ mov r4, r0 │ │ │ │ b.n 267950 │ │ │ │ ldr r3, [pc, #116] @ (267a6c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26793c │ │ │ │ @@ -97835,66 +97840,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26793c │ │ │ │ ldr r0, [pc, #104] @ (267a74 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 26793c │ │ │ │ ldr r3, [pc, #96] @ (267a78 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2679e2 │ │ │ │ ldr r3, [pc, #76] @ (267a70 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2679e2 │ │ │ │ ldr r0, [pc, #80] @ (267a7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2679e2 │ │ │ │ ldrh r4, [r2, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r2, #36 @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r1, #200 @ 0xc8 │ │ │ │ + cmp r1, #120 @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (267c48 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #14 │ │ │ │ + subs r2, #190 @ 0xbe │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #104 @ 0x68 │ │ │ │ + cmp r1, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r4, #32] │ │ │ │ + str r4, [r2, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r1, #36] @ 0x24 │ │ │ │ + str r0, [r7, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, #178 @ 0xb2 │ │ │ │ + subs r2, #98 @ 0x62 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r1, #50 @ 0x32 │ │ │ │ + cmp r0, #226 @ 0xe2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vsra.u64 d22, d28, #1 │ │ │ │ + @ instruction: 0xffff616c │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #76] @ 0x4c │ │ │ │ + str r2, [r0, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #76] @ 0x4c │ │ │ │ + str r4, [r7, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267a80 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -97916,15 +97921,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (267b24 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (267b28 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 554674 │ │ │ │ + bl 554624 │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (267b2c ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -97951,33 +97956,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 267ab4 │ │ │ │ ldr r0, [pc, #40] @ (267b3c ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 267ab4 │ │ │ │ adds r0, #98 @ 0x62 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #512] @ (267d28 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #116 @ 0x74 │ │ │ │ + subs r1, #36 @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r7, #246 @ 0xf6 │ │ │ │ + movs r7, #166 @ 0xa6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #220 @ 0xdc │ │ │ │ + movs r7, #140 @ 0x8c │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #60] @ 0x3c │ │ │ │ + str r0, [r5, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267b40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97989,15 +97994,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 267b64 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 267b8c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 267b5e │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 267b5e │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -98020,15 +98025,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strh r0, [r5, #54] @ 0x36 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [r1, #4] │ │ │ │ + ldrsh r6, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267bb4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -98039,15 +98044,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 267c32 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 267c04 │ │ │ │ cbz r7, 267bf0 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -98083,21 +98088,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (267c58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r2, [r3, r7] │ │ │ │ + ldrsh r2, [r1, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #132 @ 0x84 │ │ │ │ + movs r6, #52 @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r2, [r3, r6] │ │ │ │ + ldrsh r2, [r1, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267c5c : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -98177,19 +98182,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ cbz r2, 267d7c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r5, #178 @ 0xb2 │ │ │ │ + movs r5, #98 @ 0x62 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r0, [r1, r3] │ │ │ │ + ldrsh r0, [r7, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r5, #32] │ │ │ │ + str r2, [r3, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267d2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -98236,54 +98241,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (267dfc ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (267e00 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 699618 │ │ │ │ + bl 6995c8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 267dd2 │ │ │ │ ldr r2, [pc, #64] @ (267e04 ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 267d70 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 267d74 │ │ │ │ b.n 267d62 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 267dc0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r5, #192 @ 0xc0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r5, #114 @ 0x72 │ │ │ │ + movs r5, #34 @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ uxtb r0, r7 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r5, #148 @ 0x94 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r1, [pc, #64] @ (267e40 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #24] │ │ │ │ + str r4, [r3, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ uxth r6, r3 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00267e08 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -98342,54 +98347,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (267f3c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (267f40 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 699618 │ │ │ │ + bl 6995c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 267ee6 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (267f44 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 267e44 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r1, [pc, #124] @ (267f48 ) │ │ │ │ add r1, pc │ │ │ │ blx 224da4 │ │ │ │ cbnz r0, 267ef2 │ │ │ │ ldr r2, [pc, #120] @ (267f4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (267f50 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ b.n 267ea8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r1, [pc, #88] @ (267f54 ) │ │ │ │ add r1, pc │ │ │ │ blx 224da4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267ed2 │ │ │ │ ldr r2, [pc, #80] @ (267f58 ) │ │ │ │ add r2, pc │ │ │ │ @@ -98413,33 +98418,33 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #192 @ 0xc0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r1, [pc, #64] @ (267f80 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r4, 267f74 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r2, r4, #30 │ │ │ │ + lsrs r2, r2, #29 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r2, #8] │ │ │ │ + str r0, [r0, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r4, #12] │ │ │ │ + str r6, [r2, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r6, #8] │ │ │ │ + str r4, [r4, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r7, #4] │ │ │ │ + str r0, [r5, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r3, #170 @ 0xaa │ │ │ │ + movs r3, #90 @ 0x5a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, r3] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ + str r2, [r4, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267f68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98479,25 +98484,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ sub sp, #376 @ 0x178 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r3, #20 │ │ │ │ + movs r2, #196 @ 0xc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r5, r0] │ │ │ │ + ldrh r2, [r3, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r3, r7] │ │ │ │ + ldrsh r4, [r1, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r2, #252 @ 0xfc │ │ │ │ + movs r2, #172 @ 0xac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r2, r0] │ │ │ │ + ldrh r2, [r0, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r7, #0] │ │ │ │ + ldrsh r4, [r5, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267ff0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98537,23 +98542,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ add sp, #360 @ 0x168 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r2, [r0, #0] │ │ │ │ + ldrsh r2, [r6, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r6, r7] │ │ │ │ + ldrsh r2, [r4, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r2, #118 @ 0x76 │ │ │ │ + movs r2, #38 @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r1, r6] │ │ │ │ + ldrh r4, [r7, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r6, [r7, r4] │ │ │ │ + ldrsh r6, [r5, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268070 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -98580,30 +98585,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2239bc │ │ │ │ ldr r3, [pc, #140] @ (268140 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 2680ca │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ adds r4, #1 │ │ │ │ blx 2239bc │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 2680f6 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2680b8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 699618 │ │ │ │ + bl 6995c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 268118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2680b8 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -98619,36 +98624,36 @@ │ │ │ │ bne.n 268120 │ │ │ │ ldr r0, [pc, #60] @ (268148 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2239b8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ b.n 2680ea │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ cmp r2, #132 @ 0x84 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r4, r6] │ │ │ │ + ldrsh r2, [r2, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r2, #120 @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r7, sp, #800 @ 0x320 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsh r0, [r7, r2] │ │ │ │ + ldrsh r0, [r5, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #212 @ 0xd4 │ │ │ │ + adds r3, #132 @ 0x84 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r1, [pc, #64] @ (268184 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #18 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsh r0, [r1, r5] │ │ │ │ + ldrsh r0, [r7, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (268374 ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -98867,41 +98872,41 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ cmp r1, #164 @ 0xa4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r1, #160 @ 0xa0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r6, r5] │ │ │ │ + ldrsh r6, [r4, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r6, [r2, r6] │ │ │ │ + ldrsh r6, [r0, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r3, r6] │ │ │ │ + ldrsh r0, [r1, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #154 @ 0x9a │ │ │ │ + subs r0, #74 @ 0x4a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r6, [r4, r5] │ │ │ │ + ldrsh r6, [r2, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2684c8 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #180 @ 0xb4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsh r2, [r1, r2] │ │ │ │ + ldrsh r2, [r7, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #18 │ │ │ │ + adds r7, #194 @ 0xc2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #2 │ │ │ │ + adds r7, #178 @ 0xb2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r4, [r2, r2] │ │ │ │ + ldrsh r4, [r0, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #112 @ 0x70 │ │ │ │ + adds r7, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r6, [r3, r1] │ │ │ │ + ldrsh r6, [r1, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r6, [r4, r1] │ │ │ │ + ldrsh r6, [r2, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002683b8 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (26847c ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -98977,17 +98982,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r7, #80 @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (2685b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r7] │ │ │ │ + ldrb r0, [r5, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + ldrb r2, [r6, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026848c : │ │ │ │ ldr r0, [pc, #4] @ (268494 ) │ │ │ │ add r0, pc │ │ │ │ b.n 26814c │ │ │ │ nop │ │ │ │ @@ -99354,19 +99359,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (268814 ) │ │ │ │ ldr r0, [pc, #20] @ (268818 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #252 @ 0xfc │ │ │ │ + adds r2, #172 @ 0xac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r2, r3] │ │ │ │ + ldrb r2, [r0, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r3, r3] │ │ │ │ + ldrb r4, [r1, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026881c : │ │ │ │ cbz r0, 268822 │ │ │ │ b.w 2234f0 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -99393,19 +99398,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (26886c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #170 @ 0xaa │ │ │ │ + adds r2, #90 @ 0x5a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, r2] │ │ │ │ + ldrb r0, [r6, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r7, r2] │ │ │ │ + ldrb r4, [r5, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268870 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -99449,25 +99454,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2688f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #62 @ 0x3e │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r2, r0] │ │ │ │ + ldrh r4, [r0, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r2, r1] │ │ │ │ + ldrb r0, [r0, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #42 @ 0x2a │ │ │ │ + adds r1, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, r0] │ │ │ │ + ldrh r0, [r6, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r1, r1] │ │ │ │ + ldrh r4, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002688fc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -99499,19 +99504,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (26895c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r1, #186 @ 0xba │ │ │ │ + adds r1, #106 @ 0x6a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r2, r6] │ │ │ │ + ldrh r0, [r0, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r1, r7] │ │ │ │ + ldrh r4, [r7, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268960 : │ │ │ │ cbz r0, 268970 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99528,19 +99533,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (26899c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r1, #122 @ 0x7a │ │ │ │ + adds r1, #42 @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r2, r5] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r1, r6] │ │ │ │ + ldrh r4, [r7, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002689a0 : │ │ │ │ cbz r0, 2689b0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99557,19 +99562,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2689dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r1, #58 @ 0x3a │ │ │ │ + adds r0, #234 @ 0xea │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r2, r4] │ │ │ │ + ldrh r0, [r0, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r1, r5] │ │ │ │ + ldrh r4, [r7, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002689e0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -99588,19 +99593,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (268a1c ) │ │ │ │ ldr r0, [pc, #20] @ (268a20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - adds r0, #244 @ 0xf4 │ │ │ │ + adds r0, #164 @ 0xa4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r1, r3] │ │ │ │ + ldrh r2, [r7, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r0, r4] │ │ │ │ + ldrh r6, [r6, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268a24 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -99619,19 +99624,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (268a60 ) │ │ │ │ ldr r0, [pc, #20] @ (268a64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - adds r0, #176 @ 0xb0 │ │ │ │ + adds r0, #96 @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r0, r2] │ │ │ │ + ldrh r6, [r6, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r0, r3] │ │ │ │ + ldrh r2, [r6, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268a68 : │ │ │ │ cbz r0, 268a78 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99648,19 +99653,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268aa4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #114 @ 0x72 │ │ │ │ + adds r0, #34 @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r1, r1] │ │ │ │ + ldr r0, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r0, r2] │ │ │ │ + ldrh r4, [r6, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268aa8 : │ │ │ │ cbz r0, 268ab8 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99677,19 +99682,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268ae4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #50 @ 0x32 │ │ │ │ + cmp r7, #226 @ 0xe2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r1, r0] │ │ │ │ + ldr r0, [r7, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r0, r1] │ │ │ │ + ldr r4, [r6, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268ae8 : │ │ │ │ cbz r0, 268af8 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99705,19 +99710,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268b24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r7, #242 @ 0xf2 │ │ │ │ + cmp r7, #162 @ 0xa2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r1, r7] │ │ │ │ + ldr r0, [r7, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r0, r0] │ │ │ │ + ldr r4, [r6, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268b28 : │ │ │ │ cbz r0, 268b38 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99734,19 +99739,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268b64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + cmp r7, #98 @ 0x62 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r1, r6] │ │ │ │ + ldr r0, [r7, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r0, r7] │ │ │ │ + ldr r4, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268b68 : │ │ │ │ cbz r0, 268b78 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99762,19 +99767,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268ba0 ) │ │ │ │ ldr r0, [pc, #20] @ (268ba4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - cmp r7, #114 @ 0x72 │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r1, r5] │ │ │ │ + ldr r0, [r7, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r0, r6] │ │ │ │ + ldr r2, [r6, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268ba8 : │ │ │ │ cbz r0, 268bb8 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99790,19 +99795,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268be0 ) │ │ │ │ ldr r0, [pc, #20] @ (268be4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - cmp r7, #50 @ 0x32 │ │ │ │ + cmp r6, #226 @ 0xe2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r1, r4] │ │ │ │ + ldr r0, [r7, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r0, r5] │ │ │ │ + ldr r2, [r6, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268be8 : │ │ │ │ cbz r0, 268bf8 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99818,19 +99823,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268c20 ) │ │ │ │ ldr r0, [pc, #20] @ (268c24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - cmp r6, #242 @ 0xf2 │ │ │ │ + cmp r6, #162 @ 0xa2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r1, r3] │ │ │ │ + ldr r0, [r7, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r0, r4] │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268c28 : │ │ │ │ cbz r0, 268c38 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99846,19 +99851,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268c60 ) │ │ │ │ ldr r0, [pc, #20] @ (268c64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - cmp r6, #178 @ 0xb2 │ │ │ │ + cmp r6, #98 @ 0x62 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldr r0, [r7, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + ldr r2, [r6, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268c68 : │ │ │ │ cbz r0, 268c7a │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99875,19 +99880,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268ca8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, #112 @ 0x70 │ │ │ │ + cmp r6, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r0, r1] │ │ │ │ + ldrsb r6, [r6, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r0, r2] │ │ │ │ + ldr r0, [r6, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268cac : │ │ │ │ cbz r0, 268cbc │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99903,19 +99908,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268ce4 ) │ │ │ │ ldr r0, [pc, #20] @ (268ce8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - cmp r6, #46 @ 0x2e │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r0, r0] │ │ │ │ + ldrsb r4, [r6, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r7, r0] │ │ │ │ + ldrsb r6, [r5, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268cec : │ │ │ │ cbz r0, 268cfc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99931,19 +99936,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268d24 ) │ │ │ │ ldr r0, [pc, #20] @ (268d28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - cmp r5, #238 @ 0xee │ │ │ │ + cmp r5, #158 @ 0x9e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r4, [r0, r7] │ │ │ │ + ldrsb r4, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r6, [r7, r7] │ │ │ │ + ldrsb r6, [r5, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268d2c : │ │ │ │ cbz r0, 268d3e │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99960,19 +99965,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268d6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #172 @ 0xac │ │ │ │ + cmp r5, #92 @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r2, [r0, r6] │ │ │ │ + ldrsb r2, [r6, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r4, [r7, r6] │ │ │ │ + ldrsb r4, [r5, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268d70 : │ │ │ │ cbz r0, 268d82 │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99989,19 +99994,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268db0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #104 @ 0x68 │ │ │ │ + cmp r5, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r6, [r7, r4] │ │ │ │ + ldrsb r6, [r5, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r0, [r7, r5] │ │ │ │ + ldrsb r0, [r5, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268db4 : │ │ │ │ cbz r0, 268dc6 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -100019,19 +100024,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268df4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #36 @ 0x24 │ │ │ │ + cmp r4, #212 @ 0xd4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r2, [r7, r3] │ │ │ │ + ldrsb r2, [r5, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r4, [r6, r4] │ │ │ │ + ldrsb r4, [r4, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268df8 : │ │ │ │ cbz r0, 268e0a │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -100049,19 +100054,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268e38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #224 @ 0xe0 │ │ │ │ + cmp r4, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r6, [r6, r2] │ │ │ │ + ldrsb r6, [r4, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r0, [r6, r3] │ │ │ │ + ldrsb r0, [r4, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268e3c : │ │ │ │ cbz r0, 268e4e │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -100079,19 +100084,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268e7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #156 @ 0x9c │ │ │ │ + cmp r4, #76 @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r2, [r6, r1] │ │ │ │ + ldrsb r2, [r4, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r4, [r5, r2] │ │ │ │ + ldrsb r4, [r3, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268e80 : │ │ │ │ cbz r0, 268e94 │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -100109,19 +100114,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268ec4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #84 @ 0x54 │ │ │ │ + cmp r4, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + strb r2, [r3, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + ldrsb r4, [r2, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268ec8 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 268edc │ │ │ │ ldr r3, [pc, #20] @ (268ee4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -100129,15 +100134,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - cmp r6, #164 @ 0xa4 │ │ │ │ + cmp r6, #84 @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00268ee8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -100164,15 +100169,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 225c00 │ │ │ │ - cmp r6, #84 @ 0x54 │ │ │ │ + cmp r6, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00268f3c : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 268f50 │ │ │ │ ldr r3, [pc, #20] @ (268f58 ) │ │ │ │ add r3, pc │ │ │ │ @@ -100180,15 +100185,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - cmp r6, #50 @ 0x32 │ │ │ │ + cmp r5, #226 @ 0xe2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00268f5c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -100218,21 +100223,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (268fbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #242 @ 0xf2 │ │ │ │ + cmp r5, #162 @ 0xa2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #212 @ 0xd4 │ │ │ │ + cmp r5, #132 @ 0x84 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r4, r6] │ │ │ │ + strb r2, [r2, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r6, r6] │ │ │ │ + strb r0, [r4, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268fc0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -100291,15 +100296,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 225c00 │ │ │ │ nop │ │ │ │ - cmp r5, #148 @ 0x94 │ │ │ │ + cmp r5, #68 @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 269106 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2690de │ │ │ │ cmp r3, #1 │ │ │ │ @@ -100415,17 +100420,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2690ce │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 2690ae │ │ │ │ nop │ │ │ │ - lsrs r6, r5, #11 │ │ │ │ + lsrs r6, r3, #10 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r3, #9 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -100507,24 +100512,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 269258 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 26927c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 22359c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 269252 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 269252 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -100732,15 +100737,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldr r0, [r1, #112] @ 0x70 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (269480 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldr r2, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 269508 │ │ │ │ @@ -100806,124 +100811,124 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (2695d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #148] @ (2695d8 ) │ │ │ │ ldr r3, [pc, #148] @ (2695dc ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (2695e0 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (2695e4 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r3, [pc, #140] @ (2695e8 ) │ │ │ │ ldr r2, [pc, #140] @ (2695ec ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (2695f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r3, [pc, #132] @ (2695f4 ) │ │ │ │ ldr r2, [pc, #136] @ (2695f8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (2695fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r3, [pc, #128] @ (269600 ) │ │ │ │ ldr r2, [pc, #128] @ (269604 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (269608 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r3, [pc, #120] @ (26960c ) │ │ │ │ ldr r2, [pc, #124] @ (269610 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (269614 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r3, [pc, #116] @ (269618 ) │ │ │ │ ldr r2, [pc, #116] @ (26961c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (269620 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r3, [pc, #108] @ (269624 ) │ │ │ │ ldr r2, [pc, #112] @ (269628 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (26962c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 555170 │ │ │ │ - lsls r0, r7, #25 │ │ │ │ + b.w 555120 │ │ │ │ + lsls r0, r5, #24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmn r2, r6 │ │ │ │ + cmp r2, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmn r2, r1 │ │ │ │ + negs r2, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #688] @ 0x2b0 │ │ │ │ + str r1, [sp, #368] @ 0x170 │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, lr, lr, lsl #1 │ │ │ │ + ands.w r0, lr, lr, lsl #1 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {} │ │ │ │ + stmia r4!, {r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #984] @ (2699e4 ) │ │ │ │ + ldr r7, [pc, #664] @ (2698a4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #960] @ (2699d8 ) │ │ │ │ + ldr r7, [pc, #640] @ (269898 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #1] │ │ │ │ + strb r6, [r5, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #1] │ │ │ │ + strb r0, [r5, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (269718 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -100933,61 +100938,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2696e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (269724 ) │ │ │ │ ldr r6, [pc, #188] @ (269728 ) │ │ │ │ - bl 55dfa4 │ │ │ │ + bl 55df54 │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #168] @ (26972c ) │ │ │ │ add r1, pc │ │ │ │ - bl 561eb4 │ │ │ │ + bl 561e64 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 55e164 │ │ │ │ + bl 55e114 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2696ce │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 562828 │ │ │ │ + bl 5627d8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #112] @ (269730 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 56248c │ │ │ │ + bl 56243c │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -100998,41 +101003,41 @@ │ │ │ │ ldr r2, [pc, #76] @ (269738 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #312] @ (269854 ) │ │ │ │ + ldr r6, [pc, #1016] @ (269b14 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r4, #21 │ │ │ │ + lsls r0, r2, #20 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #352] @ (269884 ) │ │ │ │ + ldr r7, [pc, #32] @ (269744 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #424] @ (2698d0 ) │ │ │ │ + ldr r7, [pc, #104] @ (269790 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #504] @ (269924 ) │ │ │ │ + ldr r7, [pc, #184] @ (2697e4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #480] @ (269910 ) │ │ │ │ + ldr r7, [pc, #160] @ (2697d0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #72] @ 0x48 │ │ │ │ + ldrh r2, [r0, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [pc, #808] @ (269a64 ) │ │ │ │ + ldr r6, [pc, #488] @ (269924 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 26977c │ │ │ │ sub sp, #12 │ │ │ │ @@ -101040,29 +101045,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (269784 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (269788 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22323c │ │ │ │ - lsls r6, r2, #17 │ │ │ │ + lsls r6, r0, #16 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #240] @ (269874 ) │ │ │ │ + ldr r5, [pc, #944] @ (269b34 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #312] @ (2698c0 ) │ │ │ │ + ldr r5, [pc, #1016] @ (269b80 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r7, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2697cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -101070,29 +101075,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2697d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2697d8 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22323c │ │ │ │ - lsls r6, r0, #16 │ │ │ │ + lsls r6, r6, #14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #944] @ (269b84 ) │ │ │ │ + ldr r5, [pc, #624] @ (269a44 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #1016] @ (269bd0 ) │ │ │ │ + ldr r5, [pc, #696] @ (269a90 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #96] @ 0x60 │ │ │ │ + ldr r6, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 26981c │ │ │ │ sub sp, #12 │ │ │ │ @@ -101100,29 +101105,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (269824 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (269828 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22323c │ │ │ │ - lsls r6, r6, #14 │ │ │ │ + lsls r6, r4, #13 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #624] @ (269a94 ) │ │ │ │ + ldr r5, [pc, #304] @ (269954 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #696] @ (269ae0 ) │ │ │ │ + ldr r5, [pc, #376] @ (2699a0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #800] @ 0x320 │ │ │ │ + ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 26986c │ │ │ │ sub sp, #12 │ │ │ │ @@ -101130,29 +101135,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (269874 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (269878 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22323c │ │ │ │ - lsls r6, r4, #13 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #304] @ (2699a4 ) │ │ │ │ + ldr r4, [pc, #1008] @ (269c64 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #376] @ (2699f0 ) │ │ │ │ + ldr r5, [pc, #56] @ (2698b0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 269928 │ │ │ │ sub sp, #16 │ │ │ │ @@ -101169,22 +101174,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (269934 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (269938 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 692944 │ │ │ │ + bl 6928f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2698da │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 2698fa │ │ │ │ @@ -101195,15 +101200,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (269944 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r2, [pc, #76] @ (269948 ) │ │ │ │ ldr r3, [pc, #48] @ (269930 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -101215,29 +101220,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r3, #12 │ │ │ │ + lsls r0, r1, #11 │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r5, #9 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #1000] @ (269d20 ) │ │ │ │ + ldr r4, [pc, #680] @ (269be0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #912] @ (269ccc ) │ │ │ │ + ldr r4, [pc, #592] @ (269b8c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r0, #11 │ │ │ │ + lsls r6, r6, #9 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #144] @ (2699d4 ) │ │ │ │ + ldr r4, [pc, #848] @ (269c94 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #672] @ (269be8 ) │ │ │ │ + ldr r4, [pc, #352] @ (269aa8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r6, r1, #8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -101256,22 +101261,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (269a04 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (269a08 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 692944 │ │ │ │ + bl 6928f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2699aa │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 2699ca │ │ │ │ @@ -101282,15 +101287,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (269a14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r2, [pc, #76] @ (269a18 ) │ │ │ │ ldr r3, [pc, #48] @ (269a00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -101302,29 +101307,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r1, #9 │ │ │ │ + lsls r0, r7, #7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r3, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #168] @ (269ab0 ) │ │ │ │ + ldr r3, [pc, #872] @ (269d70 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #80] @ (269a5c ) │ │ │ │ + ldr r3, [pc, #784] @ (269d1c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r6, #7 │ │ │ │ + lsls r6, r4, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [pc, #528] @ (269c24 ) │ │ │ │ + ldr r4, [pc, #208] @ (269ae4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #864] @ (269d78 ) │ │ │ │ + ldr r3, [pc, #544] @ (269c38 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r6, r7, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -101343,22 +101348,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (269ad4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (269ad8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 692944 │ │ │ │ + bl 6928f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 269a7a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 269a9a │ │ │ │ @@ -101369,15 +101374,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (269ae4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r2, [pc, #76] @ (269ae8 ) │ │ │ │ ldr r3, [pc, #48] @ (269ad0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -101389,29 +101394,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r7, #5 │ │ │ │ + lsls r0, r5, #4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r1, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #360] @ (269c40 ) │ │ │ │ + ldr r3, [pc, #40] @ (269b00 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #272] @ (269bec ) │ │ │ │ + ldr r2, [pc, #976] @ (269eac ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r4, #4 │ │ │ │ + lsls r6, r2, #3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #912] @ (269e74 ) │ │ │ │ + ldr r3, [pc, #592] @ (269d34 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #32] @ (269b08 ) │ │ │ │ + ldr r2, [pc, #736] @ (269dc8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r6, r5, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -101430,22 +101435,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (269ba4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (269ba8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 692944 │ │ │ │ + bl 6928f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 269b4a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 269b6a │ │ │ │ @@ -101456,15 +101461,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (269bb4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r2, [pc, #76] @ (269bb8 ) │ │ │ │ ldr r3, [pc, #48] @ (269ba0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -101476,29 +101481,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r5, #2 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsrs r4, r7, #31 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #552] @ (269dd0 ) │ │ │ │ + ldr r2, [pc, #232] @ (269c90 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #464] @ (269d7c ) │ │ │ │ + ldr r2, [pc, #144] @ (269c3c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r2, #1 │ │ │ │ + movs r6, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #256] @ (269cb4 ) │ │ │ │ + ldr r2, [pc, #960] @ (269f74 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #224] @ (269c98 ) │ │ │ │ + ldr r1, [pc, #928] @ (269f58 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r6, r3, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -101508,23 +101513,23 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (269bfc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ - vshr.u16 q8, q3, #10 │ │ │ │ - ldr r1, [pc, #752] @ (269eec ) │ │ │ │ + vmov.i32 q0, #230 @ 0x000000e6 │ │ │ │ + ldr r1, [pc, #432] @ (269dac ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [pc, #824] @ (269f38 ) │ │ │ │ + ldr r1, [pc, #504] @ (269df8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 269c38 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101532,23 +101537,23 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (269c40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ - vshr.u16 q0, q3, #14 │ │ │ │ - ldr r1, [pc, #480] @ (269e20 ) │ │ │ │ + vqadd.u8 q8, q1, q3 │ │ │ │ + ldr r1, [pc, #160] @ (269ce0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [pc, #552] @ (269e6c ) │ │ │ │ + ldr r1, [pc, #232] @ (269d2c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 269c7c │ │ │ │ sub sp, #12 │ │ │ │ @@ -101556,23 +101561,23 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (269c84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ - vqadd.u8 q8, q7, q3 │ │ │ │ - ldr r1, [pc, #208] @ (269d54 ) │ │ │ │ + mrc2 0, 7, r0, cr14, cr6, {2} │ │ │ │ + ldr r0, [pc, #912] @ (26a014 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [pc, #280] @ (269da0 ) │ │ │ │ + ldr r0, [pc, #984] @ (26a060 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 269cd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101581,33 +101586,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (269ce0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ blx 225690 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - vqadd.u8 q0, q5, q3 │ │ │ │ - ldr r0, [pc, #960] @ (26a0a0 ) │ │ │ │ + mrc2 0, 5, r0, cr10, cr6, {2} │ │ │ │ + ldr r0, [pc, #640] @ (269f60 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [pc, #8] @ (269cec ) │ │ │ │ + ldr r0, [pc, #712] @ (269fac ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 269d34 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101616,33 +101621,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (269d3c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ blx 225690 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - mcr2 0, 5, r0, cr14, cr6, {2} │ │ │ │ - ldr r0, [pc, #592] @ (269f8c ) │ │ │ │ + mrc2 0, 2, r0, cr14, cr6, {2} │ │ │ │ + ldr r0, [pc, #272] @ (269e4c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [pc, #664] @ (269fd8 ) │ │ │ │ + ldr r0, [pc, #344] @ (269e98 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (269dbc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -101650,56 +101655,56 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (269dc4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 269db0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 269d98 │ │ │ │ ldr.w ip, [pc, #84] @ 269dc8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (269dcc ) │ │ │ │ ldr r1, [pc, #84] @ (269dd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 562334 │ │ │ │ + bl 5622e4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2234f0 │ │ │ │ blx 223810 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 269d6c │ │ │ │ nop │ │ │ │ - mrc2 0, 2, r0, cr4, cr6, {2} │ │ │ │ - ldr r0, [pc, #240] @ (269eb4 ) │ │ │ │ + mcr2 0, 0, r0, cr4, cr6, {2} │ │ │ │ + blxns sp │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [pc, #304] @ (269ef8 ) │ │ │ │ + blxns pc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mrc2 0, 1, r0, cr2, cr6, {2} │ │ │ │ - ldr r0, [pc, #352] @ (269f30 ) │ │ │ │ + stc2l 0, cr0, [r2, #344]! @ 0x158 │ │ │ │ + ldr r0, [pc, #32] @ (269df0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [pc, #440] @ (269f8c ) │ │ │ │ + ldr r0, [pc, #120] @ (269e4c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (269e50 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -101710,15 +101715,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 269e26 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 225690 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -101733,29 +101738,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (269e5c ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - blxns r5 │ │ │ │ + bxns fp │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldc2 0, cr0, [lr, #344]! @ 0x158 │ │ │ │ - @ instruction: 0x47b2 │ │ │ │ + stc2l 0, cr0, [lr, #-344]! @ 0xfffffea8 │ │ │ │ + bx ip │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [pc, #608] @ (26a0c0 ) │ │ │ │ + ldr r0, [pc, #288] @ (269f80 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (269f08 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -101765,15 +101770,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (269f14 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #140] @ (269f18 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 269e9c │ │ │ │ ldr r3, [pc, #132] @ (269f1c ) │ │ │ │ add r3, pc │ │ │ │ @@ -101821,28 +101826,28 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 26bc34 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 269e9c │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [r4, #-344]! @ 0xfffffea8 │ │ │ │ - bx r2 │ │ │ │ + stc2l 0, cr0, [r4], #344 @ 0x158 │ │ │ │ + mov lr, r8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bx r5 │ │ │ │ + mov lr, fp │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r0, r1, #18 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r0, [pc, #232] @ (26a00c ) │ │ │ │ + @ instruction: 0x47ea │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [pc, #184] @ (269fe0 ) │ │ │ │ + @ instruction: 0x47de │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -101873,19 +101878,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 562198 │ │ │ │ + bl 562148 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 269fac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 269fdc │ │ │ │ @@ -101908,20 +101913,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 562198 │ │ │ │ + bl 562148 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 269fac │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 26a0c8 │ │ │ │ ldr.w r2, [pc, #1192] @ 26a4ac │ │ │ │ movs r4, #0 │ │ │ │ @@ -102065,19 +102070,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (26a4c0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 562230 │ │ │ │ + bl 5621e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 269fac │ │ │ │ movs r0, #1 │ │ │ │ b.n 269fb2 │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 269fac │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -102377,39 +102382,39 @@ │ │ │ │ b.n 26a35e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r0, #15 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, lr │ │ │ │ + mov r2, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldc2 0, cr0, [r8], #-344 @ 0xfffffea8 │ │ │ │ - mov r2, lr │ │ │ │ + @ instruction: 0xfbe80056 │ │ │ │ + mov r2, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r2, r2, #13 │ │ │ │ lsls r7, r4, #1 │ │ │ │ str r0, [r5, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mov r2, r5 │ │ │ │ + cmp sl, fp │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp sl, lr │ │ │ │ + cmp sl, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfa560056 │ │ │ │ - add r0, pc │ │ │ │ + @ instruction: 0xfa060056 │ │ │ │ + add r0, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add lr, r1 │ │ │ │ + add r6, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ + add sl, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add ip, fp │ │ │ │ + add ip, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr??.w r0, [lr, #86] @ 0x56 │ │ │ │ - ldr.w r0, [sl, #86] @ 0x56 │ │ │ │ - mvns r4, r6 │ │ │ │ + strh.w r0, [lr, #86] @ 0x56 │ │ │ │ + strb.w r0, [sl, #86] @ 0x56 │ │ │ │ + bics r4, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #88] @ (26a534 ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 26a50e │ │ │ │ @@ -102477,15 +102482,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (26a5a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ecb0 │ │ │ │ + bl 69ec60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102517,15 +102522,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (26a5ec ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (26a5f0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 69ecb0 │ │ │ │ + b.w 69ec60 │ │ │ │ ldr r0, [pc, #24] @ (26a5f4 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 26a5b0 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 26a5c6 │ │ │ │ @@ -102551,15 +102556,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (26a630 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 69ecb0 │ │ │ │ + b.w 69ec60 │ │ │ │ ldr r2, [pc, #16] @ (26a634 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 26a602 │ │ │ │ nop │ │ │ │ ldrb r0, [r3, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -102581,15 +102586,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [pc, #20] @ (26a674 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 69ecb0 │ │ │ │ + b.w 69ec60 │ │ │ │ ldr r1, [pc, #12] @ (26a678 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 26a650 │ │ │ │ nop │ │ │ │ ldrh r0, [r5, #16] │ │ │ │ lsls r4, r6, #1 │ │ │ │ @@ -102634,15 +102639,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ b.n 26a6b8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7, #17 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #17 │ │ │ │ @@ -102671,15 +102676,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (26a924 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r1, [pc, #488] @ (26a928 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26a8f6 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -102714,15 +102719,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 26a74e │ │ │ │ ldr r3, [pc, #404] @ (26a92c ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r3, [pc, #384] @ (26a928 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26a74c │ │ │ │ ldr r3, [pc, #384] @ (26a930 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -102735,24 +102740,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 26a74c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (26a938 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26a74e │ │ │ │ ldr r2, [pc, #356] @ (26a93c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r1, [pc, #320] @ (26a928 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 26a74c │ │ │ │ ldr r2, [pc, #332] @ (26a940 ) │ │ │ │ @@ -102766,24 +102771,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26a74c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (26a944 ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26a74e │ │ │ │ ldr r2, [pc, #264] @ (26a924 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r1, [pc, #252] @ (26a928 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 26a74c │ │ │ │ ldr r2, [pc, #272] @ (26a948 ) │ │ │ │ @@ -102797,24 +102802,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 26a74c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (26a94c ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26a74e │ │ │ │ ldr r2, [pc, #200] @ (26a924 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r1, [pc, #188] @ (26a928 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 26a74c │ │ │ │ ldr r2, [pc, #212] @ (26a950 ) │ │ │ │ @@ -102828,25 +102833,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 26a74c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (26a954 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26a74e │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 268f3c │ │ │ │ ldr r3, [pc, #128] @ (26a92c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r2, [pc, #112] @ (26a928 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26a74c │ │ │ │ ldr r3, [pc, #148] @ (26a958 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -102862,15 +102867,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (26a95c ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26a74e │ │ │ │ ldr r2, [pc, #104] @ (26a960 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26a74c │ │ │ │ @@ -102880,52 +102885,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 26a74c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (26a964 ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 26a74c │ │ │ │ nop │ │ │ │ lsls r4, r7, #15 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, r5] │ │ │ │ + ldrh r4, [r4, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ bics r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, r5] │ │ │ │ + ldrh r2, [r3, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, r5] │ │ │ │ + ldrh r4, [r0, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ + ldrh r0, [r5, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, r0] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #256] @ (26aa64 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, r3] │ │ │ │ + ldrh r2, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026a968 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -102962,18 +102967,18 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (26a9d4 ) │ │ │ │ ldr r0, [pc, #16] @ (26a9d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - movt r0, #24662 @ 0x6056 │ │ │ │ - ldrh r0, [r5, r1] │ │ │ │ + @ instruction: 0xf2760056 │ │ │ │ + ldrh r0, [r3, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r6, r1] │ │ │ │ + ldrh r2, [r4, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -103006,30 +103011,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 26aa5e │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 26aaa4 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 26aa6c │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 26a968 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 67d65c │ │ │ │ + bl 67d60c │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 26aac0 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -103084,23 +103089,23 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ strh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - subs.w r0, ip, #86 @ 0x56 │ │ │ │ - ldr r6, [r0, r7] │ │ │ │ + sbc.w r0, ip, #86 @ 0x56 │ │ │ │ + ldr r6, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r3, r5] │ │ │ │ + ldr r2, [r1, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub.w r0, r4, #86 @ 0x56 │ │ │ │ - ldr r6, [r0, r7] │ │ │ │ + adcs.w r0, r4, #86 @ 0x56 │ │ │ │ + ldr r6, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r0, r5] │ │ │ │ + ldr r2, [r6, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026ab18 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -103139,26 +103144,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (26ab8c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26ab32 │ │ │ │ ldr r0, [pc, #28] @ (26ab90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 26ab32 │ │ │ │ vmla.i32 q8, q1, d6[1] │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r0, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, r5] │ │ │ │ + ldr r4, [r2, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026ab94 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -103257,15 +103262,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 3fc09c │ │ │ │ cbz r0, 26ac92 │ │ │ │ bl 45199c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 67d65c │ │ │ │ + b.w 67d60c │ │ │ │ nop │ │ │ │ ldrsb r4, [r6, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 0026aca8 : │ │ │ │ @@ -103320,25 +103325,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (26ae14 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (26ae18 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r3, [pc, #228] @ (26ae1c ) │ │ │ │ ldr r1, [pc, #232] @ (26ae20 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r2, [pc, #216] @ (26ae24 ) │ │ │ │ ldr r3, [pc, #188] @ (26ae0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -103362,26 +103367,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (26ae30 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 26ad4a │ │ │ │ bl 3fc234 │ │ │ │ cbnz r0, 26ada8 │ │ │ │ movs r0, #12 │ │ │ │ bl 3fc09c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26ad4a │ │ │ │ bl 45199c │ │ │ │ b.n 26ad4a │ │ │ │ mov r0, r9 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ b.n 26ad4a │ │ │ │ movs r7, #1 │ │ │ │ b.n 26adc8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26a968 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -103416,24 +103421,24 @@ │ │ │ │ nop │ │ │ │ cdp2 0, 4, cr0, cr14, cr6, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 3, cr0, cr10, cr6, {3} │ │ │ │ ldr r7, [pc, #368] @ (26af88 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r2, r7] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vqadd.s16 q8, q1, q3 │ │ │ │ - ldrsb r2, [r6, r3] │ │ │ │ + vqadd.s8 q0, q1, q3 │ │ │ │ + ldrsb r2, [r4, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc2 0, cr0, [lr, #408]! @ 0x198 │ │ │ │ - vqadd.s8 q0, q2, q3 │ │ │ │ - ldrsb r2, [r4, r5] │ │ │ │ + mrc 0, 5, r0, cr4, cr6, {2} │ │ │ │ + ldrsb r2, [r2, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r2, [r4, r2] │ │ │ │ + ldrsb r2, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026ae34 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -103538,26 +103543,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 3fc09c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26aeba │ │ │ │ b.n 26af14 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 2231cc │ │ │ │ ldr r3, [pc, #48] @ (26af98 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -103566,15 +103571,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (26af9c ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 26aec4 │ │ │ │ strh r0, [r2, #14] │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r6, [r0, #14] │ │ │ │ lsls r4, r6, #1 │ │ │ │ @@ -103746,15 +103751,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -103853,15 +103858,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -104002,15 +104007,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -104051,21 +104056,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6d20066 │ │ │ │ │ │ │ │ 0026b478 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (26b484 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69ec78 │ │ │ │ + b.w 69ec28 │ │ │ │ nop │ │ │ │ ldrb r0, [r2, #16] │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 0026b488 : │ │ │ │ - b.w 69ec90 │ │ │ │ + b.w 69ec40 │ │ │ │ │ │ │ │ 0026b48c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (26b508 ) │ │ │ │ @@ -104140,15 +104145,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 26b560 │ │ │ │ bl 26a5a4 │ │ │ │ ldr r0, [pc, #96] @ (26b5a4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 69ecb0 │ │ │ │ + bl 69ec60 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -104161,45 +104166,45 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (26b5b0 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ b.n 26b54e │ │ │ │ ldr r3, [pc, #48] @ (26b5b4 ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (26b5b8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (26b5bc ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 26b57e │ │ │ │ ldr r6, [pc, #264] @ (26b6ac ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrb r6, [r0, #13] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 26b3f0 │ │ │ │ + b.n 26b350 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [pc, #776] @ (26b8b8 ) │ │ │ │ + ldr r6, [pc, #456] @ (26b778 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #856] @ (26b90c ) │ │ │ │ + ldr r7, [pc, #536] @ (26b7cc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 26b3bc │ │ │ │ + b.n 26b31c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [pc, #640] @ (26b83c ) │ │ │ │ + ldr r6, [pc, #320] @ (26b6fc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #600] @ (26b818 ) │ │ │ │ + ldr r7, [pc, #280] @ (26b6d8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -104463,15 +104468,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (26b89c ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 69dc38 │ │ │ │ + b.w 69dbe8 │ │ │ │ movs r0, #12 │ │ │ │ blx 2231cc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -104494,25 +104499,25 @@ │ │ │ │ bpl.n 26b82e │ │ │ │ ldr r0, [pc, #36] @ (26b8ac ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ @ instruction: 0xf2fc0066 │ │ │ │ - ldr r5, [pc, #128] @ (26b920 ) │ │ │ │ + ldr r4, [pc, #832] @ (26bbe0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #24] @ (26b8c8 ) │ │ │ │ + ldr r4, [pc, #728] @ (26bb88 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (26b950 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -104781,100 +104786,100 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #176] @ (26bc10 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 26bb1a │ │ │ │ ldr r3, [pc, #160] @ (26bc14 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26b9c4 │ │ │ │ ldr r3, [pc, #152] @ (26bc18 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26b9c4 │ │ │ │ ldr r0, [pc, #144] @ (26bc1c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 26b9c4 │ │ │ │ ldr r2, [pc, #136] @ (26bc20 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #136] @ (26bc24 ) │ │ │ │ ldr r1, [pc, #140] @ (26bc28 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 26bb20 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ mov r1, r0 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movs r2, #107 @ 0x6b │ │ │ │ ldr r3, [pc, #108] @ (26bc2c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (26bc30 ) │ │ │ │ add r1, pc │ │ │ │ - bl 69d384 │ │ │ │ + bl 69d334 │ │ │ │ b.n 26bbac │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf1920066 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ sbcs.w r0, lr, #102 @ 0x66 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 26bc6c │ │ │ │ + bvs.n 26bbcc │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r4, [pc, #248] @ (26bce8 ) │ │ │ │ + ldr r3, [pc, #952] @ (26bfa8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #272] @ (26bd04 ) │ │ │ │ + ldr r3, [pc, #976] @ (26bfc4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r0, 26bc40 │ │ │ │ + revsh r0, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [pc, #776] @ (26bf04 ) │ │ │ │ + ldr r3, [pc, #456] @ (26bdc4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r4, #3 │ │ │ │ + asrs r2, r2, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [pc, #600] @ (26be5c ) │ │ │ │ + ldr r3, [pc, #280] @ (26bd1c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ vmla.i32 d16, d2, d6[1] │ │ │ │ - ldr r2, [pc, #832] @ (26bf4c ) │ │ │ │ + ldr r2, [pc, #512] @ (26be0c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 26bf1c │ │ │ │ + b.n 26be7c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [pc, #376] @ (26bd8c ) │ │ │ │ + ldr r2, [pc, #56] @ (26bc4c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #480] @ (26be00 ) │ │ │ │ + ldr r2, [pc, #160] @ (26bcc0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #224] @ (26bd04 ) │ │ │ │ + ldr r1, [pc, #928] @ (26bfc4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 26bebc │ │ │ │ + b.n 26be1c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [pc, #128] @ (26bcac ) │ │ │ │ + ldr r1, [pc, #832] @ (26bf6c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 26be74 │ │ │ │ + b.n 26bdd4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [pc, #1000] @ (26c01c ) │ │ │ │ + ldr r1, [pc, #680] @ (26bedc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026bc34 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -104989,15 +104994,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (26bd8c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 26bd66 │ │ │ │ ldr r0, [pc, #52] @ (26bd90 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ movs r0, #0 │ │ │ │ b.n 26bce0 │ │ │ │ ldr r3, [pc, #44] @ (26bd94 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26bd58 │ │ │ │ @@ -105005,27 +105010,27 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26bd58 │ │ │ │ ldr r0, [pc, #32] @ (26bd9c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 26bd58 │ │ │ │ nop │ │ │ │ cdp 0, 6, cr0, cr2, cr6, {3} │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #208] @ (26be64 ) │ │ │ │ + ldr r0, [pc, #912] @ (26c124 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r4, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #984] @ (26c178 ) │ │ │ │ + ldr r0, [pc, #664] @ (26c038 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026bda0 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -105061,15 +105066,15 @@ │ │ │ │ blx 223088 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6985a0 │ │ │ │ + b.w 698550 │ │ │ │ │ │ │ │ 0026be08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -105206,17 +105211,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (26bfa4 ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2231e4 │ │ │ │ - ble.n 26c078 │ │ │ │ + ble.n 26bfd8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bx r2 │ │ │ │ + mov lr, r8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026bfa8 : │ │ │ │ cbz r1, 26bfb8 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 26bfd0 │ │ │ │ @@ -105243,15 +105248,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ble.n 26c050 │ │ │ │ + bgt.n 26bfb0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 0026bff4 : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -105517,19 +105522,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (26c29c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bge.n 26c38c │ │ │ │ + bge.n 26c2ec │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r0, r5 │ │ │ │ + mvns r0, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, r7 │ │ │ │ + mvns r0, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026c2a0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -105733,15 +105738,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 69843c │ │ │ │ + bl 6983ec │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 26c51e │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -105751,15 +105756,15 @@ │ │ │ │ cbz r0, 26c522 │ │ │ │ ldr r1, [pc, #156] @ (26c570 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 224054 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #140] @ (26c574 ) │ │ │ │ ldr r3, [pc, #124] @ (26c564 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105788,19 +105793,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (26c588 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #336 @ 0x150 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6985a0 │ │ │ │ + bl 698550 │ │ │ │ b.n 26c51e │ │ │ │ ldr r1, [pc, #64] @ (26c58c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (26c590 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -105815,27 +105820,27 @@ │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 26c278 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ b.n 26c1c0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvc.n 26c554 │ │ │ │ + bvc.n 26c4b4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - sbcs r6, r7 │ │ │ │ + adcs r6, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 26c530 │ │ │ │ + bvc.n 26c490 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - sbcs r6, r6 │ │ │ │ + adcs r6, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sbcs r0, r0 │ │ │ │ + asrs r0, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 26c4f4 │ │ │ │ + bvc.n 26c654 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adcs r4, r6 │ │ │ │ + asrs r4, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -105851,25 +105856,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (26c650 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #128] @ (26c654 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #120] @ (26c658 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68db70 │ │ │ │ + bl 68db20 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 224d7c <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -105903,33 +105908,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 26afa0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 26ab94 │ │ │ │ nop │ │ │ │ - asrs r4, r6 │ │ │ │ + lsrs r4, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r6 │ │ │ │ + lsrs r0, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r5 │ │ │ │ + lsrs r4, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026c65c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (26c6ac ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (26c6b0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 68d898 │ │ │ │ + bl 68d848 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 26c696 │ │ │ │ ldr r1, [pc, #48] @ (26c6b4 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -105945,15 +105950,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldr r6, [r4, #32] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsls r4, r4 │ │ │ │ + eors r4, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, #236 @ 0xec │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0026c6b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -105969,15 +105974,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 68d898 │ │ │ │ + bl 68d848 │ │ │ │ mov r1, sp │ │ │ │ bl 26b50c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 4334b8 │ │ │ │ ldr r2, [pc, #56] @ (26c734 ) │ │ │ │ ldr r3, [pc, #44] @ (26c72c ) │ │ │ │ @@ -105998,15 +106003,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 26bfa4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #32 │ │ │ │ + adds r7, #208 @ 0xd0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 26bf54 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0026c738 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -106039,35 +106044,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26c766 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 67d350 │ │ │ │ + b.w 67d300 │ │ │ │ ldr r1, [pc, #24] @ (26c7c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 612ad4 │ │ │ │ - bx r4 │ │ │ │ + b.w 612a84 │ │ │ │ + mov r8, sl │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r7, #198 @ 0xc6 │ │ │ │ + subs r7, #118 @ 0x76 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #236 @ 0xec │ │ │ │ + subs r7, #156 @ 0x9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #140 @ 0x8c │ │ │ │ + subs r7, #60 @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026c7c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -106111,15 +106116,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 26c9a0 │ │ │ │ ldr r3, [pc, #480] @ (26ca28 ) │ │ │ │ ldr r1, [pc, #484] @ (26ca2c ) │ │ │ │ ldr.w r9, [pc, #484] @ 26ca30 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -106130,100 +106135,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (26ca38 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 26c888 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (26ca3c ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (26ca40 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (26ca44 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 26c8d6 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (26ca48 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26c868 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r3, [pc, #392] @ (26ca4c ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ b.n 26c872 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26c94e │ │ │ │ ldr.w r8, [pc, #364] @ 26ca50 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 26c90c │ │ │ │ ldr r1, [pc, #352] @ (26ca54 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 26c944 │ │ │ │ ldr r1, [pc, #344] @ (26ca58 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 26c94a │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (26ca5c ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 26c8f0 │ │ │ │ ldr r2, [pc, #288] @ (26ca60 ) │ │ │ │ add r2, pc │ │ │ │ b.n 26c8f0 │ │ │ │ ldr r2, [pc, #284] @ (26ca64 ) │ │ │ │ @@ -106235,22 +106240,22 @@ │ │ │ │ cbz r3, 26c9a6 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 26c964 │ │ │ │ ldr r1, [pc, #268] @ (26ca68 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26c82a │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 67d2d8 │ │ │ │ + bl 67d288 │ │ │ │ ldr r2, [pc, #244] @ (26ca6c ) │ │ │ │ ldr r3, [pc, #152] @ (26ca14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -106270,99 +106275,99 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 26c9d2 │ │ │ │ ldr r3, [pc, #120] @ (26ca28 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (26ca70 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (26ca74 ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 26c954 │ │ │ │ ldr r3, [pc, #84] @ (26ca28 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r3, [pc, #108] @ (26ca4c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ b.n 26c9c0 │ │ │ │ ldr r2, [pc, #52] @ (26ca2c ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 26c8e0 │ │ │ │ ldr r1, [pc, #120] @ (26ca78 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 26c976 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ b.n 26d070 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 26d05c │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #110 @ 0x6e │ │ │ │ + subs r7, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov r0, ip │ │ │ │ + mov r0, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r7, #66 @ 0x42 │ │ │ │ + subs r6, #242 @ 0xf2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #544] @ (26cc50 ) │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, r6 │ │ │ │ + cmp r8, ip │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r7, #14 │ │ │ │ + subs r6, #190 @ 0xbe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #38 @ 0x26 │ │ │ │ + subs r6, #214 @ 0xd6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldc 0, cr0, [r0], {79} @ 0x4f │ │ │ │ - adds r2, r1, #1 │ │ │ │ + rsb r0, r0, pc, lsl #1 │ │ │ │ + subs r2, r7, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #40 @ 0x28 │ │ │ │ + subs r6, #216 @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #232 @ 0xe8 │ │ │ │ + subs r6, #152 @ 0x98 │ │ │ │ lsls r6, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #212 @ 0xd4 │ │ │ │ + subs r6, #132 @ 0x84 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #208 @ 0xd0 │ │ │ │ + subs r6, #128 @ 0x80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r6, #134 @ 0x86 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #94 @ 0x5e │ │ │ │ + subs r6, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adc.w r0, r0, pc, lsl #1 │ │ │ │ - @ instruction: 0xeb3a004f │ │ │ │ - subs r6, #146 @ 0x92 │ │ │ │ + @ instruction: 0xeaf0004f │ │ │ │ + @ instruction: 0xeaea004f │ │ │ │ + subs r6, #66 @ 0x42 │ │ │ │ lsls r6, r0, #1 │ │ │ │ b.n 26cd94 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pkhbt r0, r2, pc, lsl #1 │ │ │ │ - subs r5, #218 @ 0xda │ │ │ │ + orns r0, r2, pc, lsl #1 │ │ │ │ + subs r5, #138 @ 0x8a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #120 @ 0x78 │ │ │ │ + subs r5, #40 @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026ca7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -106375,51 +106380,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26cc08 │ │ │ │ ldr r1, [pc, #380] @ (26cc24 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26cbd4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26cbb6 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26cbb0 │ │ │ │ ldr r2, [pc, #356] @ (26cc28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (26cc2c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #348] @ (26cc30 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #340] @ (26cc34 ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [pc, #332] @ (26cc38 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r1, [pc, #324] @ (26cc3c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26cbf2 │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26cbf2 │ │ │ │ ldr.w r9, [pc, #300] @ 26cc40 │ │ │ │ @@ -106428,47 +106433,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 26cb32 │ │ │ │ ldr r1, [pc, #296] @ (26cc4c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26cbfc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (26cc50 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (26cc54 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (26cc58 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 26cc5c │ │ │ │ ldr r2, [pc, #212] @ (26cc60 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -106487,92 +106492,92 @@ │ │ │ │ b.n 26cac6 │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (26cc6c ) │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26cac2 │ │ │ │ b.n 26cbb0 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (26cc70 ) │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26cabc │ │ │ │ b.n 26cbb6 │ │ │ │ ldr r1, [pc, #128] @ (26cc74 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 67d0bc │ │ │ │ + b.w 67d06c │ │ │ │ ldr r1, [pc, #108] @ (26cc78 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 67d0bc │ │ │ │ + b.w 67d06c │ │ │ │ nop │ │ │ │ b.n 26cd08 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r5, #124 @ 0x7c │ │ │ │ + subs r5, #44 @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #60 @ 0x3c │ │ │ │ + subs r4, #236 @ 0xec │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #158 @ 0x9e │ │ │ │ + subs r5, #78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #166 @ 0xa6 │ │ │ │ + subs r5, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #174 @ 0xae │ │ │ │ + subs r5, #94 @ 0x5e │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r4, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #168 @ 0xa8 │ │ │ │ + subs r5, #88 @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #174 @ 0xae │ │ │ │ + subs r5, #94 @ 0x5e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - muls r4, r4 │ │ │ │ + orrs r4, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, #234 @ 0xea │ │ │ │ + subs r4, #154 @ 0x9a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #246 @ 0xf6 │ │ │ │ + subs r5, #166 @ 0xa6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #144 @ 0x90 │ │ │ │ + subs r5, #64 @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #134 @ 0x86 │ │ │ │ + subs r5, #54 @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #130 @ 0x82 │ │ │ │ + subs r5, #50 @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #688] @ (26cf10 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r2, #56] @ 0x38 │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [r7, #52] @ 0x34 │ │ │ │ + ldr r4, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r5, #2] │ │ │ │ + ldrh r2, [r3, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, #132 @ 0x84 │ │ │ │ + subs r4, #52 @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #78 @ 0x4e │ │ │ │ + subs r3, #254 @ 0xfe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r4, #114 @ 0x72 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #4 │ │ │ │ + subs r3, #180 @ 0xb4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026cc7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -106587,30 +106592,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (26cd70 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #192] @ (26cd74 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #184] @ (26cd78 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68db70 │ │ │ │ + bl 68db20 │ │ │ │ ldr r1, [pc, #176] @ (26cd7c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68db70 │ │ │ │ + bl 68db20 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (26cd80 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -106618,15 +106623,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 686f90 │ │ │ │ + bl 686f40 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 26cd32 │ │ │ │ mov r0, r7 │ │ │ │ bl 4334b8 │ │ │ │ ldr r2, [pc, #120] @ (26cd84 ) │ │ │ │ ldr r3, [pc, #92] @ (26cd68 ) │ │ │ │ @@ -106648,15 +106653,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (26cd88 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 686f90 │ │ │ │ + bl 686f40 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 26cd02 │ │ │ │ cbnz r0, 26cd52 │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -106666,23 +106671,23 @@ │ │ │ │ b.n 26cd02 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ udf #120 @ 0x78 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, #6 │ │ │ │ + subs r0, r3, #5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ udf #106 @ 0x6a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r5, [sp, #344] @ 0x158 │ │ │ │ + str r5, [sp, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, #114 @ 0x72 │ │ │ │ + subs r4, #34 @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r4} │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ udf #0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r6, #84 @ 0x54 │ │ │ │ ... │ │ │ │ @@ -106703,37 +106708,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (26ce50 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #144] @ (26ce54 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #136] @ (26ce58 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68db70 │ │ │ │ + bl 68db20 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (26ce5c ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 686f90 │ │ │ │ + bl 686f40 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 26ce2a │ │ │ │ mov r0, r9 │ │ │ │ bl 4334b8 │ │ │ │ ldr r2, [pc, #92] @ (26ce60 ) │ │ │ │ ldr r3, [pc, #68] @ (26ce48 ) │ │ │ │ @@ -106762,21 +106767,21 @@ │ │ │ │ b.n 26cdfa │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 26cf18 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #2 │ │ │ │ + subs r0, r1, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ble.n 26cf08 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r2, #210 @ 0xd2 │ │ │ │ + subs r2, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #98 @ 0x62 │ │ │ │ + subs r3, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 26ce74 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0026ce64 : │ │ │ │ @@ -106814,15 +106819,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 69d26c │ │ │ │ + b.w 69d21c │ │ │ │ ldr r1, [pc, #56] @ (26cf04 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 435ec4 │ │ │ │ @@ -106830,30 +106835,30 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (26cf0c ) │ │ │ │ ldr r1, [pc, #40] @ (26cf10 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 26ceba │ │ │ │ - subs r2, #254 @ 0xfe │ │ │ │ + subs r2, #174 @ 0xae │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #496] @ 0x1f0 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r2, #156 @ 0x9c │ │ │ │ + subs r2, #76 @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r2, #132 @ 0x84 │ │ │ │ + subs r2, #52 @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bl 12ef06 │ │ │ │ - subs r2, #160 @ 0xa0 │ │ │ │ + subs r2, #80 @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r3, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r2, #80 @ 0x50 │ │ │ │ + subs r2, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026cf14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -106870,38 +106875,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 26d09c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 68d7a8 │ │ │ │ + bl 68d758 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 68da70 │ │ │ │ + bl 68da20 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 26cfbe │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 692944 │ │ │ │ + bl 6928f4 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 26d006 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 26d076 │ │ │ │ bne.n 26d006 │ │ │ │ @@ -106931,15 +106936,15 @@ │ │ │ │ beq.n 26cffe │ │ │ │ movs r0, #16 │ │ │ │ blx 2231cc │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 692780 │ │ │ │ + bl 692730 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26cf78 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 269234 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 26d006 │ │ │ │ @@ -106952,20 +106957,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 26cfd4 │ │ │ │ ldr r1, [pc, #156] @ (26d0a4 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 67d404 │ │ │ │ + bl 67d3b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67d440 │ │ │ │ + bl 67d3f0 │ │ │ │ ldr r2, [pc, #132] @ (26d0a8 ) │ │ │ │ ldr r3, [pc, #104] @ (26d090 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -107004,31 +107009,31 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ blt.n 26d050 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #48] @ 0x30 │ │ │ │ + ldr r6, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, #108 @ 0x6c │ │ │ │ + subs r2, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, #72 @ 0x48 │ │ │ │ + subs r1, #248 @ 0xf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r6, #30 │ │ │ │ + lsrs r6, r4, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #198 @ 0xc6 │ │ │ │ + subs r1, #118 @ 0x76 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bge.n 26d078 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r5, {r2, r5} │ │ │ │ + ldmia r4, {r2, r4, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, #186 @ 0xba │ │ │ │ + subs r0, #106 @ 0x6a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #50 @ 0x32 │ │ │ │ + subs r0, #226 @ 0xe2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d0b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -107045,37 +107050,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 224790 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b4c4c │ │ │ │ + bl 6b4bfc │ │ │ │ ldr r3, [pc, #76] @ (26d140 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 26d0fe │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 26d12a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 22359c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26d0f8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b4b88 │ │ │ │ + bl 6b4b38 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 26d0fe │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -107102,44 +107107,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (26d228 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #176] @ (26d22c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68db70 │ │ │ │ + bl 68db20 │ │ │ │ ldr r1, [pc, #168] @ (26d230 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68da70 │ │ │ │ + bl 68da20 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (26d234 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68db70 │ │ │ │ + bl 68db20 │ │ │ │ ldr r3, [pc, #148] @ (26d238 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 686f90 │ │ │ │ + bl 686f40 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 26d1ee │ │ │ │ mov r0, r6 │ │ │ │ bl 4334b8 │ │ │ │ ldr r2, [pc, #116] @ (26d23c ) │ │ │ │ ldr r3, [pc, #88] @ (26d220 ) │ │ │ │ add r2, pc │ │ │ │ @@ -107176,23 +107181,23 @@ │ │ │ │ b.n 26d1be │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bls.n 26d180 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26d198 │ │ │ │ + b.n 26d0f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bls.n 26d170 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 26d794 │ │ │ │ + b.n 26d6f4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r2, pc, #752 @ (adr r2, 26d524 ) │ │ │ │ + add r2, pc, #432 @ (adr r2, 26d3e4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, sp, #736 @ 0x2e0 │ │ │ │ + add r3, sp, #416 @ 0x1a0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ movs r7, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 26d2c8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0026d240 : │ │ │ │ @@ -107212,48 +107217,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (26d338 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #196] @ (26d33c ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (26d340 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68d7a8 │ │ │ │ + bl 68d758 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68da70 │ │ │ │ + bl 68da20 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68d7a8 │ │ │ │ + bl 68d758 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68da70 │ │ │ │ + bl 68da20 │ │ │ │ ldr r1, [pc, #128] @ (26d344 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68db70 │ │ │ │ + bl 68db20 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -107290,23 +107295,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ bhi.n 26d298 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r4, r7 │ │ │ │ + adds r4, r2, r6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r0, [r0, #0] │ │ │ │ + strh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r7, #32 │ │ │ │ + subs r6, #208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #96 @ 0x60 │ │ │ │ + adds r7, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #190 @ 0xbe │ │ │ │ + adds r2, #110 @ 0x6e │ │ │ │ lsls r5, r1, #1 │ │ │ │ bhi.n 26d360 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0026d34c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -107342,15 +107347,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (26d45c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107379,15 +107384,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (26d470 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107398,55 +107403,55 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (26d47c ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69d1ec │ │ │ │ + bl 69d19c │ │ │ │ b.n 26d37c │ │ │ │ ldr r3, [pc, #68] @ (26d480 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (26d484 ) │ │ │ │ ldr r0, [pc, #68] @ (26d488 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bvc.n 26d3a8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r2, {r2, r5} │ │ │ │ + ldmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r7, #14 │ │ │ │ + adds r6, #190 @ 0xbe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, #206 @ 0xce │ │ │ │ + adds r6, #126 @ 0x7e │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #242 @ 0xf2 │ │ │ │ + adds r6, #162 @ 0xa2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, #114 @ 0x72 │ │ │ │ + adds r6, #34 @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, #54 @ 0x36 │ │ │ │ + adds r5, #230 @ 0xe6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1, {r1, r4, r7} │ │ │ │ + ldmia r1, {r1, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #14 │ │ │ │ + adds r5, #190 @ 0xbe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #44 @ 0x2c │ │ │ │ + adds r5, #220 @ 0xdc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, #60 @ 0x3c │ │ │ │ + adds r5, #236 @ 0xec │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d48c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -107529,27 +107534,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (26d614 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 26d502 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 26d58e │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 692dec │ │ │ │ + bl 692d9c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26d5b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -107566,27 +107571,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (26d620 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69d1ec │ │ │ │ + bl 69d19c │ │ │ │ b.n 26d502 │ │ │ │ ldr r3, [pc, #104] @ (26d624 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (26d628 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (26d62c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 26d502 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (26d630 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (26d634 ) │ │ │ │ ldr r0, [pc, #88] @ (26d638 ) │ │ │ │ add r3, pc │ │ │ │ @@ -107594,49 +107599,49 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ bvs.n 26d6c0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #82 @ 0x52 │ │ │ │ + adds r6, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bvs.n 26d6ac │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r6, #54 @ 0x36 │ │ │ │ + adds r5, #230 @ 0xe6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 26d618 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r0!, {r1, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r5, #236 @ 0xec │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #28 │ │ │ │ + adds r4, #204 @ 0xcc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, #184 @ 0xb8 │ │ │ │ + adds r4, #104 @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r0!, {r2, r4} │ │ │ │ + stmia r7!, {r2, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #144 @ 0x90 │ │ │ │ + adds r4, #64 @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r5, #76 @ 0x4c │ │ │ │ + adds r4, #252 @ 0xfc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, #168 @ 0xa8 │ │ │ │ + adds r4, #88 @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r5, r6, r7} │ │ │ │ + stmia r7!, {r4, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #142 @ 0x8e │ │ │ │ + adds r4, #62 @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, #158 @ 0x9e │ │ │ │ + adds r4, #78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d63c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -107661,29 +107666,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (26d6a8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #112 @ 0x70 │ │ │ │ + adds r4, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #240 @ 0xf0 │ │ │ │ + adds r3, #160 @ 0xa0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d6ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -107720,15 +107725,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (26d760 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d1ec │ │ │ │ + bl 69d19c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107739,33 +107744,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (26d76c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 26d71a │ │ │ │ bmi.n 26d7dc │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #84 @ 0x54 │ │ │ │ + adds r3, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #50 @ 0x32 │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r3, r7} │ │ │ │ + stmia r6!, {r3, r4, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #38 @ 0x26 │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #50 @ 0x32 │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d770 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -107808,15 +107813,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (26d810 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 69d1ec │ │ │ │ + bl 69d19c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107824,19 +107829,19 @@ │ │ │ │ nop │ │ │ │ bcc.n 26d8b8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #194 @ 0xc2 │ │ │ │ + adds r3, #114 @ 0x72 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #158 @ 0x9e │ │ │ │ + adds r3, #78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d814 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -107927,15 +107932,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 69d26c │ │ │ │ + b.w 69d21c │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -107958,63 +107963,63 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 69d26c │ │ │ │ + b.w 69d21c │ │ │ │ ldr r1, [pc, #88] @ (26d9a8 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (26d9ac ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (26d9b0 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 69d1ec │ │ │ │ - beq.n 26da68 │ │ │ │ + b.w 69d19c │ │ │ │ + beq.n 26d9c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bcs.n 26d878 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + adds r2, #210 @ 0xd2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r3, #13 │ │ │ │ + asrs r4, r1, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r4!, {r4, r6, r7} │ │ │ │ + stmia r4!, {r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #28 │ │ │ │ + adds r2, #204 @ 0xcc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #118 @ 0x76 │ │ │ │ + adds r1, #38 @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r3, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, #184 @ 0xb8 │ │ │ │ + adds r2, #104 @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #70 @ 0x46 │ │ │ │ + adds r0, #246 @ 0xf6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r1, r3, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, #124 @ 0x7c │ │ │ │ + adds r2, #44 @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #54 @ 0x36 │ │ │ │ + adds r0, #230 @ 0xe6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #8 │ │ │ │ + adds r0, #184 @ 0xb8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r2, r5, r6} │ │ │ │ + stmia r4!, {r2, r4} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r0, #224 @ 0xe0 │ │ │ │ + adds r0, #144 @ 0x90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d9b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -108052,15 +108057,15 @@ │ │ │ │ beq.w 26dd02 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2248a8 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69220c │ │ │ │ + bl 6921bc │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 26dd3c │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -108160,15 +108165,15 @@ │ │ │ │ b.w 26c334 │ │ │ │ blx 2238f4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 225ae4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 55cb24 │ │ │ │ + bl 55cad4 │ │ │ │ ldr r3, [pc, #828] @ (26dea0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26ddb8 │ │ │ │ ldr r0, [pc, #820] @ (26dea4 ) │ │ │ │ @@ -108188,23 +108193,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 224790 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 562f04 │ │ │ │ + bl 562eb4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26dcb4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 26c250 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -108224,40 +108229,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 26c2a0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 2232f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 223088 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 562f04 │ │ │ │ + bl 562eb4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 26dbda │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 26dc30 │ │ │ │ mov r0, fp │ │ │ │ bl 26c334 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 2234f4 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 26dc42 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 26dcc6 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 26db2a │ │ │ │ ldr r2, [pc, #612] @ (26deb4 ) │ │ │ │ ldr r3, [pc, #572] @ (26de8c ) │ │ │ │ add r2, pc │ │ │ │ @@ -108302,17 +108307,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 26dcf8 │ │ │ │ mov r0, fp │ │ │ │ blx 2234f4 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 26dcc6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 6922dc │ │ │ │ + bl 69228c │ │ │ │ b.n 26db24 │ │ │ │ ldr r2, [pc, #504] @ (26dec8 ) │ │ │ │ ldr r3, [pc, #440] @ (26de8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -108327,15 +108332,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69d26c │ │ │ │ + b.w 69d21c │ │ │ │ ldr r2, [pc, #468] @ (26ded8 ) │ │ │ │ ldr r3, [pc, #388] @ (26de8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -108349,15 +108354,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69d26c │ │ │ │ + b.w 69d21c │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 26dc24 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 22385c │ │ │ │ ldr r2, [pc, #416] @ (26dee8 ) │ │ │ │ @@ -108368,15 +108373,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (26def0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 26dc4c │ │ │ │ ldr r2, [pc, #388] @ (26def4 ) │ │ │ │ ldr r3, [pc, #284] @ (26de8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -108395,15 +108400,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (26df00 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 26dcc6 │ │ │ │ mov r0, r9 │ │ │ │ bl 26c334 │ │ │ │ b.n 26dcc6 │ │ │ │ ldr r3, [pc, #328] @ (26df04 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -108415,24 +108420,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26db6e │ │ │ │ ldr r0, [pc, #312] @ (26df0c ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 26db6e │ │ │ │ cbz r0, 26ddfa │ │ │ │ bl 26c334 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 2234f4 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 26db24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ b.n 26db24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 2234f4 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 26ddf2 │ │ │ │ b.n 26db24 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ @@ -108445,29 +108450,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (26df18 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 26ddb0 │ │ │ │ b.n 26dcc6 │ │ │ │ ldr r3, [pc, #232] @ (26df1c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (26df20 ) │ │ │ │ ldr r1, [pc, #232] @ (26df24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, fp │ │ │ │ blx 2233fc │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 26ddb0 │ │ │ │ b.n 26dcc6 │ │ │ │ ldr r3, [pc, #204] @ (26df28 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -108475,108 +108480,108 @@ │ │ │ │ ldr r1, [pc, #208] @ (26df30 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, fp │ │ │ │ blx 2233fc │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 22301c │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 26ddb0 │ │ │ │ b.n 26dcc6 │ │ │ │ bne.n 26df10 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 26ded8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r5, pc, #888 @ (adr r5, 26e210 ) │ │ │ │ + add r5, pc, #568 @ (adr r5, 26e0d0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, #78 @ 0x4e │ │ │ │ + adds r1, #254 @ 0xfe │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #18 │ │ │ │ + adds r1, #194 @ 0xc2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r5} │ │ │ │ + stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r2, r2, #9 │ │ │ │ + lsrs r2, r0, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r4, #9 │ │ │ │ + lsrs r6, r2, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldmia r6!, {r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r1!, {r2, r3, r4} │ │ │ │ + stmia r0!, {r2, r3, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #182 @ 0xb6 │ │ │ │ + cmp r7, #102 @ 0x66 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #196 @ 0xc4 │ │ │ │ + cmp r5, #116 @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r6!, {r1, r3, r4, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r0!, {r1, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r5, #128 @ 0x80 │ │ │ │ + cmp r5, #48 @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #56 @ 0x38 │ │ │ │ + cmp r6, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r6!, {r1, r2} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r0!, {r1, r5, r7} │ │ │ │ + stmia r0!, {r1, r4, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #108 @ 0x6c │ │ │ │ + cmp r7, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #74 @ 0x4a │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #76 @ 0x4c │ │ │ │ + cmp r6, #252 @ 0xfc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r0!, {r3, r5, r6} │ │ │ │ + stmia r0!, {r3, r4} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r5, #16 │ │ │ │ + cmp r4, #192 @ 0xc0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r5!, {r2, r3, r4, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r7, #180 @ 0xb4 │ │ │ │ + cmp r7, #100 @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #138 @ 0x8a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4} │ │ │ │ - lsls r6, r2, #1 │ │ │ │ - ldr r2, [pc, #848] @ (26e258 ) │ │ │ │ - movs r0, r0 │ │ │ │ + itee gt │ │ │ │ + lslgt r6, r2, #1 │ │ │ │ + ldrle r2, [pc, #848] @ (26e258 ) │ │ │ │ + movle r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #154 @ 0x9a │ │ │ │ + cmp r7, #74 @ 0x4a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #166 @ 0xa6 │ │ │ │ + cmp r6, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #88 @ 0x58 │ │ │ │ + cmp r4, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ittt ls │ │ │ │ - lslls r6, r2, #1 │ │ │ │ - itte hi @ unpredictable │ │ │ │ - lslhi r6, r2, #1 │ │ │ │ - cmphi r6, #176 @ 0xb0 │ │ │ │ - lslls r6, r0, #1 │ │ │ │ - cmp r4, #46 @ 0x2e │ │ │ │ + itee mi │ │ │ │ + lslmi r6, r2, #1 │ │ │ │ + itet cc @ unpredictable │ │ │ │ + lslcc r6, r2, #1 │ │ │ │ + cmpcs r6, #96 @ 0x60 │ │ │ │ + lslcc r6, r0, #1 │ │ │ │ + cmp r3, #222 @ 0xde │ │ │ │ lsls r6, r0, #1 │ │ │ │ - nop {6} │ │ │ │ + yield │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r6, #180 @ 0xb4 │ │ │ │ + cmp r6, #100 @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #10 │ │ │ │ + cmp r3, #186 @ 0xba │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -108588,23 +108593,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #120] @ (26dfe0 ) │ │ │ │ ldr r1, [pc, #120] @ (26dfe4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 26df86 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 26df34 │ │ │ │ mov r0, r6 │ │ │ │ blx 224790 │ │ │ │ @@ -108633,25 +108638,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - itt pl │ │ │ │ - lslpl r6, r2, #1 │ │ │ │ - ldrpl r2, [r2, #76] @ 0x4c │ │ │ │ + ite eq │ │ │ │ + lsleq r6, r2, #1 │ │ │ │ + ldrne r2, [r0, #72] @ 0x48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bmi.n 26df94 │ │ │ │ + bmi.n 26def4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r6, #46 @ 0x2e │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ + push {r1, r2, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #28 │ │ │ │ + cmp r5, #204 @ 0xcc │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026dfec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -108664,26 +108669,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 554cc4 │ │ │ │ + bl 554c74 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (26e0b0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (26e0b4 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #140] @ (26e0b8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 26e060 │ │ │ │ ldr r1, [pc, #132] @ (26e0bc ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 223fd4 │ │ │ │ @@ -108703,15 +108708,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (26e0c4 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -108720,52 +108725,52 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (26e0cc ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 26e076 │ │ │ │ nop │ │ │ │ ldmia r3, {r1, r3} │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (26e2ac ) │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 26e0fc │ │ │ │ + bcc.n 26e05c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r0, #64] @ 0x40 │ │ │ │ + ldr r4, [r6, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bkpt 0x008a │ │ │ │ + bkpt 0x003a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r5, #148 @ 0x94 │ │ │ │ + cmp r5, #68 @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #220 @ 0xdc │ │ │ │ + cmp r5, #140 @ 0x8c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #110 @ 0x6e │ │ │ │ + cmp r5, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #94 @ 0x5e │ │ │ │ + cmp r5, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #144 @ 0x90 │ │ │ │ + cmp r5, #64 @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #52 @ 0x34 │ │ │ │ + cmp r4, #228 @ 0xe4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (26e0e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ adds r6, #146 @ 0x92 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (26e0f0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ nop │ │ │ │ adds r6, #134 @ 0x86 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -108869,29 +108874,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, pc} │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r7, [pc, #176] @ (26e2c8 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r2, r5, pc} │ │ │ │ + pop {r2, r4, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bkpt 0x0026 │ │ │ │ + pop {r1, r2, r4, r6, r7, pc} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - pop {r2, r5, r6, r7} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r4, #118 @ 0x76 │ │ │ │ + cmp r4, #38 @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #132 @ 0x84 │ │ │ │ + cmp r4, #52 @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (26e2e8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -108899,39 +108904,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 60ed30 │ │ │ │ + bl 60ece0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 69cd70 │ │ │ │ + bl 69cd20 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 26e2ba │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 69cc14 │ │ │ │ + bl 69cbc4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 60ed80 │ │ │ │ + bl 60ed30 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 60ed30 │ │ │ │ + bl 60ece0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -108974,74 +108979,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 2231cc │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 60f6b0 │ │ │ │ + bl 60f660 │ │ │ │ ldr r1, [pc, #124] @ (26e39c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69fc4c │ │ │ │ + bl 69fbfc │ │ │ │ cbz r0, 26e336 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (26e3a0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69fc4c │ │ │ │ + bl 69fbfc │ │ │ │ cbz r0, 26e350 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (26e3a4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69fc4c │ │ │ │ + bl 69fbfc │ │ │ │ cbz r0, 26e36c │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (26e3a8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69fc4c │ │ │ │ + bl 69fbfc │ │ │ │ cbz r0, 26e388 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r3, #10 │ │ │ │ + movs r2, #186 @ 0xba │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #250 @ 0xfa │ │ │ │ + movs r2, #170 @ 0xaa │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r5, #19 │ │ │ │ + lsrs r0, r3, #18 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r5, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 26e40c │ │ │ │ sub sp, #12 │ │ │ │ @@ -109049,15 +109054,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (26e414 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w ip, [pc, #60] @ 26e418 │ │ │ │ ldr r3, [pc, #60] @ (26e41c ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (26e420 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (26e424 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -109071,19 +109076,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbnz r2, 26e456 │ │ │ │ + revsh r2, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r2, #192 @ 0xc0 │ │ │ │ + cmp r2, #112 @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #74 @ 0x4a │ │ │ │ + adds r6, #250 @ 0xfa │ │ │ │ lsls r5, r1, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -109114,15 +109119,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -109148,31 +109153,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (26e4f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - rev r2, r4 │ │ │ │ + cbnz r2, 26e528 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r1, #176 @ 0xb0 │ │ │ │ + cmp r1, #96 @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #226 @ 0xe2 │ │ │ │ + cmp r1, #146 @ 0x92 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 26e534 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109180,24 +109185,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (26e53c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 26e230 │ │ │ │ - cbnz r0, 26e56a │ │ │ │ + cbnz r0, 26e556 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r1, #86 @ 0x56 │ │ │ │ + cmp r1, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #136 @ 0x88 │ │ │ │ + cmp r1, #56 @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (26e5a0 ) │ │ │ │ add r4, pc │ │ │ │ @@ -109211,24 +109216,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ ldr r3, [pc, #304] @ (26e6d4 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (26e620 ) │ │ │ │ @@ -109238,54 +109243,54 @@ │ │ │ │ ldr r1, [pc, #108] @ (26e628 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 69c9bc │ │ │ │ + bl 69c96c │ │ │ │ ldr r1, [pc, #80] @ (26e62c ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #56] @ (26e630 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsb r0, r4, #12910592 @ 0xc50000 │ │ │ │ - cbnz r2, 26e630 │ │ │ │ + sbcs.w r0, r4, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh.w r0, [r4, r5] │ │ │ │ - subs.w r0, sl, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf7e40045 │ │ │ │ + sbc.w r0, sl, #12910592 @ 0xc50000 │ │ │ │ adds r1, #114 @ 0x72 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 26e6b8 │ │ │ │ @@ -109297,15 +109302,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (26e6c0 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 26746c │ │ │ │ cbz r0, 26e6a2 │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -109329,18 +109334,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb892 │ │ │ │ + @ instruction: 0xb842 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adc.w r0, r2, #12910592 @ 0xc50000 │ │ │ │ - @ instruction: 0xf5260045 │ │ │ │ + @ instruction: 0xf4f20045 │ │ │ │ + @ instruction: 0xf4d60045 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (26e834 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #348] @ (26e838 ) │ │ │ │ @@ -109348,15 +109353,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (26e83c ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 26e820 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 2238f4 │ │ │ │ @@ -109466,21 +109471,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (26e840 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (26e844 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb802 │ │ │ │ + @ instruction: 0xb7b2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - eors.w r0, ip, #12910592 @ 0xc50000 │ │ │ │ - @ instruction: 0xf4b00045 │ │ │ │ - movs r6, #72 @ 0x48 │ │ │ │ + orr.w r0, ip, #12910592 @ 0xc50000 │ │ │ │ + orn r0, r0, #12910592 @ 0xc50000 │ │ │ │ + movs r5, #248 @ 0xf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #134 @ 0x86 │ │ │ │ + movs r6, #54 @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -109501,15 +109506,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 26e902 │ │ │ │ @@ -109530,15 +109535,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -109553,31 +109558,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - movt r0, #24645 @ 0x6045 │ │ │ │ - @ instruction: 0xb612 │ │ │ │ + @ instruction: 0xf2760045 │ │ │ │ + push {r1, r6, r7, lr} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movt r0, #16453 @ 0x4045 │ │ │ │ + @ instruction: 0xf2740045 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -109611,15 +109616,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (26eb44 ) │ │ │ │ ldr r7, [pc, #404] @ (26eb48 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26ead8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -109638,37 +109643,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26eaf4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26eaae │ │ │ │ ldr r0, [pc, #348] @ (26eb50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5529a4 │ │ │ │ + bl 552954 │ │ │ │ ldr r3, [pc, #344] @ (26eb54 ) │ │ │ │ ldr r2, [pc, #344] @ (26eb58 ) │ │ │ │ ldr r1, [pc, #348] @ (26eb5c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (26eb60 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (26eb64 ) │ │ │ │ ldr r1, [pc, #332] @ (26eb68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2661b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -109690,15 +109695,15 @@ │ │ │ │ blx 223240 │ │ │ │ mov r4, r0 │ │ │ │ blx 224790 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 60ec28 │ │ │ │ + bl 60ebd8 │ │ │ │ mov r0, r4 │ │ │ │ blx 2234f4 │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -109713,24 +109718,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 26eb1a │ │ │ │ ldr r4, [pc, #192] @ (26eb70 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5529a4 │ │ │ │ + bl 552954 │ │ │ │ ldr r3, [pc, #176] @ (26eb74 ) │ │ │ │ ldr r2, [pc, #180] @ (26eb78 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ b.n 26ea12 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26e9ca │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -109750,64 +109755,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26e9ee │ │ │ │ ldr r0, [pc, #116] @ (26eb84 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 26e9ee │ │ │ │ ldr r3, [pc, #96] @ (26eb7c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26eaae │ │ │ │ ldr r3, [pc, #88] @ (26eb80 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26eaae │ │ │ │ ldr r0, [pc, #88] @ (26eb88 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 26eaae │ │ │ │ nop │ │ │ │ - push {r6, lr} │ │ │ │ + push {r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r4, #204 @ 0xcc │ │ │ │ + movs r4, #124 @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #244 @ 0xf4 │ │ │ │ + movs r4, #164 @ 0xa4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmia r1!, {r4, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4c40045 │ │ │ │ - push {r5, r6, r7} │ │ │ │ + orns r0, r4, #12910592 @ 0xc50000 │ │ │ │ + push {r4, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - sbcs.w r0, ip, #69 @ 0x45 │ │ │ │ - @ instruction: 0xf3f00045 │ │ │ │ - push {r1, r2, r6, r7} │ │ │ │ + @ instruction: 0xf12c0045 │ │ │ │ + usat r0, #5, r0, asr #1 │ │ │ │ + push {r1, r2, r4, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - sbc.w r0, r4, #69 @ 0x45 │ │ │ │ - sbcs.w r0, r8, #69 @ 0x45 │ │ │ │ - movs r4, #140 @ 0x8c │ │ │ │ + adds.w r0, r4, #69 @ 0x45 │ │ │ │ + @ instruction: 0xf1280045 │ │ │ │ + movs r4, #60 @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sbfx r0, r0, #1, #6 │ │ │ │ - push {r1, r3, r4} │ │ │ │ + @ instruction: 0xf2f00045 │ │ │ │ + cbz r2, 26ebea │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf0b60045 │ │ │ │ + orn r0, r6, #69 @ 0x45 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #198 @ 0xc6 │ │ │ │ + movs r3, #118 @ 0x76 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r3, #166 @ 0xa6 │ │ │ │ + movs r3, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (26ecbc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -109816,15 +109821,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (26ecc4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 26ec66 │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 26ec26 │ │ │ │ @@ -109868,15 +109873,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (26ecd0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 266ca4 │ │ │ │ @@ -109901,40 +109906,40 @@ │ │ │ │ ldr r1, [pc, #84] @ (26ecdc ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 266c54 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cbz r4, 26ed0e │ │ │ │ + uxtb r4, r5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vmla.i16 d16, d10, d5[0] │ │ │ │ - movw r0, #41029 @ 0xa045 │ │ │ │ - uxth r2, r6 │ │ │ │ + vmla.i d0, d10, d1[1] │ │ │ │ + @ instruction: 0xf1fa0045 │ │ │ │ + sxtb r2, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vhadd.s16 q8, q0, │ │ │ │ - vhadd.s32 q8, q2, │ │ │ │ - sxtb r0, r3 │ │ │ │ + vhadd.s8 q0, q0, │ │ │ │ + vhadd.s16 q0, q2, │ │ │ │ + sxth r0, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cdp 0, 15, cr0, cr6, cr5, {2} │ │ │ │ - vhadd.s8 q0, q5, │ │ │ │ + cdp 0, 10, cr0, cr6, cr5, {2} │ │ │ │ + cdp 0, 11, cr0, cr10, cr5, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (26ee18 ) │ │ │ │ ldr r2, [pc, #292] @ (26ee1c ) │ │ │ │ @@ -109954,15 +109959,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -109985,15 +109990,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (26ee2c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 26e0f4 │ │ │ │ ldr r2, [pc, #152] @ (26ee30 ) │ │ │ │ @@ -110036,15 +110041,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 26e0f4 │ │ │ │ b.n 26ed94 │ │ │ │ @@ -110052,26 +110057,26 @@ │ │ │ │ nop │ │ │ │ bkpt 0x0014 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r7 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cbz r6, 26ee42 │ │ │ │ + cbz r6, 26ee2e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cdp 0, 0, cr0, cr10, cr5, {2} │ │ │ │ - cdp 0, 2, cr0, cr0, cr5, {2} │ │ │ │ + ldc 0, cr0, [sl, #276]! @ 0x114 │ │ │ │ + ldcl 0, cr0, [r0, #276] @ 0x114 │ │ │ │ pop {r2, r4, r5, r6, pc} │ │ │ │ lsls r6, r4, #1 │ │ │ │ pop {r1, r4, r6, pc} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - sub sp, #464 @ 0x1d0 │ │ │ │ + sub sp, #144 @ 0x90 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldc 0, cr0, [r0, #276] @ 0x114 │ │ │ │ - stc 0, cr0, [r4, #276]! @ 0x114 │ │ │ │ + stcl 0, cr0, [r0, #-276] @ 0xfffffeec │ │ │ │ + ldcl 0, cr0, [r4, #-276] @ 0xfffffeec │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (26f018 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r3, [pc, #448] @ (26f01c ) │ │ │ │ @@ -110088,15 +110093,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 267c5c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26f006 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -110109,15 +110114,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2238f4 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 225ae4 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -110163,15 +110168,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 26e0f4 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -110197,15 +110202,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (26f040 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2238f4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 225ae4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -110240,31 +110245,31 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ pop {r4, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [sl, #-276] @ 0xfffffeec │ │ │ │ - stc 0, cr0, [lr, #-276]! @ 0xfffffeec │ │ │ │ - add sp, #464 @ 0x1d0 │ │ │ │ + stcl 0, cr0, [sl], {69} @ 0x45 │ │ │ │ + ldcl 0, cr0, [lr], {69} @ 0x45 │ │ │ │ + add sp, #144 @ 0x90 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r7, sp, #760 @ 0x2f8 │ │ │ │ + add r7, sp, #440 @ 0x1b8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - mrrc 0, 4, r0, r4, cr5 │ │ │ │ - mcrr 0, 4, r0, lr, cr5 │ │ │ │ - add r7, sp, #232 @ 0xe8 │ │ │ │ + stc 0, cr0, [r4], {69} @ 0x45 │ │ │ │ + @ instruction: 0xebfe0045 │ │ │ │ + add r6, sp, #936 @ 0x3a8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - rsbs r0, r8, r5, lsl #1 │ │ │ │ - @ instruction: 0xebec0045 │ │ │ │ + @ instruction: 0xeb880045 │ │ │ │ + @ instruction: 0xeb9c0045 │ │ │ │ cbnz r4, 26f094 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r4, r4, #1 │ │ │ │ + subs r4, r2, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, r6, #1 │ │ │ │ + subs r2, r4, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (26f0ac ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -110274,40 +110279,40 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #60] @ (26f0b8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 26f092 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 26ee44 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 26e6c4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 26ee44 │ │ │ │ - ldc 0, cr0, [r0, #276] @ 0x114 │ │ │ │ - add r6, sp, #472 @ 0x1d8 │ │ │ │ + stcl 0, cr0, [r0, #-276] @ 0xfffffeec │ │ │ │ + add r6, sp, #152 @ 0x98 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds.w r0, r2, r5, lsl #1 │ │ │ │ - cdp 0, 3, cr0, cr10, cr5, {2} │ │ │ │ + pkhbt r0, r2, r5, lsl #1 │ │ │ │ + stcl 0, cr0, [sl, #276]! @ 0x114 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (26f2ac ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [pc, #476] @ (26f2b0 ) │ │ │ │ @@ -110341,15 +110346,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 26f16c │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -110408,15 +110413,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 267c5c │ │ │ │ @@ -110438,15 +110443,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 2240f8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -110488,21 +110493,21 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ rev r0, r7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r4, 26f2dc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r5, sp, #104 @ 0x68 │ │ │ │ + add r4, sp, #808 @ 0x328 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xe9b20045 │ │ │ │ - strd r0, r0, [r8, #276] @ 0x114 │ │ │ │ - subs r0, r2, r7 │ │ │ │ + strd r0, r0, [r2, #-276]! @ 0x114 │ │ │ │ + ldrd r0, r0, [r8, #-276]! @ 0x114 │ │ │ │ + subs r0, r0, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r3, r7 │ │ │ │ + subs r6, r1, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 26fd00 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -110516,15 +110521,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 26fd0c │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -110741,15 +110746,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 26f65a │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -110833,15 +110838,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 26fd1c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2677c4 │ │ │ │ mov r0, r9 │ │ │ │ @@ -110873,15 +110878,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26f35a │ │ │ │ ldr.w r0, [pc, #1676] @ 26fd28 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 26f35a │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -111015,15 +111020,15 @@ │ │ │ │ blx 223240 │ │ │ │ mov r6, r0 │ │ │ │ blx 224790 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 60ed80 │ │ │ │ + bl 60ed30 │ │ │ │ b.n 26f35c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -111286,22 +111291,22 @@ │ │ │ │ bpl.w 26f490 │ │ │ │ ldr r0, [pc, #536] @ (26fd34 ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 26f490 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (26fd38 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 60ed80 │ │ │ │ + bl 60ed30 │ │ │ │ b.n 26f35a │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 26f35a │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -111357,15 +111362,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -111398,15 +111403,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -111464,43 +111469,43 @@ │ │ │ │ bgt.w 26f35a │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 26fcdc │ │ │ │ b.w 26f35a │ │ │ │ - add r3, sp, #1000 @ 0x3e8 │ │ │ │ + add r3, sp, #680 @ 0x2a8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r4, r6, r6 │ │ │ │ + subs r4, r4, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, r7, r5 │ │ │ │ + subs r2, r5, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xb80c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #760 @ 0x2f8 │ │ │ │ + add r0, sp, #440 @ 0x1b8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 26f7d4 │ │ │ │ + b.n 26f734 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 26f800 │ │ │ │ + b.n 26f760 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r4, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, r2 │ │ │ │ + adds r6, r4, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r1, #29 │ │ │ │ + asrs r0, r7, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #15 │ │ │ │ + asrs r0, r2, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r1, #16 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026fd3c : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 26fd44 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -111546,22 +111551,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26ff18 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69cd64 │ │ │ │ + bl 69cd14 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 69ca5c │ │ │ │ + bl 69ca0c │ │ │ │ mov r0, r4 │ │ │ │ bl 26e230 │ │ │ │ b.n 26fdfe │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 26fdf8 │ │ │ │ @@ -111680,40 +111685,40 @@ │ │ │ │ beq.n 26ff2e │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 60ec28 │ │ │ │ + bl 60ebd8 │ │ │ │ b.n 26fdb6 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 26fdb6 │ │ │ │ ldr r1, [pc, #48] @ (26ff60 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 60ec28 │ │ │ │ + bl 60ebd8 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 26fdb0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #664 @ 0x298 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #40 @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r4, [r5, #17] │ │ │ │ + strb r4, [r3, #16] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 0026ff64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -111729,24 +111734,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 0026ffc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -111758,47 +111763,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (27000c ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 266d08 │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #0] │ │ │ │ + ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - blt.n 26ff34 │ │ │ │ + blt.n 270094 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 26ff64 │ │ │ │ + blt.n 2700c4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00270010 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (270044 ) │ │ │ │ add r0, pc │ │ │ │ - bl 551e58 │ │ │ │ + bl 551e08 │ │ │ │ cbz r0, 270036 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (270048 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 55179c │ │ │ │ - lsrs r0, r1, #26 │ │ │ │ + b.w 55174c │ │ │ │ + lsrs r0, r7, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r0, r6, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -111808,29 +111813,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (270090 ) │ │ │ │ ldr r1, [pc, #44] @ (270094 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r7, #28 │ │ │ │ + lsrs r4, r5, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #632 @ 0x278 │ │ │ │ + add r7, sp, #312 @ 0x138 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r0, r4, #28 │ │ │ │ + lsrs r0, r2, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -111844,18 +111849,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (2700d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ blx 225330 │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #27 │ │ │ │ + lsrs r4, r4, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002700dc : │ │ │ │ ldr r3, [pc, #48] @ (270110 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 2700e6 │ │ │ │ @@ -111875,15 +111880,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsls r2, r0, #11 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (27011c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ asrs r6, r1, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 27018c │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 27017e │ │ │ │ @@ -111971,15 +111976,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 26b10c │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 270162 │ │ │ │ - add r6, sp, #584 @ 0x248 │ │ │ │ + add r6, sp, #264 @ 0x108 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -111988,41 +111993,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 2231cc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 60f6b0 │ │ │ │ + bl 60f660 │ │ │ │ ldr r1, [pc, #52] @ (27026c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 69fc3c │ │ │ │ + bl 69fbec │ │ │ │ ldr r1, [pc, #40] @ (270270 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 69fc3c │ │ │ │ + bl 69fbec │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r6, #1 │ │ │ │ + asrs r0, r4, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r2, #5 │ │ │ │ + asrs r2, r0, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2702d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -112030,15 +112035,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2702dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w ip, [pc, #60] @ 2702e0 │ │ │ │ ldr r3, [pc, #60] @ (2702e4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2702e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2702ec ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -112053,19 +112058,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r5, sp, #616 @ 0x268 │ │ │ │ + add r5, sp, #296 @ 0x128 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r0, r7, #15 │ │ │ │ + lsrs r0, r5, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, r0, r2 │ │ │ │ + adds r2, r6, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -112123,26 +112128,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (27039c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 270310 │ │ │ │ ldr r0, [pc, #24] @ (2703a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 270310 │ │ │ │ nop │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #17 │ │ │ │ + lsrs r6, r0, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 270434 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -112160,33 +112165,33 @@ │ │ │ │ b.n 2703fc │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 60ed80 │ │ │ │ + bl 60ed30 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 2245f0 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 27041e │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ - bl 60ed30 │ │ │ │ + bl 551b8c │ │ │ │ + bl 60ece0 │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2703d2 │ │ │ │ @@ -112201,19 +112206,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - add r4, sp, #384 @ 0x180 │ │ │ │ + add r4, sp, #64 @ 0x40 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r6, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r1, #29 │ │ │ │ + asrs r6, r7, #27 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -112309,19 +112314,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (270580 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2704a4 │ │ │ │ ldr r0, [pc, #64] @ (270584 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2704a4 │ │ │ │ ldr r0, [pc, #56] @ (270588 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2704f6 │ │ │ │ ldr r1, [pc, #52] @ (27058c ) │ │ │ │ add r1, pc │ │ │ │ b.n 27049a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #624 @ (adr r6, 2707d4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -112331,25 +112336,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r2, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #72 @ (adr r6, 2705c0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r2, #11 │ │ │ │ + lsrs r0, r0, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [pc, #80] @ (2705d0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #10 │ │ │ │ + lsrs r4, r4, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r6, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r3, #10 │ │ │ │ + lsrs r4, r1, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -112677,15 +112682,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 270848 │ │ │ │ ldr r0, [pc, #804] @ (270c08 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 270848 │ │ │ │ ldr r3, [pc, #792] @ (270c0c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -112694,15 +112699,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2707b2 │ │ │ │ ldr r0, [pc, #772] @ (270c10 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 2707b2 │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 270a82 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -112881,15 +112886,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 270a18 │ │ │ │ ldr r1, [pc, #316] @ (270c38 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (270c3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 270a38 │ │ │ │ ldr r2, [pc, #296] @ (270c34 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 270a38 │ │ │ │ @@ -112907,15 +112912,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (270c04 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2709b2 │ │ │ │ ldr r0, [pc, #264] @ (270c44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2709b2 │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 2654a0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -112942,15 +112947,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 270ad0 │ │ │ │ ldr r0, [pc, #192] @ (270c4c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 270ad0 │ │ │ │ bl 265270 │ │ │ │ b.n 270ad0 │ │ │ │ ldr.w sl, [pc, #180] @ 270c50 │ │ │ │ add sl, pc │ │ │ │ b.n 270b6e │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -112968,79 +112973,79 @@ │ │ │ │ ldr r3, [pc, #60] @ (270c04 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 270b56 │ │ │ │ ldr r0, [pc, #132] @ (270c58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 270b56 │ │ │ │ nop │ │ │ │ add r3, pc, #648 @ (adr r3, 270e68 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsrs r6, r7, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r0, #31 │ │ │ │ + lsls r6, r6, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r1, #31 │ │ │ │ + lsls r4, r7, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - lsls r6, r6, #28 │ │ │ │ + lsls r6, r4, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ mov ip, r8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsls r0, r4, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r2, [pc, #272] @ (270d20 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #28 │ │ │ │ + lsls r4, r2, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r6, #26 │ │ │ │ + lsls r0, r4, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r6, #7 │ │ │ │ + lsrs r6, r4, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r2, r3, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r4, #23 │ │ │ │ + lsls r6, r2, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #624 @ (adr r5, 270e98 ) │ │ │ │ + add r5, pc, #304 @ (adr r5, 270d58 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r1, #26 │ │ │ │ + lsls r0, r7, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r0, r1, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r0, #21 │ │ │ │ + lsls r2, r6, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #19 │ │ │ │ + lsls r0, r5, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r3, #23 │ │ │ │ + lsls r0, r1, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r0, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #20 │ │ │ │ + lsls r6, r5, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ blx r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #20 │ │ │ │ + lsls r4, r0, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r2, #17 │ │ │ │ + lsls r6, r0, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #20 │ │ │ │ + lsls r6, r2, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -113062,22 +113067,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #320] @ (270dd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r4, #-160] │ │ │ │ lsls r1, r3, #14 │ │ │ │ bpl.n 270c7a │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 60ebcc │ │ │ │ + b.w 60eb7c │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r7, r0, #4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrd r6, r2, [r1, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ @@ -113185,19 +113190,19 @@ │ │ │ │ str.w lr, [r4, #16] │ │ │ │ strb.w ip, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 270d16 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 270d9a │ │ │ │ b.n 270d46 │ │ │ │ - add r3, pc, #584 @ (adr r3, 27101c ) │ │ │ │ + add r3, pc, #264 @ (adr r3, 270edc ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r6, #7 │ │ │ │ + lsls r0, r4, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r7, #25 │ │ │ │ + lsrs r6, r5, #24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (270f94 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -113209,15 +113214,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 270fa0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 270e8a │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -113332,86 +113337,86 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (270fa8 ) │ │ │ │ ldr r0, [pc, #132] @ (270fac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 270efa │ │ │ │ b.n 270efe │ │ │ │ ldr r1, [pc, #112] @ (270fb0 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (270fb4 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 270f04 │ │ │ │ ldr r3, [pc, #100] @ (270fb8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 270eac │ │ │ │ ldr r3, [pc, #92] @ (270fbc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 270eac │ │ │ │ ldr r0, [pc, #84] @ (270fc0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 270eac │ │ │ │ mov r0, r5 │ │ │ │ bl 270750 │ │ │ │ b.n 270f04 │ │ │ │ ldr r3, [pc, #68] @ (270fc4 ) │ │ │ │ movw r2, #837 @ 0x345 │ │ │ │ ldr r1, [pc, #64] @ (270fc8 ) │ │ │ │ ldr r0, [pc, #68] @ (270fcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - add r2, pc, #200 @ (adr r2, 271060 ) │ │ │ │ + add r1, pc, #904 @ (adr r1, 271320 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r3, #12 │ │ │ │ + lsls r0, r1, #11 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r4, #12 │ │ │ │ + lsls r6, r2, #11 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #0 @ (adr r1, 270fac ) │ │ │ │ + add r0, pc, #704 @ (adr r0, 27126c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r4, #9 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #912 @ (adr r0, 271344 ) │ │ │ │ + add r0, pc, #592 @ (adr r0, 271204 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r5, #8 │ │ │ │ + lsls r0, r3, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #7 │ │ │ │ + lsls r0, r3, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #640 @ (adr r0, 271248 ) │ │ │ │ + add r0, pc, #320 @ (adr r0, 271108 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r1, #6 │ │ │ │ + lsls r6, r7, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r6, #6 │ │ │ │ + lsls r2, r4, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 271008 │ │ │ │ sub sp, #12 │ │ │ │ @@ -113419,24 +113424,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (271010 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2703a4 │ │ │ │ nop │ │ │ │ - add r0, pc, #248 @ (adr r0, 271104 ) │ │ │ │ + ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r5, #4 │ │ │ │ + lsls r0, r3, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r6, #4 │ │ │ │ + lsls r6, r4, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 271078 │ │ │ │ sub sp, #28 │ │ │ │ @@ -113444,15 +113449,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (271080 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 224f5c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (271084 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -113466,19 +113471,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ + lsls r4, r2, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r5, #3 │ │ │ │ + lsls r6, r3, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r2, r2, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113488,15 +113493,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (2710f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ bl 2702f4 │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 2710c2 │ │ │ │ bl 26a638 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -113509,19 +113514,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r7, [sp, #536] @ 0x218 │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r6, #1 │ │ │ │ + movs r0, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r7, #1 │ │ │ │ + movs r6, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2711a0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -113531,15 +113536,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (2711a4 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (2711a8 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 27116e │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -113581,19 +113586,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ + ldr r6, [sp, #816] @ 0x330 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r6, r1 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ - vrev64. q8, │ │ │ │ + vmla.i q0, q7, d5[0] │ │ │ │ + vmla.i32 q0, q6, d5[0] │ │ │ │ lsls r6, r3, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 271244 │ │ │ │ @@ -113602,15 +113606,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (27124c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2711ea │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 271210 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -113643,21 +113647,21 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 265104 │ │ │ │ b.n 2711fc │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #376] @ 0x178 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vhadd.u8 q8, q6, │ │ │ │ - vhadd.u16 q8, q3, │ │ │ │ - cdp2 0, 4, cr0, cr2, cr5, {2} │ │ │ │ + cdp2 0, 15, cr0, cr12, cr5, {2} │ │ │ │ + vhadd.u8 q0, q3, │ │ │ │ + ldc2l 0, cr0, [r2, #276]! @ 0x114 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 63125a │ │ │ │ + bl 63125a │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 271330 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (271334 ) │ │ │ │ @@ -113667,15 +113671,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (27133c ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #176] @ (271340 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 2712e0 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -113692,15 +113696,15 @@ │ │ │ │ cbnz r2, 27130c │ │ │ │ mov r0, r3 │ │ │ │ bl 2702f4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 60ebcc │ │ │ │ + b.w 60eb7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -113717,15 +113721,15 @@ │ │ │ │ bpl.n 271298 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (27134c ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 271298 │ │ │ │ ldr r2, [pc, #64] @ (271350 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2712b8 │ │ │ │ @@ -113733,34 +113737,34 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2712b8 │ │ │ │ ldr r0, [pc, #48] @ (271354 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2712b8 │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r5, [sp, #392] @ 0x188 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cdp2 0, 9, cr0, cr12, cr5, {2} │ │ │ │ - cdp2 0, 10, cr0, cr10, cr5, {2} │ │ │ │ + cdp2 0, 4, cr0, cr12, cr5, {2} │ │ │ │ + cdp2 0, 5, cr0, cr10, cr5, {2} │ │ │ │ ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 10, cr0, cr8, cr5, {2} │ │ │ │ + cdp2 0, 5, cr0, cr8, cr5, {2} │ │ │ │ strh r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 10, cr0, cr0, cr5, {2} │ │ │ │ + cdp2 0, 5, cr0, cr0, cr5, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w ip, [pc, #212] @ 271440 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #212] @ (271444 ) │ │ │ │ @@ -113780,15 +113784,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 224f44 │ │ │ │ ldrb.w r0, [r5, #85] @ 0x55 │ │ │ │ cbz r0, 2713e8 │ │ │ │ @@ -113809,15 +113813,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (27145c ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r7, r4] │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 559d44 │ │ │ │ + bl 559cf4 │ │ │ │ ldr r2, [pc, #116] @ (271460 ) │ │ │ │ ldr r3, [pc, #96] @ (27144c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -113842,24 +113846,24 @@ │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 2713ca │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r4, [sp, #408] @ 0x198 │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r7, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r7, [sp, #536] @ 0x218 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [ip, #276] @ 0x114 │ │ │ │ - ldc2 0, cr0, [r6, #276] @ 0x114 │ │ │ │ + ldc2 0, cr0, [ip, #-276]! @ 0xfffffeec │ │ │ │ + stc2l 0, cr0, [r6, #-276] @ 0xfffffeec │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r1, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r7, [sp, #128] @ 0x80 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -113881,15 +113885,15 @@ │ │ │ │ ldr r1, [pc, #240] @ (271580 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 224f44 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [r5, #85] @ 0x55 │ │ │ │ @@ -113922,15 +113926,15 @@ │ │ │ │ add r3, sp, #12 │ │ │ │ add r2, sp, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5589f0 │ │ │ │ + bl 5589a0 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 271564 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ add.w r7, r5, #244 @ 0xf4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2714be │ │ │ │ @@ -113962,37 +113966,37 @@ │ │ │ │ strd r2, r3, [r5, #244] @ 0xf4 │ │ │ │ ldr r3, [pc, #60] @ (271594 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #260] @ 0x104 │ │ │ │ bl 265104 │ │ │ │ b.n 2714ee │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ b.n 2714c0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r3, [sp, #368] @ 0x170 │ │ │ │ lsls r6, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stc2 0, cr0, [r8], {69} @ 0x45 │ │ │ │ - ldc2 0, cr0, [r6], {69} @ 0x45 │ │ │ │ + ldc2 0, cr0, [r8], #-276 @ 0xfffffeec │ │ │ │ + mcrr2 0, 4, r0, r6, cr5 │ │ │ │ str r6, [sp, #288] @ 0x120 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r6, r5, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xfb220045 │ │ │ │ + @ instruction: 0xfad20045 │ │ │ │ bl 17b592 │ │ │ │ bl 30f596 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2715a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ lsls r2, r1, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -114001,44 +114005,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (27164c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #128] @ (271650 ) │ │ │ │ ldr r3, [pc, #128] @ (271654 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (271658 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (27165c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (271660 ) │ │ │ │ add r2, pc │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r3, [pc, #120] @ (271664 ) │ │ │ │ ldr r2, [pc, #124] @ (271668 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (27166c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555258 │ │ │ │ + bl 555208 │ │ │ │ ldr r3, [pc, #112] @ (271670 ) │ │ │ │ ldr r2, [pc, #116] @ (271674 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (271678 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555258 │ │ │ │ + bl 555208 │ │ │ │ ldr r2, [pc, #108] @ (27167c ) │ │ │ │ ldr r3, [pc, #108] @ (271680 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (271684 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -114046,57 +114050,57 @@ │ │ │ │ ldr r4, [pc, #104] @ (271688 ) │ │ │ │ ldr r2, [pc, #104] @ (27168c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 555340 │ │ │ │ + bl 5552f0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + ldr r2, [sp, #736] @ 0x2e0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 14, cr0, cr4, cr5, {2} │ │ │ │ + cdp2 0, 9, cr0, cr4, cr5, {2} │ │ │ │ lsrs r3, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsrs r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 13, cr0, cr2, cr5, {2} │ │ │ │ + cdp2 0, 8, cr0, cr2, cr5, {2} │ │ │ │ lsrs r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #8 │ │ │ │ + subs r0, r7, #6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ movs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 12, cr0, cr10, cr5, {2} │ │ │ │ + cdp2 0, 7, cr0, cr10, cr5, {2} │ │ │ │ lsrs r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 10, cr0, cr12, cr5, {2} │ │ │ │ + cdp2 0, 5, cr0, cr12, cr5, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114160,15 +114164,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -114187,15 +114191,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 225a14 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #24] │ │ │ │ blt.w 2718a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 696374 │ │ │ │ + bl 696324 │ │ │ │ cbnz r0, 2717c4 │ │ │ │ ldr r2, [pc, #744] @ (271a84 ) │ │ │ │ ldr r3, [pc, #728] @ (271a74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -114296,15 +114300,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d384 │ │ │ │ + bl 69d334 │ │ │ │ b.n 271798 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #14 │ │ │ │ movw r1, #17698 @ 0x4522 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ blx 224418 <__ioctl_time64@plt+0x4> │ │ │ │ @@ -114317,33 +114321,33 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ ldr r1, [pc, #408] @ (271a90 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 223ed8 │ │ │ │ b.n 271798 │ │ │ │ ldr r4, [pc, #392] @ (271a94 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 271798 │ │ │ │ ldr r1, [pc, #372] @ (271a98 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 6aadb8 │ │ │ │ + bl 6aad68 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2719b6 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #352] @ (271a9c ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -114362,15 +114366,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #312] @ (271aa0 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 271900 │ │ │ │ ldrb.w r3, [sp, #14] │ │ │ │ tst.w r3, #1 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ itt ne │ │ │ │ movne r2, #1 │ │ │ │ strbne.w r2, [r5, #809] @ 0x329 │ │ │ │ @@ -114425,75 +114429,75 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #140] @ (271aac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 271900 │ │ │ │ ldr r2, [pc, #132] @ (271ab0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #128] @ (271ab4 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ ldr r1, [pc, #120] @ (271ab8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 271900 │ │ │ │ ldr r2, [pc, #112] @ (271abc ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #108] @ (271ac0 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #363 @ 0x16b │ │ │ │ ldr r1, [pc, #100] @ (271ac4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 271900 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r6, #276] @ 0x114 │ │ │ │ - ldr r1, [sp, #616] @ 0x268 │ │ │ │ + ldc2l 0, cr0, [r6, #-276]! @ 0xfffffeec │ │ │ │ + ldr r1, [sp, #296] @ 0x128 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #276] @ 0x114 │ │ │ │ + stc2 0, cr0, [r4, #276] @ 0x114 │ │ │ │ str r3, [sp, #448] @ 0x1c0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldc2l 0, cr0, [r2], {69} @ 0x45 │ │ │ │ - str r7, [sp, #840] @ 0x348 │ │ │ │ + stc2 0, cr0, [r2], {69} @ 0x45 │ │ │ │ + str r7, [sp, #520] @ 0x208 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xfbf60045 │ │ │ │ - @ instruction: 0xfbfc0045 │ │ │ │ + @ instruction: 0xfba60045 │ │ │ │ + @ instruction: 0xfbac0045 │ │ │ │ lsls r5, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ orns r0, sl, r6, asr #1 │ │ │ │ - @ instruction: 0xfbc40045 │ │ │ │ - @ instruction: 0xfb860045 │ │ │ │ - str r6, [sp, #680] @ 0x2a8 │ │ │ │ + @ instruction: 0xfb740045 │ │ │ │ + @ instruction: 0xfb360045 │ │ │ │ + str r6, [sp, #360] @ 0x168 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xface0045 │ │ │ │ - @ instruction: 0xfb160045 │ │ │ │ - str r6, [sp, #552] @ 0x228 │ │ │ │ + @ instruction: 0xfa7e0045 │ │ │ │ + @ instruction: 0xfac60045 │ │ │ │ + str r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xfaae0045 │ │ │ │ - @ instruction: 0xfb1e0045 │ │ │ │ - str r6, [sp, #424] @ 0x1a8 │ │ │ │ + @ instruction: 0xfa5e0045 │ │ │ │ + @ instruction: 0xface0045 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xfa8e0045 │ │ │ │ + @ instruction: 0xfa3e0045 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (271e34 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114681,15 +114685,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 225288 <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 6aadb8 │ │ │ │ + bl 6aad68 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 223ed4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 271b6e │ │ │ │ b.n 271ca4 │ │ │ │ @@ -114809,17 +114813,17 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 26afa0 │ │ │ │ b.n 271ae8 │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (271f6c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #984] @ 0x3d8 │ │ │ │ + str r3, [sp, #664] @ 0x298 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vst4.16 {d0-d3}, [r6], r5 │ │ │ │ + ldrh.w r0, [r6, #69] @ 0x45 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 271e8c │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -114827,57 +114831,57 @@ │ │ │ │ ldr r1, [pc, #52] @ (271e94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #424] @ 0x1a8 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf68c0045 │ │ │ │ - @ instruction: 0xf69e0045 │ │ │ │ + @ instruction: 0xf63c0045 │ │ │ │ + movw r0, #59461 @ 0xe845 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 271edc │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #48] @ (271ee0 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (271ee4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #792] @ 0x318 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf6380045 │ │ │ │ - movw r0, #43077 @ 0xa845 │ │ │ │ + @ instruction: 0xf5e80045 │ │ │ │ + @ instruction: 0xf5fa0045 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 271f2c │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -114885,55 +114889,55 @@ │ │ │ │ ldr r1, [pc, #48] @ (271f34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r1, [sp, #792] @ 0x318 │ │ │ │ + str r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf5e80045 │ │ │ │ - @ instruction: 0xf5fa0045 │ │ │ │ + @ instruction: 0xf5980045 │ │ │ │ + sub.w r0, sl, #12910592 @ 0xc50000 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 271f78 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (271f7c ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (271f80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r1, [sp, #472] @ 0x1d8 │ │ │ │ + str r1, [sp, #152] @ 0x98 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf5980045 │ │ │ │ - sub.w r0, sl, #12910592 @ 0xc50000 │ │ │ │ + adc.w r0, r8, #12910592 @ 0xc50000 │ │ │ │ + adcs.w r0, sl, #12910592 @ 0xc50000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 271fc8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -114941,121 +114945,121 @@ │ │ │ │ ldr r1, [pc, #48] @ (271fd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r1, [sp, #168] @ 0xa8 │ │ │ │ + str r0, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adc.w r0, ip, #12910592 @ 0xc50000 │ │ │ │ - adcs.w r0, lr, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf4fc0045 │ │ │ │ + add.w r0, lr, #12910592 @ 0xc50000 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 272014 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (272018 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (27201c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r0, [sp, #872] @ 0x368 │ │ │ │ + str r0, [sp, #552] @ 0x228 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf4fc0045 │ │ │ │ - add.w r0, lr, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf4ac0045 │ │ │ │ + @ instruction: 0xf4be0045 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 272058 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (27205c ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (272060 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ - str r0, [sp, #568] @ 0x238 │ │ │ │ + str r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf4b00045 │ │ │ │ - @ instruction: 0xf4c20045 │ │ │ │ + orn r0, r0, #12910592 @ 0xc50000 │ │ │ │ + orns r0, r2, #12910592 @ 0xc50000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2720cc ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #88] @ (2720d0 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (2720d4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2720b8 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 2720c4 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 6aadb8 │ │ │ │ + bl 6aad68 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 223ed8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2234f0 │ │ │ │ ldr r1, [pc, #16] @ (2720d8 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2720a0 │ │ │ │ - str r0, [sp, #304] @ 0x130 │ │ │ │ + ldrh r4, [r7, #62] @ 0x3e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - orns r0, r0, #12910592 @ 0xc50000 │ │ │ │ - eor.w r0, r0, #12910592 @ 0xc50000 │ │ │ │ + bic.w r0, r0, #12910592 @ 0xc50000 │ │ │ │ + bics.w r0, r0, #12910592 @ 0xc50000 │ │ │ │ b.n 2726d0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (272158 ) │ │ │ │ @@ -115067,15 +115071,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 27212e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 225690 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -115090,28 +115094,28 @@ │ │ │ │ ldr r2, [pc, #52] @ (272164 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf3fc0045 │ │ │ │ - ldrh r2, [r2, #62] @ 0x3e │ │ │ │ + usat r0, #5, ip, asr #1 │ │ │ │ + ldrh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - and.w r0, r2, #12910592 @ 0xc50000 │ │ │ │ - @ instruction: 0xf4b40045 │ │ │ │ + @ instruction: 0xf3b20045 │ │ │ │ + orn r0, r4, #12910592 @ 0xc50000 │ │ │ │ │ │ │ │ 00272168 : │ │ │ │ ldr r3, [pc, #124] @ (2721e8 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 272182 │ │ │ │ ldr r3, [pc, #120] @ (2721ec ) │ │ │ │ @@ -115148,32 +115152,32 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 22385c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2721f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 2726a8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r2, r7, #12 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - orns r0, r0, #12910592 @ 0xc50000 │ │ │ │ + bic.w r0, r0, #12910592 @ 0xc50000 │ │ │ │ asrs r0, r1, #12 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - orr.w r0, ip, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf3fc0045 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 27227e │ │ │ │ cmp r3, #3 │ │ │ │ @@ -115353,40 +115357,40 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (2723e0 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - asrs r4, r6, #17 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r1, [sp, #872] @ 0x368 │ │ │ │ + str r1, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf37c0045 │ │ │ │ - @ instruction: 0xf3760045 │ │ │ │ - @ instruction: 0xf3740045 │ │ │ │ - @ instruction: 0xf3720045 │ │ │ │ - bgt.n 272428 │ │ │ │ + ssat r0, #6, ip, asr #1 │ │ │ │ + ssat r0, #6, r6, asr #1 │ │ │ │ + ssat r0, #6, r4, asr #1 │ │ │ │ + ssat r0, #6, r2, asr #1 │ │ │ │ + blt.n 272388 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r1, [sp, #704] @ 0x2c0 │ │ │ │ + str r1, [sp, #384] @ 0x180 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r1, [sp, #392] @ 0x188 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r4, [r7, #92] @ 0x5c │ │ │ │ + str r4, [r5, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf2fe0045 │ │ │ │ - ssat r0, #6, r4, asr #1 │ │ │ │ - ssat r0, #6, sl, asr #1 │ │ │ │ - usat r0, #5, r4, lsl #1 │ │ │ │ - usat r0, #5, lr, lsl #1 │ │ │ │ - @ instruction: 0xf35c0045 │ │ │ │ + subw r0, lr, #69 @ 0x45 │ │ │ │ + @ instruction: 0xf2d40045 │ │ │ │ + @ instruction: 0xf2da0045 │ │ │ │ + @ instruction: 0xf3340045 │ │ │ │ @ instruction: 0xf33e0045 │ │ │ │ + ssat r0, #6, ip, lsl #1 │ │ │ │ + @ instruction: 0xf2ee0045 │ │ │ │ + @ instruction: 0xf2d00045 │ │ │ │ + @ instruction: 0xf2b20045 │ │ │ │ ssat r0, #6, r0, asr #1 │ │ │ │ - ssat r0, #6, r2, lsl #1 │ │ │ │ - @ instruction: 0xf3700045 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 272402 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ lsrs r5, r4, #8 │ │ │ │ @@ -115578,26 +115582,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 27262e │ │ │ │ ldr r2, [pc, #152] @ (272638 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r1, [pc, #144] @ (27263c ) │ │ │ │ ldr r3, [pc, #144] @ (272640 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (272644 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -115640,18 +115644,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 225330 │ │ │ │ nop │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r4, #69 @ 0x45 │ │ │ │ - ldrh r2, [r7, #26] │ │ │ │ + adds.w r0, r4, #69 @ 0x45 │ │ │ │ + ldrh r2, [r5, #24] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adc.w r0, ip, #69 @ 0x45 │ │ │ │ + @ instruction: 0xf0fc0045 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (2726f8 ) │ │ │ │ mov r9, r3 │ │ │ │ @@ -115662,32 +115666,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 55df84 │ │ │ │ + bl 55df34 │ │ │ │ cbz r0, 2726a6 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 2231cc │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 272574 │ │ │ │ mov r0, r4 │ │ │ │ - bl 66a93c │ │ │ │ + bl 66a8ec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 2726d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67d224 │ │ │ │ + bl 67d1d4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (272700 ) │ │ │ │ ldr r3, [pc, #80] @ (2726fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -115783,25 +115787,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (2727dc ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 27276c │ │ │ │ strh r6, [r5, #30] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s q8, q2, │ │ │ │ + vhadd.s32 q0, q2, │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (2728a4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #180] @ (2728a8 ) │ │ │ │ @@ -115812,35 +115816,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 272882 │ │ │ │ - bl 5644bc │ │ │ │ + bl 56446c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 272882 │ │ │ │ movs r0, #20 │ │ │ │ blx 2231cc │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5644c0 │ │ │ │ + bl 564470 │ │ │ │ cbz r0, 272886 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 55df84 │ │ │ │ + bl 55df34 │ │ │ │ cbz r0, 272842 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 272574 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 66a93c │ │ │ │ + bl 66a8ec │ │ │ │ mov r0, r5 │ │ │ │ bl 27228c │ │ │ │ blx 225690 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 272876 │ │ │ │ ldr r2, [pc, #88] @ (2728ac ) │ │ │ │ @@ -115856,111 +115860,111 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 67d134 │ │ │ │ + bl 67d0e4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ movs r4, #0 │ │ │ │ b.n 272852 │ │ │ │ ldr r3, [pc, #40] @ (2728b0 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (2728b4 ) │ │ │ │ ldr r1, [pc, #40] @ (2728b8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 272842 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ strh r6, [r2, #24] │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r2, [r4, #4] │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vhadd.s q0, q2, │ │ │ │ - cdp 0, 7, cr0, cr2, cr5, {2} │ │ │ │ + cdp 0, 14, cr0, cr4, cr5, {2} │ │ │ │ + cdp 0, 2, cr0, cr2, cr5, {2} │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 272906 │ │ │ │ mov r4, r1 │ │ │ │ - bl 564008 │ │ │ │ + bl 563fb8 │ │ │ │ ldr r1, [pc, #128] @ (27295c ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 564064 │ │ │ │ + bl 564014 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 564140 │ │ │ │ + bl 5640f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 272948 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2728e2 │ │ │ │ ldr r1, [pc, #100] @ (272960 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 564270 │ │ │ │ + bl 564220 │ │ │ │ cbz r5, 27293a │ │ │ │ - bl 564008 │ │ │ │ + bl 563fb8 │ │ │ │ ldr r1, [pc, #84] @ (272964 ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 564064 │ │ │ │ + bl 564014 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 564140 │ │ │ │ + bl 5640f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 272948 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 272916 │ │ │ │ ldr r1, [pc, #56] @ (272968 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 564270 │ │ │ │ + bl 564220 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - vhadd.s8 q0, q4, │ │ │ │ + cdp 0, 11, cr0, cr8, cr5, {2} │ │ │ │ ldrsh r1, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 14, cr0, cr0, cr5, {2} │ │ │ │ + cdp 0, 9, cr0, cr0, cr5, {2} │ │ │ │ ldrsh r5, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -116044,15 +116048,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 693658 │ │ │ │ + bl 693608 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 272bb6 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -116119,18 +116123,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (272bf8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3794 @ 0xed2 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 66a93c │ │ │ │ + bl 66a8ec │ │ │ │ b.n 2729dc │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 272b7e │ │ │ │ ldr r0, [pc, #220] @ (272bfc ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -116153,103 +116157,103 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (272c08 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3855 @ 0xf0f │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 272b0c │ │ │ │ ldr r3, [pc, #168] @ (272c0c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (272c10 ) │ │ │ │ ldr r1, [pc, #168] @ (272c14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3817 @ 0xee9 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 272b0c │ │ │ │ ldr r3, [pc, #152] @ (272c18 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (272c1c ) │ │ │ │ ldr r1, [pc, #152] @ (272c20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3835 @ 0xefb │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 272b0c │ │ │ │ ldr r3, [pc, #136] @ (272c24 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (272c28 ) │ │ │ │ ldr r1, [pc, #136] @ (272c2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3810 @ 0xee2 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 272b0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (272c30 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (272c34 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (272c38 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3850 @ 0xf0a │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 272b0c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, #10] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cdp 0, 4, cr0, cr4, cr5, {2} │ │ │ │ + ldcl 0, cr0, [r4, #276]! @ 0x114 │ │ │ │ strh r4, [r5, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r4, r4, #17 │ │ │ │ + lsrs r4, r2, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r6, #48] @ 0x30 │ │ │ │ + strh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stc 0, cr0, [ip, #-276] @ 0xfffffeec │ │ │ │ - stc 0, cr0, [r6], {69} @ 0x45 │ │ │ │ - lsrs r2, r6, #14 │ │ │ │ + ldc 0, cr0, [ip], #276 @ 0x114 │ │ │ │ + subs.w r0, r6, r5, lsl #1 │ │ │ │ + lsrs r2, r4, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r4, #46] @ 0x2e │ │ │ │ - lsls r6, r2, #1 │ │ │ │ - ldcl 0, cr0, [r6, #-276] @ 0xfffffeec │ │ │ │ - subs.w r0, r2, r5, lsl #1 │ │ │ │ - strh r6, [r0, #46] @ 0x2e │ │ │ │ + strh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldcl 0, cr0, [ip], {69} @ 0x45 │ │ │ │ - @ instruction: 0xeb960045 │ │ │ │ - strh r2, [r5, #44] @ 0x2c │ │ │ │ + stc 0, cr0, [r6, #-276] @ 0xfffffeec │ │ │ │ + sbc.w r0, r2, r5, lsl #1 │ │ │ │ + strh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldcl 0, cr0, [ip], {69} @ 0x45 │ │ │ │ - sbcs.w r0, sl, r5, lsl #1 │ │ │ │ - strh r6, [r1, #44] @ 0x2c │ │ │ │ + stc 0, cr0, [ip], {69} @ 0x45 │ │ │ │ + adc.w r0, r6, r5, lsl #1 │ │ │ │ + strh r2, [r3, #42] @ 0x2a │ │ │ │ lsls r6, r2, #1 │ │ │ │ stc 0, cr0, [ip], {69} @ 0x45 │ │ │ │ - adcs.w r0, lr, r5, lsl #1 │ │ │ │ - strh r0, [r6, #42] @ 0x2a │ │ │ │ + @ instruction: 0xeb2a0045 │ │ │ │ + strh r6, [r7, #40] @ 0x28 │ │ │ │ + lsls r6, r2, #1 │ │ │ │ + ldc 0, cr0, [ip], #-276 @ 0xfffffeec │ │ │ │ + add.w r0, lr, r5, lsl #1 │ │ │ │ + strh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stcl 0, cr0, [r2], {69} @ 0x45 │ │ │ │ - @ instruction: 0xeb3e0045 │ │ │ │ + ldcl 0, cr0, [r2], #-276 @ 0xfffffeec │ │ │ │ + @ instruction: 0xeaee0045 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r4, [sp, #40] @ 0x28 │ │ │ │ @@ -116279,20 +116283,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (272d24 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ ldr r1, [pc, #136] @ (272d28 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 272cfa │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 272cc4 │ │ │ │ cbz r5, 272cd0 │ │ │ │ @@ -116314,78 +116318,78 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 272c6e │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 272c6e │ │ │ │ mov r0, r4 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r3, [pc, #40] @ (272d2c ) │ │ │ │ ldr r2, [pc, #44] @ (272d30 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (272d34 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movw r2, #3735 @ 0xe97 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 272c70 │ │ │ │ - stc 0, cr0, [lr], #-276 @ 0xfffffeec │ │ │ │ - stc 0, cr0, [ip], #-276 @ 0xfffffeec │ │ │ │ - strh r0, [r5, #32] │ │ │ │ + rsbs r0, lr, r5, lsl #1 │ │ │ │ + rsbs r0, ip, r5, lsl #1 │ │ │ │ + strh r0, [r3, #30] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - rsbs r0, r4, r5, lsl #1 │ │ │ │ - ldrd r0, r0, [sl, #276]! @ 0x114 │ │ │ │ + @ instruction: 0xeb840045 │ │ │ │ + @ instruction: 0xe9aa0045 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 272d56 │ │ │ │ - bl 5644a0 │ │ │ │ + bl 564450 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 272d68 │ │ │ │ - bl 5644a0 │ │ │ │ + bl 564450 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 272d8c │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 272d9c │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 2234f4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 272dde │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 272dbe │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 2234f4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -116399,15 +116403,15 @@ │ │ │ │ bl 269404 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 272dae │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (272df4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69e878 │ │ │ │ + b.w 69e828 │ │ │ │ bvs.n 272e04 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 272e08 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -116438,18 +116442,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (272e60 ) │ │ │ │ ldr r0, [pc, #20] @ (272e64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - strh r0, [r4, #22] │ │ │ │ + strh r0, [r2, #20] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia.w r6!, {r0, r2, r6} │ │ │ │ - @ instruction: 0xeaaa0045 │ │ │ │ + strd r0, r0, [r6], #-276 @ 0x114 │ │ │ │ + orrs.w r0, sl, r5, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (272f4c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #208] @ (272f50 ) │ │ │ │ @@ -116465,15 +116469,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 272ecc │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 272eac │ │ │ │ - bl 56da70 │ │ │ │ + bl 56da20 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 272ebe │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 272ebe │ │ │ │ blx 225690 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -116487,30 +116491,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 2231cc │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 55df94 │ │ │ │ + bl 55df44 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 272efc │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 272574 │ │ │ │ mov r0, r7 │ │ │ │ - bl 66a93c │ │ │ │ + bl 66a8ec │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 272e96 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 67d170 │ │ │ │ + bl 67d120 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 272ecc │ │ │ │ ldr r2, [pc, #52] @ (272f54 ) │ │ │ │ ldr r3, [pc, #44] @ (272f50 ) │ │ │ │ add r2, pc │ │ │ │ @@ -116599,15 +116603,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 69be48 │ │ │ │ + bl 69bdf8 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 273002 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -116726,15 +116730,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2731a2 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 562334 │ │ │ │ + bl 5622e4 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -116768,26 +116772,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 273146 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (2731ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 273146 │ │ │ │ nop │ │ │ │ ldrb r0, [r2, #7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 27307c │ │ │ │ + b.n 272fdc │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (2732a4 ) │ │ │ │ @@ -116799,26 +116803,26 @@ │ │ │ │ beq.n 273232 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 273278 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 69d08c │ │ │ │ + bl 69d03c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2732a8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 27327e │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 273232 │ │ │ │ mov r0, r5 │ │ │ │ bl 273128 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -116838,15 +116842,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 273228 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (2732b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 273228 │ │ │ │ ldr r0, [pc, #60] @ (2732b8 ) │ │ │ │ add r0, pc │ │ │ │ b.n 273220 │ │ │ │ ldr r3, [pc, #60] @ (2732bc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -116858,32 +116862,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 273228 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (2732c0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 273228 │ │ │ │ nop │ │ │ │ ldrb r6, [r0, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2730b0 │ │ │ │ + b.n 273010 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 273090 │ │ │ │ + b.n 272ff0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2730c8 │ │ │ │ + b.n 273028 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (273438 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -116905,15 +116909,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 273396 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 562230 │ │ │ │ + bl 5621e0 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2733bc │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 27332c │ │ │ │ @@ -116922,15 +116926,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 6b0728 │ │ │ │ + bl 6b06d8 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 273352 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2733c8 │ │ │ │ cbnz r3, 27336e │ │ │ │ @@ -116940,15 +116944,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (273444 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 56248c │ │ │ │ + bl 56243c │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (273448 ) │ │ │ │ ldr r3, [pc, #204] @ (273440 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -116965,15 +116969,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 273304 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 562230 │ │ │ │ + bl 5621e0 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2733bc │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 27331a │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -116996,15 +117000,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 273352 │ │ │ │ ldr r0, [pc, #112] @ (273458 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27336e │ │ │ │ b.n 273354 │ │ │ │ blx 223810 │ │ │ │ b.n 27335a │ │ │ │ ldr r2, [pc, #72] @ (27344c ) │ │ │ │ @@ -117023,15 +117027,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 27332a │ │ │ │ ldr r0, [pc, #60] @ (273460 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 27332a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r6, #0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldrb r0, [r5, #0] │ │ │ │ @@ -117044,19 +117048,19 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2730ec │ │ │ │ + b.n 27304c │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 272fd8 │ │ │ │ + b.n 272f38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 2739cc │ │ │ │ @@ -117082,28 +117086,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 26b628 │ │ │ │ ldr.w r7, [pc, #1308] @ 2739d0 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 273684 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 2739d4 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 2739d8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 26b5f8 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -117549,15 +117553,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 273780 │ │ │ │ ldr r0, [pc, #188] @ (2739e8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 273780 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 26b5f8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27371c │ │ │ │ @@ -117575,70 +117579,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2737e6 │ │ │ │ ldr r0, [pc, #128] @ (2739f0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2737e6 │ │ │ │ ldr r3, [pc, #100] @ (2739e0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 273780 │ │ │ │ ldr r3, [pc, #88] @ (2739e4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 273780 │ │ │ │ ldr r0, [pc, #92] @ (2739f4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 273780 │ │ │ │ ldr r3, [pc, #72] @ (2739ec ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2737e6 │ │ │ │ ldr r3, [pc, #48] @ (2739e4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2737e6 │ │ │ │ ldr r0, [pc, #56] @ (2739f8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2737e6 │ │ │ │ nop │ │ │ │ strb r4, [r1, #26] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r1, sp, #248 @ 0xf8 │ │ │ │ + add r0, sp, #952 @ 0x3b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #680 @ (adr r6, 273c80 ) │ │ │ │ + add r6, pc, #360 @ (adr r6, 273b40 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r2, #17] │ │ │ │ + ldrb r4, [r0, #16] │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #704] @ (273ca4 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 273cf4 │ │ │ │ + b.n 273c54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 273c38 │ │ │ │ + b.n 273b98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 273c24 │ │ │ │ + b.n 273b84 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 273ba0 │ │ │ │ + b.n 273b00 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (273aa8 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -117663,15 +117667,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 268f3c │ │ │ │ ldr r2, [pc, #100] @ (273aac ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r2, [pc, #92] @ (273ab0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 273a82 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -117698,27 +117702,27 @@ │ │ │ │ bpl.n 273a5a │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (273abc ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 273a5a │ │ │ │ strb r6, [r6, #3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 273b18 │ │ │ │ + svc 220 @ 0xdc │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00273ac0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -117733,21 +117737,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #388] @ 0x184 │ │ │ │ cbz r3, 273af6 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 273af6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5644bc │ │ │ │ + bl 56446c │ │ │ │ cbnz r0, 273b16 │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 66a93c │ │ │ │ + bl 66a8ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -117758,46 +117762,46 @@ │ │ │ │ strb r2, [r4, #24] │ │ │ │ bl 272e68 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r4, #28] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 5644d8 │ │ │ │ + bl 564488 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 273b6c │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 273ba6 │ │ │ │ bls.n 273b7c │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 273bc2 │ │ │ │ ldr r3, [pc, #136] @ (273bd0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r3, [pc, #128] @ (273bd4 ) │ │ │ │ ldr r2, [pc, #132] @ (273bd8 ) │ │ │ │ ldr r1, [pc, #132] @ (273bdc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #413 @ 0x19d │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, r5 │ │ │ │ - bl 66a93c │ │ │ │ + bl 66a8ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 67d1e8 │ │ │ │ + bl 67d198 │ │ │ │ movs r4, #0 │ │ │ │ b.n 273b02 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 225690 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -117829,19 +117833,19 @@ │ │ │ │ nop │ │ │ │ strb r6, [r6, #0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldmia r1, {r1, r4} │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #23] │ │ │ │ + strb r2, [r1, #22] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - blt.n 273b54 │ │ │ │ + blt.n 273cb4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 273b2c │ │ │ │ + blt.n 273c8c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00273be0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -117877,58 +117881,58 @@ │ │ │ │ add.w r2, r4, #12 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 2723e4 │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 273c76 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 554cc4 │ │ │ │ + bl 554c74 │ │ │ │ cbz r0, 273c76 │ │ │ │ ldr r2, [pc, #184] @ (273d18 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, sl │ │ │ │ str.w fp, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 225690 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 273caa │ │ │ │ - bl 5644bc │ │ │ │ + bl 56446c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 273caa │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 5644c0 │ │ │ │ + bl 564470 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3004] @ 0xbbc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r5, #3000] @ 0xbb8 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 272648 │ │ │ │ cmp r8, r6 │ │ │ │ str r0, [r4, #4] │ │ │ │ bne.n 273c86 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r0, 273cde │ │ │ │ - bl 5644bc │ │ │ │ + bl 56446c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 273cde │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 5644c0 │ │ │ │ + bl 564470 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3012] @ 0xbc4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r5, #3008] @ 0xbc0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 272648 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -117950,19 +117954,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ ldmia r0!, {} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r4, [r4, #20] │ │ │ │ + strb r4, [r2, #19] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + strb r2, [r2, #31] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r7, #30 │ │ │ │ + lsrs r4, r5, #29 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00273d1c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -117984,15 +117988,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 273d3e │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 273d76 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 56ad20 │ │ │ │ + b.w 56acd0 │ │ │ │ cbz r4, 273da4 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 273d5c │ │ │ │ ldr r3, [pc, #76] @ (273dc4 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -118000,15 +118004,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (273dcc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #599 @ 0x257 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -118019,29 +118023,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (273dd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 273d90 │ │ │ │ stmia r6!, {r2, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r2, [r6, #14] │ │ │ │ + strb r2, [r4, #13] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ble.n 273d14 │ │ │ │ + ble.n 273e74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 273cd4 │ │ │ │ + bls.n 273e34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r0, #14] │ │ │ │ + strb r4, [r6, #12] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ble.n 273e8c │ │ │ │ + ble.n 273dec │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 273e84 │ │ │ │ + bls.n 273de4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00273ddc : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 223084 │ │ │ │ │ │ │ │ @@ -118206,24 +118210,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 273fbe │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2727e0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 273fbe │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 683254 │ │ │ │ + bl 683204 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67d134 │ │ │ │ + bl 67d0e4 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 6b065c │ │ │ │ + bl 6b060c │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 6b065c │ │ │ │ + bl 6b060c │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 67d170 │ │ │ │ + bl 67d120 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 27a24c │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 27dd00 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 282ef0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -118254,32 +118258,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2740ac │ │ │ │ ldr r1, [pc, #156] @ (2740e8 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 274066 │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 26540c │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 6974e0 │ │ │ │ + bl 697490 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 274078 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 6b065c │ │ │ │ + bl 6b060c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2234f0 │ │ │ │ @@ -118298,31 +118302,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 273f7e │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (2740f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 273f7e │ │ │ │ ldr r2, [r3, #56] @ 0x38 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2740cc │ │ │ │ + blt.n 27402c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 274158 │ │ │ │ + bge.n 2740b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2741d0 │ │ │ │ + bge.n 274130 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 274b50 │ │ │ │ @@ -118457,15 +118461,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 69c66c │ │ │ │ + bl 69c61c │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 274488 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -118643,25 +118647,25 @@ │ │ │ │ b.n 27422c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 69c66c │ │ │ │ + bl 69c61c │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 274322 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 26c334 │ │ │ │ ldr.w r1, [pc, #1756] @ 274b68 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 27478c │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -118813,35 +118817,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 69c66c │ │ │ │ + bl 69c61c │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 2746fa │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 69c724 │ │ │ │ + bl 69c6d4 │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 69bfe4 │ │ │ │ + bl 69bf94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 2746d8 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -118849,15 +118853,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 2746ce │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 69bfe4 │ │ │ │ + bl 69bf94 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 2746d8 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 2746bc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -118924,15 +118928,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2744f6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (274b7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2744f6 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -119058,21 +119062,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 6c44f8 │ │ │ │ + bl 6c44a8 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 6c44f8 │ │ │ │ + bl 6c44a8 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -119175,15 +119179,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 69be48 │ │ │ │ + bl 69bdf8 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 274a76 │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 274a46 │ │ │ │ @@ -119235,15 +119239,15 @@ │ │ │ │ bpl.w 2744f6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (274b88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2744f6 │ │ │ │ ldr r3, [pc, #92] @ (274b8c ) │ │ │ │ movw r2, #3227 @ 0xc9b │ │ │ │ ldr r1, [pc, #92] @ (274b90 ) │ │ │ │ ldr r0, [pc, #92] @ (274b94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -119260,41 +119264,41 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 274bcc │ │ │ │ + bls.n 274b2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r2, [r4, #108] @ 0x6c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvs.n 274b5c │ │ │ │ + bvs.n 274abc │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r6, #88] @ 0x58 │ │ │ │ lsls r6, r4, #1 │ │ │ │ sbcs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 274bc8 │ │ │ │ + bcc.n 274b28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r0, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 274b6c │ │ │ │ + beq.n 274acc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [r7, #92] @ 0x5c │ │ │ │ + str r2, [r5, #88] @ 0x58 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r3!, {r4, r6, r7} │ │ │ │ + ldmia r3!, {r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - beq.n 274c50 │ │ │ │ + beq.n 274bb0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00274b98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -119356,24 +119360,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 274cd2 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6b0620 │ │ │ │ + bl 6b05d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 6b0648 │ │ │ │ + bl 6b05f8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 562198 │ │ │ │ + bl 562148 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 274d78 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -119396,15 +119400,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 274d82 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 274c8e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b0728 │ │ │ │ + bl 6b06d8 │ │ │ │ b.n 274c92 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 274c06 │ │ │ │ mov r0, r4 │ │ │ │ bl 273128 │ │ │ │ b.n 274c06 │ │ │ │ @@ -119443,22 +119447,22 @@ │ │ │ │ cbnz r3, 274d8a │ │ │ │ ldr r2, [pc, #180] @ (274ddc ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 56248c │ │ │ │ + bl 56243c │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #168] @ (274de0 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ b.n 274bf6 │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 274d62 │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 274d62 │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 274d62 │ │ │ │ @@ -119509,30 +119513,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r0, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldrsh r2, [r0, r4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - ldmia r6, {r3, r6} │ │ │ │ + ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r1, #56] @ 0x38 │ │ │ │ + str r6, [r7, #48] @ 0x30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r1!, {r2, r5, r6} │ │ │ │ + ldmia r1!, {r2, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3, {r3, r4, r6} │ │ │ │ + ldmia r3, {r3} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r7, #52] @ 0x34 │ │ │ │ + str r0, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3!, {r1, r6} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00274dfc : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 274e0e │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -119567,15 +119571,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 562230 │ │ │ │ + bl 5621e0 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 274e84 │ │ │ │ ldr r2, [pc, #64] @ (274ea0 ) │ │ │ │ ldr r3, [pc, #56] @ (274e9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -119627,15 +119631,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 562198 │ │ │ │ + bl 562148 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 274f10 │ │ │ │ ldr r2, [pc, #64] @ (274f2c ) │ │ │ │ ldr r3, [pc, #56] @ (274f28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -119697,53 +119701,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 275004 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b0620 │ │ │ │ + bl 6b05d0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 274fc0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b063c │ │ │ │ + bl 6b05ec │ │ │ │ cbz r0, 274fc0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27501a │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (27503c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 56248c │ │ │ │ + bl 56243c │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6b06ec │ │ │ │ + b.w 6b069c │ │ │ │ ldr r2, [pc, #108] @ (275040 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 27500e │ │ │ │ ldr r2, [pc, #104] @ (275044 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 27500e │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (275048 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 27500e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -119772,23 +119776,23 @@ │ │ │ │ ldrh r2, [r6, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ @ instruction: 0xfbdfffff │ │ │ │ ldr r3, [pc, #80] @ (275094 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #16] │ │ │ │ + str r6, [r6, #8] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2750dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -120229,15 +120233,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (275610 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6976d8 │ │ │ │ + b.w 697688 │ │ │ │ ldr r3, [pc, #228] @ (275604 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 275614 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -120319,21 +120323,21 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r5, r3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r5} │ │ │ │ + stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrsb r4, [r2, r0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r6} │ │ │ │ + stmia r6!, {r1, r2} │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r2, [r3, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r4, [r7, r4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -120548,15 +120552,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (275884 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 6976d8 │ │ │ │ + b.w 697688 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 275860 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 275860 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 27586e │ │ │ │ mov r0, r4 │ │ │ │ @@ -120568,17 +120572,17 @@ │ │ │ │ bl 285750 │ │ │ │ b.n 27582e │ │ │ │ nop │ │ │ │ strh r0, [r0, r4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r6} │ │ │ │ + stmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (275b3c ) │ │ │ │ @@ -120718,15 +120722,15 @@ │ │ │ │ bl 274f30 │ │ │ │ mov r0, r5 │ │ │ │ bl 2757f8 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 275a78 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 275ab0 │ │ │ │ - bl 56da70 │ │ │ │ + bl 56da20 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 275a5c │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 275a5c │ │ │ │ blx 225690 │ │ │ │ @@ -120734,17 +120738,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 275a78 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 2727e0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 275a78 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 6830dc │ │ │ │ + bl 68308c │ │ │ │ mov r0, r5 │ │ │ │ - bl 67d134 │ │ │ │ + bl 67d0e4 │ │ │ │ ldr r3, [pc, #216] @ (275b54 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 2758fa │ │ │ │ mov r0, r5 │ │ │ │ bl 273128 │ │ │ │ @@ -120823,31 +120827,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r6, [r1, r0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r3, r4} │ │ │ │ + stmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r4, [r3, r0] │ │ │ │ + strb r4, [r1, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r2, 275be0 │ │ │ │ + cbnz r2, 275bcc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb r4, [r0, r0] │ │ │ │ + strb r4, [r6, r6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r2, 275be6 │ │ │ │ + cbnz r2, 275bd2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (275c94 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -120938,33 +120942,33 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 275264 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ mov r0, r7 │ │ │ │ bl 2757f8 │ │ │ │ b.n 275bc0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r7, [pc, #504] @ (275e90 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #456] @ (275e68 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r7, [pc, #272] @ (275db4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ittt vc │ │ │ │ - lslvc r5, r0, #1 │ │ │ │ - stmdbvc sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - movvc.w ip, #4096 @ 0x1000 │ │ │ │ + itee cs │ │ │ │ + lslcs r5, r0, #1 │ │ │ │ + stmdbcc sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ + movcc.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (275d80 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r1, [pc, #192] @ (275d84 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [pc, #192] @ (275d88 ) │ │ │ │ @@ -121016,15 +121020,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 274f30 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r2, [pc, #52] @ (275d94 ) │ │ │ │ ldr r3, [pc, #36] @ (275d84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121039,15 +121043,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #272] @ (275e9c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00a4 │ │ │ │ + bkpt 0x0054 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r5, [pc, #688] @ (276048 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -121092,27 +121096,27 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 275db6 │ │ │ │ ldr r0, [pc, #36] @ (275e28 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 275db6 │ │ │ │ ldr r5, [pc, #376] @ (275f94 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ite hi │ │ │ │ - lslhi r5, r0, #1 │ │ │ │ - stmdbls sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ + itt cc │ │ │ │ + lslcc r5, r0, #1 │ │ │ │ + stmdbcc sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (275ee4 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #164] @ (275ee8 ) │ │ │ │ mov r8, r1 │ │ │ │ @@ -121156,15 +121160,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 274f30 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r2, [pc, #56] @ (275ef8 ) │ │ │ │ ldr r3, [pc, #36] @ (275ee8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121180,15 +121184,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #776] @ (2761f8 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r5, pc} │ │ │ │ + pop {r1, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r4, [pc, #296] @ (276024 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -121262,15 +121266,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 274f30 │ │ │ │ ldr r1, [pc, #180] @ (276080 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r2, [pc, #168] @ (276084 ) │ │ │ │ ldr r3, [pc, #144] @ (27606c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121293,15 +121297,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 275fc8 │ │ │ │ ldr r0, [pc, #120] @ (276090 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 275fc8 │ │ │ │ ldr r3, [pc, #112] @ (276094 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 275f56 │ │ │ │ ldr r3, [pc, #92] @ (27608c ) │ │ │ │ @@ -121311,15 +121315,15 @@ │ │ │ │ bpl.n 275f56 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (276098 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 275f56 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (27609c ) │ │ │ │ movw r2, #1254 @ 0x4e6 │ │ │ │ ldr r1, [pc, #72] @ (2760a0 ) │ │ │ │ ldr r0, [pc, #76] @ (2760a4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -121334,35 +121338,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #856] @ (2763cc ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r5} │ │ │ │ + cbnz r2, 2760f4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r6, 2760f0 │ │ │ │ + cbnz r6, 2760dc │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [pc, #192] @ (276148 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0006 │ │ │ │ + pop {r1, r2, r4, r5, r7, pc} │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r7, pc} │ │ │ │ + pop {r1, r3, r4, r5, pc} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r3, r3] │ │ │ │ + str r0, [r1, r2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb6ae │ │ │ │ + @ instruction: 0xb65e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb8a0 │ │ │ │ + @ instruction: 0xb850 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 276288 │ │ │ │ mov r4, r0 │ │ │ │ @@ -121422,15 +121426,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 274f30 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r2, [pc, #316] @ (2762a0 ) │ │ │ │ ldr r3, [pc, #296] @ (27628c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121490,15 +121494,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 274f30 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r2, [pc, #164] @ (2762ac ) │ │ │ │ ldr r3, [pc, #128] @ (27628c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121516,15 +121520,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2761ae │ │ │ │ ldr r0, [pc, #132] @ (2762b8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2761ae │ │ │ │ ldr r2, [pc, #116] @ (2762bc ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 27610a │ │ │ │ @@ -121534,15 +121538,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 27610a │ │ │ │ ldr r0, [pc, #96] @ (2762c0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 27610a │ │ │ │ ldr r3, [pc, #84] @ (2762c4 ) │ │ │ │ movw r2, #1222 @ 0x4c6 │ │ │ │ ldr r1, [pc, #80] @ (2762c8 ) │ │ │ │ ldr r0, [pc, #84] @ (2762cc ) │ │ │ │ add r3, pc │ │ │ │ @@ -121557,39 +121561,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #184] @ (27634c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r4, r5 │ │ │ │ + rev r4, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r1, [pc, #672] @ (276544 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r1, [pc, #544] @ (2764c8 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r0, 2762de │ │ │ │ + cbnz r0, 2762ca │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r1, [pc, #8] @ (2762b8 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, r5, r6} │ │ │ │ + pop {r2, r3, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r4, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3} │ │ │ │ + cbnz r6, 276332 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [pc, #736] @ (2765a8 ) │ │ │ │ + ldr r6, [pc, #416] @ (276468 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - push {r1, r2, r3, r7} │ │ │ │ + push {r1, r2, r3, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb680 │ │ │ │ + @ instruction: 0xb630 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (27647c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -121704,15 +121708,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 274f30 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r2, [pc, #112] @ (276494 ) │ │ │ │ ldr r3, [pc, #88] @ (276480 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121737,36 +121741,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (2764a0 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 27630a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ (276510 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #120] @ (276500 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb86a │ │ │ │ + @ instruction: 0xb81a │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov lr, ip │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [pc, #544] @ (2766bc ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x000c │ │ │ │ + rev r4, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (276698 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -121850,15 +121854,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 275264 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r2, [pc, #248] @ (2766b0 ) │ │ │ │ ldr r3, [pc, #228] @ (27669c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121903,15 +121907,15 @@ │ │ │ │ bpl.n 276542 │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (2766c0 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 276542 │ │ │ │ ldr r2, [pc, #136] @ (2766c4 ) │ │ │ │ ldr r3, [pc, #92] @ (27669c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -121951,39 +121955,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ mov r4, r8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb636 │ │ │ │ + push {r1, r2, r5, r6, r7, lr} │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r4, sl │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ sbcs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2766dc │ │ │ │ + cbnz r6, 2766c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add lr, r9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [pc, #760] @ (2769c4 ) │ │ │ │ + ldr r2, [pc, #440] @ (276884 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - sub sp, #80 @ 0x50 │ │ │ │ + add sp, #272 @ 0x110 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb6b6 │ │ │ │ + cpsie ai │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [pc, #664] @ (276970 ) │ │ │ │ + ldr r2, [pc, #344] @ (276830 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add sp, #496 @ 0x1f0 │ │ │ │ + add sp, #176 @ 0xb0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + @ instruction: 0xb87e │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 2772f8 │ │ │ │ @@ -122041,15 +122045,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2778ea │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 277606 │ │ │ │ ldr.w r0, [pc, #2940] @ 277308 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276b72 │ │ │ │ b.n 276d78 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 277480 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -122080,15 +122084,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2777f4 │ │ │ │ ldr.w r0, [pc, #2828] @ 27730c │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 276b72 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2771e6 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -122164,15 +122168,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 6c4860 │ │ │ │ + bl 6c4810 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -122180,18 +122184,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 6c4860 │ │ │ │ + bl 6c4810 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 6c4860 │ │ │ │ + bl 6c4810 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 27692e │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -122564,15 +122568,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 275264 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ mov r0, r5 │ │ │ │ bl 2757f8 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 276a70 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 276d4e │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -122792,15 +122796,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (277330 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -122959,15 +122963,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2769a8 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (277348 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 2769a8 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 276d36 │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -122977,15 +122981,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 276d36 │ │ │ │ movs r0, #8 │ │ │ │ b.n 276b86 │ │ │ │ ldr r0, [pc, #352] @ (27734c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276b72 │ │ │ │ b.n 276d78 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 277486 │ │ │ │ ldr r3, [pc, #256] @ (277304 ) │ │ │ │ @@ -123001,15 +123005,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 276d4e │ │ │ │ ldr r0, [pc, #284] @ (277350 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276b72 │ │ │ │ b.n 276d78 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -123081,49 +123085,49 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r6, r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00a2 │ │ │ │ + bkpt 0x0052 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ite vs │ │ │ │ - lslvs r5, r0, #1 │ │ │ │ - bvc.n 27701e │ │ │ │ + itt ne │ │ │ │ + lslne r5, r0, #1 │ │ │ │ + bne.n 27701e │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ vcvt.u32.f32 , q15, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #872 @ 0x368 │ │ │ │ + add r6, sp, #552 @ 0x228 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 277384 │ │ │ │ + uxtb r4, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r3, sp, #320 @ 0x140 │ │ │ │ + add r3, sp, #0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #48 @ 0x30 │ │ │ │ + add sp, #240 @ 0xf0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r0, 2773c4 │ │ │ │ + cbz r0, 2773b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - sxth r2, r1 │ │ │ │ + cbz r2, 277382 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 277352 │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -123198,45 +123202,45 @@ │ │ │ │ bl 274f30 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 2773b4 │ │ │ │ ldr.w r1, [pc, #1560] @ 277a50 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ b.w 2769b2 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2762d0 │ │ │ │ b.w 276b72 │ │ │ │ movs r0, #4 │ │ │ │ b.w 276b86 │ │ │ │ ldr.w r0, [pc, #1528] @ 277a54 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276b72 │ │ │ │ b.n 276d78 │ │ │ │ ldr.w r0, [pc, #1512] @ 277a58 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276b72 │ │ │ │ b.n 276d78 │ │ │ │ movs r0, #2 │ │ │ │ b.w 276b86 │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 276b86 │ │ │ │ ldr.w r0, [pc, #1484] @ 277a5c │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276b72 │ │ │ │ b.n 276d78 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 27693c │ │ │ │ @@ -123252,15 +123256,15 @@ │ │ │ │ bpl.w 276c20 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 277a68 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -123302,15 +123306,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -123334,28 +123338,28 @@ │ │ │ │ bpl.w 276b66 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 277a7c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 276b66 │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 268f3c │ │ │ │ ldr.w r3, [pc, #1188] @ 277a80 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2779ac │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -123431,15 +123435,15 @@ │ │ │ │ bpl.w 276b72 │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (277a90 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 276b72 │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 277688 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 277688 │ │ │ │ @@ -123478,15 +123482,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (277a98 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 276e0c │ │ │ │ ldr r2, [pc, #812] @ (277a9c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 276ef2 │ │ │ │ ldr r2, [pc, #740] @ (277a64 ) │ │ │ │ @@ -123495,15 +123499,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 276ef2 │ │ │ │ ldr r0, [pc, #788] @ (277aa0 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 276ef2 │ │ │ │ ldr r3, [pc, #768] @ (277aa4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -123515,15 +123519,15 @@ │ │ │ │ bpl.w 277272 │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (277aa8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -123553,15 +123557,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 3c982c │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 276b72 │ │ │ │ ldr r0, [pc, #652] @ (277ab8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.w 276b72 │ │ │ │ ldr r2, [pc, #592] @ (277a88 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 27763e │ │ │ │ @@ -123596,34 +123600,34 @@ │ │ │ │ bpl.w 27684e │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (277ac0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 27684e │ │ │ │ ldr r0, [pc, #516] @ (277ac4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 27763e │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (277ac8 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 27687a │ │ │ │ ldr r3, [pc, #480] @ (277acc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -123636,22 +123640,22 @@ │ │ │ │ bpl.w 276782 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (277ad0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 276782 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (277ad4 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -123659,15 +123663,15 @@ │ │ │ │ bne.w 277166 │ │ │ │ b.w 2769a8 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (277ad8 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -123677,15 +123681,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (277adc ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -123706,15 +123710,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (277ae4 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2775f6 │ │ │ │ ldr r3, [pc, #264] @ (277ae8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2767e8 │ │ │ │ ldr r3, [pc, #116] @ (277a64 ) │ │ │ │ @@ -123722,15 +123726,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2767e8 │ │ │ │ ldr r0, [pc, #240] @ (277aec ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 2767e8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (277af0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 277722 │ │ │ │ @@ -123739,106 +123743,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 277722 │ │ │ │ ldr r0, [pc, #200] @ (277af4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 277722 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 277688 │ │ │ │ mov r0, r5 │ │ │ │ bl 273128 │ │ │ │ b.n 277688 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #80 @ 0x50 │ │ │ │ + add r7, pc, #784 @ (adr r7, 277d60 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r7, pc, #304 @ (adr r7, 277b84 ) │ │ │ │ + add r6, pc, #1008 @ (adr r6, 277e44 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add sp, #400 @ 0x190 │ │ │ │ + add sp, #80 @ 0x50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add sp, #128 @ 0x80 │ │ │ │ + add r7, sp, #832 @ 0x340 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - sxtb r4, r4 │ │ │ │ + sxth r4, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #24 │ │ │ │ + add r6, sp, #728 @ 0x2d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r4, sp │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #384] @ (277bf4 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #0 │ │ │ │ + add r2, sp, #704 @ 0x2c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #792 @ 0x318 │ │ │ │ + add r5, sp, #472 @ 0x1d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #896] @ (277e08 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 277a96 │ │ │ │ + sub sp, #240 @ 0xf0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #432 @ 0x1b0 │ │ │ │ + sub sp, #112 @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #904 @ 0x388 │ │ │ │ + add r5, sp, #584 @ 0x248 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [pc, #656] @ (277d38 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #576 @ 0x240 │ │ │ │ + add r6, sp, #256 @ 0x100 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r5, sp, #420 @ 0x1a4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - vcvt.u32.f32 q13, q5, #1 │ │ │ │ + @ instruction: 0xffffaf0a │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #440 @ 0x1b8 │ │ │ │ + add r4, sp, #120 @ 0x78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #936 @ 0x3a8 │ │ │ │ + add r1, sp, #616 @ 0x268 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r7, pc, #80 @ (adr r7, 277b1c ) │ │ │ │ + add r6, pc, #784 @ (adr r6, 277ddc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #848 @ 0x350 │ │ │ │ + add r4, sp, #528 @ 0x210 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #256 @ 0x100 │ │ │ │ + add r7, pc, #960 @ (adr r7, 277e98 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #496 @ 0x1f0 │ │ │ │ + add r0, sp, #176 @ 0xb0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r7, pc, #552 @ (adr r7, 277d08 ) │ │ │ │ + add r7, pc, #232 @ (adr r7, 277bc8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r8, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #936 @ 0x3a8 │ │ │ │ + add r4, sp, #616 @ 0x268 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #128 @ 0x80 │ │ │ │ + add r4, sp, #832 @ 0x340 │ │ │ │ lsls r5, r0, #1 │ │ │ │ rors r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #448 @ 0x1c0 │ │ │ │ + add r5, sp, #128 @ 0x80 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 277bb4 │ │ │ │ @@ -123912,15 +123916,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #194 @ 0xc2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #154 @ 0x9a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r5, #142 @ 0x8e │ │ │ │ + adds r5, #62 @ 0x3e │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (277f9c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -123960,15 +123964,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 277c22 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 277cba │ │ │ │ mov r0, r4 │ │ │ │ @@ -123996,15 +124000,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 277c76 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 26c334 │ │ │ │ @@ -124080,15 +124084,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 275264 │ │ │ │ mov r0, r4 │ │ │ │ bl 2750ec │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ mov r0, r4 │ │ │ │ bl 2757f8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 277dcc │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 277dcc │ │ │ │ @@ -124231,15 +124235,15 @@ │ │ │ │ bpl.w 277d14 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (277fd0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 277d14 │ │ │ │ ldr r3, [pc, #100] @ (277fd4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 277e96 │ │ │ │ ldr r3, [pc, #80] @ (277fcc ) │ │ │ │ @@ -124249,47 +124253,47 @@ │ │ │ │ bpl.n 277e96 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (277fd8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 277e96 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r7, [sp, #80] @ 0x50 │ │ │ │ + ldr r6, [sp, #784] @ 0x310 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #216] @ 0xd8 │ │ │ │ + ldr r5, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bne.n 277fa6 │ │ │ │ vdup.8 q9, d14[7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ bne.n 277fbe │ │ │ │ vmla.i , , d12[0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #640 @ 0x280 │ │ │ │ + add r1, sp, #320 @ 0x140 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ + add r0, sp, #872 @ 0x368 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2782dc ) │ │ │ │ @@ -124361,23 +124365,23 @@ │ │ │ │ bne.n 27808e │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 56833c │ │ │ │ + bl 5682ec │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27817a │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 5685c0 │ │ │ │ + bl 568570 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2781d6 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 224ea4 │ │ │ │ @@ -124396,15 +124400,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 2757f8 │ │ │ │ ldr r3, [pc, #460] @ (2782ec ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 5685fc │ │ │ │ + bl 5685ac │ │ │ │ ldr r2, [pc, #448] @ (2782f0 ) │ │ │ │ ldr r3, [pc, #432] @ (2782e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -124419,33 +124423,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27824a │ │ │ │ mov r0, r7 │ │ │ │ bl 277af8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5685fc │ │ │ │ + bl 5685ac │ │ │ │ b.n 27812c │ │ │ │ ldr r3, [pc, #380] @ (2782e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 278218 │ │ │ │ movs r6, #0 │ │ │ │ b.n 27815c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 69d08c │ │ │ │ + bl 69d03c │ │ │ │ ldr r3, [pc, #352] @ (2782e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27827c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ b.n 278176 │ │ │ │ ldr r3, [pc, #332] @ (2782e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 278176 │ │ │ │ ldr r3, [pc, #332] @ (2782f4 ) │ │ │ │ @@ -124463,25 +124467,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (278300 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (278304 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 278176 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d08c │ │ │ │ + bl 69d03c │ │ │ │ ldr r3, [pc, #264] @ (2782e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2782aa │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ b.n 27815c │ │ │ │ ldr r3, [pc, #276] @ (278308 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 278108 │ │ │ │ ldr r3, [pc, #248] @ (2782f8 ) │ │ │ │ @@ -124489,15 +124493,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 278108 │ │ │ │ ldr r0, [pc, #256] @ (27830c ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 278108 │ │ │ │ ldr r3, [pc, #216] @ (2782f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 278176 │ │ │ │ ldr r3, [pc, #208] @ (2782f8 ) │ │ │ │ @@ -124510,15 +124514,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (278314 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (278318 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 278176 │ │ │ │ ldr r3, [pc, #168] @ (2782f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27815c │ │ │ │ ldr r3, [pc, #160] @ (2782f8 ) │ │ │ │ @@ -124531,15 +124535,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (278320 ) │ │ │ │ ldr r0, [pc, #184] @ (278324 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 27815c │ │ │ │ ldr r3, [pc, #116] @ (2782f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 278190 │ │ │ │ ldr r3, [pc, #108] @ (2782f8 ) │ │ │ │ @@ -124550,15 +124554,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (278328 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (27832c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 278190 │ │ │ │ ldr r3, [pc, #72] @ (2782f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2781e8 │ │ │ │ ldr r3, [pc, #64] @ (2782f8 ) │ │ │ │ @@ -124569,15 +124573,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (278330 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (278334 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2781e8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -124588,43 +124592,43 @@ │ │ │ │ bvc.n 2783b6 │ │ │ │ @ instruction: 0xffff29dc │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #36] @ 0x24 │ │ │ │ + ldrh r4, [r5, #34] @ 0x22 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r7, pc, #528 @ (adr r7, 278514 ) │ │ │ │ + add r7, pc, #208 @ (adr r7, 2783d4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r7, pc, #600 @ (adr r7, 278560 ) │ │ │ │ + add r7, pc, #280 @ (adr r7, 278420 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #80 @ 0x50 │ │ │ │ + add r7, pc, #784 @ (adr r7, 278620 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r1, #34] @ 0x22 │ │ │ │ + ldrh r0, [r7, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r7, pc, #464 @ (adr r7, 2784e8 ) │ │ │ │ + add r7, pc, #144 @ (adr r7, 2783a8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r7, pc, #136 @ (adr r7, 2783a4 ) │ │ │ │ + add r6, pc, #840 @ (adr r6, 278664 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r2, #32] │ │ │ │ + ldrh r4, [r0, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r7, pc, #600 @ (adr r7, 27857c ) │ │ │ │ + add r7, pc, #280 @ (adr r7, 27843c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #968 @ (adr r6, 2786f0 ) │ │ │ │ + add r6, pc, #648 @ (adr r6, 2785b0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r7, pc, #160 @ (adr r7, 2783cc ) │ │ │ │ + add r6, pc, #864 @ (adr r6, 27868c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #776 @ (adr r6, 278638 ) │ │ │ │ + add r6, pc, #456 @ (adr r6, 2784f8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r7, pc, #80 @ (adr r7, 278384 ) │ │ │ │ + add r6, pc, #784 @ (adr r6, 278644 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #600 @ (adr r6, 278590 ) │ │ │ │ + add r6, pc, #280 @ (adr r6, 278450 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov fp, r2 │ │ │ │ @@ -124652,94 +124656,94 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 27872a │ │ │ │ add r3, pc, #968 @ (adr r3, 278758 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 552280 │ │ │ │ + bl 552230 │ │ │ │ ldr r3, [pc, #976] @ (278770 ) │ │ │ │ ldr r2, [pc, #976] @ (278774 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #976] @ (278778 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 552280 │ │ │ │ + bl 552230 │ │ │ │ ldr r1, [pc, #952] @ (27877c ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 6b04a8 │ │ │ │ + bl 6b0458 │ │ │ │ ldr r1, [pc, #928] @ (278780 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6b04a8 │ │ │ │ + bl 6b0458 │ │ │ │ ldr r1, [pc, #920] @ (278784 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 6b04a8 │ │ │ │ + bl 6b0458 │ │ │ │ ldr r1, [pc, #908] @ (278788 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 6b04a8 │ │ │ │ + bl 6b0458 │ │ │ │ ldr r1, [pc, #900] @ (27878c ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 6b04a8 │ │ │ │ + bl 6b0458 │ │ │ │ ldr r1, [pc, #888] @ (278790 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 6b04a8 │ │ │ │ + bl 6b0458 │ │ │ │ ldr r1, [pc, #876] @ (278794 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 6b04a8 │ │ │ │ + bl 6b0458 │ │ │ │ ldr r1, [pc, #864] @ (278798 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6b04a8 │ │ │ │ + bl 6b0458 │ │ │ │ ldr r1, [pc, #856] @ (27879c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 6b04a8 │ │ │ │ + bl 6b0458 │ │ │ │ ldr r1, [pc, #844] @ (2787a0 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 6b04a8 │ │ │ │ + bl 6b0458 │ │ │ │ ldr r1, [pc, #836] @ (2787a4 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 6b04a8 │ │ │ │ + bl 6b0458 │ │ │ │ ldr r1, [pc, #824] @ (2787a8 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 6b04a8 │ │ │ │ + bl 6b0458 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 27861a │ │ │ │ movs r3, #1 │ │ │ │ movs r6, #0 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ @@ -124747,15 +124751,15 @@ │ │ │ │ bl 266910 │ │ │ │ ldr r3, [pc, #784] @ (2787ac ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5622c8 │ │ │ │ + bl 562278 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2786ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 278692 │ │ │ │ @@ -124769,75 +124773,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 56248c │ │ │ │ + bl 56243c │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 2231cc │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 55df94 │ │ │ │ + bl 55df44 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 278512 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ bl 272574 │ │ │ │ mov r0, r6 │ │ │ │ - bl 66a93c │ │ │ │ + bl 66a8ec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 278534 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 67d170 │ │ │ │ + bl 67d120 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 278554 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2727e0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 278554 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 682f64 │ │ │ │ + bl 682f14 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67d134 │ │ │ │ + bl 67d0e4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 272200 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 6974a4 │ │ │ │ + bl 697454 │ │ │ │ ldr r2, [pc, #556] @ (2787b4 ) │ │ │ │ ldr r0, [pc, #556] @ (2787b8 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -124895,15 +124899,15 @@ │ │ │ │ bl 266910 │ │ │ │ ldr r3, [pc, #368] @ (2787ac ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5622c8 │ │ │ │ + bl 562278 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2784be │ │ │ │ blx 223810 │ │ │ │ b.n 2784be │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -124916,34 +124920,34 @@ │ │ │ │ bl 266910 │ │ │ │ ldr r3, [pc, #304] @ (2787ac ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5622c8 │ │ │ │ + bl 562278 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27871c │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (2787c0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 56248c │ │ │ │ + bl 56243c │ │ │ │ b.n 2784e6 │ │ │ │ ldr r2, [pc, #284] @ (2787c4 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 56248c │ │ │ │ + bl 56243c │ │ │ │ b.n 2784e6 │ │ │ │ ldr r1, [pc, #268] @ (2787c8 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 274f30 │ │ │ │ mov r0, r4 │ │ │ │ @@ -124992,82 +124996,82 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 27838c │ │ │ │ ldr r0, [pc, #152] @ (2787e0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 27838c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2787d2 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ movs r7, #168 @ 0xa8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r7, #164 @ 0xa4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #138 @ 0x8a │ │ │ │ + cmp r5, #58 @ 0x3a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [r6, #32] │ │ │ │ + str r0, [r4, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [r0, #36] @ 0x24 │ │ │ │ + str r2, [r6, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #824 @ (adr r6, 278ab8 ) │ │ │ │ + add r6, pc, #504 @ (adr r6, 278978 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #784 @ (adr r6, 278a94 ) │ │ │ │ + add r6, pc, #464 @ (adr r6, 278954 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #792 @ (adr r6, 278aa0 ) │ │ │ │ + add r6, pc, #472 @ (adr r6, 278960 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #816 @ (adr r6, 278abc ) │ │ │ │ + add r6, pc, #496 @ (adr r6, 27897c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #824 @ (adr r6, 278ac8 ) │ │ │ │ + add r6, pc, #504 @ (adr r6, 278988 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #848 @ (adr r6, 278ae4 ) │ │ │ │ + add r6, pc, #528 @ (adr r6, 2789a4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #872 @ (adr r6, 278b00 ) │ │ │ │ + add r6, pc, #552 @ (adr r6, 2789c0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #896 @ (adr r6, 278b1c ) │ │ │ │ + add r6, pc, #576 @ (adr r6, 2789dc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #920 @ (adr r6, 278b38 ) │ │ │ │ + add r6, pc, #600 @ (adr r6, 2789f8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #912 @ (adr r6, 278b34 ) │ │ │ │ + add r6, pc, #592 @ (adr r6, 2789f4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #904 @ (adr r6, 278b30 ) │ │ │ │ + add r6, pc, #584 @ (adr r6, 2789f0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #904 @ (adr r6, 278b34 ) │ │ │ │ + add r6, pc, #584 @ (adr r6, 2789f4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (2789b0 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #896 @ (adr r5, 278b38 ) │ │ │ │ + add r5, pc, #576 @ (adr r5, 2789f8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ vsli.32 d18, d10, #31 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmia r4!, {r0, r1, r3, r4, r5, r6, r7} │ │ │ │ vmls.i q9, , d8[0] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #736 @ (adr r4, 278aac ) │ │ │ │ + add r4, pc, #416 @ (adr r4, 27896c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r7, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2786f6 │ │ │ │ vraddhn.i d18, , q5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [pc, #784] @ (278aec ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #80 @ (adr r3, 278834 ) │ │ │ │ + add r2, pc, #784 @ (adr r2, 278af4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (278860 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -125080,60 +125084,60 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 27885a │ │ │ │ ldr r1, [pc, #76] @ (27886c ) │ │ │ │ add r1, pc │ │ │ │ - bl 561eb4 │ │ │ │ + bl 561e64 │ │ │ │ ldr r1, [pc, #72] @ (278870 ) │ │ │ │ ldr r2, [pc, #76] @ (278874 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (278878 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 562828 │ │ │ │ + bl 5627d8 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 278338 │ │ │ │ ldr r1, [pc, #32] @ (27887c ) │ │ │ │ add r1, pc │ │ │ │ b.n 278820 │ │ │ │ - cmp r1, #46 @ 0x2e │ │ │ │ + cmp r0, #222 @ 0xde │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r2, [r4, r7] │ │ │ │ + ldrb r2, [r2, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r1, r7] │ │ │ │ + ldrb r6, [r7, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r3, pc, #488 @ (adr r3, 278a58 ) │ │ │ │ + add r3, pc, #168 @ (adr r3, 278918 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r1, #6 │ │ │ │ + cmp r0, #182 @ 0xb6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r2, [r4, r6] │ │ │ │ + ldrb r2, [r2, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r7, r6] │ │ │ │ + ldrb r0, [r5, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r3, pc, #176 @ (adr r3, 278930 ) │ │ │ │ + add r2, pc, #880 @ (adr r2, 278bf0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00278880 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -125181,15 +125185,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6b9874 │ │ │ │ + bl 6b9824 │ │ │ │ cbnz r0, 278940 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 274f30 │ │ │ │ mov r0, r4 │ │ │ │ bl 2757f8 │ │ │ │ @@ -125212,21 +125216,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 69d08c │ │ │ │ + bl 69d03c │ │ │ │ ldr r3, [pc, #84] @ (2789a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 278960 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ mov r0, r4 │ │ │ │ bl 277af8 │ │ │ │ b.n 278918 │ │ │ │ ldr r3, [pc, #64] @ (2789a4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -125239,15 +125243,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (2789ac ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (2789b0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 278952 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ @@ -125257,17 +125261,17 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #152 @ (adr r2, 278a48 ) │ │ │ │ + add r1, pc, #856 @ (adr r1, 278d08 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r7, [sp, #912] @ 0x390 │ │ │ │ + ldr r7, [sp, #592] @ 0x250 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (278b94 ) │ │ │ │ @@ -125337,15 +125341,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (278bb4 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (278bb8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 274f30 │ │ │ │ mov r0, r5 │ │ │ │ @@ -125435,15 +125439,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 278a3a │ │ │ │ ldr r0, [pc, #112] @ (278bcc ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 278a3a │ │ │ │ ldr r3, [pc, #96] @ (278bd0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -125453,49 +125457,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 278b34 │ │ │ │ ldr r0, [pc, #80] @ (278bd4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 278b34 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ movs r1, #66 @ 0x42 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r1, pc, #776 @ (adr r1, 278eac ) │ │ │ │ + add r1, pc, #456 @ (adr r1, 278d6c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #32] │ │ │ │ + strh r2, [r2, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, pc, #656 @ (adr r1, 278e48 ) │ │ │ │ + add r1, pc, #336 @ (adr r1, 278d08 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, #132 @ 0x84 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r0, r2, r3, r6} │ │ │ │ vrsra.u64 d20, d16, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #440 @ (adr r0, 278d88 ) │ │ │ │ + add r0, pc, #120 @ (adr r0, 278c48 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #624] @ 0x270 │ │ │ │ + ldr r6, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (278e54 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -125599,15 +125603,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 278c18 │ │ │ │ ldr r0, [pc, #388] @ (278e74 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 278c18 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 274f30 │ │ │ │ @@ -125684,15 +125688,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (278e84 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (278e88 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 278c18 │ │ │ │ ldr r3, [pc, #208] @ (278e8c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 278cce │ │ │ │ ldr r3, [pc, #168] @ (278e70 ) │ │ │ │ @@ -125700,20 +125704,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 278cce │ │ │ │ ldr r0, [pc, #188] @ (278e90 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 278cce │ │ │ │ ldr r0, [pc, #176] @ (278e94 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 278d84 │ │ │ │ add r1, pc, #8 @ (adr r1, 278e00 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -125751,31 +125755,31 @@ │ │ │ │ subs r2, r5, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldmia r3!, {r0, r1, r4, r5, r7} │ │ │ │ vrshr.u32 d21, d4, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #232] @ 0xe8 │ │ │ │ + ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bics r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #6] │ │ │ │ + strh r6, [r0, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [sp, #816] @ 0x330 │ │ │ │ + ldr r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r3, [sp, #392] @ 0x188 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #304] @ 0x130 │ │ │ │ + ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r5, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00278e98 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -125908,15 +125912,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 26b478 │ │ │ │ - ldr r3, [sp, #592] @ 0x250 │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldmia r3, {r0, r2, r3, r5, r6} │ │ │ │ Address 0x279022 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00279024 : │ │ │ │ @@ -125992,15 +125996,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 279062 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 6974a4 │ │ │ │ + bl 697454 │ │ │ │ bl 284268 │ │ │ │ ldr r2, [pc, #132] @ (279184 ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 266588 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -126035,15 +126039,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (279198 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2790da │ │ │ │ ldr r0, [pc, #60] @ (27919c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2790da │ │ │ │ nop │ │ │ │ strb r2, [r7, #14] │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r6, r1, r3 │ │ │ │ @@ -126055,23 +126059,23 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r2, sp, #816 @ 0x330 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r4, [sp, #876] @ 0x36c │ │ │ │ - vtbx.8 d25, {d15-d18}, d30 │ │ │ │ + @ instruction: 0xffff9b1e │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r4, [r4, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r2, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002791a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -126107,24 +126111,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 279214 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 2791d8 │ │ │ │ ldr r0, [pc, #24] @ (279228 ) │ │ │ │ add r0, pc │ │ │ │ - bl 612d2c │ │ │ │ + bl 612cdc │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strb r2, [r0, #9] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [sp, #664] @ 0x298 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0027922c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -126187,17 +126191,17 @@ │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r3, 2792f8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2792e6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5644a0 │ │ │ │ + bl 564450 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -126217,25 +126221,25 @@ │ │ │ │ mov.w r2, #4048 @ 0xfd0 │ │ │ │ ldr r1, [pc, #36] @ (279338 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, r4 │ │ │ │ b.n 2792f8 │ │ │ │ nop │ │ │ │ strb r4, [r6, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r4, r3, #0 │ │ │ │ + adds r4, r1, #7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r6, #62] @ 0x3e │ │ │ │ + strh r2, [r4, #60] @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r5, #30] │ │ │ │ + strh r4, [r3, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0027933c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -126267,94 +126271,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 224da4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 279382 │ │ │ │ ldr.w r0, [pc, #2368] @ 279ce0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a0140 │ │ │ │ + bl 6a00f0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 272d38 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 27959e │ │ │ │ ldr.w r1, [pc, #2344] @ 279ce4 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2340] @ 279ce8 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2336] @ 279cec │ │ │ │ - bl 69fc3c │ │ │ │ + bl 69fbec │ │ │ │ ldr.w r1, [pc, #2332] @ 279cf0 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 69fc4c │ │ │ │ + bl 69fbfc │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 69fc3c │ │ │ │ + bl 69fbec │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 69fc3c │ │ │ │ + bl 69fbec │ │ │ │ ldr.w r1, [pc, #2256] @ 279cf4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279a14 │ │ │ │ ldr.w r1, [pc, #2236] @ 279cf8 │ │ │ │ add r1, pc │ │ │ │ blx 224da4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2795ce │ │ │ │ ldr.w r1, [pc, #2224] @ 279cfc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ cbz r0, 279462 │ │ │ │ movs r0, #1 │ │ │ │ - bl 56e4c4 │ │ │ │ + bl 56e474 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279a94 │ │ │ │ ldr.w r2, [pc, #2204] @ 279d00 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 69faf8 │ │ │ │ + bl 69faa8 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 2794c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -126374,15 +126378,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 2231cc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 69fb0c │ │ │ │ + bl 69fabc │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 279490 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 2794e6 │ │ │ │ @@ -126392,15 +126396,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2072] @ 279d04 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 69faf8 │ │ │ │ + bl 69faa8 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 27955a │ │ │ │ @@ -126432,37 +126436,37 @@ │ │ │ │ bne.w 279b0c │ │ │ │ movs r0, #8 │ │ │ │ blx 2231cc │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 69fb0c │ │ │ │ + bl 69fabc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27950e │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 2795d2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 6a0140 │ │ │ │ + bl 6a00f0 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2793ac │ │ │ │ ldr.w r3, [pc, #1928] @ 279d08 │ │ │ │ ldr.w r2, [pc, #1928] @ 279d0c │ │ │ │ ldr.w r1, [pc, #1928] @ 279d10 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ movw r2, #4087 @ 0xff7 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr.w r2, [pc, #1908] @ 279d14 │ │ │ │ ldr.w r3, [pc, #1848] @ 279cdc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -126477,39 +126481,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1860] @ 279d18 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2799d0 │ │ │ │ ldr.w r1, [pc, #1844] @ 279d1c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ cbz r0, 279650 │ │ │ │ ldr.w r3, [pc, #1832] @ 279d20 │ │ │ │ ldr.w r2, [pc, #1832] @ 279d24 │ │ │ │ ldr.w r1, [pc, #1832] @ 279d28 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4106 @ 0x100a │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, r4 │ │ │ │ bl 272d38 │ │ │ │ cbz r7, 279624 │ │ │ │ mov r0, r7 │ │ │ │ - bl 66a978 │ │ │ │ + bl 66a928 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27959e │ │ │ │ ldr.w r2, [pc, #1792] @ 279d2c │ │ │ │ ldr.w r3, [pc, #1708] @ 279cdc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -126517,98 +126521,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 279a44 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 66a978 │ │ │ │ + b.w 66a928 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 56a11c │ │ │ │ + bl 56a0cc │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 279616 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 56830c │ │ │ │ + bl 5682bc │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279aee │ │ │ │ ldr.w r1, [pc, #1720] @ 279d30 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1716] @ 279d34 │ │ │ │ add r1, pc │ │ │ │ - bl 69fc3c │ │ │ │ + bl 69fbec │ │ │ │ ldr.w r1, [pc, #1712] @ 279d38 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 69fc4c │ │ │ │ + bl 69fbfc │ │ │ │ ldr.w r1, [pc, #1696] @ 279d3c │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 69fc3c │ │ │ │ + bl 69fbec │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2796f0 │ │ │ │ - bl 554acc │ │ │ │ + bl 554a7c │ │ │ │ mov r1, r5 │ │ │ │ - bl 55489c │ │ │ │ + bl 55484c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279b24 │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279b44 │ │ │ │ - bl 552280 │ │ │ │ + bl 552230 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 56ac34 │ │ │ │ + bl 56abe4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 279616 │ │ │ │ ldr.w r1, [pc, #1612] @ 279d40 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 27970e │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 279b64 │ │ │ │ ldr.w r1, [pc, #1588] @ 279d44 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 279ad0 │ │ │ │ ldr.w r1, [pc, #1560] @ 279d48 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279a5e │ │ │ │ ldr.w r1, [pc, #1544] @ 279d4c │ │ │ │ add r1, pc │ │ │ │ blx 224da4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -126628,37 +126632,37 @@ │ │ │ │ bne.w 279c46 │ │ │ │ ldr.w r1, [pc, #1500] @ 279d58 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 69fc4c │ │ │ │ + bl 69fbfc │ │ │ │ ldr.w r1, [pc, #1488] @ 279d5c │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 69fc3c │ │ │ │ + bl 69fbec │ │ │ │ ldr.w r1, [pc, #1472] @ 279d60 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 69fc3c │ │ │ │ + bl 69fbec │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1452] @ 279d64 │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 69fc3c │ │ │ │ + bl 69fbec │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 2797dc │ │ │ │ mov r0, r5 │ │ │ │ blx 225690 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -126708,35 +126712,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 279b90 │ │ │ │ ldr.w r1, [pc, #1284] @ 279d6c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279b9e │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 3ca314 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279616 │ │ │ │ ldr.w r1, [pc, #1252] @ 279d70 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279ba8 │ │ │ │ ldr.w r1, [pc, #1236] @ 279d74 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fc4c │ │ │ │ + bl 69fbfc │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 26736c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -126766,100 +126770,100 @@ │ │ │ │ beq.w 279bb0 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 279c78 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 279cb0 │ │ │ │ - bl 55dfa4 │ │ │ │ + bl 55df54 │ │ │ │ ldr.w r3, [pc, #1120] @ 279d78 │ │ │ │ ldr.w r2, [pc, #1120] @ 279d7c │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1116] @ 279d80 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [pc, #1100] @ 279d84 │ │ │ │ add r1, pc │ │ │ │ - bl 561eb4 │ │ │ │ + bl 561e64 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 55e164 │ │ │ │ + bl 55e114 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 279ca2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 278338 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ ldr.w r1, [pc, #1056] @ 279d88 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ cbz r0, 2799ac │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2799ac │ │ │ │ - bl 5644bc │ │ │ │ + bl 56446c │ │ │ │ cbz r0, 2799ac │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5644d8 │ │ │ │ + bl 564488 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279bcc │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2799a0 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1012] @ (279d8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 612d2c │ │ │ │ + bl 612cdc │ │ │ │ mov r0, r4 │ │ │ │ - bl 66a93c │ │ │ │ + bl 66a8ec │ │ │ │ cbz r7, 2799ac │ │ │ │ mov r0, r7 │ │ │ │ - bl 66a978 │ │ │ │ + bl 66a928 │ │ │ │ ldr r2, [pc, #992] @ (279d90 ) │ │ │ │ ldr r3, [pc, #812] @ (279cdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 279644 │ │ │ │ b.n 279a44 │ │ │ │ ldr r0, [pc, #972] @ (279d94 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a0140 │ │ │ │ + bl 6a00f0 │ │ │ │ b.n 27957c │ │ │ │ ldr r1, [pc, #964] @ (279d98 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fc3c │ │ │ │ + bl 69fbec │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 279664 │ │ │ │ b.n 279674 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 279a48 │ │ │ │ - bl 66a978 │ │ │ │ + bl 66a928 │ │ │ │ ldr r2, [pc, #932] @ (279d9c ) │ │ │ │ ldr r3, [pc, #740] @ (279cdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -126871,20 +126875,20 @@ │ │ │ │ b.w 272d38 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 2795d2 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2799ec │ │ │ │ - bl 66a978 │ │ │ │ + bl 66a928 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2799f4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 66a978 │ │ │ │ + bl 66a928 │ │ │ │ ldr r2, [pc, #876] @ (279da0 ) │ │ │ │ ldr r3, [pc, #680] @ (279cdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -126917,64 +126921,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #808] @ (279db0 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 279852 │ │ │ │ ldr r3, [pc, #796] @ (279db4 ) │ │ │ │ ldr r2, [pc, #800] @ (279db8 ) │ │ │ │ ldr r1, [pc, #800] @ (279dbc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3912 @ 0xf48 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r2, [pc, #780] @ (279dc0 ) │ │ │ │ ldr r3, [pc, #552] @ (279cdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 279a08 │ │ │ │ b.n 279a44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 6a0140 │ │ │ │ + bl 6a00f0 │ │ │ │ b.n 27957c │ │ │ │ ldr r3, [pc, #752] @ (279dc4 ) │ │ │ │ ldr r2, [pc, #756] @ (279dc8 ) │ │ │ │ ldr r1, [pc, #756] @ (279dcc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4171 @ 0x104b │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 279616 │ │ │ │ ldr r3, [pc, #736] @ (279dd0 ) │ │ │ │ ldr r2, [pc, #736] @ (279dd4 ) │ │ │ │ ldr r1, [pc, #740] @ (279dd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4122 @ 0x101a │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 279616 │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 225690 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 27954e │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -126989,40 +126993,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (279de4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 279616 │ │ │ │ ldr r3, [pc, #672] @ (279de8 ) │ │ │ │ movw r2, #4151 @ 0x1037 │ │ │ │ ldr r1, [pc, #672] @ (279dec ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (279df0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 279616 │ │ │ │ ldr r3, [pc, #652] @ (279df4 ) │ │ │ │ ldr r2, [pc, #656] @ (279df8 ) │ │ │ │ ldr r1, [pc, #656] @ (279dfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4165 @ 0x1045 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 279616 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 285684 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 27985a │ │ │ │ b.n 279616 │ │ │ │ ldr r0, [pc, #620] @ (279e00 ) │ │ │ │ @@ -127043,30 +127047,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2728bc │ │ │ │ adds r0, #1 │ │ │ │ beq.n 279c64 │ │ │ │ ldr r1, [pc, #576] @ (279e04 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ cbnz r0, 279bd4 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2799a6 │ │ │ │ b.n 2799ac │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 279bcc │ │ │ │ - bl 5644bc │ │ │ │ + bl 56446c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 27997c │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2799a6 │ │ │ │ b.n 2799ac │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ b.n 279616 │ │ │ │ ldr r3, [pc, #432] @ (279da8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 279824 │ │ │ │ ldr r3, [pc, #424] @ (279dac ) │ │ │ │ @@ -127077,15 +127081,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (279e08 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 279824 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 27959e │ │ │ │ ldr r2, [pc, #480] @ (279e0c ) │ │ │ │ ldr r3, [pc, #172] @ (279cdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -127103,231 +127107,231 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4184 @ 0x1058 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 279616 │ │ │ │ mov r0, r4 │ │ │ │ bl 272d38 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 27962a │ │ │ │ mov r0, r7 │ │ │ │ - bl 66a978 │ │ │ │ + bl 66a928 │ │ │ │ b.n 27962a │ │ │ │ ldr r3, [pc, #416] @ (279e1c ) │ │ │ │ ldr r2, [pc, #420] @ (279e20 ) │ │ │ │ ldr r1, [pc, #420] @ (279e24 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, r4 │ │ │ │ bl 272d38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 66a978 │ │ │ │ + bl 66a928 │ │ │ │ b.n 27962a │ │ │ │ mov r0, r5 │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ mov r0, r4 │ │ │ │ bl 272d38 │ │ │ │ b.n 27962a │ │ │ │ ldr r3, [pc, #372] @ (279e28 ) │ │ │ │ ldr r2, [pc, #376] @ (279e2c ) │ │ │ │ ldr r1, [pc, #376] @ (279e30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #3988 @ 0xf94 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 279ca8 │ │ │ │ nop │ │ │ │ asrs r4, r6, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r0, [r3, #2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r4, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #304] @ 0x130 │ │ │ │ + ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ + ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf76c004d │ │ │ │ - movs r0, #110 @ 0x6e │ │ │ │ + @ instruction: 0xf71c004d │ │ │ │ + movs r0, #30 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r0, #68 @ 0x44 │ │ │ │ + subs r4, r6, #7 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r0, #40 @ 0x28 │ │ │ │ + subs r0, r3, #7 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r0, [sp, #256] @ 0x100 │ │ │ │ + str r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, r5, r6 │ │ │ │ + subs r0, r3, r5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #520] @ 0x208 │ │ │ │ + str r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r6, r4, #21 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r7, [sp, #608] @ 0x260 │ │ │ │ + str r7, [sp, #288] @ 0x120 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4!, {r5} │ │ │ │ + ldmia r3!, {r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, r6, r4 │ │ │ │ + subs r0, r4, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #504] @ 0x1f8 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r7, #6] │ │ │ │ + strh r4, [r5, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r2, r3, #19 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - tst r0, r1 │ │ │ │ + sbcs r0, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, r4, #0 │ │ │ │ + adds r2, r2, #7 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r7, [sp, #56] @ 0x38 │ │ │ │ + str r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #464] @ 0x1d0 │ │ │ │ + str r7, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r1, #4 │ │ │ │ + adds r0, #180 @ 0xb4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #520] @ 0x208 │ │ │ │ + str r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #480] @ 0x1e0 │ │ │ │ + str r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #472] @ 0x1d8 │ │ │ │ + str r7, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, #108 @ 0x6c │ │ │ │ + subs r0, #28 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r7, [sp, #480] @ 0x1e0 │ │ │ │ + str r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #432] @ 0x1b0 │ │ │ │ + str r7, [sp, #112] @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ + str r6, [sp, #744] @ 0x2e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r4, #2] │ │ │ │ + strb r4, [r2, #1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 279cb8 │ │ │ │ + blt.n 279e18 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r4, r1, r0 │ │ │ │ + asrs r4, r7, #30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [pc, #712] @ (27a048 ) │ │ │ │ + ldr r4, [pc, #392] @ (279f08 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [pc, #784] @ (27a094 ) │ │ │ │ + ldr r4, [pc, #464] @ (279f54 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - rsbs r0, lr, #77 @ 0x4d │ │ │ │ - str r6, [sp, #304] @ 0x130 │ │ │ │ + @ instruction: 0xf18e004d │ │ │ │ + str r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r4, r3, #5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r5, #32] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ asrs r4, r2, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r3, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r0, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r4, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #672] @ 0x2a0 │ │ │ │ + str r4, [sp, #352] @ 0x160 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r6, r2, #26 │ │ │ │ + asrs r6, r0, #25 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #656] @ 0x290 │ │ │ │ + str r2, [sp, #336] @ 0x150 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r4, #17] │ │ │ │ + ldrb r4, [r2, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r0, r3, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r2, r3, #25 │ │ │ │ + asrs r2, r1, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r3, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #432] @ 0x1b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r4, #16] │ │ │ │ + ldrb r6, [r2, #15] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r7, #24 │ │ │ │ + asrs r4, r5, #23 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #760] @ 0x2f8 │ │ │ │ + str r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r1, #16] │ │ │ │ + ldrb r0, [r7, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #912] @ 0x390 │ │ │ │ + str r2, [sp, #592] @ 0x250 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r0, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r7, #23 │ │ │ │ + asrs r2, r5, #22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #912] @ 0x390 │ │ │ │ + str r2, [sp, #592] @ 0x250 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r6, #14] │ │ │ │ + ldrb r6, [r4, #13] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r3, #23 │ │ │ │ + asrs r2, r1, #22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r6, r0, #23 │ │ │ │ + asrs r6, r6, #21 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #960] @ 0x3c0 │ │ │ │ + str r2, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r2, #14] │ │ │ │ + ldrb r2, [r0, #13] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia r2!, {r0} │ │ │ │ - @ instruction: 0xffffef84 │ │ │ │ + vcvt.u32.f32 d30, d20, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #800] @ 0x320 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r6, r3, #27 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r4, r4, #19 │ │ │ │ + asrs r4, r2, #18 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #648] @ 0x288 │ │ │ │ + str r2, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r6, #10] │ │ │ │ + ldrb r0, [r4, #9] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r6, #18 │ │ │ │ + asrs r2, r4, #17 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #1008] @ 0x3f0 │ │ │ │ + str r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r0, #10] │ │ │ │ + ldrb r2, [r6, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r7, #17 │ │ │ │ + asrs r2, r5, #16 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #976] @ 0x3d0 │ │ │ │ + str r2, [sp, #656] @ 0x290 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r0, #9] │ │ │ │ + ldrb r6, [r6, #7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00279e34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -127347,78 +127351,78 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 224da4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 279e5a │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 55e0e0 │ │ │ │ + bl 55e090 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 279eba │ │ │ │ ldr r3, [pc, #80] @ (279ed0 ) │ │ │ │ ldr r2, [pc, #80] @ (279ed4 ) │ │ │ │ ldr r1, [pc, #84] @ (279ed8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #68] @ (279edc ) │ │ │ │ add r1, pc │ │ │ │ - bl 561eb4 │ │ │ │ + bl 561e64 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 278338 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5523a0 │ │ │ │ + b.w 552350 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 279e72 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r4, r5, #10 │ │ │ │ + asrs r4, r3, #9 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bx sl │ │ │ │ + bx r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bxns ip │ │ │ │ + bxns r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r0, #40] @ 0x28 │ │ │ │ + ldrh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00279ee0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (279f40 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 69e69c │ │ │ │ + bl 69e64c │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 279f24 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 279f24 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 6a0704 │ │ │ │ + bl 6a06b4 │ │ │ │ cbz r0, 279f3a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -127432,17 +127436,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 279f06 │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ - asrs r4, r4, #22 │ │ │ │ + asrs r4, r2, #21 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r4, #230 @ 0xe6 │ │ │ │ + adds r4, #150 @ 0x96 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00279f48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -127455,15 +127459,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (27a024 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6a046c │ │ │ │ + bl 6a041c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 279fc0 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 279024 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -127490,15 +127494,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (27a02c ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (27a030 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69e69c │ │ │ │ + bl 69e64c │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 2258a8 │ │ │ │ ldr r3, [pc, #92] @ (27a034 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -127512,38 +127516,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 223240 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a0140 │ │ │ │ + bl 6a00f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 279fe6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a0470 │ │ │ │ + bl 6a0420 │ │ │ │ b.n 279f7c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 279f98 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r4, #14 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #13 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r2, r2, #19 │ │ │ │ + asrs r2, r0, #18 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r0, [sp, #240] @ 0xf0 │ │ │ │ + ldrh r4, [r5, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ + ldrh r0, [r3, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0027a038 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 2231c8 │ │ │ │ @@ -127582,15 +127586,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 275680 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 6b0654 │ │ │ │ + bl 6b0604 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -127646,15 +127650,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 6b0620 │ │ │ │ + bl 6b05d0 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -127720,21 +127724,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 27a202 │ │ │ │ nop │ │ │ │ lsrs r2, r3, #10 │ │ │ │ lsls r6, r4, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - ldrh r6, [r4, #54] @ 0x36 │ │ │ │ + ldrh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r7, #48] @ 0x30 │ │ │ │ + ldrh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (27a378 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #46] @ 0x2e │ │ │ │ + ldrh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0027a24c : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 27a27e │ │ │ │ push {lr} │ │ │ │ @@ -127745,17 +127749,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 22542c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6b065c │ │ │ │ + b.w 6b060c │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 6b065c │ │ │ │ + b.w 6b060c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -128317,19 +128321,19 @@ │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r3, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r1, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r4, r1, #11 │ │ │ │ + lsrs r4, r7, #9 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r3, #0] │ │ │ │ + strh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r7, #0] │ │ │ │ + strh r4, [r5, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -128858,19 +128862,19 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #10 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r4, r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r4, r2, #21 │ │ │ │ + lsls r4, r0, #20 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r4, #20] │ │ │ │ + strh r6, [r2, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r0, #22] │ │ │ │ + strh r2, [r6, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0027addc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -128987,15 +128991,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 604f12 │ │ │ │ + bl 604f12 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ @@ -129126,28 +129130,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -129471,15 +129475,15 @@ │ │ │ │ bl 27b254 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 225a84 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 6b0620 │ │ │ │ + bl 6b05d0 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 26c250 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 2232f8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -129499,15 +129503,15 @@ │ │ │ │ blx 224d0c │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 225a84 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 6b0620 │ │ │ │ + bl 6b05d0 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 26c250 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 2232f8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -129561,15 +129565,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 27b118 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 274f30 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6b0654 │ │ │ │ + bl 6b0604 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (27b5b4 ) │ │ │ │ ldr r3, [pc, #108] @ (27b594 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -129608,18 +129612,17 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 27b522 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb.w r0, [sl, r5, lsl #2] │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, r7] │ │ │ │ + ldr r0, [r1, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r4, r4 │ │ │ │ - lsls r6, r2, #1 │ │ │ │ + vshr.u16 q8, , #12 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @ instruction: 0xf5e60065 │ │ │ │ @@ -129630,15 +129633,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 223294 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 6b0620 │ │ │ │ + bl 6b05d0 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 223f88 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -129683,15 +129686,15 @@ │ │ │ │ blx 223604 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27b762 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 6b0620 │ │ │ │ + bl 6b05d0 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -129719,15 +129722,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 27b118 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 274f30 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 6b0654 │ │ │ │ + bl 6b0604 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -129789,21 +129792,21 @@ │ │ │ │ b.n 27b762 │ │ │ │ nop │ │ │ │ @ instruction: 0xf4e80065 │ │ │ │ asrs r4, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #3] │ │ │ │ + ldrb r6, [r2, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (27b8c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #5] │ │ │ │ + ldrb r2, [r2, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r5, #2] │ │ │ │ + ldrb r4, [r3, #1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (27b998 ) │ │ │ │ @@ -129937,15 +129940,15 @@ │ │ │ │ bgt.n 27b82e │ │ │ │ cbz r5, 27b968 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 27b968 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -129962,15 +129965,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 27b94c │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ b.n 27b96a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (27b9a0 ) │ │ │ │ ldr r3, [pc, #44] @ (27b99c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -130124,15 +130127,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 27bb70 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 27bb70 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -130149,15 +130152,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 27bb54 │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ b.n 27bb72 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (27bba8 ) │ │ │ │ ldr r3, [pc, #44] @ (27bba4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -130276,15 +130279,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 27bc26 │ │ │ │ cbz r6, 27bd14 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 27bd14 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -130302,15 +130305,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 27bcf4 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ b.n 27bd16 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (27bd4c ) │ │ │ │ ldr r3, [pc, #44] @ (27bd48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -130336,15 +130339,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 6b0620 │ │ │ │ + bl 6b05d0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -130482,19 +130485,19 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 27bdce │ │ │ │ - @ instruction: 0xf4e00055 │ │ │ │ - @ instruction: 0xf4c60055 │ │ │ │ - @ instruction: 0xf4a20055 │ │ │ │ - eor.w r0, sl, #13959168 @ 0xd50000 │ │ │ │ - orn r0, sl, #13959168 @ 0xd50000 │ │ │ │ + eors.w r0, r0, #13959168 @ 0xd50000 │ │ │ │ + orns r0, r6, #13959168 @ 0xd50000 │ │ │ │ + orrs.w r0, r2, #13959168 @ 0xd50000 │ │ │ │ + bics.w r0, sl, #13959168 @ 0xd50000 │ │ │ │ + ands.w r0, sl, #13959168 @ 0xd50000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (27c000 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -130578,15 +130581,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 27af18 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 27bf58 │ │ │ │ nop │ │ │ │ - bic.w r0, sl, #13959168 @ 0xd50000 │ │ │ │ + @ instruction: 0xf3da0055 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #424] @ (27c1c4 ) │ │ │ │ @@ -130632,15 +130635,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 27c1aa │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6b0620 │ │ │ │ + bl 6b05d0 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 224e1c │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 224de0 │ │ │ │ @@ -130713,15 +130716,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 27b118 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 274f30 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6b0654 │ │ │ │ + bl 6b0604 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (27c1d8 ) │ │ │ │ ldr r3, [pc, #68] @ (27c1c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -130947,15 +130950,15 @@ │ │ │ │ str.w r3, [r7, #560] @ 0x230 │ │ │ │ b.n 27c2dc │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmdb r8, {r0, r2, r5, r6} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1360055 │ │ │ │ + @ instruction: 0xf0e60055 │ │ │ │ ldmia.w ip, {r0, r2, r5, r6} │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ b.n 27c37c │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -131488,15 +131491,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 27c950 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ b.n 27c668 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 3, r0, cr8, cr5, {2} │ │ │ │ + mrc 0, 0, r0, cr8, cr5, {2} │ │ │ │ b.n 27c23c │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -131529,15 +131532,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 275264 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 6b0654 │ │ │ │ + bl 6b0604 │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -131589,15 +131592,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #420] @ (27ccb4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 27cc8c │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -131746,16 +131749,17 @@ │ │ │ │ b.n 27ccd0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 27cea8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strex r0, r0, [r8, #340] @ 0x154 │ │ │ │ - b.n 27ca9c │ │ │ │ + b.n 27ccb4 │ │ │ │ + lsls r5, r2, #1 │ │ │ │ + b.n 27c9fc │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 27cfbc │ │ │ │ ldrh.w r0, [r2, #2]! │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 27ccc8 │ │ │ │ @@ -131909,15 +131913,15 @@ │ │ │ │ bl 2757c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 6b0620 │ │ │ │ + bl 6b05d0 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 27d308 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -132017,15 +132021,15 @@ │ │ │ │ blx 2258a8 │ │ │ │ ldr r3, [pc, #456] @ (27d168 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (27d184 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 697f00 │ │ │ │ + bl 697eb0 │ │ │ │ b.n 27ca3a │ │ │ │ mov r3, r4 │ │ │ │ b.n 27cbea │ │ │ │ mov r2, r4 │ │ │ │ b.n 27cb60 │ │ │ │ mov r2, r4 │ │ │ │ b.n 27ccda │ │ │ │ @@ -132191,28 +132195,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 27d0fc │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 27ccb8 │ │ │ │ + b.n 27cc18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ble.n 27d20c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 27cc00 │ │ │ │ + b.n 27cb60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 27cb88 │ │ │ │ + b.n 27cae8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 27d3f2 │ │ │ │ vshll.u32 , d20, #31 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 27d5e8 │ │ │ │ + b.n 27d548 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 27d594 │ │ │ │ + b.n 27d4f4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ blx 224f44 │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -132298,15 +132302,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 27cf00 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 6b0654 │ │ │ │ + bl 6b0604 │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -132494,15 +132498,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 27d53a │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -132561,15 +132565,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - udf #186 @ 0xba │ │ │ │ + udf #106 @ 0x6a │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -132621,15 +132625,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -132944,15 +132948,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 275264 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 6b0654 │ │ │ │ + bl 6b0604 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -133305,17 +133309,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 273ddc │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 27dcbc │ │ │ │ b.n 27d710 │ │ │ │ - ble.n 27dbec │ │ │ │ + ble.n 27dd4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 27dd78 │ │ │ │ + bgt.n 27dcd8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0027dce4 : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 27d564 │ │ │ │ nop │ │ │ │ @@ -133339,24 +133343,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 27dd22 │ │ │ │ blx 22542c │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 27dd18 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 6b065c │ │ │ │ + bl 6b060c │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 6b065c │ │ │ │ + bl 6b060c │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 6b065c │ │ │ │ + bl 6b060c │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 6b065c │ │ │ │ + bl 6b060c │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6b065c │ │ │ │ + b.w 6b060c │ │ │ │ │ │ │ │ 0027dd54 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -133630,23 +133634,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 6b0654 │ │ │ │ + bl 6b0604 │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 6b0620 │ │ │ │ + bl 6b05d0 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -133756,15 +133760,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 27e0de │ │ │ │ - bpl.n 27e068 │ │ │ │ + bpl.n 27e1c8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -134069,23 +134073,23 @@ │ │ │ │ nop │ │ │ │ ldmia r1!, {r2, r3, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bcc.n 27e4b4 │ │ │ │ + bcs.n 27e414 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bcs.n 27e508 │ │ │ │ + bne.n 27e468 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [pc, #352] @ (27e610 ) │ │ │ │ + ldr r4, [pc, #32] @ (27e4d0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [pc, #432] @ (27e664 ) │ │ │ │ + ldr r4, [pc, #112] @ (27e524 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -134303,23 +134307,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 27e824 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 27e7d0 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -134363,15 +134367,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 27e820 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 27e742 │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 27e7a6 │ │ │ │ @@ -135152,25 +135156,25 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ bkpt 0x0072 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r4, r7} │ │ │ │ + ldmia r0!, {r3, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ pop {r2, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ pop {r2, r4} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r2, r3, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r4 │ │ │ │ + lsls r6, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r2, r7 │ │ │ │ + lsls r2, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -135503,23 +135507,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ revsh r4, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ @ instruction: 0xb8d4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r3!, {r1, r3, r4} │ │ │ │ + stmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r5, #68 @ 0x44 │ │ │ │ + subs r4, #244 @ 0xf4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r5, #88 @ 0x58 │ │ │ │ + subs r5, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -135852,23 +135856,23 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ @ instruction: 0xb724 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r4, r6} │ │ │ │ + stmia r1!, {r2} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r1, r2, r4, r5, lr} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - nop {8} │ │ │ │ + wfi │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r1, #170 @ 0xaa │ │ │ │ + subs r1, #90 @ 0x5a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r1, #190 @ 0xbe │ │ │ │ + subs r1, #110 @ 0x6e │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -136590,25 +136594,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ add r7, sp, #488 @ 0x1e8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 27ff30 │ │ │ │ + cbnz r0, 27ff1c │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r5, sp, #304 @ 0x130 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xb7c4 │ │ │ │ + @ instruction: 0xb774 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #238 @ 0xee │ │ │ │ + adds r1, #158 @ 0x9e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, #2 │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -136941,23 +136945,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #816 @ 0x330 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ + push {r1, r3, r5, r7, lr} │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r1, sp, #880 @ 0x370 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - push {r1, r5} │ │ │ │ + cbz r2, 280328 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #76 @ 0x4c │ │ │ │ + cmp r5, #252 @ 0xfc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r6, #96 @ 0x60 │ │ │ │ + cmp r6, #16 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -137290,23 +137294,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r4, r3 │ │ │ │ + sxth r4, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r6, pc, #248 @ (adr r6, 280740 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - sub sp, #32 │ │ │ │ + add sp, #224 @ 0xe0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r2, #178 @ 0xb2 │ │ │ │ + cmp r2, #98 @ 0x62 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r2, #198 @ 0xc6 │ │ │ │ + cmp r2, #118 @ 0x76 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -138023,25 +138027,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r4, pc, #536 @ (adr r4, 28105c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #400 @ 0x190 │ │ │ │ + add r2, sp, #80 @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r6, [sp, #264] @ 0x108 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, sp, #520 @ 0x208 │ │ │ │ + add r0, sp, #200 @ 0xc8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r2, #172 @ 0xac │ │ │ │ + movs r2, #92 @ 0x5c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r2, #192 @ 0xc0 │ │ │ │ + movs r2, #112 @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -138758,25 +138762,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #352 @ (adr r2, 2817b8 ) │ │ │ │ + add r2, pc, #32 @ (adr r2, 281678 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, pc, #472 @ (adr r0, 28183c ) │ │ │ │ + add r0, pc, #152 @ (adr r0, 2816fc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r0, r4, r2 │ │ │ │ + subs r0, r2, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r4, r6, r2 │ │ │ │ + subs r4, r4, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -139495,25 +139499,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #280] @ 0x118 │ │ │ │ + ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh r4, [r4, #48] @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrh r0, [r6, #46] @ 0x2e │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [sp, #400] @ 0x190 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r1, #10 │ │ │ │ + asrs r6, r7, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r0, r4, #10 │ │ │ │ + asrs r0, r2, #9 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -140232,25 +140236,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #34] @ 0x22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ + str r1, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r2, #1 │ │ │ │ strh r0, [r2, #48] @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ strh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [sp, #320] @ 0x140 │ │ │ │ + str r0, [sp, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r7, #9 │ │ │ │ + lsrs r2, r5, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r1, #10 │ │ │ │ + lsrs r4, r7, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -140271,15 +140275,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 2829fc │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 6b0654 │ │ │ │ + bl 6b0604 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -140360,15 +140364,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b0654 │ │ │ │ + bl 6b0604 │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 28282c │ │ │ │ ldr.w r3, [pc, #1660] @ 282e68 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -140390,15 +140394,15 @@ │ │ │ │ blx 224820 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 282e4e │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 6b0620 │ │ │ │ + bl 6b05d0 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -141015,21 +141019,21 @@ │ │ │ │ b.n 282e48 │ │ │ │ strh r6, [r1, #34] @ 0x22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #32 │ │ │ │ + lsls r2, r7, #30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (282fa8 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #11 │ │ │ │ + lsls r6, r0, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r0, #7 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00282e80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -141079,20 +141083,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 282f0e │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 22542c │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 6b065c │ │ │ │ + bl 6b060c │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 6b065c │ │ │ │ + bl 6b060c │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6b065c │ │ │ │ + b.w 6b060c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (283028 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -141160,15 +141164,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (28303c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 282ff0 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 282f98 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141189,35 +141193,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (283048 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (28304c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 282f58 │ │ │ │ ldrb r0, [r1, #15] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #5 │ │ │ │ + lsls r0, r1, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - udf #104 @ 0x68 │ │ │ │ + udf #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r6, #5 │ │ │ │ + lsls r2, r4, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - vst4.16 {d16-d19}, [r4], r4 │ │ │ │ + ldr??.w r0, [r4, #68] @ 0x44 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (283264 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #512] @ (283268 ) │ │ │ │ @@ -141279,55 +141283,55 @@ │ │ │ │ bne.n 28316c │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 55f794 │ │ │ │ + bl 55f744 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2831c8 │ │ │ │ ldr r2, [pc, #356] @ (283278 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (28327c ) │ │ │ │ ldr r7, [pc, #360] @ (283280 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #344] @ (283284 ) │ │ │ │ add r1, pc │ │ │ │ - bl 561eb4 │ │ │ │ + bl 561e64 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 283212 │ │ │ │ mov r0, sl │ │ │ │ - bl 55faf4 │ │ │ │ + bl 55faa4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (283288 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 55f9cc │ │ │ │ + bl 55f97c │ │ │ │ b.n 2830ae │ │ │ │ blx 223810 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 2830f2 │ │ │ │ ldr r3, [pc, #276] @ (28328c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -141358,33 +141362,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (28329c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2832a0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 28309a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 69d08c │ │ │ │ + bl 69d03c │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 283238 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ mov r0, r4 │ │ │ │ bl 274e14 │ │ │ │ b.n 2830ae │ │ │ │ ldr r0, [pc, #184] @ (2832a4 ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 2830da │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141402,15 +141406,15 @@ │ │ │ │ bpl.n 28314e │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2832ac ) │ │ │ │ ldr r0, [pc, #132] @ (2832b0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 28314e │ │ │ │ ldr r3, [pc, #88] @ (283294 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2831da │ │ │ │ ldr r3, [pc, #76] @ (283290 ) │ │ │ │ @@ -141421,57 +141425,55 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2832b4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2832b8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2831da │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r4, #10] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r3, #10] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r3, #9] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - push {r6, r7} │ │ │ │ + push {r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r1, r2, r4, r6, r7} │ │ │ │ + push {r1, r2, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r3, #22] │ │ │ │ + ldrh r2, [r1, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r7, #3 │ │ │ │ + lsls r6, r5, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 28322c │ │ │ │ + bgt.n 28338c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, r6 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf7a40044 │ │ │ │ - vswp q0, q2 │ │ │ │ + vmla.i32 q8, q3, d4[0] │ │ │ │ + @ instruction: 0xf7540044 │ │ │ │ + vhadd.u32 q8, q1, q2 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, r1 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - vmla.i q0, q7, d4[0] │ │ │ │ - @ instruction: 0xf70c0044 │ │ │ │ + vrev64.32 q0, q2 │ │ │ │ + vhadd.u32 q8, q7, q2 │ │ │ │ + @ instruction: 0xf6bc0044 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (28342c ) │ │ │ │ movs r3, #0 │ │ │ │ @@ -141482,28 +141484,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (283434 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 564a68 │ │ │ │ + bl 564a18 │ │ │ │ cbnz r0, 28332c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 283326 │ │ │ │ ldr r2, [pc, #324] @ (283438 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 56248c │ │ │ │ + bl 56243c │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 283398 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -141512,24 +141514,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 223810 │ │ │ │ b.n 2832f2 │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 69d08c │ │ │ │ + bl 69d03c │ │ │ │ ldr r3, [pc, #256] @ (28343c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2833d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 274e14 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ ldr r2, [pc, #236] @ (283440 ) │ │ │ │ ldr r3, [pc, #224] @ (283434 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -141591,15 +141593,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (283450 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (283454 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 283344 │ │ │ │ ldr r3, [pc, #76] @ (283448 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2833a0 │ │ │ │ ldr r3, [pc, #72] @ (28344c ) │ │ │ │ @@ -141612,15 +141614,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (283460 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2833a0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrb r0, [r6, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -141628,26 +141630,26 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #30] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r2, [r6, #0] │ │ │ │ + strh r2, [r4, #62] @ 0x3e │ │ │ │ lsls r5, r2, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 8, cr0, cr10, cr4, {2} │ │ │ │ - sbcs.w r0, r4, #12845056 @ 0xc40000 │ │ │ │ - bge.n 283538 │ │ │ │ + cdp2 0, 3, cr0, cr10, cr4, {2} │ │ │ │ + @ instruction: 0xf5240044 │ │ │ │ + bge.n 283498 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cdp2 0, 7, cr0, cr8, cr4, {2} │ │ │ │ - adc.w r0, r8, #12845056 @ 0xc40000 │ │ │ │ + cdp2 0, 2, cr0, cr8, cr4, {2} │ │ │ │ + @ instruction: 0xf4f80044 │ │ │ │ │ │ │ │ 00283464 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -141676,26 +141678,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 564a68 │ │ │ │ + bl 564a18 │ │ │ │ cbnz r0, 283510 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 28350a │ │ │ │ ldr r2, [pc, #92] @ (28352c ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 56248c │ │ │ │ + bl 56243c │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (283530 ) │ │ │ │ ldr r3, [pc, #64] @ (283528 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -141711,15 +141713,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 223810 │ │ │ │ b.n 2834ce │ │ │ │ mov r0, r4 │ │ │ │ bl 274e14 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ b.n 2834e2 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r3, #25] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -141741,20 +141743,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2835d0 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 564a68 │ │ │ │ + bl 564a18 │ │ │ │ cbz r0, 28359a │ │ │ │ mov r0, r4 │ │ │ │ bl 274e14 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ ldr r2, [pc, #96] @ (2835d4 ) │ │ │ │ ldr r3, [pc, #88] @ (2835d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -141776,15 +141778,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 56248c │ │ │ │ + bl 56243c │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 283572 │ │ │ │ blx 223810 │ │ │ │ b.n 2835a4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r0, #23] │ │ │ │ @@ -141810,49 +141812,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 283688 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 28366c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 561b5c │ │ │ │ + bl 561b0c │ │ │ │ ldr r6, [pc, #176] @ (2836bc ) │ │ │ │ ldr r2, [pc, #180] @ (2836c0 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2836c4 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #164] @ (2836c8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 561eb4 │ │ │ │ + bl 561e64 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #140] @ (2836cc ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 283692 │ │ │ │ ldr r1, [pc, #132] @ (2836d0 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 561c34 │ │ │ │ + bl 561be4 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -141883,35 +141885,35 @@ │ │ │ │ bpl.n 283648 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (2836dc ) │ │ │ │ ldr r0, [pc, #52] @ (2836e0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 283648 │ │ │ │ strb r6, [r2, #20] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r4, [r2, #48] @ 0x30 │ │ │ │ + strh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, sp, #792 @ 0x318 │ │ │ │ + add r7, sp, #472 @ 0x1d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, sp, #872 @ 0x368 │ │ │ │ + add r7, sp, #552 @ 0x228 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stc2 0, cr0, [r8], {68} @ 0x44 │ │ │ │ + ldc2 0, cr0, [r8], #-272 @ 0xfffffef0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #130 @ 0x82 │ │ │ │ + cmp r2, #50 @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xfb880044 │ │ │ │ + @ instruction: 0xfb380044 │ │ │ │ │ │ │ │ 002836e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -141936,58 +141938,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 55f794 │ │ │ │ + bl 55f744 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2837c8 │ │ │ │ ldr r2, [pc, #208] @ (283814 ) │ │ │ │ ldr r1, [pc, #212] @ (283818 ) │ │ │ │ ldr r3, [pc, #212] @ (28381c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #196] @ (283820 ) │ │ │ │ add r1, pc │ │ │ │ - bl 561eb4 │ │ │ │ + bl 561e64 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #168] @ (283824 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2837de │ │ │ │ mov r0, r5 │ │ │ │ - bl 55faf4 │ │ │ │ + bl 55faa4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (283828 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 55f9cc │ │ │ │ + bl 55f97c │ │ │ │ ldr r2, [pc, #140] @ (28382c ) │ │ │ │ ldr r3, [pc, #104] @ (28380c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -141998,15 +142000,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ mov r0, r4 │ │ │ │ bl 274e14 │ │ │ │ b.n 28379e │ │ │ │ blx 223810 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 283718 │ │ │ │ ldr r3, [pc, #80] @ (283830 ) │ │ │ │ @@ -142021,42 +142023,42 @@ │ │ │ │ bpl.n 283782 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (283838 ) │ │ │ │ ldr r0, [pc, #68] @ (28383c ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 283782 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ strb r4, [r1, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r0, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r6, sp, #584 @ 0x248 │ │ │ │ + add r6, sp, #264 @ 0x108 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r6, sp, #672 @ 0x2a0 │ │ │ │ + add r6, sp, #352 @ 0x160 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r3, #38] @ 0x26 │ │ │ │ + strh r0, [r1, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xfb680044 │ │ │ │ + @ instruction: 0xfb180044 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ strb r2, [r5, #13] │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r4, r5} │ │ │ │ + stmia r6!, {r1, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xfa3c0044 │ │ │ │ + vld1.8 {d16[2]}, [ip], r4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -142115,15 +142117,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2838cc │ │ │ │ ldr.w r4, [pc, #1120] @ 283d54 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 283e4a │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -142149,15 +142151,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2839da │ │ │ │ ldr.w r1, [pc, #1032] @ 283d5c │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #1012] @ (283d60 ) │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -142169,17 +142171,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #988] @ (283d64 ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6979a8 │ │ │ │ + bl 697958 │ │ │ │ mov r0, r7 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #960] @ (283d68 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #912] @ (283d3c ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -142196,36 +142198,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 6b063c │ │ │ │ + bl 6b05ec │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 283dbc │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #888] @ (283d6c ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #868] @ (283d70 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6b04a8 │ │ │ │ + bl 6b0458 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #780] @ 283d30 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -142345,15 +142347,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #500] @ (283d80 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 283b06 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2838f0 │ │ │ │ ldr.w lr, [pc, #480] @ 283d84 │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -142366,15 +142368,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #444] @ (283d88 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -142411,21 +142413,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 6b065c │ │ │ │ + bl 6b060c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 283964 │ │ │ │ mov r5, sl │ │ │ │ @@ -142441,15 +142443,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #248] @ 283d90 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -142469,98 +142471,98 @@ │ │ │ │ beq.n 283d98 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6b0820 │ │ │ │ + bl 6b07d0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 6b065c │ │ │ │ + bl 6b060c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 6a9ea4 │ │ │ │ + bl 6a9e54 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #120] @ (283d94 ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ b.n 283964 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 283daa │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ strb r6, [r2, #10] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r6, #9] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa1c0044 │ │ │ │ - @ instruction: 0xfa100044 │ │ │ │ + vst1.8 {d16[2]}, [ip], r4 │ │ │ │ + vst1.8 {d16[2]}, [r0], r4 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 {d16[2]}, [r0], r4 │ │ │ │ - b.n 2841f4 │ │ │ │ + ldrsb.w r0, [r0, #68] @ 0x44 │ │ │ │ + b.n 284154 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 2841b4 │ │ │ │ + b.n 284114 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - vld4.16 {d16-d19}, [sl], r4 │ │ │ │ - vst4.16 {d16-d19}, [lr], r4 │ │ │ │ + ldrsb.w r0, [sl, r4] │ │ │ │ + ldr??.w r0, [lr, #68] @ 0x44 │ │ │ │ strb r4, [r3, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 284088 │ │ │ │ + b.n 283fe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr??.w r0, [r0, #68] @ 0x44 │ │ │ │ + strh.w r0, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [sl, r4] │ │ │ │ + @ instruction: 0xf7da0044 │ │ │ │ adds r0, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf74c0044 │ │ │ │ - svc 72 @ 0x48 │ │ │ │ + @ instruction: 0xf6fc0044 │ │ │ │ + udf #248 @ 0xf8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - udf #234 @ 0xea │ │ │ │ + udf #154 @ 0x9a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - udf #102 @ 0x66 │ │ │ │ + udf #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b0654 │ │ │ │ + bl 6b0604 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 6b065c │ │ │ │ + bl 6b060c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 283d16 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 6b0758 │ │ │ │ + bl 6b0708 │ │ │ │ b.n 2839ee │ │ │ │ ldr.w ip, [pc, #140] @ 283e64 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 283aee │ │ │ │ ldr.w ip, [pc, #124] @ 283e68 │ │ │ │ @@ -142571,15 +142573,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (283e6c ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 283aee │ │ │ │ ldr r3, [pc, #84] @ (283e70 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 283c88 │ │ │ │ @@ -142594,15 +142596,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 283c92 │ │ │ │ ldr r0, [pc, #60] @ (283e78 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 283c92 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2839a4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (283e7c ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (283e80 ) │ │ │ │ @@ -142610,41 +142612,41 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ subs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r4, #12845056 @ 0xc40000 │ │ │ │ + adds.w r0, r4, #12845056 @ 0xc40000 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, lr, #12845056 @ 0xc40000 │ │ │ │ - ldrb r4, [r2, #23] │ │ │ │ + sbcs.w r0, lr, #12845056 @ 0xc40000 │ │ │ │ + ldrb r4, [r0, #22] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - eor.w r0, sl, #12845056 @ 0xc40000 │ │ │ │ + bics.w r0, sl, #12845056 @ 0xc40000 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 6981ec │ │ │ │ + bl 69819c │ │ │ │ mov r0, r4 │ │ │ │ bl 283840 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 283e9a │ │ │ │ ldr r5, [pc, #36] @ (283ecc ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 697920 │ │ │ │ + bl 6978d0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 6974e0 │ │ │ │ + bl 697490 │ │ │ │ mov r0, r4 │ │ │ │ blx 2234f4 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -142686,15 +142688,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -142708,19 +142710,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ lsls r5, r4, #1 │ │ │ │ sub.w r0, r4, #15859712 @ 0xf20000 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3bc0044 │ │ │ │ - ldrb r4, [r4, #19] │ │ │ │ + bfi r0, ip, #1, #4 │ │ │ │ + ldrb r4, [r2, #18] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - usat r0, #4, sl, lsl #1 │ │ │ │ - bls.n 283ed0 │ │ │ │ + @ instruction: 0xf33a0044 │ │ │ │ + bls.n 284030 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00283f74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -142763,15 +142765,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (284048 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -142790,32 +142792,32 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (284054 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 283fa2 │ │ │ │ nop │ │ │ │ ldr r4, [r6, #52] @ 0x34 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, sl, #15859712 @ 0xf20000 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3180044 │ │ │ │ + movt r0, #32836 @ 0x8044 │ │ │ │ @ instruction: 0xf4d80072 │ │ │ │ - @ instruction: 0xf2fa0044 │ │ │ │ + subw r0, sl, #68 @ 0x44 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, lr, #12845056 @ 0xc40000 │ │ │ │ + ubfx r0, lr, #1, #5 │ │ │ │ │ │ │ │ 00284058 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #88] @ (2840c0 ) │ │ │ │ @@ -142839,36 +142841,36 @@ │ │ │ │ cbz r2, 2840a2 │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 6979a8 │ │ │ │ + bl 697958 │ │ │ │ b.n 2840a8 │ │ │ │ mov r0, r4 │ │ │ │ blx 2234f4 │ │ │ │ ldr r3, [pc, #36] @ (2840d0 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2840d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 6976d8 │ │ │ │ + b.w 697688 │ │ │ │ nop │ │ │ │ ldr r6, [r3, #40] @ 0x28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ orr.w r0, r0, #15859712 @ 0xf20000 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf25a0044 │ │ │ │ + addw r0, sl, #68 @ 0x44 │ │ │ │ and.w r0, r2, #15859712 @ 0xf20000 │ │ │ │ - @ instruction: 0xf2280044 │ │ │ │ + rsbs r0, r8, #68 @ 0x44 │ │ │ │ │ │ │ │ 002840d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #180] @ (2841a0 ) │ │ │ │ @@ -142888,19 +142890,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 284144 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 284124 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 6b063c │ │ │ │ + bl 6b05ec │ │ │ │ cbnz r0, 284178 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b0820 │ │ │ │ + bl 6b07d0 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -142908,53 +142910,53 @@ │ │ │ │ cbz r3, 284166 │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 284166 │ │ │ │ ldr r1, [pc, #92] @ (2841ac ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2757f8 │ │ │ │ ldr r1, [pc, #72] @ (2841b0 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6976d8 │ │ │ │ + b.w 697688 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 284198 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 284124 │ │ │ │ ldr r2, [pc, #48] @ (2841b4 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 56248c │ │ │ │ + bl 56243c │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 284124 │ │ │ │ blx 223810 │ │ │ │ b.n 28417c │ │ │ │ nop │ │ │ │ ldr r4, [r3, #32] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2840b4 │ │ │ │ + bge.n 284214 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bge.n 284218 │ │ │ │ + bls.n 284178 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bge.n 2841ec │ │ │ │ + bls.n 28414c │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ ... │ │ │ │ │ │ │ │ 002841b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -143005,30 +143007,30 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 284202 │ │ │ │ ldr r1, [pc, #48] @ (284264 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2840d8 │ │ │ │ nop │ │ │ │ ldr r4, [r7, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xf2de0072 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0f40044 │ │ │ │ + @ instruction: 0xf0a40044 │ │ │ │ @ instruction: 0xf2be0072 │ │ │ │ - @ instruction: 0xf0e40044 │ │ │ │ + eors.w r0, r4, #68 @ 0x44 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0a20044 │ │ │ │ + orrs.w r0, r2, #68 @ 0x44 │ │ │ │ │ │ │ │ 00284268 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (2842e0 ) │ │ │ │ @@ -143043,44 +143045,44 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 2231cc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 697870 │ │ │ │ + bl 697820 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 6974a4 │ │ │ │ + bl 697454 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (2842e4 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2842e8 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 697f18 │ │ │ │ + bl 697ec8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0xf2360072 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - rsb r0, sl, #68 @ 0x44 │ │ │ │ + sbcs.w r0, sl, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #380] @ (284480 ) │ │ │ │ @@ -143176,15 +143178,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 274f30 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ mov r0, r5 │ │ │ │ bl 2757f8 │ │ │ │ mov r0, r4 │ │ │ │ blx 2234f4 │ │ │ │ ldr r2, [pc, #128] @ (284498 ) │ │ │ │ ldr r3, [pc, #108] @ (284484 ) │ │ │ │ add r2, pc │ │ │ │ @@ -143229,18 +143231,18 @@ │ │ │ │ b.n 284380 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #124] @ 0x7c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldc 0, cr0, [ip], #272 @ 0x110 │ │ │ │ + stcl 0, cr0, [ip], #-272 @ 0xfffffef0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 284444 │ │ │ │ + bvc.n 2843a4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [r6, #108] @ 0x6c │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -143282,25 +143284,25 @@ │ │ │ │ bl 2756ec │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2844f8 │ │ │ │ ldr r1, [pc, #32] @ (284528 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2757f8 │ │ │ │ str r6, [r2, #100] @ 0x64 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2844a4 │ │ │ │ + bvs.n 284604 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvs.n 284624 │ │ │ │ + bvs.n 284584 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (284590 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -143647,15 +143649,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strd r0, r0, [r6], #272 @ 0x110 │ │ │ │ + ldmia.w r6, {r2, r6} │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r4, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r0, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ @@ -143760,15 +143762,15 @@ │ │ │ │ str r0, [r1, #32] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ str r2, [r2, #24] │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -143837,15 +143839,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 284a3c │ │ │ │ ldr r0, [pc, #48] @ (284a94 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 284a3c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ str r0, [r6, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r6, [r4, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -143855,15 +143857,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, r2, r4, lsl #1 │ │ │ │ + strd r0, r0, [r2, #272]! @ 0x110 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (284b94 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -143937,15 +143939,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 284ac8 │ │ │ │ ldr r0, [pc, #76] @ (284ba8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 284ac8 │ │ │ │ ldr r3, [pc, #64] @ (284bac ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 284b34 │ │ │ │ ldr r3, [pc, #48] @ (284ba4 ) │ │ │ │ @@ -143956,32 +143958,32 @@ │ │ │ │ ldr r3, [pc, #48] @ (284bb0 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (284bb4 ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 284b34 │ │ │ │ nop │ │ │ │ str r2, [r2, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r8, #-272]! @ 0x110 │ │ │ │ + stmdb r8!, {r2, r6} │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9960044 │ │ │ │ - ble.n 284b70 │ │ │ │ + strd r0, r0, [r6, #-272] @ 0x110 │ │ │ │ + ble.n 284ad0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (284c80 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -144036,15 +144038,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (284c9c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 284c06 │ │ │ │ ldr r3, [pc, #60] @ (284c8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 284c06 │ │ │ │ ldr r3, [pc, #52] @ (284c90 ) │ │ │ │ @@ -144058,34 +144060,34 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (284ca8 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 284c06 │ │ │ │ ldrsh r6, [r7, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrd r0, r0, [r4], #272 @ 0x110 │ │ │ │ - ble.n 284cdc │ │ │ │ + stmia.w r4!, {r2, r6} │ │ │ │ + bgt.n 284c3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r2!, {r2, r4} │ │ │ │ + stmia r1!, {r2, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xe8da0044 │ │ │ │ - bgt.n 284c84 │ │ │ │ + stmia.w sl, {r2, r6} │ │ │ │ + bgt.n 284be4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -144119,15 +144121,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 284d5c │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 284d30 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 56ecc8 │ │ │ │ + bl 56ec78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 284de4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 284dc2 │ │ │ │ @@ -144158,15 +144160,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 284d90 │ │ │ │ ldr r0, [pc, #344] @ (284ec8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 284e40 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 284d1a │ │ │ │ @@ -144185,15 +144187,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 284d30 │ │ │ │ ldr r0, [pc, #280] @ (284ed0 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 284d30 │ │ │ │ ldr r3, [pc, #264] @ (284ecc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 284d2e │ │ │ │ ldr r3, [pc, #244] @ (284ec4 ) │ │ │ │ @@ -144201,24 +144203,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 284d2e │ │ │ │ ldr r0, [pc, #252] @ (284ed4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 284d2e │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 69d08c │ │ │ │ + bl 69d03c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 284e80 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 284d30 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 22423c │ │ │ │ ldr r3, [pc, #168] @ (284eb8 ) │ │ │ │ @@ -144240,15 +144242,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (284edc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (284ee0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 284dfa │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 284da0 │ │ │ │ b.n 284d30 │ │ │ │ ldr r3, [pc, #108] @ (284eb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -144270,15 +144272,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (284ee8 ) │ │ │ │ ldr r0, [pc, #124] @ (284eec ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 284dfa │ │ │ │ ldr r3, [pc, #84] @ (284ed8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 284df4 │ │ │ │ ldr r3, [pc, #56] @ (284ec4 ) │ │ │ │ @@ -144289,15 +144291,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (284ef0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (284ef4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 284df4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldrsh r2, [r0, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r6, r0] │ │ │ │ @@ -144306,34 +144308,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8240044 │ │ │ │ + b.n 284e74 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ asrs r0, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8220044 │ │ │ │ - @ instruction: 0xe8000044 │ │ │ │ + b.n 284e78 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ + b.n 284e38 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 284d40 │ │ │ │ - lsls r4, r0, #1 │ │ │ │ - blt.n 284f3c │ │ │ │ + b.n 284ca0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r0!, {r1, r4} │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - b.n 284d04 │ │ │ │ + bge.n 284e9c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bge.n 284ecc │ │ │ │ + ittt gt │ │ │ │ + lslgt r3, r1, #1 │ │ │ │ + bgt.n 284c64 @ unpredictable branch in IT block │ │ │ │ + │ │ │ │ + lslgt r4, r0, #1 │ │ │ │ + bge.n 284e2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 284df4 │ │ │ │ + b.n 284d54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bge.n 284e80 │ │ │ │ + bge.n 284fe0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -144456,15 +144462,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #384] @ (2851b0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 284f60 │ │ │ │ ldr r3, [pc, #368] @ (2851b4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 284fbc │ │ │ │ ldr r3, [pc, #352] @ (2851ac ) │ │ │ │ @@ -144472,15 +144478,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 284fbc │ │ │ │ ldr r0, [pc, #352] @ (2851b8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 284fbc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 285094 │ │ │ │ ldr r3, [pc, #336] @ (2851bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 285094 │ │ │ │ @@ -144494,15 +144500,15 @@ │ │ │ │ ldr r3, [pc, #320] @ (2851c4 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #312] @ (2851c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2756ec │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2756ec │ │ │ │ ldr r1, [pc, #292] @ (2851cc ) │ │ │ │ @@ -144547,15 +144553,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (2851d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2850d6 │ │ │ │ ldr r3, [pc, #120] @ (28519c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 28515c │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2850d6 │ │ │ │ @@ -144572,15 +144578,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (2851dc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (2851e0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2850d6 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2851bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28512a │ │ │ │ @@ -144595,15 +144601,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2851e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (2851ec ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2850d6 │ │ │ │ nop │ │ │ │ ldrh r4, [r6, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrh r0, [r6, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -144614,45 +144620,45 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #336] @ (2852fc ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 284e24 │ │ │ │ + b.n 284d84 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 28514c │ │ │ │ + bls.n 2852ac │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r5, r7, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 284ed4 │ │ │ │ + b.n 284e34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bhi.n 285178 │ │ │ │ + bhi.n 2850d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 284ec4 │ │ │ │ + b.n 284e24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - pop {r1, r4, r5, r6, pc} │ │ │ │ + pop {r1, r5, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 284da8 │ │ │ │ + b.n 284d08 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bhi.n 285274 │ │ │ │ + bvc.n 2851d4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 284d0c │ │ │ │ + b.n 284c6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bhi.n 28520c │ │ │ │ + bvc.n 28516c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 284b8c │ │ │ │ + b.n 284aec │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 284b4c │ │ │ │ + b.n 284aac │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvc.n 2851b4 │ │ │ │ + bvc.n 285114 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (28528c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -144708,30 +144714,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2852a8 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 28524e │ │ │ │ ldr r6, [r0, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3} │ │ │ │ + cbnz r0, 285312 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 284c24 │ │ │ │ + b.n 284b84 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvs.n 28526c │ │ │ │ + bvs.n 2851cc │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -144856,15 +144862,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (285588 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 285310 │ │ │ │ ldr r3, [pc, #388] @ (28558c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28536c │ │ │ │ ldr r3, [pc, #368] @ (285584 ) │ │ │ │ @@ -144872,15 +144878,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28536c │ │ │ │ ldr r0, [pc, #368] @ (285590 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 28536c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 285460 │ │ │ │ ldr r3, [pc, #352] @ (285594 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 285460 │ │ │ │ @@ -144894,15 +144900,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (28559c ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2855a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2756ec │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2756ec │ │ │ │ ldr r1, [pc, #304] @ (2855a4 ) │ │ │ │ @@ -144947,15 +144953,15 @@ │ │ │ │ ldr r0, [pc, #208] @ (2855b0 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2854a2 │ │ │ │ ldr r3, [pc, #128] @ (285574 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 285532 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2854a2 │ │ │ │ @@ -144972,15 +144978,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2855b4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2855b8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2854a2 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (285594 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2854fc │ │ │ │ @@ -144995,15 +145001,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2855c0 ) │ │ │ │ ldr r0, [pc, #108] @ (2855c4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2854a2 │ │ │ │ ldr r6, [r7, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r2, [r7, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -145013,45 +145019,45 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #480] @ (285764 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 285c4c │ │ │ │ + b.n 285bac │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 285594 │ │ │ │ + bpl.n 2854f4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - rev r2, r6 │ │ │ │ + cbnz r2, 2855d4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 285b14 │ │ │ │ + b.n 285a74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bpl.n 2855b8 │ │ │ │ + bmi.n 285518 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 285b04 │ │ │ │ + b.n 285a64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r2, 2855d4 │ │ │ │ + cbnz r2, 2855c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2859e0 │ │ │ │ + b.n 285940 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bmi.n 2856ac │ │ │ │ + bmi.n 28560c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 285b10 │ │ │ │ + b.n 285a70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bmi.n 285638 │ │ │ │ + bcc.n 285598 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 2857ac │ │ │ │ + b.n 28570c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 285770 │ │ │ │ + b.n 2856d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bmi.n 2855d0 │ │ │ │ + bcc.n 285530 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (285664 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -145107,30 +145113,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (285680 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 285626 │ │ │ │ strb r6, [r5, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb830 │ │ │ │ + @ instruction: 0xb7e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2859a4 │ │ │ │ + b.n 285904 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bcc.n 285694 │ │ │ │ + bcs.n 2855f4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00285684 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -145158,31 +145164,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (2856f8 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #360] @ 0x168 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 285994 │ │ │ │ + b.n 2858f4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r1, #88] @ 0x58 │ │ │ │ + str r2, [r7, #80] @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 28595c │ │ │ │ + b.n 2858bc │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002856fc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -145245,15 +145251,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 56248c │ │ │ │ + bl 56243c │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -145270,15 +145276,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28589c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 6b0728 │ │ │ │ + bl 6b06d8 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 285818 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 285866 │ │ │ │ movs r2, #0 │ │ │ │ @@ -145320,15 +145326,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 285818 │ │ │ │ ldr r0, [pc, #92] @ (2858e8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 285818 │ │ │ │ ldr r3, [pc, #60] @ (2858dc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2857f8 │ │ │ │ @@ -145342,33 +145348,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2857f8 │ │ │ │ ldr r0, [pc, #44] @ (2858f0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 2857f8 │ │ │ │ nop │ │ │ │ strh r2, [r4, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r5, r7} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4} │ │ │ │ + stmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002858f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -145423,19 +145429,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 224940 │ │ │ │ cbnz r0, 2859aa │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 6b0620 │ │ │ │ + bl 6b05d0 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 6b06ec │ │ │ │ + bl 6b069c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 285944 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 274dfc │ │ │ │ b.n 285944 │ │ │ │ @@ -145469,43 +145475,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 285ea8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 55df84 │ │ │ │ + bl 55df34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 285b9a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 285a30 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 285eac │ │ │ │ add r0, pc │ │ │ │ blx 223240 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 66a93c │ │ │ │ + bl 66a8ec │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 55df94 │ │ │ │ + bl 55df44 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 285c2e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 285b90 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 285eb0 │ │ │ │ add r0, pc │ │ │ │ blx 223240 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 66a93c │ │ │ │ + bl 66a8ec │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 285eb4 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -145530,30 +145536,30 @@ │ │ │ │ bne.n 285ab6 │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 285cac │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 55df84 │ │ │ │ + bl 55df34 │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 285aca │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 55df84 │ │ │ │ + bl 55df34 │ │ │ │ cbz r0, 285aee │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 285c62 │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 285c52 │ │ │ │ @@ -145610,29 +145616,29 @@ │ │ │ │ bl 2757f8 │ │ │ │ ldr r1, [pc, #832] @ (285ec4 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 274ea4 │ │ │ │ b.n 285bc2 │ │ │ │ - bl 66a93c │ │ │ │ + bl 66a8ec │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 285a62 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 69d08c │ │ │ │ + bl 69d03c │ │ │ │ ldr r3, [pc, #788] @ (285ec0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 285d1a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ mov r0, r6 │ │ │ │ bl 274e14 │ │ │ │ ldr r2, [pc, #772] @ (285ec8 ) │ │ │ │ ldr r3, [pc, #732] @ (285ea4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -145670,15 +145676,15 @@ │ │ │ │ bne.w 285da0 │ │ │ │ mov r0, fp │ │ │ │ blx 225550 │ │ │ │ b.n 285c04 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 69d08c │ │ │ │ + bl 69d03c │ │ │ │ ldr r3, [pc, #640] @ (285ec0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 285e18 │ │ │ │ mov r0, r4 │ │ │ │ blx 2234f4 │ │ │ │ @@ -145712,20 +145718,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (285ed4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (285ed8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 285c26 │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 56da10 │ │ │ │ + bl 56d9c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 285dd0 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -145754,15 +145760,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (285edc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (285ee0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 285c26 │ │ │ │ ldr r3, [pc, #432] @ (285ecc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 285bb6 │ │ │ │ ldr r3, [pc, #420] @ (285ed0 ) │ │ │ │ @@ -145773,15 +145779,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (285ee4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (285ee8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 285bb6 │ │ │ │ ldr r3, [pc, #416] @ (285eec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 285d62 │ │ │ │ ldr r3, [pc, #376] @ (285ed0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -145806,15 +145812,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (285ef4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (285ef8 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 285c26 │ │ │ │ ldr r3, [pc, #296] @ (285ecc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 285c26 │ │ │ │ ldr r3, [pc, #288] @ (285ed0 ) │ │ │ │ @@ -145825,19 +145831,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (285efc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (285f00 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 285c26 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 69d08c │ │ │ │ + bl 69d03c │ │ │ │ ldr r3, [pc, #228] @ (285ec0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 285c26 │ │ │ │ ldr r3, [pc, #224] @ (285ecc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -145852,15 +145858,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (285f04 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (285f08 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 285c26 │ │ │ │ ldr r3, [pc, #176] @ (285ecc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 285c4a │ │ │ │ ldr r3, [pc, #168] @ (285ed0 ) │ │ │ │ @@ -145871,15 +145877,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (285f0c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (285f10 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 285c4a │ │ │ │ ldr r3, [pc, #128] @ (285ecc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 285c04 │ │ │ │ ldr r3, [pc, #120] @ (285ed0 ) │ │ │ │ @@ -145890,21 +145896,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (285f14 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (285f18 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 285c04 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (285f1c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 285b58 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -145913,70 +145919,70 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ str r0, [r5, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - udf #18 │ │ │ │ + ble.n 285e34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ble.n 285e7c │ │ │ │ + ble.n 285ddc │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r2, r0] │ │ │ │ + ldr r6, [r0, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cbz r4, 285f10 │ │ │ │ + cbz r4, 285efc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2859cc │ │ │ │ + b.n 28592c │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ bl 2b3ec6 │ │ │ │ ldr r7, [pc, #280] @ (285fe4 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 285f64 │ │ │ │ + blt.n 285ec4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r4!, {r6, r7} │ │ │ │ + ldmia r4, {r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - blt.n 285e10 │ │ │ │ + blt.n 285f70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r4, {r1, r4, r6} │ │ │ │ + ldmia r4!, {r1} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - blt.n 285ee8 │ │ │ │ + bge.n 285e48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r4!, {r1, r5} │ │ │ │ + ldmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ sbcs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #448 @ 0x1c0 │ │ │ │ + sub sp, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - blt.n 285e5c │ │ │ │ + blt.n 285fbc │ │ │ │ lsls r4, r0, #1 │ │ │ │ - blt.n 285f04 │ │ │ │ + bge.n 285e64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r7} │ │ │ │ + ldmia r3, {r2, r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bge.n 286004 │ │ │ │ + bge.n 285f64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3!, {r2, r4, r6} │ │ │ │ + ldmia r3!, {r2} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bge.n 285f44 │ │ │ │ + bls.n 285ea4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3!, {r2, r5} │ │ │ │ + ldmia r2, {r2, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bge.n 285f1c │ │ │ │ + bls.n 285e7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bge.n 285e2c │ │ │ │ + bge.n 285f8c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -146035,15 +146041,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 28600a │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 692c38 │ │ │ │ + bl 692be8 │ │ │ │ cbnz r0, 28601e │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 28602e │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -146070,15 +146076,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 692c38 │ │ │ │ + bl 692be8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 286022 │ │ │ │ movs r0, #3 │ │ │ │ b.n 285fe4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -146160,15 +146166,15 @@ │ │ │ │ nop │ │ │ │ ldr r2, [pc, #704] @ (2863a0 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #448] @ (2862a8 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r0, [r6, r6] │ │ │ │ + ldrh r0, [r4, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 286102 │ │ │ │ @@ -146550,15 +146556,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 2864f8 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2864b2 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 692dec │ │ │ │ + bl 692d9c │ │ │ │ cbz r0, 2864f2 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 22514c │ │ │ │ b.n 286474 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -146576,15 +146582,15 @@ │ │ │ │ b.n 28643a │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 28643a │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 692c38 │ │ │ │ + bl 692be8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2864b2 │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 28643a │ │ │ │ bl 286044 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -146618,25 +146624,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ beq.n 286614 │ │ │ │ lsls r2, r6, #1 │ │ │ │ beq.n 286604 │ │ │ │ lsls r2, r6, #1 │ │ │ │ mov ip, r2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsb r0, [r4, r5] │ │ │ │ + ldrsb r0, [r2, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 286630 │ │ │ │ + bmi.n 286590 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bmi.n 286604 │ │ │ │ + bmi.n 286564 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r2, [r0, r5] │ │ │ │ + ldrsb r2, [r6, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 286638 │ │ │ │ + bmi.n 286598 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bmi.n 2865d4 │ │ │ │ + bcc.n 286534 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00286564 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -146686,19 +146692,19 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ ldmia r7!, {r1, r3, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsb r0, [r2, r2] │ │ │ │ + ldrsb r0, [r0, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 286594 │ │ │ │ + bcc.n 2866f4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bcc.n 286508 │ │ │ │ + bcc.n 286668 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002865fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -147049,15 +147055,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28695c │ │ │ │ ldr r0, [pc, #100] @ (2869e4 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 28695c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -147079,23 +147085,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ orrs r6, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r2, r3, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r0, #254 @ 0xfe │ │ │ │ + movs r0, #174 @ 0xae │ │ │ │ lsls r4, r0, #1 │ │ │ │ negs r4, r4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 286a64 │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002869e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -147122,50 +147128,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 286a04 │ │ │ │ ldr r0, [pc, #24] @ (286a48 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 286a04 │ │ │ │ asrs r0, r2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #16] @ (286a54 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r3, r4, r5, r7} │ │ │ │ + ldmia r7!, {r3, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (286a7c ) │ │ │ │ add r0, pc │ │ │ │ bl 2869e8 │ │ │ │ ldr r0, [pc, #28] @ (286a80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #0 │ │ │ │ bl 28a0b0 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 28a1a4 │ │ │ │ nop │ │ │ │ - adds r0, r7, #1 │ │ │ │ + adds r0, r5, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7, {r5, r7} │ │ │ │ + ldmia r7!, {r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (286a8c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2869e8 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 28a298 │ │ │ │ @@ -147194,19 +147200,19 @@ │ │ │ │ bl 452f80 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 286abe │ │ │ │ ldr r0, [pc, #16] @ (286af8 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2869e8 │ │ │ │ - add r3, pc, #720 @ (adr r3, 286dc4 ) │ │ │ │ + add r3, pc, #400 @ (adr r3, 286c84 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r7!, {r5, r6} │ │ │ │ + ldmia r7!, {r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r6} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -147260,19 +147266,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (286b98 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2869e8 │ │ │ │ ldmia r1, {r1, r3, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r0, r6, r5 │ │ │ │ + subs r0, r4, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r1, r6, r7} │ │ │ │ + ldmia r6, {r1, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r6!, {r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r3, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -147323,17 +147329,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2869e8 │ │ │ │ nop │ │ │ │ ldmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r6!, {r5} │ │ │ │ + ldmia r5!, {r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4} │ │ │ │ + ldmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (286cd0 ) │ │ │ │ ldr r1, [pc, #132] @ (286cd4 ) │ │ │ │ @@ -147384,23 +147390,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 2249c4 │ │ │ │ b.n 286c9a │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r4, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5, {r3, r5, r6, r7} │ │ │ │ + ldmia r5!, {r3, r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r1, r3, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldmia r0!, {r2, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5!, {r2, r4, r7} │ │ │ │ + ldmia r5!, {r2, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5!, {r1, r2, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #604] @ (286f58 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -147633,53 +147639,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 2249c4 │ │ │ │ b.n 286dd2 │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r5, #252 @ 0xfc │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5!, {r2, r4} │ │ │ │ + ldmia r4!, {r2, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r4, {r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r3, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r4!, {r2, r6, r7} │ │ │ │ + ldmia r4, {r2, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r6!, {r3, r4, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmia r6!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r7} │ │ │ │ + ldmia r4!, {r1, r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r6!, {r4, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmia r6!, {r2, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r3!, {r1, r2, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r6} │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3, {r3, r5} │ │ │ │ + ldmia r2!, {r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5} │ │ │ │ + ldmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (286fe4 ) │ │ │ │ add r4, pc │ │ │ │ @@ -147695,17 +147701,17 @@ │ │ │ │ blx 224048 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2869e8 │ │ │ │ stmia r5!, {r2} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r3!, {} │ │ │ │ + ldmia r2!, {r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3!, {r1, r2} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (287020 ) │ │ │ │ ldr r1, [pc, #32] @ (287024 ) │ │ │ │ @@ -147718,15 +147724,15 @@ │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2869e8 │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - blt.n 287038 │ │ │ │ + bge.n 286f98 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (287090 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -147763,23 +147769,23 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ blx 223c20 │ │ │ │ b.n 287054 │ │ │ │ stmia r4!, {r2, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r4!, {r1, r2, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r4!, {r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r2!, {r1, r3, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2870ba │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -147837,15 +147843,15 @@ │ │ │ │ b.w 2869e8 │ │ │ │ ite vs │ │ │ │ lslvs r4, r3, #1 │ │ │ │ ldmiavc r3!, {r2, r4, r5} │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r5, [sp, #328] @ 0x148 │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 287156 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -147905,15 +147911,15 @@ │ │ │ │ nop │ │ │ │ bkpt 0x00d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r2!, {r3, r4, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmia r3!, {r3, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r4, [sp, #400] @ 0x190 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -147941,19 +147947,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (287244 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2869e8 │ │ │ │ nop │ │ │ │ stmia r2!, {r2, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4} │ │ │ │ + stmia r7!, {r2, r3, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r6, #18 │ │ │ │ + asrs r0, r4, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [sp, #320] @ 0x140 │ │ │ │ + ldr r4, [sp, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -147981,19 +147987,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2872a8 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2869e8 │ │ │ │ nop │ │ │ │ stmia r2!, {r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r7!, {r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r3, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r1, #17 │ │ │ │ + asrs r4, r7, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r3, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2872d6 │ │ │ │ ldr r3, [pc, #48] @ (2872e4 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ @@ -148012,17 +148018,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ stmia r2!, {r2, r3} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r4, r1, #16 │ │ │ │ + asrs r4, r7, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r2, r5, r6} │ │ │ │ + stmia r7!, {r2, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 287310 │ │ │ │ @@ -148043,15 +148049,15 @@ │ │ │ │ bne.n 287302 │ │ │ │ ldr r0, [pc, #12] @ (287334 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2869e8 │ │ │ │ pop {r1, r2, r5, pc} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [sp, #344] @ 0x158 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00287338 : │ │ │ │ ldr r3, [pc, #12] @ (287348 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ @@ -148386,23 +148392,23 @@ │ │ │ │ lslvc r2, r6, #1 │ │ │ │ itee cs │ │ │ │ lslcs r2, r6, #1 │ │ │ │ itte eq @ unpredictable │ │ │ │ lsleq r2, r6, #1 │ │ │ │ bkpt 0x00de │ │ │ │ lslne r2, r6, #1 │ │ │ │ - asrs r6, r4, #3 │ │ │ │ + asrs r6, r2, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x00ac │ │ │ │ lsls r2, r6, #1 │ │ │ │ bkpt 0x0092 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r3!, {r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #496] @ (287890 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -148601,38 +148607,38 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2869e8 │ │ │ │ nop │ │ │ │ adds r4, #106 @ 0x6a │ │ │ │ lsls r5, r4, #1 │ │ │ │ bkpt 0x0014 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r4!, {r1, r4, r5} │ │ │ │ + stmia r3!, {r1, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ pop {r1, r2, r4, r5, r6, pc} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r0, r2, #16 │ │ │ │ + lsls r0, r0, #15 │ │ │ │ lsls r3, r1, #1 │ │ │ │ pop {r3, r6, pc} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r6, [sp, #928] @ 0x3a0 │ │ │ │ + str r6, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - mcrr2 0, 4, r0, r0, cr6 │ │ │ │ + @ instruction: 0xfbf00046 │ │ │ │ adds r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r6} │ │ │ │ + stmia r2!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r3!, {r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r3!, {r1, r6} │ │ │ │ + stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r3!, {r1, r4, r5} │ │ │ │ + stmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (2879a0 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -148767,27 +148773,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (287a40 ) │ │ │ │ ldr r0, [pc, #36] @ (287a44 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2869e8 │ │ │ │ - stmia r0!, {r1, r3, r6} │ │ │ │ - lsls r4, r0, #1 │ │ │ │ - lsrs r6, r3, #19 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ - lsls r4, r0, #1 │ │ │ │ + itte │ │ │ │ + lsl r4, r0, #1 │ │ │ │ + lsr r6, r1, #18 │ │ │ │ + lslal r6, r0, #1 │ │ │ │ + ittt al │ │ │ │ + lslal r4, r0, #1 │ │ │ │ hlt 0x0034 │ │ │ │ - lsls r2, r6, #1 │ │ │ │ - lsrs r6, r0, #19 │ │ │ │ + lslal r2, r6, #1 │ │ │ │ + lsrs r6, r6, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ hlt 0x0022 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r4, r6, #18 │ │ │ │ + lsrs r4, r4, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 287a78 │ │ │ │ @@ -148802,20 +148808,20 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2869e8 │ │ │ │ ldr r0, [pc, #12] @ (287a88 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2869e8 │ │ │ │ - lsrs r2, r4, #17 │ │ │ │ + lsrs r2, r2, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - itet lt │ │ │ │ - lsllt r4, r0, #1 │ │ │ │ - pushge {r4, r5, r6, lr} │ │ │ │ - movlt.w ip, #4096 @ 0x1000 │ │ │ │ + itte vs │ │ │ │ + lslvs r4, r0, #1 │ │ │ │ + pushvs {r4, r5, r6, lr} │ │ │ │ + movvc.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (287ba0 ) │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -148838,19 +148844,19 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldrb.w r2, [r3, #72] @ 0x48 │ │ │ │ cbz r2, 287b38 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 287b38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e40 │ │ │ │ - bl 551e50 │ │ │ │ + bl 551df0 │ │ │ │ + bl 551e00 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5544ec │ │ │ │ + bl 55449c │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 287b7a │ │ │ │ ldr r1, [pc, #172] @ (287ba8 ) │ │ │ │ add r1, pc │ │ │ │ @@ -148915,45 +148921,45 @@ │ │ │ │ ldr r3, [pc, #68] @ (287bd0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 287b5a │ │ │ │ ldr r0, [pc, #60] @ (287bd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 287b5a │ │ │ │ adds r0, #106 @ 0x6a │ │ │ │ lsls r5, r4, #1 │ │ │ │ cbnz r6, 287be4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfbf40044 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ + @ instruction: 0xfba40044 │ │ │ │ + stmia r0!, {r2, r3, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - itte cs │ │ │ │ - lslcs r4, r0, #1 │ │ │ │ - @ instruction: 0xfbac0044 │ │ │ │ - stmiacc r0!, {r1, r7} │ │ │ │ + bkpt 0x00d6 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ + @ instruction: 0xfb5c0044 │ │ │ │ + stmia r0!, {r1, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 287bdc │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r0!, {r1, r6} │ │ │ │ - lsls r4, r0, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5} │ │ │ │ - lsls r4, r0, #1 │ │ │ │ - adds r0, #60 @ 0x3c │ │ │ │ + itee │ │ │ │ + lsl r4, r0, #1 │ │ │ │ + ite al @ unpredictable │ │ │ │ + lslal r4, r0, #1 │ │ │ │ + add r0, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r6} │ │ │ │ - lsls r4, r0, #1 │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + itee │ │ │ │ + lsl r4, r0, #1 │ │ │ │ + stmdbal sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + moval.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (287e58 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #620] @ (287e5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #620] @ (287e60 ) │ │ │ │ @@ -149097,15 +149103,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 692c38 │ │ │ │ + bl 692be8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 287e2e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 28a5f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -149215,21 +149221,21 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ @ instruction: 0xb7be │ │ │ │ lsls r2, r6, #1 │ │ │ │ @ instruction: 0xb740 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r5, #48 @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - pop {r1, r2, r6} │ │ │ │ + cbnz r6, 287efc │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xb6c4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #252 @ 0xfc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [sp, #376] @ 0x178 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00287e8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -149286,15 +149292,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - pop {r5, pc} │ │ │ │ + pop {r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00287f2c : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -149393,17 +149399,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 287f2c │ │ │ │ nop │ │ │ │ - pop {r1, r7} │ │ │ │ + pop {r1, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - pop {r3, r7} │ │ │ │ + pop {r3, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00288030 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -149449,15 +149455,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - pop {r2, r3, r7} │ │ │ │ + pop {r2, r3, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002880b0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -149492,17 +149498,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 2231e4 │ │ │ │ cmp r2, #70 @ 0x46 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #112 @ 0x70 │ │ │ │ + subs r3, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb868 │ │ │ │ + @ instruction: 0xb818 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00288118 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -149675,19 +149681,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 2231e4 │ │ │ │ sxtb r6, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ sxth r0, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r1, #182 @ 0xb6 │ │ │ │ + subs r1, #102 @ 0x66 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - rev r4, r4 │ │ │ │ + cbnz r4, 28830c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb6aa │ │ │ │ + @ instruction: 0xb65a │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -149719,15 +149725,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2869e8 │ │ │ │ nop │ │ │ │ cbz r4, 288372 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb70a │ │ │ │ + @ instruction: 0xb6ba │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00288344 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -149823,15 +149829,15 @@ │ │ │ │ bne.n 288402 │ │ │ │ ldr r0, [pc, #12] @ (28843c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2869e8 │ │ │ │ sub sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r2, r4, #10 │ │ │ │ + lsls r2, r2, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 28844e │ │ │ │ ldr r0, [pc, #84] @ (28849c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2869e8 │ │ │ │ @@ -149861,19 +149867,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 288344 │ │ │ │ ldr r0, [pc, #20] @ (2884a4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2869e8 │ │ │ │ - push {r2, r3, r5, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r7, lr} │ │ │ │ lsls r4, r0, #1 │ │ │ │ add sp, #376 @ 0x178 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r0, #9 │ │ │ │ + lsls r4, r6, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002884a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -149961,17 +149967,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #68 @ 0x44 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #212 @ 0xd4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r7, #0 │ │ │ │ + adds r6, #176 @ 0xb0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r0, 288616 │ │ │ │ + cbz r0, 288602 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00288598 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -150048,25 +150054,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (288678 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 69dbcc │ │ │ │ + b.w 69db7c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ movs r5, #94 @ 0x5e │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #36 @ 0x24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r4, #204 @ 0xcc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xb6a8 │ │ │ │ + setend be │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028867c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -150123,17 +150129,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223c1c │ │ │ │ nop │ │ │ │ add r5, sp, #1008 @ 0x3f0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb648 │ │ │ │ + push {r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r4, #48] @ 0x30 │ │ │ │ + strh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2887b4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -150185,15 +150191,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 288788 │ │ │ │ nop │ │ │ │ add r5, sp, #536 @ 0x218 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r5, sp, #480 @ 0x1e0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + push {r5, r7, lr} │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r5, sp, #216 @ 0xd8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -150287,19 +150293,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 224f88 │ │ │ │ b.n 288880 │ │ │ │ nop │ │ │ │ add r4, sp, #928 @ 0x3a0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - sxtb r6, r2 │ │ │ │ + sxth r6, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r4, sp, #592 @ 0x250 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r3, r4, r5, r6, r7} │ │ │ │ + push {r3, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r4, sp, #240 @ 0xf0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r4, sp, #192 @ 0xc0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -150331,16 +150337,16 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (28892c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2869e8 │ │ │ │ add r3, sp, #912 @ 0x390 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf28c004a │ │ │ │ - @ instruction: 0xead60046 │ │ │ │ + @ instruction: 0xf23c004a │ │ │ │ + eor.w r0, r6, r6, lsl #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (288974 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #52] @ (288978 ) │ │ │ │ @@ -150391,15 +150397,15 @@ │ │ │ │ bl 2886b0 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2869e8 │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbz r2, 288a38 │ │ │ │ + cbz r2, 288a24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002889cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -150646,15 +150652,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 288baa │ │ │ │ ldr.w r0, [pc, #1468] @ 289208 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 288baa │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 223448 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -150773,15 +150779,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 288b66 │ │ │ │ ldr.w r0, [pc, #1156] @ 289228 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 288b66 │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 288e90 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 289108 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 288ce4 │ │ │ │ @@ -150838,15 +150844,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 288b62 │ │ │ │ ldr r0, [pc, #1016] @ (28923c ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 288b62 │ │ │ │ ldr r3, [pc, #1004] @ (289240 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 288bba │ │ │ │ @@ -150854,15 +150860,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 288bba │ │ │ │ ldr r0, [pc, #984] @ (289244 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ b.n 288bba │ │ │ │ ldr r3, [pc, #888] @ (2891f4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -150935,15 +150941,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 288cd4 │ │ │ │ ldr r0, [pc, #812] @ (289258 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 288cd4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 288cd4 │ │ │ │ b.n 288f12 │ │ │ │ ldr r3, [pc, #792] @ (28925c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -150954,15 +150960,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 288c1e │ │ │ │ ldr r0, [pc, #772] @ (289260 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 288c1e │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -151069,15 +151075,15 @@ │ │ │ │ b.n 288ffc │ │ │ │ ldr r4, [pc, #556] @ (289288 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 288ffc │ │ │ │ ldr r0, [pc, #548] @ (28928c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #0 │ │ │ │ bl 28a0b0 │ │ │ │ movs r0, #0 │ │ │ │ bl 28a1a4 │ │ │ │ b.n 288e86 │ │ │ │ ldr r4, [pc, #532] @ (289290 ) │ │ │ │ add r4, pc │ │ │ │ @@ -151161,74 +151167,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (289204 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 288cd4 │ │ │ │ ldr r0, [pc, #400] @ (2892d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 288cd4 │ │ │ │ ldr r2, [pc, #396] @ (2892d8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 288cd4 │ │ │ │ ldr r2, [pc, #172] @ (289204 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 288cd4 │ │ │ │ ldr r0, [pc, #376] @ (2892dc ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 288cd4 │ │ │ │ ldr r3, [pc, #368] @ (2892e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 288d52 │ │ │ │ ldr r3, [pc, #136] @ (289204 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 288d52 │ │ │ │ ldr r0, [pc, #348] @ (2892e4 ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 288d52 │ │ │ │ ldr r3, [pc, #340] @ (2892e8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 288e86 │ │ │ │ ldr r3, [pc, #100] @ (289204 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 288e86 │ │ │ │ ldr r0, [pc, #320] @ (2892ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 288e86 │ │ │ │ ldr r3, [pc, #312] @ (2892f0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 288f82 │ │ │ │ ldr r3, [pc, #64] @ (289204 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 288f82 │ │ │ │ ldr r0, [pc, #292] @ (2892f4 ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 288f82 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ blx 225330 │ │ │ │ nop │ │ │ │ subs r6, r5, #7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r1, sp, #632 @ 0x278 │ │ │ │ @@ -151243,15 +151249,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, sp, #888 @ 0x378 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 289232 │ │ │ │ + cbz r4, 28921e │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r7, pc, #920 @ (adr r7, 2895b0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -151259,65 +151265,65 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r7, pc, #568 @ (adr r7, 289458 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r7, pc, #352 @ (adr r7, 289384 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #80 @ 0x50 │ │ │ │ + add sp, #272 @ 0x110 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r6, pc, #992 @ (adr r6, 289610 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, pc, #840 @ (adr r6, 28957c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, pc, #664 @ (adr r6, 2894d0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r0, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #400 @ 0x190 │ │ │ │ + add r7, sp, #80 @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [pc, #896] @ (2895c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #136 @ 0x88 │ │ │ │ + add r6, sp, #840 @ 0x348 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r6, pc, #216 @ (adr r6, 289324 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, pc, #176 @ (adr r6, 289300 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, pc, #0 @ (adr r6, 289254 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #1016 @ 0x3f8 │ │ │ │ + add r7, sp, #696 @ 0x2b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #16 │ │ │ │ + add r5, sp, #720 @ 0x2d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r5, pc, #240 @ (adr r5, 289358 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + ldrb r2, [r0, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r0, pc, #272 @ (adr r0, 289380 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r4, pc, #768 @ (adr r4, 289574 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r4, [r2, #25] │ │ │ │ + ldrb r4, [r0, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r0, pc, #24 @ (adr r0, 289294 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #896] @ 0x380 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + add r1, sp, #312 @ 0x138 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r7, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -151335,40 +151341,40 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r3, sp, #280 @ 0x118 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r7, [sp, #384] @ 0x180 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #344] @ 0x158 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf5e40045 │ │ │ │ + @ instruction: 0xf5940045 │ │ │ │ ldr r7, [sp, #264] @ 0x108 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r3, pc, #720 @ (adr r3, 2895a0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r4, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #728 @ 0x2d8 │ │ │ │ + add r5, sp, #408 @ 0x198 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #344 @ 0x158 │ │ │ │ + add r5, sp, #24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #952 @ 0x3b8 │ │ │ │ + add r5, sp, #632 @ 0x278 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r5, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #832 @ 0x340 │ │ │ │ + add r4, sp, #512 @ 0x200 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r0, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #88 @ 0x58 │ │ │ │ + add r5, sp, #792 @ 0x318 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002892f8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -151417,19 +151423,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #720 @ (adr r1, 28964c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r0, #178 @ 0xb2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r5, pc, #1008 @ (adr r5, 289774 ) │ │ │ │ + add r5, pc, #688 @ (adr r5, 289634 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, sp, #624 @ 0x270 │ │ │ │ + add r4, sp, #304 @ 0x130 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00289388 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -151583,15 +151589,15 @@ │ │ │ │ beq.n 28952c │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (2895f8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2894ca │ │ │ │ ldr r0, [pc, #260] @ (2895fc ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -151692,30 +151698,30 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #504 @ (adr r0, 2897f0 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r4, sp, #544 @ 0x220 │ │ │ │ + add r4, sp, #224 @ 0xe0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r0, pc, #184 @ (adr r0, 2896b8 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r6, r0, #24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r7, [sp, #912] @ 0x390 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - sub.w r0, r2, #72 @ 0x48 │ │ │ │ + adcs.w r0, r2, #72 @ 0x48 │ │ │ │ ldr r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ + str r2, [r1, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r3, sp, #704 @ 0x2c0 │ │ │ │ + add r3, sp, #384 @ 0x180 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028961c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -151820,15 +151826,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #360] @ 0x168 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r2, sp, #672 @ 0x2a0 │ │ │ │ + add r2, sp, #352 @ 0x160 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -151876,15 +151882,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (28979c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -151892,15 +151898,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2897f4 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (2897f8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #48] @ (2897fc ) │ │ │ │ ldr r3, [pc, #52] @ (289800 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -151910,19 +151916,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r5, #74 @ 0x4a │ │ │ │ + movs r4, #250 @ 0xfa │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r0, [r2, #27] │ │ │ │ + strb r0, [r0, #26] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r3, #26] │ │ │ │ + strh r2, [r1, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 289816 │ │ │ │ movs r0, #0 │ │ │ │ @@ -151983,28 +151989,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (289948 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 289920 │ │ │ │ ldr r3, [pc, #136] @ (28994c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (289950 ) │ │ │ │ add.w r4, r6, #131072 @ 0x20000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [r4, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ str r1, [r4, #80] @ 0x50 │ │ │ │ blx 223230 │ │ │ │ @@ -152032,33 +152038,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (289954 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 552124 │ │ │ │ + b.w 5520d4 │ │ │ │ ldr r1, [pc, #36] @ (289958 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (28995c ) │ │ │ │ movw r2, #293 @ 0x125 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #920 @ 0x398 │ │ │ │ + add r0, sp, #600 @ 0x258 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r4, #58 @ 0x3a │ │ │ │ + movs r3, #234 @ 0xea │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, sp, #872 @ 0x368 │ │ │ │ + add r0, sp, #552 @ 0x228 │ │ │ │ lsls r4, r0, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ - add r0, sp, #536 @ 0x218 │ │ │ │ + add r0, sp, #216 @ 0xd8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r0, sp, #608 @ 0x260 │ │ │ │ + add r0, sp, #288 @ 0x120 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (2899a8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -152079,15 +152085,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - pop {r2, r4, r5} │ │ │ │ + cbnz r4, 289a24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #744] @ (289ca8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -152291,85 +152297,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 289a92 │ │ │ │ ldr r0, [pc, #300] @ (289cd0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 289a92 │ │ │ │ ldr r3, [pc, #292] @ (289cd4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 289ad4 │ │ │ │ ldr r3, [pc, #276] @ (289ccc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 289ad4 │ │ │ │ ldr r0, [pc, #276] @ (289cd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 289ad4 │ │ │ │ ldr r3, [pc, #272] @ (289cdc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 289ae2 │ │ │ │ ldr r3, [pc, #244] @ (289ccc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 289ae2 │ │ │ │ ldr r0, [pc, #256] @ (289ce0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 289ae2 │ │ │ │ ldr r3, [pc, #248] @ (289ce4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 289b00 │ │ │ │ ldr r3, [pc, #216] @ (289ccc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 289b00 │ │ │ │ ldr r0, [pc, #232] @ (289ce8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 289b00 │ │ │ │ ldr r3, [pc, #228] @ (289cec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 289af2 │ │ │ │ ldr r3, [pc, #184] @ (289ccc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 289af2 │ │ │ │ ldr r0, [pc, #208] @ (289cf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 289af2 │ │ │ │ ldr r3, [pc, #200] @ (289cf4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 289b10 │ │ │ │ ldr r3, [pc, #148] @ (289ccc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 289b10 │ │ │ │ ldr r0, [pc, #180] @ (289cf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 289b10 │ │ │ │ ldr r3, [pc, #176] @ (289cfc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 289b3c │ │ │ │ ldr r3, [pc, #116] @ (289ccc ) │ │ │ │ @@ -152382,15 +152388,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 289b3c │ │ │ │ ldr r3, [pc, #124] @ (289d04 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -152399,65 +152405,65 @@ │ │ │ │ ldr r3, [pc, #56] @ (289ccc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 289b78 │ │ │ │ ldr r0, [pc, #104] @ (289d08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 289b78 │ │ │ │ nop │ │ │ │ asrs r0, r1, #5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #968 @ 0x3c8 │ │ │ │ + add r0, sp, #648 @ 0x288 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r1, #13] │ │ │ │ + strb r6, [r7, #11] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #1000 @ (adr r6, 28a0a8 ) │ │ │ │ + add r6, pc, #680 @ (adr r6, 289f68 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xf58a004d │ │ │ │ - ldr r4, [r4, r2] │ │ │ │ + @ instruction: 0xf53a004d │ │ │ │ + ldr r4, [r2, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #784 @ (adr r7, 289fe4 ) │ │ │ │ + add r7, pc, #464 @ (adr r7, 289ea4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r4, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #264 @ (adr r7, 289de4 ) │ │ │ │ + add r6, pc, #968 @ (adr r6, 28a0a4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #816 @ (adr r6, 28a014 ) │ │ │ │ + add r6, pc, #496 @ (adr r6, 289ed4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #200 @ (adr r7, 289db4 ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 28a074 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #400 @ (adr r6, 289e84 ) │ │ │ │ + add r6, pc, #80 @ (adr r6, 289d44 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #600 @ (adr r6, 289f54 ) │ │ │ │ + add r6, pc, #280 @ (adr r6, 289e14 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #576 @ (adr r5, 289f44 ) │ │ │ │ + add r5, pc, #256 @ (adr r5, 289e04 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #776 @ (adr r5, 28a014 ) │ │ │ │ + add r5, pc, #456 @ (adr r5, 289ed4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00289d0c : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -152466,15 +152472,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00289d18 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (289d24 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 607630 │ │ │ │ + b.w 6075e0 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00289d28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -152558,24 +152564,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (28a038 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 60f990 │ │ │ │ + bl 60f940 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 436428 │ │ │ │ - bl 553f44 │ │ │ │ + bl 553ef4 │ │ │ │ ldr r1, [pc, #556] @ (28a03c ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 552124 │ │ │ │ + bl 5520d4 │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ cbz r0, 289e2c │ │ │ │ ldr r1, [r3, #80] @ 0x50 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (28a040 ) │ │ │ │ add r3, pc │ │ │ │ @@ -152588,29 +152594,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (28a044 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 607b60 │ │ │ │ + bl 607b10 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (28a048 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (28a04c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (28a050 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 607eb8 │ │ │ │ + bl 607e68 │ │ │ │ ldr r3, [pc, #484] @ (28a054 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 28941c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -152622,15 +152628,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #460] @ (28a060 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 289f4e │ │ │ │ ldr r2, [pc, #444] @ (28a064 ) │ │ │ │ ldr r3, [pc, #364] @ (28a018 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -152653,15 +152659,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #400] @ (28a070 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 289ea0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 28a000 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 224790 │ │ │ │ @@ -152680,49 +152686,49 @@ │ │ │ │ beq.n 289fbe │ │ │ │ ldr r0, [pc, #348] @ (28a078 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 60fd98 │ │ │ │ + bl 60fd48 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 289dce │ │ │ │ ldr r3, [pc, #324] @ (28a07c ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r4, [pc, #324] @ (28a080 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #324] @ (28a084 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r6, #0 │ │ │ │ b.n 289e7c │ │ │ │ ldr r3, [pc, #308] @ (28a088 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r4, [pc, #304] @ (28a08c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #304] @ (28a090 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r6, #0 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 289e7c │ │ │ │ ldr r0, [pc, #288] @ (28a094 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 607efc │ │ │ │ + bl 607eac │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ blx 2234f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -152766,15 +152772,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 289dbc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (28a0a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 289dbc │ │ │ │ ldr r1, [pc, #168] @ (28a0ac ) │ │ │ │ add r1, pc │ │ │ │ blx 2249dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 289f0a │ │ │ │ @@ -152786,74 +152792,74 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #27 │ │ │ │ + asrs r2, r6, #25 │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbc3ffff │ │ │ │ ldr r1, [pc, #512] @ (28a238 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #856 @ (adr r6, 28a394 ) │ │ │ │ + add r6, pc, #536 @ (adr r6, 28a254 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xfa8bffff │ │ │ │ @ instruction: 0xf903ffff │ │ │ │ str r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ str r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - subs r2, r6, #1 │ │ │ │ + subs r2, r4, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r5, pc, #336 @ (adr r5, 28a1b0 ) │ │ │ │ + add r5, pc, #16 @ (adr r5, 28a070 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, pc, #176 @ (adr r3, 28a114 ) │ │ │ │ + add r2, pc, #880 @ (adr r2, 28a3d4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r2, r4, #17 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + adds r6, r2, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r4, pc, #784 @ (adr r4, 28a380 ) │ │ │ │ + add r4, pc, #464 @ (adr r4, 28a240 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, pc, #896 @ (adr r2, 28a3f4 ) │ │ │ │ + add r2, pc, #576 @ (adr r2, 28a2b4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - svc 230 @ 0xe6 │ │ │ │ + svc 150 @ 0x96 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, pc, #712 @ (adr r5, 28a344 ) │ │ │ │ + add r5, pc, #392 @ (adr r5, 28a204 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r4, r0, #7 │ │ │ │ + adds r4, r6, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r5, pc, #408 @ (adr r5, 28a21c ) │ │ │ │ + add r5, pc, #88 @ (adr r5, 28a0dc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, pc, #504 @ (adr r2, 28a280 ) │ │ │ │ + add r2, pc, #184 @ (adr r2, 28a140 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, r4, #6 │ │ │ │ + adds r6, r2, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r4, pc, #800 @ (adr r4, 28a3b0 ) │ │ │ │ + add r4, pc, #480 @ (adr r4, 28a270 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, pc, #384 @ (adr r2, 28a214 ) │ │ │ │ + add r2, pc, #64 @ (adr r2, 28a0d4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r4, pc, #840 @ (adr r4, 28a3e4 ) │ │ │ │ + add r4, pc, #520 @ (adr r4, 28a2a4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh.w pc, [r1, #4095] @ 0xfff │ │ │ │ subs r4, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #344 @ (adr r4, 28a204 ) │ │ │ │ + add r4, pc, #24 @ (adr r4, 28a0c4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, pc, #504 @ (adr r4, 28a2a8 ) │ │ │ │ + add r4, pc, #184 @ (adr r4, 28a168 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a0b0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -152897,15 +152903,15 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #100] @ 0x64 │ │ │ │ cbnz r3, 28a12a │ │ │ │ ldr r0, [pc, #112] @ (28a190 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 607efc │ │ │ │ + bl 607eac │ │ │ │ b.n 28a0e4 │ │ │ │ ldr r1, [pc, #104] @ (28a194 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -152928,15 +152934,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 28a112 │ │ │ │ ldr r0, [pc, #56] @ (28a1a0 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 28a112 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r0, #9 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsrs r6, r7, #8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -152946,21 +152952,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r3, pc, #872 @ (adr r3, 28a500 ) │ │ │ │ + add r3, pc, #552 @ (adr r3, 28a3c0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r4, #25 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #440 @ (adr r3, 28a35c ) │ │ │ │ + add r3, pc, #120 @ (adr r3, 28a21c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a1a4 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 3fcc80 │ │ │ │ │ │ │ │ @@ -153025,39 +153031,39 @@ │ │ │ │ │ │ │ │ 0028a244 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ ldr.w ip, [pc, #48] @ 28a28c │ │ │ │ ldr r2, [pc, #48] @ (28a290 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (28a294 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, r4, r2 │ │ │ │ + subs r2, r2, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, sp, #560 @ 0x230 │ │ │ │ + add r1, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #136 @ 0x88 │ │ │ │ + add r6, sp, #840 @ 0x348 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028a298 : │ │ │ │ ldr r3, [pc, #24] @ (28a2b4 ) │ │ │ │ ldr r2, [pc, #28] @ (28a2b8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -153096,15 +153102,15 @@ │ │ │ │ nop │ │ │ │ lsrs r6, r7, #32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #368] @ 0x170 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r4, [sp, #0] │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0028a300 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 28a31c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (28a324 ) │ │ │ │ @@ -153118,17 +153124,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 2869e8 │ │ │ │ ldr r0, [pc, #12] @ (28a32c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2869e8 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 28aab8 │ │ │ │ + b.n 28aa18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #792] @ 0x318 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a330 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -153170,15 +153176,15 @@ │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ blx 22418c │ │ │ │ ldr r3, [pc, #128] @ (28a41c ) │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 60ed80 │ │ │ │ + bl 60ed30 │ │ │ │ ldr r0, [pc, #116] @ (28a420 ) │ │ │ │ add r0, pc │ │ │ │ bl 2869e8 │ │ │ │ ldr r2, [pc, #112] @ (28a424 ) │ │ │ │ ldr r3, [pc, #96] @ (28a414 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -153222,34 +153228,34 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 28aa78 │ │ │ │ + b.n 28a9d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r0, r3, #29 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r6, [sp, #360] @ 0x168 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, pc, #192 @ (adr r1, 28a4f0 ) │ │ │ │ + add r0, pc, #896 @ (adr r0, 28a7b0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, r1, r4 │ │ │ │ + adds r0, r7, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, pc, #104 @ (adr r1, 28a4a0 ) │ │ │ │ + add r0, pc, #808 @ (adr r0, 28a760 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #776] @ 0x308 │ │ │ │ + ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a43c : │ │ │ │ ldr r0, [pc, #4] @ (28a444 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2869e8 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5!, {r1, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a448 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -153278,25 +153284,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (28a4ac ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28a47a │ │ │ │ ldr r0, [pc, #24] @ (28a4b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 28a47a │ │ │ │ lsls r4, r6, #26 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #656 @ (adr r0, 28a744 ) │ │ │ │ + add r0, pc, #336 @ (adr r0, 28a604 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a4b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -153367,15 +153373,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28a520 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28a4d2 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 6ad074 │ │ │ │ + bl 6ad024 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 28a4d2 │ │ │ │ ldr r2, [pc, #96] @ (28a5d8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 28a5ac │ │ │ │ mov r0, r4 │ │ │ │ @@ -153393,15 +153399,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 28a53e │ │ │ │ ldr r0, [pc, #72] @ (28a5e8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 28a53e │ │ │ │ ldr r2, [pc, #60] @ (28a5ec ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 28a57c │ │ │ │ @@ -153409,15 +153415,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 28a57c │ │ │ │ ldr r0, [pc, #44] @ (28a5f0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 28a57c │ │ │ │ nop │ │ │ │ lsls r4, r0, #25 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ @@ -153425,19 +153431,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #792] @ 0x318 │ │ │ │ + ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r0, fp │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #816] @ 0x330 │ │ │ │ + ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a5f4 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 28a600 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -153715,21 +153721,21 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ lsls r2, r1, #13 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r2, #12 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r5, [sp, #656] @ 0x290 │ │ │ │ + ldr r5, [sp, #336] @ 0x150 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #584] @ 0x248 │ │ │ │ + ldr r5, [sp, #264] @ 0x108 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #144] @ 0x90 │ │ │ │ + ldr r4, [sp, #848] @ 0x350 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -153824,25 +153830,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ ldr r1, [pc, #604] @ (28ac34 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ ldr r1, [pc, #596] @ (28ac38 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 28abac │ │ │ │ ldr r1, [pc, #580] @ (28ac3c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 224da4 │ │ │ │ @@ -153912,30 +153918,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 28ab14 │ │ │ │ ldr r1, [pc, #428] @ (28ac58 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69fc4c │ │ │ │ + bl 69fbfc │ │ │ │ ldr r1, [pc, #416] @ (28ac5c ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 69fc4c │ │ │ │ + bl 69fbfc │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 225690 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #372] @ (28ac60 ) │ │ │ │ ldr r3, [pc, #308] @ (28ac24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -153948,32 +153954,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #332] @ (28ac64 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69fa44 │ │ │ │ + bl 69f9f4 │ │ │ │ cbnz r0, 28ab78 │ │ │ │ ldr r1, [pc, #324] @ (28ac68 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69fa44 │ │ │ │ + bl 69f9f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28aada │ │ │ │ ldr r2, [pc, #316] @ (28ac6c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (28ac70 ) │ │ │ │ ldr r1, [pc, #316] @ (28ac74 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 28aae2 │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 28aa86 │ │ │ │ ldr r1, [pc, #288] @ (28ac78 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -153983,167 +153989,167 @@ │ │ │ │ bne.n 28abfa │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 28aa06 │ │ │ │ ldr r1, [pc, #268] @ (28ac7c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69cefc │ │ │ │ + bl 69ceac │ │ │ │ b.n 28ab46 │ │ │ │ ldr r2, [pc, #260] @ (28ac80 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #260] @ (28ac84 ) │ │ │ │ ldr r1, [pc, #264] @ (28ac88 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 28ab46 │ │ │ │ ldr r4, [pc, #248] @ (28ac8c ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #244] @ (28ac90 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #244] @ (28ac94 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 28ab46 │ │ │ │ ldr r2, [pc, #232] @ (28ac98 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #232] @ (28ac9c ) │ │ │ │ ldr r1, [pc, #236] @ (28aca0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r1, [pc, #220] @ (28aca4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69cf64 │ │ │ │ + bl 69cf14 │ │ │ │ b.n 28ab46 │ │ │ │ ldr r2, [pc, #212] @ (28aca8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #212] @ (28acac ) │ │ │ │ ldr r1, [pc, #216] @ (28acb0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r1, [pc, #200] @ (28acb4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69cf64 │ │ │ │ + bl 69cf14 │ │ │ │ b.n 28ab46 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (28acb8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (28acbc ) │ │ │ │ ldr r1, [pc, #188] @ (28acc0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r1, [pc, #172] @ (28acc4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69cf64 │ │ │ │ + bl 69cf14 │ │ │ │ b.n 28ab46 │ │ │ │ lsls r0, r5, #5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r2, #5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #264] @ 0x108 │ │ │ │ + ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r7, [sp, #456] @ 0x1c8 │ │ │ │ + str r7, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r4, [sp, #368] @ 0x170 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r6, #9] │ │ │ │ + strb r6, [r4, #8] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r4, [sp, #880] @ 0x370 │ │ │ │ + ldr r4, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #848] @ 0x350 │ │ │ │ + ldr r4, [sp, #528] @ 0x210 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r4, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + ldr r4, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r4, #8 │ │ │ │ + lsrs r2, r2, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [sp, #832] @ 0x340 │ │ │ │ + ldr r4, [sp, #512] @ 0x200 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #776] @ 0x308 │ │ │ │ + ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r6, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r4, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r4, [sp, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r5, #8 │ │ │ │ + asrs r4, r3, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #912] @ 0x390 │ │ │ │ + ldr r2, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r3, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r4, #7 │ │ │ │ + asrs r2, r2, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #616] @ 0x268 │ │ │ │ + ldr r2, [sp, #296] @ 0x128 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r2, #23 │ │ │ │ + lsrs r2, r0, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r0, #7 │ │ │ │ + asrs r4, r6, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #512] @ 0x200 │ │ │ │ + ldr r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r6, r5, #6 │ │ │ │ + asrs r6, r3, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #408] @ 0x198 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #560] @ 0x230 │ │ │ │ + ldr r2, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r2, [sp, #912] @ 0x390 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r1, #6 │ │ │ │ + asrs r2, r7, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #256] @ 0x100 │ │ │ │ + ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #840] @ 0x348 │ │ │ │ + ldr r2, [sp, #520] @ 0x208 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r4, #5 │ │ │ │ + asrs r0, r2, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [sp, #792] @ 0x318 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #240] @ 0xf0 │ │ │ │ + ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (28adc4 ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -154246,21 +154252,21 @@ │ │ │ │ b.n 28ad0a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp2 0, 2, cr0, cr14, cr4, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [lr, #400]! @ 0x190 │ │ │ │ - ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [sp, #400] @ 0x190 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (28af3c ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -154369,15 +154375,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (28af64 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ mov r0, r6 │ │ │ │ blx 2234f4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 28ae78 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -154390,15 +154396,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (28af70 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 223ed8 │ │ │ │ b.n 28aefa │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r4, #-400] @ 0xfffffe70 │ │ │ │ tst r4, r5 │ │ │ │ @@ -154409,25 +154415,25 @@ │ │ │ │ ldc2 0, cr0, [r0], {100} @ 0x64 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r0, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r7, #25 │ │ │ │ + lsrs r4, r5, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #200] @ 0xc8 │ │ │ │ + str r6, [sp, #904] @ 0x388 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r1, #25 │ │ │ │ + lsrs r0, r7, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #1016] @ 0x3f8 │ │ │ │ + str r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -154557,37 +154563,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (28b0dc ) │ │ │ │ ldr r0, [pc, #56] @ (28b0e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r0, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [sp, #640] @ 0x280 │ │ │ │ + ldr r0, [sp, #320] @ 0x140 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r2, #14 │ │ │ │ + asrs r4, r0, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r4, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #246 @ 0xf6 │ │ │ │ + cmp r6, #166 @ 0xa6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + str r7, [sp, #736] @ 0x2e0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r2, #19 │ │ │ │ + lsrs r2, r0, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #560] @ 0x230 │ │ │ │ + str r5, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r7, [sp, #880] @ 0x370 │ │ │ │ + str r7, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r7, #18 │ │ │ │ + lsrs r4, r5, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #472] @ 0x1d8 │ │ │ │ + str r5, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r7, [sp, #792] @ 0x318 │ │ │ │ + str r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 28b0f0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 2257b0 <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -154629,29 +154635,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 225760 │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 28b170 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 28b16c │ │ │ │ - b.w 6924c0 │ │ │ │ + b.w 692470 │ │ │ │ b.w 225450 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 225158 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 28b196 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6924c0 │ │ │ │ + b.w 692470 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 225450 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -154693,17 +154699,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #560] @ 0x230 │ │ │ │ + str r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -154781,17 +154787,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 28b248 │ │ │ │ b.n 28b2a8 │ │ │ │ nop │ │ │ │ - str r5, [sp, #992] @ 0x3e0 │ │ │ │ + str r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r5, [sp, #464] @ 0x1d0 │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (28b404 ) │ │ │ │ @@ -154874,28 +154880,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 28a720 │ │ │ │ b.n 28b350 │ │ │ │ ldr r1, [pc, #44] @ (28b410 ) │ │ │ │ ldr r0, [pc, #44] @ (28b414 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69de40 │ │ │ │ + bl 69ddf0 │ │ │ │ mov r0, r5 │ │ │ │ blx 223ed8 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 28b350 │ │ │ │ bl 225c5c │ │ │ │ nop │ │ │ │ @ instruction: 0xf7ea0064 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7b60064 │ │ │ │ - str r4, [sp, #680] @ 0x2a8 │ │ │ │ + str r4, [sp, #360] @ 0x168 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r0, [r6, #18] │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -155190,60 +155196,60 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movt r0, #59492 @ 0xe864 │ │ │ │ - bgt.n 28b658 │ │ │ │ + bgt.n 28b7b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r3, [sp, #960] @ 0x3c0 │ │ │ │ + str r3, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #408] @ 0x198 │ │ │ │ + str r4, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #512] @ 0x200 │ │ │ │ + str r4, [sp, #192] @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #424] @ 0x1a8 │ │ │ │ + str r4, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #376] @ 0x178 │ │ │ │ + str r4, [sp, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ + ldr r5, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ + str r2, [sp, #808] @ 0x328 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r3, [sp, #648] @ 0x288 │ │ │ │ + str r3, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r3, [sp, #640] @ 0x280 │ │ │ │ + str r3, [sp, #320] @ 0x140 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r3, [sp, #624] @ 0x270 │ │ │ │ + str r3, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r3, [sp, #608] @ 0x260 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds.w r0, r4, #14942208 @ 0xe40000 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r1, [sp, #992] @ 0x3e0 │ │ │ │ + str r1, [sp, #672] @ 0x2a0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bge.n 28b6a8 │ │ │ │ + bge.n 28b808 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [sp, #864] @ 0x360 │ │ │ │ + ldr r4, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [sp, #776] @ 0x308 │ │ │ │ + ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r6, r6, #25 │ │ │ │ + lsls r6, r4, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r6, #56] @ 0x38 │ │ │ │ + ldrh r0, [r4, #54] @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [sp, #256] @ 0x100 │ │ │ │ + str r1, [sp, #960] @ 0x3c0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r4, #25 │ │ │ │ + lsls r0, r2, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r3, #56] @ 0x38 │ │ │ │ + ldrh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [sp, #232] @ 0xe8 │ │ │ │ + str r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (28b86c ) │ │ │ │ @@ -155335,15 +155341,15 @@ │ │ │ │ b.n 28b7dc │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf37e0064 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3280064 │ │ │ │ - str r1, [sp, #368] @ 0x170 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028b87c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -155423,15 +155429,15 @@ │ │ │ │ beq.n 28b99c │ │ │ │ mov r5, r9 │ │ │ │ b.n 28b8d2 │ │ │ │ ldr r1, [pc, #220] @ (28ba2c ) │ │ │ │ ldr r0, [pc, #224] @ (28ba30 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69de40 │ │ │ │ + bl 69ddf0 │ │ │ │ mov r0, r4 │ │ │ │ blx 223ed8 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -155509,30 +155515,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ bl 225c5c │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2760064 │ │ │ │ - ldrh r0, [r0, #58] @ 0x3a │ │ │ │ + ldrh r0, [r6, #54] @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r6, [r0, #20] │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xf1920064 │ │ │ │ - lsls r6, r4, #13 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r4, #32] │ │ │ │ + ldrh r0, [r2, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r6, #60] @ 0x3c │ │ │ │ + ldrh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r2, #13 │ │ │ │ + lsls r2, r0, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r1, #32] │ │ │ │ + ldrh r4, [r7, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r1, #60] @ 0x3c │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -155715,17 +155721,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - ldrh r4, [r0, #36] @ 0x24 │ │ │ │ + ldrh r4, [r6, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r5, #34] @ 0x22 │ │ │ │ + ldrh r6, [r3, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -155881,21 +155887,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 223ed8 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 28bc94 │ │ │ │ nop │ │ │ │ - ldrh r0, [r4, #30] │ │ │ │ + ldrh r0, [r2, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r4, #30] │ │ │ │ + ldrh r4, [r2, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r4, #24] │ │ │ │ + ldrh r6, [r2, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r6, #22] │ │ │ │ + ldrh r2, [r4, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (28bec0 ) │ │ │ │ @@ -156088,17 +156094,17 @@ │ │ │ │ b.n 28bf70 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 28bfae │ │ │ │ nop │ │ │ │ - ldrh r0, [r3, #10] │ │ │ │ + ldrh r0, [r1, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r7, #8] │ │ │ │ + ldrh r6, [r5, #6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (28c2b4 ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -156318,15 +156324,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 28c17c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (28c2c8 ) │ │ │ │ ldr r0, [pc, #88] @ (28c2cc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69de40 │ │ │ │ + bl 69ddf0 │ │ │ │ mov r0, r5 │ │ │ │ blx 223ed8 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -156344,24 +156350,24 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 28c276 │ │ │ │ bl 225c5c │ │ │ │ @ instruction: 0xead40064 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #62] @ 0x3e │ │ │ │ + strh r2, [r3, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ eors.w r0, r6, r4, asr #1 │ │ │ │ - strh r2, [r7, #60] @ 0x3c │ │ │ │ + strh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r3, #48] @ 0x30 │ │ │ │ + strh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r4, #15] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strh r6, [r4, #46] @ 0x2e │ │ │ │ + strh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r5, #14] │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -156553,21 +156559,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 223ed8 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 28c374 │ │ │ │ nop │ │ │ │ - strh r4, [r4, #38] @ 0x26 │ │ │ │ + strh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r7, #36] @ 0x24 │ │ │ │ + strh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r6, #32] │ │ │ │ + strh r6, [r4, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r0, #32] │ │ │ │ + strh r4, [r6, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (28c72c ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -156754,15 +156760,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 28c6c4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (28c740 ) │ │ │ │ ldr r0, [pc, #80] @ (28c744 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69de40 │ │ │ │ + bl 69ddf0 │ │ │ │ mov r0, r4 │ │ │ │ blx 223ed8 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -156776,21 +156782,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 28c5ba │ │ │ │ bl 225c5c │ │ │ │ b.n 28c330 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #24] │ │ │ │ + strh r2, [r1, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 28c2c8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r2, [r5, #22] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r3, #12] │ │ │ │ + strh r6, [r1, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -157045,17 +157051,17 @@ │ │ │ │ b.n 28c94c │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 28c990 │ │ │ │ ... │ │ │ │ - ldrb r4, [r7, #29] │ │ │ │ + ldrb r4, [r5, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r4, #29] │ │ │ │ + ldrb r2, [r2, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -157535,63 +157541,63 @@ │ │ │ │ ... │ │ │ │ udf #140 @ 0x8c │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ udf #28 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r6, [r2, #2] │ │ │ │ + ldrb r6, [r0, #1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r1, #2] │ │ │ │ + ldrb r0, [r7, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r7, #1] │ │ │ │ + ldrb r2, [r5, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r6, #1] │ │ │ │ + ldrb r0, [r4, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r3!, {r1, r3, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r3, #10] │ │ │ │ + ldrb r4, [r1, #9] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r7, #12] │ │ │ │ + ldrb r4, [r5, #11] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r3, #12] │ │ │ │ + ldrb r4, [r1, #11] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r4, #12] │ │ │ │ + ldrb r4, [r2, #11] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r2, #12] │ │ │ │ + ldrb r6, [r0, #11] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r6, #6] │ │ │ │ + ldrb r4, [r4, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r2!, {r1, r5, r6} │ │ │ │ + stmia r2!, {r1, r4} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0028cf14 : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 28b87c │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (28cf28 ) │ │ │ │ add r2, pc │ │ │ │ b.w 28e780 │ │ │ │ - ldrb r6, [r4, #10] │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #4] @ (28cf34 ) │ │ │ │ add r2, pc │ │ │ │ b.w 28e780 │ │ │ │ - ldrb r6, [r7, #10] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #4] @ (28cf40 ) │ │ │ │ add r2, pc │ │ │ │ b.w 28e6fc │ │ │ │ - ldrb r6, [r1, #10] │ │ │ │ + ldrb r6, [r7, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #4] @ (28cf4c ) │ │ │ │ add r2, pc │ │ │ │ b.w 28e6fc │ │ │ │ - ldrb r6, [r4, #10] │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (28cf94 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -157612,15 +157618,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r1, #10] │ │ │ │ + ldrb r2, [r7, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 28cfee │ │ │ │ mov lr, r3 │ │ │ │ @@ -157654,15 +157660,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 28cfe0 │ │ │ │ - ldrb r2, [r0, #9] │ │ │ │ + ldrb r2, [r6, #7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (28d054 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -157683,15 +157689,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r4, #6] │ │ │ │ + ldrb r6, [r2, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 28d0a6 │ │ │ │ mov lr, r3 │ │ │ │ @@ -157723,15 +157729,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 28d098 │ │ │ │ - ldrb r6, [r3, #5] │ │ │ │ + ldrb r6, [r1, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 28d118 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -157811,17 +157817,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (28d1b0 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 6976d8 │ │ │ │ + b.w 697688 │ │ │ │ nop │ │ │ │ - strh r4, [r3, #4] │ │ │ │ + strh r4, [r1, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (28d1c8 ) │ │ │ │ ldr r2, [pc, #20] @ (28d1cc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (28d1d0 ) │ │ │ │ @@ -157829,15 +157835,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ bls.n 28d274 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #4] │ │ │ │ + strh r2, [r6, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -157902,15 +157908,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 6926f8 │ │ │ │ + bl 6926a8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 28d2ae │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -158356,15 +158362,15 @@ │ │ │ │ beq.n 28d7f6 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 28d856 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 28d810 │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 28d7aa │ │ │ │ ldr r3, [pc, #224] @ (28d880 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -158378,15 +158384,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 28d7c6 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 224da4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28d7b2 │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28d870 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 28d7e8 │ │ │ │ dmb ish │ │ │ │ @@ -158447,15 +158453,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 28d78e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (28d88c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 699ec4 │ │ │ │ + bl 699e74 │ │ │ │ b.n 28d7e8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ bl 225c8c │ │ │ │ bcc.n 28d7d4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -158602,15 +158608,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 28db24 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 28da3e │ │ │ │ ldr r3, [pc, #244] @ (28db28 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -158624,15 +158630,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 28da56 │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 28da46 │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28db20 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 28daca │ │ │ │ cmp r4, #0 │ │ │ │ @@ -158678,15 +158684,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 28da66 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (28db2c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 699ec4 │ │ │ │ + bl 699e74 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28da6a │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -158708,19 +158714,19 @@ │ │ │ │ bl 225c8c │ │ │ │ beq.n 28db04 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28e0f8 │ │ │ │ + b.n 28e058 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r1, #116] @ 0x74 │ │ │ │ + ldr r0, [r7, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r6, #112] @ 0x70 │ │ │ │ + ldr r0, [r4, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028db3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158816,21 +158822,21 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, r3] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r6, [r7, #26] │ │ │ │ + strb r6, [r5, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r2, [r5, r2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r2, [r2, #108] @ 0x6c │ │ │ │ + ldr r2, [r0, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r3, #13 │ │ │ │ + lsls r2, r1, #12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r6, [r4, r1] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #202 @ 0xca │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 0028dc4c : │ │ │ │ @@ -158912,15 +158918,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 6926f8 │ │ │ │ + bl 6926a8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 28dd38 │ │ │ │ adds r4, #4 │ │ │ │ @@ -158939,15 +158945,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r6!, {r1, r2, r5, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, r7] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r6, [r5, #22] │ │ │ │ + strb r6, [r3, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r4, [r4, r6] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r4, [r6, r5] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r1, #158 @ 0x9e │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -158969,15 +158975,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 6974a4 │ │ │ │ + bl 697454 │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (28df7c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -159156,71 +159162,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #74 @ 0x4a │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r4, [r0, r3] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [r5, #76] @ 0x4c │ │ │ │ + ldr r4, [r3, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r6, #5 │ │ │ │ + lsls r2, r4, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #72] @ 0x48 │ │ │ │ + ldr r0, [r5, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r0, #72] @ 0x48 │ │ │ │ + ldr r6, [r6, #64] @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bl 5e3f92 │ │ │ │ - ldrsb r6, [r7, r2] │ │ │ │ + bl 5e3f92 │ │ │ │ + ldrsb r6, [r5, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - ldr r2, [r3, #68] @ 0x44 │ │ │ │ + ldr r2, [r1, #64] @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r1, #68] @ 0x44 │ │ │ │ + ldr r6, [r7, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r0, #68] @ 0x44 │ │ │ │ + ldr r4, [r6, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldmia r4, {r1, r4, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - svc 6 │ │ │ │ + udf #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r2, #16] │ │ │ │ + ldr r4, [r0, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - udf #240 @ 0xf0 │ │ │ │ + udf #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r0, #52] @ 0x34 │ │ │ │ + ldr r2, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - udf #218 @ 0xda │ │ │ │ + udf #138 @ 0x8a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r5, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - udf #196 @ 0xc4 │ │ │ │ + udf #116 @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r2, #12] │ │ │ │ + ldr r2, [r0, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - udf #174 @ 0xae │ │ │ │ + udf #94 @ 0x5e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r0, #48] @ 0x30 │ │ │ │ + ldr r0, [r6, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r7, #8] │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - udf #152 @ 0x98 │ │ │ │ + udf #72 @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r4, #8] │ │ │ │ + ldr r6, [r2, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028dff4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -159403,83 +159409,83 @@ │ │ │ │ bne.n 28e0ba │ │ │ │ ldr r0, [pc, #144] @ (28e23c ) │ │ │ │ add r0, pc │ │ │ │ b.n 28e0be │ │ │ │ ldr.w lr, [pc, #140] @ 28e240 │ │ │ │ add lr, pc │ │ │ │ b.n 28e01a │ │ │ │ - ldr r0, [r1, #44] @ 0x2c │ │ │ │ + ldr r0, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r2, #44] @ 0x2c │ │ │ │ + ldr r6, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r2, #44] @ 0x2c │ │ │ │ + ldr r6, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r2, #44] @ 0x2c │ │ │ │ + ldr r4, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r2, #44] @ 0x2c │ │ │ │ + ldr r2, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r2, #44] @ 0x2c │ │ │ │ + ldr r0, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r1, #44] @ 0x2c │ │ │ │ + ldr r6, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r2, #44] @ 0x2c │ │ │ │ + ldr r2, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r2, #44] @ 0x2c │ │ │ │ + ldr r0, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r2, #44] @ 0x2c │ │ │ │ + ldr r0, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r2, #44] @ 0x2c │ │ │ │ + ldr r4, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r1, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r3, #44] @ 0x2c │ │ │ │ + ldr r6, [r1, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r1, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r5, #224 @ 0xe0 │ │ │ │ + cmp r5, #144 @ 0x90 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r1, #44] @ 0x2c │ │ │ │ + ldr r6, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r1, #44] @ 0x2c │ │ │ │ + ldr r4, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r4, #28] │ │ │ │ + ldr r6, [r2, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r5, #110 @ 0x6e │ │ │ │ + cmp r5, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #102 @ 0x66 │ │ │ │ + cmp r5, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #92 @ 0x5c │ │ │ │ + cmp r5, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #82 @ 0x52 │ │ │ │ + cmp r5, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #72 @ 0x48 │ │ │ │ + cmp r4, #248 @ 0xf8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #62 @ 0x3e │ │ │ │ + cmp r4, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #54 @ 0x36 │ │ │ │ + cmp r4, #230 @ 0xe6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ + cmp r4, #220 @ 0xdc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #36 @ 0x24 │ │ │ │ + cmp r4, #212 @ 0xd4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #28 │ │ │ │ + cmp r4, #204 @ 0xcc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #20 │ │ │ │ + cmp r4, #196 @ 0xc4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #14 │ │ │ │ + cmp r4, #190 @ 0xbe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #252 @ 0xfc │ │ │ │ + cmp r4, #172 @ 0xac │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ + ldr r0, [r3, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r4, #222 @ 0xde │ │ │ │ + cmp r4, #142 @ 0x8e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #212 @ 0xd4 │ │ │ │ + cmp r4, #132 @ 0x84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r6, #16] │ │ │ │ + ldr r4, [r4, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -159519,17 +159525,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 28e296 │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #16] │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ + ldr r6, [r3, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -159557,15 +159563,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -159593,15 +159599,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ + ldr r6, [r1, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (28e3c4 ) │ │ │ │ @@ -159623,15 +159629,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [r0, #0] │ │ │ │ + str r4, [r6, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028e3c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -160235,15 +160241,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ stmia r1!, {r1, r4, r5, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 28e940 │ │ │ │ + bmi.n 28eaa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ @@ -160509,19 +160515,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28ec6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 28ebfc │ │ │ │ + bne.n 28ed5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r4, [r6, r5] │ │ │ │ + ldrsh r4, [r4, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r0, [r0, r6] │ │ │ │ + ldrsh r0, [r6, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (28ed18 ) │ │ │ │ @@ -160550,23 +160556,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 6b3a00 │ │ │ │ + bl 6b39b0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b39cc │ │ │ │ + bl 6b397c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3b84 │ │ │ │ + bl 6b3b34 │ │ │ │ ldr r2, [pc, #56] @ (28ed20 ) │ │ │ │ ldr r3, [pc, #48] @ (28ed1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -160718,19 +160724,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28ee7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r4, r5] │ │ │ │ + ldrb r4, [r2, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r0, r6] │ │ │ │ + ldrb r0, [r6, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -161020,21 +161026,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (28f1ac ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 3cefc8 │ │ │ │ b.n 28f10e │ │ │ │ nop │ │ │ │ - bcs.n 28f0c8 │ │ │ │ + bcs.n 28f228 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r4, r2] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r6, r1] │ │ │ │ + ldrh r4, [r4, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r0, r2] │ │ │ │ + ldrh r2, [r6, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ @@ -161145,21 +161151,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 224f94 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 28f36a │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 6974a4 │ │ │ │ + bl 697454 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 28f37a │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 6974a4 │ │ │ │ + bl 697454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161173,35 +161179,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (28f3a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 6ab73c │ │ │ │ + bl 6ab6ec │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 28f330 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 6ab73c │ │ │ │ + bl 6ab6ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r2!, {r1, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r5, r1] │ │ │ │ + ldr r4, [r3, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r7, r1] │ │ │ │ + ldr r0, [r5, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (28f424 ) │ │ │ │ @@ -161225,15 +161231,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 28f3f8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 28f3f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (28f42c ) │ │ │ │ ldr r2, [pc, #44] @ (28f428 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -161288,15 +161294,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 28f8ae │ │ │ │ ldr.w r0, [pc, #1116] @ 28f8e0 │ │ │ │ ldr.w r1, [pc, #1116] @ 28f8e4 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 69dee8 │ │ │ │ + bl 69de98 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -161338,15 +161344,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 6a43b4 │ │ │ │ + bl 6a4364 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 28f770 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -161411,15 +161417,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 6a43b4 │ │ │ │ + bl 6a4364 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 28f646 │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -161460,23 +161466,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 28f1b0 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 6a43bc │ │ │ │ + bl 6a436c │ │ │ │ b.n 28f618 │ │ │ │ ldr r3, [pc, #576] @ (28f8ec ) │ │ │ │ ldr r1, [pc, #580] @ (28f8f0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 69dee8 │ │ │ │ + bl 69de98 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -161518,15 +161524,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 6a43b4 │ │ │ │ + bl 6a4364 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 28f7c4 │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 28f4a2 │ │ │ │ movs r0, #16 │ │ │ │ blx 2231cc │ │ │ │ @@ -161544,15 +161550,15 @@ │ │ │ │ bl 28f1b0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6a43bc │ │ │ │ + bl 6a436c │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -161627,51 +161633,51 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 6a43bc │ │ │ │ + bl 6a436c │ │ │ │ b.n 28f766 │ │ │ │ ldr r0, [pc, #68] @ (28f8f4 ) │ │ │ │ ldr r1, [pc, #68] @ (28f8f8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 69de40 │ │ │ │ + bl 69ddf0 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 28f4d8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (28f8fc ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 69de40 │ │ │ │ + bl 69ddf0 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 28f4d8 │ │ │ │ @ instruction: 0xb6c0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r7 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r6, [r7, r2] │ │ │ │ + ldr r6, [r5, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xb62e │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r7, #212 @ 0xd4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r0, [r6, r5] │ │ │ │ + strb r0, [r4, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r5, #206 @ 0xce │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strh r4, [r5, r7] │ │ │ │ + strh r4, [r3, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r1, r6] │ │ │ │ + strh r4, [r7, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028f900 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -161972,17 +161978,17 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add sp, #184 @ 0xb8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r7!, {r1, r5} │ │ │ │ + ldmia r6, {r1, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028fc2c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -162108,30 +162114,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 28fe08 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 28fe26 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 28fd3a │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #244] @ (28fe74 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (28fe78 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r5, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 28fe56 │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -162148,15 +162154,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 28fdb2 │ │ │ │ mov r5, r1 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r2, [pc, #156] @ (28fe7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -162194,36 +162200,36 @@ │ │ │ │ b.n 28fd72 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 28fdca │ │ │ │ ldr r0, [pc, #48] @ (28fe80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 28fdcc │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ b.n 28fdfe │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ add r6, sp, #280 @ 0x118 │ │ │ │ lsls r4, r4, #1 │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r1, #86 @ 0x56 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r5, [pc, #656] @ (290108 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, r2] │ │ │ │ + str r4, [r3, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, #160 @ 0xa0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r7, [pc, #1016] @ (29027c ) │ │ │ │ + ldr r7, [pc, #696] @ (29013c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028fe84 : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 28febc │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -162293,19 +162299,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ blx 2231e4 │ │ │ │ - itte eq │ │ │ │ - lsleq r4, r2, #1 │ │ │ │ - ldreq r7, [pc, #432] @ (2900e4 ) │ │ │ │ - lslne r4, r0, #1 │ │ │ │ - ldr r4, [pc, #680] @ (2901e0 ) │ │ │ │ + bkpt 0x00b6 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + ldr r7, [pc, #112] @ (28ffa4 ) │ │ │ │ + lsls r4, r0, #1 │ │ │ │ + ldr r4, [pc, #360] @ (2900a0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (2900d4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -162391,15 +162397,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 6ab648 │ │ │ │ + bl 6ab5f8 │ │ │ │ cbz r0, 290044 │ │ │ │ ldr r2, [pc, #216] @ (2900f0 ) │ │ │ │ ldr r3, [pc, #192] @ (2900d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -162452,15 +162458,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28ffe2 │ │ │ │ ldr r0, [pc, #104] @ (290100 ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 28ffe2 │ │ │ │ ldr r3, [pc, #92] @ (290104 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 290078 │ │ │ │ @@ -162469,46 +162475,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 290078 │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (290108 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 290078 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #752 @ 0x2f0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #720 @ 0x2d0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r0, [r2, #0] │ │ │ │ + ldrb r0, [r0, #31] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r7, #74 @ 0x4a │ │ │ │ + subs r6, #250 @ 0xfa │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #944] @ (2904a0 ) │ │ │ │ + ldr r6, [pc, #624] @ (290360 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r2, sp, #976 @ 0x3d0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ add r2, sp, #784 @ 0x310 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r7, [pc, #928] @ (29049c ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #96] @ (290164 ) │ │ │ │ + ldr r5, [pc, #800] @ (290424 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #848] @ (29045c ) │ │ │ │ + ldr r5, [pc, #528] @ (29031c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 28ff38 │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 28ff38 │ │ │ │ nop │ │ │ │ @@ -162790,15 +162796,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2901a0 │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 290434 │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 290324 │ │ │ │ @@ -162826,39 +162832,39 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 29048a │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 29023c │ │ │ │ b.n 29025c │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abde4 │ │ │ │ + bl 6abd94 │ │ │ │ b.n 29045c │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 290476 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #864 @ 0x360 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #680 @ 0x2a8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r5, [pc, #424] @ (290654 ) │ │ │ │ + ldr r5, [pc, #104] @ (290514 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #464 @ 0x1d0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adcs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #800] @ (2907e0 ) │ │ │ │ + ldr r2, [pc, #480] @ (2906a0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ @@ -162999,15 +163005,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 290526 │ │ │ │ ldr r0, [pc, #108] @ (290690 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 290526 │ │ │ │ ldr r3, [pc, #92] @ (290694 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2905e4 │ │ │ │ @@ -163021,40 +163027,40 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (290698 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2905e4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #184 @ (adr r6, 290728 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #120 @ (adr r6, 2906f0 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r1, #252 @ 0xfc │ │ │ │ + subs r1, #172 @ 0xac │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #552 @ (adr r5, 2908ac ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r1, [pc, #480] @ (290868 ) │ │ │ │ + ldr r1, [pc, #160] @ (290728 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #1000] @ (290a7c ) │ │ │ │ + ldr r0, [pc, #680] @ (29093c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #936] @ (290a44 ) │ │ │ │ + ldr r0, [pc, #616] @ (290904 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2907ac │ │ │ │ sub sp, #16 │ │ │ │ @@ -163156,35 +163162,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2906e6 │ │ │ │ ldr r0, [pc, #48] @ (2907cc ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2906e6 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #352 @ (adr r4, 290910 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #76 @ 0x4c │ │ │ │ + adds r7, #252 @ 0xfc │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r4, pc, #288 @ (adr r4, 2908dc ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #688 @ (adr r3, 290a74 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ add ip, lr │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47f6 │ │ │ │ + @ instruction: 0x47a6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2908a8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -163262,35 +163268,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 29081a │ │ │ │ ldr r0, [pc, #48] @ (2908c8 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 29081a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #144 @ (adr r3, 29093c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #24 │ │ │ │ + adds r6, #200 @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r3, pc, #80 @ (adr r3, 290908 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #704 @ (adr r2, 290b80 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ mov r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bx r3 │ │ │ │ + mov lr, r9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #656] @ 290b70 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -163351,15 +163357,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 290a6e │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 28ed24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 28ff38 │ │ │ │ ldr r2, [pc, #500] @ (290b84 ) │ │ │ │ ldr r3, [pc, #480] @ (290b74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -163378,50 +163384,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 290974 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 6b39cc │ │ │ │ + bl 6b397c │ │ │ │ b.n 2909e8 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 290a28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b3ee4 │ │ │ │ + bl 6b3e94 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b3b84 │ │ │ │ + bl 6b3b34 │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 296078 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2909ce │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 290a20 │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2909fe │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ b.n 290978 │ │ │ │ ldr r2, [pc, #348] @ (290b88 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 28ea54 │ │ │ │ @@ -163443,15 +163449,15 @@ │ │ │ │ bpl.n 290a20 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #304] @ (290b94 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 290a20 │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -163534,47 +163540,47 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (290ba0 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 29095c │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 290978 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ add r2, pc, #152 @ (adr r2, 290c0c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, r8 │ │ │ │ + mov r2, lr │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r1, pc, #944 @ (adr r1, 290f30 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #488 @ (adr r1, 290d70 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r4, #216 @ 0xd8 │ │ │ │ + adds r4, #136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r6 │ │ │ │ + cmp r2, ip │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r4, #100 @ 0x64 │ │ │ │ + adds r4, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r1 │ │ │ │ + add r6, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #760] @ (290eb0 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -163691,15 +163697,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 3ce7ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 290c34 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -163791,15 +163797,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 291026 │ │ │ │ ldr r1, [pc, #260] @ (290edc ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 2234f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -163842,15 +163848,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 290eee │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 291058 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 3cef9c │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 3cef9c │ │ │ │ @@ -163873,39 +163879,39 @@ │ │ │ │ ... │ │ │ │ ldr r7, [sp, #312] @ 0x138 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - mvns r6, r6 │ │ │ │ + bics r6, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r2, #86 @ 0x56 │ │ │ │ + adds r2, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bics r2, r2 │ │ │ │ + muls r2, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r3, #50] @ 0x32 │ │ │ │ + strh r0, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bics r6, r0 │ │ │ │ + orrs r6, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - orrs r2, r0 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r1, #0 │ │ │ │ + adds r0, #176 @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 6ab754 │ │ │ │ + bl 6ab704 │ │ │ │ b.n 290d80 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 6ab9dc │ │ │ │ + bl 6ab98c │ │ │ │ b.n 290e68 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -163917,15 +163923,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 28ec70 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b39cc │ │ │ │ + bl 6b397c │ │ │ │ b.n 290f4a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -163933,38 +163939,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 291032 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3ee4 │ │ │ │ + bl 6b3e94 │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3b84 │ │ │ │ + bl 6b3b34 │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 296118 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 290f2e │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 290f82 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 290f60 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ b.n 290c34 │ │ │ │ ldr r3, [pc, #336] @ (2910e4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 290c0e │ │ │ │ ldr r3, [pc, #328] @ (2910e8 ) │ │ │ │ @@ -163977,24 +163983,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (2910ec ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 290c0e │ │ │ │ ldr r0, [pc, #288] @ (2910f0 ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #288] @ (2910f4 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 69dee8 │ │ │ │ + bl 69de98 │ │ │ │ b.n 290c40 │ │ │ │ ldr r3, [pc, #276] @ (2910f8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 290c3e │ │ │ │ ldr r3, [pc, #248] @ (2910e8 ) │ │ │ │ @@ -164005,26 +164011,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (2910fc ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 290c40 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 290ca8 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 6ab9dc │ │ │ │ + bl 6ab98c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 290de6 │ │ │ │ ldr r2, [pc, #204] @ (291100 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -164061,15 +164067,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2910d4 │ │ │ │ ldr r1, [pc, #108] @ (291104 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 295510 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 3cef9c │ │ │ │ @@ -164081,35 +164087,35 @@ │ │ │ │ bl 3cef9c │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 3cef9c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 2234f4 │ │ │ │ b.n 290dfa │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 6ab9dc │ │ │ │ + bl 6ab98c │ │ │ │ b.n 2910a2 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1 │ │ │ │ + ands r6, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r6, #172 @ 0xac │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsls r6, r5 │ │ │ │ + eors r6, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5 │ │ │ │ + lsls r0, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r6, #206 @ 0xce │ │ │ │ + cmp r6, #126 @ 0x7e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - eors r4, r0 │ │ │ │ + subs r7, #244 @ 0xf4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1068] @ 291548 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -164336,15 +164342,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #520] @ (29156c ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2911b0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -164518,29 +164524,29 @@ │ │ │ │ ... │ │ │ │ ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #752] @ 0x2f0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + subs r7, #82 @ 0x52 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r6, #96 @ 0x60 │ │ │ │ + subs r6, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #192 @ 0xc0 │ │ │ │ + subs r5, #112 @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r7, #56 @ 0x38 │ │ │ │ + adds r6, #232 @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 29158c │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -164596,43 +164602,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 2912e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 2912e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abde4 │ │ │ │ + bl 6abd94 │ │ │ │ b.n 2912c0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 2913da │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abde4 │ │ │ │ + bl 6abd94 │ │ │ │ b.n 2913b6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 29131e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 29149c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abde4 │ │ │ │ + bl 6abd94 │ │ │ │ b.n 291478 │ │ │ │ ldr r3, [pc, #76] @ (2916c8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29131e │ │ │ │ ldr r3, [pc, #68] @ (2916cc ) │ │ │ │ @@ -164646,27 +164652,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (2916d0 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 29131e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abde4 │ │ │ │ + bl 6abd94 │ │ │ │ b.n 29160a │ │ │ │ asrs r4, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ + subs r2, #114 @ 0x72 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 291efc │ │ │ │ @@ -164848,30 +164854,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 2234f4 │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 2256c4 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr.w r2, [pc, #1592] @ 291f18 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 291f1c │ │ │ │ add r2, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 291a4c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -164988,15 +164994,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 29189e │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 291818 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 28ed24 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 2234f4 │ │ │ │ @@ -165042,24 +165048,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 291f2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 291828 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 291a54 │ │ │ │ adds r5, #4 │ │ │ │ beq.w 291c4a │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -165173,15 +165179,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 291b74 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 291bce │ │ │ │ b.n 291b74 │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 291a50 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 28ed24 │ │ │ │ b.n 291a5c │ │ │ │ @@ -165318,15 +165324,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (291f40 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 291d34 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 28f2d0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 291dec │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -165406,15 +165412,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 29189e │ │ │ │ mov r5, r7 │ │ │ │ b.n 291d2e │ │ │ │ ldr r2, [pc, #180] @ (291f4c ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -165424,83 +165430,83 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (291f50 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 29189e │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 291ca0 │ │ │ │ b.n 291a54 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 291ce2 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abde4 │ │ │ │ + bl 6abd94 │ │ │ │ b.n 291cc0 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 291b04 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #98 @ 0x62 │ │ │ │ + subs r2, #18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r3, #124] @ 0x7c │ │ │ │ + str r4, [r1, #120] @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2921ac ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #70 @ 0x46 │ │ │ │ + adds r4, #246 @ 0xf6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r0, #22 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #106 @ 0x6a │ │ │ │ + adds r7, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, #236 @ 0xec │ │ │ │ + adds r6, #156 @ 0x9c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, #110 @ 0x6e │ │ │ │ + adds r6, #30 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r0, [r0, r3] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, #2 │ │ │ │ + adds r5, #178 @ 0xb2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ cmp r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #96 @ 0x60 │ │ │ │ + adds r4, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r3, #134 @ 0x86 │ │ │ │ + adds r3, #54 @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r3, #74 @ 0x4a │ │ │ │ + adds r2, #250 @ 0xfa │ │ │ │ lsls r4, r0, #1 │ │ │ │ - vmla.i32 d16, d4, d10[0] │ │ │ │ - adds r3, #26 │ │ │ │ + vmla.i16 d0, d4, d2[1] │ │ │ │ + adds r2, #202 @ 0xca │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (2921e4 ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -165656,15 +165662,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (29220c ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1529 @ 0x5f9 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 412c98 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -165700,15 +165706,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (292218 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 291fe8 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 2251d8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -165738,50 +165744,50 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (292224 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 292068 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r4, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r1, #26] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r2, #134 @ 0x86 │ │ │ │ + adds r2, #54 @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #100] @ 0x64 │ │ │ │ + ldr r6, [r3, #96] @ 0x60 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r0, r6] │ │ │ │ + ldr r4, [r6, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r4, [r0, #20] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + ldr r4, [sp, #896] @ 0x380 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #134 @ 0x86 │ │ │ │ + adds r1, #54 @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, #210 @ 0xd2 │ │ │ │ + cmp r2, #130 @ 0x82 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #210 @ 0xd2 │ │ │ │ + adds r0, #130 @ 0x82 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bkpt 0x007a │ │ │ │ + bkpt 0x002a │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #12 │ │ │ │ + adds r0, #188 @ 0xbc │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2923a8 ) │ │ │ │ @@ -165875,22 +165881,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2922b0 │ │ │ │ ldr r0, [pc, #172] @ (2923cc ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2922d8 │ │ │ │ ldr r0, [pc, #164] @ (2923d0 ) │ │ │ │ ldr r1, [pc, #164] @ (2923d4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 69dee8 │ │ │ │ + bl 69de98 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 2922bc │ │ │ │ ldr r1, [pc, #152] @ (2923d8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 3cefc8 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -165908,15 +165914,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (2923e4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 292282 │ │ │ │ ldr r3, [pc, #112] @ (2923e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2922d8 │ │ │ │ ldr r3, [pc, #92] @ (2923e0 ) │ │ │ │ @@ -165927,53 +165933,53 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (2923ec ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2922d8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #6 │ │ │ │ + lsrs r6, r0, #5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #192 @ 0xc0 │ │ │ │ + adds r0, #112 @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, #190 @ 0xbe │ │ │ │ + adds r0, #110 @ 0x6e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r7, #4 │ │ │ │ + lsrs r4, r5, #3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r2, [r4, #0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r0, #66 @ 0x42 │ │ │ │ + cmp r7, #242 @ 0xf2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r2, r2, #13 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r0, #130 @ 0x82 │ │ │ │ + adds r0, #50 @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r5, #15 │ │ │ │ + asrs r0, r3, #14 │ │ │ │ lsls r7, r1, #1 │ │ │ │ adds r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + cmp r7, #98 @ 0x62 │ │ │ │ lsls r4, r0, #1 │ │ │ │ blx r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #214 @ 0xd6 │ │ │ │ + adds r0, #134 @ 0x86 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 292534 │ │ │ │ @@ -166096,15 +166102,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 29244c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ strh r2, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r0, #136 @ 0x88 │ │ │ │ + adds r0, #56 @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -166294,15 +166300,15 @@ │ │ │ │ bl 28ed24 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2926ba │ │ │ │ b.n 2926ae │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abde4 │ │ │ │ + bl 6abd94 │ │ │ │ b.n 29264a │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 28ed24 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ @@ -166310,15 +166316,15 @@ │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2925a8 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2926c2 │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ strd ip, ip, [sp, #100] @ 0x64 │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ @@ -166414,30 +166420,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 28ed24 │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2925a4 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 2925a4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2925a4 │ │ │ │ b.n 292864 │ │ │ │ strh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #20 │ │ │ │ + cmp r6, #196 @ 0xc4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r2, pc, #624 @ (adr r2, 292b04 ) │ │ │ │ + add r2, pc, #304 @ (adr r2, 2929c4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -166576,15 +166582,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (292a7c ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 28ed24 │ │ │ │ b.n 29291c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 29297a │ │ │ │ @@ -166608,42 +166614,42 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (292a84 ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 292914 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r3, #18] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, #18] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r3, #214 @ 0xd6 │ │ │ │ + cmp r3, #134 @ 0x86 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r3, #14] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r4, [r1, r0] │ │ │ │ + ldr r7, [pc, #752] @ (292d64 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #246 @ 0xf6 │ │ │ │ + cmp r2, #166 @ 0xa6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #114 @ 0x72 │ │ │ │ + cmp r2, #34 @ 0x22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 292bc4 │ │ │ │ @@ -166763,36 +166769,36 @@ │ │ │ │ bpl.n 292ae4 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (292be4 ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 292ae4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r5, #2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #120 @ 0x78 │ │ │ │ + cmp r2, #40 @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r2, [r7, #0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, #0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ add r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #140 @ 0x8c │ │ │ │ + cmp r1, #60 @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (292d6c ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -166913,15 +166919,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (292d90 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 292c5e │ │ │ │ ldr r3, [pc, #100] @ (292d94 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 292cb0 │ │ │ │ @@ -166937,41 +166943,41 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (292d98 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 292cb0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #27] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r1, #70 @ 0x46 │ │ │ │ + cmp r0, #246 @ 0xf6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #44 @ 0x2c │ │ │ │ + cmp r0, #220 @ 0xdc │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r2, [r0, #25] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #352] @ (292eec ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #102 @ 0x66 │ │ │ │ + cmp r0, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + cmp r0, #28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (292f00 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -167093,15 +167099,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 292e16 │ │ │ │ ldr r3, [pc, #76] @ (292f28 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 292e94 │ │ │ │ ldr r3, [pc, #60] @ (292f20 ) │ │ │ │ @@ -167110,40 +167116,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 292e94 │ │ │ │ ldr r0, [pc, #60] @ (292f2c ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 292e94 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r3, #21] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r1, #21] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r0, #48 @ 0x30 │ │ │ │ + movs r7, #224 @ 0xe0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, #19] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp sl, r6 │ │ │ │ + cmp r2, ip │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #90 @ 0x5a │ │ │ │ + movs r7, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #104 @ 0x68 │ │ │ │ + movs r7, #24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 293010 │ │ │ │ @@ -167222,36 +167228,36 @@ │ │ │ │ bpl.n 292f86 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (293030 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 292f86 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #15] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r0!, {r5, r6} │ │ │ │ + stmia r0!, {r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #14] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #13] │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r0, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #136 @ 0x88 │ │ │ │ + movs r6, #56 @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (293318 ) │ │ │ │ @@ -167394,15 +167400,15 @@ │ │ │ │ b.n 29314e │ │ │ │ ldr r0, [pc, #376] @ (293334 ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (293338 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 69dee8 │ │ │ │ + bl 69de98 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 28ed24 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 28ff38 │ │ │ │ ldr r2, [pc, #348] @ (29333c ) │ │ │ │ @@ -167425,23 +167431,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (293340 ) │ │ │ │ ldr r1, [pc, #308] @ (293344 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 69dee8 │ │ │ │ + bl 69de98 │ │ │ │ b.n 2930ac │ │ │ │ ldr r0, [pc, #296] @ (293348 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (29334c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 69dee8 │ │ │ │ + bl 69de98 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 28ed24 │ │ │ │ b.n 2931d4 │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -167487,15 +167493,15 @@ │ │ │ │ bpl.n 2931cc │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (29335c ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2931cc │ │ │ │ ldr r3, [pc, #168] @ (293360 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2930a2 │ │ │ │ ldr r3, [pc, #148] @ (293358 ) │ │ │ │ @@ -167507,15 +167513,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (293364 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2930a2 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 293246 │ │ │ │ @@ -167531,49 +167537,49 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 29326c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r7, #10] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, #5 │ │ │ │ + subs r0, r5, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r6, [r3, #10] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #528] @ 0x210 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r6, #122 @ 0x7a │ │ │ │ + movs r6, #42 @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r6, r7, #18 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r5, #96 @ 0x60 │ │ │ │ + movs r5, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r4, [r5, #4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r0, r6, #17 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r4, #220 @ 0xdc │ │ │ │ + movs r4, #140 @ 0x8c │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r2, r3, #17 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r5, #48 @ 0x30 │ │ │ │ + movs r4, #224 @ 0xe0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r2, #18 │ │ │ │ + lsrs r4, r0, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #4 │ │ │ │ + movs r4, #180 @ 0xb4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #212 @ 0xd4 │ │ │ │ + movs r3, #132 @ 0x84 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 2934c8 │ │ │ │ @@ -167697,36 +167703,36 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (2934e8 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 2933d0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ strb r4, [r1, #30] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #54 @ 0x36 │ │ │ │ + movs r3, #230 @ 0xe6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r6, [r2, #29] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r0, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #66 @ 0x42 │ │ │ │ + movs r2, #242 @ 0xf2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2937a4 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -167943,15 +167949,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2937cc ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 29354e │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 2251d8 │ │ │ │ @@ -167983,46 +167989,46 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2937d4 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 28ed24 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 293616 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ strb r0, [r1, #24] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, #23] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r0, #10 │ │ │ │ + subs r2, r7, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, r5] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r0, [r3, #19] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r6, [r1, r2] │ │ │ │ + ldr r6, [r7, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #16 │ │ │ │ + movs r0, #192 @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #222 @ 0xde │ │ │ │ + movs r0, #142 @ 0x8e │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ @@ -168229,15 +168235,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (293a48 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 293834 │ │ │ │ ldr r3, [pc, #76] @ (293a4c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29390e │ │ │ │ @@ -168246,39 +168252,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 29390e │ │ │ │ ldr r0, [pc, #56] @ (293a50 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 29390e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r3, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r1, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r0, #132 @ 0x84 │ │ │ │ + movs r0, #52 @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, #7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, #2 │ │ │ │ + subs r4, r3, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [pc, #592] @ (293ca0 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, #3 │ │ │ │ + subs r2, r4, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -168361,15 +168367,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 293b4c │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -168469,15 +168475,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (293cdc ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 293ad0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 293bc0 │ │ │ │ ldr r2, [pc, #120] @ (293ce0 ) │ │ │ │ @@ -168497,15 +168503,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (293ce4 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 293bdc │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -168514,31 +168520,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, #2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r0, r0, #2 │ │ │ │ + subs r0, r6, #0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #172 @ 0xac │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, #3 │ │ │ │ + adds r0, r3, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + adds r6, r0, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 293e0c │ │ │ │ @@ -168630,15 +168636,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 293d3a │ │ │ │ ldr r0, [pc, #92] @ (293e30 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 293d3a │ │ │ │ ldr r3, [pc, #80] @ (293e34 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 293d7c │ │ │ │ @@ -168648,41 +168654,41 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 293d7c │ │ │ │ ldr r0, [pc, #64] @ (293e38 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 293d7c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r1, #96] @ 0x60 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsls r6, r7, #7 │ │ │ │ + lsls r6, r5, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [r7, #92] @ 0x5c │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - negs r4, r1 │ │ │ │ + rors r4, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r6, [r6, #84] @ 0x54 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r4, r7 │ │ │ │ + subs r4, r2, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r5, [pc, #96] @ (293e98 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r4, r7 │ │ │ │ + subs r4, r2, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 293f84 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -168797,29 +168803,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 293f18 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 293f18 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 293f50 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abde4 │ │ │ │ + bl 6abd94 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 293f38 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r6, #72] @ 0x48 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #27 │ │ │ │ + asrs r2, r0, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -168978,15 +168984,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2941b4 ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 28ed24 │ │ │ │ b.n 294028 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 294086 │ │ │ │ @@ -169011,41 +169017,41 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2941bc ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 29401e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r0, r4, r0 │ │ │ │ + adds r0, r2, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r0, #210 @ 0xd2 │ │ │ │ + subs r0, #130 @ 0x82 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r4 │ │ │ │ + adds r6, r1, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, r2 │ │ │ │ + adds r4, r0, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -169185,15 +169191,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2943b0 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 28ed24 │ │ │ │ b.n 294250 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2942b4 │ │ │ │ @@ -169217,41 +169223,41 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2943b8 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 294248 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r5, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r0, r0, r2 │ │ │ │ + adds r0, r6, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r6, #212 @ 0xd4 │ │ │ │ + adds r6, #132 @ 0x84 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #30 │ │ │ │ + asrs r6, r3, #29 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #28 │ │ │ │ + asrs r0, r2, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -169378,15 +169384,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (2945e4 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 294436 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 28e940 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -169454,41 +169460,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (2945f0 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2944b6 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r6, #112] @ 0x70 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #112] @ 0x70 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r4, r3, #28 │ │ │ │ + asrs r4, r1, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r7, #104] @ 0x68 │ │ │ │ lsls r4, r4, #1 │ │ │ │ movs r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #24 │ │ │ │ + asrs r4, r4, #23 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r6, #15 │ │ │ │ + lsrs r4, r4, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #22 │ │ │ │ + asrs r0, r4, #21 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (294884 ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -169653,15 +169659,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2948a8 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 294698 │ │ │ │ ldr r2, [pc, #228] @ (2948ac ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -169699,15 +169705,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2948b4 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 294682 │ │ │ │ mov r0, r4 │ │ │ │ bl 28e940 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 294720 │ │ │ │ @@ -169737,35 +169743,35 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ str r0, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #76] @ 0x4c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r6, r5, #32 │ │ │ │ + lsrs r6, r3, #31 │ │ │ │ lsls r7, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsrs r2, r6, #7 │ │ │ │ + lsrs r2, r4, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #16 │ │ │ │ + asrs r4, r2, #15 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, pc, #936 @ (adr r7, 294c58 ) │ │ │ │ + add r7, pc, #616 @ (adr r7, 294b18 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r0, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #14 │ │ │ │ + asrs r2, r6, #12 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r0, #4 │ │ │ │ + lsrs r0, r6, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -169803,15 +169809,15 @@ │ │ │ │ bl 2962bc │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2949a0 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2949de │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -169820,25 +169826,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (2949f8 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -169879,16 +169885,16 @@ │ │ │ │ b.n 294938 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r6, #32] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6140048 │ │ │ │ - asrs r4, r3, #10 │ │ │ │ + rsb r0, r4, #13107200 @ 0xc80000 │ │ │ │ + asrs r4, r1, #9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [r2, #20] │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169933,17 +169939,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ab528 │ │ │ │ + bl 6ab4d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ab648 │ │ │ │ + bl 6ab5f8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 294abe │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 28ff38 │ │ │ │ ldr r2, [pc, #160] @ (294b38 ) │ │ │ │ ldr r3, [pc, #140] @ (294b28 ) │ │ │ │ @@ -169979,15 +169985,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 294a90 │ │ │ │ ldr r0, [pc, #80] @ (294b3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ movs r1, #7 │ │ │ │ b.n 294a90 │ │ │ │ ldr r3, [pc, #72] @ (294b40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 294a5c │ │ │ │ @@ -169996,39 +170002,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 294a5c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (294b48 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 294a5c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r6, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #4 │ │ │ │ + lsrs r0, r5, #3 │ │ │ │ lsls r0, r2, #1 │ │ │ │ str r6, [r3, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r4, r6, #5 │ │ │ │ + asrs r4, r4, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #4 │ │ │ │ + asrs r0, r3, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00294b4c : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -170072,20 +170078,20 @@ │ │ │ │ bmi.n 294bb2 │ │ │ │ ldr r5, [pc, #108] @ (294c18 ) │ │ │ │ add r5, pc │ │ │ │ b.n 294bb2 │ │ │ │ ldr r5, [pc, #108] @ (294c1c ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 6ab51c │ │ │ │ + bl 6ab4cc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6aafd4 │ │ │ │ + bl 6aaf84 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6ab378 │ │ │ │ + b.w 6ab328 │ │ │ │ ldr r5, [pc, #84] @ (294c20 ) │ │ │ │ add r5, pc │ │ │ │ b.n 294bb2 │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -170156,38 +170162,38 @@ │ │ │ │ cbz r3, 294c92 │ │ │ │ ldr r1, [pc, #96] @ (294cdc ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6a4718 │ │ │ │ + bl 6a46c8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6a4148 │ │ │ │ + bl 6a40f8 │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 294cae │ │ │ │ ldr r1, [pc, #68] @ (294ce0 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 6a4718 │ │ │ │ + bl 6a46c8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6a4148 │ │ │ │ + bl 6a40f8 │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 294cce │ │ │ │ ldr r1, [pc, #44] @ (294ce4 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 6a4718 │ │ │ │ + bl 6a46c8 │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 6a4148 │ │ │ │ + bl 6a40f8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2234f0 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #804] @ 0x324 │ │ │ │ @ instruction: 0xffff9dab │ │ │ │ @@ -170291,15 +170297,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 22497c │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc0c │ │ │ │ + bl 6abbbc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -170333,29 +170339,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (29501c ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 6a4088 │ │ │ │ + bl 6a4038 │ │ │ │ ldr r1, [pc, #452] @ (295020 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 6a4088 │ │ │ │ + bl 6a4038 │ │ │ │ ldr r1, [pc, #432] @ (295024 ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 6a4088 │ │ │ │ + bl 6a4038 │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 294ff8 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 295000 │ │ │ │ @@ -170366,15 +170372,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 2234f4 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #356] @ (295028 ) │ │ │ │ ldr r3, [pc, #328] @ (29500c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -170395,15 +170401,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4356 @ 0x1104 │ │ │ │ ldr r1, [pc, #304] @ (295034 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 294c38 │ │ │ │ b.n 294eaa │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 22385c │ │ │ │ @@ -170414,15 +170420,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4348 @ 0x10fc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 294f0c │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 294fd8 │ │ │ │ ldr r3, [pc, #252] @ (295044 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -170430,62 +170436,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (29504c ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4302 @ 0x10ce │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 294f0c │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (295050 ) │ │ │ │ ldr r3, [pc, #232] @ (295054 ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (295058 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #4320 @ 0x10e0 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 294f0c │ │ │ │ ldr r2, [pc, #208] @ (29505c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (295060 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4353 @ 0x1101 │ │ │ │ ldr r1, [pc, #196] @ (295064 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 294f0c │ │ │ │ ldr r1, [pc, #188] @ (295068 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 69cefc │ │ │ │ + bl 69ceac │ │ │ │ b.n 294f0c │ │ │ │ ldr r2, [pc, #176] @ (29506c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (295070 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4310 @ 0x10d6 │ │ │ │ ldr r1, [pc, #168] @ (295074 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 294f0c │ │ │ │ ldr r1, [pc, #156] @ (295078 ) │ │ │ │ add r1, pc │ │ │ │ b.n 294f46 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (29507c ) │ │ │ │ movw r2, #4284 @ 0x10bc │ │ │ │ @@ -170505,59 +170511,59 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r7, r7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - eors r4, r4 │ │ │ │ + ands r4, r2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r3, [sp, #460] @ 0x1cc │ │ │ │ @ instruction: 0xffff9bb3 │ │ │ │ vtbx.8 d25, {d15-d18}, d27 │ │ │ │ vdup.8 , d8[7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsrs r6, r5, #26 │ │ │ │ + lsrs r6, r3, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r3, #112] @ 0x70 │ │ │ │ + ldr r6, [r1, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2l 0, cr0, [r6], {67} @ 0x43 │ │ │ │ - ldr r0, [r7, #108] @ 0x6c │ │ │ │ + ldc2l 0, cr0, [r6], #-268 @ 0xfffffef4 │ │ │ │ + ldr r0, [r5, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r6, #24 │ │ │ │ + lsrs r6, r4, #23 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldc2 0, cr0, [r8], {67} @ 0x43 │ │ │ │ - ldr r2, [r2, #108] @ 0x6c │ │ │ │ + mcrr2 0, 4, r0, r8, cr3 │ │ │ │ + ldr r2, [r0, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r2, #21 │ │ │ │ + lsrs r0, r0, #20 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r4], #-268 @ 0xfffffef4 │ │ │ │ - lsrs r0, r3, #22 │ │ │ │ + stc2 0, cr0, [r4], #-268 @ 0xfffffef4 │ │ │ │ + lsrs r0, r1, #21 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r4, [r3, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mrrc2 0, 4, r0, r0, cr3 @ │ │ │ │ - lsrs r2, r6, #23 │ │ │ │ + stc2 0, cr0, [r0], {67} @ 0x43 │ │ │ │ + lsrs r2, r4, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r0, #104] @ 0x68 │ │ │ │ + ldr r2, [r6, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2 0, cr0, [sl], #-268 @ 0xfffffef4 │ │ │ │ - lsrs r0, r2, #22 │ │ │ │ + @ instruction: 0xfbda0043 │ │ │ │ + lsrs r0, r0, #21 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r3, #20 │ │ │ │ + lsrs r0, r1, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r2, #100] @ 0x64 │ │ │ │ + ldr r4, [r0, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfbfc0043 │ │ │ │ - str r0, [sp, #264] @ 0x108 │ │ │ │ + @ instruction: 0xfbac0043 │ │ │ │ + ldrh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r6, #96] @ 0x60 │ │ │ │ + ldr r4, [r4, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfbde0043 │ │ │ │ - lsrs r2, r4, #18 │ │ │ │ + @ instruction: 0xfb8e0043 │ │ │ │ + lsrs r2, r2, #17 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00295088 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -170573,30 +170579,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 224f44 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 2950ce │ │ │ │ - bl 6aa8d0 │ │ │ │ + bl 6aa880 │ │ │ │ movs r1, #1 │ │ │ │ - bl 6946ec │ │ │ │ + bl 69469c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2950be │ │ │ │ ldr r0, [pc, #88] @ (295128 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 6aafd4 │ │ │ │ - bl 6ab378 │ │ │ │ + bl 6aaf84 │ │ │ │ + bl 6ab328 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 2950f4 │ │ │ │ - bl 6aa8d0 │ │ │ │ + bl 6aa880 │ │ │ │ movs r1, #1 │ │ │ │ - bl 6946ec │ │ │ │ + bl 69469c │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2950e2 │ │ │ │ ldr r2, [pc, #52] @ (29512c ) │ │ │ │ ldr r3, [pc, #44] @ (295124 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -170632,42 +170638,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (2951c4 ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2951bc │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #112] @ (2951c8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (2951cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r7, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2951ae │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -170681,15 +170687,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 29519c │ │ │ │ nop │ │ │ │ ldr r6, [r0, r7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (29545c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [ip], {67} @ 0x43 │ │ │ │ + stc2 0, cr0, [ip], {67} @ 0x43 │ │ │ │ │ │ │ │ 002951d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -170707,29 +170713,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 29544a │ │ │ │ mov r9, r0 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #588] @ (295464 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (295468 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r7, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -170879,23 +170885,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 295426 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (295478 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 6976d8 │ │ │ │ + bl 697688 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 28f9b4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r2, [pc, #156] @ (29547c ) │ │ │ │ ldr r3, [pc, #116] @ (295458 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -170920,19 +170926,19 @@ │ │ │ │ blx 2231cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 29531c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 6ab9dc │ │ │ │ + bl 6ab98c │ │ │ │ b.n 2953c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 6ab754 │ │ │ │ + bl 6ab704 │ │ │ │ b.n 295284 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2953a2 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2953a2 │ │ │ │ @@ -170945,21 +170951,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r2, [r3, r4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2956f8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [ip], {67} @ 0x43 │ │ │ │ + @ instruction: 0xfbcc0043 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 6, cr0, cr2, cr3, {2} │ │ │ │ - strb r2, [r2, #3] │ │ │ │ + cdp2 0, 1, cr0, cr2, cr3, {2} │ │ │ │ + strb r2, [r0, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldc2 0, cr0, [lr, #-268] @ 0xfffffef4 │ │ │ │ + stc2l 0, cr0, [lr], {67} @ 0x43 │ │ │ │ ldrsb r2, [r5, r4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 00295480 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -170968,42 +170974,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (295504 ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2954f8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r2, [pc, #100] @ (295508 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (29550c ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 2954e4 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -171011,15 +171017,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2954e8 │ │ │ │ nop │ │ │ │ ldrsb r0, [r7, r1] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (29579c ) │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 {d0[2]}, [r8], r3 │ │ │ │ + ldrsh.w r0, [r8, r3] │ │ │ │ │ │ │ │ 00295510 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r3 │ │ │ │ @@ -171036,44 +171042,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r2, [pc, #68] @ (295594 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (295598 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 6ab3d0 │ │ │ │ + b.w 6ab380 │ │ │ │ nop │ │ │ │ strb r4, [r4, r7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295828 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [lr, #67] @ 0x43 │ │ │ │ + strb.w r0, [lr, #67] @ 0x43 │ │ │ │ │ │ │ │ 0029559c : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (29560c ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2955b2 │ │ │ │ movs r0, #0 │ │ │ │ @@ -171086,43 +171092,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (295610 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (295614 ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ab3d0 │ │ │ │ + b.w 6ab380 │ │ │ │ strb r4, [r5, r5] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2958a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [sl, r3] │ │ │ │ + strb.w r0, [sl, r3] │ │ │ │ │ │ │ │ 00295618 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -171157,42 +171163,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 29573a │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #232] @ (295768 ) │ │ │ │ ldr r2, [pc, #232] @ (29576c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r7, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2956f4 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 29572e │ │ │ │ ldr r2, [pc, #160] @ (295770 ) │ │ │ │ ldr r3, [pc, #140] @ (295760 ) │ │ │ │ add r2, pc │ │ │ │ @@ -171224,25 +171230,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 295746 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 28f9b4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2956ce │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 2956ce │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 29567a │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 29571e │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2956ce │ │ │ │ @@ -171252,15 +171258,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, r3] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2959fc ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7b40043 │ │ │ │ + @ instruction: 0xf7640043 │ │ │ │ strb r2, [r7, r0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 00295774 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -171273,38 +171279,38 @@ │ │ │ │ bne.n 29585a │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 29582e │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #196] @ (295864 ) │ │ │ │ ldr r2, [pc, #196] @ (295868 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 295806 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 29583a │ │ │ │ ldr r3, [pc, #136] @ (29586c ) │ │ │ │ ldr r2, [pc, #136] @ (295870 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -171319,15 +171325,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 295846 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2957e2 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -171335,34 +171341,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 29579a │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 2957e2 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 295816 │ │ │ │ mov r0, r6 │ │ │ │ bl 28fcac │ │ │ │ b.n 2957f6 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2957f8 │ │ │ │ strh r4, [r0, r6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295af8 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6940043 │ │ │ │ + movw r0, #18499 @ 0x4843 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #24 │ │ │ │ ... │ │ │ │ │ │ │ │ 00295874 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -171373,40 +171379,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (29590c ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 295906 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r2, [pc, #120] @ (295910 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (295914 ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2958d2 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ cbnz r4, 2958f2 │ │ │ │ ldr r3, [pc, #60] @ (295918 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -171418,26 +171424,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2958d8 │ │ │ │ ldr r0, [pc, #28] @ (29591c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2958e2 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2958e2 │ │ │ │ strh r4, [r0, r2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295ba4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5940043 │ │ │ │ + adc.w r0, r4, #12779520 @ 0xc30000 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #19 │ │ │ │ + lsls r6, r3, #18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00295920 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171453,51 +171459,51 @@ │ │ │ │ beq.n 2959bc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2959d0 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #176] @ (295a08 ) │ │ │ │ ldr r2, [pc, #180] @ (295a0c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r5, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2959a8 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 2959dc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 295996 │ │ │ │ b.n 2959dc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -171505,19 +171511,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 295950 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -171525,15 +171531,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 295996 │ │ │ │ nop │ │ │ │ str r6, [r2, r7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295c9c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4de0043 │ │ │ │ + eor.w r0, lr, #12779520 @ 0xc30000 │ │ │ │ │ │ │ │ 00295a10 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -171544,58 +171550,58 @@ │ │ │ │ bne.n 295abc │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 295a92 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #140] @ (295ac8 ) │ │ │ │ ldr r2, [pc, #140] @ (295acc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 295a78 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 295a9e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 295a36 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -171603,15 +171609,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 295a82 │ │ │ │ nop │ │ │ │ str r0, [r5, r3] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295d5c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3f80043 │ │ │ │ + usat r0, #3, r8, asr #1 │ │ │ │ │ │ │ │ 00295ad0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -171621,48 +171627,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 295b70 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r2, [pc, #128] @ (295b7c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (295b80 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 295b48 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 295b36 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -171675,15 +171681,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 295b36 │ │ │ │ nop │ │ │ │ str r6, [r4, r0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295e10 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3320043 │ │ │ │ + @ instruction: 0xf2e20043 │ │ │ │ │ │ │ │ 00295b84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -171695,41 +171701,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 295c58 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #208] @ (295c84 ) │ │ │ │ ldr r2, [pc, #208] @ (295c88 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 295c2e │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 295c22 │ │ │ │ ldr r3, [pc, #140] @ (295c8c ) │ │ │ │ ldr r2, [pc, #144] @ (295c90 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -171744,19 +171750,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 295bfc │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 295c64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 295bfc │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -171764,31 +171770,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 295bae │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 295c3e │ │ │ │ mov r0, r6 │ │ │ │ bl 28fcac │ │ │ │ b.n 295c10 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 295c12 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #456] @ (295e4c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295f18 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2800043 │ │ │ │ + @ instruction: 0xf2300043 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #24 │ │ │ │ ... │ │ │ │ │ │ │ │ 00295c94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -171831,29 +171837,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 295e08 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #336] @ (295e60 ) │ │ │ │ ldr r2, [pc, #340] @ (295e64 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov fp, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, fp │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -171864,15 +171870,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 295dc0 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 295dae │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 295d88 │ │ │ │ ldr r3, [pc, #240] @ (295e68 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -171898,15 +171904,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 295d74 │ │ │ │ b.n 295d88 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 28f9a8 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -171933,29 +171939,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 28f9b4 │ │ │ │ b.n 295d64 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abde4 │ │ │ │ + bl 6abd94 │ │ │ │ b.n 295d08 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 28f9b4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 295d88 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 295d88 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 28fcac │ │ │ │ b.n 295d88 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 28fc2c │ │ │ │ @@ -171967,15 +171973,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #296] @ (295f88 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2960f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1260043 │ │ │ │ + @ instruction: 0xf0d60043 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #512] @ (296074 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ @@ -171988,40 +171994,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (295f0c ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 295f06 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r2, [pc, #120] @ (295f10 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (295f14 ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 295ed2 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ cbnz r4, 295ef2 │ │ │ │ ldr r3, [pc, #60] @ (295f18 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -172033,26 +172039,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 295ed8 │ │ │ │ ldr r0, [pc, #28] @ (295f1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 295ee2 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 295ee2 │ │ │ │ ldr r4, [pc, #528] @ (296120 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2961a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i16 d0, d4, d3[0] │ │ │ │ + vhadd.s8 q8, q2, │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u32 q0, q1, │ │ │ │ + cdp2 0, 13, cr0, cr2, cr3, {2} │ │ │ │ │ │ │ │ 00295f20 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -172060,56 +172066,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (295fa0 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 295f98 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r2, [pc, #92] @ (295fa4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (295fa8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 295f84 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 295f88 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #864] @ (296304 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296238 ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 14, cr0, cr8, cr3, {2} │ │ │ │ + cdp 0, 9, cr0, cr8, cr3, {2} │ │ │ │ │ │ │ │ 00295fac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -172121,74 +172127,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 29603a │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #148] @ (296070 ) │ │ │ │ ldr r2, [pc, #148] @ (296074 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 29601e │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296046 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 295fd6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296028 │ │ │ │ ldr r3, [pc, #296] @ (296198 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296304 ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 5, cr0, cr8, cr3, {2} │ │ │ │ + cdp 0, 0, cr0, cr8, cr3, {2} │ │ │ │ │ │ │ │ 00296078 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -172200,57 +172206,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 3ce610 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r2, [pc, #100] @ (296110 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (296114 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r5, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2960f0 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2960f4 │ │ │ │ ldr r2, [pc, #504] @ (296308 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2963a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r4, #268] @ 0x10c │ │ │ │ + ldc 0, cr0, [r4, #-268]! @ 0xfffffef4 │ │ │ │ │ │ │ │ 00296118 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -172262,57 +172268,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 3ce610 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r2, [pc, #100] @ (2961b0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2961b4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296190 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296194 │ │ │ │ ldr r1, [pc, #888] @ (296528 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296444 ) │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4], #268 @ 0x10c │ │ │ │ + ldc 0, cr0, [r4], {67} @ 0x43 │ │ │ │ │ │ │ │ 002961b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -172323,30 +172329,30 @@ │ │ │ │ bne.n 2962aa │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 29628e │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #204] @ (2962b4 ) │ │ │ │ ldr r2, [pc, #208] @ (2962b8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 2258a8 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -172357,15 +172363,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 296252 │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 29629a │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 29626e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -172374,47 +172380,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 2234f4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 296240 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 2961e0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r7 │ │ │ │ blx 2258a8 │ │ │ │ mov r2, r0 │ │ │ │ b.n 296216 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296240 │ │ │ │ ldr r1, [pc, #248] @ (2963ac ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296548 ) │ │ │ │ movs r0, r0 │ │ │ │ - mcrr 0, 4, r0, sl, cr3 │ │ │ │ + @ instruction: 0xebfa0043 │ │ │ │ │ │ │ │ 002962bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -172425,58 +172431,58 @@ │ │ │ │ bne.n 296368 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 29633e │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #140] @ (296374 ) │ │ │ │ ldr r2, [pc, #140] @ (296378 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296324 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 29634a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 2962e2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172484,15 +172490,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 29632e │ │ │ │ nop │ │ │ │ ldr r0, [pc, #240] @ (296464 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296608 ) │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, ip, r3, lsl #1 │ │ │ │ + @ instruction: 0xeafc0043 │ │ │ │ │ │ │ │ 0029637c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -172518,41 +172524,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 28f988 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 29643a │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #152] @ (296468 ) │ │ │ │ ldr r2, [pc, #152] @ (29646c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 29640c │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296446 │ │ │ │ ldr r2, [pc, #88] @ (296470 ) │ │ │ │ ldr r3, [pc, #72] @ (296464 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -172566,32 +172572,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 2963ca │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 296416 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296416 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ bxns lr │ │ │ │ lsls r4, r4, #1 │ │ │ │ bx sp │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #656] @ (2966fc ) │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r4, r3, lsl #1 │ │ │ │ + ands.w r0, r4, r3, lsl #1 │ │ │ │ mov sl, lr │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 00296474 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -172604,58 +172610,58 @@ │ │ │ │ bne.n 296520 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2964f6 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #140] @ (29652c ) │ │ │ │ ldr r2, [pc, #140] @ (296530 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2964dc │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296502 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 29649a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172663,15 +172669,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2964e6 │ │ │ │ nop │ │ │ │ mov ip, r0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2967c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9940043 │ │ │ │ + strd r0, r0, [r4, #-268] @ 0x10c │ │ │ │ │ │ │ │ 00296534 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -172679,56 +172685,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2965b4 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2965ac │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r2, [pc, #92] @ (2965b8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2965bc ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296598 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 29659c │ │ │ │ nop │ │ │ │ cmp ip, r8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (29684c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8d40043 │ │ │ │ + stmia.w r4, {r0, r1, r6} │ │ │ │ │ │ │ │ 002965c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #216] @ (2966a8 ) │ │ │ │ @@ -172756,41 +172762,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296684 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #152] @ (2966b4 ) │ │ │ │ ldr r2, [pc, #156] @ (2966b8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296656 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296690 │ │ │ │ ldr r2, [pc, #88] @ (2966bc ) │ │ │ │ ldr r3, [pc, #72] @ (2966ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -172804,33 +172810,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 296614 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 296660 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296660 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, r6 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, r5 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296948 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe81a0043 │ │ │ │ + b.n 296650 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ add r8, r5 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 002966c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -172845,59 +172852,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 29674c │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #144] @ (296784 ) │ │ │ │ ldr r2, [pc, #148] @ (296788 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296730 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296758 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 2966ec │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172905,15 +172912,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 29673a │ │ │ │ nop │ │ │ │ add r4, r6 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296a18 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 296610 │ │ │ │ + b.n 296570 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029678c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -172922,57 +172929,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (296818 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 296810 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r2, [pc, #100] @ (29681c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (296820 ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2967fa │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2967fe │ │ │ │ nop │ │ │ │ muls r2, r5 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296ab0 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 296510 │ │ │ │ + b.n 296470 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296824 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -173009,42 +173016,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 29694e │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #232] @ (29697c ) │ │ │ │ ldr r2, [pc, #232] @ (296980 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r7, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 296908 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296942 │ │ │ │ ldr r2, [pc, #160] @ (296984 ) │ │ │ │ ldr r3, [pc, #140] @ (296974 ) │ │ │ │ add r2, pc │ │ │ │ @@ -173076,25 +173083,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 29695a │ │ │ │ add r0, sp, #8 │ │ │ │ bl 28f9b4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2968e2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 2968e2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 29688e │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 296932 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2968e2 │ │ │ │ @@ -173104,15 +173111,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296c10 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2964c4 │ │ │ │ + b.n 296424 │ │ │ │ lsls r3, r0, #1 │ │ │ │ tst r6, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 00296988 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173125,57 +173132,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 296a30 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296a06 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #136] @ (296a3c ) │ │ │ │ ldr r2, [pc, #140] @ (296a40 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2969ec │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296a12 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 2969ac │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173183,15 +173190,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2969f6 │ │ │ │ nop │ │ │ │ adcs r0, r6 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296cd0 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 296348 │ │ │ │ + b.n 2962a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296a44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173204,59 +173211,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296ad0 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #148] @ (296b08 ) │ │ │ │ ldr r2, [pc, #148] @ (296b0c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296ab4 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296adc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 296a6e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173264,15 +173271,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296abe │ │ │ │ nop │ │ │ │ lsls r2, r6 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296d9c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 297290 │ │ │ │ + b.n 2971f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296b10 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173281,55 +173288,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (296b8c ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 296b86 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r2, [pc, #88] @ (296b90 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (296b94 ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296b72 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296b76 │ │ │ │ subs r7, #232 @ 0xe8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296e24 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 297184 │ │ │ │ + b.n 2970e4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296b98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -173339,29 +173346,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 296c1e │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r2, [pc, #100] @ (296c28 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (296c2c ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -173369,29 +173376,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296c08 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296c0c │ │ │ │ subs r7, #94 @ 0x5e │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296ebc ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 297104 │ │ │ │ + b.n 297064 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296c30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -173428,43 +173435,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296d5c │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #232] @ (296d88 ) │ │ │ │ ldr r2, [pc, #232] @ (296d8c ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r9, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 296d16 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296d50 │ │ │ │ ldr r2, [pc, #156] @ (296d90 ) │ │ │ │ ldr r3, [pc, #140] @ (296d80 ) │ │ │ │ add r2, pc │ │ │ │ @@ -173496,25 +173503,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 296d68 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 28f9b4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 296cf0 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ b.n 296cf0 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 296c9a │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 296d40 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296cf0 │ │ │ │ @@ -173523,15 +173530,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #184 @ 0xb8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (29701c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2970b4 │ │ │ │ + b.n 297014 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r6, #24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 00296d94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173560,42 +173567,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 296e60 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r2, [pc, #132] @ (296e6c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (296e70 ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r5, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296e28 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173614,36 +173621,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296dc2 │ │ │ │ nop │ │ │ │ subs r5, #96 @ 0x60 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (297100 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 296efc │ │ │ │ + svc 244 @ 0xf4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.w 6ab378 │ │ │ │ + b.w 6ab328 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 6ab378 │ │ │ │ + bl 6ab328 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00296e98 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (296ea8 ) │ │ │ │ ldr r0, [pc, #12] @ (296eac ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 6ac854 │ │ │ │ + b.w 6ac804 │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 00296eb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -173657,59 +173664,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296f3c │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #148] @ (296f74 ) │ │ │ │ ldr r2, [pc, #148] @ (296f78 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296f20 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296f48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 296eda │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173717,15 +173724,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296f2a │ │ │ │ nop │ │ │ │ subs r4, #70 @ 0x46 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (297208 ) │ │ │ │ movs r0, r0 │ │ │ │ - svc 84 @ 0x54 │ │ │ │ + svc 4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296f7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173738,61 +173745,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 29700c │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #152] @ (297044 ) │ │ │ │ ldr r2, [pc, #152] @ (297048 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296ff0 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 297018 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 296fa6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173800,15 +173807,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296ffa │ │ │ │ nop │ │ │ │ subs r3, #122 @ 0x7a │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2972d8 ) │ │ │ │ movs r0, r0 │ │ │ │ - udf #136 @ 0x88 │ │ │ │ + udf #56 @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029704c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173821,29 +173828,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2970e0 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #156] @ (297118 ) │ │ │ │ ldr r2, [pc, #156] @ (29711c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -173852,32 +173859,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2970c4 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2970ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 297076 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173885,15 +173892,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2970ce │ │ │ │ nop │ │ │ │ subs r2, #170 @ 0xaa │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2973ac ) │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 297090 │ │ │ │ + ble.n 2971f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00297120 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173905,73 +173912,73 @@ │ │ │ │ bne.n 2971ce │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2971a4 │ │ │ │ - bl 6ac370 │ │ │ │ + bl 6ac320 │ │ │ │ ldr r3, [pc, #140] @ (2971d8 ) │ │ │ │ ldr r2, [pc, #140] @ (2971dc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a9ea4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6a9e54 │ │ │ │ + bl 6ab380 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 29718a │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab3d0 │ │ │ │ + bl 6ab380 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2971b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abc30 │ │ │ │ + bl 6abbe0 │ │ │ │ b.n 297146 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abd0c │ │ │ │ + bl 6abcbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 297194 │ │ │ │ subs r1, #216 @ 0xd8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (29746c ) │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2971b0 │ │ │ │ + bgt.n 297110 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002971e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173995,15 +174002,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - mrrc 0, 4, r0, lr, cr3 │ │ │ │ + stc 0, cr0, [lr], {67} @ 0x43 │ │ │ │ │ │ │ │ 0029722c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -174026,15 +174033,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stc 0, cr0, [lr], {67} @ 0x43 │ │ │ │ + subs.w r0, lr, r3, lsl #1 │ │ │ │ │ │ │ │ 00297278 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -174053,15 +174060,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - rsb r0, r6, r3, lsl #1 │ │ │ │ + sbcs.w r0, r6, r3, lsl #1 │ │ │ │ │ │ │ │ 002972bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -174086,85 +174093,85 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - sbcs.w r0, lr, r3, lsl #1 │ │ │ │ + @ instruction: 0xeb2e0043 │ │ │ │ │ │ │ │ 0029730c : │ │ │ │ b.w 224c34 │ │ │ │ │ │ │ │ 00297310 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (297338 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ stmia r1!, {r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 0029733c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2973a4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #80] @ (2973a8 ) │ │ │ │ ldr r2, [pc, #80] @ (2973ac ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 29738e │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2973b0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #632] @ (297620 ) │ │ │ │ + ldr r3, [pc, #312] @ (2974e0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeb340043 │ │ │ │ - add.w r0, r8, r3, lsl #1 │ │ │ │ - @ instruction: 0xeb2e0043 │ │ │ │ + @ instruction: 0xeae40043 │ │ │ │ + @ instruction: 0xeab80043 │ │ │ │ + @ instruction: 0xeade0043 │ │ │ │ │ │ │ │ 002973b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -174181,59 +174188,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (29745c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 297438 │ │ │ │ ldr r6, [pc, #92] @ (297460 ) │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 297438 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2973de │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #152] @ (2974ec ) │ │ │ │ + ldr r2, [pc, #856] @ (2977ac ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 2974f0 │ │ │ │ + bvc.n 297450 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - eors r0, r1 │ │ │ │ + subs r7, #248 @ 0xf8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xeada0043 │ │ │ │ - pkhbt r0, lr, r3, lsl #1 │ │ │ │ + eor.w r0, sl, r3, lsl #1 │ │ │ │ + orns r0, lr, r3, lsl #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -174409,22 +174416,22 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (297648 ) │ │ │ │ ldr r0, [pc, #28] @ (29764c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldr r1, [pc, #280] @ (297754 ) │ │ │ │ + ldr r0, [pc, #984] @ (297a14 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strd r0, r0, [r8], #268 @ 0x10c │ │ │ │ - ldrd r0, r0, [sl], #268 @ 0x10c │ │ │ │ - ldr r1, [pc, #200] @ (297710 ) │ │ │ │ + ldmia.w r8, {r0, r1, r6} │ │ │ │ + stmia.w sl!, {r0, r1, r6} │ │ │ │ + ldr r0, [pc, #904] @ (2979d0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe8d40043 │ │ │ │ - ldrd r0, r0, [r2], #268 @ 0x10c │ │ │ │ + stmia.w r4, {r0, r1, r6} │ │ │ │ + stmia.w r2!, {r0, r1, r6} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -174450,19 +174457,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2976ac ) │ │ │ │ ldr r0, [pc, #24] @ (2976b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - @ instruction: 0xe8c40043 │ │ │ │ - ldr r0, [pc, #800] @ (2979cc ) │ │ │ │ + ldrd r0, r0, [r4], #-268 @ 0x10c │ │ │ │ + ldr r0, [pc, #480] @ (29788c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strd r0, r0, [sl], #-268 @ 0x10c │ │ │ │ - ldmia.w r2, {r0, r1, r6} │ │ │ │ + @ instruction: 0xe81a0043 │ │ │ │ + strex r0, r0, [r2, #268] @ 0x10c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -174581,23 +174588,23 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ + ldr r6, [r1, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r3, #106 @ 0x6a │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bx pc │ │ │ │ + bx r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 297640 │ │ │ │ + b.n 2975a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2976d4 │ │ │ │ + b.n 297634 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 297870 │ │ │ │ @@ -174632,15 +174639,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ adds r2, #226 @ 0xe2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #480] @ (297a5c ) │ │ │ │ + ldr r3, [pc, #160] @ (29791c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r2, #198 @ 0xc6 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -174706,19 +174713,19 @@ │ │ │ │ nop │ │ │ │ adds r2, #114 @ 0x72 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #50 @ 0x32 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - mov r0, fp │ │ │ │ + mov r0, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 297604 │ │ │ │ + b.n 297564 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 297520 │ │ │ │ + b.n 297480 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (297a30 ) │ │ │ │ @@ -175465,19 +175472,19 @@ │ │ │ │ nop │ │ │ │ cmp r2, #170 @ 0xaa │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #62 @ 0x3e │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r6, #94 @ 0x5e │ │ │ │ + subs r6, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #0 │ │ │ │ + ble.n 298084 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #124 @ 0x7c │ │ │ │ + udf #44 @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00298128 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175514,19 +175521,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ push {r5, r6, lr} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs r5, #224 @ 0xe0 │ │ │ │ + subs r5, #144 @ 0x90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 29809c │ │ │ │ + ble.n 2981fc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #26 │ │ │ │ + ble.n 298130 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029819c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -175547,15 +175554,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r3, r5, r6, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bl 58c1de │ │ │ │ + bl 58c1de │ │ │ │ │ │ │ │ 002981e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (298344 ) │ │ │ │ @@ -175688,17 +175695,17 @@ │ │ │ │ blx 2231e4 │ │ │ │ cmp r1, #20 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #138 @ 0x8a │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r4, #40 @ 0x28 │ │ │ │ + subs r3, #216 @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 2982e8 │ │ │ │ + blt.n 298448 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -176569,15 +176576,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r2, sp, #568 @ 0x238 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r7, #130 @ 0x82 │ │ │ │ + adds r7, #50 @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00298c54 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176616,19 +176623,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r2, #178 @ 0xb2 │ │ │ │ + adds r2, #98 @ 0x62 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 298d70 │ │ │ │ + bcs.n 298cd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 298cbc │ │ │ │ + bcs.n 298c1c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00298ccc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -177445,15 +177452,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ add r2, pc, #464 @ (adr r2, 29962c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r7, #106 @ 0x6a │ │ │ │ + cmp r7, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299460 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -177485,15 +177492,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r2, pc, #104 @ (adr r2, 299524 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r7, #16 │ │ │ │ + cmp r6, #192 @ 0xc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002994c0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -177530,15 +177537,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ add r1, pc, #744 @ (adr r1, 299810 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r6, #174 @ 0xae │ │ │ │ + cmp r6, #94 @ 0x5e │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029952c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177580,15 +177587,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, pc, #288 @ (adr r1, 2996c0 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r6, #62 @ 0x3e │ │ │ │ + cmp r5, #238 @ 0xee │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002995a4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177633,15 +177640,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, pc, #832 @ (adr r0, 299960 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r5, #198 @ 0xc6 │ │ │ │ + cmp r5, #118 @ 0x76 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299624 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177689,15 +177696,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, pc, #320 @ (adr r0, 2997e8 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r5, #70 @ 0x46 │ │ │ │ + cmp r4, #246 @ 0xf6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002996ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177748,15 +177755,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r4, #190 @ 0xbe │ │ │ │ + cmp r4, #110 @ 0x6e │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029973c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -178045,23 +178052,23 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ asrs r0, r6, #14 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r1, #200 @ 0xc8 │ │ │ │ + cmp r1, #120 @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r0, #4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r5, #36 @ 0x24 │ │ │ │ + movs r4, #212 @ 0xd4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299a68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -178307,19 +178314,19 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r6, r0, #25 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r2, #102 @ 0x66 │ │ │ │ + movs r2, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r3} │ │ │ │ + stmia r1!, {r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r4, r6, r7} │ │ │ │ + stmia r2!, {r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299d24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -178499,20 +178506,20 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r6, r1, #17 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ + movs r0, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r0!, {r1, r4} │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ - lsls r3, r0, #1 │ │ │ │ + ittt gt │ │ │ │ + lslgt r3, r0, #1 │ │ │ │ + stmiagt r0!, {r1, r3, r4, r7} │ │ │ │ + lslgt r3, r0, #1 │ │ │ │ │ │ │ │ 00299f18 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -178885,23 +178892,23 @@ │ │ │ │ nop │ │ │ │ lsrs r6, r2, #4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - movs r1, #106 @ 0x6a │ │ │ │ + movs r1, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r6, #2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + adds r6, r0, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r3, r4, r5, r6} │ │ │ │ + pop {r3, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r2, r3, r4, r6, pc} │ │ │ │ + pop {r2, r3, pc} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029a2b8 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -179234,15 +179241,15 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ lsls r4, r3, #23 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #304] @ 0x130 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs r2, r3, #0 │ │ │ │ + adds r2, r1, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r2, r2, #21 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 0029a5f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179438,15 +179445,15 @@ │ │ │ │ nop │ │ │ │ lsls r2, r7, #14 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r0, r3, #0 │ │ │ │ + subs r0, r1, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r2, r3, #13 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 0029a7f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179524,15 +179531,15 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ lsls r2, r0, #12 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs r2, r5, r4 │ │ │ │ + subs r2, r3, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r0, #10 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 0029a8c4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179575,15 +179582,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldrh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs r0, r2, r2 │ │ │ │ + subs r0, r0, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029a938 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -179624,15 +179631,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldrh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs r4, r3, r0 │ │ │ │ + adds r4, r1, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029a9ac : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -179745,19 +179752,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #32] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r3, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r3, r6} │ │ │ │ + cbz r4, 29ab4e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r6, lr} │ │ │ │ + push {r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029aad4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -180010,19 +180017,19 @@ │ │ │ │ nop │ │ │ │ cdp2 0, 13, cr0, cr4, cr3, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r0, #18] │ │ │ │ lsls r3, r6, #1 │ │ │ │ cdp2 0, 0, cr0, cr2, cr3, {3} │ │ │ │ - asrs r0, r5, #8 │ │ │ │ + asrs r0, r3, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - uxtb r6, r1 │ │ │ │ + sxtb r6, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r4, 29ad9c │ │ │ │ + cbz r4, 29ad88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029ad6c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180239,19 +180246,19 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ stc2 0, cr0, [r0], #-396 @ 0xfffffe74 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xfba80063 │ │ │ │ - lsrs r0, r1, #31 │ │ │ │ + lsrs r0, r7, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #424 @ 0x1a8 │ │ │ │ + add r7, sp, #104 @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add sp, #504 @ 0x1f8 │ │ │ │ + add sp, #184 @ 0xb8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029afc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -180589,43 +180596,43 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ @ instruction: 0xfa5e0063 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r3, r6, #1 │ │ │ │ str.w r0, [r4, r3, lsl #2] │ │ │ │ - lsrs r6, r4, #17 │ │ │ │ + lsrs r6, r2, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #32 │ │ │ │ + add r3, sp, #736 @ 0x2e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #424 @ 0x1a8 │ │ │ │ + add r5, sp, #104 @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r1, #17 │ │ │ │ + lsrs r6, r7, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #960 @ 0x3c0 │ │ │ │ + add r3, sp, #640 @ 0x280 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #264 @ 0x108 │ │ │ │ + add r4, sp, #968 @ 0x3c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r6, #16 │ │ │ │ + lsrs r6, r4, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #864 @ 0x360 │ │ │ │ + add r3, sp, #544 @ 0x220 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #104 @ 0x68 │ │ │ │ + add r4, sp, #808 @ 0x328 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r3, #16 │ │ │ │ + lsrs r6, r1, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #768 @ 0x300 │ │ │ │ + add r3, sp, #448 @ 0x1c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #968 @ 0x3c8 │ │ │ │ + add r4, sp, #648 @ 0x288 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r0, #16 │ │ │ │ + lsrs r6, r6, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #672 @ 0x2a0 │ │ │ │ + add r3, sp, #352 @ 0x160 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #792 @ 0x318 │ │ │ │ + add r4, sp, #472 @ 0x1d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029b3b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180891,22 +180898,22 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ sbcs.w r0, r8, #14876672 @ 0xe30000 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r5, #6] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - lsrs r4, r7, #22 │ │ │ │ + lsrs r4, r5, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add.w r0, r2, #14876672 @ 0xe30000 │ │ │ │ - lsrs r2, r4, #4 │ │ │ │ + lsrs r2, r2, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #784 @ 0x310 │ │ │ │ + add r0, sp, #464 @ 0x1d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, sp, #216 @ 0xd8 │ │ │ │ + add r1, sp, #920 @ 0x398 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029b66c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -181103,15 +181110,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrb r0, [r7, #25] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - lsrs r6, r0, #14 │ │ │ │ + lsrs r6, r6, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029b87c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -181264,22 +181271,22 @@ │ │ │ │ movw r2, #1716 @ 0x6b4 │ │ │ │ blx 2231e4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf2140063 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #80 @ (adr r7, 29ba5c ) │ │ │ │ + add r6, pc, #784 @ (adr r6, 29bd1c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ adcs.w r0, r4, #99 @ 0x63 │ │ │ │ - lsls r2, r7, #21 │ │ │ │ + lsls r2, r5, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #688 @ (adr r6, 29bcc8 ) │ │ │ │ + add r6, pc, #368 @ (adr r6, 29bb88 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #80 @ (adr r5, 29ba6c ) │ │ │ │ + add r4, pc, #784 @ (adr r4, 29bd2c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029ba1c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181299,15 +181306,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r6, pc, #456 @ (adr r6, 29bc2c ) │ │ │ │ + add r6, pc, #136 @ (adr r6, 29baec ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029ba64 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181346,19 +181353,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (29badc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r3, #18 │ │ │ │ + lsls r4, r1, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #248 @ (adr r4, 29bbd4 ) │ │ │ │ + add r3, pc, #952 @ (adr r3, 29be94 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #1008 @ (adr r5, 29bed0 ) │ │ │ │ + add r5, pc, #688 @ (adr r5, 29bd90 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029bae0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181656,46 +181663,46 @@ │ │ │ │ movw r2, #1810 @ 0x712 │ │ │ │ blx 2231e4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp 0, 15, cr0, cr8, cr3, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #904 @ (adr r4, 29c18c ) │ │ │ │ + add r4, pc, #584 @ (adr r4, 29c04c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #888 @ (adr r4, 29c180 ) │ │ │ │ + add r4, pc, #568 @ (adr r4, 29c040 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #424 @ (adr r4, 29bfb4 ) │ │ │ │ + add r4, pc, #104 @ (adr r4, 29be74 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #992 @ (adr r3, 29c1f0 ) │ │ │ │ + add r3, pc, #672 @ (adr r3, 29c0b0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #344 @ (adr r4, 29bf6c ) │ │ │ │ + add r4, pc, #24 @ (adr r4, 29be2c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #1016 @ (adr r3, 29c210 ) │ │ │ │ + add r3, pc, #696 @ (adr r3, 29c0d0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #544 @ (adr r3, 29c03c ) │ │ │ │ + add r3, pc, #224 @ (adr r3, 29befc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #768 @ (adr r3, 29c120 ) │ │ │ │ + add r3, pc, #448 @ (adr r3, 29bfe0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldc 0, cr0, [r6, #396] @ 0x18c │ │ │ │ - lsls r4, r6, #6 │ │ │ │ + lsls r4, r4, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #264 @ (adr r3, 29bf34 ) │ │ │ │ + add r2, pc, #968 @ (adr r2, 29c1f4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, pc, #312 @ (adr r1, 29bf68 ) │ │ │ │ + add r0, pc, #1016 @ (adr r0, 29c228 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r2, #6 │ │ │ │ + lsls r6, r0, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #216 @ (adr r1, 29bf10 ) │ │ │ │ + add r0, pc, #920 @ (adr r0, 29c1d0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r0, #6 │ │ │ │ + lsls r2, r6, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #176 @ (adr r3, 29bef0 ) │ │ │ │ + add r2, pc, #880 @ (adr r2, 29c1b0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, pc, #112 @ (adr r1, 29beb4 ) │ │ │ │ + add r0, pc, #816 @ (adr r0, 29c174 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029be44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -181779,17 +181786,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [r4], #396 @ 0x18c │ │ │ │ - add r2, pc, #800 @ (adr r2, 29c254 ) │ │ │ │ + add r2, pc, #480 @ (adr r2, 29c114 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #72 @ (adr r2, 29bf80 ) │ │ │ │ + add r1, pc, #776 @ (adr r1, 29c240 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldc 0, cr0, [r0], {99} @ 0x63 │ │ │ │ │ │ │ │ 0029bf3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -181874,17 +181881,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, ip, r3, asr #1 │ │ │ │ - add r1, pc, #864 @ (adr r1, 29c38c ) │ │ │ │ + add r1, pc, #544 @ (adr r1, 29c24c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, pc, #104 @ (adr r1, 29c098 ) │ │ │ │ + add r0, pc, #808 @ (adr r0, 29c358 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds.w r0, r8, r3, asr #1 │ │ │ │ │ │ │ │ 0029c034 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -182292,18 +182299,18 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ b.n 29c40c │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ b.n 29c1e8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xfaae0053 │ │ │ │ - ldr r2, [sp, #320] @ 0x140 │ │ │ │ + @ instruction: 0xfa5e0053 │ │ │ │ + ldr r2, [sp, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [sp, #616] @ 0x268 │ │ │ │ + ldr r4, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029c4d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -182408,22 +182415,22 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ b.n 29c220 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #240] @ 0xf0 │ │ │ │ + ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 29c0b8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr??.w r0, [sl, r3, lsl #1] │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ + vld4.16 {d0-d3}, [sl :64], r3 │ │ │ │ + ldr r0, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [sp, #520] @ 0x208 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029c610 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -182700,15 +182707,15 @@ │ │ │ │ b.n 29c844 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 29c2e8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 29ceb8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0029c940 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -182727,25 +182734,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #516] @ (29cb84 ) │ │ │ │ ldr r2, [pc, #520] @ (29cb88 ) │ │ │ │ ldr r1, [pc, #520] @ (29cb8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (29cb90 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -182929,37 +182936,37 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ b.n 29cec8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - rsbs r0, lr, #13828096 @ 0xd30000 │ │ │ │ - strh r0, [r6, #18] │ │ │ │ + @ instruction: 0xf58e0053 │ │ │ │ + strh r0, [r4, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r0, #0] │ │ │ │ + strh r2, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r7, [sp, #1016] @ 0x3f8 │ │ │ │ + str r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 29cba0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bic.w r0, r4, #13828096 @ 0xd30000 │ │ │ │ - str r3, [sp, #792] @ 0x318 │ │ │ │ + @ instruction: 0xf3d40053 │ │ │ │ + str r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #752] @ 0x2f0 │ │ │ │ + str r6, [sp, #432] @ 0x1b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - and.w r0, ip, #13828096 @ 0xd30000 │ │ │ │ - str r3, [sp, #696] @ 0x2b8 │ │ │ │ + @ instruction: 0xf3bc0053 │ │ │ │ + str r3, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf3f40053 │ │ │ │ - str r3, [sp, #600] @ 0x258 │ │ │ │ + usat r0, #19, r4, asr #1 │ │ │ │ + str r3, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #208] @ 0xd0 │ │ │ │ + str r5, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029cbbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -183560,30 +183567,30 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ svc 52 @ 0x34 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ + str r5, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [sp, #456] @ 0x1c8 │ │ │ │ + str r4, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [sp, #232] @ 0xe8 │ │ │ │ + str r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r3, #62] @ 0x3e │ │ │ │ + ldrh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [pc, #896] @ (29d62c ) │ │ │ │ + ldr r6, [pc, #576] @ (29d4ec ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ bhi.n 29d28c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldcl 0, cr0, [lr], {83} @ 0x53 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + stc 0, cr0, [lr], {83} @ 0x53 │ │ │ │ + ldrh r0, [r6, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r4, #60] @ 0x3c │ │ │ │ + ldrh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029d2bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -183605,24 +183612,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 554b64 │ │ │ │ + bl 554b14 │ │ │ │ ldr r3, [pc, #488] @ (29d4ec ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (29d4f0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #472] @ (29d4f4 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -183656,15 +183663,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 224b04 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 29d36e │ │ │ │ ldr r1, [pc, #368] @ (29d4f8 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29d492 │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -183755,25 +183762,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (29d50c ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29d394 │ │ │ │ ldr r1, [pc, #104] @ (29d510 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29d39c │ │ │ │ ldr r3, [pc, #80] @ (29d514 ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (29d518 ) │ │ │ │ add r3, pc │ │ │ │ @@ -183783,39 +183790,39 @@ │ │ │ │ blx 2231e4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bhi.n 29d550 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #58] @ 0x3a │ │ │ │ + ldrh r0, [r1, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r3, #152 @ 0x98 │ │ │ │ + subs r3, #72 @ 0x48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mrrc 0, 5, r0, r8, cr3 │ │ │ │ - ldrh r6, [r6, #56] @ 0x38 │ │ │ │ + stc 0, cr0, [r8], {83} @ 0x53 │ │ │ │ + ldrh r6, [r4, #54] @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r3, #54] @ 0x36 │ │ │ │ + ldrh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r3, #50] @ 0x32 │ │ │ │ + ldrh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r6, #48] @ 0x30 │ │ │ │ + ldrh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r4, #34] @ 0x22 │ │ │ │ + ldrh r0, [r2, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ bvs.n 29d44c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh r6, [r2, #46] @ 0x2e │ │ │ │ + ldrh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r1, #46] @ 0x2e │ │ │ │ + ldrh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - eors.w r0, r8, r3, lsr #1 │ │ │ │ - ldrh r0, [r7, #16] │ │ │ │ + orr.w r0, r8, r3, lsr #1 │ │ │ │ + ldrh r0, [r5, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029d51c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -184253,19 +184260,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ ... │ │ │ │ str r2, [r0, #20] │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - @ instruction: 0xffffe566 │ │ │ │ + vsli.32 d30, d6, #31 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r1, #40] @ 0x28 │ │ │ │ + strh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r1, #4] │ │ │ │ + ldrh r6, [r7, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029da24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -184540,25 +184547,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r6, {r4, r5, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #52] @ 0x34 │ │ │ │ + strh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r4, [r5, r1] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 29dc30 │ │ │ │ + b.n 29db90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r4, #52] @ 0x34 │ │ │ │ + strh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r0, #52] @ 0x34 │ │ │ │ + strh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r3, #48] @ 0x30 │ │ │ │ + strh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldmia r6!, {r4} │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0029dd4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -184732,25 +184739,25 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r3, r5, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldmia r4, {r1, r2, r4, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - b.n 29e39c │ │ │ │ + b.n 29e2fc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r2, #32] │ │ │ │ + strh r6, [r0, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r6, #32] │ │ │ │ + strh r4, [r4, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e384 │ │ │ │ + b.n 29e2e4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r0, #32] │ │ │ │ + strh r4, [r6, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r0, #34] @ 0x22 │ │ │ │ + strh r6, [r6, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029df28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -184887,43 +184894,43 @@ │ │ │ │ nop │ │ │ │ ldmia r3, {r2, r3, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r2, r3, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - b.n 29e2b4 │ │ │ │ + b.n 29e214 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r5, #22] │ │ │ │ + strh r4, [r3, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r0, #30] │ │ │ │ + strh r0, [r6, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e298 │ │ │ │ + b.n 29e1f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r3, #22] │ │ │ │ + strh r0, [r1, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r1, #28] │ │ │ │ + strh r4, [r7, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e27c │ │ │ │ + b.n 29e1dc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r0, #22] │ │ │ │ + strh r4, [r6, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r2, #26] │ │ │ │ + strh r0, [r0, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e260 │ │ │ │ + b.n 29e1c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r6, #20] │ │ │ │ + strh r0, [r4, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r3, #24] │ │ │ │ + strh r4, [r1, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e244 │ │ │ │ + b.n 29e1a4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r3, #20] │ │ │ │ + strh r4, [r1, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r3 │ │ │ │ + lsls r0, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e0b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -185105,49 +185112,49 @@ │ │ │ │ nop │ │ │ │ ldmia r2!, {r3, r4, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r2, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - svc 52 @ 0x34 │ │ │ │ + udf #228 @ 0xe4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r0, #8] │ │ │ │ + strh r6, [r6, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r2, #16] │ │ │ │ + strh r2, [r0, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 22 │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r5, #6] │ │ │ │ + strh r0, [r3, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r5, #14] │ │ │ │ + strh r0, [r3, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 0 │ │ │ │ + udf #176 @ 0xb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r2, #6] │ │ │ │ + strh r2, [r0, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r5, #14] │ │ │ │ + strh r2, [r3, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #234 @ 0xea │ │ │ │ + udf #154 @ 0x9a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r7, #4] │ │ │ │ + strh r4, [r5, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r0, #16] │ │ │ │ + strh r0, [r6, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #212 @ 0xd4 │ │ │ │ + udf #132 @ 0x84 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r4, #4] │ │ │ │ + strh r6, [r2, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r5, #16] │ │ │ │ + strh r2, [r3, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #190 @ 0xbe │ │ │ │ + udf #110 @ 0x6e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r2, #4] │ │ │ │ + strh r0, [r0, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r7, #16] │ │ │ │ + strh r0, [r5, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029e2d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -185267,46 +185274,46 @@ │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r3, r4} │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ble.n 29e4e0 │ │ │ │ + ble.n 29e440 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r7, #28] │ │ │ │ + ldrb r4, [r5, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r4, #6] │ │ │ │ + strh r4, [r2, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ble.n 29e4c0 │ │ │ │ + ble.n 29e420 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + ldrb r6, [r2, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r5, #4] │ │ │ │ + strh r2, [r3, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ble.n 29e4a0 │ │ │ │ + bgt.n 29e400 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r2, #28] │ │ │ │ + ldrb r0, [r0, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r3, #0] │ │ │ │ + ldrb r4, [r1, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29e44c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69e878 │ │ │ │ + b.w 69e828 │ │ │ │ movs r4, #178 @ 0xb2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -185340,15 +185347,15 @@ │ │ │ │ beq.n 29e4be │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 6699f8 │ │ │ │ + bl 6699a8 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 3fc9c8 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 3fc804 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -185382,29 +185389,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 29e580 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 29e580 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -185439,22 +185446,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 685e08 │ │ │ │ + bl 685db8 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 672f98 │ │ │ │ + bl 672f48 │ │ │ │ mov r0, r6 │ │ │ │ - bl 687510 │ │ │ │ + bl 6874c0 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29e8c8 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -185509,23 +185516,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, fp │ │ │ │ blx 223ed8 │ │ │ │ mov r0, r5 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r7 │ │ │ │ blx 225a78 │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 672cdc │ │ │ │ + bl 672c8c │ │ │ │ ldr r2, [pc, #780] @ (29e9bc ) │ │ │ │ ldr r3, [pc, #756] @ (29e9a8 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -185650,15 +185657,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 29e816 │ │ │ │ ldr r0, [pc, #452] @ (29e9d0 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 29e82a │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -185712,30 +185719,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (29e9dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 29e69a │ │ │ │ ldr r3, [pc, #272] @ (29e9e0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (29e9e4 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (29e9e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 29e69a │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 22385c │ │ │ │ ldr r3, [pc, #236] @ (29e9ec ) │ │ │ │ @@ -185745,28 +185752,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (29e9f4 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 29e69a │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 29e872 │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 29e882 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 29e88a │ │ │ │ ldr r0, [pc, #196] @ (29e9f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ b.n 29e88a │ │ │ │ ldr r3, [pc, #188] @ (29e9fc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 29e72e │ │ │ │ @@ -185779,15 +185786,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (29ea08 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 29e69a │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 2231cc │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 29e74a │ │ │ │ ldr r3, [pc, #140] @ (29ea0c ) │ │ │ │ @@ -185799,76 +185806,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (29ea14 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 29e69a │ │ │ │ mov r3, sl │ │ │ │ b.n 29e8a8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ stmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #5 │ │ │ │ + lsls r6, r5, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blt.n 29ea14 │ │ │ │ + bge.n 29e974 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r2, #28] │ │ │ │ + ldrb r6, [r0, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r0, #26] │ │ │ │ + ldrb r6, [r6, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r4!, {r1, r2, r4, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r7, [pc, #376] @ (29eb3c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r7, [pc, #312] @ (29eb00 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r6, [pc, #968] @ (29ed94 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r6, [pc, #784] @ (29ece0 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrb r2, [r3, #24] │ │ │ │ + ldrb r2, [r1, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 29e9c4 │ │ │ │ + bhi.n 29e924 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r5, #17] │ │ │ │ + ldrb r0, [r3, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r2, #17] │ │ │ │ + ldrb r2, [r0, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 29e98c │ │ │ │ + bhi.n 29e8ec │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r6, #17] │ │ │ │ + ldrb r6, [r4, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r6, #16] │ │ │ │ + ldrb r0, [r4, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r7, #17] │ │ │ │ + ldrb r0, [r5, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r0, #16] │ │ │ │ + ldrb r6, [r6, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 29e92c │ │ │ │ + bhi.n 29ea8c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r7, #20] │ │ │ │ + ldrb r0, [r5, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 29eadc │ │ │ │ + bhi.n 29ea3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r5, #18] │ │ │ │ + ldrb r2, [r3, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r7, #14] │ │ │ │ + ldrb r0, [r5, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 29eaa8 │ │ │ │ + bvc.n 29ea08 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r5, #16] │ │ │ │ + ldrb r0, [r3, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r0, #14] │ │ │ │ + ldrb r6, [r6, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 29ea50 │ │ │ │ + bvc.n 29e9b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0029ea18 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -185974,33 +185981,33 @@ │ │ │ │ 0029eafc : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 29eb78 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 29eb78 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -186111,15 +186118,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #9] │ │ │ │ + ldrb r2, [r1, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #568] @ (29eec0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 0029ec88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186132,59 +186139,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 29ece8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 29ece8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6ad2fc │ │ │ │ + b.w 6ad2ac │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 0029ecf0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 29ed58 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 29ed58 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -186256,15 +186263,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3e69f4 │ │ │ │ vldr d7, [pc, #64] @ 29ee60 │ │ │ │ ldr r2, [pc, #72] @ (29ee6c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (29ee70 ) │ │ │ │ @@ -186294,23 +186301,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl eae6a │ │ │ │ mov ip, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r7, #1] │ │ │ │ + ldrb r0, [r5, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029ee74 : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 29ee88 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 6ad2fc │ │ │ │ + b.w 6ad2ac │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 0029ee90 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 29eebc │ │ │ │ cbz r1, 29eeae │ │ │ │ @@ -186430,19 +186437,19 @@ │ │ │ │ pop {r2, r3, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bl 64fd2 │ │ │ │ cmp sl, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r0, #30] │ │ │ │ + strb r2, [r6, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 29f084 │ │ │ │ + bcs.n 29efe4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r7, #28] │ │ │ │ + strb r0, [r5, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbnz r2, 29f046 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0029efe8 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -186552,15 +186559,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29f0d4 │ │ │ │ ldr r0, [pc, #72] @ (29f148 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 29f0d4 │ │ │ │ ldr r3, [pc, #60] @ (29f14c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29f0a4 │ │ │ │ @@ -186568,31 +186575,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 29f0a4 │ │ │ │ ldr r0, [pc, #40] @ (29f150 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 29f0a4 │ │ │ │ blx 225330 │ │ │ │ hlt 0x0002 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #24] │ │ │ │ + strb r4, [r6, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #22] │ │ │ │ + strb r2, [r3, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029f154 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186640,15 +186647,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 29f188 │ │ │ │ ldr r0, [pc, #72] @ (29f218 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 29f188 │ │ │ │ ldr r3, [pc, #60] @ (29f21c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29f188 │ │ │ │ @@ -186656,32 +186663,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 29f188 │ │ │ │ ldr r0, [pc, #40] @ (29f220 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 29f188 │ │ │ │ blx 225330 │ │ │ │ nop │ │ │ │ cbnz r6, 29f232 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #22] │ │ │ │ + strb r6, [r1, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #21] │ │ │ │ + strb r4, [r6, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029f224 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186698,15 +186705,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -186800,29 +186807,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (29f380 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2231e4 │ │ │ │ - ldr r4, [r1, #96] @ 0x60 │ │ │ │ + ldr r4, [r7, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r4, #19] │ │ │ │ + strb r0, [r2, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r3, #100] @ 0x64 │ │ │ │ + ldr r0, [r1, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r7, #17] │ │ │ │ + strb r6, [r5, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r6!, {r2, r4, r5, r7} │ │ │ │ + ldmia r6, {r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r5, #17] │ │ │ │ + strb r0, [r3, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r6!, {r1, r5, r7} │ │ │ │ + ldmia r6, {r1, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r2, #17] │ │ │ │ + strb r6, [r0, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029f384 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0029f388 : │ │ │ │ @@ -186888,17 +186895,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #11 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r1, #16] │ │ │ │ + strb r6, [r7, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029f3e8 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -186923,15 +186930,15 @@ │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #2324] @ 0x914 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29f438 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ asrs r2, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #44] @ (29f478 ) │ │ │ │ @@ -186939,28 +186946,28 @@ │ │ │ │ ldr.w ip, [pc, #44] @ 29f47c │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #40] @ (29f480 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5535dc │ │ │ │ + bl 55358c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xb6b8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (29f680 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #14] │ │ │ │ + strb r0, [r2, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.w 2f38f8 │ │ │ │ ldr.w r1, [r0, #1004] @ 0x3ec │ │ │ │ b.w 29f224 │ │ │ │ subw r0, r0, #1028 @ 0x404 │ │ │ │ b.w 29ebc4 │ │ │ │ push {r4, lr} │ │ │ │ @@ -187002,45 +187009,45 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #236] @ (29f5f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #220] @ (29f5fc ) │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #216] @ (29f600 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #208] @ (29f604 ) │ │ │ │ ldr r1, [pc, #212] @ (29f608 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #192] @ (29f60c ) │ │ │ │ ldr r1, [pc, #196] @ (29f610 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #180] @ (29f614 ) │ │ │ │ ldr r1, [pc, #180] @ (29f618 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ (29f61c ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -187050,27 +187057,27 @@ │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ movt r3, #28947 @ 0x7113 │ │ │ │ str r3, [r7, #108] @ 0x6c │ │ │ │ movs r3, #3 │ │ │ │ strb.w r3, [r7, #112] @ 0x70 │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ strh.w r3, [r7, #114] @ 0x72 │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #144] @ (29f620 ) │ │ │ │ ldr r2, [pc, #144] @ (29f624 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #144] @ (29f628 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ movs r2, #11 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r1, [pc, #128] @ (29f62c ) │ │ │ │ ldr r3, [pc, #132] @ (29f630 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r6, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (29f634 ) │ │ │ │ @@ -187092,41 +187099,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r0, [r3, r4] │ │ │ │ + ldrsb r0, [r1, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - wfe │ │ │ │ + bkpt 0x00d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r4, #11] │ │ │ │ + strb r6, [r2, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r2, r2 │ │ │ │ + adds r6, r0, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r6, #11] │ │ │ │ + strb r2, [r4, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r0, #12] │ │ │ │ + strb r6, [r6, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #214 @ 0xd6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r7, #10] │ │ │ │ + strb r2, [r5, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0x47be │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r7, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -187151,15 +187158,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (29f6bc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movw r2, #65472 @ 0xffc0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ands r3, r2 │ │ │ │ str.w r3, [r4, #1936] @ 0x790 │ │ │ │ bl 3e61f4 │ │ │ │ @@ -187173,19 +187180,19 @@ │ │ │ │ ldr.w r2, [r4, #1936] @ 0x790 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ bl 3eabf4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3e8d44 │ │ │ │ - ldmia r4!, {r1, r2, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r4, #6] │ │ │ │ + strb r4, [r2, #5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r2, #29 │ │ │ │ + asrs r6, r0, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 29f730 │ │ │ │ sub sp, #16 │ │ │ │ @@ -187194,15 +187201,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (29f738 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movw r2, #65472 @ 0xffc0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r3, [r3, #144] @ 0x90 │ │ │ │ ands r3, r2 │ │ │ │ str.w r3, [r4, #3112] @ 0xc28 │ │ │ │ bl 3e61f4 │ │ │ │ @@ -187217,19 +187224,19 @@ │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ bl 3eabf4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3e8d44 │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r5, #4] │ │ │ │ + strb r4, [r3, #3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r3, #27 │ │ │ │ + asrs r6, r1, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -187328,15 +187335,15 @@ │ │ │ │ ldr r1, [pc, #816] @ (29fb78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #800] @ (29fb7c ) │ │ │ │ add.w r1, r0, #2688 @ 0xa80 │ │ │ │ mov.w r3, #640 @ 0x280 │ │ │ │ add r2, pc │ │ │ │ strh r3, [r5, #6] │ │ │ │ @@ -187369,15 +187376,15 @@ │ │ │ │ movs r3, #9 │ │ │ │ strb.w r3, [r5, #210] @ 0xd2 │ │ │ │ ldr r3, [pc, #720] @ (29fb8c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r4, #2872 @ 0xb38 │ │ │ │ bl 2f3950 │ │ │ │ ldrb.w r1, [r5, #210] @ 0xd2 │ │ │ │ add.w r5, r4, #2880 @ 0xb40 │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -187463,24 +187470,24 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #476] @ (29fbb0 ) │ │ │ │ ldr r1, [pc, #476] @ (29fbb4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r6, r4, #1944 @ 0x798 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ vldr d7, [pc, #380] @ 29fb68 │ │ │ │ ldr r2, [pc, #456] @ (29fbb8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #456] @ (29fbbc ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ @@ -187506,15 +187513,15 @@ │ │ │ │ strb.w r2, [r5, #2324] @ 0x914 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #400] @ (29fbc4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #400] @ (29fbc8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5551d8 │ │ │ │ + bl 555188 │ │ │ │ add.w r2, r4, #6400 @ 0x1900 │ │ │ │ mov.w r3, #44800 @ 0xaf00 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 29f388 │ │ │ │ ldrb.w r3, [r5, #2720] @ 0xaa0 │ │ │ │ @@ -187523,98 +187530,98 @@ │ │ │ │ ldr r5, [pc, #368] @ (29fbcc ) │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #368] @ (29fbd0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc │ │ │ │ add.w r2, r5, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 555470 │ │ │ │ + bl 555420 │ │ │ │ ldr r1, [pc, #356] @ (29fbd4 ) │ │ │ │ add.w r2, r5, #129 @ 0x81 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555470 │ │ │ │ + bl 555420 │ │ │ │ ldr r1, [pc, #344] @ (29fbd8 ) │ │ │ │ add.w r2, r5, #132 @ 0x84 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555600 │ │ │ │ + bl 5555b0 │ │ │ │ ldr r1, [pc, #332] @ (29fbdc ) │ │ │ │ add.w r2, r5, #136 @ 0x88 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555600 │ │ │ │ + bl 5555b0 │ │ │ │ ldr r1, [pc, #320] @ (29fbe0 ) │ │ │ │ add.w r2, r5, #140 @ 0x8c │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555538 │ │ │ │ + bl 5554e8 │ │ │ │ ldr r1, [pc, #308] @ (29fbe4 ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r2, r4, #1936 @ 0x790 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 555600 │ │ │ │ + b.w 5555b0 │ │ │ │ ldr r3, [pc, #292] @ (29fbe8 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #288] @ (29fbec ) │ │ │ │ ldr.w r9, [pc, #292] @ 29fbf0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r9, pc │ │ │ │ ldr r7, [pc, #284] @ (29fbf4 ) │ │ │ │ str r3, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 554674 │ │ │ │ + bl 554624 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #3152 @ 0xc50 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r3, #44544 @ 0xae00 │ │ │ │ bl 2a04f8 │ │ │ │ ldr r2, [pc, #260] @ (29fbf8 ) │ │ │ │ ldr r1, [pc, #264] @ (29fbfc ) │ │ │ │ add.w r3, r6, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #248] @ (29fc00 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #228] @ (29fc04 ) │ │ │ │ ldr r1, [pc, #232] @ (29fc08 ) │ │ │ │ add.w r3, r6, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r6, #124 @ 0x7c │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r4 │ │ │ │ - bl 54b258 │ │ │ │ + bl 54b208 │ │ │ │ b.n 29fa26 │ │ │ │ movs r1, #0 │ │ │ │ b.n 29f968 │ │ │ │ mov.w r6, #2560 @ 0xa00 │ │ │ │ movs r7, #0 │ │ │ │ add.w r2, r4, #6816 @ 0x1aa0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -187623,89 +187630,89 @@ │ │ │ │ bl 29f3a4 │ │ │ │ b.n 29fa58 │ │ │ │ nop │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r5, r6} │ │ │ │ + ldmia r2!, {r1, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r2, #0] │ │ │ │ + ldr r0, [r0, #124] @ 0x7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r5, #0] │ │ │ │ + ldr r0, [r3, #124] @ 0x7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ uxth r4, r1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r4, [r0, r6] │ │ │ │ + strh r4, [r6, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r6, 29fbec │ │ │ │ + cbnz r6, 29fbd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r7, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xfb77ffff │ │ │ │ @ instruction: 0xfb0bffff │ │ │ │ lsls r7, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r5, r1] │ │ │ │ + strh r0, [r3, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - rev16 r6, r5 │ │ │ │ + rev r6, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r0, #15 │ │ │ │ + asrs r2, r6, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r1, [sp, #648] @ 0x288 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r3, #120 @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r2, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #92] @ 0x5c │ │ │ │ + ldr r0, [r6, #84] @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r0!, {r3, r6} │ │ │ │ + stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r6, #96] @ 0x60 │ │ │ │ + ldr r2, [r4, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r6, #96] @ 0x60 │ │ │ │ + ldr r4, [r4, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r5, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r6, #96] @ 0x60 │ │ │ │ + ldr r4, [r4, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r6, #96] @ 0x60 │ │ │ │ + ldr r4, [r4, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ + ldr r4, [r3, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (29fdec ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r2, r5] │ │ │ │ + str r2, [r0, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r3, r7] │ │ │ │ + str r4, [r1, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r2, #80] @ 0x50 │ │ │ │ + ldr r4, [r0, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r0, #11 │ │ │ │ + asrs r4, r6, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r2, 29fc0c │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r0, r7, #9 │ │ │ │ + asrs r0, r5, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r0, [sp, #352] @ 0x160 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ (29fc90 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -187716,15 +187723,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ sub.w r2, r4, #240 @ 0xf0 │ │ │ │ sub.w r1, r4, #241 @ 0xf1 │ │ │ │ clz r2, r2 │ │ │ │ clz r1, r1 │ │ │ │ mov r6, r0 │ │ │ │ lsrs r2, r2, #5 │ │ │ │ add.w r0, r5, #2112 @ 0x840 │ │ │ │ @@ -187738,29 +187745,29 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 29fc7a │ │ │ │ ldr.w r0, [r5, #3120] @ 0xc30 │ │ │ │ cbz r0, 29fc7a │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r2, r7} │ │ │ │ + stmia r6!, {r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r4, #60] @ 0x3c │ │ │ │ + ldr r4, [r2, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r2, #6 │ │ │ │ + asrs r2, r0, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 29fd30 │ │ │ │ sub sp, #8 │ │ │ │ @@ -187769,15 +187776,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (29fd38 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ subw r0, r0, #3128 @ 0xc38 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ bl 342318 │ │ │ │ mov.w r2, #888 @ 0x378 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ bl 3eaf64 │ │ │ │ @@ -187806,19 +187813,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r2, #52] @ 0x34 │ │ │ │ + ldr r0, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r0, #4 │ │ │ │ + asrs r2, r6, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 29fd84 │ │ │ │ sub sp, #12 │ │ │ │ @@ -187826,30 +187833,30 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #52] @ (29fd8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #2324] @ 0x914 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r4, r6} │ │ │ │ + stmia r5!, {r1} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r7, #44] @ 0x2c │ │ │ │ + ldr r4, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r0, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 29fdd0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -187858,26 +187865,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (29fdd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #3152 @ 0xc50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a0510 │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [r3, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r6, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 29fe20 │ │ │ │ sub sp, #8 │ │ │ │ @@ -187886,27 +187893,27 @@ │ │ │ │ ldr r1, [pc, #48] @ (29fe28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r0, #2112 @ 0x840 │ │ │ │ ldr.w r1, [r3, #3116] @ 0xc2c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 29f280 │ │ │ │ - stmia r4!, {r1, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r3, #36] @ 0x24 │ │ │ │ + ldr r4, [r1, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r6, #36] @ 0x24 │ │ │ │ + ldr r6, [r4, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 29fe7c │ │ │ │ sub sp, #12 │ │ │ │ @@ -187914,32 +187921,32 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #60] @ (29fe84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r3, #2316] @ 0x90c │ │ │ │ cbz r0, 29fe6a │ │ │ │ ldrb.w r0, [r3, #2320] @ 0x910 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r4!, {r1, r5, r6} │ │ │ │ + stmia r4!, {r1, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r1, #32] │ │ │ │ + ldr r4, [r7, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r4, #32] │ │ │ │ + ldr r6, [r2, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 29fef0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -187948,15 +187955,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (29fef8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #96 @ 0x60 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #6816 @ 0x1aa0 │ │ │ │ bl 29f3a8 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2324] @ 0x914 │ │ │ │ cbz r3, 29fede │ │ │ │ @@ -187970,19 +187977,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r0, r4, #6624 @ 0x19e0 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 29f390 │ │ │ │ - stmia r4!, {r1, r2} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ + ldr r6, [r3, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r1, #28] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (29ff90 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -187991,15 +187998,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (29ff98 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cbnz r5, 29ff7a │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r4, #2324] @ 0x914 │ │ │ │ cbnz r2, 29ff4c │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #2324] @ 0x914 │ │ │ │ add sp, #12 │ │ │ │ @@ -188030,23 +188037,23 @@ │ │ │ │ add.w r3, r4, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #28] @ (29ffa0 ) │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r3!, {r2, r4, r7} │ │ │ │ + stmia r3!, {r2, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r7, #16] │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r2, #20] │ │ │ │ + ldr r6, [r0, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r4, #20] │ │ │ │ + ldr r6, [r2, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r6, #20] │ │ │ │ + ldr r4, [r4, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (2a0018 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -188059,51 +188066,51 @@ │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #92] @ (2a0028 ) │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r5, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ addw r1, r7, #3116 @ 0xc2c │ │ │ │ movs r2, #1 │ │ │ │ bl 2bafa4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #40] @ (2a002c ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r7, #3120 @ 0xc30 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2baeb0 │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r4, #8] │ │ │ │ + ldr r6, [r2, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [pc, #352] @ (2a0188 ) │ │ │ │ + ldr r4, [pc, #32] @ (2a0048 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ + push {r1, r2, r3} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2a00ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -188111,24 +188118,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #172] @ (2a00f4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #156] @ (2a00f8 ) │ │ │ │ ldr r1, [pc, #160] @ (2a00fc ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r5, #2112 @ 0x840 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ strb.w r1, [r2, #64] @ 0x40 │ │ │ │ strb.w r3, [r2, #128] @ 0x80 │ │ │ │ @@ -188161,23 +188168,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r2!, {r5, r6} │ │ │ │ + stmia r2!, {r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ + str r2, [r7, #120] @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ + str r4, [r2, #124] @ 0x7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r5, #120] @ 0x78 │ │ │ │ + str r6, [r3, #116] @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r3, #21 │ │ │ │ + lsrs r6, r1, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ (2a01cc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -188188,94 +188195,94 @@ │ │ │ │ ldr r2, [pc, #180] @ (2a01d4 ) │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #164] @ (2a01d8 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2a014e │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a0500 │ │ │ │ ldr r1, [pc, #140] @ (2a01dc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2a019c │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2720] @ 0xaa0 │ │ │ │ cbz r3, 2a017a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #96] @ (2a01e0 ) │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r1, [pc, #96] @ (2a01e4 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #176 @ 0xb0 │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2a0164 │ │ │ │ ldr r1, [pc, #72] @ (2a01e8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a0164 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #60] @ (2a01ec ) │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r1, [pc, #60] @ (2a01f0 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #176 @ 0xb0 │ │ │ │ mov.w r2, #334 @ 0x14e │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2a0164 │ │ │ │ - stmia r1!, {r1, r2, r3, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r2, #116] @ 0x74 │ │ │ │ + str r2, [r0, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r6, #112] @ 0x70 │ │ │ │ + str r2, [r4, #108] @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r1, #18 │ │ │ │ + lsrs r2, r7, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r7, #120] @ 0x78 │ │ │ │ + str r2, [r5, #116] @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r2, #120] @ 0x78 │ │ │ │ + str r0, [r0, #116] @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r4, #116] @ 0x74 │ │ │ │ + str r4, [r2, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 2a0184 │ │ │ │ + bge.n 2a02e4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r4, #120] @ 0x78 │ │ │ │ + str r4, [r2, #116] @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r6, #112] @ 0x70 │ │ │ │ + str r4, [r4, #108] @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2a02d0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -188286,63 +188293,63 @@ │ │ │ │ ldr r2, [pc, #196] @ (2a02d8 ) │ │ │ │ add.w r5, ip, #96 @ 0x60 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldrb.w r3, [r6, #2720] @ 0xaa0 │ │ │ │ cbz r3, 2a0250 │ │ │ │ ldr r1, [pc, #168] @ (2a02dc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2a0250 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r5, #6816 @ 0x1aa0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f3b0 │ │ │ │ ldr r1, [pc, #140] @ (2a02e0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2a0270 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r5, #3152 @ 0xc50 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a0504 │ │ │ │ ldr r1, [pc, #112] @ (2a02e4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2a0282 │ │ │ │ ldrb.w r3, [r6, #2324] @ 0x914 │ │ │ │ cbz r3, 2a02ba │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #96] @ (2a02e8 ) │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r3, [pc, #96] @ (2a02ec ) │ │ │ │ ldr r1, [pc, #96] @ (2a02f0 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #400 @ 0x190 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -188351,31 +188358,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f39c │ │ │ │ nop │ │ │ │ - stmia r0!, {r3, r4, r7} │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r3, #100] @ 0x64 │ │ │ │ + str r0, [r1, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r7, #96] @ 0x60 │ │ │ │ + str r2, [r5, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r2, #108] @ 0x6c │ │ │ │ + str r6, [r0, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r5, #13 │ │ │ │ + lsrs r4, r3, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bls.n 2a02d8 │ │ │ │ + bls.n 2a0238 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r1, #112] @ 0x70 │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r0!, {r3, r4} │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - str r0, [r3, #100] @ 0x64 │ │ │ │ + it gt │ │ │ │ + lslgt r3, r2, #1 │ │ │ │ + str r0, [r1, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #204] @ 2a03d4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -188386,64 +188393,64 @@ │ │ │ │ ldr r2, [pc, #200] @ (2a03dc ) │ │ │ │ add.w r5, ip, #96 @ 0x60 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldrb.w r3, [r6, #2720] @ 0xaa0 │ │ │ │ cbz r3, 2a0352 │ │ │ │ ldr r1, [pc, #172] @ (2a03e0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2a0352 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r5, #6816 @ 0x1aa0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f3b4 │ │ │ │ ldr r1, [pc, #144] @ (2a03e4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2a0372 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r5, #3152 @ 0xc50 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a0508 │ │ │ │ ldr r1, [pc, #116] @ (2a03e8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2a0384 │ │ │ │ ldrb.w r3, [r6, #2324] @ 0x914 │ │ │ │ cbz r3, 2a03bc │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #100] @ (2a03ec ) │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r3, [pc, #96] @ (2a03f0 ) │ │ │ │ ldr r1, [pc, #100] @ (2a03f4 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -188453,32 +188460,32 @@ │ │ │ │ mov r2, r4 │ │ │ │ adds r1, #8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f3a0 │ │ │ │ nop │ │ │ │ - it ls │ │ │ │ - lslls r3, r2, #1 │ │ │ │ - str r0, [r3, #84] @ 0x54 │ │ │ │ + it mi │ │ │ │ + lslmi r3, r2, #1 │ │ │ │ + str r0, [r1, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r7, #80] @ 0x50 │ │ │ │ + str r2, [r5, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r2, #92] @ 0x5c │ │ │ │ + str r6, [r0, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r5, #9 │ │ │ │ + lsrs r2, r3, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 2a03d8 │ │ │ │ + bhi.n 2a0338 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r0, #100] @ 0x64 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + bkpt 0x00c6 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + str r6, [r0, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - itet ne │ │ │ │ - lslne r3, r2, #1 │ │ │ │ - streq r6, [r2, #84] @ 0x54 │ │ │ │ - lslne r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #204] @ (2a04d8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -188488,25 +188495,25 @@ │ │ │ │ ldr r2, [pc, #200] @ (2a04e0 ) │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #184] @ (2a04e4 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2a0464 │ │ │ │ ldr r1, [pc, #176] @ (2a04e8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2a0450 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f3b8 │ │ │ │ mov r3, r8 │ │ │ │ @@ -188515,27 +188522,27 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f3ac │ │ │ │ ldr r1, [pc, #132] @ (2a04ec ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2a0484 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #3152 @ 0xc50 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a04fc │ │ │ │ ldr r1, [pc, #104] @ (2a04f0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2a04c6 │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2324] @ 0x914 │ │ │ │ cbz r3, 2a04b0 │ │ │ │ add.w r1, r7, #6400 @ 0x1900 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ @@ -188554,29 +188561,29 @@ │ │ │ │ b.w 29f394 │ │ │ │ ldr r1, [pc, #44] @ (2a04f4 ) │ │ │ │ add.w r3, r5, #260 @ 0x104 │ │ │ │ mov.w r2, #360 @ 0x168 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 2231e4 │ │ │ │ - bkpt 0x0096 │ │ │ │ + bkpt 0x0046 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ + str r2, [r1, #64] @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r7, #64] @ 0x40 │ │ │ │ + str r2, [r5, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r3, #76] @ 0x4c │ │ │ │ + str r6, [r1, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r2, #92] @ 0x5c │ │ │ │ + str r6, [r0, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r3, #5 │ │ │ │ + lsrs r0, r1, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 2a04bc │ │ │ │ + bvc.n 2a041c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ + str r2, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a04f8 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002a04fc : │ │ │ │ @@ -188614,15 +188621,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (2a0630 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (2a0634 ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #244] @ (2a0638 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2a0582 │ │ │ │ @@ -188672,20 +188679,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a056e │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (2a0648 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (2a064c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 2a0620 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -188696,33 +188703,33 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a05ba │ │ │ │ b.n 2a056e │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bkpt 0x00d6 │ │ │ │ + bkpt 0x0086 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r1, #112] @ 0x70 │ │ │ │ + str r4, [r7, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r2, #112] @ 0x70 │ │ │ │ + str r2, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r5, pc, #808 @ (adr r5, 2a0960 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #104] @ 0x68 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r6, #100] @ 0x64 │ │ │ │ + str r4, [r4, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 2a074c │ │ │ │ cmp r2, #13 │ │ │ │ @@ -188800,34 +188807,34 @@ │ │ │ │ bpl.n 2a067e │ │ │ │ ldr r0, [pc, #48] @ (2a075c ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2a067e │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 2a06d8 │ │ │ │ nop │ │ │ │ add r4, pc, #648 @ (adr r4, 2a09d8 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r4, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2a0768 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ cmp r7, #202 @ 0xca │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -188856,15 +188863,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #760] @ (2a0abc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a0960 │ │ │ │ @@ -188877,20 +188884,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 400fac │ │ │ │ ldr r1, [pc, #720] @ (2a0ac0 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 5537f4 │ │ │ │ + bl 5537a4 │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 2a085e │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #692] @ (2a0ac4 ) │ │ │ │ ldr r3, [pc, #664] @ (2a0aac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -188901,27 +188908,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5544ec │ │ │ │ + bl 55449c │ │ │ │ ldr r3, [pc, #644] @ (2a0ac8 ) │ │ │ │ ldr r2, [pc, #648] @ (2a0acc ) │ │ │ │ ldr r1, [pc, #648] @ (2a0ad0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2a0806 │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 3ea364 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -188943,15 +188950,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (2a0adc ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a0806 │ │ │ │ vldr d7, [pc, #484] @ 2a0a98 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (2a0ae0 ) │ │ │ │ @@ -189002,41 +189009,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a0806 │ │ │ │ ldr r0, [pc, #444] @ (2a0af4 ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2a0806 │ │ │ │ ldr r3, [pc, #432] @ (2a0af8 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (2a0afc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (2a0b00 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2a0806 │ │ │ │ ldr r3, [pc, #416] @ (2a0b04 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a07d2 │ │ │ │ ldr r3, [pc, #384] @ (2a0af0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2a07d2 │ │ │ │ ldr r0, [pc, #396] @ (2a0b08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2a07d2 │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -189044,30 +189051,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 2a0a5a │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a0a5a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 2a0a5a │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a0a5a │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -189079,15 +189086,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (2a0b14 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2a08a8 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -189102,20 +189109,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 2a0880 │ │ │ │ ldr r3, [pc, #188] @ (2a0b18 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -189123,15 +189130,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (2a0b20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2a08a8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (2a0b24 ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (2a0b28 ) │ │ │ │ ldr r1, [pc, #168] @ (2a0b2c ) │ │ │ │ add r3, pc │ │ │ │ @@ -189150,77 +189157,77 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #488 @ (adr r3, 2a0c94 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r5, r6} │ │ │ │ + pop {r1, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r2, #72] @ 0x48 │ │ │ │ + str r6, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r2, #72] @ 0x48 │ │ │ │ + str r0, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #6] │ │ │ │ + ldrh r4, [r1, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r2, pc, #1000 @ (adr r2, 2a0eb0 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cbnz r6, 2a0b3a │ │ │ │ + cbnz r6, 2a0b26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ + str r0, [r1, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r5, #60] @ 0x3c │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r0, 2a0b34 │ │ │ │ + cbnz r0, 2a0b20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r4, #56] @ 0x38 │ │ │ │ + str r2, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ + str r0, [r1, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r6, #110 @ 0x6e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r0, #56] @ 0x38 │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r2, #80] @ 0x50 │ │ │ │ + str r4, [r0, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [pc, #1008] @ (2a0ee0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #76] @ 0x4c │ │ │ │ + str r4, [r0, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - hlt 0x0034 │ │ │ │ + rev16 r4, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r5, #56] @ 0x38 │ │ │ │ + str r6, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r4, #44] @ 0x2c │ │ │ │ + str r6, [r2, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #16] @ (2a0b18 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - rev r2, r2 │ │ │ │ + cbnz r2, 2a0b40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r0, #36] @ 0x24 │ │ │ │ + str r4, [r6, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r0, #60] @ 0x3c │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r2, 2a0b44 │ │ │ │ + cbnz r2, 2a0b30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r2, #28] │ │ │ │ + str r2, [r0, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r0, 2a0b48 │ │ │ │ + cbnz r0, 2a0b34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r7, #40] @ 0x28 │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r6, #24] │ │ │ │ + str r2, [r4, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (2a0c24 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -189229,26 +189236,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (2a0c2c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #212] @ (2a0c30 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (2a0c34 ) │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (2a0c38 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #200] @ (2a0c3c ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2a0be4 │ │ │ │ ldr r3, [pc, #192] @ (2a0c40 ) │ │ │ │ @@ -189260,26 +189267,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #160] @ (2a0c48 ) │ │ │ │ ldr r1, [pc, #164] @ (2a0c4c ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (2a0c50 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -189300,15 +189307,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2a0c58 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a0b7e │ │ │ │ ldr r0, [pc, #96] @ (2a0c5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2a0b7e │ │ │ │ ldr r3, [pc, #92] @ (2a0c60 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a0bd0 │ │ │ │ ldr r3, [pc, #72] @ (2a0c58 ) │ │ │ │ @@ -189316,46 +189323,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a0bd0 │ │ │ │ ldr r0, [pc, #76] @ (2a0c64 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ - @ instruction: 0xb8bc │ │ │ │ + b.w 6a2d4c │ │ │ │ + @ instruction: 0xb86c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r2 │ │ │ │ + lsls r6, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #896 @ 0x380 │ │ │ │ + add r0, sp, #576 @ 0x240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r4, r2] │ │ │ │ + ldrb r2, [r2, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r2, #9 │ │ │ │ + lsls r4, r0, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r7, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ cmp r3, #130 @ 0x82 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #248 @ 0xf8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r6, [r2, #40] @ 0x28 │ │ │ │ + str r6, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #36] @ 0x24 │ │ │ │ + str r2, [r7, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #36] @ 0x24 │ │ │ │ + str r4, [r5, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (2a0c98 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -189366,19 +189373,19 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb780 │ │ │ │ + @ instruction: 0xb730 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r5, #32] │ │ │ │ + str r2, [r3, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r2, [r6, r6] │ │ │ │ + ldrsh r2, [r4, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -189530,27 +189537,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a0e18 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (2a0e60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2a0e18 │ │ │ │ bl 2a0c68 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #8] │ │ │ │ + str r2, [r7, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 2a1370 │ │ │ │ mov r8, r0 │ │ │ │ @@ -189632,15 +189639,15 @@ │ │ │ │ bpl.n 2a0e94 │ │ │ │ ldr.w r0, [pc, #1072] @ 2a1380 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2a0e94 │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 2a0f20 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 2a0f20 │ │ │ │ @@ -189699,15 +189706,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (2a138c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #1 │ │ │ │ bl 340464 │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 2a0f20 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -190028,21 +190035,21 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #656] @ (2a160c ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r4, r6] │ │ │ │ + ldrsh r6, [r2, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r4, 2a1406 │ │ │ │ + cbz r4, 2a13f2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r0, r0] │ │ │ │ + ldrsb r2, [r6, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldc2 0, cr0, [r2, #264]! @ 0x108 │ │ │ │ + stc2l 0, cr0, [r2, #-264]! @ 0xfffffef8 │ │ │ │ │ │ │ │ 002a1390 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r9, r2 │ │ │ │ @@ -190070,15 +190077,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [pc, #764] @ (2a16dc ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #0 │ │ │ │ bl 340464 │ │ │ │ vldr d7, [pc, #724] @ 2a16c0 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (2a16e0 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -190340,15 +190347,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a14c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (2a16f4 ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2a14c0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (2a16f8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (2a16fc ) │ │ │ │ ldr r1, [pc, #80] @ (2a1700 ) │ │ │ │ add r3, pc │ │ │ │ @@ -190362,38 +190369,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #400] @ 0x190 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + add r7, sp, #912 @ 0x390 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r7, r0] │ │ │ │ + strh r0, [r5, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vld1.8 {d16[2]}, [sl], r2 │ │ │ │ + ldrsb.w r0, [sl, #66] @ 0x42 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh r0, [r0, r5] │ │ │ │ + ldrh r0, [r6, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ + ldr r2, [r3, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #344 @ 0x158 │ │ │ │ + add r5, sp, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r7, r2] │ │ │ │ + ldr r4, [r5, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r0, r6] │ │ │ │ + strb r6, [r6, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a1704 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002a1708 : │ │ │ │ @@ -190421,15 +190428,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 2a1fd8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 553670 │ │ │ │ + bl 553620 │ │ │ │ cbnz r0, 2a1786 │ │ │ │ ldr.w r2, [pc, #2180] @ 2a1fdc │ │ │ │ ldr.w r3, [pc, #2160] @ 2a1fcc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -191216,53 +191223,53 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2a21d8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + ldr r2, [r6, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r3, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r6, [r5, r1] │ │ │ │ + ldr r6, [r3, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r2, r1] │ │ │ │ + ldr r0, [r0, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r4, r0] │ │ │ │ + ldrsb r6, [r2, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r7, r0] │ │ │ │ + ldrsb r4, [r5, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r3, r0] │ │ │ │ + ldrsb r0, [r1, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r1, r0] │ │ │ │ + ldrsb r4, [r7, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r4, [r5, r7] │ │ │ │ + ldrsb r4, [r3, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r4, [r1, r7] │ │ │ │ + ldrsb r4, [r7, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r0, [r3, r6] │ │ │ │ + ldrsb r0, [r1, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r0, [r0, r6] │ │ │ │ + ldrsb r0, [r6, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r4, [r6, r4] │ │ │ │ + ldrsb r4, [r4, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r2, [r5, r4] │ │ │ │ + ldrsb r2, [r3, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [pc, #704] @ (2a22d4 ) │ │ │ │ + ldr r0, [pc, #384] @ (2a2194 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r0, [r1, r2] │ │ │ │ + ldrsb r0, [r7, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #800 @ (adr r6, 2a233c ) │ │ │ │ + add r6, pc, #480 @ (adr r6, 2a21fc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r4, [r5, r0] │ │ │ │ + strb r4, [r3, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r6, r7] │ │ │ │ + strb r6, [r4, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r7, r6] │ │ │ │ + str r4, [r5, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r0, [r0, #28] │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002a202c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -191274,29 +191281,29 @@ │ │ │ │ movs r2, #19 │ │ │ │ ldr r3, [pc, #40] @ (2a2070 ) │ │ │ │ ldr r1, [pc, #44] @ (2a2074 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r0, [r4, r2] │ │ │ │ + str r0, [r2, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #280 @ (adr r4, 2a218c ) │ │ │ │ + add r3, pc, #984 @ (adr r3, 2a244c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r7, r1] │ │ │ │ + str r4, [r5, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a2078 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -191316,35 +191323,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 554b64 │ │ │ │ + bl 554b14 │ │ │ │ cbz r0, 2a2118 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (2a2148 ) │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #132] @ (2a214c ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #22 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #116] @ (2a2150 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (2a2154 ) │ │ │ │ ldr r3, [pc, #72] @ (2a213c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -191367,38 +191374,38 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (2a2160 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2a20f0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #18] │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #246 @ 0xf6 │ │ │ │ + subs r5, #166 @ 0xa6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldcl 0, cr0, [lr, #292] @ 0x124 │ │ │ │ - add r3, pc, #912 @ (adr r3, 2a24dc ) │ │ │ │ + stc 0, cr0, [lr, #292] @ 0x124 │ │ │ │ + add r3, pc, #592 @ (adr r3, 2a239c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #156 @ 0x9c │ │ │ │ + subs r5, #76 @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r6, r0] │ │ │ │ + ldr r7, [pc, #912] @ (2a24e4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r0, [r3, #16] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r3, pc, #552 @ (adr r3, 2a2384 ) │ │ │ │ + add r3, pc, #232 @ (adr r3, 2a2244 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r1, r0] │ │ │ │ + ldr r7, [pc, #736] @ (2a2440 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #944] @ (2a2514 ) │ │ │ │ + ldr r7, [pc, #624] @ (2a23d4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a2164 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -191426,19 +191433,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r5, #20 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r3, pc, #224 @ (adr r3, 2a22a0 ) │ │ │ │ + add r2, pc, #928 @ (adr r2, 2a2560 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #696] @ (2a247c ) │ │ │ │ + ldr r7, [pc, #376] @ (2a233c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #768] @ (2a24c8 ) │ │ │ │ + ldr r7, [pc, #448] @ (2a2388 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a21c8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -191465,19 +191472,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ asrs r2, r1, #19 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r2, pc, #864 @ (adr r2, 2a2580 ) │ │ │ │ + add r2, pc, #544 @ (adr r2, 2a2440 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #312] @ (2a235c ) │ │ │ │ + ldr r6, [pc, #1016] @ (2a261c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #376] @ (2a23a0 ) │ │ │ │ + ldr r7, [pc, #56] @ (2a2260 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a2228 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -191509,19 +191516,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (2a228c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2239b8 │ │ │ │ asrs r4, r5, #17 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r7, [pc, #400] @ (2a2418 ) │ │ │ │ + ldr r7, [pc, #80] @ (2a22d8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #472] @ (2a2464 ) │ │ │ │ + ldr r7, [pc, #152] @ (2a2324 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #344] @ (2a23e8 ) │ │ │ │ + ldr r7, [pc, #24] @ (2a22a8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a2290 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -191550,30 +191557,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (2a2308 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ bl 2a2228 │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ ldr r0, [pc, #24] @ (2a230c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ asrs r4, r0, #16 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r6, r3, #15 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r7, [pc, #488] @ (2a24f4 ) │ │ │ │ + ldr r7, [pc, #168] @ (2a23b4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #272] @ (2a2420 ) │ │ │ │ + ldr r6, [pc, #976] @ (2a26e0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a2310 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -191582,44 +191589,44 @@ │ │ │ │ ldr r5, [pc, #124] @ (2a23a0 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ cbz r3, 2a238c │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 2a237e │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #100] @ (2a23a4 ) │ │ │ │ ldr r2, [pc, #104] @ (2a23a8 ) │ │ │ │ ldr r1, [pc, #104] @ (2a23ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #92] @ (2a23b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r3 │ │ │ │ bl 3f7ecc │ │ │ │ ldr r1, [pc, #84] @ (2a23b4 ) │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 54c8b0 │ │ │ │ + bl 54c860 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54dc54 │ │ │ │ + b.w 54dc04 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -191628,23 +191635,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ asrs r0, r0, #14 │ │ │ │ lsls r3, r6, #1 │ │ │ │ strh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r1, pc, #648 @ (adr r1, 2a2630 ) │ │ │ │ + add r1, pc, #328 @ (adr r1, 2a24f0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #224 @ 0xe0 │ │ │ │ + cmp r0, #144 @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #928] @ 0x3a0 │ │ │ │ + str r0, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #16 │ │ │ │ + lsrs r2, r0, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -191654,15 +191661,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2a23fc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a24e4 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -191935,31 +191942,31 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2a26fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ ldr r2, [pc, #24] @ (2a2700 ) │ │ │ │ ldr r1, [pc, #24] @ (2a2704 ) │ │ │ │ ldr r0, [pc, #28] @ (2a2708 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2a21c8 │ │ │ │ nop │ │ │ │ asrs r0, r7, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [pc, #576] @ (2a2944 ) │ │ │ │ + ldr r3, [pc, #256] @ (2a2804 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #584] @ (2a2950 ) │ │ │ │ + ldr r3, [pc, #264] @ (2a2810 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #688] @ (2a29bc ) │ │ │ │ + ldr r3, [pc, #368] @ (2a287c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -192064,15 +192071,15 @@ │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 2a27ac │ │ │ │ b.n 2a27f6 │ │ │ │ strh r4, [r4, #30] │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r5, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r1, #28] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strh r2, [r6, #24] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strh r2, [r2, #24] │ │ │ │ lsls r3, r4, #1 │ │ │ │ @@ -192088,17 +192095,17 @@ │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 3c93cc │ │ │ │ ldr.w r0, [r0, #2120] @ 0x848 │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 3c9308 │ │ │ │ ldr r0, [pc, #8] @ (2a2874 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69dbcc │ │ │ │ + b.w 69db7c │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #240] @ (2a2968 ) │ │ │ │ + ldr r1, [pc, #944] @ (2a2c28 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -192234,25 +192241,25 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ strh r4, [r4, #16] │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #768] @ (2a2cfc ) │ │ │ │ + ldr r1, [pc, #448] @ (2a2bbc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r6, [r1, #14] │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsrs r3, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #288] @ (2a2b28 ) │ │ │ │ + ldr r0, [pc, #992] @ (2a2de8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r3, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #192] @ (2a2ad0 ) │ │ │ │ + ldr r0, [pc, #896] @ (2a2d90 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r2, [r0, #1910] @ 0x776 │ │ │ │ @@ -192297,27 +192304,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2a2b14 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #116] @ (2a2b18 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (2a2b1c ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #92] @ (2a2b20 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (2a2b24 ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -192333,38 +192340,38 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r1, [pc, #52] @ (2a2b34 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e04c │ │ │ │ - ldr r2, [sp, #640] @ 0x280 │ │ │ │ + b.w 54dffc │ │ │ │ + ldr r2, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #142 @ 0x8e │ │ │ │ + movs r1, #62 @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r2, #12] │ │ │ │ + ldrh r6, [r0, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r5, #98 @ 0x62 │ │ │ │ + subs r5, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a3144 │ │ │ │ + b.n 2a30a4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r5, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - blxns r3 │ │ │ │ + bxns r9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r6, r2, #0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -192372,15 +192379,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2a2b70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a2b9e │ │ │ │ @@ -192556,15 +192563,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2a2d82 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2a2d94 │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 2a2dd0 │ │ │ │ @@ -193137,15 +193144,15 @@ │ │ │ │ eors r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2a33ec │ │ │ │ ldr r0, [pc, #100] @ (2a3400 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 69dbcc │ │ │ │ + b.w 69db7c │ │ │ │ ldrb.w r3, [r4, #1798] @ 0x706 │ │ │ │ bic.w r2, r2, #2 │ │ │ │ strb.w r3, [r4, #1792] @ 0x700 │ │ │ │ strh.w r2, [r4, #1794] @ 0x702 │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [pc, #72] @ (2a3404 ) │ │ │ │ and.w r3, r3, #31 │ │ │ │ @@ -193172,15 +193179,15 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #1] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r4, [r0, #30] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - subs r7, #86 @ 0x56 │ │ │ │ + subs r7, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r0, [r1, #29] │ │ │ │ lsls r3, r4, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 2a31bc │ │ │ │ nop │ │ │ │ @@ -193374,33 +193381,33 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #68] @ (2a3690 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 3c8a78 │ │ │ │ ldr.w r1, [r4, #2120] @ 0x848 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 3c7a3c │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3c8a78 │ │ │ │ nop │ │ │ │ - ldrh r4, [r4, #54] @ 0x36 │ │ │ │ + ldrh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #218 @ 0xda │ │ │ │ + subs r4, #138 @ 0x8a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, #42 @ 0x2a │ │ │ │ + subs r3, #218 @ 0xda │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #220] @ (2a3780 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -193493,34 +193500,34 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #64] @ (2a37e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ addw r1, r0, #1788 @ 0x6fc │ │ │ │ bl 2a2878 │ │ │ │ addw r1, r4, #1812 @ 0x714 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a2878 │ │ │ │ mov r0, r4 │ │ │ │ addw r1, r4, #1836 @ 0x72c │ │ │ │ bl 2a2878 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2a3694 │ │ │ │ nop │ │ │ │ - ldrh r4, [r1, #44] @ 0x2c │ │ │ │ + ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #130 @ 0x82 │ │ │ │ + subs r3, #50 @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, #210 @ 0xd2 │ │ │ │ + subs r2, #130 @ 0x82 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #216] @ (2a38d0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -193529,15 +193536,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (2a38d8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 3c97b8 │ │ │ │ cbnz r0, 2a3836 │ │ │ │ add sp, #20 │ │ │ │ @@ -193591,40 +193598,40 @@ │ │ │ │ ldr r2, [pc, #64] @ (2a38e8 ) │ │ │ │ ldr r1, [pc, #64] @ (2a38ec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 2a378c │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #40] @ 0x28 │ │ │ │ + ldrh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #34 @ 0x22 │ │ │ │ + subs r2, #210 @ 0xd2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, #116 @ 0x74 │ │ │ │ + subs r2, #36 @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ vmov.i32 q0, #138 @ 0x0000008a │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + subs r2, #134 @ 0x86 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, #196 @ 0xc4 │ │ │ │ + subs r2, #116 @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r7, #13 │ │ │ │ + asrs r0, r5, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r0, #14] │ │ │ │ + ldrb r0, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #800] @ (2a3c24 ) │ │ │ │ @@ -193638,15 +193645,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2a3940 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2a3972 │ │ │ │ cmp r4, #4 │ │ │ │ @@ -193939,21 +193946,21 @@ │ │ │ │ strb r4, [r4, #3] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r4, [r3, #1] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r4, [r7, #0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ str.w pc, [pc, #4095] @ 2a4c47 │ │ │ │ - adds r7, #154 @ 0x9a │ │ │ │ + adds r7, #74 @ 0x4a │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh.w pc, [r3, #4095] @ 0xfff │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ + adds r7, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - adds r7, #52 @ 0x34 │ │ │ │ + adds r6, #228 @ 0xe4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [r6, #112] @ 0x70 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r2, [r2, #112] @ 0x70 │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -194471,29 +194478,29 @@ │ │ │ │ ldr.w r2, [r2, lr, lsl #2] │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ b.n 2a3d4c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r0 │ │ │ │ - ldrh r6, [r1, #6] │ │ │ │ + ldrh r6, [r7, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r6, #60] @ 0x3c │ │ │ │ + strh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r5, #52] @ 0x34 │ │ │ │ + strh r0, [r3, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str.w r0, [r0, r2, lsl #3] │ │ │ │ - strh r2, [r2, #50] @ 0x32 │ │ │ │ + strh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf7fa0072 │ │ │ │ - strh r4, [r3, #46] @ 0x2e │ │ │ │ + strh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf7080072 │ │ │ │ @ instruction: 0xf6fe0072 │ │ │ │ - strh r0, [r3, #40] @ 0x28 │ │ │ │ + strh r0, [r1, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf68a0072 │ │ │ │ @ instruction: 0xf63e0072 │ │ │ │ @ instruction: 0xf5f00072 │ │ │ │ lsls r3, r2, #8 │ │ │ │ uxtb r1, r4 │ │ │ │ and.w r3, r3, #7936 @ 0x1f00 │ │ │ │ @@ -196340,27 +196347,27 @@ │ │ │ │ b.n 2a5758 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2a5828 ) │ │ │ │ add r0, pc │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ ldr r2, [pc, #20] @ (2a582c ) │ │ │ │ ldr r1, [pc, #20] @ (2a5830 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2a21c8 │ │ │ │ b.n 2a59f4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, r6, r6 │ │ │ │ + subs r2, r4, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r6, r6 │ │ │ │ + subs r4, r4, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ and.w r1, r1, #1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne.n 2a5858 │ │ │ │ add.w r0, r0, r1, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ @@ -196382,15 +196389,15 @@ │ │ │ │ add.w r3, r1, #18 │ │ │ │ movs r1, #1 │ │ │ │ vmul.f64 d7, d0, d7 │ │ │ │ str r1, [r0, #116] @ 0x74 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ strd r3, r2, [sp] │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 6c4988 │ │ │ │ + bl 6c4938 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3] │ │ │ │ add.w r1, r2, #176 @ 0xb0 │ │ │ │ ldr.w r0, [r2, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ @@ -196499,15 +196506,15 @@ │ │ │ │ add.w r1, r1, r5, lsl #1 │ │ │ │ bl 3c8ed4 │ │ │ │ cbz r0, 2a59ea │ │ │ │ asrs r4, r0, #1 │ │ │ │ ldr.w r1, [r7, #172] @ 0xac │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ add r8, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2a59c0 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -196545,15 +196552,15 @@ │ │ │ │ b.n 2a5a72 │ │ │ │ ldrd r2, r7, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ mov r1, r7 │ │ │ │ subs r3, r3, r0 │ │ │ │ add r0, r2 │ │ │ │ str.w r3, [r4, #164] @ 0xa4 │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ str.w r1, [r4, #168] @ 0xa8 │ │ │ │ cbz r5, 2a5a76 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a59a4 │ │ │ │ subs r6, r6, r0 │ │ │ │ subs r5, r5, r0 │ │ │ │ @@ -196575,15 +196582,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a59a4 │ │ │ │ cbz r0, 2a5ac4 │ │ │ │ ldrd r3, r1, [r4, #168] @ 0xa8 │ │ │ │ subs r7, r7, r0 │ │ │ │ add r0, r3 │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ str.w r1, [r4, #168] @ 0xa8 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2a5a94 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -196622,15 +196629,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ strd r5, r5, [r6, #4] │ │ │ │ str r5, [r6, #12] │ │ │ │ @@ -196711,15 +196718,15 @@ │ │ │ │ add.w r3, sl, #8 │ │ │ │ ldr r4, [r4, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2a5b36 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ cbz r0, 2a5c1c │ │ │ │ bl 2a564c │ │ │ │ str.w r6, [r4, #184] @ 0xb8 │ │ │ │ ldr.w r0, [r4, #136] @ 0x88 │ │ │ │ blx 2234f4 │ │ │ │ @@ -196731,41 +196738,41 @@ │ │ │ │ strd r2, r2, [r4, #124] @ 0x7c │ │ │ │ add r5, pc │ │ │ │ adds r3, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #286 @ 0x11e │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2a5b36 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r7, #84] @ 0x54 │ │ │ │ + ldr r4, [r5, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r6, [r1, r0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r2, r5, r3 │ │ │ │ + adds r2, r3, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, r3 │ │ │ │ + adds r4, r6, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r7, [pc, #840] @ (2a5fac ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldc2 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ mrc2 15, 3, pc, cr1, cr15, {7} │ │ │ │ add r5, sp, #344 @ 0x158 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r4, r0, r0 │ │ │ │ + asrs r4, r6, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r0, #68] @ 0x44 │ │ │ │ + ldr r4, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r4, #31 │ │ │ │ + asrs r2, r2, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r6, #30 │ │ │ │ + asrs r6, r4, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2a5cd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -196773,37 +196780,37 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2a5ce0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w ip, [pc, #52] @ 2a5ce4 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ ldr.w lr, [pc, #48] @ 2a5ce8 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #48] @ (2a5cec ) │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ccdc │ │ │ │ - ldr r6, [r2, #60] @ 0x3c │ │ │ │ + b.w 54cc8c │ │ │ │ + ldr r6, [r0, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vmla.i d0, d4, d1[0] │ │ │ │ - ldrsb r2, [r1, r6] │ │ │ │ + vhadd.s q0, q2, │ │ │ │ + ldrsb r2, [r7, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ mcr2 15, 1, pc, cr1, cr15, {7} @ │ │ │ │ - asrs r4, r2, #28 │ │ │ │ + asrs r4, r0, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cdp 0, 9, cr0, cr6, cr0, {3} │ │ │ │ str.w r1, [r0, #404] @ 0x194 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -196847,49 +196854,49 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2a5d88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ ldr r2, [pc, #20] @ (2a5d8c ) │ │ │ │ ldr r1, [pc, #20] @ (2a5d90 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2a21c8 │ │ │ │ blt.n 2a5cfc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r1, #27 │ │ │ │ + asrs r6, r7, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r2, #27 │ │ │ │ + asrs r0, r0, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #84] @ 2a5dfc │ │ │ │ ldr r2, [pc, #84] @ (2a5e00 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2a5e04 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #72] @ (2a5e08 ) │ │ │ │ ldr r1, [pc, #76] @ (2a5e0c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #64] @ (2a5e10 ) │ │ │ │ ldr.w ip, [pc, #64] @ 2a5e14 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #60] @ (2a5e18 ) │ │ │ │ add ip, pc │ │ │ │ @@ -196898,28 +196905,28 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ str.w lr, [r0, #48] @ 0x30 │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ccdc │ │ │ │ + b.w 54cc8c │ │ │ │ nop │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cdp 0, 7, cr0, cr4, cr1, {2} │ │ │ │ - ldrsb r2, [r7, r1] │ │ │ │ + cdp 0, 2, cr0, cr4, cr1, {2} │ │ │ │ + ldrsb r2, [r5, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2a5eb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r7, #25 │ │ │ │ + asrs r6, r5, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cdp 0, 0, cr0, cr10, cr0, {3} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 2a5e80 │ │ │ │ @@ -196929,15 +196936,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r1, ip, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2a5e88 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ vldr d7, [pc, #44] @ 2a5e78 │ │ │ │ ldr r2, [pc, #60] @ (2a5e8c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ @@ -196953,19 +196960,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #36] @ 0x24 │ │ │ │ + ldr r4, [r2, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r7, #24 │ │ │ │ + asrs r2, r5, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r1, #24 │ │ │ │ + asrs r0, r7, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bge.n 2a5e3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -196975,15 +196982,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #104] @ (2a5f14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ movt r2, #34952 @ 0x8888 │ │ │ │ strd ip, r3, [r0, #284] @ 0x11c │ │ │ │ movw r1, #34952 @ 0x8888 │ │ │ │ movt r1, #32896 @ 0x8080 │ │ │ │ @@ -197001,19 +197008,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #28] │ │ │ │ + ldr r6, [r3, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r1, #23 │ │ │ │ + asrs r0, r7, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r2, #22 │ │ │ │ + asrs r2, r0, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -197036,27 +197043,27 @@ │ │ │ │ adds r1, #20 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ adds r7, #20 │ │ │ │ ldr.w r0, [r6, #392] @ 0x188 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #232] @ (2a6060 ) │ │ │ │ ldr r2, [pc, #236] @ (2a6064 ) │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [pc, #232] @ (2a6068 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov fp, r7 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov sl, r0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #12] │ │ │ │ sub.w r1, r9, r4 │ │ │ │ mov r2, fp │ │ │ │ cmp r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ @@ -197094,15 +197101,15 @@ │ │ │ │ bl 3c8ed4 │ │ │ │ asrs r3, r0, #1 │ │ │ │ add r8, r3 │ │ │ │ cbz r3, 2a600c │ │ │ │ adds r0, r3, r4 │ │ │ │ mov r1, r9 │ │ │ │ subs r5, r5, r3 │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ mov r4, r1 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a5f96 │ │ │ │ ldr r2, [pc, #92] @ (2a606c ) │ │ │ │ add.w r1, sp, #12288 @ 0x3000 │ │ │ │ ldr r3, [pc, #72] @ (2a605c ) │ │ │ │ adds r1, #20 │ │ │ │ @@ -197130,19 +197137,19 @@ │ │ │ │ add.w lr, sp, #24 │ │ │ │ b.n 2a5fe8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #776] @ (2a6364 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r1, #20 │ │ │ │ + asrs r2, r7, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r3, #20 │ │ │ │ + asrs r6, r1, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [pc, #984] @ (2a6448 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -197189,15 +197196,15 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 2a5f18 │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r2, r0 │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ ldr.w r3, [r4, #420] @ 0x1a4 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r4, #404] @ 0x194 │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -197222,15 +197229,15 @@ │ │ │ │ orrs r0, r1 │ │ │ │ str.w r7, [r4, #408] @ 0x198 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str.w r0, [r4, #292] @ 0x124 │ │ │ │ strb.w r3, [r4, #372] @ 0x174 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 2a60d2 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -197243,25 +197250,25 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r0, #392] @ 0x188 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #72] @ 2a61e4 │ │ │ │ ldr r2, [pc, #72] @ (2a61e8 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #72] @ (2a61ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #416] @ 0x1a0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -197271,19 +197278,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + str r6, [r4, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r4, #11 │ │ │ │ + asrs r4, r2, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r6, #11 │ │ │ │ + asrs r6, r4, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #440] @ (2a63bc ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -197299,23 +197306,23 @@ │ │ │ │ ldr.w r0, [r0, #392] @ 0x188 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r8, r8, [r6, #4] │ │ │ │ str.w r8, [r6, #12] │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #400] @ (2a63c8 ) │ │ │ │ add.w r3, r7, #24 │ │ │ │ ldr r1, [pc, #400] @ (2a63cc ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ and.w r2, r5, #1 │ │ │ │ ubfx r3, r5, #1, #3 │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ add.w r7, r7, r3, lsl #2 │ │ │ │ ldr.w r3, [r7, #1068] @ 0x42c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -197392,15 +197399,15 @@ │ │ │ │ bl 3c9308 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #400] @ 0x190 │ │ │ │ b.n 2a62e0 │ │ │ │ ldr r0, [pc, #172] @ (2a63dc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr.w r3, [r4, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a62e0 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ ldr.w r3, [r9, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ @@ -197428,51 +197435,51 @@ │ │ │ │ b.n 2a62a6 │ │ │ │ ldr r3, [pc, #84] @ (2a63e4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #556 @ 0x22c │ │ │ │ b.n 2a637c │ │ │ │ ldr r0, [pc, #76] @ (2a63e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2a6336 │ │ │ │ ldr r0, [pc, #72] @ (2a63ec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2a6336 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ subs r3, r2, #2 │ │ │ │ movs r0, #0 │ │ │ │ negs r2, r3 │ │ │ │ adcs r2, r3 │ │ │ │ b.n 2a62a6 │ │ │ │ ldr r1, [pc, #8] @ (2a63c8 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #100] @ 0x64 │ │ │ │ + str r2, [r5, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r2, #9 │ │ │ │ + asrs r0, r0, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r4, #9 │ │ │ │ + asrs r4, r2, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xfa41ffff │ │ │ │ - asrs r0, r2, #6 │ │ │ │ + asrs r0, r0, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #160] @ (2a647c ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r0, r5, #6 │ │ │ │ + asrs r0, r3, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r4, #80] @ 0x50 │ │ │ │ + str r0, [r2, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r1, #80] @ 0x50 │ │ │ │ + str r0, [r7, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r6, #5 │ │ │ │ + asrs r6, r4, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r0, #4 │ │ │ │ + asrs r6, r6, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r2, [r0, #400] @ 0x190 │ │ │ │ cbz r2, 2a63fe │ │ │ │ ldrb.w r2, [r0, #357] @ 0x165 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 2a640c │ │ │ │ movs r0, #0 │ │ │ │ @@ -197525,15 +197532,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #456] @ (2a6654 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69dc38 │ │ │ │ + b.w 69dbe8 │ │ │ │ ldrb.w ip, [r0, #360] @ 0x168 │ │ │ │ mov r5, r3 │ │ │ │ ldr.w r1, [r0, #284] @ 0x11c │ │ │ │ tst.w ip, #64 @ 0x40 │ │ │ │ ite eq │ │ │ │ andeq.w r2, r1, #15 │ │ │ │ andne.w r2, r1, #31 │ │ │ │ @@ -197569,26 +197576,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr.w r3, [r4, #292] @ 0x124 │ │ │ │ b.n 2a6464 │ │ │ │ add r2, r4 │ │ │ │ strb.w r3, [r2, #348] @ 0x15c │ │ │ │ b.n 2a6478 │ │ │ │ ldr r0, [pc, #312] @ (2a6658 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69dc38 │ │ │ │ + b.w 69dbe8 │ │ │ │ lsls r0, r3, #25 │ │ │ │ bmi.w 2a663a │ │ │ │ strb.w r3, [r4, #364] @ 0x16c │ │ │ │ b.n 2a6478 │ │ │ │ ldr r0, [pc, #288] @ (2a665c ) │ │ │ │ movs r1, #11 │ │ │ │ add r0, pc │ │ │ │ @@ -197630,47 +197637,47 @@ │ │ │ │ ldrb.w r2, [r4, #372] @ 0x174 │ │ │ │ lsls r1, r2, #27 │ │ │ │ bpl.w 2a6474 │ │ │ │ ands.w r1, r3, #16 │ │ │ │ bne.w 2a6474 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr.w r2, [r4, #292] @ 0x124 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ bic.w r2, r2, #1 │ │ │ │ str.w r2, [r4, #292] @ 0x124 │ │ │ │ b.n 2a6474 │ │ │ │ ldr r0, [pc, #140] @ (2a6660 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb.w r3, [r4, #373] @ 0x175 │ │ │ │ b.n 2a6478 │ │ │ │ ldr r0, [pc, #124] @ (2a6664 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69dc38 │ │ │ │ + b.w 69dbe8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a6478 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #100] @ (2a6668 ) │ │ │ │ ldr r2, [pc, #104] @ (2a666c ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (2a6670 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #416] @ 0x1a0 │ │ │ │ mov r1, r5 │ │ │ │ @@ -197679,41 +197686,41 @@ │ │ │ │ b.n 2a6478 │ │ │ │ ldr r0, [pc, #60] @ (2a6674 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2a648e │ │ │ │ ldr r0, [pc, #60] @ (2a6678 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2a6534 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a61f0 │ │ │ │ b.n 2a6572 │ │ │ │ nop │ │ │ │ - asrs r4, r4, #7 │ │ │ │ + asrs r4, r2, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r5, #32 │ │ │ │ + lsrs r2, r3, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r5, #2 │ │ │ │ + asrs r2, r3, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r5, #1 │ │ │ │ + asrs r2, r3, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r4, #30 │ │ │ │ + lsrs r6, r2, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r2, #40] @ 0x28 │ │ │ │ + str r2, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r7, #25 │ │ │ │ + lsrs r6, r5, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r2, #26 │ │ │ │ + lsrs r4, r0, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r1, #30 │ │ │ │ + lsrs r2, r7, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r3, #31 │ │ │ │ + lsrs r6, r1, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #268] @ (2a679c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -197725,27 +197732,27 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ addw r3, r5, #1132 @ 0x46c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #252] @ (2a67a8 ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov sl, r0 │ │ │ │ bl 307b5c │ │ │ │ ldr r1, [pc, #244] @ (2a67ac ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r5, #16 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 307848 │ │ │ │ str.w r0, [r4, #392] @ 0x188 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a6770 │ │ │ │ @@ -197758,21 +197765,21 @@ │ │ │ │ bhi.n 2a673e │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ bl 307660 │ │ │ │ str.w r0, [r4, #280] @ 0x118 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ adds r5, #24 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #164] @ (2a67b0 ) │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #152] @ (2a67b4 ) │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ blx r5 │ │ │ │ @@ -197787,15 +197794,15 @@ │ │ │ │ ldr r4, [pc, #116] @ (2a67b8 ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -197803,39 +197810,39 @@ │ │ │ │ ldr r2, [pc, #72] @ (2a67bc ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - lsrs r6, r6, #23 │ │ │ │ + lsrs r6, r4, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r0, #32] │ │ │ │ + str r0, [r6, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r3, #22 │ │ │ │ + lsrs r0, r1, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r0, #23 │ │ │ │ + lsrs r2, r6, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r1, #22 │ │ │ │ + lsrs r0, r7, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r2, #22 │ │ │ │ + lsrs r2, r0, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf94bffff │ │ │ │ - lsrs r0, r0, #30 │ │ │ │ + lsrs r0, r6, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r5, #28 │ │ │ │ + lsrs r6, r3, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ ubfx lr, r1, #12, #2 │ │ │ │ ldr.w r1, [r0, #2016] @ 0x7e0 │ │ │ │ ldr r0, [pc, #36] @ (2a67f0 ) │ │ │ │ ubfx r1, r1, #12, #2 │ │ │ │ add r0, pc │ │ │ │ @@ -197846,37 +197853,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r4, [r2, #84] @ 0x54 │ │ │ │ + str r4, [r0, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2018] @ 0x7e2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -197886,31 +197893,31 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2a687c ) │ │ │ │ add r0, pc │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ ldr r2, [pc, #24] @ (2a6880 ) │ │ │ │ ldr r1, [pc, #24] @ (2a6884 ) │ │ │ │ ldr r0, [pc, #28] @ (2a6888 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2a21c8 │ │ │ │ nop │ │ │ │ bne.n 2a6958 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r4, #26 │ │ │ │ + lsrs r4, r2, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r4, #26 │ │ │ │ + lsrs r6, r2, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r7, #26 │ │ │ │ + lsrs r4, r5, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -198113,15 +198120,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2a69b4 │ │ │ │ ldr r0, [pc, #132] @ (2a6b40 ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2a69b4 │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 2a695e │ │ │ │ ldr r2, [pc, #104] @ (2a6b44 ) │ │ │ │ @@ -198147,43 +198154,43 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ rors r0, r2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2a6a1c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r4, #15 │ │ │ │ + lsrs r4, r2, #14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r4, #62 @ 0x3e │ │ │ │ + movs r3, #238 @ 0xee │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #21 │ │ │ │ + lsrs r6, r1, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r5, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsrs r0, r7, #18 │ │ │ │ + lsrs r0, r5, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r5, #18 │ │ │ │ + lsrs r4, r3, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #18 │ │ │ │ + lsrs r0, r1, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r6, #17 │ │ │ │ + lsrs r2, r4, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #18 │ │ │ │ + lsrs r4, r1, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -198320,15 +198327,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a6c34 │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (2a6df0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 2a6c34 │ │ │ │ add.w r4, r0, #1984 @ 0x7c0 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (2a6de4 ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -198395,15 +198402,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (2a6dec ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a6cee │ │ │ │ ldr r0, [pc, #96] @ (2a6df8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 2a6cf0 │ │ │ │ ldr r1, [pc, #84] @ (2a6dfc ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -198417,36 +198424,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (2a6e00 ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 2a6c34 │ │ │ │ nop │ │ │ │ subs r7, #30 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #12 │ │ │ │ + lsrs r6, r6, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #9 │ │ │ │ + lsrs r4, r4, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #7 │ │ │ │ + lsrs r4, r0, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2a6ea8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -198455,15 +198462,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2a6eb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ bl 3c97b8 │ │ │ │ cbnz r0, 2a6e54 │ │ │ │ add sp, #28 │ │ │ │ @@ -198503,23 +198510,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2a688c │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r0, r4] │ │ │ │ + ldrsh r6, [r6, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r2, #8 │ │ │ │ + lsrs r4, r0, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r5, #3 │ │ │ │ + lsrs r2, r3, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldmia r3, {r1, r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r1, #3 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (2a6f58 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -198528,26 +198535,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a6f60 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #124] @ (2a6f64 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (2a6f68 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #104] @ (2a6f6c ) │ │ │ │ ldr r3, [pc, #108] @ (2a6f70 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -198565,37 +198572,37 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r1, [pc, #56] @ (2a6f80 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ccdc │ │ │ │ - ldrsh r0, [r2, r1] │ │ │ │ + b.w 54cc8c │ │ │ │ + ldrsh r0, [r0, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 2a6ff4 │ │ │ │ + bgt.n 2a6f54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, sl │ │ │ │ + cmp r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsb.w r0, [lr, r2] │ │ │ │ - ldr r6, [sp, #824] @ 0x338 │ │ │ │ + str.w r0, [lr, #66] @ 0x42 │ │ │ │ + ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ lsls r5, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r4, #31 │ │ │ │ + lsls r2, r2, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ udf #232 @ 0xe8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -198822,15 +198829,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r1, r1, lsl #16 │ │ │ │ strb r0, [r6, #0] │ │ │ │ b.n 2a70ee │ │ │ │ ldr r0, [pc, #160] @ (2a72bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldr.w r2, [sl, #16] │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ add r4, r3 │ │ │ │ uxth r3, r2 │ │ │ │ b.n 2a7120 │ │ │ │ ldr r1, [pc, #132] @ (2a72b4 ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -198848,15 +198855,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2a720a │ │ │ │ ldr r0, [pc, #120] @ (2a72c8 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 2a720a │ │ │ │ ldr r1, [pc, #104] @ (2a72cc ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -198875,15 +198882,15 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #60] @ (2a72d0 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2a7130 │ │ │ │ mov r9, r4 │ │ │ │ b.n 2a70ca │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #106 @ 0x6a │ │ │ │ lsls r3, r4, #1 │ │ │ │ @@ -198891,25 +198898,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #90 @ 0x5a │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #210 @ 0xd2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsls r6, r3, #25 │ │ │ │ + lsls r6, r1, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #23 │ │ │ │ + lsls r2, r5, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [pc, #528] @ (2a74e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #24 │ │ │ │ + lsls r0, r6, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 2a73e8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -199043,24 +199050,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (2a7458 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2a688c │ │ │ │ nop │ │ │ │ - ldr r2, [r6, r3] │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r0, #16 │ │ │ │ + lsls r0, r6, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r2, #11 │ │ │ │ + lsls r6, r0, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (2a74b0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -199068,33 +199075,33 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #68] @ (2a74b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2004] @ 0x7d4 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 3c7a3c │ │ │ │ ldr.w r1, [r4, #2008] @ 0x7d8 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 3c7a3c │ │ │ │ ldr.w r1, [r4, #2012] @ 0x7dc │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3c8a78 │ │ │ │ nop │ │ │ │ - ldr r0, [r6, r2] │ │ │ │ + ldr r0, [r4, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r0, #15 │ │ │ │ + lsls r2, r6, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r2, #10 │ │ │ │ + lsls r6, r0, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (2a77ac ) │ │ │ │ @@ -199229,15 +199236,15 @@ │ │ │ │ bpl.n 2a7572 │ │ │ │ ldr r0, [pc, #436] @ (2a77bc ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -199375,71 +199382,71 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2a7572 │ │ │ │ ldr r0, [pc, #56] @ (2a77cc ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2a76d8 │ │ │ │ b.n 2a774a │ │ │ │ nop │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #13 │ │ │ │ + lsls r6, r0, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #10 │ │ │ │ + lsls r4, r1, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #6 │ │ │ │ + lsls r6, r1, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2a77f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ ldr r2, [pc, #20] @ (2a77fc ) │ │ │ │ ldr r1, [pc, #20] @ (2a7800 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2a21c8 │ │ │ │ stmia r3!, {r3, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r6, #7 │ │ │ │ + lsls r6, r4, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r6, #7 │ │ │ │ + lsls r4, r4, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2a785c │ │ │ │ ldr r2, [pc, #68] @ (2a7860 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2a7864 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #56] @ (2a7868 ) │ │ │ │ ldr r3, [pc, #60] @ (2a786c ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2a7870 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -199450,26 +199457,26 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #5 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ccdc │ │ │ │ - strb r2, [r0, r5] │ │ │ │ + b.w 54cc8c │ │ │ │ + strb r2, [r6, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 2a786c │ │ │ │ + bcc.n 2a77cc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, #10 │ │ │ │ + subs r3, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r4, #6 │ │ │ │ + lsls r4, r2, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bls.n 2a78c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r2, #1 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ b.w 2a7dcc │ │ │ │ mov r3, r2 │ │ │ │ @@ -199497,15 +199504,15 @@ │ │ │ │ bl 3c8ed4 │ │ │ │ cbz r0, 2a78ec │ │ │ │ ldr.w r7, [r8, #152] @ 0x98 │ │ │ │ ldr.w r1, [r9, #196] @ 0xc4 │ │ │ │ asr.w r4, r0, r7 │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ add sl, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2a78b4 │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -199552,15 +199559,15 @@ │ │ │ │ cbnz r6, 2a798c │ │ │ │ str.w r6, [r5, #148] @ 0x94 │ │ │ │ movw r0, #16960 @ 0x4240 │ │ │ │ movt r0, #15 │ │ │ │ ldr.w r2, [r5, #136] @ 0x88 │ │ │ │ movs r3, #0 │ │ │ │ smull r0, r1, r7, r0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2a8a10 │ │ │ │ ldr.w r3, [r5, #160] @ 0xa0 │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r5, #136] @ 0x88 │ │ │ │ @@ -199599,27 +199606,27 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [pc, #452] @ (2a7bb0 ) │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ add.w fp, sp, #28 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add r9, pc │ │ │ │ add r6, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 307b5c │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ mov r2, r9 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ mov.w sl, #0 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ strd sl, sl, [fp, #4] │ │ │ │ str.w sl, [fp, #12] │ │ │ │ @@ -199694,21 +199701,21 @@ │ │ │ │ add.w r3, r9, #196 @ 0xc4 │ │ │ │ add r1, r4 │ │ │ │ and.w r2, r2, #3840 @ 0xf00 │ │ │ │ mov r0, sl │ │ │ │ strd r4, r6, [sp] │ │ │ │ bl 307950 │ │ │ │ ldr.w r0, [r7, #220] @ 0xdc │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #160] @ (2a7bc0 ) │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #148] @ (2a7bc4 ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r7, #220] @ 0xdc │ │ │ │ blx r5 │ │ │ │ @@ -199730,46 +199737,46 @@ │ │ │ │ ldr r4, [pc, #96] @ (2a7bc8 ) │ │ │ │ add.w r3, r5, #32 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ add r4, pc │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2a7a38 │ │ │ │ ldr r4, [pc, #76] @ (2a7bcc ) │ │ │ │ add.w r3, r5, #32 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ add r4, pc │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2a7a38 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfab80042 │ │ │ │ - strh r4, [r0, r6] │ │ │ │ + @ instruction: 0xfa680042 │ │ │ │ + strh r4, [r6, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfa480042 │ │ │ │ - vmla.i q8, q7, d2[0] │ │ │ │ - vmla.i32 q8, q0, d2[0] │ │ │ │ + ldr??.w r0, [r8, #66] @ 0x42 │ │ │ │ + vmla.i32 q0, q7, d2[0] │ │ │ │ + vmla.i16 q0, q0, d2[0] │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ mcr2 15, 3, pc, cr15, cr15, {7} @ │ │ │ │ stmia r0!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vst1.8 {d0[2]}, [r0], r2 │ │ │ │ + ldrsh.w r0, [r0, r2] │ │ │ │ lsls r1, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb380042 │ │ │ │ - cdp2 0, 8, cr0, cr4, cr2, {2} │ │ │ │ + @ instruction: 0xfae80042 │ │ │ │ + cdp2 0, 3, cr0, cr4, cr2, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ sub.w sp, sp, #4128 @ 0x1020 │ │ │ │ mov r5, r2 │ │ │ │ @@ -199788,25 +199795,25 @@ │ │ │ │ adds r1, #28 │ │ │ │ ldr.w r0, [r8, #220] @ 0xdc │ │ │ │ subs r4, r4, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #192] @ (2a7ce0 ) │ │ │ │ ldr r2, [pc, #192] @ (2a7ce4 ) │ │ │ │ ldr r1, [pc, #196] @ (2a7ce8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r1, [fp, #116] @ 0x74 │ │ │ │ ldr.w r0, [r8, #220] @ 0xdc │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ cbz r4, 2a7c8e │ │ │ │ add.w sl, fp, #104 @ 0x68 │ │ │ │ @@ -199864,18 +199871,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ cmp r7, #26 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, r4] │ │ │ │ + str r4, [r5, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str??.w r0, [r4, r2] │ │ │ │ - ldr??.w r0, [sl, r2] │ │ │ │ + ldrb.w r0, [r4, r2] │ │ │ │ + strh.w r0, [sl, r2] │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002a7cf0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -199883,15 +199890,15 @@ │ │ │ │ ldr r4, [r0, #24] │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr.w r0, [r3, #216] @ 0xd8 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add r3, r2 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -199908,15 +199915,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ movs r1, #0 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #216] @ 0xd8 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -199929,37 +199936,37 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #12 │ │ │ │ add.w r4, r5, #1048576 @ 0x100000 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #40] @ (2a7dc0 ) │ │ │ │ ldr r2, [pc, #40] @ (2a7dc4 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2a7dc8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r5, #116] @ 0x74 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #784] @ (2a80d4 ) │ │ │ │ + ldr r7, [pc, #464] @ (2a7f94 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf6e80042 │ │ │ │ - @ instruction: 0xf6fe0042 │ │ │ │ + @ instruction: 0xf6980042 │ │ │ │ + subw r0, lr, #2114 @ 0x842 │ │ │ │ │ │ │ │ 002a7dcc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ @@ -200797,35 +200804,35 @@ │ │ │ │ ldrb.w r9, [r8, #319] @ 0x13f │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mul.w r0, r3, r0 │ │ │ │ ldrh.w r3, [sl, #-12] │ │ │ │ and.w r9, r9, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ orr.w r5, r5, r3, lsl #16 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ add.w r1, r9, #1 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldrh.w r3, [sl, #-20] │ │ │ │ str r0, [sp, #12] │ │ │ │ movw r2, #22050 @ 0x5622 │ │ │ │ and.w r0, r3, #16128 @ 0x3f00 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ lsrs r3, r3, #14 │ │ │ │ ldrh.w r6, [sl, #-14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ lsls r6, r6, #5 │ │ │ │ asrs r0, r3 │ │ │ │ smulbb r0, r0, r2 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ movs r3, #14 │ │ │ │ add.w r1, r9, #1 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ tst.w r7, #16384 @ 0x4000 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ittt ne │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ negne r3, r3 │ │ │ │ strne r3, [sp, #12] │ │ │ │ @@ -201060,15 +201067,15 @@ │ │ │ │ movw r1, #65456 @ 0xffb0 │ │ │ │ add r0, r3 │ │ │ │ mov.w r3, #20480 @ 0x5000 │ │ │ │ mov r6, r0 │ │ │ │ smlabb r2, r2, r1, r3 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ str r1, [r5, #16] │ │ │ │ cmp r6, r2 │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ bcc.w 2a8b7e │ │ │ │ lsls r1, r3, #25 │ │ │ │ ittt pl │ │ │ │ @@ -201096,15 +201103,15 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, r7, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ smlabb r6, r1, ip, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r3, r6 │ │ │ │ str r1, [r5, #20] │ │ │ │ bcc.n 2a8b56 │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ lsls r7, r3, #26 │ │ │ │ @@ -201193,98 +201200,98 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (2a8bf8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ ldr r2, [pc, #20] @ (2a8bfc ) │ │ │ │ ldr r1, [pc, #24] @ (2a8c00 ) │ │ │ │ ldr r0, [pc, #24] @ (2a8c04 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2a2164 │ │ │ │ add sp, #288 @ 0x120 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 4, cr0, cr4, cr2, {2} │ │ │ │ - cdp 0, 5, cr0, cr2, cr2, {2} │ │ │ │ + ldcl 0, cr0, [r4, #264]! @ 0x108 │ │ │ │ + cdp 0, 0, cr0, cr2, cr2, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 68d518 │ │ │ │ + bl 68d4c8 │ │ │ │ ldr r2, [pc, #108] @ (2a8c90 ) │ │ │ │ ldr r1, [pc, #112] @ (2a8c94 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #108] @ (2a8c98 ) │ │ │ │ add r1, pc │ │ │ │ - bl 68d6b4 │ │ │ │ + bl 68d664 │ │ │ │ ldr r3, [pc, #104] @ (2a8c9c ) │ │ │ │ add r4, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r3 │ │ │ │ bl 3f7fdc │ │ │ │ ldr r6, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #88] @ (2a8ca0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #84] @ (2a8ca4 ) │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 54c8b0 │ │ │ │ + bl 54c860 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 54dc54 │ │ │ │ + bl 54dc04 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ cbz r5, 2a8c78 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 68dfb0 │ │ │ │ + b.w 68df60 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - cdp 0, 2, cr0, cr2, cr2, {2} │ │ │ │ - lsrs r2, r7, #32 │ │ │ │ + ldcl 0, cr0, [r2, #264] @ 0x108 │ │ │ │ + lsls r2, r5, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r2, r3, #3 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 0, cr0, cr12, cr2, {2} │ │ │ │ - add r3, pc, #144 @ (adr r3, 2a8d38 ) │ │ │ │ + ldc 0, cr0, [ip, #264]! @ 0x108 │ │ │ │ + add r2, pc, #848 @ (adr r2, 2a8ff8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (2a8d28 ) │ │ │ │ @@ -201292,59 +201299,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2a8d30 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #100] @ (2a8d34 ) │ │ │ │ ldr r1, [pc, #100] @ (2a8d38 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #84] @ (2a8d3c ) │ │ │ │ ldr r3, [pc, #88] @ (2a8d40 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (2a8d44 ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #60] @ (2a8d48 ) │ │ │ │ ldr r1, [pc, #60] @ (2a8d4c ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ccdc │ │ │ │ + b.w 54cc8c │ │ │ │ nop │ │ │ │ - lsrs r4, r4 │ │ │ │ + lsls r4, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ittt vs │ │ │ │ - lslvs r1, r0, #1 │ │ │ │ - movvs r7, #106 @ 0x6a │ │ │ │ - lslvs r1, r1, #1 │ │ │ │ - blt.n 2a8da4 │ │ │ │ + itee ne │ │ │ │ + lslne r1, r0, #1 │ │ │ │ + moveq r7, #26 │ │ │ │ + lsleq r1, r1, #1 │ │ │ │ + bge.n 2a8d04 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r4, #6] │ │ │ │ + strh r6, [r2, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -201489,53 +201496,53 @@ │ │ │ │ b.n 2a8e1a │ │ │ │ movs r5, #1 │ │ │ │ b.n 2a8e02 │ │ │ │ adds r0, r5, #6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (2a8fe0 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #130 @ 0x82 │ │ │ │ + movs r7, #50 @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stcl 0, cr0, [ip], #-264 @ 0xfffffef8 │ │ │ │ - subs r7, #150 @ 0x96 │ │ │ │ + ldc 0, cr0, [ip], {66} @ 0x42 │ │ │ │ + subs r7, #70 @ 0x46 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mcrr 0, 4, r0, ip, cr2 │ │ │ │ - subs r7, #94 @ 0x5e │ │ │ │ + @ instruction: 0xebfc0042 │ │ │ │ + subs r7, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldc 0, cr0, [r4], #-264 @ 0xfffffef8 │ │ │ │ - ldc 0, cr0, [r0], {66} @ 0x42 │ │ │ │ - movs r6, #254 @ 0xfe │ │ │ │ + @ instruction: 0xebe40042 │ │ │ │ + rsb r0, r0, r2, lsl #1 │ │ │ │ + movs r6, #174 @ 0xae │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xebf00042 │ │ │ │ - subs r7, #18 │ │ │ │ + sub.w r0, r0, r2, lsl #1 │ │ │ │ + subs r6, #194 @ 0xc2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rsb r0, r8, r2, lsl #1 │ │ │ │ + sbcs.w r0, r8, r2, lsl #1 │ │ │ │ b.n 2a8d50 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -201560,20 +201567,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2a8fde │ │ │ │ @@ -201595,15 +201602,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a90d2 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 2a8fda │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a9106 │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (2a913c ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -201654,22 +201661,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #208] @ (2a9158 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54b3fc │ │ │ │ + bl 54b3ac │ │ │ │ ldr r2, [pc, #192] @ (2a915c ) │ │ │ │ ldr r3, [pc, #196] @ (2a9160 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (2a9164 ) │ │ │ │ @@ -201691,18 +201698,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2a8fcc │ │ │ │ ldr r1, [pc, #136] @ (2a9168 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69cf64 │ │ │ │ + bl 69cf14 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ b.n 2a90a8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (2a916c ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -201718,42 +201725,42 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ subs r4, r7, r6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb260042 │ │ │ │ - subs r6, #70 @ 0x46 │ │ │ │ + @ instruction: 0xead60042 │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xeb380042 │ │ │ │ - @ instruction: 0xeb380042 │ │ │ │ + @ instruction: 0xeae80042 │ │ │ │ + @ instruction: 0xeae80042 │ │ │ │ add r3, sp, #1016 @ 0x3f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bics.w r0, sl, r2, lsl #1 │ │ │ │ - add.w r0, r6, r2, lsl #1 │ │ │ │ - subs r5, #50 @ 0x32 │ │ │ │ + strd r0, r0, [sl, #264]! @ 0x108 │ │ │ │ + @ instruction: 0xeab60042 │ │ │ │ + subs r4, #226 @ 0xe2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r4, 2a91be │ │ │ │ + cbnz r4, 2a91aa │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #182 @ 0xb6 │ │ │ │ + movs r3, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pkhbt r0, r8, r2, lsl #1 │ │ │ │ + orns r0, r8, r2, lsl #1 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, r1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strd r0, r0, [r4, #264]! @ 0x108 │ │ │ │ - @ instruction: 0xe9ac0042 │ │ │ │ - subs r4, #148 @ 0x94 │ │ │ │ + @ instruction: 0xe9940042 │ │ │ │ + ldrd r0, r0, [ip, #-264] @ 0x108 │ │ │ │ + subs r4, #68 @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strd r0, r0, [lr, #-264]! @ 0x108 │ │ │ │ - ldrd r0, r0, [r6, #264]! @ 0x108 │ │ │ │ + ldmdb lr, {r1, r6} │ │ │ │ + @ instruction: 0xe9a60042 │ │ │ │ b.n 2a8d50 │ │ │ │ nop │ │ │ │ b.n 2a8d50 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2a919a │ │ │ │ @@ -201773,23 +201780,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (2a91d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54db88 │ │ │ │ - subs r3, #240 @ 0xf0 │ │ │ │ + b.w 54db38 │ │ │ │ + subs r3, #160 @ 0xa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rev16 r2, r5 │ │ │ │ + rev r2, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #116 @ 0x74 │ │ │ │ + movs r2, #36 @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a9214 │ │ │ │ sub sp, #12 │ │ │ │ @@ -201797,23 +201804,23 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (2a921c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 33c93c │ │ │ │ nop │ │ │ │ - subs r3, #174 @ 0xae │ │ │ │ + subs r3, #94 @ 0x5e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia.w r4, {r1, r6} │ │ │ │ - ldmia.w sl, {r1, r6} │ │ │ │ + @ instruction: 0xe8340042 │ │ │ │ + strex r0, r0, [sl, #264] @ 0x108 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ ldr.w r9, [pc, #528] @ 2a9448 │ │ │ │ @@ -201966,15 +201973,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 225288 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a9350 │ │ │ │ ldr r0, [pc, #160] @ (2a9470 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 2a9346 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -202015,35 +202022,37 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ add r3, sp, #432 @ 0x1b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #304] @ (2a9588 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #110 @ 0x6e │ │ │ │ + movs r2, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xe83a0042 │ │ │ │ - movs r2, #8 │ │ │ │ + b.n 2a9434 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + movs r1, #184 @ 0xb8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xe8080042 │ │ │ │ - movs r1, #212 @ 0xd4 │ │ │ │ + b.n 2a93d8 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + movs r1, #132 @ 0x84 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a946c │ │ │ │ + b.n 2a93cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a93c4 │ │ │ │ + b.n 2a9324 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #114 @ 0x72 │ │ │ │ + movs r1, #34 @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a936c │ │ │ │ + b.n 2a92cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #104 @ 0x68 │ │ │ │ + subs r1, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2a9108 │ │ │ │ + b.n 2a9068 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a93b4 │ │ │ │ + b.n 2a9314 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #492] @ (2a9688 ) │ │ │ │ @@ -202229,29 +202238,29 @@ │ │ │ │ b.n 2a9510 │ │ │ │ asrs r4, r5, #25 │ │ │ │ lsls r3, r4, #1 │ │ │ │ add r1, sp, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2a97c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #28 │ │ │ │ + subs r4, r1, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a9378 │ │ │ │ + b.n 2a92d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r3, #6 │ │ │ │ + subs r0, r1, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a91d8 │ │ │ │ + b.n 2a9138 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, r4, #5 │ │ │ │ + subs r4, r2, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a9114 │ │ │ │ + b.n 2a9074 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r3, #4 │ │ │ │ + subs r6, r1, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a90fc │ │ │ │ + b.n 2a905c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2a9750 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -202259,15 +202268,15 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (2a9758 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #124] @ (2a975c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 2a96f4 │ │ │ │ @@ -202275,15 +202284,15 @@ │ │ │ │ cbz r2, 2a96f4 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 2a96e8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 2a9742 │ │ │ │ ldr r6, [pc, #80] @ (2a9760 ) │ │ │ │ ldr.w r8, [pc, #80] @ 2a9764 │ │ │ │ ldr r7, [pc, #80] @ (2a9768 ) │ │ │ │ @@ -202292,57 +202301,57 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a971e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a8d50 │ │ │ │ nop │ │ │ │ - adds r6, #214 @ 0xd6 │ │ │ │ + adds r6, #134 @ 0x86 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2a9eb4 │ │ │ │ + b.n 2a9e14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a9ee0 │ │ │ │ + b.n 2a9e40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r6, pc, #896 @ (adr r6, 2a9ae0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #142 @ 0x8e │ │ │ │ + adds r6, #62 @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2a9140 │ │ │ │ + b.n 2a90a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a916c │ │ │ │ + b.n 2a90cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 2a97c0 │ │ │ │ ldr r2, [pc, #64] @ (2a97c4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (2a97c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #52] @ (2a97cc ) │ │ │ │ ldr r3, [pc, #56] @ (2a97d0 ) │ │ │ │ ldr r1, [pc, #56] @ (2a97d4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -202352,28 +202361,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ccdc │ │ │ │ - adds r6, #30 │ │ │ │ + b.w 54cc8c │ │ │ │ + adds r5, #206 @ 0xce │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r2, r3, r4, r7} │ │ │ │ + push {r2, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r4, #2 │ │ │ │ + adds r2, r2, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ pop {r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a9f24 │ │ │ │ + b.n 2a9e84 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2a9848 ) │ │ │ │ @@ -202381,25 +202390,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2a9850 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #80] @ (2a9854 ) │ │ │ │ ldr r1, [pc, #80] @ (2a9858 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2a985c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -202410,25 +202419,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r5, #176 @ 0xb0 │ │ │ │ + adds r5, #96 @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r2, r3, r5} │ │ │ │ + cbz r6, 2a98c6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, r6, #0 │ │ │ │ + subs r6, r4, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2a985c │ │ │ │ + ldmia r7, {r1, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r6, #22] │ │ │ │ + strb r4, [r4, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a9060 │ │ │ │ + b.n 2a9fc0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2a98cc ) │ │ │ │ @@ -202436,25 +202445,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2a98d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #80] @ (2a98d8 ) │ │ │ │ ldr r1, [pc, #80] @ (2a98dc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2a98e0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -202465,25 +202474,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r5, #44 @ 0x2c │ │ │ │ + adds r4, #220 @ 0xdc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r2, 2a993e │ │ │ │ + cbz r2, 2a992a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r6, r6 │ │ │ │ + subs r2, r4, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r6, #20] │ │ │ │ + strb r0, [r4, #19] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2aa024 │ │ │ │ + b.n 2a9f84 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -202637,17 +202646,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r6, r0, #8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, #0 │ │ │ │ + subs r6, r3, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2aa0c0 │ │ │ │ + b.n 2aa020 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2a9bb8 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #3 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -202700,19 +202709,19 @@ │ │ │ │ blx 225288 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a9aa6 │ │ │ │ nop │ │ │ │ asrs r2, r5, #1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (2a9c44 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, r2 │ │ │ │ + subs r6, r7, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, #168 @ 0xa8 │ │ │ │ + adds r2, #88 @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r2, #8 │ │ │ │ + lsls r4, r0, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a9ba6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -202729,23 +202738,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (2a9bbc ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 2a9b8a │ │ │ │ @@ -202763,19 +202772,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - adds r2, #102 @ 0x66 │ │ │ │ + adds r2, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2a9d3c │ │ │ │ + b.n 2a9c9c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a9d50 │ │ │ │ + b.n 2a9cb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (2a9cf4 ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -202889,25 +202898,25 @@ │ │ │ │ blx 225288 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a9c4e │ │ │ │ nop │ │ │ │ lsrs r2, r6, #28 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (2a9e2c ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, r4 │ │ │ │ + adds r2, r6, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 250 @ 0xfa │ │ │ │ + svc 170 @ 0xaa │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r0, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a9d20 │ │ │ │ + svc 186 @ 0xba │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r5, r2 │ │ │ │ + adds r6, r3, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 178 @ 0xb2 │ │ │ │ + svc 98 @ 0x62 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (2a9d78 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -202916,22 +202925,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2a9d62 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -202939,19 +202948,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r0, #122 @ 0x7a │ │ │ │ + adds r0, #42 @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #216 @ 0xd8 │ │ │ │ + udf #136 @ 0x88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #234 @ 0xea │ │ │ │ + udf #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -202980,15 +202989,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (2aa074 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2a9de8 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -203227,33 +203236,33 @@ │ │ │ │ b.n 2a9fa8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #21 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ble.n 2a9fbc │ │ │ │ + ble.n 2aa11c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #68 @ 0x44 │ │ │ │ + ble.n 2aa058 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #226 @ 0xe2 │ │ │ │ + cmp r7, #146 @ 0x92 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r4, r7, #20 │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsrs r0, r1, #20 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r0, r7, #28 │ │ │ │ + asrs r0, r5, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #140 @ 0x8c │ │ │ │ + udf #60 @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2aa1b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #23 │ │ │ │ + asrs r2, r6, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ble.n 2aa100 │ │ │ │ + bgt.n 2aa060 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (2aa140 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -203265,33 +203274,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #136] @ (2aa14c ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -203310,37 +203319,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (2aa158 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #252 @ 0xfc │ │ │ │ + cmp r4, #172 @ 0xac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 2aa1ec │ │ │ │ + blt.n 2aa14c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 2aa084 │ │ │ │ + bge.n 2aa1e4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 2aa1f4 │ │ │ │ + blt.n 2aa154 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #138 @ 0x8a │ │ │ │ + cmp r4, #58 @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 2aa130 │ │ │ │ + blt.n 2aa090 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 2aa21c │ │ │ │ + bls.n 2aa17c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -203363,15 +203372,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 2aa38c │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 2aa344 │ │ │ │ @@ -203650,59 +203659,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2a8d50 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #42 @ 0x2a │ │ │ │ + cmp r3, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 2aa48c │ │ │ │ + bls.n 2aa3ec │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r6, r0, #6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bge.n 2aa5b8 │ │ │ │ + bge.n 2aa518 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2aa624 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #10 │ │ │ │ + asrs r4, r3, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r2, #184 @ 0xb8 │ │ │ │ + cmp r2, #104 @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 2aa410 │ │ │ │ + bge.n 2aa570 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r6, #31 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r0, r4, #8 │ │ │ │ + asrs r0, r2, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r6, r4, #30 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bls.n 2aa4a8 │ │ │ │ + bls.n 2aa608 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r0, #7 │ │ │ │ + asrs r0, r6, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bls.n 2aa5b4 │ │ │ │ + bhi.n 2aa514 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r0, #6 │ │ │ │ + asrs r2, r6, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #146 @ 0x92 │ │ │ │ + cmp r1, #66 @ 0x42 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 2aa480 │ │ │ │ + bls.n 2aa5e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r2, #27 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r4, r0, #4 │ │ │ │ + asrs r4, r6, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #26 │ │ │ │ + cmp r0, #202 @ 0xca │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 2aa560 │ │ │ │ + bhi.n 2aa4c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r3, #25 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -203728,26 +203737,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2aa5ba │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 2aa576 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -203797,33 +203806,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (2aa654 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 2aa5f2 │ │ │ │ nop │ │ │ │ lsls r0, r0, #23 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cmp r0, #60 @ 0x3c │ │ │ │ + movs r7, #236 @ 0xec │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 2aa56c │ │ │ │ + bvs.n 2aa6cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 2aa594 │ │ │ │ + bvs.n 2aa6f4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2aa770 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #30 │ │ │ │ + lsrs r6, r0, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r7, #182 @ 0xb6 │ │ │ │ + movs r7, #102 @ 0x66 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 2aa68c │ │ │ │ + bvc.n 2aa5ec │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r4, #29 │ │ │ │ + lsrs r0, r2, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r7, #128 @ 0x80 │ │ │ │ + movs r7, #48 @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 2aa5d4 │ │ │ │ + bvc.n 2aa734 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (2aa888 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -204024,47 +204033,47 @@ │ │ │ │ nop │ │ │ │ lsls r4, r3, #18 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r2, #18 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - movs r7, #0 │ │ │ │ + movs r6, #176 @ 0xb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #304] @ (2aa9cc ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #25 │ │ │ │ + lsrs r2, r7, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 2aa928 │ │ │ │ + bvs.n 2aa888 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r2, #14 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsrs r0, r6, #22 │ │ │ │ + lsrs r0, r4, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #206 @ 0xce │ │ │ │ + movs r5, #126 @ 0x7e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 2aa998 │ │ │ │ + bvs.n 2aa8f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r7, #21 │ │ │ │ + lsrs r4, r5, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #154 @ 0x9a │ │ │ │ + movs r5, #74 @ 0x4a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 2aa984 │ │ │ │ + bvs.n 2aa8e4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r2, #21 │ │ │ │ + lsrs r6, r0, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #108 @ 0x6c │ │ │ │ + movs r5, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 2aa8bc │ │ │ │ + bpl.n 2aa81c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r2, #20 │ │ │ │ + lsrs r4, r0, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #50 @ 0x32 │ │ │ │ + movs r4, #226 @ 0xe2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 2aa89c │ │ │ │ + bpl.n 2aa7fc │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2aa8ea │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -204111,27 +204120,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (2aa97c ) │ │ │ │ add r2, pc │ │ │ │ - bl 54b3fc │ │ │ │ + bl 54b3ac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bne.n 2aa970 │ │ │ │ + bne.n 2aa8d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002aa980 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -204150,15 +204159,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2aa9d6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 2aa9aa │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -204168,19 +204177,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - movs r4, #4 │ │ │ │ + movs r3, #180 @ 0xb4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 2aaab4 │ │ │ │ + bcs.n 2aaa14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 2aaae0 │ │ │ │ + bcs.n 2aaa40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002aa9f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -204194,29 +204203,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (2aaa40 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - movs r3, #154 @ 0x9a │ │ │ │ + movs r3, #74 @ 0x4a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 2aaa18 │ │ │ │ + bne.n 2aa978 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 2aaab4 │ │ │ │ + beq.n 2aaa14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002aaa44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -204232,31 +204241,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - movs r3, #68 @ 0x44 │ │ │ │ + movs r2, #244 @ 0xf4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 2aaa64 │ │ │ │ + beq.n 2aa9c4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 2aa9cc │ │ │ │ + bne.n 2aab2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2aaaac │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1581] @ 0x62d │ │ │ │ @@ -204265,22 +204274,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2aaae4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldmia r6!, {r3, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 2aab84 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -204407,21 +204416,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr.w ip, [pc, #96] @ 2aacac │ │ │ │ add ip, pc │ │ │ │ b.n 2aac0c │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr.w ip, [pc, #80] @ 2aacb0 │ │ │ │ add ip, pc │ │ │ │ b.n 2aabd8 │ │ │ │ ldr r2, [pc, #76] @ (2aacb4 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -204438,15 +204447,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (2aacc0 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2aabca │ │ │ │ nop │ │ │ │ vhadd.u32 q8, q1, q9 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -204457,15 +204466,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 2aad38 │ │ │ │ + bvc.n 2aac98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -204606,15 +204615,15 @@ │ │ │ │ b.n 2aae12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (2aaef0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -204631,15 +204640,15 @@ │ │ │ │ bpl.n 2aae32 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (2aaefc ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr r3, [pc, #72] @ (2aaf00 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2aae1c │ │ │ │ ldr r3, [pc, #52] @ (2aaef8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -204647,33 +204656,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aae1c │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (2aaf04 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2aae1c │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2aae12 │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r4, #392]! @ 0x188 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2aaf9c │ │ │ │ + bpl.n 2aaefc │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2aaf88 │ │ │ │ + bpl.n 2aaee8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (2aaf84 ) │ │ │ │ @@ -204681,61 +204690,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2aaf8c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #96] @ (2aaf90 ) │ │ │ │ ldr r1, [pc, #96] @ (2aaf94 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #80] @ (2aaf98 ) │ │ │ │ ldr r2, [pc, #84] @ (2aaf9c ) │ │ │ │ ldr r3, [pc, #84] @ (2aafa0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (2aafa4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #60] @ (2aafa8 ) │ │ │ │ ldr r1, [pc, #64] @ (2aafac ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ccdc │ │ │ │ + b.w 54cc8c │ │ │ │ nop │ │ │ │ - subs r0, r4, #6 │ │ │ │ + subs r0, r2, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ + ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r1, #20 │ │ │ │ + lsls r2, r7, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r2, r5, r6, r7} │ │ │ │ + ldmia r4, {r2, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ @@ -204866,27 +204875,27 @@ │ │ │ │ bne.n 2ab17e │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1581] @ 0x62d │ │ │ │ cbz r2, 2ab13a │ │ │ │ cbz r3, 2ab166 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 2ab1a8 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 6ad4a4 │ │ │ │ + bl 6ad454 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 2ab14c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3c9308 │ │ │ │ @@ -204898,15 +204907,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ab14c │ │ │ │ b.n 2ab142 │ │ │ │ ldr r1, [pc, #56] @ (2ab1b8 ) │ │ │ │ @@ -204920,27 +204929,27 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ab0f8 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (2ab1c0 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ab0f8 │ │ │ │ nop │ │ │ │ ... │ │ │ │ @ instruction: 0xfa320062 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2ab0f8 │ │ │ │ + bcc.n 2ab258 │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -205158,19 +205167,19 @@ │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ blx 225288 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2ab354 │ │ │ │ nop │ │ │ │ @ instruction: 0xf7c20062 │ │ │ │ ldr r0, [pc, #304] @ (2ab534 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #6 │ │ │ │ + lsls r0, r1, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r2, r3 │ │ │ │ + subs r4, r0, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmdb r4!, {r0, r2, r6} │ │ │ │ + @ instruction: 0xe8d40045 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 2ab90c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -205180,15 +205189,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 2ab914 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr.w sl, [pc, #1220] @ 2ab918 │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -205649,75 +205658,75 @@ │ │ │ │ ldr r1, [pc, #124] @ (2ab97c ) │ │ │ │ add r1, pc │ │ │ │ b.n 2ab8ac │ │ │ │ ldr r2, [pc, #120] @ (2ab980 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2ab8a4 │ │ │ │ nop │ │ │ │ - subs r2, r2, r2 │ │ │ │ + subs r2, r0, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 2ab978 │ │ │ │ + beq.n 2ab8d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 2ab9a4 │ │ │ │ + beq.n 2ab904 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subw r0, ip, #2146 @ 0x862 │ │ │ │ ldr r0, [pc, #304] @ (2aba50 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #2 │ │ │ │ + lsls r6, r0, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 2ab8a8 │ │ │ │ + beq.n 2aba08 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vmla.i q8, q5, d2[0] │ │ │ │ - adds r4, r5, r3 │ │ │ │ + vhadd.u q8, q5, q1 │ │ │ │ + adds r4, r3, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7, {r1, r4, r5, r7} │ │ │ │ + ldmia r7!, {r1, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vhadd.u q8, q6, q1 │ │ │ │ - cdp2 0, 4, cr0, cr8, cr2, {2} │ │ │ │ - asrs r2, r7, #29 │ │ │ │ + vhadd.u32 q0, q6, q1 │ │ │ │ + ldc2l 0, cr0, [r8, #264]! @ 0x108 │ │ │ │ + asrs r2, r5, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + ldmia r6!, {r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cdp2 0, 0, cr0, cr4, cr2, {2} │ │ │ │ - add r1, pc, #536 @ (adr r1, 2abb64 ) │ │ │ │ + ldc2 0, cr0, [r4, #264]! @ 0x108 │ │ │ │ + add r1, pc, #216 @ (adr r1, 2aba24 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stc2l 0, cr0, [sl, #-264]! @ 0xfffffef8 │ │ │ │ - ldmia r5, {r1, r2, r5, r7} │ │ │ │ + ldc2 0, cr0, [sl, #-264] @ 0xfffffef8 │ │ │ │ + ldmia r5!, {r1, r2, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stc2l 0, cr0, [sl], #264 @ 0x108 │ │ │ │ - ldr r5, [pc, #904] @ (2abce4 ) │ │ │ │ + ldc2 0, cr0, [sl], {66} @ 0x42 │ │ │ │ + ldr r5, [pc, #584] @ (2abba4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r2, r5, pc} │ │ │ │ + pop {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r4, 2ab9b4 │ │ │ │ + revsh r4, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bhi.n 2aba08 │ │ │ │ + bhi.n 2ab968 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r4, {r2, r4, r7} │ │ │ │ + ldmia r4!, {r2, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r5!, {r3, r4} │ │ │ │ + ldmia r4!, {r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4, {r1, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r1, r6] │ │ │ │ + strb r6, [r7, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6} │ │ │ │ + ldmia r4, {r1, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r6} │ │ │ │ + ldmia r4!, {r2, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r6} │ │ │ │ + ldmia r4!, {r1, r2} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -205738,22 +205747,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #228 @ (adr r3, 2abad0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #212 @ (adr r3, 2abad0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2aba94 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -205812,27 +205821,27 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad4a4 │ │ │ │ + b.w 6ad454 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -205852,22 +205861,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 2abc18 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 2abc18 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2abbd6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -205924,15 +205933,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad4a4 │ │ │ │ + b.w 6ad454 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -205945,51 +205954,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2abc84 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #64] @ (2abc88 ) │ │ │ │ ldr r1, [pc, #64] @ (2abc8c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #48] @ (2abc90 ) │ │ │ │ ldr r3, [pc, #52] @ (2abc94 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r1, #10 │ │ │ │ + asrs r0, r7, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r5, #62] @ 0x3e │ │ │ │ + ldrh r2, [r3, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf7f20048 │ │ │ │ - itet lt │ │ │ │ - lsllt r2, r0, #1 │ │ │ │ - ite gt @ unpredictable │ │ │ │ - lslgt r2, r0, #1 │ │ │ │ - lslle r1, r4, #29 │ │ │ │ + @ instruction: 0xf7a20048 │ │ │ │ + itte vs │ │ │ │ + lslvs r2, r0, #1 │ │ │ │ + itt vc @ unpredictable │ │ │ │ + lslvc r2, r0, #1 │ │ │ │ + lslvc r1, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2abcf4 ) │ │ │ │ @@ -205997,51 +206006,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2abcfc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #64] @ (2abd00 ) │ │ │ │ ldr r1, [pc, #64] @ (2abd04 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #48] @ (2abd08 ) │ │ │ │ ldr r3, [pc, #52] @ (2abd0c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r2, #8 │ │ │ │ + asrs r0, r0, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r6, #58] @ 0x3a │ │ │ │ + ldrh r2, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf77a0048 │ │ │ │ - ittt cc │ │ │ │ - lslcc r2, r0, #1 │ │ │ │ - ite pl @ unpredictable │ │ │ │ - lslpl r2, r0, #1 │ │ │ │ - lslmi r1, r7, #23 │ │ │ │ + @ instruction: 0xf72a0048 │ │ │ │ + bkpt 0x00ee │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + itt eq │ │ │ │ + lsleq r2, r0, #1 │ │ │ │ + lsleq r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r5, r7} │ │ │ │ + ldmia r1!, {r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2abd6c ) │ │ │ │ @@ -206049,51 +206058,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2abd74 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #64] @ (2abd78 ) │ │ │ │ ldr r1, [pc, #64] @ (2abd7c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #48] @ (2abd80 ) │ │ │ │ ldr r3, [pc, #52] @ (2abd84 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r3, #6 │ │ │ │ + asrs r0, r1, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r7, #54] @ 0x36 │ │ │ │ + ldrh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf7020048 │ │ │ │ - bkpt 0x00c6 │ │ │ │ + @ instruction: 0xf6b20048 │ │ │ │ + bkpt 0x0076 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bkpt 0x00dc │ │ │ │ + bkpt 0x008c │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r4, r6} │ │ │ │ + ldmia r1!, {r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -206194,29 +206203,29 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2abe82 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (2abef4 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2abe82 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2abe78 │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [lr, #-392] @ 0xfffffe78 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r6} │ │ │ │ + stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2abf7c │ │ │ │ sub sp, #20 │ │ │ │ @@ -206228,15 +206237,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r1, r0, r5 │ │ │ │ movw r3, #34296 @ 0x85f8 │ │ │ │ add.w r2, r5, r4, lsl #4 │ │ │ │ add r2, r0 │ │ │ │ strb r6, [r1, r3] │ │ │ │ movw r1, #34312 @ 0x8608 │ │ │ │ add r3, r0 │ │ │ │ @@ -206262,19 +206271,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsrs r6, r5, #30 │ │ │ │ + lsrs r6, r3, #29 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r3, r5, r6} │ │ │ │ + stmia r6!, {r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r6} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ (2ac018 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -206282,15 +206291,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (2ac020 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (2ac024 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2abff2 │ │ │ │ add.w r5, r4, #34048 @ 0x8500 │ │ │ │ @@ -206325,25 +206334,25 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 225288 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2abfc0 │ │ │ │ nop │ │ │ │ - lsrs r0, r4, #28 │ │ │ │ + lsrs r0, r2, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r1, r6, r7} │ │ │ │ + stmia r5!, {r1, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adcs.w r0, r0, r2, asr #1 │ │ │ │ ldr r0, [pc, #304] @ (2ac15c ) │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, sl, #12713984 @ 0xc20000 │ │ │ │ - ble.n 2ac044 │ │ │ │ + @ instruction: 0xf52a0042 │ │ │ │ + bgt.n 2abfa4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (2ac0f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -206351,15 +206360,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #168] @ (2ac0f8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r5, [pc, #152] @ (2ac0fc ) │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 2ac0cc │ │ │ │ add.w r9, r8, #8640 @ 0x21c0 │ │ │ │ @@ -206368,15 +206377,15 @@ │ │ │ │ add.w r9, r9, #8 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 2ac0a6 │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 2ac094 │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ mov r0, r6 │ │ │ │ blx 2234f4 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ ldr.w r0, [r8, #108] @ 0x6c │ │ │ │ ldr.w r1, [r4, #172] @ 0xac │ │ │ │ cbz r3, 2ac0c6 │ │ │ │ bl 3c7a3c │ │ │ │ @@ -206405,25 +206414,25 @@ │ │ │ │ ldr r2, [pc, #40] @ (2ac108 ) │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 225288 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2ac06e │ │ │ │ - lsrs r2, r6, #25 │ │ │ │ + lsrs r2, r4, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r2, r4} │ │ │ │ + stmia r4!, {r2, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r5!, {r3, r5} │ │ │ │ + stmia r4!, {r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xeaa20062 │ │ │ │ ldr r0, [pc, #304] @ (2ac234 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4a00042 │ │ │ │ - bgt.n 2ac168 │ │ │ │ + orrs.w r0, r0, #12713984 @ 0xc20000 │ │ │ │ + blt.n 2ac0c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #388] @ (2ac2a4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -206435,15 +206444,15 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r6, [pc, #384] @ (2ac2b0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r6, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ bl 3c97b8 │ │ │ │ cbnz r0, 2ac160 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -206451,15 +206460,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #112] @ 0x70 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ac266 │ │ │ │ ldr r6, [r5, #112] @ 0x70 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -206513,15 +206522,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -206549,15 +206558,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ b.n 2ac20a │ │ │ │ ldr r2, [pc, #84] @ (2ac2bc ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #80] @ (2ac2c0 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -206577,33 +206586,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ac2cc ) │ │ │ │ ldr r0, [pc, #56] @ (2ac2d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - lsrs r2, r3, #22 │ │ │ │ + lsrs r2, r1, #21 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r3, r4, r5} │ │ │ │ + stmia r3!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrd r0, r0, [r4, #392] @ 0x188 │ │ │ │ bl 2342b6 │ │ │ │ strb.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldr r0, [pc, #304] @ (2ac3f0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #3, r6, lsl #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r6} │ │ │ │ + @ instruction: 0xf2b60042 │ │ │ │ + stmia r4!, {r1, r2} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r5, #16 │ │ │ │ + lsrs r0, r3, #15 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2ac338 │ │ │ │ sub sp, #12 │ │ │ │ @@ -206613,15 +206622,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2ac322 │ │ │ │ ldr r1, [pc, #52] @ (2ac344 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -206634,19 +206643,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2ac10c │ │ │ │ nop │ │ │ │ - lsrs r2, r2, #15 │ │ │ │ + lsrs r2, r0, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r3, r7} │ │ │ │ + stmia r2!, {r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xb634 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0xb620 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -206660,15 +206669,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2ac39a │ │ │ │ ldr r1, [pc, #52] @ (2ac3bc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -206681,19 +206690,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2ac10c │ │ │ │ nop │ │ │ │ - lsrs r2, r3, #13 │ │ │ │ + lsrs r2, r1, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r4} │ │ │ │ + stmia r1!, {r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r2, r3, r4, r5, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, r5, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -206707,15 +206716,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2ac412 │ │ │ │ ldr r1, [pc, #52] @ (2ac434 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -206728,32 +206737,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2ac10c │ │ │ │ nop │ │ │ │ - lsrs r2, r4, #11 │ │ │ │ + lsrs r2, r2, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r7} │ │ │ │ + stmia r1!, {r1, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r3, r4, r7} │ │ │ │ + stmia r1!, {r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r2, r6, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, #2094] @ 0x82e │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ac450 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ cbnz r6, 2ac496 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -206761,47 +206770,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (2ac4c0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2ac4c4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #72] @ (2ac4c8 ) │ │ │ │ ldr r1, [pc, #76] @ (2ac4cc ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #68] @ (2ac4d0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r6, r1, #27 │ │ │ │ + lsrs r6, r7, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r6, #60] @ 0x3c │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vext.8 q0, q5, q4, #0 │ │ │ │ + vhadd.s32 q8, q5, q4 │ │ │ │ revsh r6, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r3, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -206853,27 +206862,27 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ac4f8 │ │ │ │ ldrh.w r1, [r0, #272] @ 0x110 │ │ │ │ uxtb r2, r3 │ │ │ │ ldr r0, [pc, #28] @ (2ac578 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ac4f8 │ │ │ │ nop │ │ │ │ b.n 2ac1b0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w ip, [pc, #168] @ 2ac638 │ │ │ │ @@ -206936,15 +206945,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ac5e4 │ │ │ │ ldr r0, [pc, #48] @ (2ac654 ) │ │ │ │ mov r2, r3 │ │ │ │ ldrh.w r1, [r4, #272] @ 0x110 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ac5e4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ b.n 2ac12c │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -206954,15 +206963,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ac094 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r4, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r3, r5} │ │ │ │ + stmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -206998,15 +207007,15 @@ │ │ │ │ bgt.n 2ac6d0 │ │ │ │ b.n 2ac6ec │ │ │ │ ldr.w r0, [r4, #2088] @ 0x828 │ │ │ │ subs r6, r6, r7 │ │ │ │ ldr.w r5, [r4, #2084] @ 0x824 │ │ │ │ add r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ cmp r6, #0 │ │ │ │ str.w r1, [r4, #2088] @ 0x828 │ │ │ │ ble.n 2ac6ec │ │ │ │ subs r2, r5, r1 │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ cmp r2, r6 │ │ │ │ ldr.w r0, [r4, #2072] @ 0x818 │ │ │ │ @@ -207040,30 +207049,30 @@ │ │ │ │ str.w r3, [r4, #2080] @ 0x820 │ │ │ │ mov.w r0, #4608 @ 0x1200 │ │ │ │ movt r0, #32626 @ 0x7f72 │ │ │ │ str.w r5, [r4, #2088] @ 0x828 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movw r3, #29979 @ 0x751b │ │ │ │ movt r3, #57593 @ 0xe0f9 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ umull r3, r7, r3, r7 │ │ │ │ lsrs r7, r7, #19 │ │ │ │ adds r7, #1 │ │ │ │ lsrs r7, r7, #1 │ │ │ │ str.w r7, [r4, #2084] @ 0x824 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2ac6a6 │ │ │ │ add r1, pc, #76 @ (adr r1, 2ac7a8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ mov r3, r5 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ addw r2, r4, #275 @ 0x113 │ │ │ │ adds r1, r7, r2 │ │ │ │ lsrs r3, r5, #25 │ │ │ │ add r5, r0 │ │ │ │ and.w r3, r3, #64 @ 0x40 │ │ │ │ subs r3, #32 │ │ │ │ strb.w r3, [r2, #1]! │ │ │ │ @@ -207112,25 +207121,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r6, [pc, #232] @ (2ac8d8 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #14 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #220] @ (2ac8dc ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #2076] @ 0x81c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ac8a8 │ │ │ │ mov r4, r0 │ │ │ │ ldrh.w r2, [r0, #272] @ 0x110 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r7 │ │ │ │ @@ -207175,65 +207184,65 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 3c7adc │ │ │ │ str.w r0, [r4, #2072] @ 0x818 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ac83e │ │ │ │ ldr r0, [pc, #76] @ (2ac8ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2ac83e │ │ │ │ ldr r4, [pc, #68] @ (2ac8f0 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ movs r2, #193 @ 0xc1 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2ac83e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r0, r5, #13 │ │ │ │ + lsrs r0, r3, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 2acf24 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r4, sp, #672 @ 0x2a0 │ │ │ │ + add r4, sp, #352 @ 0x160 │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #304 @ 0x130 │ │ │ │ + add r3, sp, #1008 @ 0x3f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2ace78 │ │ │ │ lsls r2, r4, #1 │ │ │ │ stc2l 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - stmia r0!, {r1} │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r3, r4} │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - ittt al │ │ │ │ - lslal r2, r0, #1 │ │ │ │ - pushal {lr} │ │ │ │ - moval.w ip, #4096 @ 0x1000 │ │ │ │ + itee lt │ │ │ │ + lsllt r2, r0, #1 │ │ │ │ + it gt @ unpredictable │ │ │ │ + lslgt r2, r0, #1 │ │ │ │ + itee ls │ │ │ │ + lslls r2, r0, #1 │ │ │ │ + pushhi {lr} │ │ │ │ + movhi.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2ac960 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #88] @ (2ac964 ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #88] @ (2ac968 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ vldr d7, [pc, #52] @ 2ac958 │ │ │ │ ldr r2, [pc, #68] @ (2ac96c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #68] @ (2ac970 ) │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ @@ -207252,25 +207261,25 @@ │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #8 │ │ │ │ + lsrs r6, r3, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - nop {6} │ │ │ │ + yield │ │ │ │ lsls r2, r0, #1 │ │ │ │ - itee vs │ │ │ │ - lslvs r2, r0, #1 │ │ │ │ + ittt ne │ │ │ │ + lslne r2, r0, #1 │ │ │ │ @ instruction: 0xb62e │ │ │ │ - lslvc r2, r3, #1 │ │ │ │ - itt pl │ │ │ │ - lslpl r2, r0, #1 │ │ │ │ - movpl r0, r0 │ │ │ │ + lslne r2, r3, #1 │ │ │ │ + ite eq │ │ │ │ + lsleq r2, r0, #1 │ │ │ │ + movne r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str.w r2, [r0, #580] @ 0x244 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #580] @ 0x244 │ │ │ │ @@ -207286,42 +207295,42 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2ac9c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ ldr r2, [pc, #20] @ (2ac9cc ) │ │ │ │ ldr r1, [pc, #20] @ (2ac9d0 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2a21c8 │ │ │ │ @ instruction: 0xb64c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ittt mi │ │ │ │ - lslmi r2, r0, #1 │ │ │ │ - itt mi @ unpredictable │ │ │ │ - lslmi r2, r0, #1 │ │ │ │ - pushmi {lr} │ │ │ │ + bkpt 0x00f2 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + bkpt 0x00f4 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2aca2c │ │ │ │ ldr r2, [pc, #68] @ (2aca30 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2aca34 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #56] @ (2aca38 ) │ │ │ │ ldr r3, [pc, #60] @ (2aca3c ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2aca40 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -207332,33 +207341,33 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #6 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ccdc │ │ │ │ - lsrs r6, r2, #6 │ │ │ │ + b.w 54cc8c │ │ │ │ + lsrs r6, r0, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r6, #16] │ │ │ │ + strh r4, [r4, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bics.w r0, sl, r8, lsl #1 │ │ │ │ + strd r0, r0, [sl, #288]! @ 0x120 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x00f4 │ │ │ │ + bkpt 0x00a4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [sp, #640] @ 0x280 │ │ │ │ lsls r0, r4, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ str.w r1, [r3, #204] @ 0xcc │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ sub sp, #12 │ │ │ │ @@ -207371,15 +207380,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ lsls r5, r0, #20 │ │ │ │ lsls r5, r0, #21 │ │ │ │ str r2, [r2, r4] │ │ │ │ subs r0, #32 │ │ │ │ ldr r0, [pc, #196] @ (2acb48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -207405,25 +207414,25 @@ │ │ │ │ lsls r0, r1, #31 │ │ │ │ bpl.n 2aca8c │ │ │ │ bic.w ip, r1, #1 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ strb.w ip, [r2, #714] @ 0x2ca │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2aca8c │ │ │ │ ldrb.w r3, [r2, #714] @ 0x2ca │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.n 2aca8a │ │ │ │ bic.w r3, r3, #2 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #714] @ 0x2ca │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 2aca8a │ │ │ │ ldr.w r3, [r2, #144] @ 0x90 │ │ │ │ cbz r3, 2acb2c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #144] @ 0x90 │ │ │ │ add r3, r2 │ │ │ │ ldrb.w r3, [r3, #494] @ 0x1ee │ │ │ │ @@ -207441,20 +207450,20 @@ │ │ │ │ adds r3, r1, #1 │ │ │ │ bne.n 2acb3a │ │ │ │ ldrb.w r3, [r2, #545] @ 0x221 │ │ │ │ b.n 2aca8c │ │ │ │ ldr r0, [pc, #16] @ (2acb4c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2acb34 │ │ │ │ - bkpt 0x00c8 │ │ │ │ + bkpt 0x0078 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r5, r6, r7, pc} │ │ │ │ + pop {r1, r4, r7, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -207557,30 +207566,30 @@ │ │ │ │ beq.n 2acc34 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2acce4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r2, [r4, #580] @ 0x244 │ │ │ │ b.n 2acc34 │ │ │ │ ldr r6, [r4, #120] @ 0x78 │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 2acc68 │ │ │ │ b.n 2acc34 │ │ │ │ ldr r3, [pc, #68] @ (2acce0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 2acc34 │ │ │ │ ldr r0, [pc, #64] @ (2acce8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r2, [r4, #580] @ 0x244 │ │ │ │ b.n 2acc34 │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ add r4, r2 │ │ │ │ strb.w r5, [r4, #584] @ 0x248 │ │ │ │ b.n 2acc3a │ │ │ │ @@ -207591,24 +207600,24 @@ │ │ │ │ movs r3, #9 │ │ │ │ b.n 2accb6 │ │ │ │ ldr r0, [pc, #28] @ (2accec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ svc 34 @ 0x22 │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4, r5, r6, r7} │ │ │ │ + pop {r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r6, r7} │ │ │ │ + pop {r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r3, r5, r6, r7} │ │ │ │ + pop {r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2acd38 │ │ │ │ sub sp, #12 │ │ │ │ @@ -207616,30 +207625,30 @@ │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #52] @ (2acd40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #192] @ 0xc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r7, #25 │ │ │ │ + lsls r2, r5, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r5, r6, r7} │ │ │ │ + pop {r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r2, 2acdbe │ │ │ │ + cbnz r2, 2acdaa │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r5, r3, [r0, #132] @ 0x84 │ │ │ │ mov r4, r0 │ │ │ │ @@ -207650,25 +207659,25 @@ │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r5, r3 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ mov r0, r5 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #72] @ (2acdc0 ) │ │ │ │ ldr r2, [pc, #76] @ (2acdc4 ) │ │ │ │ ldr r1, [pc, #76] @ (2acdc8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ str.w r7, [r4, #556] @ 0x22c │ │ │ │ cbz r7, 2acda8 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #572] @ 0x23c │ │ │ │ @@ -207681,19 +207690,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #572] @ 0x23c │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3c9308 │ │ │ │ - lsls r2, r1, #24 │ │ │ │ + lsls r2, r7, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #56 @ (adr r7, 2ace00 ) │ │ │ │ + add r6, pc, #760 @ (adr r6, 2ad0c0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #136 @ (adr r7, 2ace54 ) │ │ │ │ + add r6, pc, #840 @ (adr r6, 2ad114 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #168] @ (2ace84 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -207764,15 +207773,15 @@ │ │ │ │ ble.n 2acedc │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2ace70 │ │ │ │ lsls r2, r4, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ - hlt 0x0016 │ │ │ │ + rev16 r6, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #128] @ (2acf28 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -207826,15 +207835,15 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 2acfe8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfac1ffff │ │ │ │ - rev r0, r2 │ │ │ │ + cbnz r0, 2acf68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bgt.n 2acf48 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -207858,15 +207867,15 @@ │ │ │ │ beq.n 2ad032 │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #176] @ 0xb0 │ │ │ │ movw r2, #4999 @ 0x1387 │ │ │ │ cmp r0, r2 │ │ │ │ ble.n 2ad040 │ │ │ │ movw r2, #45000 @ 0xafc8 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -207914,15 +207923,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ it pl │ │ │ │ movpl r0, r2 │ │ │ │ bpl.n 2acfac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2ad07c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ movw r0, #45000 @ 0xafc8 │ │ │ │ b.n 2acfac │ │ │ │ ldr.w r0, [r4, #176] @ 0xb0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 2acf9c │ │ │ │ movw r0, #11025 @ 0x2b11 │ │ │ │ @@ -207934,32 +207943,32 @@ │ │ │ │ it pl │ │ │ │ movwpl r0, #5000 @ 0x1388 │ │ │ │ bpl.n 2acfac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2ad080 ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ movw r0, #5000 @ 0x1388 │ │ │ │ b.n 2acfac │ │ │ │ ldr r0, [pc, #24] @ (2ad084 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2acff0 │ │ │ │ blt.n 2acfb8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - rev r6, r1 │ │ │ │ + cbnz r6, 2ad0ae │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r0, 2ad0ae │ │ │ │ + cbnz r0, 2ad09a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 2ad0c4 │ │ │ │ + cbnz r4, 2ad0b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #224] @ (2ad178 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -207968,15 +207977,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ad158 │ │ │ │ movs r5, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #170 @ 0xaa │ │ │ │ @@ -208029,31 +208038,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 2ad0ba │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2ad258 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ pld [r5, #4095] @ 0xfff │ │ │ │ - @ instruction: 0xb7e0 │ │ │ │ + @ instruction: 0xb790 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bls.n 2ad144 │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -208080,25 +208089,25 @@ │ │ │ │ str r3, [r0, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r3, r0, [r9, #132] @ 0x84 │ │ │ │ cmp r2, r1 │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #164] @ (2ad28c ) │ │ │ │ ldr r2, [pc, #168] @ (2ad290 ) │ │ │ │ ldr r1, [pc, #168] @ (2ad294 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov sl, r0 │ │ │ │ str r6, [sp, #12] │ │ │ │ cbz r5, 2ad24c │ │ │ │ sub.w r1, r8, r4 │ │ │ │ mov r3, r4 │ │ │ │ cmp r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ @@ -208114,15 +208123,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r9, #572] @ 0x23c │ │ │ │ bl 3c8ed4 │ │ │ │ mov r1, r8 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, r4, r0 │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sub.w r5, r5, fp │ │ │ │ mov r4, r1 │ │ │ │ add r3, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 2ad1fe │ │ │ │ @@ -208147,19 +208156,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ bls.n 2ad338 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #6 │ │ │ │ + lsls r2, r1, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, pc, #632 @ (adr r2, 2ad50c ) │ │ │ │ + add r2, pc, #312 @ (adr r2, 2ad3cc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #712 @ (adr r2, 2ad560 ) │ │ │ │ + add r2, pc, #392 @ (adr r2, 2ad420 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ bhi.n 2ad208 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -208199,15 +208208,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ bl 2ad18c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, r5, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ ldr.w r0, [r4, #552] @ 0x228 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str.w r0, [r4, #552] @ 0x228 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2ad332 │ │ │ │ @@ -208223,15 +208232,15 @@ │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ strb.w r3, [r4, #714] @ 0x2ca │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr.w r6, [r4, #164] @ 0xa4 │ │ │ │ cbz r6, 2ad3a4 │ │ │ │ ldr.w r3, [r4, #552] @ 0x228 │ │ │ │ cmp r3, #0 │ │ │ │ bgt.n 2ad322 │ │ │ │ ldr.w r2, [r4, #168] @ 0xa8 │ │ │ │ add r3, r2 │ │ │ │ @@ -208252,15 +208261,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2ad322 │ │ │ │ ldr r0, [pc, #48] @ (2ad3bc ) │ │ │ │ mov r3, r2 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2ad322 │ │ │ │ ldr.w r2, [r4, #552] @ 0x228 │ │ │ │ mov r3, r6 │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 2ad2f6 │ │ │ │ b.n 2ad2ec │ │ │ │ mov r1, r6 │ │ │ │ @@ -208269,15 +208278,15 @@ │ │ │ │ str.w r6, [r4, #184] @ 0xb8 │ │ │ │ b.n 2ad354 │ │ │ │ nop │ │ │ │ bhi.n 2ad45c │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb704 │ │ │ │ + @ instruction: 0xb6b4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #508] @ (2ad5d0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -208291,26 +208300,26 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #14 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r8, r0 │ │ │ │ bl 307b5c │ │ │ │ ldr r2, [pc, #480] @ (2ad5e0 ) │ │ │ │ ldr r1, [pc, #484] @ (2ad5e4 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ bl 3c97b8 │ │ │ │ cbnz r0, 2ad432 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -208368,15 +208377,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ad5a8 │ │ │ │ ldr r3, [pc, #284] @ (2ad5ec ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #284] @ (2ad5f0 ) │ │ │ │ @@ -208385,42 +208394,42 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r1, r4, #840 @ 0x348 │ │ │ │ bl 307950 │ │ │ │ ldr.w r0, [r4, #136] @ 0x88 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #256] @ (2ad5f4 ) │ │ │ │ ldr r2, [pc, #260] @ (2ad5f8 ) │ │ │ │ ldr r1, [pc, #260] @ (2ad5fc ) │ │ │ │ add r3, pc │ │ │ │ ldr r7, [pc, #260] @ (2ad600 ) │ │ │ │ add.w r5, r3, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ ldr.w r0, [r4, #136] @ 0x88 │ │ │ │ blx r6 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r5, [ip, #76] @ 0x4c │ │ │ │ blx r5 │ │ │ │ @@ -208451,15 +208460,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2ad610 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1411 @ 0x583 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -208470,56 +208479,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (2ad61c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1427 @ 0x593 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2ad4cc │ │ │ │ ldr r0, [pc, #88] @ (2ad620 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2ad570 │ │ │ │ nop │ │ │ │ - vshr.u32 q0, q1, #20 │ │ │ │ - add r0, pc, #672 @ (adr r0, 2ad878 ) │ │ │ │ + vqadd.u16 q8, q6, q1 │ │ │ │ + add r0, pc, #352 @ (adr r0, 2ad738 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #312 @ (adr r0, 2ad714 ) │ │ │ │ + ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bvc.n 2ad624 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - push {r3, r5, r6, r7, lr} │ │ │ │ + push {r3, r4, r7, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r2, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ bl 415ea │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r5} │ │ │ │ + cbz r2, 2ad668 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mcr2 0, 4, r0, cr14, cr2, {2} │ │ │ │ - ldr r7, [sp, #568] @ 0x238 │ │ │ │ + mrc2 0, 1, r0, cr14, cr2, {2} │ │ │ │ + ldr r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #656] @ 0x290 │ │ │ │ + ldr r7, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldc2 15, cr15, [r7, #1020] @ 0x3fc │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 0, r0, cr4, cr2, {2} │ │ │ │ - add r1, pc, #152 @ (adr r1, 2ad6a8 ) │ │ │ │ + ldc2 0, cr0, [r4, #328]! @ 0x148 │ │ │ │ + add r0, pc, #856 @ (adr r0, 2ad968 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r3, r5, r6} │ │ │ │ + push {r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #328] @ 0x148 │ │ │ │ - push {r1, r2, r5, lr} │ │ │ │ + stc2 0, cr0, [r4, #328] @ 0x148 │ │ │ │ + push {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r3, r4, r5} │ │ │ │ + cbz r0, 2ad69a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r2, lr} │ │ │ │ + push {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w lr, [pc, #2728] @ 2ae0e0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -208683,15 +208692,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 2ad7ca │ │ │ │ ldr.w r0, [pc, #2356] @ 2ae0f4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r4, #188] @ 0xbc │ │ │ │ str.w r7, [r4, #192] @ 0xc0 │ │ │ │ b.n 2ad666 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.n 2ad7ec │ │ │ │ @@ -208980,15 +208989,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2ad7d0 │ │ │ │ ldr.w r0, [pc, #1732] @ 2ae0fc │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ad7d0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #192] @ 0xc0 │ │ │ │ b.n 2ad666 │ │ │ │ ldr.w r2, [pc, #1700] @ 2ae100 │ │ │ │ @@ -209000,24 +209009,24 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2ae3fe │ │ │ │ ldr.w r0, [pc, #1680] @ 2ae104 │ │ │ │ add r0, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69dc38 │ │ │ │ + b.w 69dbe8 │ │ │ │ ldr.w r2, [pc, #1644] @ 2ae0f0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.n 2ada4e │ │ │ │ ldr.w r0, [pc, #1656] @ 2ae108 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ada4e │ │ │ │ b.n 2ad7d0 │ │ │ │ cmp r1, #115 @ 0x73 │ │ │ │ bgt.n 2ada4e │ │ │ │ ldr.w r2, [pc, #1604] @ 2ae0f0 │ │ │ │ @@ -209034,15 +209043,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2ae3fe │ │ │ │ ldr.w r0, [pc, #1596] @ 2ae110 │ │ │ │ add r0, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr.w r2, [r4, #144] @ 0x90 │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.n 2adaf6 │ │ │ │ adds r1, r2, #1 │ │ │ │ add r2, r4 │ │ │ │ str.w r1, [r4, #144] @ 0x90 │ │ │ │ movs r1, #0 │ │ │ │ @@ -209111,15 +209120,15 @@ │ │ │ │ ite ne │ │ │ │ movne r2, #2 │ │ │ │ moveq r2, #1 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ strb.w r3, [r4, #714] @ 0x2ca │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada4e │ │ │ │ b.n 2ad7d0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ @@ -209161,15 +209170,15 @@ │ │ │ │ beq.n 2adc62 │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w r0, [r4, #176] @ 0xb0 │ │ │ │ str.w r1, [r4, #180] @ 0xb4 │ │ │ │ adds r1, r6, r5 │ │ │ │ lsl.w r1, r1, r8 │ │ │ │ cmp.w sl, #0 │ │ │ │ @@ -209211,15 +209220,15 @@ │ │ │ │ strb.w r7, [r4, #214] @ 0xd6 │ │ │ │ strd r3, r3, [r4, #476] @ 0x1dc │ │ │ │ b.n 2ada4e │ │ │ │ ldr.w r0, [pc, #1068] @ 2ae114 │ │ │ │ mov r1, r7 │ │ │ │ str.w r6, [r4, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ b.n 2ada4e │ │ │ │ str.w r6, [r4, #140] @ 0x8c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2ae37a │ │ │ │ subs r3, r6, #1 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ add r3, r4 │ │ │ │ @@ -209288,15 +209297,15 @@ │ │ │ │ ldr r2, [pc, #808] @ (2ae0f0 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2ada4e │ │ │ │ ldr r0, [pc, #836] @ (2ae118 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada4e │ │ │ │ b.n 2ad7d0 │ │ │ │ ldr r2, [pc, #820] @ (2ae11c ) │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, #72 @ 0x48 │ │ │ │ @@ -209318,15 +209327,15 @@ │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 2ad7d0 │ │ │ │ ldr r0, [pc, #764] @ (2ae120 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada4e │ │ │ │ b.n 2ad7d0 │ │ │ │ ldr.w r2, [r4, #144] @ 0x90 │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2adaf6 │ │ │ │ @@ -209360,15 +209369,15 @@ │ │ │ │ ldr r2, [pc, #604] @ (2ae0f0 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2ada4e │ │ │ │ ldr r0, [pc, #644] @ (2ae124 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada4e │ │ │ │ b.n 2ad7d0 │ │ │ │ ldr.w r2, [r4, #144] @ 0x90 │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2adaf6 │ │ │ │ @@ -209411,49 +209420,49 @@ │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2ad7d0 │ │ │ │ ldr r0, [pc, #504] @ (2ae128 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada4e │ │ │ │ b.n 2ad7d0 │ │ │ │ ldr r2, [pc, #428] @ (2ae0f0 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2ad7d0 │ │ │ │ ldr r0, [pc, #472] @ (2ae12c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada4e │ │ │ │ b.n 2ad7d0 │ │ │ │ ldr r2, [pc, #392] @ (2ae0f0 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r1, r2, #21 │ │ │ │ bpl.w 2ada4e │ │ │ │ ldr r0, [pc, #444] @ (2ae130 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2ada9a │ │ │ │ ldr r0, [pc, #428] @ (2ae134 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada4e │ │ │ │ b.n 2ad7d0 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 2ada4e │ │ │ │ @@ -209490,36 +209499,36 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r5, r2, #21 │ │ │ │ bpl.w 2ada4e │ │ │ │ ldr r0, [pc, #300] @ (2ae138 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2ada9a │ │ │ │ ldr r0, [pc, #284] @ (2ae13c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada4e │ │ │ │ b.w 2ad7d0 │ │ │ │ ldr r2, [pc, #184] @ (2ae0f0 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 2ad7d0 │ │ │ │ ldr r0, [pc, #248] @ (2ae140 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada4e │ │ │ │ b.w 2ad7d0 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ cmp r7, #131 @ 0x83 │ │ │ │ str.w r6, [r4, #140] @ 0x8c │ │ │ │ @@ -209559,66 +209568,66 @@ │ │ │ │ ands.w r0, r1, #8 │ │ │ │ mov r8, r0 │ │ │ │ beq.w 2adbd2 │ │ │ │ ldr r0, [pc, #112] @ (2ae144 ) │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ b.n 2ada4e │ │ │ │ bmi.n 2ae07c │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2ae068 │ │ │ │ lsls r2, r4, #1 │ │ │ │ bmi.n 2ae02c │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2ae148 │ │ │ │ + uxtb r0, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bcc.n 2ae104 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - uxth r6, r3 │ │ │ │ + sxtb r6, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ beq.n 2ae05c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - uxth r6, r3 │ │ │ │ + sxtb r6, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sxth r4, r5 │ │ │ │ + cbz r4, 2ae142 │ │ │ │ lsls r2, r0, #1 │ │ │ │ beq.n 2ae1ac │ │ │ │ lsls r2, r4, #1 │ │ │ │ - uxtb r0, r0 │ │ │ │ + sxtb r0, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sub sp, #56 @ 0x38 │ │ │ │ + add sp, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #800 @ 0x320 │ │ │ │ + add r6, sp, #480 @ 0x1e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf59c0052 │ │ │ │ - add r5, sp, #192 @ 0xc0 │ │ │ │ + adc.w r0, ip, #13762560 @ 0xd20000 │ │ │ │ + add r4, sp, #896 @ 0x380 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #560 @ 0x230 │ │ │ │ + add r4, sp, #240 @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #568 @ 0x238 │ │ │ │ + add r4, sp, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #192 @ 0xc0 │ │ │ │ + add r3, sp, #896 @ 0x380 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #936 @ 0x3a8 │ │ │ │ + add r4, sp, #616 @ 0x268 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r2, #11] │ │ │ │ + ldrb r0, [r0, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #104 @ 0x68 │ │ │ │ + add r3, sp, #808 @ 0x328 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r7, #8] │ │ │ │ + ldrb r0, [r5, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #656 @ 0x290 │ │ │ │ + add r3, sp, #336 @ 0x150 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #432 @ 0x1b0 │ │ │ │ + add r4, sp, #112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #249 @ 0xf9 │ │ │ │ bgt.w 2adaa8 │ │ │ │ cmp r1, #223 @ 0xdf │ │ │ │ ble.n 2ae24a │ │ │ │ sub.w r2, r1, #224 @ 0xe0 │ │ │ │ cmp r2, #25 │ │ │ │ @@ -209679,28 +209688,28 @@ │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ strb.w r1, [r2, #494] @ 0x1ee │ │ │ │ b.n 2ada4e │ │ │ │ ldr r0, [pc, #576] @ (2ae45c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r0, [r4, #176] @ 0xb0 │ │ │ │ b.n 2adcbe │ │ │ │ ldr r0, [pc, #568] @ (2ae460 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldr.w r2, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2ae0b2 │ │ │ │ ldr r0, [pc, #552] @ (2ae464 ) │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2ae0c4 │ │ │ │ cmp r1, #119 @ 0x77 │ │ │ │ ble.w 2adaa4 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ bne.w 2adaa8 │ │ │ │ ldr.w r2, [r4, #176] @ 0xb0 │ │ │ │ @@ -209733,38 +209742,38 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ umull r6, r3, r3, r2 │ │ │ │ umlal r3, r1, r0, r2 │ │ │ │ mov r2, r5 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ mov r2, r9 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ movw r3, #59057 @ 0xe6b1 │ │ │ │ movt r3, #14 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r3, r5, r7 │ │ │ │ bge.n 2ae3da │ │ │ │ ldr.w r5, [r4, #576] @ 0x240 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2ada4e │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ adds r2, r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, r7 │ │ │ │ - bl 6ad5e4 │ │ │ │ + bl 6ad594 │ │ │ │ b.w 2ada4e │ │ │ │ ldr r3, [pc, #356] @ (2ae468 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -209803,53 +209812,53 @@ │ │ │ │ adds r3, #1 │ │ │ │ ldrb.w r2, [r2, #215] @ 0xd7 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ strb.w r2, [r1, #494] @ 0x1ee │ │ │ │ b.w 2ada4e │ │ │ │ ldr r0, [pc, #244] @ (2ae470 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ strb.w r7, [r5, #215] @ 0xd7 │ │ │ │ b.w 2ada4e │ │ │ │ ldr r0, [pc, #232] @ (2ae474 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2ae27c │ │ │ │ ldr r0, [pc, #224] @ (2ae478 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #212] @ (2ae47c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bmi.n 2ae444 │ │ │ │ movw r1, #5000 @ 0x1388 │ │ │ │ b.w 2adb62 │ │ │ │ ldr r0, [pc, #200] @ (2ae480 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2add9a │ │ │ │ ldr r0, [pc, #192] @ (2ae484 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2add52 │ │ │ │ ldr r0, [pc, #184] @ (2ae488 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2add78 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.w 2ada4e │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 2ada4e │ │ │ │ adds r2, r4, r3 │ │ │ │ movs r1, #0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ @@ -209878,46 +209887,46 @@ │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ strb.w r1, [r2, #494] @ 0x1ee │ │ │ │ b.w 2ada4e │ │ │ │ ldr r0, [pc, #68] @ (2ae48c ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2ae3ae │ │ │ │ ldr r0, [pc, #60] @ (2ae490 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2ae40c │ │ │ │ - add r0, sp, #280 @ 0x118 │ │ │ │ + add r7, pc, #984 @ (adr r7, 2ae838 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #8 │ │ │ │ + add r2, sp, #712 @ 0x2c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #952 @ 0x3b8 │ │ │ │ + add r2, sp, #632 @ 0x278 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2ae172 │ │ │ │ - vsli.64 q13, q3, #63 @ 0x3f │ │ │ │ + vabal.u q13, d31, d6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, sp, #704 @ 0x2c0 │ │ │ │ + add r1, sp, #384 @ 0x180 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, sp, #640 @ 0x280 │ │ │ │ + add r1, sp, #320 @ 0x140 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, sp, #584 @ 0x248 │ │ │ │ + add r1, sp, #264 @ 0x108 │ │ │ │ lsls r2, r0, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #464 @ 0x1d0 │ │ │ │ + add r1, sp, #144 @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, sp, #416 @ 0x1a0 │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, sp, #368 @ 0x170 │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #728 @ (adr r5, 2ae768 ) │ │ │ │ + add r5, pc, #408 @ (adr r5, 2ae628 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #880 @ (adr r5, 2ae804 ) │ │ │ │ + add r5, pc, #560 @ (adr r5, 2ae6c4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp.w r0, #262 @ 0x106 │ │ │ │ bcs.n 2ae4f6 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls.n 2ae4b6 │ │ │ │ @@ -209975,49 +209984,49 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (2ae544 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - add r2, sp, #576 @ 0x240 │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - add r3, sp, #16 │ │ │ │ + add r2, sp, #848 @ 0x350 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #784 @ 0x310 │ │ │ │ + add r2, sp, #720 @ 0x2d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #864 @ 0x360 │ │ │ │ + add r2, sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #608 @ 0x260 │ │ │ │ + add r2, sp, #544 @ 0x220 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r2, sp, #288 @ 0x120 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #24 │ │ │ │ + add r1, sp, #992 @ 0x3e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #88 @ 0x58 │ │ │ │ + add r2, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ + add r2, sp, #792 @ 0x318 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #328 @ 0x148 │ │ │ │ + add r2, sp, #760 @ 0x2f8 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + add r2, sp, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2ae554 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5517b8 │ │ │ │ + b.w 551768 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #8] @ (2ae564 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 6976d8 │ │ │ │ + b.w 697688 │ │ │ │ nop │ │ │ │ - ldr r0, [r5, #76] @ 0x4c │ │ │ │ + ldr r0, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (2ae57c ) │ │ │ │ ldr r2, [pc, #20] @ (2ae580 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2ae584 ) │ │ │ │ @@ -210025,15 +210034,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ stmia r5!, {r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #76] @ 0x4c │ │ │ │ + ldr r6, [r7, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -210045,15 +210054,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (2ae614 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1006 @ 0x3ee │ │ │ │ add r4, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #92] @ (2ae618 ) │ │ │ │ ldr.w r2, [r0, #344] @ 0x158 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #348] @ 0x15c │ │ │ │ orrs r3, r5 │ │ │ │ @@ -210076,31 +210085,31 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2ae5cc │ │ │ │ ldr r0, [pc, #44] @ (2ae624 ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2ae5cc │ │ │ │ - add r2, sp, #544 @ 0x220 │ │ │ │ + add r2, sp, #224 @ 0xe0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mrc 0, 2, r0, cr6, cr2, {2} │ │ │ │ - add r2, sp, #616 @ 0x268 │ │ │ │ + mcr 0, 0, r0, cr6, cr2, {2} │ │ │ │ + add r2, sp, #296 @ 0x128 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #368 @ 0x170 │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (2ae698 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -210120,15 +210129,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (2ae6a4 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [pc, #52] @ (2ae6a0 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ae64e │ │ │ │ ldr r1, [pc, #44] @ (2ae6a8 ) │ │ │ │ @@ -210139,27 +210148,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ae64e │ │ │ │ ldr r0, [pc, #32] @ (2ae6ac ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ nop │ │ │ │ stmia r4!, {r4, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #176 @ 0xb0 │ │ │ │ + add r1, sp, #880 @ 0x370 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #200 @ 0xc8 │ │ │ │ + add r1, sp, #904 @ 0x388 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2ae708 ) │ │ │ │ ldr r3, [pc, #88] @ (2ae70c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 2ae6cc │ │ │ │ @@ -210180,41 +210189,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (2ae714 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ae6be │ │ │ │ ldr r0, [pc, #48] @ (2ae718 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr r3, [pc, #44] @ (2ae71c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ae6be │ │ │ │ ldr r3, [pc, #28] @ (2ae714 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ae6be │ │ │ │ ldr r0, [pc, #28] @ (2ae720 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ stmia r4!, {r3, r4, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #248 @ 0xf8 │ │ │ │ + add r1, sp, #952 @ 0x3b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #968 @ 0x3c8 │ │ │ │ + add r1, sp, #648 @ 0x288 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 2ae7b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -210225,15 +210234,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (2ae7c4 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #112] @ (2ae7c8 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ae78c │ │ │ │ ldr.w r1, [r4, #364] @ 0x16c │ │ │ │ @@ -210264,31 +210273,31 @@ │ │ │ │ bpl.n 2ae760 │ │ │ │ ldrd r2, r3, [r0, #364] @ 0x16c │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (2ae7d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2ae760 │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [lr], #328 @ 0x148 │ │ │ │ - add r0, sp, #912 @ 0x390 │ │ │ │ + stcl 0, cr0, [lr], #-328 @ 0xfffffeb8 │ │ │ │ + add r0, sp, #592 @ 0x250 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #992 @ 0x3e0 │ │ │ │ + add r0, sp, #672 @ 0x2a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ bx r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #664 @ 0x298 │ │ │ │ + add r1, sp, #344 @ 0x158 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2ae87c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -210297,34 +210306,34 @@ │ │ │ │ ldr r1, [pc, #148] @ (2ae884 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #132] @ (2ae888 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (2ae88c ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #116] @ (2ae890 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [pc, #100] @ (2ae894 ) │ │ │ │ ldr r2, [pc, #100] @ (2ae898 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #100] @ (2ae89c ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -210350,22 +210359,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stc 0, cr0, [ip], {82} @ 0x52 │ │ │ │ - str r6, [r5, #64] @ 0x40 │ │ │ │ + subs.w r0, ip, r2, lsr #1 │ │ │ │ + str r6, [r3, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r1, sp, #584 @ 0x248 │ │ │ │ + add r1, sp, #264 @ 0x108 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, sp, #696 @ 0x2b8 │ │ │ │ + add r1, sp, #376 @ 0x178 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r0, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r3, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -210539,15 +210548,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 6974a4 │ │ │ │ + bl 697454 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -210579,28 +210588,28 @@ │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r2, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - eors.w r0, r6, r2, lsr #1 │ │ │ │ + orr.w r0, r6, r2, lsr #1 │ │ │ │ lsls r1, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #904 @ (adr r7, 2aee70 ) │ │ │ │ + add r7, pc, #584 @ (adr r7, 2aed30 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #704 @ (adr r7, 2aedb0 ) │ │ │ │ + add r7, pc, #384 @ (adr r7, 2aec70 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrd r0, r0, [ip, #-328] @ 0x148 │ │ │ │ - add r5, pc, #544 @ (adr r5, 2aed18 ) │ │ │ │ + stmdb ip, {r1, r4, r6} │ │ │ │ + add r5, pc, #224 @ (adr r5, 2aebd8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmdb sl!, {r1, r4, r6} │ │ │ │ - add r5, pc, #408 @ (adr r5, 2aec98 ) │ │ │ │ + strd r0, r0, [sl], #328 @ 0x148 │ │ │ │ + add r5, pc, #88 @ (adr r5, 2aeb58 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #280] @ 2aec2c │ │ │ │ sub sp, #28 │ │ │ │ @@ -210620,15 +210629,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movw r3, #814 @ 0x32e │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r4, [r0, #420] @ 0x1a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2aec14 │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 2aeb76 │ │ │ │ @@ -210649,19 +210658,19 @@ │ │ │ │ cbz r1, 2aeb8e │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2aebbc │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 53c598 │ │ │ │ + bl 53c548 │ │ │ │ ldr.w r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #420] @ 0x1a4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2aeb62 │ │ │ │ add.w r2, r5, #420 @ 0x1a4 │ │ │ │ str.w r2, [r5, #424] @ 0x1a8 │ │ │ │ @@ -210670,15 +210679,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2aeb9a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 53d110 │ │ │ │ + bl 53d0c0 │ │ │ │ ldr r2, [pc, #108] @ (2aec40 ) │ │ │ │ ldr r3, [pc, #96] @ (2aec34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -210708,32 +210717,32 @@ │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 2231e4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ - strd r0, r0, [r0], #328 @ 0x148 │ │ │ │ + ldmia.w r0, {r1, r4, r6} │ │ │ │ itee al │ │ │ │ lslal r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ mov r0, r0 │ │ │ │ - add r4, pc, #976 @ (adr r4, 2af00c ) │ │ │ │ + add r4, pc, #656 @ (adr r4, 2aeecc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #0 @ (adr r5, 2aec40 ) │ │ │ │ + add r4, pc, #704 @ (adr r4, 2aef00 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ it cc │ │ │ │ lslcc r2, r4, #1 │ │ │ │ - b.n 2aec3c │ │ │ │ + b.n 2aeb9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, pc, #48 @ (adr r6, 2aec7c ) │ │ │ │ + add r5, pc, #752 @ (adr r5, 2aef3c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #136 @ (adr r4, 2aecd8 ) │ │ │ │ + add r3, pc, #840 @ (adr r3, 2aef98 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #840 @ (adr r5, 2aef9c ) │ │ │ │ + add r5, pc, #520 @ (adr r5, 2aee5c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (2aed3c ) │ │ │ │ @@ -210756,31 +210765,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2aed12 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 53c598 │ │ │ │ + bl 53c548 │ │ │ │ ldr r0, [pc, #156] @ (2aed44 ) │ │ │ │ ldr r2, [pc, #156] @ (2aed48 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (2aed4c ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 53d110 │ │ │ │ + bl 53d0c0 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2aed24 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2aeccc │ │ │ │ @@ -210826,19 +210835,19 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 2aecda │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ bkpt 0x00a0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2aebe8 │ │ │ │ + b.n 2aeb48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #928 @ (adr r4, 2af0ec ) │ │ │ │ + add r4, pc, #608 @ (adr r4, 2aefac ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #24 @ (adr r5, 2aed68 ) │ │ │ │ + add r4, pc, #728 @ (adr r4, 2af028 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ bkpt 0x001e │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -210888,15 +210897,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (2aee48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -210906,47 +210915,47 @@ │ │ │ │ ldr r2, [pc, #76] @ (2aee50 ) │ │ │ │ ldr r1, [pc, #80] @ (2aee54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #64] @ (2aee58 ) │ │ │ │ add r1, pc │ │ │ │ - bl 53e4b8 │ │ │ │ + bl 53e468 │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (2aee5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2aede4 │ │ │ │ ldr r0, [pc, #32] @ (2aee60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2aede4 │ │ │ │ - add r4, pc, #584 @ (adr r4, 2af094 ) │ │ │ │ + add r4, pc, #264 @ (adr r4, 2aef54 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2aea40 │ │ │ │ + b.n 2ae9a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #584 @ (adr r3, 2af09c ) │ │ │ │ + add r3, pc, #264 @ (adr r3, 2aef5c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, pc, #688 @ (adr r3, 2af108 ) │ │ │ │ + add r3, pc, #368 @ (adr r3, 2aefc8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #48 @ (adr r4, 2aee8c ) │ │ │ │ + add r3, pc, #752 @ (adr r3, 2af14c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #360 @ (adr r4, 2aefc8 ) │ │ │ │ + add r4, pc, #40 @ (adr r4, 2aee88 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #32 @ (adr r4, 2aee84 ) │ │ │ │ + add r3, pc, #736 @ (adr r3, 2af144 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -210964,47 +210973,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 2aeeba │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2aeeba │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2aef56 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 53c598 │ │ │ │ + bl 53c548 │ │ │ │ ldr r0, [pc, #164] @ (2aef78 ) │ │ │ │ ldr r2, [pc, #168] @ (2aef7c ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (2aef80 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 53d110 │ │ │ │ + bl 53d0c0 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2aef42 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2aeef6 │ │ │ │ @@ -211051,19 +211060,19 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 2aeec4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ pop {r1, r2, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ae9c8 │ │ │ │ + b.n 2ae928 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #760 @ (adr r2, 2af278 ) │ │ │ │ + add r2, pc, #440 @ (adr r2, 2af138 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #880 @ (adr r2, 2af2f4 ) │ │ │ │ + add r2, pc, #560 @ (adr r2, 2af1b4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r4, 2af004 │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -211074,15 +211083,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2af034 ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r5, [r0, #420] @ 0x1a4 │ │ │ │ ldr.w r8, [pc, #124] @ 2af038 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 2af018 │ │ │ │ ldr r3, [pc, #120] @ (2af03c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #380 @ 0x17c │ │ │ │ @@ -211119,27 +211128,27 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov.w r2, #1352 @ 0x548 │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ movs r0, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 2231e4 │ │ │ │ - add r0, pc, #544 @ (adr r0, 2af250 ) │ │ │ │ + add r0, pc, #224 @ (adr r0, 2af110 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2ae8e0 │ │ │ │ + b.n 2ae840 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #608 @ (adr r0, 2af298 ) │ │ │ │ + add r0, pc, #288 @ (adr r0, 2af158 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r0, 2af090 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r4, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #568 @ (adr r2, 2af280 ) │ │ │ │ + add r2, pc, #248 @ (adr r2, 2af140 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #160] @ (2af0fc ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -211160,24 +211169,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2aee64 │ │ │ │ ldr.w r9, [r5, #148] @ 0x94 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2af0f0 │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ - bl 53b990 │ │ │ │ + bl 53b940 │ │ │ │ cbz r0, 2af0f0 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af07c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ add.w r6, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6b3684 │ │ │ │ + bl 6b3634 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2af0de │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ subs r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -211204,15 +211213,15 @@ │ │ │ │ add.w r0, r5, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2ae558 │ │ │ │ hlt 0x002c │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #28] │ │ │ │ + str r0, [r1, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -211244,15 +211253,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #516] @ 2af370 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 53b990 │ │ │ │ + bl 53b940 │ │ │ │ cbz r0, 2af1ce │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af1f6 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -211311,28 +211320,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 2af318 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 53c598 │ │ │ │ + bl 53c548 │ │ │ │ ldr r2, [pc, #372] @ (2af39c ) │ │ │ │ ldr r1, [pc, #376] @ (2af3a0 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 53d110 │ │ │ │ + bl 53d0c0 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2af304 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2af246 │ │ │ │ @@ -211358,27 +211367,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2af338 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 53c598 │ │ │ │ + bl 53c548 │ │ │ │ ldr r1, [pc, #264] @ (2af3a4 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 53d110 │ │ │ │ + bl 53d0c0 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2af32a │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 2af2ba │ │ │ │ @@ -211399,15 +211408,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 2af18c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -211459,35 +211468,35 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 2af3bc │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #16] │ │ │ │ + str r0, [r6, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2af8d0 │ │ │ │ + b.n 2af830 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2af8d0 │ │ │ │ + b.n 2af830 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #208 @ (adr r0, 2af468 ) │ │ │ │ + ldr r7, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r2, 2af3aa │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #568] @ 0x238 │ │ │ │ + ldr r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ + ldr r6, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2af4e0 │ │ │ │ + b.n 2af440 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #800] @ 0x320 │ │ │ │ + ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r7, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -211512,15 +211521,15 @@ │ │ │ │ cbz r1, 2af3f4 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2af43c │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 2af444 │ │ │ │ ldr r3, [pc, #248] @ (2af500 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -211587,72 +211596,72 @@ │ │ │ │ b.n 2af414 │ │ │ │ ldr r1, [pc, #116] @ (2af518 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2af452 │ │ │ │ ldr r0, [pc, #112] @ (2af51c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2af40e │ │ │ │ bl 3c9308 │ │ │ │ b.n 2af49c │ │ │ │ ldr r1, [pc, #100] @ (2af520 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (2af524 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2af40e │ │ │ │ ldr r3, [pc, #88] @ (2af528 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af45c │ │ │ │ ldr r3, [pc, #36] @ (2af500 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2af45c │ │ │ │ ldr r0, [pc, #72] @ (2af52c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2af45c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb734 │ │ │ │ lsls r2, r4, #1 │ │ │ │ @ instruction: 0xb732 │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6f4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r3, [sp, #624] @ 0x270 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, r7] │ │ │ │ + ldrb r4, [r6, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + ldr r2, [sp, #896] @ 0x380 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #816] @ 0x330 │ │ │ │ + ldr r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 60 @ 0x3c │ │ │ │ + udf #236 @ 0xec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #216] @ 0xd8 │ │ │ │ + ldr r5, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #344] @ 0x158 │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (2af6e0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -211671,20 +211680,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 53b990 │ │ │ │ + bl 53b940 │ │ │ │ cbnz r0, 2af5b0 │ │ │ │ ldr r2, [pc, #368] @ (2af6f8 ) │ │ │ │ ldr r3, [pc, #356] @ (2af6ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -211713,29 +211722,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 53ffd0 │ │ │ │ + bl 53ff80 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2af692 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2af5f6 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2af6a2 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2af5c2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2af5c2 │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -211757,15 +211766,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 6b3684 │ │ │ │ + bl 6b3634 │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 2231cc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -211780,15 +211789,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 2ae558 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 53ffd0 │ │ │ │ + bl 53ff80 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2af5ea │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2af584 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -211806,45 +211815,45 @@ │ │ │ │ ldr r3, [pc, #84] @ (2af70c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2af5bc │ │ │ │ ldr r0, [pc, #72] @ (2af710 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2af5bc │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - udf #180 @ 0xb4 │ │ │ │ + udf #100 @ 0x64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r3, r4, r5, r7, lr} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r2, [sp, #816] @ 0x330 │ │ │ │ + ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #904] @ 0x388 │ │ │ │ + ldr r2, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r2, r5, r7, lr} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r2, r7, lr} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, r0] │ │ │ │ + ldrh r0, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #992] @ (2afaec ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #808] @ 0x328 │ │ │ │ + ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1736] @ 2afdf0 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -211915,15 +211924,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2af812 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 2af9d8 │ │ │ │ ldr.w r3, [pc, #1568] @ 2afe18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 2afa5c │ │ │ │ @@ -211967,28 +211976,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 2afa52 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 53c598 │ │ │ │ + bl 53c548 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 53d110 │ │ │ │ + bl 53d0c0 │ │ │ │ b.n 2af802 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -212070,15 +212079,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 2afae0 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 2afb06 │ │ │ │ ldr.w r3, [pc, #1168] @ 2afe18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 2afba6 │ │ │ │ @@ -212126,15 +212135,15 @@ │ │ │ │ bpl.w 2af828 │ │ │ │ mov r0, r1 │ │ │ │ bl 2ae498 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1052] @ 2afe2c │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 2af830 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 2afa86 │ │ │ │ ldr r3, [pc, #1004] @ (2afe18 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -212148,27 +212157,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2afa7c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2afa7c │ │ │ │ ldr r0, [pc, #1000] @ (2afe34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2afa7c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 2af876 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #984] @ (2afe38 ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2af802 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2afa86 │ │ │ │ ldr r3, [pc, #932] @ (2afe18 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -212176,41 +212185,41 @@ │ │ │ │ bmi.n 2afb5a │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 2af856 │ │ │ │ ldr r0, [pc, #948] @ (2afe3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2af994 │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2afb48 │ │ │ │ ldr r3, [pc, #880] @ (2afe18 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2af994 │ │ │ │ ldr r1, [pc, #908] @ (2afe40 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #908] @ (2afe44 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2af994 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 2af948 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2af942 │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -212232,41 +212241,41 @@ │ │ │ │ bl 2aed54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 2af856 │ │ │ │ ldr r7, [pc, #808] @ (2afe48 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r3, [pc, #804] @ (2afe4c ) │ │ │ │ ldr r2, [pc, #804] @ (2afe50 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #804] @ (2afe54 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 53e4b8 │ │ │ │ + bl 53e468 │ │ │ │ b.n 2af994 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2af8bc │ │ │ │ ldr r0, [pc, #776] @ (2afe58 ) │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 2afa36 │ │ │ │ ldr r0, [pc, #768] @ (2afe5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2afa7c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2afc08 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2afc02 │ │ │ │ @@ -212295,45 +212304,45 @@ │ │ │ │ ldr r1, [pc, #704] @ (2afe68 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #704] @ (2afe6c ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2af994 │ │ │ │ ldr r3, [pc, #688] @ (2afe70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2afb0e │ │ │ │ ldr r3, [pc, #592] @ (2afe18 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2afb0e │ │ │ │ ldr r0, [pc, #672] @ (2afe74 ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 2afb0e │ │ │ │ ldr r3, [pc, #664] @ (2afe78 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2af8c4 │ │ │ │ ldr r3, [pc, #556] @ (2afe18 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2af8c4 │ │ │ │ ldr r0, [pc, #644] @ (2afe7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2af8c4 │ │ │ │ ldr r7, [pc, #636] @ (2afe80 ) │ │ │ │ add r7, pc │ │ │ │ b.n 2afb76 │ │ │ │ ldr r3, [pc, #632] @ (2afe84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -212344,15 +212353,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2afb6a │ │ │ │ ldr r0, [pc, #616] @ (2afe88 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2afb6a │ │ │ │ ldr r2, [pc, #608] @ (2afe8c ) │ │ │ │ ldr r3, [pc, #456] @ (2afdf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -212380,45 +212389,45 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2afca8 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2afcb6 │ │ │ │ ldr r3, [pc, #396] @ (2afe18 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2afdac │ │ │ │ ldr r1, [pc, #504] @ (2afe90 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #504] @ (2afe94 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2afdac │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r8, r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6b3684 │ │ │ │ + bl 6b3634 │ │ │ │ mul.w r3, r4, r8 │ │ │ │ adds r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 2afd94 │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 22339c │ │ │ │ @@ -212477,28 +212486,28 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ mov r0, r4 │ │ │ │ blx 2234f4 │ │ │ │ b.n 2af856 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6b3684 │ │ │ │ + bl 6b3634 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ (2afe9c ) │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 2234f4 │ │ │ │ b.n 2af856 │ │ │ │ @@ -212510,112 +212519,112 @@ │ │ │ │ ldr r3, [pc, #76] @ (2afe18 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2afd0a │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2afd0a │ │ │ │ ldr r0, [pc, #196] @ (2afea4 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldrd sl, r9, [sp, #28] │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2afdae │ │ │ │ nop │ │ │ │ cbz r6, 2afe6a │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 2afe72 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldcl 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ - ldrh r0, [r3, r3] │ │ │ │ + ldrh r0, [r1, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 2afef0 │ │ │ │ + bgt.n 2afe50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r1, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ + ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 2afed8 │ │ │ │ + bgt.n 2afe38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, r5] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cbz r2, 2afe3c │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r5, [pc, #176] @ (2afedc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r1, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #536] @ 0x218 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [sp, #592] @ 0x250 │ │ │ │ + ldr r0, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [sp, #528] @ 0x210 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 2afecc │ │ │ │ + bhi.n 2afe2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #232] @ 0xe8 │ │ │ │ + str r7, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 2afdec │ │ │ │ + bhi.n 2aff4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #424] @ 0x1a8 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [sp, #536] @ 0x218 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #288] @ 0x120 │ │ │ │ + ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [sp, #640] @ 0x280 │ │ │ │ + ldr r0, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bl 38de62 │ │ │ │ - ldrsb r4, [r0, r3] │ │ │ │ + ldrsb r4, [r6, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 2aff08 │ │ │ │ + bvc.n 2afe68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #272] @ 0x110 │ │ │ │ + str r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #864] @ 0x360 │ │ │ │ + ldr r0, [sp, #544] @ 0x220 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ + ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bl 50de82 │ │ │ │ + bl 50de82 │ │ │ │ subs r0, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #288] @ 0x120 │ │ │ │ + ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r6, sp, #896 @ 0x380 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bvc.n 2aff58 │ │ │ │ + bvc.n 2afeb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #352] @ 0x160 │ │ │ │ + str r6, [sp, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r7, [sp, #472] @ 0x1d8 │ │ │ │ + str r7, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [sp, #552] @ 0x228 │ │ │ │ + str r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #600] @ 0x258 │ │ │ │ + str r5, [sp, #280] @ 0x118 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ (2b0044 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -212624,25 +212633,25 @@ │ │ │ │ ldr r1, [pc, #392] @ (2b004c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #376] @ (2b0050 ) │ │ │ │ movw r3, #1310 @ 0x51e │ │ │ │ ldr r1, [pc, #376] @ (2b0054 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r9, [pc, #360] @ 2b0058 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ bl 3fc47c │ │ │ │ ldr r3, [pc, #348] @ (2b005c ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -212695,15 +212704,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2ae558 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cbz r7, 2afff6 │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 2b0008 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6974e0 │ │ │ │ + bl 697490 │ │ │ │ mov r0, r4 │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r3, [r6, #352] @ 0x160 │ │ │ │ ldr.w r2, [r6, #368] @ 0x170 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -212714,27 +212723,27 @@ │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ blx 2234f4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #352] @ 0x160 │ │ │ │ add.w r0, r6, #380 @ 0x17c │ │ │ │ - bl 6974e0 │ │ │ │ + bl 697490 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ - bl 53d060 │ │ │ │ + bl 53d010 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ - bl 53d060 │ │ │ │ + bl 53d010 │ │ │ │ ldr.w r0, [r6, #336] @ 0x150 │ │ │ │ - bl 53d060 │ │ │ │ + bl 53d010 │ │ │ │ ldr.w r0, [r6, #340] @ 0x154 │ │ │ │ - bl 53d060 │ │ │ │ + bl 53d010 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 53da68 │ │ │ │ + b.w 53da18 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r0, [r3, #356] @ 0x164 │ │ │ │ bl 3c7a3c │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 2aff88 │ │ │ │ @@ -212755,41 +212764,41 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2aff0c │ │ │ │ ldr r0, [pc, #60] @ (2b0078 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2aff0c │ │ │ │ - bpl.n 2b00bc │ │ │ │ + bmi.n 2b001c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #848] @ 0x350 │ │ │ │ + str r2, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r1, [sp, #312] @ 0x138 │ │ │ │ + str r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r1, [sp, #384] @ 0x180 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r4, sp, #56 @ 0x38 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f16 , , │ │ │ │ ldc 15, cr15, [pc, #-1020] @ 2afc6c │ │ │ │ - strh r6, [r1, r4] │ │ │ │ + strh r6, [r7, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #32] @ (2b0094 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #992] @ 0x3e0 │ │ │ │ + str r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -212817,25 +212826,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #652] @ (2b0368 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #652] @ (2b036c ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #624] @ (2b0370 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -212876,51 +212885,51 @@ │ │ │ │ ldr.w r0, [r4, #368] @ 0x170 │ │ │ │ blx 22339c │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 53dac0 │ │ │ │ + bl 53da70 │ │ │ │ ldr.w r3, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #492] @ (2b0378 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #348] @ 0x15c │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 53cfe8 │ │ │ │ + bl 53cf98 │ │ │ │ ldr r2, [pc, #456] @ (2b037c ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 53cfe8 │ │ │ │ + bl 53cf98 │ │ │ │ ldr r2, [pc, #444] @ (2b0380 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #332] @ 0x14c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 53cfe8 │ │ │ │ + bl 53cf98 │ │ │ │ ldr r2, [pc, #432] @ (2b0384 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #336] @ 0x150 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 53cfe8 │ │ │ │ + bl 53cf98 │ │ │ │ str.w r0, [r4, #340] @ 0x154 │ │ │ │ add.w r0, r4, #380 @ 0x17c │ │ │ │ movs r5, #0 │ │ │ │ - bl 6974a4 │ │ │ │ + bl 697454 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ add.w r2, r4, #420 @ 0x1a4 │ │ │ │ str.w r5, [r4, #420] @ 0x1a4 │ │ │ │ str.w r2, [r4, #424] @ 0x1a8 │ │ │ │ @@ -212949,33 +212958,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1095 @ 0x447 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, r8 │ │ │ │ bl 2afea8 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ b.n 2b0292 │ │ │ │ ldr r3, [pc, #292] @ (2b0394 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #292] @ (2b0398 ) │ │ │ │ ldr r1, [pc, #296] @ (2b039c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #268] @ (2b03a0 ) │ │ │ │ ldr r3, [pc, #192] @ (2b0358 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -212995,124 +213004,124 @@ │ │ │ │ ldr r1, [pc, #232] @ (2b03ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1037 @ 0x40d │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b028a │ │ │ │ ldr r3, [pc, #208] @ (2b03b0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2b03b4 ) │ │ │ │ ldr r1, [pc, #212] @ (2b03b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b028a │ │ │ │ ldr r3, [pc, #188] @ (2b03bc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b010c │ │ │ │ ldr r3, [pc, #180] @ (2b03c0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b010c │ │ │ │ ldr r0, [pc, #168] @ (2b03c4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b010c │ │ │ │ ldr r1, [pc, #160] @ (2b03c8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #160] @ (2b03cc ) │ │ │ │ ldr r3, [pc, #164] @ (2b03d0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2b03d4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b025c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ add r2, sp, #440 @ 0x1b8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #416 @ 0x1a0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2b0408 │ │ │ │ + bcc.n 2b0368 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r1, #60] @ 0x3c │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r6, #58] @ 0x3a │ │ │ │ + ldrh r2, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #736] @ 0x2e0 │ │ │ │ + str r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #856] @ 0x358 │ │ │ │ + str r0, [sp, #536] @ 0x218 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2afe4a │ │ │ │ vmlal.u q8, d15, d3[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2afc56 │ │ │ │ @ instruction: 0xfffff363 │ │ │ │ vmlal.u q8, d31, d23[0] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2b02fc │ │ │ │ + bne.n 2b045c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #616] @ 0x268 │ │ │ │ + str r4, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r3, #46] @ 0x2e │ │ │ │ + ldrh r2, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 2b02a8 │ │ │ │ + bne.n 2b0408 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #280] @ 0x118 │ │ │ │ + str r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r5, #44] @ 0x2c │ │ │ │ + ldrh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, sp, #472 @ 0x1d8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bne.n 2b0418 │ │ │ │ + beq.n 2b0378 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r3, [sp, #744] @ 0x2e8 │ │ │ │ + str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r3, #42] @ 0x2a │ │ │ │ + ldrh r4, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 2b03e4 │ │ │ │ + beq.n 2b0344 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r3, [sp, #728] @ 0x2d8 │ │ │ │ + str r3, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r5, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #480] @ (2b05a0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #256] @ 0x100 │ │ │ │ + str r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r6, #38] @ 0x26 │ │ │ │ + ldrh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #952] @ 0x3b8 │ │ │ │ + str r3, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 2b0360 │ │ │ │ + beq.n 2b04c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r5, #38] @ 0x26 │ │ │ │ + ldrh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (2b04a4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -213123,35 +213132,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ movw r3, #770 @ 0x302 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (2b04b0 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #168] @ (2b04b4 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b0482 │ │ │ │ mov r0, r5 │ │ │ │ - bl 53b990 │ │ │ │ + bl 53b940 │ │ │ │ cbnz r0, 2b0434 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 53ffd0 │ │ │ │ + bl 53ff80 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2b0476 │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 2231cc │ │ │ │ mov r3, r0 │ │ │ │ @@ -213161,15 +213170,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #412] @ 0x19c │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #412] @ 0x19c │ │ │ │ - bl 53ffd0 │ │ │ │ + bl 53ff80 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b0446 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2af714 │ │ │ │ @@ -213183,31 +213192,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b0416 │ │ │ │ ldr r0, [pc, #40] @ (2b04c0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b0416 │ │ │ │ - beq.n 2b04bc │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r5, #32] │ │ │ │ + ldrh r6, [r3, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r0, #34] @ 0x22 │ │ │ │ + ldrh r2, [r6, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r7, pc, #0 @ (adr r7, 2b04b4 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #720] @ 0x2d0 │ │ │ │ + str r2, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #384] @ (2b0658 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -213226,20 +213235,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 53b990 │ │ │ │ + bl 53b940 │ │ │ │ cbnz r0, 2b0544 │ │ │ │ ldr r2, [pc, #340] @ (2b0670 ) │ │ │ │ ldr r3, [pc, #328] @ (2b0664 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -213268,29 +213277,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 53ffd0 │ │ │ │ + bl 53ff80 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b0614 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2b058a │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2b060c │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2b0556 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2b0556 │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -213311,15 +213320,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 6b3684 │ │ │ │ + bl 6b3634 │ │ │ │ adds r0, #24 │ │ │ │ blx 2231cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #100] @ 2b0650 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -213350,45 +213359,45 @@ │ │ │ │ ldr r3, [pc, #80] @ (2b0684 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b0550 │ │ │ │ ldr r0, [pc, #72] @ (2b0688 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b0550 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldmia r7!, {r5} │ │ │ │ + ldmia r6, {r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r6, pc, #144 @ (adr r6, 2b06f0 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrh r0, [r7, #24] │ │ │ │ + ldrh r0, [r5, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #26] │ │ │ │ + ldrh r6, [r7, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r6, pc, #64 @ (adr r6, 2b06b0 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r5, pc, #960 @ (adr r5, 2b0a34 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #456] @ (2b0848 ) │ │ │ │ + ldr r4, [pc, #136] @ (2b0708 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #328] @ 0x148 │ │ │ │ + str r1, [sp, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2b06b8 ) │ │ │ │ add r0, pc │ │ │ │ @@ -213400,19 +213409,19 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2a21c8 │ │ │ │ nop │ │ │ │ ldrb r4, [r2, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #208] @ 0xd0 │ │ │ │ + str r0, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r1, [sp, #264] @ 0x108 │ │ │ │ + str r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #432] @ (2b0878 ) │ │ │ │ + ldr r3, [pc, #112] @ (2b0738 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ @@ -213421,58 +213430,58 @@ │ │ │ │ ldr r2, [pc, #104] @ (2b0748 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2b074c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #92] @ (2b0750 ) │ │ │ │ ldr r1, [pc, #96] @ (2b0754 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #24 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (2b0758 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54db94 │ │ │ │ + b.w 54db44 │ │ │ │ nop │ │ │ │ - ldmia r7!, {r4, r5} │ │ │ │ + ldmia r6, {r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ + str r0, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #968] @ 0x3c8 │ │ │ │ + str r0, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, r5 │ │ │ │ + add ip, fp │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #200 @ 0xc8 │ │ │ │ + add r4, sp, #904 @ 0x388 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp lr, r1 │ │ │ │ + cmp r6, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2b07f4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -213481,41 +213490,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (2b07fc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #116] @ (2b0800 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (2b0804 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #100] @ (2b0808 ) │ │ │ │ ldr r1, [pc, #104] @ (2b080c ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #88] @ (2b0810 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [pc, #80] @ (2b0814 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2b0818 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -213527,31 +213536,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldmia r6!, {r5, r7} │ │ │ │ + ldmia r6, {r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add sl, r5 │ │ │ │ + add r2, fp │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, sp, #712 @ 0x2c8 │ │ │ │ + add r4, sp, #392 @ 0x188 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [sp, #552] @ 0x228 │ │ │ │ + str r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #672] @ 0x2a0 │ │ │ │ + str r0, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r4, #4] │ │ │ │ + str r2, [r2, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r2, #24 │ │ │ │ + lsls r2, r0, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r2, [r2, #112] @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #168] @ 0xa8 │ │ │ │ + ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -213560,31 +213569,31 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #48] @ (2b0868 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #36] @ (2b086c ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ add r3, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 53da70 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + b.w 53da20 │ │ │ │ + ldmia r5!, {r1, r2, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r1, #62] @ 0x3e │ │ │ │ + ldrh r0, [r7, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r3, #60] @ 0x3c │ │ │ │ + ldrh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r6, #62] @ 0x3e │ │ │ │ + strh r4, [r4, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b0870 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -213624,15 +213633,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 605938 │ │ │ │ + bl 6058e8 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 2b0a32 │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 2b09ec │ │ │ │ @@ -213642,15 +213651,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 2b0a62 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 5a01a0 │ │ │ │ + bl 5a0150 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 2b08a8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -213680,69 +213689,69 @@ │ │ │ │ beq.n 2b08a8 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 602f0c │ │ │ │ + bl 602ebc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b09aa │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 2b0940 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 605aac │ │ │ │ + bl 605a5c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2b0940 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 54e648 │ │ │ │ + bl 54e5f8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 59ff7c │ │ │ │ + bl 59ff2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r3, [pc, #184] @ (2b0a84 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2b0a88 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (2b0a8c ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ b.n 2b08ae │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 54e648 │ │ │ │ + bl 54e5f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 59ff7c │ │ │ │ + bl 59ff2c │ │ │ │ ldr r3, [pc, #132] @ (2b0a90 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (2b0a94 ) │ │ │ │ ldr r3, [pc, #128] @ (2b0a98 ) │ │ │ │ @@ -213752,34 +213761,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b08ae │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 59ff7c │ │ │ │ + bl 59ff2c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (2b0a9c ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (2b0aa0 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (2b0aa4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ b.n 2b08ae │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (2b0aa8 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (2b0aac ) │ │ │ │ ldr r0, [pc, #68] @ (2b0ab0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -213790,37 +213799,37 @@ │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #512 @ (adr r2, 2b0c80 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r2, pc, #336 @ (adr r2, 2b0bd4 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrh r0, [r6, #56] @ 0x38 │ │ │ │ + ldrh r0, [r4, #54] @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r0, #52] @ 0x34 │ │ │ │ + ldrh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r0, #52] @ 0x34 │ │ │ │ + ldrh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r0, #50] @ 0x32 │ │ │ │ + ldrh r0, [r6, #46] @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r2, r3, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r5, #48] @ 0x30 │ │ │ │ + ldrh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r1, #48] @ 0x30 │ │ │ │ + ldrh r0, [r7, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4, {r1, r4} │ │ │ │ + ldmia r3!, {r1, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r5, #46] @ 0x2e │ │ │ │ + ldrh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r5, #50] @ 0x32 │ │ │ │ + ldrh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b0ab4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -213850,29 +213859,29 @@ │ │ │ │ cbnz r5, 2b0afc │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 2b0b84 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2b0bbc │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 2b0c40 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2b0c60 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2b0b34 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2b0c7a │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (2b0cb8 ) │ │ │ │ ldr r3, [pc, #376] @ (2b0cb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -213888,15 +213897,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2b0caa │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a2f44 │ │ │ │ + bl 5a2ef4 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0c30 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2b0afc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b0af6 │ │ │ │ @@ -213910,46 +213919,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (2b0cc4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ b.n 2b0b36 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2b0afc │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2b0b0c │ │ │ │ ldr r3, [pc, #264] @ (2b0cc8 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (2b0ccc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (2b0cd0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b0b9c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a2f44 │ │ │ │ + bl 5a2ef4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a01a0 │ │ │ │ + bl 5a0150 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 2b0c22 │ │ │ │ cbnz r5, 2b0bf6 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2b0c9e │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -213992,39 +214001,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (2b0cdc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b0b9c │ │ │ │ ldr r3, [pc, #124] @ (2b0ce0 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (2b0ce4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (2b0ce8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b0b9c │ │ │ │ ldr r3, [pc, #112] @ (2b0cec ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (2b0cf0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (2b0cf4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b0b9c │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2b0bf6 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -214034,43 +214043,43 @@ │ │ │ │ nop │ │ │ │ add r0, pc, #264 @ (adr r0, 2b0dbc ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r3, #44] @ 0x2c │ │ │ │ + ldrh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r0, #38] @ 0x26 │ │ │ │ + ldrh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2!, {r1, r5, r7} │ │ │ │ + ldmia r2!, {r1, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r3, #44] @ 0x2c │ │ │ │ + ldrh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r1, #36] @ 0x24 │ │ │ │ + ldrh r4, [r7, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2, {r2, r3, r4} │ │ │ │ + ldmia r1!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r1, #42] @ 0x2a │ │ │ │ + ldrh r6, [r7, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r0, #32] │ │ │ │ + ldrh r6, [r6, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r4, #42] @ 0x2a │ │ │ │ + ldrh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r5, #30] │ │ │ │ + ldrh r0, [r3, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1!, {r2, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r7, #42] @ 0x2a │ │ │ │ + ldrh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r1, #30] │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b0cf8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -214093,49 +214102,49 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5a0560 │ │ │ │ + bl 5a0510 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 2b0da4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2b0d5c │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 2b0d5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b0dd8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a1aa4 │ │ │ │ + bl 5a1a54 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2b0dc8 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2b0db8 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a1aac │ │ │ │ + bl 5a1a5c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a1864 │ │ │ │ + bl 5a1814 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldrd r2, r3, [r5, #80] @ 0x50 │ │ │ │ strd r2, r7, [sp] │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 59acc0 │ │ │ │ + bl 59ac70 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -214146,22 +214155,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5a18c0 │ │ │ │ + bl 5a1870 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2b0d68 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5a18c0 │ │ │ │ + bl 5a1870 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 2b0d62 │ │ │ │ blx 225330 │ │ │ │ │ │ │ │ 002b0ddc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -214214,27 +214223,27 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b0e76 │ │ │ │ ldr r3, [pc, #148] @ (2b0ef0 ) │ │ │ │ ldr r2, [pc, #148] @ (2b0ef4 ) │ │ │ │ ldr r1, [pc, #152] @ (2b0ef8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #273 @ 0x111 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -214269,34 +214278,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b0e76 │ │ │ │ nop │ │ │ │ - ldmia r0!, {r3, r5} │ │ │ │ + stmia r7!, {r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r0, #34] @ 0x22 │ │ │ │ + ldrh r0, [r6, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r2, #16] │ │ │ │ + ldrh r0, [r0, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r0!, {r3} │ │ │ │ + stmia r7!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r4, #30] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r5, #14] │ │ │ │ + ldrh r6, [r3, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r3, #28] │ │ │ │ + ldrh r0, [r1, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r0, #12] │ │ │ │ + ldrh r4, [r6, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b0f08 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 2b0fea │ │ │ │ @@ -214473,25 +214482,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 224f44 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 605aac │ │ │ │ + bl 605a5c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b1198 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 2b1198 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -214506,15 +214515,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 2b1192 │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2b11c6 │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2b1168 │ │ │ │ @@ -214557,15 +214566,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2b11e2 │ │ │ │ ldr r0, [pc, #44] @ (2b122c ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b11e2 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -214574,15 +214583,15 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #4] │ │ │ │ + ldrh r0, [r2, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b1230 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -214603,15 +214612,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 5a2fb8 │ │ │ │ + bl 5a2f68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b12f8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -214661,15 +214670,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (2b148c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b1296 │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 2b10e0 │ │ │ │ adds r0, #1 │ │ │ │ @@ -214684,15 +214693,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2b1286 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -214740,15 +214749,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 2b1288 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -214808,15 +214817,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r4, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #62] @ 0x3e │ │ │ │ + strh r4, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b1490 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -215071,25 +215080,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #20] @ (2b1728 ) │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2b16dc │ │ │ │ str r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #30] │ │ │ │ + strh r6, [r3, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b.w 6ad614 │ │ │ │ + b.w 6ad5c4 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #364] @ (2b18b4 ) │ │ │ │ @@ -215104,23 +215113,23 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2b18a8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ - bl 605350 │ │ │ │ + bl 605300 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b18a8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq.w 2b18a8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ ldr r2, [pc, #308] @ (2b18bc ) │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ ldr.w lr, [sp] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ mov r7, r6 │ │ │ │ @@ -215238,39 +215247,39 @@ │ │ │ │ b.n 2b1832 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - itet cc │ │ │ │ - lslcc r2, r2, #1 │ │ │ │ - bkpt 0x00c8 │ │ │ │ - lslcc r2, r2, #1 │ │ │ │ + bkpt 0x00e6 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + bkpt 0x0078 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ str r2, [sp, #856] @ 0x358 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bkpt 0x002e │ │ │ │ + pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r1, #20] │ │ │ │ + strh r4, [r7, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + strh r6, [r0, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2b1944 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1a2c │ │ │ │ + bl 5a19dc │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 605350 │ │ │ │ + bl 605300 │ │ │ │ cbnz r0, 2b191a │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -215311,18 +215320,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2b1988 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldr r0, [r5, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2b19f8 │ │ │ │ @@ -215331,53 +215340,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2b1a00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w ip, [pc, #72] @ 2b1a04 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #14 │ │ │ │ ldr.w lr, [pc, #68] @ 2b1a08 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #68] @ (2b1a0c ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str.w lr, [r0, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (2b1a10 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - pop {r1, r5, pc} │ │ │ │ + pop {r1, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #120 @ 0x78 │ │ │ │ + adds r2, #40 @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #12] │ │ │ │ + strh r4, [r1, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r6, [r2, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r0, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #108] @ 2b1a90 │ │ │ │ mov r4, r0 │ │ │ │ @@ -215389,26 +215398,26 @@ │ │ │ │ movs r2, #15 │ │ │ │ ldr.w r1, [ip, r3] │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5a0560 │ │ │ │ + bl 5a0510 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #33] @ 0x21 │ │ │ │ strb.w r3, [r4, #35] @ 0x23 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2b18d4 │ │ │ │ ldr r5, [r4, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a19a4 │ │ │ │ + bl 5a1954 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ uxtb r1, r1 │ │ │ │ bl 2b0cf8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -215477,21 +215486,21 @@ │ │ │ │ bne.n 2b1ae6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6aa8d0 │ │ │ │ + bl 6aa880 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59fcf4 │ │ │ │ + bl 59fca4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -215780,15 +215789,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #192 @ 0xc0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ b.n 2b1e46 │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ @@ -215827,22 +215836,22 @@ │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ mov.w r2, #11520 @ 0x2d00 │ │ │ │ movt r2, #305 @ 0x131 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #696] @ (2b21bc ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #696] @ (2b21c0 ) │ │ │ │ @@ -215853,23 +215862,23 @@ │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #448 @ 0x1c0 │ │ │ │ mov r7, r2 │ │ │ │ add.w r4, r4, #456 @ 0x1c8 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #668] @ (2b21c8 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r4, [r5, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r4, #1 │ │ │ │ beq.n 2b2036 │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 2b206a │ │ │ │ ldr r2, [r7, #68] @ 0x44 │ │ │ │ @@ -215879,19 +215888,19 @@ │ │ │ │ and.w r3, r3, #36 @ 0x24 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add.w r8, r2, r3 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbnz r3, 2b1f8e │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 2b1fc2 │ │ │ │ - bl 5a01a0 │ │ │ │ + bl 5a0150 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b1fe4 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 5a19a4 │ │ │ │ + bl 5a1954 │ │ │ │ eor.w r4, r0, #1 │ │ │ │ uxtb r4, r4 │ │ │ │ b.n 2b1fe6 │ │ │ │ lsls r3, r3, #29 │ │ │ │ ite pl │ │ │ │ addpl.w r8, r2, #168 @ 0xa8 │ │ │ │ addmi.w r8, r2, #132 @ 0x84 │ │ │ │ @@ -215904,33 +215913,33 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #568] @ (2b21d4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 6aa8d0 │ │ │ │ + bl 6aa880 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59fcf4 │ │ │ │ + bl 59fca4 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ - bl 5a0620 │ │ │ │ + bl 5a05d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b21a4 │ │ │ │ movs r4, #1 │ │ │ │ add.w r6, r5, #100 @ 0x64 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b0ab4 │ │ │ │ @@ -215947,15 +215956,15 @@ │ │ │ │ ldr r1, [pc, #468] @ (2b21e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #514 @ 0x202 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215991,15 +216000,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #372] @ (2b21ec ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -216011,25 +216020,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b0cf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b2020 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5a18c0 │ │ │ │ + bl 5a1870 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2b20d0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5a18c0 │ │ │ │ + bl 5a1870 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b217c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5a18c0 │ │ │ │ + bl 5a1870 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 2b212e │ │ │ │ str.w r6, [r8, #8] │ │ │ │ ldr r1, [pc, #268] @ (2b21f0 ) │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ str.w r0, [r8, #4] │ │ │ │ add r1, pc │ │ │ │ @@ -216039,15 +216048,15 @@ │ │ │ │ str.w r2, [r8] │ │ │ │ movs r2, #3 │ │ │ │ strh.w r3, [r8, #28] │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r2, [r8, #20] │ │ │ │ mov r2, r8 │ │ │ │ strh.w r3, [r8, #32] │ │ │ │ - bl 5a07c8 │ │ │ │ + bl 5a0778 │ │ │ │ ldr.w r3, [r5, #188] @ 0xbc │ │ │ │ str.w r3, [r8, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2b214c │ │ │ │ mov r0, r8 │ │ │ │ str.w r3, [r5, #188] @ 0xbc │ │ │ │ add sp, #20 │ │ │ │ @@ -216061,15 +216070,15 @@ │ │ │ │ ldr r1, [pc, #196] @ (2b21fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #537 @ 0x219 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b2020 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b1734 │ │ │ │ cbnz r0, 2b219a │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ cmp r3, #4 │ │ │ │ str.w r3, [r8, #12] │ │ │ │ @@ -216091,79 +216100,79 @@ │ │ │ │ ldr r1, [pc, #144] @ (2b2214 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #533 @ 0x215 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b2020 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r3, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b2158 │ │ │ │ ldr r3, [pc, #112] @ (2b2218 ) │ │ │ │ movw r2, #497 @ 0x1f1 │ │ │ │ ldr r1, [pc, #112] @ (2b221c ) │ │ │ │ ldr r0, [pc, #112] @ (2b2220 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #492 @ 0x1ec │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb7be │ │ │ │ + @ instruction: 0xb76e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r3, #16] │ │ │ │ + ldrb r4, [r1, #15] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r7, #19] │ │ │ │ + ldrb r4, [r5, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r7, #16] │ │ │ │ + ldrb r0, [r5, #15] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb72e │ │ │ │ + @ instruction: 0xb6de │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r5, #16] │ │ │ │ + ldrb r0, [r3, #15] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r0, #14] │ │ │ │ + ldrb r6, [r6, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb6bc │ │ │ │ + @ instruction: 0xb66c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r2, #15] │ │ │ │ + ldrb r2, [r0, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r2, #12] │ │ │ │ + ldrb r2, [r0, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb654 │ │ │ │ + @ instruction: 0xb604 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r2, #12] │ │ │ │ + ldrb r4, [r0, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r4, #10] │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r6, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r4, r7, lr} │ │ │ │ + push {r1, r6, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r1, #12] │ │ │ │ + ldrb r0, [r7, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r5, #7] │ │ │ │ + ldrb r0, [r3, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r2, r3, r4, r6, lr} │ │ │ │ + push {r2, r3, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r7, #11] │ │ │ │ + ldrb r2, [r5, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r6, #6] │ │ │ │ + ldrb r4, [r4, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r2, r6, lr} │ │ │ │ + push {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r2, #10] │ │ │ │ + ldrb r2, [r0, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r3, #6] │ │ │ │ + ldrb r2, [r1, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r3, r4, lr} │ │ │ │ + push {r1, r3, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r7, #5] │ │ │ │ + ldrb r0, [r5, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #142 @ 0x8e │ │ │ │ + movs r7, #62 @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -216221,52 +216230,52 @@ │ │ │ │ strb r3, [r4, #27] │ │ │ │ cmp r2, r0 │ │ │ │ mov.w r3, #7 │ │ │ │ strb.w r1, [r4, #49] @ 0x31 │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2b22dc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r5, [pc, #40] @ (2b2320 ) │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #40] @ (2b2324 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #40] @ (2b2328 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r5, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b.n 2b22a8 │ │ │ │ nop │ │ │ │ - cbz r0, 2b2396 │ │ │ │ + cbz r0, 2b2382 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r1, r6] │ │ │ │ + str r2, [r7, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r3, r6] │ │ │ │ + str r4, [r1, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ @@ -216312,15 +216321,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 2b1ad0 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r2, r0 │ │ │ │ cbz r1, 2b23ce │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r1, #1 │ │ │ │ strb r1, [r2, #19] │ │ │ │ ldrb r3, [r4, #26] │ │ │ │ ldrb.w r2, [r2, #34] @ 0x22 │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -216353,22 +216362,22 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ mov r2, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2b2224 │ │ │ │ ldr r0, [pc, #16] @ (2b2438 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b2416 │ │ │ │ nop │ │ │ │ strh r0, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #1] │ │ │ │ + ldrb r2, [r3, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r4, [r0, #29] │ │ │ │ sub sp, #8 │ │ │ │ @@ -216399,23 +216408,23 @@ │ │ │ │ cmp r6, lr │ │ │ │ beq.n 2b24e4 │ │ │ │ cmp r1, ip │ │ │ │ strb r3, [r2, #17] │ │ │ │ beq.n 2b24e8 │ │ │ │ cbz r0, 2b24c6 │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 605350 │ │ │ │ + bl 605300 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cbnz r0, 2b24ec │ │ │ │ ldr r0, [r2, #4] │ │ │ │ movs r4, #1 │ │ │ │ strb r1, [r2, #18] │ │ │ │ strb r5, [r2, #19] │ │ │ │ cbz r0, 2b24ca │ │ │ │ - bl 605350 │ │ │ │ + bl 605300 │ │ │ │ cbz r0, 2b24ca │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -216472,15 +216481,15 @@ │ │ │ │ ldrsb.w r2, [r4, #21] │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb r3, [r4, #29] │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2b255c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216523,15 +216532,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2b25e6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216576,15 +216585,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2b2674 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216620,15 +216629,15 @@ │ │ │ │ strb r1, [r4, #12] │ │ │ │ cmp r0, r3 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2b26ec │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216711,19 +216720,19 @@ │ │ │ │ cbz r3, 2b281c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1a2c │ │ │ │ + bl 5a19dc │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 605350 │ │ │ │ + bl 605300 │ │ │ │ cbnz r0, 2b2802 │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216801,21 +216810,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b2864 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6aa8d0 │ │ │ │ + bl 6aa880 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59fcf4 │ │ │ │ + bl 59fca4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2b2864 │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ @@ -216875,21 +216884,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b290a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6aa8d0 │ │ │ │ + bl 6aa880 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59fcf4 │ │ │ │ + bl 59fca4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2b290a │ │ │ │ ands.w r0, r0, #64 @ 0x40 │ │ │ │ beq.n 2b29cc │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ movs r3, #0 │ │ │ │ @@ -216987,15 +216996,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b2a3e │ │ │ │ ldr r0, [pc, #376] @ (2b2be8 ) │ │ │ │ uxtb r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2b2a3e │ │ │ │ ldrb r3, [r0, #22] │ │ │ │ b.n 2b2a36 │ │ │ │ ldrb r3, [r0, #23] │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ orrs r3, r2 │ │ │ │ @@ -217053,15 +217062,15 @@ │ │ │ │ ldr r0, [r1, #4] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 605aac │ │ │ │ + bl 605a5c │ │ │ │ movs r1, #0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b2b90 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ @@ -217088,15 +217097,15 @@ │ │ │ │ mov.w r3, #1 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ strb r1, [r5, #29] │ │ │ │ strb r3, [r5, #12] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ bge.n 2b2b2e │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrb r3, [r5, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r5, #21] │ │ │ │ b.n 2b2b2e │ │ │ │ ldrb r3, [r5, #27] │ │ │ │ mov r0, r5 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ @@ -217137,27 +217146,27 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #10] │ │ │ │ + strb r2, [r6, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #136 @ 0x88 │ │ │ │ + add r2, sp, #840 @ 0x348 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r0, #120] @ 0x78 │ │ │ │ + ldr r0, [r6, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r1, #4] │ │ │ │ + strb r6, [r7, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #40 @ 0x28 │ │ │ │ + add r2, sp, #744 @ 0x2e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r5, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r2, #4] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b2c04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -217166,15 +217175,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ cmp r2, r3 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge.n 2b2c2a │ │ │ │ ldr r0, [r0, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr.w r2, [r4, #172] @ 0xac │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ clz r2, r2 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -217186,15 +217195,15 @@ │ │ │ │ str.w r5, [r4, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ lsls r2, r2, #6 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r1, [r4, #27] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ strd r5, r5, [r4, #40] @ 0x28 │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ bl 2b243c │ │ │ │ @@ -217231,15 +217240,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ b.n 2b2cc4 │ │ │ │ │ │ │ │ @@ -217418,15 +217427,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2b2d1c │ │ │ │ ldr r0, [pc, #540] @ (2b30c8 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 2b2d1c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 2b2c04 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -217480,15 +217489,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 605fa0 │ │ │ │ + bl 605f50 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2b2d68 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b2704 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b2d68 │ │ │ │ @@ -217545,15 +217554,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 605fa0 │ │ │ │ + bl 605f50 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b3016 │ │ │ │ ldrb r2, [r5, #19] │ │ │ │ movs r1, #0 │ │ │ │ ldrb r3, [r5, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2b3042 │ │ │ │ @@ -217630,33 +217639,33 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ strh r2, [r4, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #100] @ 0x64 │ │ │ │ + ldr r4, [r4, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #424 @ (adr r6, 2b3278 ) │ │ │ │ + add r6, pc, #104 @ (adr r6, 2b3138 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r1, #44] @ 0x2c │ │ │ │ + ldr r0, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #328 @ (adr r6, 2b3224 ) │ │ │ │ + add r6, pc, #8 @ (adr r6, 2b30e4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r2, #76] @ 0x4c │ │ │ │ + ldr r6, [r0, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #232 @ (adr r6, 2b31d0 ) │ │ │ │ + add r5, pc, #936 @ (adr r5, 2b3490 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r4, #64] @ 0x40 │ │ │ │ + ldr r6, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b30f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -217672,25 +217681,25 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #548] @ 0x224 │ │ │ │ mov.w r2, #0 │ │ │ │ blt.w 2b3336 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov fp, r1 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #648] @ (2b33b8 ) │ │ │ │ ldr r2, [pc, #648] @ (2b33bc ) │ │ │ │ ldr r1, [pc, #652] @ (2b33c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b1ad0 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ subs r0, r3, #2 │ │ │ │ @@ -217738,15 +217747,15 @@ │ │ │ │ str.w fp, [sp, #12] │ │ │ │ vstr d8, [sp] │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 605fa0 │ │ │ │ + bl 605f50 │ │ │ │ cmp r0, fp │ │ │ │ blt.w 2b3394 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r3 │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ ubfx r7, r6, #0, #9 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -217781,15 +217790,15 @@ │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 605aac │ │ │ │ + bl 605a5c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b3314 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 2b31e2 │ │ │ │ bhi.n 2b32ce │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217932,19 +217941,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, #8] │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #592 @ (adr r5, 2b360c ) │ │ │ │ + add r5, pc, #272 @ (adr r5, 2b34cc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - muls r6, r2 │ │ │ │ + orrs r6, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - muls r0, r5 │ │ │ │ + orrs r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r0, [r2, #31] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -218022,15 +218031,15 @@ │ │ │ │ orn r1, r1, #95 @ 0x5f │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ strb r1, [r4, #27] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2b34ac │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -218067,25 +218076,25 @@ │ │ │ │ b.n 2b347a │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2b34cc │ │ │ │ orn r1, r1, #31 │ │ │ │ b.n 2b3492 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #96] @ (2b3578 ) │ │ │ │ ldr r2, [pc, #100] @ (2b357c ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #532 @ 0x214 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2b3580 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ cmp.w r8, #5 │ │ │ │ strb r3, [r4, #27] │ │ │ │ beq.n 2b3550 │ │ │ │ @@ -218108,25 +218117,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (2b3588 ) │ │ │ │ ldr r0, [pc, #32] @ (2b358c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - add r1, pc, #696 @ (adr r1, 2b3834 ) │ │ │ │ + add r1, pc, #376 @ (adr r1, 2b36f4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r7, #104 @ 0x68 │ │ │ │ + subs r7, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #126 @ 0x7e │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #376 @ (adr r1, 2b3700 ) │ │ │ │ + add r1, pc, #56 @ (adr r1, 2b35c0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r7, #88] @ 0x58 │ │ │ │ + str r4, [r5, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r0, #0] │ │ │ │ + str r6, [r6, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b3590 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -218139,39 +218148,39 @@ │ │ │ │ cbz r3, 2b3602 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [pc, #112] @ (2b3628 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #104] @ (2b362c ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr r1, [pc, #96] @ (2b3630 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 54c8d0 │ │ │ │ + bl 54c880 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5a0348 │ │ │ │ + bl 5a02f8 │ │ │ │ ldr r3, [pc, #84] @ (2b3634 ) │ │ │ │ ldr r1, [pc, #84] @ (2b3638 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr.w r4, [r9, r3] │ │ │ │ mov r3, r4 │ │ │ │ bl 2c7e98 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 54dc54 │ │ │ │ + bl 54dc04 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2b3612 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adds r5, #4 │ │ │ │ mov.w r8, #1 │ │ │ │ mov r4, r5 │ │ │ │ mov r2, r8 │ │ │ │ @@ -218182,23 +218191,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ strb r0, [r4, #21] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r6, [r2, #100] @ 0x64 │ │ │ │ + str r6, [r0, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r6, #2] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r0, #124] @ 0x7c │ │ │ │ + str r6, [r6, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #52] @ 0x34 │ │ │ │ + ldrh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b363c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -218233,15 +218242,15 @@ │ │ │ │ add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ subs r5, #20 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2b3678 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6a7c00 │ │ │ │ + bl 6a7bb0 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ blx 224f44 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ @@ -218250,29 +218259,29 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ strb r2, [r4, #20] │ │ │ │ movs r2, #2 │ │ │ │ strb.w r2, [r4, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #156] @ (2b3784 ) │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r6, [r4, #4] │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r4, #52] @ 0x34 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54b3fc │ │ │ │ + bl 54b3ac │ │ │ │ movs r7, #3 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ movw r6, #257 @ 0x101 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str.w r4, [r4, #132] @ 0x84 │ │ │ │ strb.w r5, [r4, #148] @ 0x94 │ │ │ │ str.w r7, [r4, #152] @ 0x98 │ │ │ │ @@ -218294,15 +218303,15 @@ │ │ │ │ movw r2, #2349 @ 0x92d │ │ │ │ ldr r1, [pc, #64] @ (2b3790 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -218310,25 +218319,25 @@ │ │ │ │ lsls r6, r7, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #440] @ (2b3934 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r4, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldcl 15, cr15, [r7], {255} @ 0xff │ │ │ │ - str r0, [r7, #68] @ 0x44 │ │ │ │ + str r0, [r5, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r2, #100] @ 0x64 │ │ │ │ + str r2, [r0, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r2, #60] @ 0x3c │ │ │ │ + str r0, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b379c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldr r7, [pc, #440] @ (2b3958 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -218337,77 +218346,77 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2b3838 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #116] @ (2b383c ) │ │ │ │ ldr r1, [pc, #116] @ (2b3840 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #100] @ (2b3844 ) │ │ │ │ ldr r2, [pc, #104] @ (2b3848 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #100] @ (2b384c ) │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #100] @ (2b3850 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #88] @ (2b3854 ) │ │ │ │ ldr r0, [pc, #88] @ (2b3858 ) │ │ │ │ movs r2, #6 │ │ │ │ ldr r1, [pc, #88] @ (2b385c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r1, pc, #576 @ (adr r1, 2b3a74 ) │ │ │ │ + add r1, pc, #256 @ (adr r1, 2b3934 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r5, #17 │ │ │ │ + asrs r2, r3, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r6, #17] │ │ │ │ + ldrb r2, [r4, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r7, #14 │ │ │ │ + movs r6, #190 @ 0xbe │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #242 @ 0xf2 │ │ │ │ + movs r6, #162 @ 0xa2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r7, #20] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ + ldr r0, [r3, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #8] @ (2b3860 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r7, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -218423,26 +218432,26 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #40] @ (2b38a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2b2c04 │ │ │ │ nop │ │ │ │ - add r0, pc, #824 @ (adr r0, 2b3bd8 ) │ │ │ │ + add r0, pc, #504 @ (adr r0, 2b3a98 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r7, #12] │ │ │ │ + ldr r4, [r5, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r1, #16] │ │ │ │ + ldr r6, [r7, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (2b393c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -218456,36 +218465,36 @@ │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #96] @ (2b3950 ) │ │ │ │ ldr r2, [pc, #96] @ (2b3954 ) │ │ │ │ add.w r1, r8, #376 @ 0x178 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 3dceb0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #68] @ (2b3958 ) │ │ │ │ ldr r2, [pc, #72] @ (2b395c ) │ │ │ │ add.w r1, r8, #380 @ 0x17c │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ @@ -218495,31 +218504,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #536 @ (adr r0, 2b3b58 ) │ │ │ │ + add r0, pc, #216 @ (adr r0, 2b3a18 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r6, #8] │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r2, #13 │ │ │ │ + asrs r6, r0, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r3, #13] │ │ │ │ + ldrb r6, [r1, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r2, #8] │ │ │ │ + ldr r6, [r0, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r7, [pc, #844] @ (2b3cc0 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -218542,15 +218551,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ @@ -218624,23 +218633,23 @@ │ │ │ │ ldr r1, [pc, #636] @ (2b3cec ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #620] @ (2b3cf0 ) │ │ │ │ ldr r1, [pc, #624] @ (2b3cf4 ) │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, fp, r0 │ │ │ │ ldr.w r4, [r0, #260] @ 0x104 │ │ │ │ cmp r4, #2 │ │ │ │ bls.n 2b3b08 │ │ │ │ add.w r3, fp, #4294967295 @ 0xffffffff │ │ │ │ adds r6, #4 │ │ │ │ @@ -218845,61 +218854,61 @@ │ │ │ │ ldr r1, [pc, #100] @ (2b3d18 ) │ │ │ │ ldr r0, [pc, #104] @ (2b3d1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldr r7, [sp, #832] @ 0x340 │ │ │ │ + ldr r7, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r0, [r1, #6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r4, [r6, #124] @ 0x7c │ │ │ │ + str r4, [r4, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r2, [r0, #6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #124] @ 0x7c │ │ │ │ - lsls r2, r0, #1 │ │ │ │ str r2, [r4, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r3, #120] @ 0x78 │ │ │ │ + str r2, [r2, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #180 @ 0xb4 │ │ │ │ + str r6, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r1, #120] @ 0x78 │ │ │ │ + cmp r0, #100 @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #40 @ 0x28 │ │ │ │ + str r2, [r7, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #192 @ 0xc0 │ │ │ │ + subs r1, #216 @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r6, #108] @ 0x6c │ │ │ │ + subs r1, #112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r0, #112] @ 0x70 │ │ │ │ + str r4, [r4, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r7, #112] @ 0x70 │ │ │ │ + str r4, [r6, #104] @ 0x68 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + str r4, [r5, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r4, [r5, #0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #104] @ 0x68 │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r0, #104] @ 0x68 │ │ │ │ + str r6, [r6, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r5, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r5, #84] @ 0x54 │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #592] @ 0x250 │ │ │ │ + ldr r4, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r0, #76] @ 0x4c │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r4, #80] @ 0x50 │ │ │ │ + str r6, [r2, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #300] @ (2b3e60 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -218917,28 +218926,28 @@ │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r7, r0 │ │ │ │ bl 307b5c │ │ │ │ ldr r2, [pc, #264] @ (2b3e74 ) │ │ │ │ ldr r1, [pc, #268] @ (2b3e78 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #248] @ (2b3e7c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #248] @ (2b3e80 ) │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r7, r4, #116 @ 0x74 │ │ │ │ ldrh.w r2, [r4, #104] @ 0x68 │ │ │ │ @@ -218961,43 +218970,43 @@ │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ beq.n 2b3dfe │ │ │ │ mov r0, r8 │ │ │ │ bl 307848 │ │ │ │ str.w r0, [r4, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b3e46 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #172] @ (2b3e88 ) │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #160] @ (2b3e8c ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r7 │ │ │ │ blx r5 │ │ │ │ ldr r1, [r4, #104] @ 0x68 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54db44 │ │ │ │ + bl 54daf4 │ │ │ │ mov r1, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b363c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 2b3e1c │ │ │ │ mov r0, fp │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #112] @ (2b3e90 ) │ │ │ │ ldr r3, [pc, #68] @ (2b3e64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -219014,44 +219023,44 @@ │ │ │ │ ldr r4, [pc, #76] @ (2b3e94 ) │ │ │ │ add.w r3, r5, #108 @ 0x6c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b3e1c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r2, #92] @ 0x5c │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #72 @ 0x48 │ │ │ │ + adds r6, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #0] │ │ │ │ + ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r1, #64] @ 0x40 │ │ │ │ + str r6, [r7, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r3, #64] @ 0x40 │ │ │ │ + str r4, [r1, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r5, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r7, #60] @ 0x3c │ │ │ │ + str r4, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [r2, #84] @ 0x54 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ + adds r6, #118 @ 0x76 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #76] @ 0x4c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r0, #88 @ 0x58 │ │ │ │ + subs r0, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b3e98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219062,25 +219071,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2b3edc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r4 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2b3590 │ │ │ │ - ldr r2, [sp, #600] @ 0x258 │ │ │ │ + ldr r2, [sp, #280] @ 0x118 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r0, #44] @ 0x2c │ │ │ │ + str r4, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r2, #44] @ 0x2c │ │ │ │ + str r6, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b3ee0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219091,31 +219100,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2b3f34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, r4, r0 │ │ │ │ ldr.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #312] @ 0x138 │ │ │ │ + ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r7, #36] @ 0x24 │ │ │ │ + str r4, [r5, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r1, #40] @ 0x28 │ │ │ │ + str r6, [r7, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b3f38 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -219127,29 +219136,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3e1f44 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r1, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r7, #32] │ │ │ │ + str r0, [r5, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r4, #32] │ │ │ │ + str r2, [r2, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b3f8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219160,53 +219169,53 @@ │ │ │ │ ldr r1, [pc, #44] @ (2b3fd4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3e1efc │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #648] @ 0x288 │ │ │ │ + ldr r1, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r2, #28] │ │ │ │ + str r0, [r0, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r4, #28] │ │ │ │ + str r2, [r2, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b3fd8 : │ │ │ │ cmp r0, #2 │ │ │ │ bhi.n 2b3fea │ │ │ │ ldr r3, [pc, #16] @ (2b3ff0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (2b4010 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5517b8 │ │ │ │ + b.w 551768 │ │ │ │ nop │ │ │ │ bx pc │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -219226,15 +219235,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 605fa0 │ │ │ │ + bl 605f50 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b4078 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -219243,17 +219252,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 22385c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2b4090 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69dbcc │ │ │ │ + b.w 69db7c │ │ │ │ nop │ │ │ │ - str r6, [r2, #24] │ │ │ │ + str r6, [r0, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (2b40f4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -219281,53 +219290,53 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b40be │ │ │ │ ldr r0, [pc, #28] @ (2b4104 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b40be │ │ │ │ nop │ │ │ │ ldr r4, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #20] │ │ │ │ + str r2, [r7, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (2b416c ) │ │ │ │ ldr r2, [pc, #84] @ (2b4170 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2b4174 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #72] @ (2b4178 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #68] @ (2b417c ) │ │ │ │ ldr r1, [pc, #68] @ (2b4180 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [pc, #56] @ (2b4184 ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -219335,19 +219344,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r0, #12 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r1, #12] │ │ │ │ + strb r2, [r7, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ @@ -219517,15 +219526,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (2b4388 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b4286 │ │ │ │ ldr r0, [pc, #92] @ (2b438c ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b4244 │ │ │ │ ldr r0, [pc, #72] @ (2b4384 ) │ │ │ │ @@ -219538,38 +219547,38 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2b4390 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 2b4244 │ │ │ │ ldr r6, [r3, #16] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #0] │ │ │ │ + str r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r5, #4] │ │ │ │ + str r0, [r3, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r2, #4] │ │ │ │ + str r2, [r0, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #736] @ (2b4664 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r4, r7] │ │ │ │ + ldrsh r0, [r2, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #560] @ (2b45c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r2, r5] │ │ │ │ + ldrsh r0, [r0, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ @@ -219598,15 +219607,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 2b446e │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b464e │ │ │ │ @@ -219626,15 +219635,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (2b46f4 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 3ebc14 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 2b4488 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #692] @ (2b46f8 ) │ │ │ │ ldr r3, [pc, #668] @ (2b46e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -219652,46 +219661,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (2b4700 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b443a │ │ │ │ mov r0, r9 │ │ │ │ bl 3ea364 │ │ │ │ ldr r2, [pc, #628] @ (2b4704 ) │ │ │ │ ldr r1, [pc, #628] @ (2b4708 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r9 │ │ │ │ bl 2c8e0c │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b4682 │ │ │ │ - bl 5a19a4 │ │ │ │ + bl 5a1954 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b46a2 │ │ │ │ vldr d7, [pc, #508] @ 2b46d0 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 5a0560 │ │ │ │ + bl 5a0510 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b443a │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 2b4502 │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -219707,29 +219716,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2b469c │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2b4688 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -219789,43 +219798,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 2258a8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ b.n 2b4442 │ │ │ │ ldr r2, [pc, #188] @ (2b470c ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (2b4710 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b443a │ │ │ │ ldr r2, [pc, #168] @ (2b4714 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (2b4718 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b443a │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 2b4502 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 2b455c │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2b453c │ │ │ │ @@ -219838,15 +219847,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2b4724 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 429cd0 │ │ │ │ b.n 2b443a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -219857,45 +219866,45 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r2, #116] @ 0x74 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r2, [r5, r6] │ │ │ │ + ldrsh r2, [r3, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r4, [r7, r5] │ │ │ │ + ldrsh r4, [r5, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ muls r2, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r0, #108] @ 0x6c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrsh r4, [r5, r4] │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r2, r4] │ │ │ │ + ldrsh r4, [r3, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r6, [r1, r6] │ │ │ │ + ldrsh r0, [r0, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r4, [r4, r6] │ │ │ │ + ldrsh r6, [r7, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r0, r6] │ │ │ │ + ldrsh r4, [r2, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r0, [r6, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r2, r6] │ │ │ │ + ldrb r0, [r4, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r2, r4] │ │ │ │ + ldrb r6, [r0, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ + ldrb r6, [r0, r3] │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + str r2, [sp, #872] @ 0x368 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r6, #21 │ │ │ │ + lsls r0, r4, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r7, #84] @ 0x54 │ │ │ │ + ldr r0, [r5, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 2b4818 │ │ │ │ @@ -219953,15 +219962,15 @@ │ │ │ │ bpl.n 2b4784 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2b4828 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b4784 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 2b4778 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -219995,23 +220004,23 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, r2] │ │ │ │ + ldrb r0, [r7, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r1, [sp, #928] @ 0x3a0 │ │ │ │ + str r1, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r2, r5] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r1, [sp, #840] @ 0x348 │ │ │ │ + str r1, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r7, r4] │ │ │ │ + ldrh r2, [r5, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (2b48c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -220021,15 +220030,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (2b48d4 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #112] @ (2b48d8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b48a6 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -220058,31 +220067,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b4870 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (2b48e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b4870 │ │ │ │ - str r1, [sp, #544] @ 0x220 │ │ │ │ + str r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r0, r4] │ │ │ │ + ldrh r4, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r3, r4] │ │ │ │ + ldrh r6, [r1, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, r7] │ │ │ │ + ldrh r0, [r0, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -220141,15 +220150,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2b4b00 │ │ │ │ ldr.w r0, [pc, #1656] @ 2b5024 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2b4af4 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 2b4ab2 │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b4e00 │ │ │ │ @@ -220265,15 +220274,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1284] @ 2b502c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b4a9c │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 2b4e9c │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -220438,15 +220447,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b4cd2 │ │ │ │ ldr r0, [pc, #764] @ (2b5034 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2b4cd2 │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 2b4b42 │ │ │ │ mov ip, r2 │ │ │ │ ble.w 2b4b42 │ │ │ │ @@ -220505,15 +220514,15 @@ │ │ │ │ moveq r6, r5 │ │ │ │ beq.w 2b4b00 │ │ │ │ ldr r0, [pc, #592] @ (2b503c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2b4af4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrb.w r0, [r4, #768] @ 0x300 │ │ │ │ and.w r1, r1, #255 @ 0xff │ │ │ │ cmp r0, #2 │ │ │ │ @@ -220591,15 +220600,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2b4b00 │ │ │ │ ldr r0, [pc, #356] @ (2b5040 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2b4af4 │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #300] @ (2b5018 ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -220614,15 +220623,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2b4bcc │ │ │ │ ldr r0, [pc, #308] @ (2b5048 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b4bcc │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2b4a84 │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 2b4b42 │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -220641,15 +220650,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2b4b00 │ │ │ │ ldr r0, [pc, #236] @ (2b5050 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2b4af4 │ │ │ │ ldr r3, [pc, #216] @ (2b504c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -220658,15 +220667,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2b4cd2 │ │ │ │ ldr r0, [pc, #200] @ (2b5054 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2b4cd2 │ │ │ │ ldr r0, [pc, #152] @ (2b5038 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -220676,15 +220685,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2b4c1a │ │ │ │ ldr r0, [pc, #156] @ (2b5058 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b4c1a │ │ │ │ ldr r2, [pc, #80] @ (2b5018 ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 2b4af4 │ │ │ │ @@ -220698,15 +220707,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2b4ace │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ (2b5060 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 2b4ace │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 2b4b3c │ │ │ │ mov r6, r7 │ │ │ │ @@ -220716,45 +220725,45 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #448] @ (2b51e0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, r4] │ │ │ │ + ldrh r4, [r4, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, r3] │ │ │ │ + ldrh r4, [r5, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, r0] │ │ │ │ + ldrsb r2, [r7, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r8, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r0, r6] │ │ │ │ + ldrsb r4, [r6, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r0, [r5, r1] │ │ │ │ + ldrsb r0, [r3, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r3, r2] │ │ │ │ + ldrsb r4, [r1, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, r6] │ │ │ │ + strb r4, [r2, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r7, r5] │ │ │ │ + strb r2, [r5, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r7, r6] │ │ │ │ + strb r0, [r5, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, r2] │ │ │ │ + strb r2, [r4, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -220895,15 +220904,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 2b5958 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2b50c2 │ │ │ │ b.n 2b50d0 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 2b53b0 │ │ │ │ @@ -220980,15 +220989,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2b5262 │ │ │ │ ldr.w r2, [pc, #1592] @ 2b5960 │ │ │ │ ldr.w r0, [pc, #1592] @ 2b5964 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2b5262 │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 2b551c │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -221016,15 +221025,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2b5140 │ │ │ │ ldr.w r2, [pc, #1480] @ 2b5968 │ │ │ │ ldr.w r0, [pc, #1480] @ 2b596c │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b5140 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b578e │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -221049,15 +221058,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 2b5950 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b512c │ │ │ │ ldr.w r0, [pc, #1388] @ 2b5978 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b512c │ │ │ │ ldr.w r2, [pc, #1336] @ 2b5950 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -221083,15 +221092,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2b53ec │ │ │ │ ldr.w r2, [pc, #1296] @ 2b597c │ │ │ │ ldr.w r0, [pc, #1296] @ 2b5980 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2b5126 │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 2b5508 │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 2b5508 │ │ │ │ @@ -221111,15 +221120,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2b53ec │ │ │ │ ldr.w r2, [pc, #1220] @ 2b5984 │ │ │ │ ldr.w r0, [pc, #1220] @ 2b5988 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2b5126 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 2b5110 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -221176,15 +221185,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 2b5990 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b511e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b5262 │ │ │ │ ldr r3, [pc, #948] @ (2b595c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -221196,15 +221205,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2b5262 │ │ │ │ ldr r2, [pc, #980] @ (2b5994 ) │ │ │ │ ldr r0, [pc, #984] @ (2b5998 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2b5262 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b57bc │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -221247,15 +221256,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2b53ec │ │ │ │ ldr r2, [pc, #832] @ (2b599c ) │ │ │ │ ldr r0, [pc, #836] @ (2b59a0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2b5126 │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -221295,15 +221304,15 @@ │ │ │ │ beq.w 2b5428 │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2b5428 │ │ │ │ ldr r0, [pc, #712] @ (2b59a4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2b5428 │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 224f44 │ │ │ │ @@ -221322,15 +221331,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2b52ba │ │ │ │ ldr r0, [pc, #644] @ (2b59ac ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 2b52ba │ │ │ │ ldr r2, [pc, #548] @ (2b595c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b54e6 │ │ │ │ @@ -221341,15 +221350,15 @@ │ │ │ │ bpl.w 2b54e6 │ │ │ │ ldr r2, [pc, #608] @ (2b59b0 ) │ │ │ │ ldr r0, [pc, #608] @ (2b59b4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2b54e6 │ │ │ │ ldr r3, [pc, #500] @ (2b595c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b5360 │ │ │ │ @@ -221359,15 +221368,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2b5360 │ │ │ │ ldr r2, [pc, #568] @ (2b59b8 ) │ │ │ │ ldr r0, [pc, #572] @ (2b59bc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b5360 │ │ │ │ ldr r3, [pc, #460] @ (2b595c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b53ba │ │ │ │ ldr r3, [pc, #436] @ (2b5950 ) │ │ │ │ @@ -221376,15 +221385,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2b53ba │ │ │ │ ldr r2, [pc, #536] @ (2b59c0 ) │ │ │ │ ldr r0, [pc, #536] @ (2b59c4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2b53ba │ │ │ │ ldr r3, [pc, #412] @ (2b595c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b55dc │ │ │ │ @@ -221394,15 +221403,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2b55dc │ │ │ │ ldr r2, [pc, #496] @ (2b59c8 ) │ │ │ │ ldr r0, [pc, #500] @ (2b59cc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b55dc │ │ │ │ ldr r3, [pc, #372] @ (2b595c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2b57fe │ │ │ │ ldr r3, [pc, #348] @ (2b5950 ) │ │ │ │ @@ -221423,15 +221432,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2b569e │ │ │ │ ldr r2, [pc, #432] @ (2b59d0 ) │ │ │ │ ldr r0, [pc, #436] @ (2b59d4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b569e │ │ │ │ ldr r2, [pc, #424] @ (2b59d8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b5604 │ │ │ │ ldr r2, [pc, #276] @ (2b5950 ) │ │ │ │ @@ -221440,15 +221449,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2b5604 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (2b59dc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b5604 │ │ │ │ ldr r3, [pc, #256] @ (2b595c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b5262 │ │ │ │ ldr r3, [pc, #232] @ (2b5950 ) │ │ │ │ @@ -221457,20 +221466,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b5262 │ │ │ │ ldr r2, [pc, #364] @ (2b59e0 ) │ │ │ │ ldr r0, [pc, #364] @ (2b59e4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2b5262 │ │ │ │ ldr r0, [pc, #348] @ (2b59e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 2b5126 │ │ │ │ ldr r1, [pc, #328] @ (2b59ec ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -221483,23 +221492,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2b552c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (2b59f0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2b552c │ │ │ │ ldr r2, [pc, #288] @ (2b59f4 ) │ │ │ │ ldr r0, [pc, #288] @ (2b59f8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 2b5126 │ │ │ │ ldr r3, [pc, #268] @ (2b59fc ) │ │ │ │ ldr r2, [pc, #268] @ (2b5a00 ) │ │ │ │ @@ -221526,117 +221535,117 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2b53ec │ │ │ │ ldr r2, [pc, #212] @ (2b5a08 ) │ │ │ │ ldr r0, [pc, #216] @ (2b5a0c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 2b5126 │ │ │ │ ldrh r4, [r1, r2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, r1] │ │ │ │ + strb r0, [r0, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, r0] │ │ │ │ + strh r6, [r0, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r4, r6] │ │ │ │ + strh r0, [r2, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r2, r1] │ │ │ │ + strb r6, [r0, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r5, r4] │ │ │ │ + strh r4, [r3, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, r4] │ │ │ │ + strb r4, [r5, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r1, r5] │ │ │ │ + strh r0, [r7, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r4, r1] │ │ │ │ + strh r2, [r2, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r3, r4] │ │ │ │ + strh r4, [r1, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r1, r0] │ │ │ │ + str r6, [r7, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r3, #34] @ 0x22 │ │ │ │ + strh r0, [r1, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r3, r5] │ │ │ │ + strh r6, [r1, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r7, r3] │ │ │ │ + str r0, [r5, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r1, r4] │ │ │ │ + str r6, [r7, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r1, r5] │ │ │ │ + str r0, [r7, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r6, r1] │ │ │ │ + str r6, [r4, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r1, r7] │ │ │ │ + str r4, [r7, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #928] @ (2b5d4c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, r5] │ │ │ │ + str r2, [r0, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r6, r1] │ │ │ │ + str r2, [r4, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #496] @ (2b5ba8 ) │ │ │ │ + ldr r7, [pc, #176] @ (2b5a68 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r1, r3] │ │ │ │ + str r0, [r7, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #312] @ (2b5af8 ) │ │ │ │ + ldr r6, [pc, #1016] @ (2b5db8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #920] @ (2b5d5c ) │ │ │ │ + ldr r7, [pc, #600] @ (2b5c1c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #144] @ (2b5a58 ) │ │ │ │ + ldr r6, [pc, #848] @ (2b5d18 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #592] @ (2b5c1c ) │ │ │ │ + ldr r7, [pc, #272] @ (2b5adc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #984] @ (2b5da8 ) │ │ │ │ + ldr r6, [pc, #664] @ (2b5c68 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #208] @ (2b5aa4 ) │ │ │ │ + ldr r6, [pc, #912] @ (2b5d64 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #696] @ (2b5c90 ) │ │ │ │ + ldr r6, [pc, #376] @ (2b5b50 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #448] @ (2b5b9c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #616] @ (2b5c48 ) │ │ │ │ + ldr r6, [pc, #296] @ (2b5b08 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #56] @ (2b5a1c ) │ │ │ │ + ldr r6, [pc, #760] @ (2b5cdc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #352] @ (2b5b48 ) │ │ │ │ + ldr r6, [pc, #32] @ (2b5a08 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r4, r0] │ │ │ │ + ldr r7, [pc, #840] @ (2b5d34 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #312] @ (2b5b2c ) │ │ │ │ + ldr r6, [pc, #1016] @ (2b5dec ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #376] @ (2b5b70 ) │ │ │ │ + ldr r6, [pc, #56] @ (2b5a30 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #1008] @ (2b5dec ) │ │ │ │ + ldr r5, [pc, #688] @ (2b5cac ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r5, #6] │ │ │ │ + strh r0, [r3, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #440] @ (2b5bbc ) │ │ │ │ + ldr r7, [pc, #120] @ (2b5a7c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #576] @ (2b5c48 ) │ │ │ │ + ldr r2, [pc, #256] @ (2b5b08 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #672] @ (2b5cac ) │ │ │ │ + ldr r7, [pc, #352] @ (2b5b6c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #632] @ (2b5c88 ) │ │ │ │ + ldr r5, [pc, #312] @ (2b5b48 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b5a10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -221657,164 +221666,164 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2b5a6e │ │ │ │ ldr r1, [pc, #264] @ (2b5b70 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2c7f00 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2b5b52 │ │ │ │ ldr r1, [pc, #244] @ (2b5b74 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr r1, [pc, #236] @ (2b5b78 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c874 │ │ │ │ + bl 54c824 │ │ │ │ ldr r1, [pc, #224] @ (2b5b7c ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (2b5b80 ) │ │ │ │ - bl 54c774 │ │ │ │ + bl 54c724 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (2b5b84 ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (2b5b88 ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 54c754 │ │ │ │ + bl 54c704 │ │ │ │ ldr r1, [pc, #208] @ (2b5b8c ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 54c7b4 │ │ │ │ + bl 54c764 │ │ │ │ ldr r1, [pc, #196] @ (2b5b90 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 54c7b4 │ │ │ │ + bl 54c764 │ │ │ │ ldr r1, [pc, #188] @ (2b5b94 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 54c7b4 │ │ │ │ + bl 54c764 │ │ │ │ ldr r1, [pc, #176] @ (2b5b98 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 54c7b4 │ │ │ │ + bl 54c764 │ │ │ │ ldr r1, [pc, #164] @ (2b5b9c ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c8b0 │ │ │ │ + bl 54c860 │ │ │ │ ldr r2, [pc, #156] @ (2b5ba0 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #140] @ (2b5ba4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c9158 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 2c8b58 │ │ │ │ ldr r2, [pc, #108] @ (2b5ba8 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (2b5bac ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 551bdc │ │ │ │ + b.w 551b8c │ │ │ │ ldr r3, [pc, #92] @ (2b5bb0 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (2b5bb4 ) │ │ │ │ ldr r0, [pc, #92] @ (2b5bb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ str r0, [r5, r3] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r1, [pc, #224] @ (2b5c50 ) │ │ │ │ + ldr r0, [pc, #928] @ (2b5f10 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r1, #32] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [pc, #80] @ (2b5bc8 ) │ │ │ │ + ldr r6, [pc, #784] @ (2b5e88 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #72] @ (2b5bc4 ) │ │ │ │ + ldr r6, [pc, #776] @ (2b5e84 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #568 @ 0x238 │ │ │ │ + add r3, sp, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #504] @ (2b5d7c ) │ │ │ │ + ldr r1, [pc, #184] @ (2b5c3c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - uxth r0, r3 │ │ │ │ + sxtb r0, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r1, #28] │ │ │ │ + ldrb r4, [r7, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vst4.16 {d16-d19}, [r4], r3 │ │ │ │ - ldrsh.w r0, [lr, r3] │ │ │ │ - ldr r6, [pc, #864] @ (2b5ef8 ) │ │ │ │ + ldr??.w r0, [r4, #67] @ 0x43 │ │ │ │ + str??.w r0, [lr, #67] @ 0x43 │ │ │ │ + ldr r6, [pc, #544] @ (2b5db8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #816] @ (2b5ecc ) │ │ │ │ + ldr r6, [pc, #496] @ (2b5d8c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r1, r2} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #136] @ (2b5c2c ) │ │ │ │ + ldr r0, [pc, #840] @ (2b5eec ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #120] @ (2b5c24 ) │ │ │ │ + @ instruction: 0x47ce │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #216] @ (2b5c88 ) │ │ │ │ + @ instruction: 0x47e6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r0, #26] │ │ │ │ + ldrb r0, [r6, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [pc, #184] @ (2b5c70 ) │ │ │ │ + @ instruction: 0x47de │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #72] @ (2b5c04 ) │ │ │ │ + ldr r5, [pc, #776] @ (2b5ec4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b5bbc : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -221841,44 +221850,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 2b5c4c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69da28 │ │ │ │ + bl 69d9d8 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 6a0464 │ │ │ │ + bl 6a0414 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 2b5c74 │ │ │ │ ldr r3, [pc, #120] @ (2b5c90 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (2b5c94 ) │ │ │ │ ldr r2, [pc, #124] @ (2b5c98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a0348 │ │ │ │ + bl 5a02f8 │ │ │ │ ldr r3, [pc, #100] @ (2b5c9c ) │ │ │ │ ldr r1, [pc, #104] @ (2b5ca0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2c7e98 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69da40 │ │ │ │ + bl 69d9f0 │ │ │ │ ldr r2, [pc, #84] @ (2b5ca4 ) │ │ │ │ ldr r3, [pc, #60] @ (2b5c8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -221890,36 +221899,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2b5ca8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #144] @ (2b5d18 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r7, [pc, #120] @ (2b5d04 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #23] │ │ │ │ + ldrb r0, [r6, #21] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r2, r0] │ │ │ │ + ldrsb r2, [r0, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - and.w r0, r2, #64 @ 0x40 │ │ │ │ + vext.8 q0, q1, q0, #0 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ + str r4, [r4, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [pc, #752] @ (2b5f98 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r5, [pc, #280] @ (2b5dc4 ) │ │ │ │ + ldr r4, [pc, #984] @ (2b6084 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 2b5cc0 │ │ │ │ ldr r2, [pc, #24] @ (2b5ccc ) │ │ │ │ add r2, pc │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ @@ -221929,15 +221938,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r0, [r0, #25] │ │ │ │ + ldrb r0, [r6, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -221950,15 +221959,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2b5d00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ cmp r3, #126 @ 0x7e │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 2b5d6c │ │ │ │ @@ -221969,15 +221978,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -221987,21 +221996,21 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 2b5d60 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, #23] │ │ │ │ + ldrb r6, [r0, #22] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [pc, #192] @ (2b5e34 ) │ │ │ │ + ldr r4, [pc, #896] @ (2b60f4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #280] @ (2b5e90 ) │ │ │ │ + ldr r4, [pc, #984] @ (2b6150 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 2b5f88 │ │ │ │ sub sp, #28 │ │ │ │ @@ -222011,15 +222020,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -222069,15 +222078,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6079d0 │ │ │ │ + bl 607980 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2b5e84 │ │ │ │ @@ -222157,30 +222166,30 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6079d0 │ │ │ │ + bl 607980 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2b5e84 │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 2b5e70 │ │ │ │ - ldrb r0, [r4, #21] │ │ │ │ + ldrb r0, [r2, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [pc, #936] @ (2b6338 ) │ │ │ │ + ldr r4, [pc, #616] @ (2b61f8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #1008] @ (2b6384 ) │ │ │ │ + ldr r4, [pc, #688] @ (2b6244 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ @@ -222254,19 +222263,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2b6080 ) │ │ │ │ ldr r0, [pc, #20] @ (2b6084 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldrb r4, [r0, #10] │ │ │ │ + ldrb r4, [r6, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #56] @ (2b60bc ) │ │ │ │ + ldr r1, [pc, #760] @ (2b637c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #184] @ (2b6140 ) │ │ │ │ + ldr r1, [pc, #888] @ (2b6400 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2b6144 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -222275,25 +222284,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (2b614c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #156] @ (2b6150 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (2b6154 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #140] @ (2b6158 ) │ │ │ │ ldr r1, [pc, #144] @ (2b615c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (2b6160 ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (2b6164 ) │ │ │ │ @@ -222325,36 +222334,36 @@ │ │ │ │ ldr r0, [pc, #116] @ (2b6188 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [pc, #100] @ (2b618c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r0, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sbcs.w r0, lr, r0, lsl #1 │ │ │ │ - strh r6, [r0, r6] │ │ │ │ + @ instruction: 0xeb2e0040 │ │ │ │ + strh r6, [r6, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #616] @ (2b63bc ) │ │ │ │ + ldr r1, [pc, #296] @ (2b627c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #712] @ (2b6420 ) │ │ │ │ + ldr r1, [pc, #392] @ (2b62e0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ @@ -222366,15 +222375,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #704] @ (2b644c ) │ │ │ │ + ldr r1, [pc, #384] @ (2b630c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, #80 @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -222464,32 +222473,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2b62b8 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2b62bc ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r6, #1] │ │ │ │ + ldrb r4, [r4, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [pc, #40] @ (2b62e4 ) │ │ │ │ + @ instruction: 0x47ba │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blx lr │ │ │ │ + blx r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2b630c │ │ │ │ sub sp, #12 │ │ │ │ @@ -222499,32 +222508,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2b6310 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2b6314 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r3, #0] │ │ │ │ + strb r4, [r1, #31] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0x47b2 │ │ │ │ + bx ip │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blx r3 │ │ │ │ + bx r9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2b6384 │ │ │ │ sub sp, #16 │ │ │ │ @@ -222533,15 +222542,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2b638c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 2b6362 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -222558,19 +222567,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r0, #31] │ │ │ │ + strb r2, [r6, #29] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bx r9 │ │ │ │ + mov r8, pc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bx fp │ │ │ │ + bx r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (2b6424 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -222582,57 +222591,57 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 2b6434 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (2b6438 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 2b63da │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 2b640c │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 607b44 │ │ │ │ + bl 607af4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b63d4 │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 607eb8 │ │ │ │ + bl 607e68 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2b63da │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r1, #29] │ │ │ │ + strb r2, [r7, #27] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov sl, r9 │ │ │ │ + mov r2, pc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov lr, fp │ │ │ │ + mov lr, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2b6830 │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -222653,15 +222662,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (2b66b8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (2b66bc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -222709,15 +222718,15 @@ │ │ │ │ bpl.n 2b65da │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 607630 │ │ │ │ + bl 6075e0 │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 2b64c8 │ │ │ │ b.n 2b64c2 │ │ │ │ @@ -222847,23 +222856,23 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 2b6612 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 2b6514 │ │ │ │ - strb r6, [r3, #26] │ │ │ │ + strb r6, [r1, #25] │ │ │ │ lsls r2, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ mov lr, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - mov r2, r4 │ │ │ │ + cmp sl, sl │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov r0, r1 │ │ │ │ + cmp r8, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r0, r8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r6, r5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002b66c8 : │ │ │ │ @@ -222897,20 +222906,20 @@ │ │ │ │ ldr r1, [pc, #120] @ (2b6790 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #108] @ (2b6794 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr r1, [pc, #100] @ (2b6798 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2c7f6c │ │ │ │ ldr r3, [pc, #92] @ (2b679c ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -222938,33 +222947,33 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r4, r5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r6, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #17] │ │ │ │ + strb r0, [r1, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r8, lr │ │ │ │ + add r8, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2b61a4 │ │ │ │ + b.n 2b6104 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [pc, #80] @ (2b67e4 ) │ │ │ │ + ldr r4, [pc, #784] @ (2b6aa4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r7, [sp, #832] @ 0x340 │ │ │ │ + str r7, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r4, 2b6814 │ │ │ │ + cbz r4, 2b6800 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #15] │ │ │ │ + strb r4, [r1, #14] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, r9 │ │ │ │ + mvns r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, ip │ │ │ │ + add r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b67ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -222976,29 +222985,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3e1f44 │ │ │ │ nop │ │ │ │ - strb r6, [r0, #14] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, r4 │ │ │ │ + mvns r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, r6 │ │ │ │ + mvns r2, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b6800 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -223009,26 +223018,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (2b6848 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3e1efc │ │ │ │ nop │ │ │ │ - strb r2, [r6, #12] │ │ │ │ + strb r2, [r4, #11] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mvns r0, r4 │ │ │ │ + bics r0, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mvns r6, r1 │ │ │ │ + muls r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ movt r2, #52441 @ 0xccd9 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ str.w r2, [r0, #168] @ 0xa8 │ │ │ │ @@ -223039,15 +223048,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2b6880 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ movs r0, #242 @ 0xf2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #372] @ 2b6a0c │ │ │ │ @@ -223064,31 +223073,31 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r6, [ip, r6] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #348] @ (2b6a20 ) │ │ │ │ add.w r3, r5, #12 │ │ │ │ ldr r1, [pc, #344] @ (2b6a24 ) │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r6, r0, #300 @ 0x12c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #19] │ │ │ │ - bl 607b44 │ │ │ │ + bl 607af4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b69c6 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2b68fe │ │ │ │ ldr r3, [pc, #304] @ (2b6a28 ) │ │ │ │ add r3, pc │ │ │ │ @@ -223119,19 +223128,19 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 607eb8 │ │ │ │ + bl 607e68 │ │ │ │ add.w r2, sp, #19 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #7 │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ uxth r2, r5 │ │ │ │ cbz r0, 2b699e │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ add.w r1, r4, #352 @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b6a04 │ │ │ │ ldr r3, [pc, #212] @ (2b6a38 ) │ │ │ │ @@ -223179,73 +223188,73 @@ │ │ │ │ add.w r3, r5, #28 │ │ │ │ ldr r1, [pc, #128] @ (2b6a50 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #507 @ 0x1fb │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b6974 │ │ │ │ ldr r3, [pc, #112] @ (2b6a54 ) │ │ │ │ movs r4, #3 │ │ │ │ ldr r2, [pc, #112] @ (2b6a58 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #112] @ (2b6a5c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #515 @ 0x203 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2b6974 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (2b6a60 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ b.n 2b6966 │ │ │ │ negs r4, r5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strb r2, [r3, #11] │ │ │ │ + strb r2, [r1, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #15 │ │ │ │ + lsrs r2, r1, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r0, #14 │ │ │ │ + lsrs r0, r6, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - orrs r6, r5 │ │ │ │ + cmn r6, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - orrs r4, r3 │ │ │ │ + cmn r4, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r7, {r2, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldmia r7, {r1, r3, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ vminnm.f16 , , │ │ │ │ movs r0, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ + tst r0, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ sbcs r4, r2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r2, r7, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r0, #7] │ │ │ │ + strb r2, [r6, #5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - negs r0, r5 │ │ │ │ + tst r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - negs r0, r2 │ │ │ │ + tst r0, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r2, #6] │ │ │ │ + strb r2, [r0, #5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - negs r4, r7 │ │ │ │ + tst r4, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - tst r0, r6 │ │ │ │ + rors r0, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, r4, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223256,59 +223265,59 @@ │ │ │ │ ldr r1, [pc, #108] @ (2b6ae8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #92] @ (2b6aec ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2b6af0 ) │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2b6af4 ) │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #80] @ (2b6af8 ) │ │ │ │ ldr r2, [pc, #80] @ (2b6afc ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2b6b00 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r0, #4] │ │ │ │ + strb r0, [r6, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2b6e2c │ │ │ │ + b.n 2b6d8c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #680] @ (2b6d94 ) │ │ │ │ + ldr r1, [pc, #360] @ (2b6c54 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - orr.w r0, r6, #12648448 @ 0xc10000 │ │ │ │ - bic.w r0, sl, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf3f60041 │ │ │ │ + @ instruction: 0xf3da0041 │ │ │ │ lsls r7, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r7, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2b6efc │ │ │ │ subs r6, r0, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ @@ -223373,27 +223382,27 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #15 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b6b68 │ │ │ │ str.w r5, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b6b68 │ │ │ │ ldrb.w r2, [r4, #168] @ 0xa8 │ │ │ │ cmp r2, r5 │ │ │ │ beq.n 2b6b68 │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ strb.w r3, [r4, #168] @ 0xa8 │ │ │ │ b.n 2b6b68 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ orr.w r2, r5, #192 @ 0xc0 │ │ │ │ mov r6, r2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -223404,23 +223413,23 @@ │ │ │ │ beq.n 2b6c12 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r5, r5, #5, #1 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ ldrb.w r2, [sp, #15] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bic.w r2, r2, #32 │ │ │ │ strb.w r2, [sp, #15] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ strb.w r6, [r4, #171] @ 0xab │ │ │ │ b.n 2b6b68 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ and.w r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #4 │ │ │ │ itt eq │ │ │ │ addeq r2, sp, #20 │ │ │ │ @@ -223439,15 +223448,15 @@ │ │ │ │ bpl.n 2b6b50 │ │ │ │ ldr r1, [pc, #52] @ (2b6c84 ) │ │ │ │ ldr r0, [pc, #56] @ (2b6c88 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2b6b50 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #242 @ 0xf2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -223458,17 +223467,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #160 @ 0xa0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r3, [pc, #464] @ (2b6e50 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - eors r0, r1 │ │ │ │ + subs r7, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - eors r0, r1 │ │ │ │ + subs r7, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #312] @ (2b6dd8 ) │ │ │ │ @@ -223515,15 +223524,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #3 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ ldr r2, [pc, #204] @ (2b6de4 ) │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #169] @ 0xa9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2b6ce0 │ │ │ │ @@ -223538,21 +223547,21 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b6ce0 │ │ │ │ ldr r1, [pc, #184] @ (2b6df4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #184] @ (2b6df8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2b6ce0 │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ ldr.w r1, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r2, [sp, #3] │ │ │ │ and.w r3, r2, #254 @ 0xfe │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ cbz r1, 2b6d74 │ │ │ │ orr.w r3, r2, #1 │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ @@ -223570,24 +223579,24 @@ │ │ │ │ moveq r1, #8 │ │ │ │ bne.n 2b6cd6 │ │ │ │ add.w r0, r5, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ cbz r0, 2b6db2 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2b6cd8 │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #5 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #171] @ 0xab │ │ │ │ b.n 2b6cd8 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ b.n 2b6d98 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ @@ -223601,17 +223610,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #40 @ 0x28 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #88 @ 0x58 │ │ │ │ + subs r7, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #150 @ 0x96 │ │ │ │ + subs r7, #70 @ 0x46 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #200] @ (2b6ed4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -223620,15 +223629,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2b6edc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ bl 29a358 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -223688,29 +223697,29 @@ │ │ │ │ bl 2981e0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2981e0 │ │ │ │ nop │ │ │ │ - ldr r0, [r5, #84] @ 0x54 │ │ │ │ + ldr r0, [r3, #80] @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r5, #234 @ 0xea │ │ │ │ + subs r5, #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #214 @ 0xd6 │ │ │ │ + subs r5, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #182 @ 0xb6 │ │ │ │ + subs r6, #102 @ 0x66 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #180 @ 0xb4 │ │ │ │ + subs r6, #100 @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - eor.w r0, r2, #12648448 @ 0xc10000 │ │ │ │ - orn r0, lr, #12648448 @ 0xc10000 │ │ │ │ - subs r6, #124 @ 0x7c │ │ │ │ + bics.w r0, r2, #12648448 @ 0xc10000 │ │ │ │ + ands.w r0, lr, #12648448 @ 0xc10000 │ │ │ │ + subs r6, #44 @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + adds r2, #210 @ 0xd2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w ip, [pc, #76] @ 2b6f48 │ │ │ │ ldr r0, [pc, #76] @ (2b6f4c ) │ │ │ │ add ip, pc │ │ │ │ push {lr} │ │ │ │ mov lr, r1 │ │ │ │ ldr.w r1, [ip, r0] │ │ │ │ @@ -223735,26 +223744,26 @@ │ │ │ │ ldr r1, [pc, #36] @ (2b6f58 ) │ │ │ │ uxtb r3, r2 │ │ │ │ ldr r0, [pc, #36] @ (2b6f5c ) │ │ │ │ and.w r2, lr, #7 │ │ │ │ add r1, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ subs r4, #14 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #464] @ (2b7124 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #236 @ 0xec │ │ │ │ + subs r5, #156 @ 0x9c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #90 @ 0x5a │ │ │ │ + subs r5, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #64] @ (2b6fb0 ) │ │ │ │ ldr r3, [pc, #64] @ (2b6fb4 ) │ │ │ │ @@ -223780,27 +223789,27 @@ │ │ │ │ bpl.n 2b6f7a │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldr r0, [pc, #28] @ (2b6fc0 ) │ │ │ │ ldr r1, [pc, #32] @ (2b6fc4 ) │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b6f7a │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #50 @ 0x32 │ │ │ │ + subs r4, #226 @ 0xe2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #128 @ 0x80 │ │ │ │ + subs r5, #48 @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #164] @ (2b7080 ) │ │ │ │ @@ -223840,15 +223849,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b7012 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b7012 │ │ │ │ ldr r3, [pc, #68] @ (2b7094 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -223863,15 +223872,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2b709c ) │ │ │ │ ldr r1, [pc, #48] @ (2b70a0 ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b7006 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ subs r3, #44 @ 0x2c │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ @@ -223880,17 +223889,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #246 @ 0xf6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r3, [pc, #464] @ (2b7268 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #44 @ 0x2c │ │ │ │ + subs r3, #220 @ 0xdc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #184 @ 0xb8 │ │ │ │ + subs r4, #104 @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #168] @ (2b7160 ) │ │ │ │ @@ -223931,15 +223940,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b70f2 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b70f2 │ │ │ │ ldr r3, [pc, #68] @ (2b7174 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -223954,15 +223963,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2b717c ) │ │ │ │ ldr r1, [pc, #48] @ (2b7180 ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b70e6 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ subs r2, #78 @ 0x4e │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r2, #66 @ 0x42 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ @@ -223971,17 +223980,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #22 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r3, [pc, #464] @ (2b7348 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #76 @ 0x4c │ │ │ │ + subs r2, #252 @ 0xfc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #216 @ 0xd8 │ │ │ │ + subs r3, #136 @ 0x88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #176] @ (2b7244 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ @@ -224026,15 +224035,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2b71c0 │ │ │ │ ldr r1, [pc, #96] @ (2b7254 ) │ │ │ │ ldr r0, [pc, #96] @ (2b7258 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2b71c0 │ │ │ │ ldrsb.w r1, [r0, #170] @ 0xaa │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb.w r3, [r0, #170] @ 0xaa │ │ │ │ @@ -224046,29 +224055,29 @@ │ │ │ │ ite mi │ │ │ │ bicmi.w r1, r3, #64 @ 0x40 │ │ │ │ ornpl r1, r3, #63 @ 0x3f │ │ │ │ strb.w r1, [r0, #170] @ 0xaa │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2b71b8 │ │ │ │ nop │ │ │ │ subs r1, #112 @ 0x70 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #58 @ 0x3a │ │ │ │ + subs r2, #234 @ 0xea │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #222 @ 0xde │ │ │ │ + subs r2, #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r1, #32 │ │ │ │ @@ -224126,15 +224135,15 @@ │ │ │ │ lsls r6, r5, #29 │ │ │ │ bmi.n 2b734c │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ strb.w r3, [r4, #170] @ 0xaa │ │ │ │ cbnz r1, 2b7382 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ orr.w r3, r5, #192 @ 0xc0 │ │ │ │ strb.w r3, [r4, #171] @ 0xab │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -224144,35 +224153,35 @@ │ │ │ │ ldrd r0, r3, [r4, #172] @ 0xac │ │ │ │ movs r1, #1 │ │ │ │ strb.w r5, [r4, #168] @ 0xa8 │ │ │ │ cbnz r3, 2b7342 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ lsls r0, r5, #28 │ │ │ │ bpl.n 2b7376 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ lsls r1, r5, #31 │ │ │ │ bpl.n 2b73b6 │ │ │ │ ldrb.w r2, [r4, #170] @ 0xaa │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #170] @ 0xaa │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 2b7376 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #168 @ 0xa8 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 607630 │ │ │ │ + bl 6075e0 │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2b7314 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 2b7318 │ │ │ │ ldr r3, [pc, #68] @ (2b73d0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b72ea │ │ │ │ ldr r3, [pc, #60] @ (2b73d4 ) │ │ │ │ @@ -224182,15 +224191,15 @@ │ │ │ │ bpl.n 2b72ea │ │ │ │ ldr r1, [pc, #52] @ (2b73d8 ) │ │ │ │ uxtb r3, r5 │ │ │ │ ldr r0, [pc, #52] @ (2b73dc ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2b72ea │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2b7376 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -224200,17 +224209,17 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #464] @ (2b75a4 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #136 @ 0x88 │ │ │ │ + subs r1, #56 @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #240 @ 0xf0 │ │ │ │ + subs r0, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r3, #8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -224275,15 +224284,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ ldr r6, [sp, #0] │ │ │ │ cbz r0, 2b74bc │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [pc, #64] @ (2b7500 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -224301,15 +224310,15 @@ │ │ │ │ bpl.n 2b7480 │ │ │ │ ldr r1, [pc, #48] @ (2b750c ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2b7510 ) │ │ │ │ uxtb r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b7480 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ adds r6, #188 @ 0xbc │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ @@ -224318,17 +224327,17 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #74 @ 0x4a │ │ │ │ + adds r7, #250 @ 0xfa │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #244 @ 0xf4 │ │ │ │ + adds r7, #164 @ 0xa4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #2 │ │ │ │ @@ -224369,15 +224378,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ ldrh.w r3, [sp, #2] │ │ │ │ mov r6, r3 │ │ │ │ cbz r0, 2b75a0 │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [pc, #64] @ (2b75e4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -224396,15 +224405,15 @@ │ │ │ │ bpl.n 2b7560 │ │ │ │ ldr r1, [pc, #48] @ (2b75f0 ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2b75f4 ) │ │ │ │ uxtb r3, r3 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b7560 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ adds r5, #214 @ 0xd6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ @@ -224413,17 +224422,17 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #102 @ 0x66 │ │ │ │ + adds r7, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #16 │ │ │ │ + adds r6, #192 @ 0xc0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b75f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -224440,15 +224449,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2b768c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 607b60 │ │ │ │ + bl 607b10 │ │ │ │ ldr r0, [pc, #92] @ (2b7690 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ bl 2c825c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ @@ -224483,15 +224492,15 @@ │ │ │ │ adds r4, #238 @ 0xee │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2b7890 ) │ │ │ │ movs r0, r0 │ │ │ │ bl 4c5692 │ │ │ │ asrs r6, r3, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #152 @ 0x98 │ │ │ │ + adds r5, #72 @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2b76c2 │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2b76bc │ │ │ │ @@ -224538,34 +224547,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 6ad614 │ │ │ │ + b.w 6ad5c4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 69cd48 │ │ │ │ + bl 69ccf8 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 69cd48 │ │ │ │ + bl 69ccf8 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -224578,15 +224587,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 2b77a0 │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 2b77b4 │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 2b77ee │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 2b77ee │ │ │ │ @@ -224595,15 +224604,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 2b77cc │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 2b77a6 │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 2b77e8 │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -224618,15 +224627,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 2b77be │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (2b78a0 ) │ │ │ │ @@ -224638,15 +224647,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (2b78a4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -224655,15 +224664,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ ldr r2, [pc, #52] @ (2b78a8 ) │ │ │ │ ldr r3, [pc, #44] @ (2b78a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -224729,31 +224738,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 6c4948 │ │ │ │ + bl 6c48f8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 6c4948 │ │ │ │ + bl 6c48f8 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ ldr r3, [pc, #128] @ (2b79fc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b79ba │ │ │ │ ldr r2, [pc, #124] @ (2b7a00 ) │ │ │ │ ldr r3, [pc, #108] @ (2b79f4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -224788,15 +224797,15 @@ │ │ │ │ bpl.n 2b7982 │ │ │ │ ldr r0, [pc, #60] @ (2b7a0c ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b7982 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (2b7ba4 ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (2b7c1c ) │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ @@ -224809,15 +224818,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #134 @ 0x86 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #204 @ 0xcc │ │ │ │ + adds r3, #124 @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (2b7b0c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -224827,19 +224836,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 2b7ab0 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -224894,30 +224903,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 2b7aa0 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 6ad5e4 │ │ │ │ + bl 6ad594 │ │ │ │ b.n 2b7ab0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ adds r0, #230 @ 0xe6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b7b20 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ lsrs r2, r1, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -224938,31 +224947,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 69c9b0 │ │ │ │ + bl 69c960 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69c9b0 │ │ │ │ + bl 69c960 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7a10 │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -224991,21 +225000,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (2b7ca4 ) │ │ │ │ ldr r2, [pc, #152] @ (2b7ca8 ) │ │ │ │ ldr r1, [pc, #152] @ (2b7cac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 607eb8 │ │ │ │ + bl 607e68 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b78ac │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 2b7a10 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -225025,15 +225034,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223810 │ │ │ │ ldr r2, [pc, #60] @ (2b7cb0 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 607fb8 │ │ │ │ + bl 607f68 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -225059,34 +225068,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (2b7d04 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2b7d08 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #44] @ (2b7d0c ) │ │ │ │ ldr r3, [pc, #48] @ (2b7d10 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (2b7d14 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ccdc │ │ │ │ - ldrsh r6, [r2, r4] │ │ │ │ + b.w 54cc8c │ │ │ │ + ldrsh r6, [r0, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r7!, {r2, r4, r6} │ │ │ │ + ldmia r7!, {r2} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #90 @ 0x5a │ │ │ │ + adds r7, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ @@ -225134,29 +225143,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 69cd54 │ │ │ │ + bl 69cd04 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 2b7dba │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2b7774 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 69c9fc │ │ │ │ + bl 69c9ac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 2b7da8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -225166,40 +225175,40 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #164] @ (2b7e88 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 2231cc │ │ │ │ ldr r3, [pc, #140] @ (2b7e8c ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 2231cc │ │ │ │ ldr r3, [pc, #112] @ (2b7e90 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ ldr r0, [pc, #96] @ (2b7e94 ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 2c825c │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (2b7e98 ) │ │ │ │ @@ -225209,30 +225218,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (2b7ea0 ) │ │ │ │ ldr r1, [pc, #84] @ (2b7ea4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 607eb8 │ │ │ │ + bl 607e68 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 69c9bc │ │ │ │ + bl 69c96c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 69c9bc │ │ │ │ + bl 69c96c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2b7b24 │ │ │ │ - ldrsh r0, [r0, r0] │ │ │ │ + ldrb r0, [r6, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, #54 @ 0x36 │ │ │ │ + cmp r7, #230 @ 0xe6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #26 │ │ │ │ + adds r2, #202 @ 0xca │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -225248,46 +225257,46 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #100] @ (2b7f24 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 607efc │ │ │ │ + bl 607eac │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 2b7eea │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 2b7efc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2234f4 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 69c9f4 │ │ │ │ + bl 69c9a4 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69c9f4 │ │ │ │ + bl 69c9a4 │ │ │ │ ldr r0, [pc, #24] @ (2b7f28 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c8388 │ │ │ │ - ldrb r4, [r4, r4] │ │ │ │ + ldrb r4, [r2, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #90 @ 0x5a │ │ │ │ + cmp r7, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #62 @ 0x3e │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -225307,42 +225316,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 2b7fb4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 6ad5e4 │ │ │ │ + bl 6ad594 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2b7774 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 2b7f66 │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 69cd54 │ │ │ │ + bl 69cd04 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b7fa4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69c9fc │ │ │ │ + bl 69c9ac │ │ │ │ b.n 2b7fb0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -225391,15 +225400,15 @@ │ │ │ │ beq.n 2b80f8 │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2b8026 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 607618 │ │ │ │ + bl 6075c8 │ │ │ │ cbz r0, 2b8084 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 2b802c │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 2b802c │ │ │ │ @@ -225410,33 +225419,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b8140 │ │ │ │ ldr r2, [pc, #232] @ (2b8180 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 607fb8 │ │ │ │ + bl 607f68 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b802c │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69cd48 │ │ │ │ + bl 69ccf8 │ │ │ │ cbnz r0, 2b812c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69cb08 │ │ │ │ + bl 69cab8 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 2b80ee │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 2b8054 │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -225446,15 +225455,15 @@ │ │ │ │ bne.n 2b805e │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 2b7774 │ │ │ │ b.n 2b805e │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225497,37 +225506,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, r2] │ │ │ │ + ldrh r0, [r4, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #2 │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #74 @ 0x4a │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r3, r2] │ │ │ │ + ldrh r2, [r1, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #236 @ 0xec │ │ │ │ + cmp r4, #156 @ 0x9c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #84 @ 0x54 │ │ │ │ + cmp r5, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r0, r2] │ │ │ │ + ldrh r6, [r6, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #216 @ 0xd8 │ │ │ │ + cmp r4, #136 @ 0x88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #4 │ │ │ │ + cmp r4, #180 @ 0xb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r6, r1] │ │ │ │ + ldrh r2, [r4, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #196 @ 0xc4 │ │ │ │ + cmp r4, #116 @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #212 @ 0xd4 │ │ │ │ + cmp r4, #132 @ 0x84 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -225572,15 +225581,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2b82e0 │ │ │ │ ldr r2, [pc, #188] @ (2b82f8 ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 607fb8 │ │ │ │ + bl 607f68 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -225609,52 +225618,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2b824e │ │ │ │ ldr r0, [pc, #76] @ (2b82fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2b82da │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b828e │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b828e │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b828e │ │ │ │ ldr r0, [pc, #44] @ (2b8300 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b8296 │ │ │ │ ldr r3, [pc, #32] @ (2b8304 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (2b8308 ) │ │ │ │ ldr r0, [pc, #32] @ (2b830c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - cmp r4, #74 @ 0x4a │ │ │ │ + cmp r3, #250 @ 0xfa │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #228 @ 0xe4 │ │ │ │ + cmp r3, #148 @ 0x94 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r3, #76 @ 0x4c │ │ │ │ + cmp r2, #252 @ 0xfc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #180 @ 0xb4 │ │ │ │ + cmp r3, #100 @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -225804,15 +225813,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 2b8390 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 6077ac │ │ │ │ + bl 60775c │ │ │ │ b.n 2b8390 │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 2b8390 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -225823,15 +225832,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b8390 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b780c │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldr r2, [pc, #520] @ (2b8710 ) │ │ │ │ ldr r3, [pc, #492] @ (2b86f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -225840,25 +225849,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 69c9b0 │ │ │ │ + bl 69c960 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2b843a │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2b8638 │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -225897,15 +225906,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2b836a │ │ │ │ ldr r0, [pc, #332] @ (2b8720 ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2b836a │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2b83fa │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 2b8390 │ │ │ │ @@ -225928,15 +225937,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 69c9b0 │ │ │ │ + bl 69c960 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2b8440 │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (2b8724 ) │ │ │ │ @@ -225965,36 +225974,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2b865e │ │ │ │ b.n 2b8418 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69cd54 │ │ │ │ + bl 69cd04 │ │ │ │ cbnz r0, 2b86d2 │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69c9fc │ │ │ │ + bl 69c9ac │ │ │ │ b.n 2b8574 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2b8404 │ │ │ │ b.n 2b83f6 │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b847c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b847c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69cb08 │ │ │ │ + bl 69cab8 │ │ │ │ b.n 2b869c │ │ │ │ ldr r3, [pc, #76] @ (2b872c ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (2b8730 ) │ │ │ │ ldr r0, [pc, #76] @ (2b8734 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -226020,25 +226029,25 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r5, #116 @ 0x74 │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #122 @ 0x7a │ │ │ │ + cmp r1, #42 @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #192 @ 0xc0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r4, #140 @ 0x8c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strb r6, [r7, r3] │ │ │ │ + strb r6, [r5, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #80 @ 0x50 │ │ │ │ + movs r7, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #76 @ 0x4c │ │ │ │ + movs r7, #252 @ 0xfc │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -226084,15 +226093,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b87da │ │ │ │ ldr r0, [pc, #416] @ (2b8950 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b87da │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -226161,15 +226170,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7774 │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2b87d0 │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 6079d0 │ │ │ │ + bl 607980 │ │ │ │ b.n 2b87d0 │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2b88b8 │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 2b8792 │ │ │ │ @@ -226179,46 +226188,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 2b7774 │ │ │ │ b.n 2b87d0 │ │ │ │ bl 2b7a10 │ │ │ │ b.n 2b889c │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69cd48 │ │ │ │ + bl 69ccf8 │ │ │ │ cbz r0, 2b88ea │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 2b88f6 │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 2b887c │ │ │ │ mov r0, r7 │ │ │ │ - bl 69cb08 │ │ │ │ + bl 69cab8 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 2b88d0 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 6ad5e4 │ │ │ │ + bl 6ad594 │ │ │ │ b.n 2b88e2 │ │ │ │ ldr r3, [pc, #40] @ (2b8954 ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (2b8958 ) │ │ │ │ ldr r0, [pc, #40] @ (2b895c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -226230,25 +226239,25 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #200 @ 0xc8 │ │ │ │ + movs r7, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r6, r2] │ │ │ │ + strh r2, [r4, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #4 │ │ │ │ + movs r4, #180 @ 0xb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #0 │ │ │ │ + movs r5, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b8968 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ lsls r6, r0, #15 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -226258,26 +226267,26 @@ │ │ │ │ ldr r1, [pc, #280] @ (2b8aa0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #268] @ (2b8aa4 ) │ │ │ │ adds r4, #12 │ │ │ │ ldr r1, [pc, #268] @ (2b8aa8 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [pc, #256] @ (2b8aac ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2b89c0 │ │ │ │ ldr r3, [pc, #244] @ (2b8ab0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -226316,22 +226325,22 @@ │ │ │ │ str.w r0, [r4, #236] @ 0xec │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54db94 │ │ │ │ + bl 54db44 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #3 │ │ │ │ - bl 54db44 │ │ │ │ + bl 54daf4 │ │ │ │ ldr r2, [pc, #160] @ (2b8acc ) │ │ │ │ vldr d7, [pc, #96] @ 2b8a90 │ │ │ │ add.w r0, r4, #368 @ 0x170 │ │ │ │ ldr r1, [pc, #152] @ (2b8ad0 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -226353,60 +226362,60 @@ │ │ │ │ ldr r1, [pc, #116] @ (2b8adc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, r3] │ │ │ │ + strh r6, [r0, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add.w r0, r4, r1, lsl #1 │ │ │ │ - @ instruction: 0xeaa80041 │ │ │ │ - movs r7, #68 @ 0x44 │ │ │ │ + @ instruction: 0xeab40041 │ │ │ │ + orrs.w r0, r8, r1, lsl #1 │ │ │ │ + movs r6, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #94 @ 0x5e │ │ │ │ + movs r7, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r1, #92 @ 0x5c │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r7, sp, #152 @ 0x98 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r1, r2] │ │ │ │ + strh r4, [r7, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r7, r1] │ │ │ │ + strh r2, [r5, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r6, sp, #960 @ 0x3c0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r2, [r3, r1] │ │ │ │ + strh r2, [r1, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r1, r3, r4} │ │ │ │ + stmia r1!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, #34 @ 0x22 │ │ │ │ + cmp r1, #210 @ 0xd2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #202 @ 0xca │ │ │ │ + movs r6, #122 @ 0x7a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r6, r7] │ │ │ │ + str r4, [r4, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #162 @ 0xa2 │ │ │ │ + movs r6, #82 @ 0x52 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #122 @ 0x7a │ │ │ │ + movs r6, #42 @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (2b8b5c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -226415,60 +226424,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2b8b64 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #92] @ (2b8b68 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2b8b6c ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2b8b70 ) │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #80] @ (2b8b74 ) │ │ │ │ ldr r2, [pc, #80] @ (2b8b78 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2b8b7c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #3 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r4, r5] │ │ │ │ + str r4, [r2, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r5} │ │ │ │ + stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #46 @ 0x2e │ │ │ │ + cmp r0, #222 @ 0xde │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 2b8b00 │ │ │ │ + bcc.n 2b8c60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcc.n 2b8acc │ │ │ │ + bcc.n 2b8c2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r7, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ lsls r2, r0, #14 │ │ │ │ @@ -226484,47 +226493,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2b8be8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #64] @ (2b8bec ) │ │ │ │ add.w r5, r0, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 554234 │ │ │ │ + bl 5541e4 │ │ │ │ ldr r2, [pc, #44] @ (2b8bf0 ) │ │ │ │ ldr r1, [pc, #44] @ (2b8bf4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ce50 │ │ │ │ - str r4, [r0, r3] │ │ │ │ + b.w 54ce00 │ │ │ │ + str r4, [r6, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #74 @ 0x4a │ │ │ │ + movs r4, #250 @ 0xfa │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #94 @ 0x5e │ │ │ │ + movs r5, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #80 @ 0x50 │ │ │ │ + movs r5, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r2, r3} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r0, #100 @ 0x64 │ │ │ │ + cmp r0, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #200] @ (2b8cd0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -226533,15 +226542,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2b8cd8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ bl 29a358 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -226601,31 +226610,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2981e0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2981e0 │ │ │ │ - str r4, [r1, r1] │ │ │ │ + ldr r7, [pc, #1008] @ (2b90c4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #214 @ 0xd6 │ │ │ │ + movs r4, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #234 @ 0xea │ │ │ │ + movs r4, #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #232 @ 0xe8 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #230 @ 0xe6 │ │ │ │ + movs r4, #150 @ 0x96 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 2b8bf0 │ │ │ │ + bvs.n 2b8d50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvs.n 2b8dcc │ │ │ │ + bvs.n 2b8d2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #126 @ 0x7e │ │ │ │ + movs r0, #46 @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r4, #20 │ │ │ │ + asrs r4, r2, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b8cf4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -226656,20 +226665,20 @@ │ │ │ │ ldr r2, [pc, #132] @ (2b8dc4 ) │ │ │ │ ldr r1, [pc, #136] @ (2b8dc8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #124] @ (2b8dcc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr r1, [pc, #116] @ (2b8dd0 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2c7f6c │ │ │ │ ldr r3, [pc, #108] @ (2b8dd4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -226705,39 +226714,39 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, r0, #0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r7, [pc, #240] @ (2b8eb0 ) │ │ │ │ + ldr r6, [pc, #944] @ (2b9170 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #222 @ 0xde │ │ │ │ + movs r3, #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bkpt 0x00e2 │ │ │ │ + bkpt 0x0092 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #234 @ 0xea │ │ │ │ + movs r6, #154 @ 0x9a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r5, #6] │ │ │ │ + strb r0, [r3, #5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r7, #44] @ 0x2c │ │ │ │ + ldrh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #792] @ (2b90f4 ) │ │ │ │ + ldr r6, [pc, #472] @ (2b8fb4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #80 @ 0x50 │ │ │ │ + movs r3, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #180 @ 0xb4 │ │ │ │ + movs r3, #100 @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #712] @ (2b90b0 ) │ │ │ │ + ldr r6, [pc, #392] @ (2b8f70 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #60 @ 0x3c │ │ │ │ + movs r2, #236 @ 0xec │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #172 @ 0xac │ │ │ │ + movs r3, #92 @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b8df0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -226749,29 +226758,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ str r4, [r1, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3eabf4 │ │ │ │ - ldr r6, [pc, #328] @ (2b8f84 ) │ │ │ │ + ldr r6, [pc, #8] @ (2b8e44 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r2, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #214 @ 0xd6 │ │ │ │ + movs r2, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b8e44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -226782,31 +226791,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (2b8e8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3eab08 │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #1016] @ (2b9280 ) │ │ │ │ + ldr r5, [pc, #696] @ (2b9140 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #132 @ 0x84 │ │ │ │ + movs r2, #52 @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #154 @ 0x9a │ │ │ │ + movs r2, #74 @ 0x4a │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2b8e9c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5517b8 │ │ │ │ + b.w 551768 │ │ │ │ nop │ │ │ │ vqadd.u16 q0, q0, │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -226814,20 +226823,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (2b8efc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2b8f00 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #56] @ (2b8f04 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2b8f08 ) │ │ │ │ ldr r2, [pc, #48] @ (2b8f0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -226836,19 +226845,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [pc, #216] @ (2b8fd4 ) │ │ │ │ + ldr r5, [pc, #920] @ (2b9294 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ + pop {r3, r4, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #110 @ 0x6e │ │ │ │ + movs r5, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ mcr2 0, 6, r0, cr10, cr9, {2} │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -226864,15 +226873,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2b8f80 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (2b8f84 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #72] @ (2b8f88 ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -226886,19 +226895,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #808] @ (2b92a4 ) │ │ │ │ + ldr r5, [pc, #488] @ (2b9164 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #72 @ 0x48 │ │ │ │ + movs r1, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #98 @ 0x62 │ │ │ │ + movs r2, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, r1, r7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -226914,15 +226923,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (2b900c ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #84] @ (2b9010 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -226939,19 +226948,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #296] @ (2b912c ) │ │ │ │ + ldr r4, [pc, #1000] @ (2b93ec ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #238 @ 0xee │ │ │ │ + movs r1, #158 @ 0x9e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #202 @ 0xca │ │ │ │ + movs r1, #122 @ 0x7a │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r2, r5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -226964,47 +226973,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2b907c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #64] @ (2b9080 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 554234 │ │ │ │ + bl 5541e4 │ │ │ │ ldr r2, [pc, #44] @ (2b9084 ) │ │ │ │ ldr r1, [pc, #44] @ (2b9088 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ce50 │ │ │ │ - ldr r4, [pc, #784] @ (2b9388 ) │ │ │ │ + b.w 54ce00 │ │ │ │ + ldr r4, [pc, #464] @ (2b9248 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #70 @ 0x46 │ │ │ │ + movs r0, #246 @ 0xf6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #98 @ 0x62 │ │ │ │ + movs r1, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #188 @ 0xbc │ │ │ │ + movs r0, #108 @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r0, 2b90fa │ │ │ │ + cbnz r0, 2b90e6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #208 @ 0xd0 │ │ │ │ + movs r3, #128 @ 0x80 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (2b9160 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -227014,28 +227023,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #176] @ (2b916c ) │ │ │ │ ldr r1, [pc, #180] @ (2b9170 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54db94 │ │ │ │ + bl 54db44 │ │ │ │ cbnz r0, 2b90f0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -227067,44 +227076,44 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r7 │ │ │ │ bl 2c8e0c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2c8d5c │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #304] @ (2b9294 ) │ │ │ │ + ldr r3, [pc, #1008] @ (2b9554 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ + movs r0, #130 @ 0x82 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #236 @ 0xec │ │ │ │ + movs r0, #156 @ 0x9c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 2b91c8 │ │ │ │ + cbnz r4, 2b91b4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #108 @ 0x6c │ │ │ │ + movs r3, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldc2 0, cr0, [lr], {89} @ 0x59 │ │ │ │ - subs r0, r5, #7 │ │ │ │ + subs r0, r3, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r7, #11 │ │ │ │ + asrs r4, r5, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r2, #12 │ │ │ │ + asrs r0, r0, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b9184 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -227112,110 +227121,110 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (2b92cc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (2b92d0 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (2b92d4 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (2b92d8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #256] @ (2b92dc ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 2b92e0 │ │ │ │ - bl 54c774 │ │ │ │ + bl 54c724 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #232] @ (2b92e4 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #208] @ (2b92e8 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 2c7f6c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 54db44 │ │ │ │ + bl 54daf4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r7, [pc, #160] @ (2b92ec ) │ │ │ │ ldr r1, [pc, #164] @ (2b92f0 ) │ │ │ │ ldr r6, [pc, #164] @ (2b92f4 ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 54c774 │ │ │ │ + bl 54c724 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #140] @ (2b92f8 ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 2c9158 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 2c8ab0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #0 │ │ │ │ bl 2c8e6c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -227225,45 +227234,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r4, r7, #7 │ │ │ │ + subs r4, r5, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - rev16 r0, r7 │ │ │ │ + rev r0, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #240] @ (2b93c4 ) │ │ │ │ + ldr r2, [pc, #944] @ (2b9684 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r7, #6 │ │ │ │ + subs r6, r5, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #116 @ 0x74 │ │ │ │ + movs r2, #36 @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r0, #7 │ │ │ │ + subs r4, r6, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, r1, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r0, r5, #6 │ │ │ │ + adds r0, r3, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r0, #8] │ │ │ │ + ldrh r2, [r6, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r3, #7 │ │ │ │ + asrs r2, r1, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r5, #7 │ │ │ │ + asrs r2, r3, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2b9308 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ @ instruction: 0xfba60059 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -227274,19 +227283,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (2b93b8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (2b93bc ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 54db94 │ │ │ │ + bl 54db44 │ │ │ │ cbnz r0, 2b935a │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -227320,25 +227329,25 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 341138 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #1008] @ (2b97a4 ) │ │ │ │ + ldr r1, [pc, #688] @ (2b9664 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb8fa │ │ │ │ + @ instruction: 0xb8aa │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #2 │ │ │ │ + movs r0, #178 @ 0xb2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r6, r1, #31 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, #5 │ │ │ │ + adds r6, r5, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2b9450 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -227347,26 +227356,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (2b9458 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #104] @ (2b945c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2b9460 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #88] @ (2b9464 ) │ │ │ │ ldr r3, [pc, #88] @ (2b9468 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -227385,23 +227394,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #272] @ (2b9564 ) │ │ │ │ + ldr r0, [pc, #976] @ (2b9824 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb83e │ │ │ │ + @ instruction: 0xb7ee │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r0, #70 @ 0x46 │ │ │ │ + subs r6, r6, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bmi.n 2b9484 │ │ │ │ + bcc.n 2b93e4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r0, #7] │ │ │ │ + ldrb r2, [r6, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa780059 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227414,25 +227423,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2b94b0 ) │ │ │ │ ldr r0, [pc, #40] @ (2b94b4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dc84 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc34 │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f50c │ │ │ │ - @ instruction: 0xb79a │ │ │ │ + b.w 54f4bc │ │ │ │ + @ instruction: 0xb74a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, r4, #6 │ │ │ │ + subs r4, r2, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #600] @ (2b9710 ) │ │ │ │ + ldr r0, [pc, #280] @ (2b95d0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (2b9514 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -227441,60 +227450,60 @@ │ │ │ │ ldr r1, [pc, #76] @ (2b951c ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #60] @ (2b9520 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 554234 │ │ │ │ + bl 5541e4 │ │ │ │ ldr r2, [pc, #44] @ (2b9524 ) │ │ │ │ ldr r1, [pc, #44] @ (2b9528 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ce50 │ │ │ │ - ldr r0, [pc, #336] @ (2b9668 ) │ │ │ │ + b.w 54ce00 │ │ │ │ + ldr r0, [pc, #16] @ (2b9528 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r3, #3 │ │ │ │ + adds r4, r1, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, r6, #3 │ │ │ │ + adds r0, r4, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r3, #0 │ │ │ │ + subs r2, r1, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb728 │ │ │ │ + @ instruction: 0xb6d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, r6, #4 │ │ │ │ + subs r0, r4, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2b9554 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ vld1.8 @ instruction: 0xf9e40059 │ │ │ │ addw r1, r1, #906 @ 0x38a │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ ldr.w r2, [r0, #1936] @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ cbz r2, 2b9582 │ │ │ │ addw r3, r0, #3620 @ 0xe24 │ │ │ │ @@ -227518,17 +227527,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 2231e4 │ │ │ │ nop │ │ │ │ - @ instruction: 0x47be │ │ │ │ + bx sp │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r6, #0 │ │ │ │ + subs r2, r4, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b963c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -227547,16 +227556,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dc84 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc34 │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 3ea96c │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -227573,40 +227582,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - blx r0 │ │ │ │ + bx r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb638 │ │ │ │ + push {r3, r5, r6, r7, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r0, #1 │ │ │ │ + adds r2, r6, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #328] @ 2b97b8 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #324] @ (2b97bc ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #324] @ (2b97c0 ) │ │ │ │ ldr r1, [pc, #324] @ (2b97c4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2b9792 │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -227648,18 +227657,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54db94 │ │ │ │ + bl 54db44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b979c │ │ │ │ ldr r0, [pc, #184] @ (2b97d8 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -227714,29 +227723,29 @@ │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #18 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - mov lr, fp │ │ │ │ + mov lr, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 2b96d8 │ │ │ │ + bne.n 2b9838 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r7, #28] │ │ │ │ + strb r2, [r5, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mov lr, r4 │ │ │ │ + mov r6, sl │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r5, r4 │ │ │ │ + subs r4, r3, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r2, r3, r5, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, r6, #4 │ │ │ │ + adds r4, r4, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r0, r3, r3 │ │ │ │ + subs r0, r1, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -227747,27 +227756,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2b987c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #116] @ (2b9880 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (2b9884 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #4 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #92] @ (2b9888 ) │ │ │ │ ldr r2, [pc, #96] @ (2b988c ) │ │ │ │ ldr r3, [pc, #96] @ (2b9890 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ @@ -227778,35 +227787,35 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r4, ip │ │ │ │ + cmp r4, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r1, r2, r5} │ │ │ │ + cbz r6, 2b98f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, r5, #0 │ │ │ │ + subs r6, r3, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r5, #22] │ │ │ │ + strb r2, [r3, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ stc2 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ @ instruction: 0xf6e60059 │ │ │ │ str??.w r0, [r4, #95] @ 0x5f │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227819,25 +227828,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (2b9938 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #120] @ (2b993c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2b9940 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #104] @ (2b9944 ) │ │ │ │ ldr r3, [pc, #108] @ (2b9948 ) │ │ │ │ ldr r1, [pc, #108] @ (2b994c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (2b9950 ) │ │ │ │ @@ -227852,36 +227861,36 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add ip, r5 │ │ │ │ + add r4, fp │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r6, 2b9992 │ │ │ │ + cbz r6, 2b997e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, r6, r5 │ │ │ │ + subs r6, r4, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r7!, {r1, r6} │ │ │ │ + ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r6, #19] │ │ │ │ + strb r2, [r4, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldc2l 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ movw r0, #10329 @ 0x2859 │ │ │ │ str.w r0, [r6, pc, lsl #1] │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227897,22 +227906,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r9, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrh.w r8, [r0, #110] @ 0x6e │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.n 2b9a0a │ │ │ │ cmp.w r8, #4 │ │ │ │ bne.n 2b9a10 │ │ │ │ ldr.w fp, [pc, #116] @ 2b9a20 │ │ │ │ addw r6, r9, #3640 @ 0xe38 │ │ │ │ @@ -227926,23 +227935,23 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ strd r9, r4, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 54f314 │ │ │ │ + bl 54f2c4 │ │ │ │ ldr r2, [pc, #84] @ (2b9a2c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 554234 │ │ │ │ + bl 5541e4 │ │ │ │ adds r6, #32 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 2b99c4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -227950,38 +227959,38 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 2b99a8 │ │ │ │ bl 2b9588 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r2, #17] │ │ │ │ + strb r0, [r0, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mvns r0, r5 │ │ │ │ + bics r0, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ sdiv pc, fp, pc │ │ │ │ - adds r4, r1, r1 │ │ │ │ + asrs r4, r7, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, r2, r1 │ │ │ │ + adds r0, r0, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r4, #28 │ │ │ │ + asrs r6, r2, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2b9a54 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ @ instruction: 0xf59c0059 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (2b9ad0 ) │ │ │ │ @@ -227989,25 +227998,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (2b9ad8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #92] @ (2b9adc ) │ │ │ │ ldr r1, [pc, #92] @ (2b9ae0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (2b9ae4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (2b9ae8 ) │ │ │ │ ldr r1, [pc, #76] @ (2b9aec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -228024,24 +228033,24 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ccdc │ │ │ │ - muls r0, r3 │ │ │ │ + b.w 54cc8c │ │ │ │ + orrs r0, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r2, 2b9b04 │ │ │ │ + cbz r2, 2b9af0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r7, r6 │ │ │ │ + adds r2, r5, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r1, #31 │ │ │ │ + asrs r2, r7, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r5, #31 │ │ │ │ + asrs r2, r3, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -228062,31 +228071,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (2b9b50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r6, r5 │ │ │ │ + negs r6, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r6, #28 │ │ │ │ + asrs r0, r4, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r2, #29 │ │ │ │ + asrs r2, r0, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2b9b8c │ │ │ │ sub sp, #12 │ │ │ │ @@ -228094,24 +228103,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (2b9b94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6079d0 │ │ │ │ - negs r2, r3 │ │ │ │ + b.w 607980 │ │ │ │ + tst r2, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r2, #28 │ │ │ │ + asrs r4, r0, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r5, #28 │ │ │ │ + asrs r6, r3, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2b9bd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -228119,24 +228128,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (2b9bd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 52140c │ │ │ │ + b.w 5213bc │ │ │ │ nop │ │ │ │ - tst r6, r2 │ │ │ │ + rors r6, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r3, #26 │ │ │ │ + asrs r0, r1, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r7, #26 │ │ │ │ + asrs r2, r5, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2b9c2c │ │ │ │ sub sp, #8 │ │ │ │ @@ -228147,31 +228156,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r4 │ │ │ │ - bl 5214e8 │ │ │ │ + bl 521498 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - rors r2, r2 │ │ │ │ + sbcs r2, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r5, #25 │ │ │ │ + asrs r6, r3, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r2, #25 │ │ │ │ + asrs r2, r0, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2b9c88 │ │ │ │ sub sp, #12 │ │ │ │ @@ -228179,33 +228188,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (2b9c90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 2b9c7e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22380c │ │ │ │ - adcs r6, r6 │ │ │ │ + asrs r6, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r6, #24 │ │ │ │ + asrs r0, r4, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r1, #25 │ │ │ │ + asrs r2, r7, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 2b9d08 │ │ │ │ sub sp, #16 │ │ │ │ @@ -228216,27 +228225,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (2b9d10 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (2b9d14 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #80] @ (2b9d18 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2b9ce0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 52133c │ │ │ │ + b.w 5212ec │ │ │ │ ldr r2, [pc, #56] @ (2b9d1c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2b9cd0 │ │ │ │ ldr r2, [pc, #52] @ (2b9d20 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -228244,33 +228253,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b9cd0 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (2b9d24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2b9cd0 │ │ │ │ nop │ │ │ │ - asrs r2, r3 │ │ │ │ + lsrs r2, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r6, #22 │ │ │ │ + asrs r6, r4, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r2, #22 │ │ │ │ + asrs r6, r0, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r6, r0, #25 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #22 │ │ │ │ + asrs r0, r5, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 2b9dd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -228281,15 +228290,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (2b9de4 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #140] @ (2b9de8 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b9db4 │ │ │ │ cmp r5, #1 │ │ │ │ @@ -228297,66 +228306,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 2b9d7e │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 2b9d9e │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5212bc │ │ │ │ + b.w 52126c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 521288 │ │ │ │ + b.w 521238 │ │ │ │ blx 223810 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5212bc │ │ │ │ + b.w 52126c │ │ │ │ ldr r3, [pc, #52] @ (2b9dec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b9d64 │ │ │ │ ldr r3, [pc, #48] @ (2b9df0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b9d64 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (2b9df4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b9d64 │ │ │ │ nop │ │ │ │ - lsls r6, r0 │ │ │ │ + ands r6, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r0, #20 │ │ │ │ + asrs r4, r6, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r4, #20 │ │ │ │ + asrs r4, r2, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r2, r6, #22 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #96] @ (2b9e50 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #20 │ │ │ │ + asrs r2, r0, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (2b9edc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -228368,69 +228377,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (2b9ee8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 607b44 │ │ │ │ + bl 607af4 │ │ │ │ cbnz r0, 2b9e4a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 607618 │ │ │ │ + bl 6075c8 │ │ │ │ ldr r3, [pc, #148] @ (2b9eec ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b9eb6 │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 2b9e34 │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #124] @ (2b9ef0 ) │ │ │ │ ldr r2, [pc, #124] @ (2b9ef4 ) │ │ │ │ ldr r1, [pc, #128] @ (2b9ef8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b9e34 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5214e8 │ │ │ │ + bl 521498 │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b9e34 │ │ │ │ ldr r2, [pc, #88] @ (2b9efc ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 607fb8 │ │ │ │ + bl 607f68 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 2b9e34 │ │ │ │ ldr r3, [pc, #72] @ (2b9f00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b9e60 │ │ │ │ @@ -228440,38 +228449,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b9e60 │ │ │ │ ldr r0, [pc, #60] @ (2b9f08 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2b9e60 │ │ │ │ - subs r7, #182 @ 0xb6 │ │ │ │ + subs r7, #102 @ 0x66 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r1, #18 │ │ │ │ + asrs r2, r7, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r5, #17 │ │ │ │ + asrs r2, r3, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r0, r4, #19 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #80 @ 0x50 │ │ │ │ + subs r7, #0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r2, #15 │ │ │ │ + asrs r4, r0, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r6, #15 │ │ │ │ + asrs r4, r4, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 2b9b04 │ │ │ │ subs r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #16 │ │ │ │ + asrs r0, r5, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (2b9fac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -228481,73 +228490,73 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #124] @ (2b9fb8 ) │ │ │ │ ldr r1, [pc, #124] @ (2b9fbc ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #96] @ (2b9fc0 ) │ │ │ │ ldr r1, [pc, #100] @ (2b9fc4 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2b9f9c │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 2b9f86 │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 63b3c0 │ │ │ │ + b.w 63b370 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 607d6c │ │ │ │ + bl 607d1c │ │ │ │ b.n 2b9f72 │ │ │ │ - subs r6, #162 @ 0xa2 │ │ │ │ + subs r6, #82 @ 0x52 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r3, #13 │ │ │ │ + asrs r4, r1, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r6, #13 │ │ │ │ + asrs r6, r4, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #904 @ 0x388 │ │ │ │ + add r4, sp, #584 @ 0x248 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r5, #19 │ │ │ │ + asrs r2, r3, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r5, #11 │ │ │ │ + asrs r6, r3, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r1, #12 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (2ba0a0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -228558,36 +228567,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 551bdc │ │ │ │ - bl 551e40 │ │ │ │ + bl 551b8c │ │ │ │ + bl 551df0 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 2ba04c │ │ │ │ ldr r2, [pc, #152] @ (2ba0ac ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (2ba0b0 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (2ba0b4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 607eb8 │ │ │ │ + bl 607e68 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 2ba076 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -228602,39 +228611,39 @@ │ │ │ │ ldr r3, [pc, #96] @ (2ba0bc ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (2ba0c0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (2ba0c4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 607eb8 │ │ │ │ + bl 607e68 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ba038 │ │ │ │ blx 223810 │ │ │ │ ldr r2, [pc, #76] @ (2ba0c8 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 607fb8 │ │ │ │ + bl 607f68 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r5, #232 @ 0xe8 │ │ │ │ + subs r5, #152 @ 0x98 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r5, #9 │ │ │ │ + asrs r2, r3, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r1, #10 │ │ │ │ + asrs r4, r7, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @@ -228655,42 +228664,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #240] @ (2ba1f4 ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 2ba142 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ba1b8 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 607b44 │ │ │ │ + bl 607af4 │ │ │ │ cbz r0, 2ba1a2 │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 2ba180 │ │ │ │ ldr r1, [pc, #164] @ (2ba1f8 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -228699,32 +228708,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (2ba200 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 607eb8 │ │ │ │ + bl 607e68 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 521288 │ │ │ │ + b.w 521238 │ │ │ │ ldr r5, [pc, #128] @ (2ba204 ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (2ba208 ) │ │ │ │ ldr r1, [pc, #128] @ (2ba20c ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (2ba210 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 607eb8 │ │ │ │ + bl 607e68 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -228732,42 +228741,42 @@ │ │ │ │ ldr r4, [pc, #88] @ (2ba214 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r2, r5, #5 │ │ │ │ + asrs r2, r3, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r1, #6 │ │ │ │ + asrs r4, r7, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #218 @ 0xda │ │ │ │ + subs r4, #138 @ 0x8a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r0, #6 │ │ │ │ + asrs r4, r6, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r3, #6 │ │ │ │ + asrs r2, r1, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - asrs r6, r0, #6 │ │ │ │ + asrs r6, r6, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (2ba2d8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -228777,89 +228786,89 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 607b44 │ │ │ │ + bl 607af4 │ │ │ │ cbz r0, 2ba292 │ │ │ │ cbz r4, 2ba2a8 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #136] @ (2ba2e4 ) │ │ │ │ ldr r1, [pc, #136] @ (2ba2e8 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 2ba2d4 │ │ │ │ ldr r3, [pc, #120] @ (2ba2ec ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (2ba2f0 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (2ba2f4 ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (2ba2f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 607eb8 │ │ │ │ + bl 607e68 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 607eb8 │ │ │ │ + bl 607e68 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 2ba274 │ │ │ │ - subs r3, #150 @ 0x96 │ │ │ │ + subs r3, #70 @ 0x46 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r2, #1 │ │ │ │ + asrs r0, r0, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r5, #1 │ │ │ │ + asrs r0, r3, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r6, #31 │ │ │ │ + lsrs r0, r4, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r2, #32 │ │ │ │ + lsrs r0, r0, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2ba308 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ stcl 0, cr0, [r2, #-356] @ 0xfffffe9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2ba318 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c8388 │ │ │ │ nop │ │ │ │ lsls r5, r6, #14 │ │ │ │ @@ -228885,15 +228894,15 @@ │ │ │ │ ldr r1, [pc, #656] @ (2ba5dc ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #604] @ 2ba5c0 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -228982,15 +228991,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #416] @ (2ba5f4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2ba402 │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 2ba402 │ │ │ │ ldr r3, [pc, #388] @ (2ba5f8 ) │ │ │ │ @@ -228999,15 +229008,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #388] @ (2ba600 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2ba402 │ │ │ │ ldr r3, [pc, #376] @ (2ba604 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -229023,15 +229032,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #352] @ (2ba610 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2ba402 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -229057,21 +229066,21 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #276] @ (2ba61c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2ba402 │ │ │ │ ldr r1, [pc, #260] @ (2ba620 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 69cefc │ │ │ │ + bl 69ceac │ │ │ │ b.n 2ba402 │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ba43a │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2ba5a2 │ │ │ │ @@ -229082,28 +229091,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #224] @ (2ba628 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2ba402 │ │ │ │ ldr r3, [pc, #212] @ (2ba62c ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2ba630 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #208] @ (2ba634 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2ba402 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -229122,78 +229131,78 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #144] @ (2ba63c ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2ba402 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ lsls r6, r2, #31 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r6, r1, #31 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r3, #20 │ │ │ │ + subs r2, #196 @ 0xc4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #1 │ │ │ │ + asrs r0, r3, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r1, #2 │ │ │ │ + asrs r2, r7, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #28 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r2, #2 │ │ │ │ + subs r1, #178 @ 0xb2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r5, #30 │ │ │ │ + lsrs r4, r3, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r1, #30 │ │ │ │ + lsrs r4, r7, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #218 @ 0xda │ │ │ │ + subs r1, #138 @ 0x8a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r0, #31 │ │ │ │ + lsrs r4, r6, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r4, #29 │ │ │ │ + lsrs r4, r2, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #164 @ 0xa4 │ │ │ │ + subs r1, #84 @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r2, #31 │ │ │ │ + lsrs r2, r0, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r5, #28 │ │ │ │ + lsrs r6, r3, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #76 @ 0x4c │ │ │ │ + subs r0, #252 @ 0xfc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r4, #30 │ │ │ │ + lsrs r6, r2, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r2, #27 │ │ │ │ + lsrs r6, r0, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r7, #32 │ │ │ │ + lsrs r4, r5, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r2, #30 │ │ │ │ + lsrs r0, r0, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r3, #26 │ │ │ │ + lsrs r0, r1, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #244 @ 0xf4 │ │ │ │ + subs r0, #164 @ 0xa4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r1, #31 │ │ │ │ + lsrs r6, r7, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r7, #25 │ │ │ │ + lsrs r0, r5, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r5, #29 │ │ │ │ + lsrs r0, r3, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r6, #24 │ │ │ │ + lsrs r4, r4, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2ba6ac │ │ │ │ sub sp, #20 │ │ │ │ @@ -229201,25 +229210,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2ba6b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w ip, [pc, #72] @ 2ba6b8 │ │ │ │ ldr r3, [pc, #72] @ (2ba6bc ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (2ba6c0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (2ba6c4 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -229228,39 +229237,39 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r7, #250 @ 0xfa │ │ │ │ + adds r7, #170 @ 0xaa │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #784 @ (adr r5, 2ba9c4 ) │ │ │ │ + add r5, pc, #464 @ (adr r5, 2ba884 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r1, #23 │ │ │ │ + lsrs r2, r7, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ ldcl 0, cr0, [lr], {95} @ 0x5f │ │ │ │ - lsrs r4, r6, #27 │ │ │ │ + lsrs r4, r4, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 2ba78c │ │ │ │ ldr r2, [pc, #176] @ (2ba790 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (2ba794 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 2ba75e │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 2ba74e │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 2ba776 │ │ │ │ @@ -229311,25 +229320,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2ba7a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r7, #114 @ 0x72 │ │ │ │ + adds r7, #34 @ 0x22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r2, #19 │ │ │ │ + lsrs r4, r0, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r6, #19 │ │ │ │ + lsrs r2, r4, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #214 @ 0xd6 │ │ │ │ + adds r6, #134 @ 0x86 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r4, #17 │ │ │ │ + lsrs r4, r2, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r1, #24 │ │ │ │ + lsrs r4, r7, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -229436,29 +229445,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (2ba8c4 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2ba8c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r2, #21 │ │ │ │ + lsrs r4, r0, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #2 │ │ │ │ + adds r5, #178 @ 0xb2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r6, #20 │ │ │ │ + lsrs r4, r4, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002ba8cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -229581,19 +229590,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2baa18 ) │ │ │ │ ldr r0, [pc, #20] @ (2baa1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - adds r4, #156 @ 0x9c │ │ │ │ + adds r4, #76 @ 0x4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r1, #15 │ │ │ │ + lsrs r6, r7, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r3, #16 │ │ │ │ + lsrs r2, r1, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002baa20 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 2baa2c │ │ │ │ @@ -229682,24 +229691,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (2bab08 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (2bab0c ) │ │ │ │ ldr r1, [pc, #32] @ (2bab10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555258 │ │ │ │ + bl 555208 │ │ │ │ ldr r1, [pc, #24] @ (2bab14 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 54ccdc │ │ │ │ + b.w 54cc8c │ │ │ │ ldc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - lsrs r6, r2, #13 │ │ │ │ + lsrs r6, r0, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xe9aa005f │ │ │ │ │ │ │ │ 002bab18 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2bab2e │ │ │ │ @@ -229720,31 +229729,31 @@ │ │ │ │ ldr r1, [pc, #24] @ (2bab60 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 2231e4 │ │ │ │ - adds r3, #92 @ 0x5c │ │ │ │ + adds r3, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r2, #12 │ │ │ │ + lsrs r2, r0, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r1, #10 │ │ │ │ + lsrs r2, r7, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bab64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 3f24fc │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 552280 │ │ │ │ + b.w 552230 │ │ │ │ │ │ │ │ 002bab84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 2bac08 │ │ │ │ @@ -229754,16 +229763,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (2bac10 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54d6e4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54d694 │ │ │ │ cbz r0, 2babec │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 2babd8 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -229785,19 +229794,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (2bac14 ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 425e18 │ │ │ │ b.n 2babb6 │ │ │ │ - adds r3, #6 │ │ │ │ + adds r2, #182 @ 0xb6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #512 @ (adr r0, 2bae10 ) │ │ │ │ + add r0, pc, #192 @ (adr r0, 2bacd0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r1, #2 │ │ │ │ + lsrs r2, r7, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2ba508 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002bac18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -229818,16 +229827,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (2bac88 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54d6e4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54d694 │ │ │ │ cbz r0, 2bac6e │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229836,85 +229845,85 @@ │ │ │ │ ldr r1, [pc, #28] @ (2bac8c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 42602c │ │ │ │ nop │ │ │ │ - adds r2, #96 @ 0x60 │ │ │ │ + adds r2, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #880] @ 0x370 │ │ │ │ + ldr r7, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r4, #31 │ │ │ │ + lsls r6, r2, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2ba49c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2bac98 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ b.n 2ba600 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002bac9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #36] @ (2bacdc ) │ │ │ │ ldr r2, [pc, #36] @ (2bace0 ) │ │ │ │ ldr r1, [pc, #40] @ (2bace4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - adds r2, #60 @ 0x3c │ │ │ │ + adds r1, #236 @ 0xec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r1, #9 │ │ │ │ + lsrs r2, r7, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r4, #9 │ │ │ │ + lsrs r6, r2, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bace8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2bad44 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2bad32 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #56] @ (2bad48 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (2bad4c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -229922,19 +229931,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsrs r2, r5, #8 │ │ │ │ + lsrs r2, r3, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #228 @ 0xe4 │ │ │ │ + adds r1, #148 @ 0x94 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r6, #7 │ │ │ │ + lsrs r0, r4, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -229996,15 +230005,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 2bae56 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 54f3bc │ │ │ │ + bl 54f36c │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 2bae50 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 2bae38 │ │ │ │ ldr.w r9, [pc, #96] @ 2bae6c │ │ │ │ @@ -230015,15 +230024,15 @@ │ │ │ │ blx 223240 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5543fc │ │ │ │ + bl 5543ac │ │ │ │ mov r0, sl │ │ │ │ blx 2234f4 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 2bae0e │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -230044,23 +230053,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2bae7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r2, #6 │ │ │ │ + lsrs r4, r0, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r3, #4 │ │ │ │ + lsrs r2, r1, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, #182 @ 0xb6 │ │ │ │ + adds r0, #102 @ 0x66 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r3, #3 │ │ │ │ + lsrs r4, r1, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r3, #4 │ │ │ │ + lsrs r0, r1, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bae80 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -230129,15 +230138,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 554420 │ │ │ │ + bl 5543d0 │ │ │ │ mov r0, r7 │ │ │ │ blx 2234f4 │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 2baf10 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -230162,29 +230171,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r8], #-388 @ 0xfffffe7c │ │ │ │ - lsrs r6, r0, #3 │ │ │ │ + lsrs r6, r6, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #432] @ (2bb13c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #2 │ │ │ │ + lsrs r6, r1, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r6, #26] │ │ │ │ + ldrh r0, [r4, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsls r2, r6, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #162 @ 0xa2 │ │ │ │ + cmp r7, #82 @ 0x52 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r1, #31 │ │ │ │ + lsls r0, r7, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r0, #1 │ │ │ │ + lsls r4, r6, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bafa4 : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 2baeb0 │ │ │ │ │ │ │ │ @@ -230256,40 +230265,40 @@ │ │ │ │ cbz r3, 2bb070 │ │ │ │ ldr r1, [pc, #60] @ (2bb08c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 554674 │ │ │ │ + bl 554624 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2234f0 │ │ │ │ ldr r1, [pc, #36] @ (2bb090 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2bb03e │ │ │ │ ldr r0, [pc, #32] @ (2bb094 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54e124 │ │ │ │ + bl 54e0d4 │ │ │ │ ldr r1, [pc, #28] @ (2bb098 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5543fc │ │ │ │ + bl 5543ac │ │ │ │ b.n 2bb04e │ │ │ │ @ instruction: 0xfad20061 │ │ │ │ - lsls r4, r3, #30 │ │ │ │ + lsls r4, r1, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (2bb290 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #28 │ │ │ │ + lsls r4, r5, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r6, #29 │ │ │ │ + lsls r2, r4, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r6, #29 │ │ │ │ + lsls r4, r4, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bb09c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -230299,31 +230308,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (2bb0e4 ) │ │ │ │ add r0, pc │ │ │ │ blx 223240 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 554cc4 │ │ │ │ + bl 554c74 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (2bb0e8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2bb0b0 │ │ │ │ - lsls r2, r5, #28 │ │ │ │ + lsls r2, r3, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r1, #27 │ │ │ │ + lsls r0, r7, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bb0ec : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -230337,22 +230346,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 223240 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 554cc4 │ │ │ │ + bl 554c74 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2bb12e │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 554674 │ │ │ │ + bl 554624 │ │ │ │ mov r0, r6 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 2bb024 │ │ │ │ @@ -230363,17 +230372,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (2bb160 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2bb108 │ │ │ │ nop │ │ │ │ - lsls r0, r2, #27 │ │ │ │ + lsls r0, r0, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r2, #25 │ │ │ │ + lsls r2, r0, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bb164 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2bb024 │ │ │ │ @@ -230406,15 +230415,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 223240 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5557e4 │ │ │ │ + bl 555794 │ │ │ │ mov r0, r6 │ │ │ │ blx 2234f4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2bb1a0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -230433,15 +230442,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 223240 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5557e4 │ │ │ │ + bl 555794 │ │ │ │ mov r0, r6 │ │ │ │ blx 2234f4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2bb1e0 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2bb216 │ │ │ │ @@ -230463,47 +230472,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r2, #23 │ │ │ │ + lsls r0, r0, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r7, #24 │ │ │ │ + lsls r6, r5, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r1, #23 │ │ │ │ + lsls r4, r7, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r7, #23 │ │ │ │ + lsls r6, r5, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2bb260 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ svc 30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002bb264 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #56] @ (2bb2b8 ) │ │ │ │ ldr r2, [pc, #56] @ (2bb2bc ) │ │ │ │ ldr r1, [pc, #60] @ (2bb2c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2bb2a4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230512,40 +230521,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r4, #232 @ 0xe8 │ │ │ │ + cmp r4, #152 @ 0x98 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r1, r2, r5, r7, lr} │ │ │ │ + push {r1, r2, r4, r6, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r3, r4, r5, r7, lr} │ │ │ │ + push {r1, r3, r5, r6, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bb2c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #56] @ (2bb318 ) │ │ │ │ ldr r2, [pc, #56] @ (2bb31c ) │ │ │ │ ldr r1, [pc, #60] @ (2bb320 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2bb304 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230554,40 +230563,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r4, #136 @ 0x88 │ │ │ │ + cmp r4, #56 @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r1, r2, r6, lr} │ │ │ │ + push {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r3, r4, r6, lr} │ │ │ │ + push {r1, r3, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bb324 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #56] @ (2bb378 ) │ │ │ │ ldr r2, [pc, #56] @ (2bb37c ) │ │ │ │ ldr r1, [pc, #60] @ (2bb380 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 2bb364 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230596,40 +230605,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r4, #40 @ 0x28 │ │ │ │ + cmp r3, #216 @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r1, r2, r5, r6, r7} │ │ │ │ + push {r1, r2, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bb384 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #56] @ (2bb3d8 ) │ │ │ │ ldr r2, [pc, #56] @ (2bb3dc ) │ │ │ │ ldr r1, [pc, #60] @ (2bb3e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2bb3c4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230638,19 +230647,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r3, #200 @ 0xc8 │ │ │ │ + cmp r3, #120 @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r1, r2, r7} │ │ │ │ + push {r1, r2, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r3, r4, r7} │ │ │ │ + push {r1, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 2bb44a │ │ │ │ @@ -230692,17 +230701,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, r1] │ │ │ │ + ldr r4, [r6, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r6, r0] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 2bb47a │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -230758,17 +230767,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (2bb508 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2bb4d8 │ │ │ │ - ldr r2, [r2, r6] │ │ │ │ + ldr r2, [r0, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r0, r6] │ │ │ │ + ldr r0, [r6, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -231015,15 +231024,15 @@ │ │ │ │ bics.w r0, r4, #14745600 @ 0xe10000 │ │ │ │ strh r6, [r4, r2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ strh r0, [r3, r1] │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #2 │ │ │ │ + lsls r6, r2, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -231201,15 +231210,15 @@ │ │ │ │ movne r0, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (2bba24 ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2bb8c0 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -231282,27 +231291,27 @@ │ │ │ │ @ instruction: 0xf2580061 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 14, cr0, cr2, cr1, {2} │ │ │ │ + cdp2 0, 9, cr0, cr2, cr1, {2} │ │ │ │ │ │ │ │ 002bba28 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r2, r1 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 692194 │ │ │ │ + bl 692144 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2bba98 │ │ │ │ mov r5, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -231329,22 +231338,22 @@ │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (2bbaac ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bba66 │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [r2, #260]! @ 0x104 │ │ │ │ - ldc2l 0, cr0, [r6, #260] @ 0x104 │ │ │ │ - movs r4, #248 @ 0xf8 │ │ │ │ + stc2 0, cr0, [r2, #260]! @ 0x104 │ │ │ │ + stc2 0, cr0, [r6, #260] @ 0x104 │ │ │ │ + movs r4, #168 @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 002bbab0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -231409,21 +231418,21 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (2bbb68 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - stc2l 0, cr0, [lr, #-260]! @ 0xfffffefc │ │ │ │ - ldc2l 0, cr0, [r2, #-260]! @ 0xfffffefc │ │ │ │ - ldc2l 0, cr0, [lr, #-260]! @ 0xfffffefc │ │ │ │ - ldc2l 0, cr0, [lr, #260] @ 0x104 │ │ │ │ - ldc2 0, cr0, [r2, #260]! @ 0x104 │ │ │ │ - ldc2l 0, cr0, [lr, #-260]! @ 0xfffffefc │ │ │ │ - stc2l 0, cr0, [lr, #260]! @ 0x104 │ │ │ │ + ldc2 0, cr0, [lr, #-260] @ 0xfffffefc │ │ │ │ + stc2 0, cr0, [r2, #-260]! @ 0xfffffefc │ │ │ │ + stc2 0, cr0, [lr, #-260]! @ 0xfffffefc │ │ │ │ + stc2 0, cr0, [lr, #260] @ 0x104 │ │ │ │ + stc2l 0, cr0, [r2, #-260]! @ 0xfffffefc │ │ │ │ + stc2 0, cr0, [lr, #-260]! @ 0xfffffefc │ │ │ │ + ldc2 0, cr0, [lr, #260] @ 0x104 │ │ │ │ │ │ │ │ 002bbb6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -231467,15 +231476,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (2bbd10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, r7 │ │ │ │ blx 223ed8 │ │ │ │ ldr r2, [pc, #296] @ (2bbd14 ) │ │ │ │ ldr r3, [pc, #276] @ (2bbd04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -231502,15 +231511,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (2bbd20 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ b.n 2bbbe4 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2bbbca │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 2bbbca │ │ │ │ @@ -231550,28 +231559,28 @@ │ │ │ │ ldr r3, [pc, #140] @ (2bbd2c ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ b.n 2bbbea │ │ │ │ ldr r3, [pc, #124] @ (2bbd30 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #124] @ (2bbd34 ) │ │ │ │ ldr r1, [pc, #128] @ (2bbd38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #408 @ 0x198 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2bbbe4 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #100] @ (2bbd3c ) │ │ │ │ mov r2, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -231580,42 +231589,42 @@ │ │ │ │ ldr r1, [pc, #92] @ (2bbd44 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ b.n 2bbbe4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vmla.i d0, d8, d1[4] │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #182 @ 0xb6 │ │ │ │ + movs r3, #102 @ 0x66 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc2 0, cr0, [r4, #260]! @ 0x104 │ │ │ │ - stc2 0, cr0, [r6], {65} @ 0x41 │ │ │ │ + ldc2l 0, cr0, [r4, #-260] @ 0xfffffefc │ │ │ │ + ldc2 0, cr0, [r6], #-260 @ 0xfffffefc │ │ │ │ vhadd.s16 q0, q7, │ │ │ │ - stc2l 0, cr0, [r0, #-260] @ 0xfffffefc │ │ │ │ - movs r3, #92 @ 0x5c │ │ │ │ + ldc2l 0, cr0, [r0], #260 @ 0x104 │ │ │ │ + movs r3, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc2 0, cr0, [lr], #-260 @ 0xfffffefc │ │ │ │ - ldc2 0, cr0, [r2], #260 @ 0x104 │ │ │ │ - @ instruction: 0xfbc20041 │ │ │ │ - movs r2, #228 @ 0xe4 │ │ │ │ + @ instruction: 0xfbde0041 │ │ │ │ + stc2l 0, cr0, [r2], #-260 @ 0xfffffefc │ │ │ │ + @ instruction: 0xfb720041 │ │ │ │ + movs r2, #148 @ 0x94 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #208 @ 0xd0 │ │ │ │ + movs r2, #128 @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc2l 0, cr0, [lr], {65} @ 0x41 │ │ │ │ - @ instruction: 0xfba00041 │ │ │ │ - stc2 0, cr0, [r4], {65} @ 0x41 │ │ │ │ - movs r2, #160 @ 0xa0 │ │ │ │ + ldc2l 0, cr0, [lr], #-260 @ 0xfffffefc │ │ │ │ + @ instruction: 0xfb500041 │ │ │ │ + ldc2 0, cr0, [r4], #-260 @ 0xfffffefc │ │ │ │ + movs r2, #80 @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfb720041 │ │ │ │ + @ instruction: 0xfb220041 │ │ │ │ │ │ │ │ 002bbd48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -231753,22 +231762,22 @@ │ │ │ │ b.n 2bbe5c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [ip, #388]! @ 0x184 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bl 25fe9e │ │ │ │ - strb r0, [r7, #8] │ │ │ │ + strb r0, [r5, #7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ pld [r7, #255]! │ │ │ │ ldcl 0, cr0, [r4], #388 @ 0x184 │ │ │ │ - @ instruction: 0xfba60041 │ │ │ │ - @ instruction: 0xfb380041 │ │ │ │ - @ instruction: 0xfb6a0041 │ │ │ │ - @ instruction: 0xfb320041 │ │ │ │ + @ instruction: 0xfb560041 │ │ │ │ + @ instruction: 0xfae80041 │ │ │ │ + @ instruction: 0xfb1a0041 │ │ │ │ + @ instruction: 0xfae20041 │ │ │ │ │ │ │ │ 002bbebc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -231867,15 +231876,15 @@ │ │ │ │ ldc 0, cr0, [r8], #-388 @ 0xfffffe7c │ │ │ │ ldc 0, cr0, [r0], #-388 @ 0xfffffe7c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs.w r0, r2, r1, asr #1 │ │ │ │ ldr r0, [pc, #304] @ (2bc0f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa8a0041 │ │ │ │ + @ instruction: 0xfa3a0041 │ │ │ │ │ │ │ │ 002bbfc8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #316] @ (2bc118 ) │ │ │ │ @@ -232001,20 +232010,20 @@ │ │ │ │ movs r1, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 225288 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2bc0de │ │ │ │ nop │ │ │ │ @ instruction: 0xeb2e0061 │ │ │ │ - @ instruction: 0xfa0c0041 │ │ │ │ + ldrsh.w r0, [ip, #65] @ 0x41 │ │ │ │ ldr r0, [pc, #304] @ (2bc254 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r8, #65] @ 0x41 │ │ │ │ - vld1.8 {d16[2]}, [ip], r1 │ │ │ │ - vld4.16 {d16-d19}, [ip], r1 │ │ │ │ + vst1.8 {d0[2]}, [r8], r1 │ │ │ │ + ldrsb.w r0, [ip, #65] @ 0x41 │ │ │ │ + ldrsb.w r0, [ip, r1] │ │ │ │ │ │ │ │ 002bc130 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -232031,26 +232040,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (2bc35c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 54e0d0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 54e080 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #492] @ (2bc360 ) │ │ │ │ ldr r2, [pc, #492] @ (2bc364 ) │ │ │ │ ldr r1, [pc, #496] @ (2bc368 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 224f44 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -232236,36 +232245,36 @@ │ │ │ │ b.n 2bc326 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strd r0, r0, [r0, #388] @ 0x184 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe9a60061 │ │ │ │ - subs r0, r2, #0 │ │ │ │ + adds r0, r0, #7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r7, #18] │ │ │ │ + ldrh r0, [r5, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ + ldrh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r3, #27] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r6, #22] │ │ │ │ + ldrh r6, [r4, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vld4.16 {d0-d3}, [r2], r1 │ │ │ │ + ldr.w r0, [r2, #65] @ 0x41 │ │ │ │ strb r4, [r6, #25] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str??.w r0, [r6, #65] @ 0x41 │ │ │ │ + ldrb.w r0, [r6, #65] @ 0x41 │ │ │ │ strd r0, r0, [r0], #-388 @ 0x184 │ │ │ │ strb r2, [r0, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr??.w r0, [r2, r1] │ │ │ │ + strh.w r0, [r2, r1] │ │ │ │ ldr r0, [pc, #304] @ (2bc4c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7e20041 │ │ │ │ - ldrb.w r0, [r8, r1] │ │ │ │ + @ instruction: 0xf7920041 │ │ │ │ + @ instruction: 0xf7c80041 │ │ │ │ │ │ │ │ 002bc398 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -232301,41 +232310,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6938d4 │ │ │ │ + bl 693884 │ │ │ │ ldr r3, [pc, #96] @ (2bc46c ) │ │ │ │ ldr r4, [pc, #100] @ (2bc470 ) │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ ldr r1, [pc, #100] @ (2bc474 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bc3ea │ │ │ │ ldr r3, [pc, #76] @ (2bc478 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #76] @ (2bc47c ) │ │ │ │ ldr r1, [pc, #76] @ (2bc480 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2bc424 │ │ │ │ ldr r3, [pc, #60] @ (2bc484 ) │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r4, [pc, #56] @ (2bc488 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ @@ -232343,29 +232352,29 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2bc424 │ │ │ │ nop │ │ │ │ - subs r0, r7, r5 │ │ │ │ + subs r0, r5, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7820041 │ │ │ │ - orr.w r0, r8, #12648448 @ 0xc10000 │ │ │ │ - subs r6, r2, r5 │ │ │ │ + @ instruction: 0xf7320041 │ │ │ │ + @ instruction: 0xf3f80041 │ │ │ │ + subs r6, r0, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7500041 │ │ │ │ - bic.w r0, r8, #12648448 @ 0xc10000 │ │ │ │ - subs r6, r6, r4 │ │ │ │ + @ instruction: 0xf7000041 │ │ │ │ + @ instruction: 0xf3d80041 │ │ │ │ + subs r6, r4, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7620041 │ │ │ │ - and.w r0, r4, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf7120041 │ │ │ │ + @ instruction: 0xf3b40041 │ │ │ │ │ │ │ │ 002bc490 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -232472,24 +232481,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 54e0d0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 54e080 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #288] @ (2bc6d4 ) │ │ │ │ ldr r1, [pc, #288] @ (2bc6d8 ) │ │ │ │ add.w r3, r9, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 2231cc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 225690 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -232590,30 +232599,30 @@ │ │ │ │ b.n 2bc640 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2bc1e4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, r7 │ │ │ │ + adds r6, r4, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r7, #48] @ 0x30 │ │ │ │ + strh r2, [r5, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r1, #30] │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r4, [r3, #11] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - rsbs r0, r0, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf5800041 │ │ │ │ strb r6, [r1, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2bc040 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf53a0041 │ │ │ │ - rsb r0, r2, #65 @ 0x41 │ │ │ │ - @ instruction: 0xf4c20041 │ │ │ │ + @ instruction: 0xf4ea0041 │ │ │ │ + sbcs.w r0, r2, #65 @ 0x41 │ │ │ │ + orns r0, r2, #12648448 @ 0xc10000 │ │ │ │ strb r0, [r6, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002bc6fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -232650,15 +232659,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - movs r3, #0 │ │ │ │ + movs r2, #176 @ 0xb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002bc768 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -233139,19 +233148,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bcef4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ b.n 2bce64 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (2bcd54 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf18c0041 │ │ │ │ - sbcs.w r0, r0, #65 @ 0x41 │ │ │ │ - @ instruction: 0xf1320041 │ │ │ │ - @ instruction: 0xf0d80041 │ │ │ │ - bic.w r0, r2, #65 @ 0x41 │ │ │ │ + @ instruction: 0xf13c0041 │ │ │ │ + @ instruction: 0xf1200041 │ │ │ │ + @ instruction: 0xf0e20041 │ │ │ │ + eor.w r0, r8, #65 @ 0x41 │ │ │ │ + vmla.i16 d16, d2, d1[0] │ │ │ │ │ │ │ │ 002bcc38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -234104,20 +234113,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 2bd4a0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 2bd5fa │ │ │ │ b.n 2bd4aa │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -234257,20 +234266,21 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ b.n 2bdefa │ │ │ │ vrshr.u64 q15, , #1 │ │ │ │ vmlal.u q10, d15, d8[0] │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, ip, r1, lsl #1 │ │ │ │ - @ instruction: 0xead20041 │ │ │ │ - lsrs r6, r3, #10 │ │ │ │ + pkhbt r0, ip, r1, lsl #1 │ │ │ │ + eor.w r0, r2, r1, lsl #1 │ │ │ │ + lsrs r6, r1, #9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xe8140041 │ │ │ │ - @ instruction: 0xe8500041 │ │ │ │ + b.n 2bd740 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + @ instruction: 0xe8000041 │ │ │ │ ldr r0, [pc, #304] @ (2bd8f0 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 2be104 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ @@ -235040,23 +235050,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 2bdd54 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -235365,31 +235375,31 @@ │ │ │ │ b.w 2bce7e │ │ │ │ bgt.n 2be3ee │ │ │ │ @ instruction: 0xffffdb55 │ │ │ │ vmlal.u q10, d15, d8[0] │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #7 │ │ │ │ + lsls r2, r6, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - svc 56 @ 0x38 │ │ │ │ + udf #232 @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - svc 116 @ 0x74 │ │ │ │ + svc 36 @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2be4f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2be390 │ │ │ │ + ble.n 2be2f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 2be2e8 │ │ │ │ + ble.n 2be448 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mcrr2 0, 5, r0, r0, cr1 │ │ │ │ - bls.n 2be33c │ │ │ │ + @ instruction: 0xfbf00051 │ │ │ │ + bls.n 2be49c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfbfe0051 │ │ │ │ - bls.n 2be4c0 │ │ │ │ + @ instruction: 0xfbae0051 │ │ │ │ + bls.n 2be420 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be3dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -235481,15 +235491,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bhi.n 2be43c │ │ │ │ + bhi.n 2be59c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be4d0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -235509,15 +235519,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bhi.n 2be604 │ │ │ │ + bhi.n 2be564 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be514 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -235618,49 +235628,49 @@ │ │ │ │ beq.n 2be668 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2be66e │ │ │ │ ldr r0, [pc, #140] @ (2be698 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 69d7e4 │ │ │ │ + bl 69d794 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (2be69c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 69d7e4 │ │ │ │ + bl 69d794 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 69d7e4 │ │ │ │ + bl 69d794 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2be55c │ │ │ │ movs r7, #1 │ │ │ │ b.n 2be5d8 │ │ │ │ ldr r0, [pc, #76] @ (2be6a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r0, [pc, #72] @ (2be6a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69d7e4 │ │ │ │ + bl 69d794 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2be602 │ │ │ │ ldr r1, [pc, #60] @ (2be6a8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2be608 │ │ │ │ ldr r1, [pc, #60] @ (2be6ac ) │ │ │ │ @@ -235677,25 +235687,25 @@ │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2be68e │ │ │ │ vrsra.u32 d21, d30, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bhi.n 2be61c │ │ │ │ + bhi.n 2be77c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 2be670 │ │ │ │ + bhi.n 2be5d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 2be6ec │ │ │ │ + bvs.n 2be64c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 2be728 │ │ │ │ + bvs.n 2be688 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 2be6b0 │ │ │ │ + bvs.n 2be610 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvs.n 2be6a8 │ │ │ │ + bvs.n 2be608 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be6b0 : │ │ │ │ ldr r3, [pc, #8] @ (2be6bc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -236545,18 +236555,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2bef18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - eor.w r0, r6, #81 @ 0x51 │ │ │ │ - beq.n 2bef78 │ │ │ │ + bics.w r0, r6, #81 @ 0x51 │ │ │ │ + ldmia r7, {r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 2befa4 │ │ │ │ + ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bef1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -236601,15 +236611,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf02c │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -236635,15 +236645,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 3e58c0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 2bf040 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2bef72 │ │ │ │ @@ -236656,15 +236666,15 @@ │ │ │ │ beq.n 2bef72 │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (2bf074 ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 699ec4 │ │ │ │ + bl 699e74 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2bef72 │ │ │ │ ldr r3, [pc, #72] @ (2bf078 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -236690,18 +236700,18 @@ │ │ │ │ cbnz r6, 2bf0d4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s8 q8, q0, │ │ │ │ - ldr r2, [r1, r7] │ │ │ │ + mrc 0, 7, r0, cr0, cr1, {2} │ │ │ │ + ldr r2, [r7, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r3, r7] │ │ │ │ + ldr r6, [r1, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf088 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -236741,15 +236751,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 223c20 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bf0d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 68c0ec │ │ │ │ + bl 68c09c │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 2bf108 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 223050 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -236770,27 +236780,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (2bf15c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 223c20 │ │ │ │ b.n 2bf0cc │ │ │ │ nop │ │ │ │ - adds r4, r4, #7 │ │ │ │ + adds r4, r2, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r6, r5, r3 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldmia r6, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6!, {r5, r7} │ │ │ │ + ldmia r6, {r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - itee gt │ │ │ │ - lslgt r2, r1, #1 │ │ │ │ - ldrhle r0, [r5, #60] @ 0x3c │ │ │ │ - lslle r2, r0, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5} │ │ │ │ + ittt vc │ │ │ │ + lslvc r2, r1, #1 │ │ │ │ + ldrhvc r0, [r3, #58] @ 0x3a │ │ │ │ + lslvc r2, r0, #1 │ │ │ │ + ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf160 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -236866,46 +236876,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 22aed8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 54a258 │ │ │ │ + bl 54a208 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ mov r0, r6 │ │ │ │ blx 2234f4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bf216 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 646510 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ + b.w 6464c0 │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5, {r2, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf27c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -236943,15 +236953,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (2bf464 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 2bf44a │ │ │ │ ldr.w r8, [pc, #368] @ 2bf468 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (2bf46c ) │ │ │ │ ldr.w r9, [pc, #368] @ 2bf470 │ │ │ │ add r8, pc │ │ │ │ @@ -236985,145 +236995,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2bf44a │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2bf376 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (2bf474 ) │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf308 │ │ │ │ ldr r1, [pc, #236] @ (2bf478 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf30e │ │ │ │ ldr r1, [pc, #220] @ (2bf47c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf316 │ │ │ │ ldr r1, [pc, #204] @ (2bf480 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf31e │ │ │ │ ldr r1, [pc, #184] @ (2bf484 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf326 │ │ │ │ ldr r1, [pc, #168] @ (2bf488 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf32e │ │ │ │ ldr r1, [pc, #148] @ (2bf48c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf336 │ │ │ │ ldr r1, [pc, #132] @ (2bf490 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf33e │ │ │ │ ldr r1, [pc, #112] @ (2bf494 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf346 │ │ │ │ ldr r1, [pc, #96] @ (2bf498 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2bf34c │ │ │ │ mov r0, sl │ │ │ │ - bl 646aec │ │ │ │ + bl 646a9c │ │ │ │ b.n 2bf2b6 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb878 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb852 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r5!, {r1, r2} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5!, {} │ │ │ │ + ldmia r4, {r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5, {r2, r5} │ │ │ │ + ldmia r4, {r2, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4!, {r6, r7} │ │ │ │ + ldmia r4, {r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4!, {r3, r6, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4!, {r2, r3, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r4, r6, r7} │ │ │ │ + ldmia r4!, {r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r1, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r4, r6, r7} │ │ │ │ + ldmia r4!, {r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r1, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r2, r4, r6, r7} │ │ │ │ + ldmia r4!, {r2, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf49c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -237159,99 +237169,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 2bf59e │ │ │ │ ldr r2, [pc, #348] @ (2bf658 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (2bf65c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf5dc │ │ │ │ ldr r2, [pc, #332] @ (2bf660 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (2bf664 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf5e8 │ │ │ │ ldr r2, [pc, #320] @ (2bf668 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (2bf66c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf5e2 │ │ │ │ ldr r2, [pc, #304] @ (2bf670 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (2bf674 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 2bf566 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf5ee │ │ │ │ ldr r2, [pc, #288] @ (2bf678 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (2bf67c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r1, [pc, #272] @ (2bf680 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 687454 │ │ │ │ + bl 687404 │ │ │ │ ldr r1, [pc, #256] @ (2bf684 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 687510 │ │ │ │ + bl 6874c0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2bf5f4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 68c014 │ │ │ │ + bl 68bfc4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 61740c │ │ │ │ + bl 6173bc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bf4fa │ │ │ │ ldr r2, [pc, #176] @ (2bf688 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2bf4fe │ │ │ │ @@ -237267,17 +237277,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (2bf698 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2bf55a │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (2bf69c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ mov r0, r6 │ │ │ │ - bl 646a38 │ │ │ │ + bl 6469e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 4334b8 │ │ │ │ ldr r2, [pc, #144] @ (2bf6a0 ) │ │ │ │ ldr r3, [pc, #44] @ (2bf640 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237299,55 +237309,55 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb64c │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2bf84c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r3, r6} │ │ │ │ + ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r3, r6} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r0, [r4, r4] │ │ │ │ + ldrsh r0, [r2, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r2, [r1, r4] │ │ │ │ + ldrsh r2, [r7, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4!, {r3, r6} │ │ │ │ + ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r4, [r6, r3] │ │ │ │ + ldrsh r4, [r4, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r6, [r3, r3] │ │ │ │ + ldrsh r6, [r1, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4, {r3, r4, r5} │ │ │ │ + ldmia r3, {r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r4, [r0, r3] │ │ │ │ + ldrsh r4, [r6, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4!, {r3, r5} │ │ │ │ + ldmia r3, {r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4!, {r2, r5} │ │ │ │ + ldmia r3!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r5, #8 │ │ │ │ + asrs r0, r3, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r4, #8 │ │ │ │ + asrs r2, r2, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r3, #8 │ │ │ │ + asrs r4, r1, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r2, #8 │ │ │ │ + asrs r6, r0, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r2, #8 │ │ │ │ + asrs r0, r0, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #648] @ (2bf928 ) │ │ │ │ + ldr r3, [pc, #328] @ (2bf7e8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002bf6a4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -237356,47 +237366,47 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2c0aac │ │ │ │ ldr r1, [pc, #68] @ (2bf700 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 2bf6ec │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 2bf6e6 │ │ │ │ ldr r2, [pc, #52] @ (2bf704 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2bf708 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6721e8 │ │ │ │ + b.w 672198 │ │ │ │ ldr r2, [pc, #36] @ (2bf70c ) │ │ │ │ add r2, pc │ │ │ │ b.n 2bf6d2 │ │ │ │ ldr r1, [pc, #32] @ (2bf710 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6721e8 │ │ │ │ - ldmia r3!, {} │ │ │ │ + b.w 672198 │ │ │ │ + ldmia r2!, {r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r3, #1 │ │ │ │ + subs r0, r1, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #248 @ (adr r6, 2bf804 ) │ │ │ │ + add r5, pc, #952 @ (adr r5, 2bfac4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r4, #23] │ │ │ │ + ldrb r4, [r2, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2!, {r5, r6, r7} │ │ │ │ + ldmia r2!, {r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf714 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -237411,52 +237421,52 @@ │ │ │ │ ldr r3, [pc, #100] @ (2bf79c ) │ │ │ │ ldr.w r8, [pc, #100] @ 2bf7a0 │ │ │ │ ldr.w r9, [pc, #100] @ 2bf7a4 │ │ │ │ add r8, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add r9, pc │ │ │ │ b.n 2bf75c │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2bf78c │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w sl, #10 │ │ │ │ movne.w sl, #32 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 2bf748 │ │ │ │ mov r1, r2 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bf75c │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 672260 │ │ │ │ + b.w 672210 │ │ │ │ nop │ │ │ │ cbz r2, 2bf812 │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r5, r7} │ │ │ │ + ldmia r2!, {r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r2, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf7a8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -237464,20 +237474,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 2c0af8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (2bf7d8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6466b4 │ │ │ │ + b.w 646664 │ │ │ │ nop │ │ │ │ - add r5, pc, #312 @ (adr r5, 2bf914 ) │ │ │ │ + add r4, pc, #1016 @ (adr r4, 2bfbd4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002bf7dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -237502,17 +237512,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (2bf864 ) │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ mov r0, r5 │ │ │ │ - bl 646b28 │ │ │ │ + bl 646ad8 │ │ │ │ ldr r2, [pc, #52] @ (2bf868 ) │ │ │ │ ldr r3, [pc, #44] @ (2bf860 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237527,15 +237537,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ cbz r2, 2bf8a6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r3, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ uxtb r0, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002bf86c : │ │ │ │ movs r0, #0 │ │ │ │ b.w 2c0b3c │ │ │ │ @@ -237560,31 +237570,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68d898 │ │ │ │ + bl 68d848 │ │ │ │ ldr r1, [pc, #152] @ (2bf948 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #144] @ (2bf94c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 68d898 │ │ │ │ + bl 68d848 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 54a258 │ │ │ │ + bl 54a208 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 2bf92a │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -237615,31 +237625,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (2bf954 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 2bf900 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sxtb r0, r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #208] @ 0xd0 │ │ │ │ + str r7, [sp, #912] @ 0x390 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r1, #22] │ │ │ │ + ldrh r2, [r7, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ sxth r0, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf958 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -237652,26 +237662,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68d898 │ │ │ │ + bl 68d848 │ │ │ │ ldr r1, [pc, #104] @ (2bf9f0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #96] @ (2bf9f4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 68d898 │ │ │ │ + bl 68d848 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 3de648 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -237696,19 +237706,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r6, 2bfa0e │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #360] @ 0x168 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - nop {9} │ │ │ │ + sev │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r6, #14] │ │ │ │ + ldrh r0, [r4, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r2, 2bfa10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002bf9fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -237814,15 +237824,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2bfb48 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68d898 │ │ │ │ + bl 68d848 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 3dc694 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 4334b8 │ │ │ │ @@ -237845,15 +237855,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add sp, #136 @ 0x88 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r3, r4, r6} │ │ │ │ + ldmia r6!, {r3} │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r7, sp, #984 @ 0x3d8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002bfb50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -237896,71 +237906,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (2bfe84 ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bfe46 │ │ │ │ ldr r1, [pc, #692] @ (2bfe88 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #688] @ (2bfe8c ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #676] @ (2bfe90 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #668] @ (2bfe94 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #656] @ (2bfe98 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #648] @ (2bfe9c ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bfe24 │ │ │ │ ldr r2, [pc, #628] @ (2bfea0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (2bfea4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bfe1e │ │ │ │ ldr r2, [pc, #612] @ (2bfea8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (2bfeac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bfb96 │ │ │ │ mov r0, r7 │ │ │ │ - bl 646f24 │ │ │ │ + bl 646ed4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 4334b8 │ │ │ │ ldr r2, [pc, #584] @ (2bfeb0 ) │ │ │ │ ldr r3, [pc, #528] @ (2bfe78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237979,166 +237989,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (2bfe84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bfe3a │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bfe2a │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2bfc50 │ │ │ │ ldr r1, [pc, #476] @ (2bfeb4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 2bfc50 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (2bfe84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bfe40 │ │ │ │ ldr r1, [pc, #440] @ (2bfeb8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #432] @ (2bfebc ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #424] @ (2bfec0 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #412] @ (2bfec4 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #404] @ (2bfec8 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #392] @ (2bfecc ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #384] @ (2bfed0 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #372] @ (2bfed4 ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 2bfc50 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (2bfe84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bfe4c │ │ │ │ ldr r1, [pc, #332] @ (2bfed8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #328] @ (2bfedc ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #316] @ (2bfee0 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #308] @ (2bfee4 ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 2bfc50 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (2bfe84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bfe52 │ │ │ │ ldr r1, [pc, #268] @ (2bfee8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #260] @ (2bfeec ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #252] @ (2bfef0 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #240] @ (2bfef4 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #232] @ (2bfef8 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 2bfc50 │ │ │ │ ldr r2, [pc, #220] @ (2bfefc ) │ │ │ │ add r2, pc │ │ │ │ b.n 2bfc46 │ │ │ │ ldr r2, [pc, #216] @ (2bff00 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2bfc2e │ │ │ │ ldr r1, [pc, #216] @ (2bff04 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 2bfcc0 │ │ │ │ ldr r3, [pc, #204] @ (2bff08 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2bfcae │ │ │ │ ldr r3, [pc, #200] @ (2bff0c ) │ │ │ │ add r3, pc │ │ │ │ b.n 2bfcfe │ │ │ │ @@ -238162,97 +238172,97 @@ │ │ │ │ blx 2231e4 │ │ │ │ add r7, sp, #656 @ 0x290 │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r7, sp, #616 @ 0x268 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r3, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r3, r6} │ │ │ │ + stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r6} │ │ │ │ + stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r3, r4, r6} │ │ │ │ + stmia r6!, {r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r2, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r0, [r6, r7] │ │ │ │ + ldrsb r0, [r4, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r6} │ │ │ │ + stmia r6!, {r1, r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r0, [r3, r7] │ │ │ │ + ldrsb r0, [r1, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r6!, {r1, r4, r6} │ │ │ │ + stmia r6!, {r1} │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r6, sp, #656 @ 0x290 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r5!, {r5, r7} │ │ │ │ + stmia r5!, {r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r1, r3, r4} │ │ │ │ + stmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r1, r5, r7} │ │ │ │ + stmia r5!, {r1, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r7} │ │ │ │ + stmia r5!, {r1, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r4, r5} │ │ │ │ + stmia r4!, {r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r7} │ │ │ │ + stmia r5!, {r1, r2, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r7} │ │ │ │ + stmia r5!, {r2, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r2, r4} │ │ │ │ + stmia r4!, {r2, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r4, r7} │ │ │ │ + stmia r4!, {r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r4!, {r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r1, r6, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r1, r6, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r4, r5, r6} │ │ │ │ + stmia r4!, {r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r1, r4, r6} │ │ │ │ + stmia r4!, {r1} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r1, r5, r6} │ │ │ │ + stmia r4!, {r1, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r4, #7 │ │ │ │ + lsrs r0, r2, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r3, #7 │ │ │ │ + lsrs r2, r1, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r0, #1 │ │ │ │ + lsrs r4, r6, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r7, #32 │ │ │ │ + lsrs r6, r5, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r7, #32 │ │ │ │ + lsrs r0, r5, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r6, #32 │ │ │ │ + lsrs r2, r4, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r5, #32 │ │ │ │ + lsrs r4, r3, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2c02bc │ │ │ │ + b.n 2c021c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bff24 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -238271,20 +238281,20 @@ │ │ │ │ bl 2c0d20 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2bff60 │ │ │ │ ldr r1, [pc, #76] @ (2bffa4 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 4334b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6466f0 │ │ │ │ + bl 6466a0 │ │ │ │ ldr r2, [pc, #56] @ (2bffa8 ) │ │ │ │ ldr r3, [pc, #44] @ (2bffa0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -238300,15 +238310,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #840 @ 0x348 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r3, sp, #616 @ 0x268 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002bffac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -238329,19 +238339,19 @@ │ │ │ │ bl 2c0bb0 │ │ │ │ cbz r0, 2bfff4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (2c0040 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 2c0024 │ │ │ │ mov r0, r4 │ │ │ │ - bl 646ba0 │ │ │ │ + bl 646b50 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 4334b8 │ │ │ │ ldr r2, [pc, #68] @ (2c0044 ) │ │ │ │ ldr r3, [pc, #60] @ (2c003c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238358,26 +238368,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2c0048 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 2bffee │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ add r3, sp, #296 @ 0x128 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r3!, {r3} │ │ │ │ + stmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #344] @ (2c01b8 ) │ │ │ │ @@ -238391,91 +238401,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #336] @ (2c01c4 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c016a │ │ │ │ movs r0, #32 │ │ │ │ blx 2231cc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5544ec │ │ │ │ + bl 55449c │ │ │ │ blx 225690 │ │ │ │ ldr r3, [pc, #300] @ (2c01c8 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #300] @ (2c01cc ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 553c3c │ │ │ │ + bl 553bec │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #288] @ (2c01d0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 553670 │ │ │ │ + bl 553620 │ │ │ │ ldr r1, [pc, #280] @ (2c01d4 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 553670 │ │ │ │ + bl 553620 │ │ │ │ ldr r1, [pc, #268] @ (2c01d8 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 553670 │ │ │ │ + bl 553620 │ │ │ │ ldr r1, [pc, #260] @ (2c01dc ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 553670 │ │ │ │ + bl 553620 │ │ │ │ ldr r1, [pc, #248] @ (2c01e0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 553670 │ │ │ │ + bl 553620 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c0194 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 69d620 │ │ │ │ + bl 69d5d0 │ │ │ │ ldr r2, [pc, #224] @ (2c01e4 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #224] @ (2c01e8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 553d40 │ │ │ │ + bl 553cf0 │ │ │ │ ldr r1, [pc, #216] @ (2c01ec ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 556590 │ │ │ │ + bl 556540 │ │ │ │ mov r5, r0 │ │ │ │ - bl 68a084 │ │ │ │ + bl 68a034 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 61740c │ │ │ │ + bl 6173bc │ │ │ │ mov r0, r8 │ │ │ │ - bl 687510 │ │ │ │ + bl 6874c0 │ │ │ │ cbz r5, 2c015c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2c01a6 │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -238506,60 +238516,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 2c0102 │ │ │ │ mov r0, r5 │ │ │ │ - bl 68ed9c │ │ │ │ + bl 68ed4c │ │ │ │ b.n 2c015c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2c01f4 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #76] @ (2c01f8 ) │ │ │ │ ldr r0, [pc, #76] @ (2c01fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ add r2, sp, #672 @ 0x2a0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r6, [r4, #112] @ 0x70 │ │ │ │ + ldr r6, [r2, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #616 @ 0x268 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c03cc ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #184] @ 0xb8 │ │ │ │ + ldrh r6, [r3, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r7!, {r4, r6} │ │ │ │ + stmia r7!, {} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r4, #10] │ │ │ │ + strh r4, [r2, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r3, #44] @ 0x2c │ │ │ │ + ldr r6, [r1, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r6} │ │ │ │ + stmia r7!, {r2, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r2, #20 │ │ │ │ + asrs r2, r0, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r1, r6} │ │ │ │ + stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r2, r5, r7} │ │ │ │ + stmia r0!, {r2, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r2, r6} │ │ │ │ + stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r1, sp, #632 @ 0x278 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - udf #158 @ 0x9e │ │ │ │ + udf #78 @ 0x4e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 2c01a4 │ │ │ │ + bpl.n 2c0104 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bpl.n 2c01dc │ │ │ │ + bpl.n 2c013c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2c030c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -238570,36 +238580,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2c027e │ │ │ │ ldr r6, [pc, #228] @ (2c0318 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (2c031c ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #357 @ 0x165 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #200] @ (2c0320 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 2c02a8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -238621,23 +238631,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r1, [pc, #120] @ (2c0328 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 223c20 │ │ │ │ b.n 2c027e │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r1, [pc, #104] @ (2c032c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 223c20 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -238665,125 +238675,125 @@ │ │ │ │ b.n 2c02dc │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #976 @ 0x3d0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r6} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #18 │ │ │ │ + ble.n 2c02a0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r2, r4, r5} │ │ │ │ + stmia r0!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r0, sp, #552 @ 0x228 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r1!, {r3, r4} │ │ │ │ + stmia r0!, {r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r5, r6, r7} │ │ │ │ + stmia r0!, {r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r3, r5, r6, r7} │ │ │ │ + stmia r0!, {r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2c03c0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2c0394 │ │ │ │ ldr r5, [pc, #108] @ (2c03c4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (2c03c8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #80] @ (2c03cc ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2c03aa │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r1, [pc, #28] @ (2c03d0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 223c20 │ │ │ │ b.n 2c0394 │ │ │ │ nop │ │ │ │ - stmia r0!, {r2, r3, r4} │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - bgt.n 2c03a4 │ │ │ │ + ite gt │ │ │ │ + lslgt r1, r0, #1 │ │ │ │ + bgt.n 2c0304 @ unpredictable │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r4} │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r1, r3} │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + nop {12} │ │ │ │ lsls r1, r0, #1 │ │ │ │ + itte lt │ │ │ │ + lsllt r1, r0, #1 │ │ │ │ + itee al @ unpredictable │ │ │ │ + lslal r1, r0, #1 │ │ │ │ │ │ │ │ 002c03d4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r0, #8 │ │ │ │ sub sp, #8 │ │ │ │ blx 2231cc │ │ │ │ mov r6, r0 │ │ │ │ bl 4818f0 │ │ │ │ ldr r5, [pc, #100] @ (2c0458 ) │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #96] @ (2c045c ) │ │ │ │ ldr r2, [pc, #100] @ (2c0460 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2c0464 ) │ │ │ │ add r2, pc │ │ │ │ movs r4, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #84] @ (2c0468 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ bl 26363c │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ cbz r5, 2c043c │ │ │ │ blx 2258a8 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r8, r5 │ │ │ │ @@ -238800,19 +238810,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ add r7, pc, #48 @ (adr r7, 2c048c ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bgt.n 2c04fc │ │ │ │ + blt.n 2c045c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - it vs │ │ │ │ - lslvs r1, r0, #1 │ │ │ │ - subs.w r0, r8, r6, lsl #1 │ │ │ │ + it ne │ │ │ │ + lslne r1, r0, #1 │ │ │ │ + sbc.w r0, r8, r6, lsl #1 │ │ │ │ asrs r4, r6, #28 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c046c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -238828,30 +238838,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (2c05ac ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov sl, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 22c93c │ │ │ │ ldr r3, [pc, #220] @ (2c05b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -238863,22 +238873,22 @@ │ │ │ │ blx 2231cc │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 5545a8 │ │ │ │ + bl 554558 │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ blx 225690 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 2c0542 │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 2231cc │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ @@ -238926,19 +238936,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #552 @ (adr r6, 2c07c4 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bx sp │ │ │ │ + bx r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [pc, #1016] @ (2c09a0 ) │ │ │ │ + ldr r4, [pc, #696] @ (2c0860 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - blt.n 2c0524 │ │ │ │ + blt.n 2c0684 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r6, pc, #304 @ (adr r6, 2c06e0 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #640 @ (adr r5, 2c0838 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -238948,15 +238958,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 22c9c4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 552134 │ │ │ │ + bl 5520e4 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c06f4 │ │ │ │ ldr r3, [pc, #308] @ (2c0714 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -239002,15 +239012,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 552ad0 │ │ │ │ + bl 552a80 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 2c067c │ │ │ │ mov r0, r5 │ │ │ │ blx 225690 │ │ │ │ @@ -239068,15 +239078,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #744] @ (2c0a00 ) │ │ │ │ + ldr r1, [pc, #424] @ (2c08c0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002c0718 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -239113,88 +239123,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2c07f4 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ ldr r2, [pc, #108] @ (2c07f8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (2c07fc ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 2c07ca │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2c3138 │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #48] @ (2c0800 ) │ │ │ │ ldr r4, [pc, #48] @ (2c0804 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bhi.n 2c077c │ │ │ │ + bhi.n 2c08dc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, ip │ │ │ │ + add r4, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #984] @ (2c0bd8 ) │ │ │ │ + ldr r1, [pc, #664] @ (2c0a98 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r4, 2c086a │ │ │ │ + cbnz r4, 2c0856 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r2, r4, r6} │ │ │ │ + pop {r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0808 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 54e694 │ │ │ │ + bl 54e644 │ │ │ │ cbnz r0, 2c084c │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ ldr r1, [pc, #80] @ (2c087c ) │ │ │ │ ldr r2, [pc, #84] @ (2c0880 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2c0884 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c5294 │ │ │ │ ldr r3, [pc, #56] @ (2c0888 ) │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ @@ -239202,34 +239212,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (2c0890 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bhi.n 2c08bc │ │ │ │ + bvc.n 2c081c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bics r6, r7 │ │ │ │ + muls r6, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #336] @ (2c09d8 ) │ │ │ │ + ldr r1, [pc, #16] @ (2c0898 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvc.n 2c0874 │ │ │ │ + bvc.n 2c07d4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r6, 2c090e │ │ │ │ + cbnz r6, 2c08fa │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c08d8 │ │ │ │ + revsh r2, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0894 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -239237,21 +239247,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (2c08f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 554acc │ │ │ │ + bl 554a7c │ │ │ │ ldr r1, [pc, #64] @ (2c08fc ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 552124 │ │ │ │ + bl 5520d4 │ │ │ │ ldr r2, [pc, #56] @ (2c0900 ) │ │ │ │ ldr r3, [pc, #44] @ (2c08f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239282,26 +239292,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (2c0a78 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (2c0a7c ) │ │ │ │ add r0, pc │ │ │ │ blx 22394c │ │ │ │ mov r7, r0 │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ ldr r1, [pc, #344] @ (2c0a80 ) │ │ │ │ ldr r2, [pc, #344] @ (2c0a84 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (2c0a88 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c0a6c │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (2c0a8c ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -239390,19 +239400,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 2c09a4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 646510 │ │ │ │ + bl 6464c0 │ │ │ │ mov r0, r4 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68c0ec │ │ │ │ + bl 68c09c │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2c0a48 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 223050 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -239418,39 +239428,39 @@ │ │ │ │ blx 223c20 │ │ │ │ b.n 2c09cc │ │ │ │ ldr r1, [pc, #56] @ (2c0aa8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 223c20 │ │ │ │ b.n 2c0a36 │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + lsls r6, r2, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r1, pc, #888 @ (adr r1, 2c0df8 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bvc.n 2c0ac4 │ │ │ │ + bvs.n 2c0a24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, r7 │ │ │ │ + negs r6, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [pc, #336] @ (2c0bdc ) │ │ │ │ + ldr r0, [pc, #16] @ (2c0a9c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r0, 2c0ae2 │ │ │ │ + revsh r0, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c0c94 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2c0ade │ │ │ │ + revsh r0, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r6, 2c0ae2 │ │ │ │ + revsh r6, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r7, #252 @ 0xfc │ │ │ │ + adds r7, #172 @ 0xac │ │ │ │ lsls r5, r1, #1 │ │ │ │ - revsh r6, r2 │ │ │ │ + hlt 0x0006 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - revsh r6, r1 │ │ │ │ + rev16 r6, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev r4, r5 │ │ │ │ + cbnz r4, 2c0ae2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0aac : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -239475,15 +239485,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add r0, pc, #288 @ (adr r0, 2c0c10 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r0, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, r7] │ │ │ │ + strb r4, [r4, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002c0af8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -239493,15 +239503,15 @@ │ │ │ │ blx 2231cc │ │ │ │ ldr r3, [pc, #36] @ (2c0b38 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6a1a68 │ │ │ │ + bl 6a1a18 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -239539,53 +239549,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2c0ba8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bmi.n 2c0b44 │ │ │ │ + bmi.n 2c0aa4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r6, 2c0bc4 │ │ │ │ + cbnz r6, 2c0bb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb7ee │ │ │ │ + @ instruction: 0xb79e │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0bac : │ │ │ │ b.w 309574 │ │ │ │ │ │ │ │ 002c0bb0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 2231cc │ │ │ │ mov r4, r0 │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ ldr.w ip, [pc, #80] @ 2c0c20 │ │ │ │ ldr r2, [pc, #80] @ (2c0c24 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2c0c28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 309578 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -239601,30 +239611,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bmi.n 2c0d10 │ │ │ │ + bmi.n 2c0c70 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ands r0, r3 │ │ │ │ + subs r7, #200 @ 0xc8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp sl, r5 │ │ │ │ + cmp r2, fp │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 002c0c2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 3f0ec8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 68c0ec │ │ │ │ + bl 68c09c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2c0c56 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 223050 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239642,21 +239652,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2c0cbc ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 22394c │ │ │ │ mov r4, r0 │ │ │ │ - bl 553f44 │ │ │ │ + bl 553ef4 │ │ │ │ ldr r1, [pc, #56] @ (2c0cc0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 55212c │ │ │ │ + bl 5520dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 68c0ec │ │ │ │ + bl 68c09c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2c0ca6 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 223050 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239665,35 +239675,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r0, #8 │ │ │ │ + lsls r6, r6, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bl 34cc2 │ │ │ │ │ │ │ │ 002c0cc4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2c0d18 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 22394c │ │ │ │ mov r4, r0 │ │ │ │ - bl 553f44 │ │ │ │ + bl 553ef4 │ │ │ │ ldr r1, [pc, #56] @ (2c0d1c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 55212c │ │ │ │ + bl 5520dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 68c0ec │ │ │ │ + bl 68c09c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2c0d02 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 223050 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239702,15 +239712,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r2, r5, #6 │ │ │ │ + lsls r2, r3, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bl 10cd1e │ │ │ │ │ │ │ │ 002c0d20 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -239719,31 +239729,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (2c0da4 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 554b64 │ │ │ │ + bl 554b14 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2c0d82 │ │ │ │ ldr r4, [pc, #96] @ (2c0da8 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (2c0dac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 2231cc │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 6a1a68 │ │ │ │ + bl 6a1a18 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -239756,55 +239766,55 @@ │ │ │ │ ldr r1, [pc, #44] @ (2c0db8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #429 @ 0x1ad │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c0d6e │ │ │ │ - @ instruction: 0xb7f2 │ │ │ │ + @ instruction: 0xb7a2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r0, #5 │ │ │ │ + lsls r6, r6, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 2c0dac │ │ │ │ + bcs.n 2c0d0c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb806 │ │ │ │ + @ instruction: 0xb7b6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 2c0d34 │ │ │ │ + bcs.n 2c0e94 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb7a2 │ │ │ │ + @ instruction: 0xb752 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r2, r3, r4, r6, r7, lr} │ │ │ │ + push {r2, r3, r7, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0dbc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54e0d0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 54e080 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #96] @ (2c0e3c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5519f0 │ │ │ │ + bl 5519a0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2c0e0a │ │ │ │ ldr r3, [pc, #88] @ (2c0e40 ) │ │ │ │ ldr r2, [pc, #88] @ (2c0e44 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -239814,43 +239824,43 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c0e50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #445 @ 0x1bd │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb796 │ │ │ │ + @ instruction: 0xb746 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 2c0f08 │ │ │ │ + bcs.n 2c0e68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb7d8 │ │ │ │ + @ instruction: 0xb788 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 2c0ec0 │ │ │ │ + bne.n 2c0e20 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb774 │ │ │ │ + @ instruction: 0xb724 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r2, r4, r6, lr} │ │ │ │ + push {r2, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c0e64 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ strh r6, [r1, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -239859,15 +239869,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (2c11a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (2c11a4 ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 2c1190 │ │ │ │ add r3, pc │ │ │ │ @@ -239880,587 +239890,587 @@ │ │ │ │ ldr r3, [pc, #764] @ (2c11b0 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #224] @ 0xe0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r2, [pc, #744] @ (2c11b4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (2c11b8 ) │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r3, [pc, #740] @ (2c11bc ) │ │ │ │ ldr r2, [pc, #740] @ (2c11c0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r2, [pc, #728] @ (2c11c4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (2c11c8 ) │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r3, [pc, #724] @ (2c11cc ) │ │ │ │ ldr r2, [pc, #724] @ (2c11d0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r2, [pc, #712] @ (2c11d4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (2c11d8 ) │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r3, [pc, #708] @ (2c11dc ) │ │ │ │ ldr r2, [pc, #708] @ (2c11e0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r2, [pc, #696] @ (2c11e4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (2c11e8 ) │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r3, [pc, #692] @ (2c11ec ) │ │ │ │ ldr r2, [pc, #692] @ (2c11f0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r2, [pc, #680] @ (2c11f4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (2c11f8 ) │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r3, [pc, #676] @ (2c11fc ) │ │ │ │ ldr r2, [pc, #676] @ (2c1200 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r2, [pc, #664] @ (2c1204 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r3, [pc, #656] @ (2c1208 ) │ │ │ │ ldr r1, [pc, #656] @ (2c120c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (2c1210 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (2c1214 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552b28 │ │ │ │ + bl 552ad8 │ │ │ │ ldr r2, [pc, #640] @ (2c1218 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (2c121c ) │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r3, [pc, #636] @ (2c1220 ) │ │ │ │ ldr r1, [pc, #636] @ (2c1224 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (2c1228 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (2c122c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552b28 │ │ │ │ + bl 552ad8 │ │ │ │ ldr r2, [pc, #620] @ (2c1230 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r3, [pc, #612] @ (2c1234 ) │ │ │ │ ldr r1, [pc, #612] @ (2c1238 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (2c123c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (2c1240 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552b28 │ │ │ │ + bl 552ad8 │ │ │ │ ldr r2, [pc, #596] @ (2c1244 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r3, [pc, #588] @ (2c1248 ) │ │ │ │ ldr r1, [pc, #592] @ (2c124c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (2c1250 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (2c1254 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552b28 │ │ │ │ + bl 552ad8 │ │ │ │ ldr r2, [pc, #576] @ (2c1258 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r1, [pc, #568] @ (2c125c ) │ │ │ │ ldr r3, [pc, #568] @ (2c1260 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (2c1264 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r2, [pc, #560] @ (2c1268 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r1, [pc, #552] @ (2c126c ) │ │ │ │ ldr r3, [pc, #552] @ (2c1270 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (2c1274 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555258 │ │ │ │ + bl 555208 │ │ │ │ ldr r2, [pc, #544] @ (2c1278 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r1, [pc, #536] @ (2c127c ) │ │ │ │ ldr r3, [pc, #536] @ (2c1280 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (2c1284 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555258 │ │ │ │ + bl 555208 │ │ │ │ ldr r2, [pc, #528] @ (2c1288 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r1, [pc, #520] @ (2c128c ) │ │ │ │ ldr r3, [pc, #520] @ (2c1290 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #520] @ (2c1294 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555258 │ │ │ │ + bl 555208 │ │ │ │ ldr r2, [pc, #512] @ (2c1298 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r1, [pc, #504] @ (2c129c ) │ │ │ │ ldr r3, [pc, #504] @ (2c12a0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #504] @ (2c12a4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555258 │ │ │ │ + bl 555208 │ │ │ │ ldr r2, [pc, #496] @ (2c12a8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r1, [pc, #488] @ (2c12ac ) │ │ │ │ ldr r3, [pc, #488] @ (2c12b0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #488] @ (2c12b4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555258 │ │ │ │ + bl 555208 │ │ │ │ ldr r2, [pc, #480] @ (2c12b8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r1, [pc, #472] @ (2c12bc ) │ │ │ │ ldr r3, [pc, #472] @ (2c12c0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #472] @ (2c12c4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r2, [pc, #464] @ (2c12c8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r1, [pc, #456] @ (2c12cc ) │ │ │ │ ldr r3, [pc, #456] @ (2c12d0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #456] @ (2c12d4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555258 │ │ │ │ + bl 555208 │ │ │ │ ldr r2, [pc, #448] @ (2c12d8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r1, [pc, #440] @ (2c12dc ) │ │ │ │ ldr r3, [pc, #440] @ (2c12e0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 554424 │ │ │ │ + bl 5543d4 │ │ │ │ ldr r2, [pc, #424] @ (2c12e4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r1, [pc, #416] @ (2c12e8 ) │ │ │ │ ldr r3, [pc, #416] @ (2c12ec ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #416] @ (2c12f0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r2, [pc, #408] @ (2c12f4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r2, [pc, #400] @ (2c12f8 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #396] @ (2c12fc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 554424 │ │ │ │ + bl 5543d4 │ │ │ │ ldr r2, [pc, #384] @ (2c1300 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5558e0 │ │ │ │ + bl 555890 │ │ │ │ ldr r2, [pc, #376] @ (2c1304 ) │ │ │ │ b.n 2c1308 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2c119c │ │ │ │ + bcs.n 2c10fc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r5, #114 @ 0x72 │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - orrs r6, r0 │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #188 @ 0xbc │ │ │ │ + subs r6, #108 @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r5, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb71e │ │ │ │ + @ instruction: 0xb6ce │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb72a │ │ │ │ + @ instruction: 0xb6da │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb71e │ │ │ │ + @ instruction: 0xb6ce │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + @ instruction: 0xb6d2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb716 │ │ │ │ + @ instruction: 0xb6c6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ands r2, r2 │ │ │ │ + subs r7, #194 @ 0xc2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb712 │ │ │ │ + @ instruction: 0xb6c2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb746 │ │ │ │ + @ instruction: 0xb6f6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r5, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb70e │ │ │ │ + @ instruction: 0xb6be │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + @ instruction: 0xb6d2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb716 │ │ │ │ + @ instruction: 0xb6c6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r5, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb73a │ │ │ │ + @ instruction: 0xb6ea │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + @ instruction: 0xb6d2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb72a │ │ │ │ + @ instruction: 0xb6da │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb73e │ │ │ │ + @ instruction: 0xb6ee │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb726 │ │ │ │ + @ instruction: 0xb6d6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r7, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #152 @ 0x98 │ │ │ │ + subs r6, #72 @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb732 │ │ │ │ + @ instruction: 0xb6e2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb712 │ │ │ │ + @ instruction: 0xb6c2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r5, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb726 │ │ │ │ + @ instruction: 0xb6d6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r3, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb73c │ │ │ │ + @ instruction: 0xb6ec │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r2, r3] │ │ │ │ + ldr r4, [r0, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r7, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb734 │ │ │ │ + @ instruction: 0xb6e4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb75a │ │ │ │ + @ instruction: 0xb70a │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r5, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb758 │ │ │ │ + @ instruction: 0xb708 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb782 │ │ │ │ + @ instruction: 0xb732 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb780 │ │ │ │ + @ instruction: 0xb730 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb796 │ │ │ │ + @ instruction: 0xb746 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb790 │ │ │ │ + @ instruction: 0xb740 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb7a6 │ │ │ │ + @ instruction: 0xb756 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7a4 │ │ │ │ + @ instruction: 0xb754 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r7, #18 │ │ │ │ + subs r6, #194 @ 0xc2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7bc │ │ │ │ + @ instruction: 0xb76c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb7d2 │ │ │ │ + @ instruction: 0xb782 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7cc │ │ │ │ + @ instruction: 0xb77c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb7ee │ │ │ │ + @ instruction: 0xb79e │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7e8 │ │ │ │ + @ instruction: 0xb798 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb7ea │ │ │ │ + @ instruction: 0xb79a │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7e8 │ │ │ │ + @ instruction: 0xb798 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb808 │ │ │ │ + @ instruction: 0xb7b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ - @ instruction: 0xb80c │ │ │ │ + @ instruction: 0xb7bc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb82a │ │ │ │ + @ instruction: 0xb7da │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb82c │ │ │ │ + @ instruction: 0xb7dc │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r7, [pc, #432] @ (2c14ac ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r4, r0] │ │ │ │ + ldrb r2, [r2, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb82c │ │ │ │ + @ instruction: 0xb7dc │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r1, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #44] @ (2c1338 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #44] @ (2c133c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #40] @ (2c1340 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 552b28 │ │ │ │ + bl 552ad8 │ │ │ │ ldr r2, [pc, #28] @ (2c1344 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5558e0 │ │ │ │ + b.w 555890 │ │ │ │ nop │ │ │ │ - svc 214 @ 0xd6 │ │ │ │ + svc 134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r3, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6ce │ │ │ │ + @ instruction: 0xb67e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb6da │ │ │ │ + @ instruction: 0xb68a │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 554acc │ │ │ │ + bl 554a7c │ │ │ │ mov r1, r4 │ │ │ │ - bl 55489c │ │ │ │ + bl 55484c │ │ │ │ cbz r0, 2c137e │ │ │ │ ldr r1, [pc, #68] @ (2c13b0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 554674 │ │ │ │ + b.w 554624 │ │ │ │ ldr r3, [pc, #52] @ (2c13b4 ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr.w ip, [pc, #48] @ 2c13b8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (2c13bc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - push {r1, r2, r3, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r5, r6, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r2, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb6a6 │ │ │ │ + @ instruction: 0xb656 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb68e │ │ │ │ + @ instruction: 0xb63e │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (2c149c ) │ │ │ │ @@ -240468,15 +240478,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (2c14a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -240485,26 +240495,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 551e44 │ │ │ │ + bl 551df4 │ │ │ │ cbz r0, 2c1422 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e50 │ │ │ │ + bl 551e00 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2c1470 │ │ │ │ blx 224790 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 2c1486 │ │ │ │ ldr r1, [pc, #112] @ (2c14a8 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -240542,48 +240552,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (2c14b4 ) │ │ │ │ ldr r0, [pc, #40] @ (2c14b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldmia r5, {r3, r5, r7} │ │ │ │ + ldmia r5!, {r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #26 │ │ │ │ + adds r7, #202 @ 0xca │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r5, #174 @ 0xae │ │ │ │ + subs r5, #94 @ 0x5e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r2, r3, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r2, r6, r7, lr} │ │ │ │ + push {r1, r2, r4, r5, r6, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #124] @ (2c1554 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (2c1558 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (2c155c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 2234f4 │ │ │ │ @@ -240613,19 +240623,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r4!, {r1, r2, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r7, #18 │ │ │ │ + adds r6, #194 @ 0xc2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #168 @ 0xa8 │ │ │ │ + subs r4, #88 @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c15a8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240634,30 +240644,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c15b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r2} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, #116 @ 0x74 │ │ │ │ + adds r6, #36 @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #10 │ │ │ │ + subs r3, #186 @ 0xba │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c15fc │ │ │ │ sub sp, #8 │ │ │ │ @@ -240666,30 +240676,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c1604 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r4, r5, r7} │ │ │ │ + ldmia r3!, {r1, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, #32 │ │ │ │ + adds r5, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #182 @ 0xb6 │ │ │ │ + subs r3, #102 @ 0x66 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c164c │ │ │ │ sub sp, #12 │ │ │ │ @@ -240697,29 +240707,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1654 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r3, {r1, r2, r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #204 @ 0xcc │ │ │ │ + adds r5, #124 @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #98 @ 0x62 │ │ │ │ + subs r3, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c16a0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240728,30 +240738,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c16a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #124 @ 0x7c │ │ │ │ + adds r5, #44 @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #18 │ │ │ │ + subs r2, #194 @ 0xc2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c16f0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240759,29 +240769,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c16f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #40 @ 0x28 │ │ │ │ + adds r4, #216 @ 0xd8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #190 @ 0xbe │ │ │ │ + subs r2, #110 @ 0x6e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c1740 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240789,29 +240799,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1748 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r2!, {r1, r3, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #216 @ 0xd8 │ │ │ │ + adds r4, #136 @ 0x88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #110 @ 0x6e │ │ │ │ + subs r2, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c1794 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240820,30 +240830,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c179c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r2!, {r1, r3, r4} │ │ │ │ + ldmia r1, {r1, r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #136 @ 0x88 │ │ │ │ + adds r4, #56 @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #30 │ │ │ │ + subs r1, #206 @ 0xce │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c17e4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240851,29 +240861,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c17ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #52 @ 0x34 │ │ │ │ + adds r3, #228 @ 0xe4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #202 @ 0xca │ │ │ │ + subs r1, #122 @ 0x7a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c1834 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240881,29 +240891,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c183c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r3, #228 @ 0xe4 │ │ │ │ + adds r3, #148 @ 0x94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #122 @ 0x7a │ │ │ │ + subs r1, #42 @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c1888 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240912,30 +240922,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c1890 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r5} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r3, #148 @ 0x94 │ │ │ │ + adds r3, #68 @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #42 @ 0x2a │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c18d8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240943,29 +240953,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c18e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r3, #64 @ 0x40 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #214 @ 0xd6 │ │ │ │ + subs r0, #134 @ 0x86 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c192c │ │ │ │ sub sp, #8 │ │ │ │ @@ -240974,30 +240984,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c1934 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r7} │ │ │ │ + ldmia r0!, {r1, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, #240 @ 0xf0 │ │ │ │ + adds r2, #160 @ 0xa0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #134 @ 0x86 │ │ │ │ + subs r0, #54 @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c197c │ │ │ │ sub sp, #12 │ │ │ │ @@ -241005,29 +241015,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1984 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r2, r3, r5} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, #156 @ 0x9c │ │ │ │ + adds r2, #76 @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #50 @ 0x32 │ │ │ │ + adds r7, #226 @ 0xe2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c19d0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -241036,30 +241046,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c19d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, #76 @ 0x4c │ │ │ │ + adds r1, #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #226 @ 0xe2 │ │ │ │ + adds r7, #146 @ 0x92 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c1a20 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241067,29 +241077,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1a28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r7!, {r1, r3, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r1, #248 @ 0xf8 │ │ │ │ + adds r1, #168 @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #142 @ 0x8e │ │ │ │ + adds r7, #62 @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c1a74 │ │ │ │ sub sp, #8 │ │ │ │ @@ -241098,30 +241108,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c1a7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r7!, {r1, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r1, #168 @ 0xa8 │ │ │ │ + adds r1, #88 @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #62 @ 0x3e │ │ │ │ + adds r6, #238 @ 0xee │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c1ac4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241129,29 +241139,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1acc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r1, #84 @ 0x54 │ │ │ │ + adds r1, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2c1b20 │ │ │ │ sub sp, #8 │ │ │ │ @@ -241160,148 +241170,148 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c1b28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r2, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r1, #4 │ │ │ │ + adds r0, #180 @ 0xb4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #154 @ 0x9a │ │ │ │ + adds r6, #74 @ 0x4a │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #196] @ (2c1c10 ) │ │ │ │ ldr r2, [pc, #200] @ (2c1c14 ) │ │ │ │ ldr r1, [pc, #200] @ (2c1c18 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2c1c04 │ │ │ │ ldr r0, [pc, #180] @ (2c1c1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5529a4 │ │ │ │ + bl 552954 │ │ │ │ ldr r1, [pc, #176] @ (2c1c20 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 553480 │ │ │ │ + bl 553430 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2c1b92 │ │ │ │ ldr r1, [pc, #164] @ (2c1c24 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 55375c │ │ │ │ + bl 55370c │ │ │ │ cbnz r0, 2c1bae │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 554acc │ │ │ │ + bl 554a7c │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5543fc │ │ │ │ + bl 5543ac │ │ │ │ ldr r1, [pc, #104] @ (2c1c28 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5535dc │ │ │ │ + bl 55358c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c1b90 │ │ │ │ ldr r1, [pc, #92] @ (2c1c2c ) │ │ │ │ movw r3, #1101 @ 0x44d │ │ │ │ ldr r2, [pc, #88] @ (2c1c30 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2c1c34 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r6 │ │ │ │ - bl 5559e0 │ │ │ │ + bl 555990 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c1b92 │ │ │ │ ldr r1, [pc, #64] @ (2c1c38 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 554674 │ │ │ │ + bl 554624 │ │ │ │ b.n 2c1b90 │ │ │ │ ldr r0, [pc, #52] @ (2c1c3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5529a4 │ │ │ │ + bl 552954 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c1b7e │ │ │ │ - stmia r6!, {r1, r4, r5} │ │ │ │ + stmia r5!, {r1, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #162 @ 0xa2 │ │ │ │ + adds r0, #82 @ 0x52 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #54 @ 0x36 │ │ │ │ + adds r5, #230 @ 0xe6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, sp, #152 @ 0x98 │ │ │ │ + add r6, sp, #856 @ 0x358 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #184 @ 0xb8 │ │ │ │ + add r6, sp, #888 @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r1, #21] │ │ │ │ + strb r2, [r7, #19] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, sp, #1016 @ 0x3f8 │ │ │ │ + add r6, sp, #696 @ 0x2b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r3, r5, r7} │ │ │ │ + stmia r5!, {r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #960 @ 0x3c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r1, r5} │ │ │ │ + cbnz r2, 2c1cac │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r3, r6] │ │ │ │ + strh r0, [r1, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #664 @ 0x298 │ │ │ │ + add r6, sp, #344 @ 0x158 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 2c1cc8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -241319,25 +241329,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2c1cdc ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #84] @ (2c1ce0 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 64b6d0 │ │ │ │ + bl 64b680 │ │ │ │ ldr r2, [pc, #64] @ (2c1ce4 ) │ │ │ │ ldr r3, [pc, #44] @ (2c1cd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241347,23 +241357,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ - stmia r5!, {r1, r2, r5} │ │ │ │ + stmia r4!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #24 │ │ │ │ + adds r4, #200 @ 0xc8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r7, #126 @ 0x7e │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c1ee4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r5, #50] @ 0x32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -241387,25 +241397,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 687da4 │ │ │ │ + bl 687d54 │ │ │ │ ldr r2, [pc, #60] @ (2c1d88 ) │ │ │ │ ldr r3, [pc, #44] @ (2c1d7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241416,23 +241426,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrh r2, [r7, #46] @ 0x2e │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #114 @ 0x72 │ │ │ │ + adds r4, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r6, #210 @ 0xd2 │ │ │ │ + cmp r6, #130 @ 0x82 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -241452,23 +241462,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ vldr d7, [pc, #68] @ 2c1e20 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 687da4 │ │ │ │ + bl 687d54 │ │ │ │ cbz r0, 2c1df4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #68] @ (2c1e3c ) │ │ │ │ ldr r3, [pc, #56] @ (2c1e30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241483,23 +241493,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #206 @ 0xce │ │ │ │ + adds r3, #126 @ 0x7e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r6, #46 @ 0x2e │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -241519,30 +241529,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 646330 │ │ │ │ + bl 6462e0 │ │ │ │ cbz r0, 2c1eae │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 22b944 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 645fc4 │ │ │ │ + bl 645f74 │ │ │ │ ldr r2, [pc, #60] @ (2c1eec ) │ │ │ │ ldr r3, [pc, #44] @ (2c1ee0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241553,23 +241563,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r2, r5} │ │ │ │ + stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrh r6, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #26 │ │ │ │ + adds r2, #202 @ 0xca │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #124 @ 0x7c │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r2, [r3, #34] @ 0x22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241579,24 +241589,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2c1f30 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #228 @ 0xe4 │ │ │ │ + cmp r4, #148 @ 0x94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #122 @ 0x7a │ │ │ │ + adds r2, #42 @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c1f6c │ │ │ │ sub sp, #12 │ │ │ │ @@ -241604,24 +241614,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2c1f74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ - stmia r2!, {r1, r4, r5} │ │ │ │ + stmia r1!, {r1, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #160 @ 0xa0 │ │ │ │ + cmp r4, #80 @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + adds r1, #230 @ 0xe6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c1fb0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241629,24 +241639,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2c1fb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #92 @ 0x5c │ │ │ │ + cmp r4, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r1, #242 @ 0xf2 │ │ │ │ + adds r1, #162 @ 0xa2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c1ff4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241654,24 +241664,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2c1ffc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #24 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r1, #174 @ 0xae │ │ │ │ + adds r1, #94 @ 0x5e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c2038 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241679,24 +241689,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2c2040 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ - stmia r1!, {r1, r2, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #212 @ 0xd4 │ │ │ │ + cmp r3, #132 @ 0x84 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r1, #106 @ 0x6a │ │ │ │ + adds r1, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c2080 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241704,25 +241714,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2c2088 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r5} │ │ │ │ + stmia r0!, {r1, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #144 @ 0x90 │ │ │ │ + cmp r3, #64 @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r1, #38 @ 0x26 │ │ │ │ + adds r0, #214 @ 0xd6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c20c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241730,25 +241740,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2c20d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r3, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #72 @ 0x48 │ │ │ │ + cmp r2, #248 @ 0xf8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #222 @ 0xde │ │ │ │ + adds r0, #142 @ 0x8e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c2110 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241756,25 +241766,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2c2118 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r4, r7} │ │ │ │ + stmia r0!, {r1, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ + cmp r2, #176 @ 0xb0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #150 @ 0x96 │ │ │ │ + adds r0, #70 @ 0x46 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c2158 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241782,25 +241792,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2c2160 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r3, r6} │ │ │ │ - lsls r1, r2, #1 │ │ │ │ - cmp r2, #184 @ 0xb8 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - adds r0, #78 @ 0x4e │ │ │ │ + itte │ │ │ │ + lsl r1, r2, #1 │ │ │ │ + cmp r2, #104 @ 0x68 │ │ │ │ + lslal r0, r0, #1 │ │ │ │ + cmp r7, #254 @ 0xfe │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2c21a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241808,26 +241818,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2c21ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ nop │ │ │ │ - stmia r0!, {r1} │ │ │ │ - lsls r1, r2, #1 │ │ │ │ - cmp r2, #112 @ 0x70 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - adds r0, #6 │ │ │ │ + itee lt │ │ │ │ + lsllt r1, r2, #1 │ │ │ │ + cmpge r2, #32 │ │ │ │ + lslge r0, r0, #1 │ │ │ │ + cmp r7, #182 @ 0xb6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2c2254 │ │ │ │ sub sp, #20 │ │ │ │ @@ -241845,28 +241855,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 64b964 │ │ │ │ + bl 64b914 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 2c223c │ │ │ │ cbz r1, 2c2218 │ │ │ │ mov r0, r1 │ │ │ │ - bl 646f9c │ │ │ │ + bl 646f4c │ │ │ │ ldr r2, [pc, #76] @ (2c2268 ) │ │ │ │ ldr r3, [pc, #64] @ (2c225c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241881,26 +241891,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 22b29c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c2218 │ │ │ │ - bl 646f9c │ │ │ │ + bl 646f4c │ │ │ │ b.n 2c2218 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ - itet lt │ │ │ │ - lsllt r1, r2, #1 │ │ │ │ - ldrhge r6, [r6, #8] │ │ │ │ - lsllt r1, r4, #1 │ │ │ │ + itte vs │ │ │ │ + lslvs r1, r2, #1 │ │ │ │ + ldrhvs r6, [r6, #8] │ │ │ │ + lslvc r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #168 @ 0xa8 │ │ │ │ + cmp r7, #88 @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, #12 │ │ │ │ + cmp r1, #188 @ 0xbc │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r0, [r6, #6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -241920,15 +241930,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (2c2350 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -241955,15 +241965,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2c2354 ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 64bb5c │ │ │ │ + bl 64bb0c │ │ │ │ ldr r2, [pc, #68] @ (2c2358 ) │ │ │ │ ldr r3, [pc, #44] @ (2c2344 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -241974,23 +241984,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bkpt 0x00fa │ │ │ │ + bkpt 0x00aa │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #236 @ 0xec │ │ │ │ + cmp r6, #156 @ 0x9c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #82 @ 0x52 │ │ │ │ + cmp r1, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r6, [r1, #2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c2558 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #62] @ 0x3e │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -242016,15 +242026,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 2258a8 │ │ │ │ @@ -242040,17 +242050,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 2c23aa │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 646330 │ │ │ │ + bl 6462e0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 645fc4 │ │ │ │ + bl 645f74 │ │ │ │ ldr r2, [pc, #64] @ (2c2428 ) │ │ │ │ ldr r3, [pc, #52] @ (2c2420 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -242061,23 +242071,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ - bkpt 0x000c │ │ │ │ + pop {r2, r3, r4, r5, r7, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ strh r6, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r6, #6 │ │ │ │ + cmp r5, #182 @ 0xb6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + cmp r0, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r2, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242087,33 +242097,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (2c2484 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2c246a │ │ │ │ - bl 5544ec │ │ │ │ + bl 55449c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - pop {r1, r3, r4, r5, pc} │ │ │ │ + pop {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #168 @ 0xa8 │ │ │ │ + movs r7, #88 @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #62 @ 0x3e │ │ │ │ + cmp r4, #238 @ 0xee │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c24d8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242122,34 +242132,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c24e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ blx 225690 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - pop {r1, r2, r3, r4, r6, r7} │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #76 @ 0x4c │ │ │ │ + movs r6, #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #226 @ 0xe2 │ │ │ │ + cmp r4, #146 @ 0x92 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c2534 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242158,34 +242168,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c253c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ blx 225690 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - pop {r1, r7} │ │ │ │ + pop {r1, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #240 @ 0xf0 │ │ │ │ + movs r6, #160 @ 0xa0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #134 @ 0x86 │ │ │ │ + cmp r4, #54 @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c2590 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242194,34 +242204,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c2598 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ blx 225690 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - pop {r1, r2, r5} │ │ │ │ + cbnz r6, 2c2608 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #148 @ 0x94 │ │ │ │ + movs r6, #68 @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #42 @ 0x2a │ │ │ │ + cmp r3, #218 @ 0xda │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c25ec │ │ │ │ sub sp, #12 │ │ │ │ @@ -242230,34 +242240,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c25f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ blx 225690 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cbnz r2, 2c2662 │ │ │ │ + cbnz r2, 2c264e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #56 @ 0x38 │ │ │ │ + movs r5, #232 @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #206 @ 0xce │ │ │ │ + cmp r3, #126 @ 0x7e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2c264c │ │ │ │ sub sp, #12 │ │ │ │ @@ -242266,34 +242276,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2c2654 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ blx 225690 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cbnz r6, 2c26aa │ │ │ │ + cbnz r6, 2c2696 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r5, #220 @ 0xdc │ │ │ │ + movs r5, #140 @ 0x8c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #114 @ 0x72 │ │ │ │ + cmp r3, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2c26ac │ │ │ │ sub sp, #12 │ │ │ │ @@ -242302,34 +242312,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2c26b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ blx 225690 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cbnz r6, 2c26f2 │ │ │ │ + hlt 0x003e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r5, #124 @ 0x7c │ │ │ │ + movs r5, #44 @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #18 │ │ │ │ + cmp r2, #194 @ 0xc2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2c270c │ │ │ │ sub sp, #12 │ │ │ │ @@ -242338,34 +242348,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2c2714 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ blx 225690 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - hlt 0x002e │ │ │ │ + rev16 r6, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r5, #28 │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, #178 @ 0xb2 │ │ │ │ + cmp r2, #98 @ 0x62 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2c276c │ │ │ │ sub sp, #12 │ │ │ │ @@ -242374,34 +242384,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2c2774 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ blx 225690 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rev16 r6, r1 │ │ │ │ + cbnz r6, 2c27ae │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r4, #188 @ 0xbc │ │ │ │ + movs r4, #108 @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, #82 @ 0x52 │ │ │ │ + cmp r2, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 2c27d4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -242411,15 +242421,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (2c27d8 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (2c27dc ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ca314 │ │ │ │ cbz r0, 2c27c0 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 2234f4 │ │ │ │ @@ -242430,19 +242440,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbnz r0, 2c2814 │ │ │ │ + cbnz r0, 2c2800 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r1, #240 @ 0xf0 │ │ │ │ + cmp r1, #160 @ 0xa0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #84 @ 0x54 │ │ │ │ + movs r4, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2c286c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -242450,15 +242460,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (2c2874 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 2234f4 │ │ │ │ @@ -242482,19 +242492,19 @@ │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2234f0 │ │ │ │ - cbnz r0, 2c2892 │ │ │ │ + cbnz r0, 2c287e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r3, #250 @ 0xfa │ │ │ │ + movs r3, #170 @ 0xaa │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #142 @ 0x8e │ │ │ │ + cmp r1, #62 @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (2c2920 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -242504,15 +242514,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (2c2928 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #132] @ (2c292c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 224da4 │ │ │ │ cbz r0, 2c28ee │ │ │ │ ldr r1, [pc, #124] @ (2c2930 ) │ │ │ │ @@ -242542,36 +242552,36 @@ │ │ │ │ add.w r3, r5, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #60] @ (2c2938 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xb8f0 │ │ │ │ + @ instruction: 0xb8a0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #244 @ 0xf4 │ │ │ │ + cmp r0, #164 @ 0xa4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #88 @ 0x58 │ │ │ │ + movs r3, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r2, 2c29a0 │ │ │ │ + cbz r2, 2c298c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #872 @ (adr r2, 2c2c9c ) │ │ │ │ + add r2, pc, #552 @ (adr r2, 2c2b5c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, pc, #944 @ (adr r1, 2c2ce8 ) │ │ │ │ + add r1, pc, #624 @ (adr r1, 2c2ba8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, pc, #120 @ (adr r1, 2c29b4 ) │ │ │ │ + add r0, pc, #824 @ (adr r0, 2c2c74 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 2c2a24 │ │ │ │ @@ -242601,35 +242611,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 64b6d0 │ │ │ │ + bl 64b680 │ │ │ │ cbz r0, 2c29ee │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 2c29d0 │ │ │ │ mov r1, r4 │ │ │ │ bl 3dc890 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 2c29ce │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 646f60 │ │ │ │ + bl 646f10 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ b.n 2c29f6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 2c29e2 │ │ │ │ mov r1, r4 │ │ │ │ bl 3dc890 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -242637,15 +242647,15 @@ │ │ │ │ bne.n 2c29be │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2c14bc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 223ea4 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #72] @ (2c2a40 ) │ │ │ │ ldr r3, [pc, #44] @ (2c2a28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -242665,19 +242675,19 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #12] │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #104 @ 0x68 │ │ │ │ + movs r2, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb7f6 │ │ │ │ + @ instruction: 0xb7a6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #252 @ 0xfc │ │ │ │ + movs r7, #172 @ 0xac │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r2, [r2, #8] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -242697,15 +242707,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (2c2b9c ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -242770,15 +242780,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (2c2ba0 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 64b964 │ │ │ │ + bl 64b914 │ │ │ │ ldr r2, [pc, #64] @ (2c2ba4 ) │ │ │ │ ldr r3, [pc, #44] @ (2c2b90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -242788,23 +242798,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + @ instruction: 0xb6d2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ strh r2, [r4, #4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #20 │ │ │ │ + movs r6, #196 @ 0xc4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #122 @ 0x7a │ │ │ │ + movs r1, #42 @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r4, [r6, #2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c2da4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, #30] │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -242828,24 +242838,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 2258a8 │ │ │ │ movs r3, #0 │ │ │ │ @@ -242867,36 +242877,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (2c2d64 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5551d8 │ │ │ │ + bl 555188 │ │ │ │ ldr r2, [pc, #276] @ (2c2d68 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 555790 │ │ │ │ + bl 555740 │ │ │ │ ldr r1, [pc, #268] @ (2c2d6c ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (2c2d70 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (2c2d74 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5551d8 │ │ │ │ + bl 555188 │ │ │ │ ldr r2, [pc, #252] @ (2c2d78 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 555790 │ │ │ │ + bl 555740 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -242941,71 +242951,71 @@ │ │ │ │ ldr r2, [pc, #132] @ (2c2d88 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5551d8 │ │ │ │ + bl 555188 │ │ │ │ ldr r2, [pc, #116] @ (2c2d8c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (2c2d90 ) │ │ │ │ - bl 555790 │ │ │ │ + bl 555740 │ │ │ │ ldr r3, [pc, #108] @ (2c2d94 ) │ │ │ │ ldr r2, [pc, #112] @ (2c2d98 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5550f0 │ │ │ │ + bl 5550a0 │ │ │ │ ldr r2, [pc, #100] @ (2c2d9c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 555790 │ │ │ │ + bl 555740 │ │ │ │ b.n 2c2c26 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r1, #29] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #198 @ 0xc6 │ │ │ │ + movs r5, #118 @ 0x76 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r2, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r5, r6, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r0, #40 @ 0x28 │ │ │ │ + subs r0, r3, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [sp, #368] @ 0x170 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldc 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ - ldr r7, [sp, #304] @ 0x130 │ │ │ │ + ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldcl 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [r5], {255} @ 0xff │ │ │ │ - ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r0, [r7, #24] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r5, #12 │ │ │ │ + subs r4, #188 @ 0xbc │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [pc, #-1020]! @ 2c2990 │ │ │ │ - ldr r6, [sp, #0] │ │ │ │ + ldr r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl ffef6d9a <__bss_end__@@Base+0xff4fe21e> │ │ │ │ - ldr r6, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r6, [pc, #532] @ (2c2fc8 ) │ │ │ │ @@ -243039,30 +243049,30 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 64bb5c │ │ │ │ + bl 64bb0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c2ebc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c2eee │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -243108,19 +243118,19 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 646fd8 │ │ │ │ + bl 646f88 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #296] @ (2c2ff0 ) │ │ │ │ ldr r3, [pc, #260] @ (2c2fcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -243159,15 +243169,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (2c2ffc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2c2eb8 │ │ │ │ vldr d7, [pc, #128] @ 2c2fc0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #184] @ (2c3000 ) │ │ │ │ mov.w r2, #664 @ 0x298 │ │ │ │ ldr r4, [pc, #184] @ (2c3004 ) │ │ │ │ @@ -243176,15 +243186,15 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2c2eb8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #156] @ (2c300c ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #152] @ (2c3010 ) │ │ │ │ @@ -243193,15 +243203,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (2c3014 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2c2eb8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (2c3018 ) │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ ldr r1, [pc, #124] @ (2c301c ) │ │ │ │ @@ -243210,15 +243220,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2c3020 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2c2eb8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -243226,51 +243236,51 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, #21] │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2c3046 │ │ │ │ + cbz r0, 2c3032 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, r1, #0 │ │ │ │ + adds r0, r7, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #154 @ 0x9a │ │ │ │ + movs r3, #74 @ 0x4a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - uxtb r6, r3 │ │ │ │ + uxth r6, r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #664] @ 0x298 │ │ │ │ + ldr r5, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r4, [r0, #17] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - sxtb r0, r3 │ │ │ │ + sxth r0, r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [sp, #248] @ 0xf8 │ │ │ │ + ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r2, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sxth r2, r6 │ │ │ │ + cbz r2, 2c303c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #816] @ 0x330 │ │ │ │ + ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ + ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #656] @ 0x290 │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sxth r0, r0 │ │ │ │ + cbz r0, 2c3044 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r0, 2c305a │ │ │ │ + cbz r0, 2c3046 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002c3024 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -243299,25 +243309,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (2c30d4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2c30c4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551e34 │ │ │ │ - bl 551e58 │ │ │ │ + bl 551de4 │ │ │ │ + bl 551e08 │ │ │ │ ldr.w r4, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 2c30c4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5519f0 │ │ │ │ + bl 5519a0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -243332,31 +243342,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r6, [r0, #15] │ │ │ │ + strb r6, [r6, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c30d8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 551e58 │ │ │ │ + bl 551e08 │ │ │ │ ldr.w r4, [r4, #172] @ 0xac │ │ │ │ cbz r4, 2c3126 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5519f0 │ │ │ │ + bl 5519a0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -243381,24 +243391,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (2c3220 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #208] @ (2c3224 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (2c3228 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -243424,15 +243434,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 2256c4 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 2c31d0 │ │ │ │ - bl 5545a8 │ │ │ │ + bl 554558 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 2258a8 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -243456,41 +243466,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add sp, #176 @ 0xb0 │ │ │ │ + add r7, sp, #880 @ 0x370 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, r3, r2 │ │ │ │ + subs r2, r1, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r0, #46 @ 0x2e │ │ │ │ + subs r6, r3, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 002c322c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (2c360c ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #964] @ (2c3610 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (2c3614 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3596 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -243667,15 +243677,15 @@ │ │ │ │ ldr r1, [pc, #444] @ (2c3620 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243686,27 +243696,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #404] @ (2c362c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c3448 │ │ │ │ ldr r3, [pc, #392] @ (2c3630 ) │ │ │ │ ldr r2, [pc, #392] @ (2c3634 ) │ │ │ │ ldr r1, [pc, #396] @ (2c3638 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #851 @ 0x353 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243717,15 +243727,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (2c3644 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243736,15 +243746,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243755,15 +243765,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #866 @ 0x362 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243774,15 +243784,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243791,120 +243801,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (2c3670 ) │ │ │ │ mov.w r2, #836 @ 0x344 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c3448 │ │ │ │ ldr r3, [pc, #192] @ (2c3674 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #192] @ (2c3678 ) │ │ │ │ mov.w r2, #912 @ 0x390 │ │ │ │ ldr r1, [pc, #192] @ (2c367c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c3448 │ │ │ │ ldr r3, [pc, #172] @ (2c3680 ) │ │ │ │ ldr r2, [pc, #172] @ (2c3684 ) │ │ │ │ ldr r1, [pc, #176] @ (2c3688 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #925 @ 0x39d │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c3448 │ │ │ │ ldr r1, [pc, #148] @ (2c368c ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (2c3690 ) │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, sp, #208 @ 0xd0 │ │ │ │ + add r6, sp, #912 @ 0x390 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, r4, r6 │ │ │ │ + adds r2, r2, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, r6, #4 │ │ │ │ + subs r4, r4, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #112 @ 0x70 │ │ │ │ + add r4, sp, #816 @ 0x330 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #0] │ │ │ │ + ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #728] @ 0x2d8 │ │ │ │ + str r5, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, sp, #936 @ 0x3a8 │ │ │ │ + add r4, sp, #616 @ 0x268 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + ldr r0, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #528] @ 0x210 │ │ │ │ + str r5, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, sp, #848 @ 0x350 │ │ │ │ + add r4, sp, #528 @ 0x210 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #440] @ 0x1b8 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, sp, #640 @ 0x280 │ │ │ │ + add r4, sp, #320 @ 0x140 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ + str r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, sp, #464 @ 0x1d0 │ │ │ │ + add r4, sp, #144 @ 0x90 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ + ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, sp, #272 @ 0x110 │ │ │ │ + add r3, sp, #976 @ 0x3d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r0, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #888] @ 0x378 │ │ │ │ + str r4, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, sp, #80 @ 0x50 │ │ │ │ + add r3, sp, #784 @ 0x310 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #880] @ 0x370 │ │ │ │ + ldr r0, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #696] @ 0x2b8 │ │ │ │ + str r4, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #920] @ 0x398 │ │ │ │ + str r7, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #488] @ 0x1e8 │ │ │ │ + str r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, sp, #784 @ 0x310 │ │ │ │ + add r3, sp, #464 @ 0x1d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #776] @ 0x308 │ │ │ │ + ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #368] @ 0x170 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, sp, #672 @ 0x2a0 │ │ │ │ + add r3, sp, #352 @ 0x160 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #840] @ 0x348 │ │ │ │ + ldr r0, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #248] @ 0xf8 │ │ │ │ + str r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #720] @ 0x2d0 │ │ │ │ + str r7, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c3694 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -243913,27 +243923,27 @@ │ │ │ │ ldr r3, [pc, #40] @ (2c36d0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (2c36d4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r2, [pc, #28] @ (2c36d8 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5558e0 │ │ │ │ + b.w 555890 │ │ │ │ nop │ │ │ │ - str.w r0, [ip, #64] @ 0x40 │ │ │ │ + ldr??.w r0, [ip, r0] │ │ │ │ bl 38b6d2 │ │ │ │ @ instruction: 0xe83bffff │ │ │ │ - ldr r0, [sp, #184] @ 0xb8 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c36dc : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -243977,22 +243987,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5544ec │ │ │ │ + bl 55449c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2c3754 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ - str r7, [sp, #832] @ 0x340 │ │ │ │ + str r7, [sp, #512] @ 0x200 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c3758 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 2c3762 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 2c376c │ │ │ │ @@ -244008,25 +244018,25 @@ │ │ │ │ 002c3774 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #80] @ 2c37dc │ │ │ │ ldr r2, [pc, #80] @ (2c37e0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2c37e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r3, [r0, #168] @ 0xa8 │ │ │ │ cbz r3, 2c37b6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ @@ -244040,19 +244050,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2c37c4 │ │ │ │ nop │ │ │ │ - add r1, sp, #944 @ 0x3b0 │ │ │ │ + add r1, sp, #624 @ 0x270 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r2, r3, #17 │ │ │ │ + asrs r2, r1, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, r6, r7 │ │ │ │ + adds r0, r4, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 002c37e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ @@ -244077,23 +244087,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w r2, [pc, #2132] @ 2c4094 │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #2128] @ 2c4098 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 44f774 │ │ │ │ ldr.w r3, [pc, #2108] @ 2c409c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2c3876 │ │ │ │ @@ -244106,15 +244116,15 @@ │ │ │ │ beq.w 2c3a2c │ │ │ │ ldr.w r3, [pc, #2080] @ 2c40a0 │ │ │ │ ldr.w r1, [pc, #2080] @ 2c40a4 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 553c3c │ │ │ │ + bl 553bec │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 2c3aac │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 2c38b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5658 │ │ │ │ @@ -244125,29 +244135,29 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3a74 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3968 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w r3, [pc, #2012] @ 2c40a8 │ │ │ │ ldr.w r2, [pc, #2012] @ 2c40ac │ │ │ │ ldr.w r1, [pc, #2012] @ 2c40b0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov sl, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 551e58 │ │ │ │ + bl 551e08 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r6, [r8, #160] @ 0xa0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2c3d70 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2c4058 │ │ │ │ @@ -244155,15 +244165,15 @@ │ │ │ │ cbz r6, 2c3918 │ │ │ │ b.n 2c406c │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2c3eea │ │ │ │ mov r0, r9 │ │ │ │ - bl 5519f0 │ │ │ │ + bl 5519a0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c390e │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3eea │ │ │ │ ldr.w r5, [pc, #1924] @ 2c40b4 │ │ │ │ @@ -244172,74 +244182,74 @@ │ │ │ │ ldr.w r1, [pc, #1920] @ 2c40bc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c4044 │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 2c3968 │ │ │ │ ldr.w r0, [pc, #1892] @ 2c40c0 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 2c39be │ │ │ │ ldr.w r0, [pc, #1876] @ 2c40c4 │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1876] @ 2c40c8 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1872] @ 2c40cc │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1864] @ 2c40d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [pc, #1856] @ 2c40d4 │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1852] @ 2c40d8 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 5517f0 │ │ │ │ + bl 5517a0 │ │ │ │ ldr.w r1, [pc, #1840] @ 2c40dc │ │ │ │ ldr.w r0, [pc, #1840] @ 2c40e0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 5517f0 │ │ │ │ + bl 5517a0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w r1, [pc, #1820] @ 2c40e4 │ │ │ │ ldr.w r2, [pc, #1820] @ 2c40e8 │ │ │ │ movw r3, #1743 @ 0x6cf │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1808] @ 2c40ec │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ bl 2636f8 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 54e6ac │ │ │ │ + bl 54e65c │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr.w r2, [pc, #1776] @ 2c40f0 │ │ │ │ ldr.w r3, [pc, #1668] @ 2c4088 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -244258,17 +244268,17 @@ │ │ │ │ beq.w 2c389c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c389c │ │ │ │ bl 2c4920 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c389c │ │ │ │ - bl 554acc │ │ │ │ + bl 554a7c │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ - bl 552c14 │ │ │ │ + bl 552bc4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c3f82 │ │ │ │ ldr.w r3, [pc, #1688] @ 2c40f4 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -244288,45 +244298,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1644] @ 2c40fc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1671 @ 0x687 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ b.n 2c39fc │ │ │ │ ldr.w r3, [pc, #1616] @ 2c4100 │ │ │ │ mov.w r2, #1680 @ 0x690 │ │ │ │ ldr.w r4, [pc, #1612] @ 2c4104 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [pc, #1612] @ 2c4108 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c3aa2 │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1592] @ 2c410c │ │ │ │ blx 22394c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w r2, [pc, #1580] @ 2c4110 │ │ │ │ ldr.w r1, [pc, #1580] @ 2c4114 │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -244482,25 +244492,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 223050 │ │ │ │ ldrb.w r3, [r7, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c38b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w r3, [pc, #1144] @ 2c413c │ │ │ │ ldr.w r2, [pc, #1144] @ 2c4140 │ │ │ │ ldr.w r1, [pc, #1144] @ 2c4144 │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [pc, #1100] @ 2c4138 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -244566,33 +244576,33 @@ │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 2c3e54 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r3, r6, lsl #2] │ │ │ │ - bl 5519f0 │ │ │ │ + bl 5519a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c3d86 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 224094 │ │ │ │ b.n 2c392e │ │ │ │ ldr r1, [pc, #920] @ (2c4148 ) │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 223c20 │ │ │ │ b.n 2c3bce │ │ │ │ ldr r0, [pc, #912] @ (2c414c ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldr r0, [pc, #904] @ (2c4150 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ b.n 2c3ca8 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 2c3c92 │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -244609,15 +244619,15 @@ │ │ │ │ beq.n 2c3df0 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2c3de8 │ │ │ │ ldr r0, [pc, #840] @ (2c4154 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ ldr r1, [pc, #828] @ (2c4158 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 223c20 │ │ │ │ b.n 2c3c54 │ │ │ │ @@ -244650,19 +244660,19 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1633 @ 0x661 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r1, [pc, #760] @ (2c4178 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69cf64 │ │ │ │ + bl 69cf14 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbz r3, 2c3eda │ │ │ │ ldr r7, [pc, #748] @ (2c417c ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r9, [pc, #748] @ 2c4180 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #748] @ 2c4184 │ │ │ │ @@ -244680,15 +244690,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 69cf64 │ │ │ │ + bl 69cf14 │ │ │ │ mov r0, r5 │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 2c3ea4 │ │ │ │ mov r6, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -244706,23 +244716,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1600 @ 0x640 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c3fb2 │ │ │ │ ldr r1, [pc, #628] @ (2c4194 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69cf64 │ │ │ │ + bl 69cf14 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2c3f70 │ │ │ │ ldr.w r9, [pc, #616] @ 2c4198 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #612] @ (2c419c ) │ │ │ │ ldr.w sl, [pc, #616] @ 2c41a0 │ │ │ │ @@ -244736,26 +244746,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 69cf64 │ │ │ │ + bl 69cf14 │ │ │ │ mov r0, r6 │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c3f40 │ │ │ │ ldr r1, [pc, #560] @ (2c41a4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69cf64 │ │ │ │ + bl 69cf14 │ │ │ │ mov r0, fp │ │ │ │ blx 2234f4 │ │ │ │ b.n 2c3aa2 │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #540] @ (2c41a8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -244763,29 +244773,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #540] @ (2c41b0 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1687 @ 0x697 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r1, [pc, #528] @ (2c41b4 ) │ │ │ │ ldr.w r2, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69cf64 │ │ │ │ + bl 69cf14 │ │ │ │ b.n 2c3aa2 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 22aed8 │ │ │ │ ldr r1, [pc, #508] @ (2c41b8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69cf64 │ │ │ │ + bl 69cf14 │ │ │ │ mov r0, r4 │ │ │ │ blx 2234f4 │ │ │ │ b.n 2c3f7a │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r1, [r5, #280] @ 0x118 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -244806,23 +244816,23 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2c3d5a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ (2c41c0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ ldr r1, [pc, #400] @ (2c41c4 ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #400] @ (2c41c8 ) │ │ │ │ movw r2, #1455 @ 0x5af │ │ │ │ add r1, pc │ │ │ │ @@ -244853,197 +244863,197 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ strb r2, [r7, #11] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #384 @ 0x180 │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r2, r5, #14 │ │ │ │ + asrs r2, r3, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, r7, r4 │ │ │ │ + adds r6, r5, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #512] @ (2c42a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, r1] │ │ │ │ + ldrsb r2, [r7, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #680 @ 0x2a8 │ │ │ │ + add r0, sp, #360 @ 0x168 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r3, #12 │ │ │ │ + asrs r4, r1, #11 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, r6, r2 │ │ │ │ + adds r0, r4, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ + add r7, pc, #976 @ (adr r7, 2c4488 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r2, r1, #11 │ │ │ │ + asrs r2, r7, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #152 @ (adr r3, 2c4158 ) │ │ │ │ + add r2, pc, #856 @ (adr r2, 2c4418 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #280] @ 0x118 │ │ │ │ + ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r7, pc, #720 @ (adr r7, 2c4398 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r6, #9 │ │ │ │ + asrs r6, r4, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r1, r0 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, pc, #656 @ (adr r7, 2c4364 ) │ │ │ │ + add r7, pc, #336 @ (adr r7, 2c4224 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r4, [r3, r2] │ │ │ │ + ldrsh r4, [r1, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #152] @ 0x98 │ │ │ │ + ldr r1, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r0, r0] │ │ │ │ + ldrsb r4, [r6, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #696 @ (adr r7, 2c43a0 ) │ │ │ │ + add r7, pc, #376 @ (adr r7, 2c4260 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [sp, #272] @ 0x110 │ │ │ │ + ldrh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r2, r5, r6, r7, lr} │ │ │ │ + push {r1, r2, r4, r7, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r1, #4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ mcr2 0, 4, r0, cr10, cr0, {3} │ │ │ │ - str r4, [sp, #720] @ 0x2d0 │ │ │ │ + str r4, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r1, #60] @ 0x3c │ │ │ │ + ldrh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, pc, #776 @ (adr r6, 2c440c ) │ │ │ │ + add r6, pc, #456 @ (adr r6, 2c42cc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #704] @ 0x2c0 │ │ │ │ + str r4, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r3, #58] @ 0x3a │ │ │ │ + ldrh r4, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, pc, #656 @ (adr r6, 2c43a0 ) │ │ │ │ + add r6, pc, #336 @ (adr r6, 2c4260 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r0, #4 │ │ │ │ + asrs r6, r6, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r3, #26 │ │ │ │ + asrs r2, r1, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #952] @ 0x3b8 │ │ │ │ + str r5, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r4, #25 │ │ │ │ + asrs r4, r2, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #1000] @ 0x3e8 │ │ │ │ + str r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #944] @ 0x3b0 │ │ │ │ + str r4, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #904] @ 0x388 │ │ │ │ + str r4, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #848] @ 0x350 │ │ │ │ + str r4, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #792] @ 0x318 │ │ │ │ + str r4, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 2c4140 │ │ │ │ + bne.n 2c40a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #720 @ (adr r4, 2c4410 ) │ │ │ │ + add r4, pc, #400 @ (adr r4, 2c42d0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r4, r4, #28 │ │ │ │ + lsrs r4, r2, #27 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r7, #18 │ │ │ │ + asrs r2, r5, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ + str r2, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #992] @ 0x3e0 │ │ │ │ + str r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #224] @ 0xe0 │ │ │ │ + str r2, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r4, #14 │ │ │ │ + asrs r0, r2, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r2, #14 │ │ │ │ + asrs r4, r0, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r1, #14 │ │ │ │ + asrs r0, r7, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r7, #13 │ │ │ │ + asrs r4, r5, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r6, #13 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, pc, #112 @ (adr r3, 2c41e0 ) │ │ │ │ + add r2, pc, #816 @ (adr r2, 2c44a0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #920] @ 0x398 │ │ │ │ + str r4, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r6, #28] │ │ │ │ + ldrh r4, [r4, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #16] │ │ │ │ + str r4, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r4, #12 │ │ │ │ + asrs r2, r2, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r7, #11 │ │ │ │ + lsls r6, r5, #10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r0, #30] │ │ │ │ + ldrh r0, [r6, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #536 @ (adr r2, 2c43a4 ) │ │ │ │ + add r2, pc, #216 @ (adr r2, 2c4264 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #336] @ 0x150 │ │ │ │ + str r4, [sp, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r3, #24] │ │ │ │ + ldrh r2, [r1, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #400] @ 0x190 │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r6} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r0, #10 │ │ │ │ + asrs r0, r6, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r4, #24] │ │ │ │ + ldrh r2, [r2, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r5, #8 │ │ │ │ + lsls r0, r3, #7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, pc, #968 @ (adr r1, 2c4574 ) │ │ │ │ + add r1, pc, #648 @ (adr r1, 2c4434 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + ldrh r0, [r2, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r1, #20] │ │ │ │ + ldrh r0, [r7, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #440] @ 0x1b8 │ │ │ │ + str r0, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #680] @ 0x2a8 │ │ │ │ + str r3, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #496] @ 0x1f0 │ │ │ │ + str r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #416] @ 0x1a0 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r4, #14] │ │ │ │ + ldrh r4, [r2, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #456] @ 0x1c8 │ │ │ │ + str r0, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r2, #14] │ │ │ │ + ldrh r0, [r0, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #296] @ 0x128 │ │ │ │ + str r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #12] │ │ │ │ + ldrh r4, [r5, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #696] @ 0x2b8 │ │ │ │ + str r2, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r5, #12] │ │ │ │ + ldrh r0, [r3, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #744] @ 0x2e8 │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c41e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (2c4224 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 69ec78 │ │ │ │ + bl 69ec28 │ │ │ │ movs r0, #5 │ │ │ │ - bl 54e694 │ │ │ │ + bl 54e644 │ │ │ │ cbz r0, 2c4214 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -245051,15 +245061,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0xf6f40070 │ │ │ │ │ │ │ │ 002c4228 : │ │ │ │ - b.w 69ec90 │ │ │ │ + b.w 69ec40 │ │ │ │ │ │ │ │ 002c422c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2c42d0 ) │ │ │ │ @@ -245083,22 +245093,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 2c825c │ │ │ │ ldr r4, [pc, #108] @ (2c42e0 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 54e6ac │ │ │ │ + bl 54e65c │ │ │ │ add r4, pc │ │ │ │ - bl 54dcac │ │ │ │ + bl 54dc5c │ │ │ │ bl 2c91f4 │ │ │ │ bl 2c84cc │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 69ecb0 │ │ │ │ + bl 69ec60 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2c42a6 │ │ │ │ ldr r3, [pc, #64] @ (2c42d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -245133,61 +245143,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (2c4358 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2c4332 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #80] @ (2c435c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (2c4360 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 2c4352 │ │ │ │ ldr r1, [pc, #48] @ (2c4364 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 552124 │ │ │ │ + bl 5520d4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c4340 │ │ │ │ - add r5, sp, #600 @ 0x258 │ │ │ │ + add r5, sp, #280 @ 0x118 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r0, pc, #240 @ (adr r0, 2c4450 ) │ │ │ │ + ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (2c4370 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldr r6, [pc, #472] @ (2c454c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002c4374 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -245200,24 +245210,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (2c4408 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 553f44 │ │ │ │ + bl 553ef4 │ │ │ │ ldr r1, [pc, #104] @ (2c440c ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 552124 │ │ │ │ + bl 5520d4 │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 2c43e2 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #84] @ (2c4410 ) │ │ │ │ ldr r3, [pc, #72] @ (2c4408 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -245237,33 +245247,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2c441c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c43ba │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ str r6, [r1, #116] @ 0x74 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r7, [sp, #376] @ 0x178 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #656] @ 0x290 │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c4428 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldr r5, [pc, #968] @ (2c47f4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -245271,15 +245281,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (2c4498 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (2c449c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #72] @ (2c44a0 ) │ │ │ │ ldr r2, [pc, #76] @ (2c44a4 ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (2c44a8 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -245295,25 +245305,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r7, [sp, #168] @ 0xa8 │ │ │ │ + ldr r6, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r4, r5, #30 │ │ │ │ + lsls r4, r3, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r7, #20 │ │ │ │ + lsrs r6, r5, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #72] @ 0x48 │ │ │ │ + ldr r4, [r7, #64] @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -245336,25 +245346,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (2c4510 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ ldr r0, [pc, #16] @ (2c4514 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ - ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #848] @ 0x350 │ │ │ │ + ldr r1, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ sub sp, #340 @ 0x154 │ │ │ │ movs r3, #0 │ │ │ │ @@ -245368,24 +245378,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (2c47fc ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #688] @ (2c4800 ) │ │ │ │ ldr r2, [pc, #688] @ (2c4804 ) │ │ │ │ ldr r1, [pc, #692] @ (2c4808 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c463a │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -245447,45 +245457,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c465a │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c4790 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 2c459e │ │ │ │ ldr r0, [pc, #488] @ (2c4818 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2c465a │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 2c4578 │ │ │ │ ldr r3, [pc, #472] @ (2c481c ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (2c4820 ) │ │ │ │ ldr r1, [pc, #476] @ (2c4824 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r2, [pc, #460] @ (2c4828 ) │ │ │ │ ldr r3, [pc, #412] @ (2c47fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -245519,36 +245529,36 @@ │ │ │ │ bne.n 2c475a │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 2c46f6 │ │ │ │ ldr r6, [pc, #380] @ (2c4834 ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 554b64 │ │ │ │ + bl 554b14 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c47aa │ │ │ │ - bl 552280 │ │ │ │ + bl 552230 │ │ │ │ ldr r1, [pc, #364] @ (2c4838 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 553c3c │ │ │ │ + bl 553bec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (2c483c ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (2c4840 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (2c4844 ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -245561,15 +245571,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 2c465a │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ b.n 2c465a │ │ │ │ ldr r3, [pc, #292] @ (2c4848 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (2c484c ) │ │ │ │ ldr r1, [pc, #292] @ (2c4850 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -245587,15 +245597,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (2c485c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c465a │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2c4740 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -245609,133 +245619,133 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c46ae │ │ │ │ ldr r0, [pc, #220] @ (2c4864 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ b.n 2c46ae │ │ │ │ ldr r3, [pc, #212] @ (2c4868 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (2c486c ) │ │ │ │ ldr r1, [pc, #216] @ (2c4870 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c465a │ │ │ │ ldr r3, [pc, #200] @ (2c4874 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (2c4878 ) │ │ │ │ ldr r1, [pc, #200] @ (2c487c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c465a │ │ │ │ ldr r3, [pc, #180] @ (2c4880 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (2c4884 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (2c4888 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r1, [pc, #164] @ (2c488c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69cf64 │ │ │ │ + bl 69cf14 │ │ │ │ b.n 2c465a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ str r0, [r3, #92] @ 0x5c │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r0, [r2, #92] @ 0x5c │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #176] @ 0xb0 │ │ │ │ + ldr r5, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r6, r3, #26 │ │ │ │ + lsls r6, r1, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r6, #16 │ │ │ │ + lsrs r2, r4, #15 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [sp, #536] @ 0x218 │ │ │ │ + ldr r5, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #656] @ 0x290 │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #544] @ 0x220 │ │ │ │ + ldr r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ + ldr r1, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #256] @ 0x100 │ │ │ │ + ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r6, [r5, #72] @ 0x48 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @ instruction: 0xf26a0070 │ │ │ │ @ instruction: 0xf2540070 │ │ │ │ - cmp r0, #220 @ 0xdc │ │ │ │ + cmp r0, #140 @ 0x8c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #0] @ (2c483c ) │ │ │ │ + ldr r1, [pc, #704] @ (2c4afc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + ldr r2, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #616] @ 0x268 │ │ │ │ + ldr r4, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xf1f40070 │ │ │ │ - ldr r4, [sp, #344] @ 0x158 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #608] @ 0x260 │ │ │ │ + ldr r0, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #376] @ 0x178 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #224] @ 0xe0 │ │ │ │ + ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #552] @ 0x228 │ │ │ │ + ldr r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #248] @ 0xf8 │ │ │ │ + str r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r3, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #280] @ 0x118 │ │ │ │ + str r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #952] @ 0x3b8 │ │ │ │ + str r7, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #824] @ 0x338 │ │ │ │ + ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r1, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #832] @ 0x340 │ │ │ │ + str r7, [sp, #512] @ 0x200 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #304] @ 0x130 │ │ │ │ + ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #704] @ 0x2c0 │ │ │ │ + str r7, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -245889,15 +245899,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 2c4ee0 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c4ada │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c4de0 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c4e22 │ │ │ │ @@ -245929,29 +245939,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 2c4eec │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c4ada │ │ │ │ ldr.w r3, [pc, #1080] @ 2c4ef0 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 2c4ef4 │ │ │ │ ldr.w r1, [pc, #1076] @ 2c4ef8 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr.w r2, [pc, #1056] @ 2c4efc │ │ │ │ ldr r3, [pc, #1012] @ (2c4ed4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -245971,41 +245981,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (2c4f08 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c4ada │ │ │ │ ldr r3, [pc, #996] @ (2c4f0c ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (2c4f10 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (2c4f14 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c4ada │ │ │ │ ldr r3, [pc, #980] @ (2c4f18 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (2c4f1c ) │ │ │ │ ldr r1, [pc, #984] @ (2c4f20 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c4ada │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -246083,15 +246093,15 @@ │ │ │ │ bcs.n 2c4bdc │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -246222,27 +246232,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (2c4f2c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c4ada │ │ │ │ ldr r3, [pc, #332] @ (2c4f30 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (2c4f34 ) │ │ │ │ ldr r1, [pc, #336] @ (2c4f38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c4ada │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 2c4c52 │ │ │ │ ldr r3, [pc, #308] @ (2c4f3c ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -246250,27 +246260,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (2c4f44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c4ada │ │ │ │ ldr r3, [pc, #292] @ (2c4f48 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (2c4f4c ) │ │ │ │ ldr r1, [pc, #292] @ (2c4f50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c4ada │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (2c4f54 ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (2c4f58 ) │ │ │ │ @@ -246278,15 +246288,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (2c4f5c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c4ada │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (2c4f60 ) │ │ │ │ @@ -246300,15 +246310,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (2c4f64 ) │ │ │ │ ldr r1, [pc, #224] @ (2c4f68 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c4ada │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (2c4f6c ) │ │ │ │ @@ -246322,101 +246332,101 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (2c4f70 ) │ │ │ │ ldr r1, [pc, #184] @ (2c4f74 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c4ada │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r7, #24] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #352] @ 0x160 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #336] @ 0x150 │ │ │ │ + str r5, [sp, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #904] @ 0x388 │ │ │ │ + ldr r0, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #920] @ 0x398 │ │ │ │ + ldr r1, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #896] @ 0x380 │ │ │ │ + str r4, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #232] @ 0xe8 │ │ │ │ + str r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #768] @ 0x300 │ │ │ │ + str r4, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r4, [r5, #0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #560] @ 0x230 │ │ │ │ + str r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #464] @ 0x1d0 │ │ │ │ + str r4, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #328] @ 0x148 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #192] @ 0xc0 │ │ │ │ + str r6, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #352] @ 0x160 │ │ │ │ + str r4, [sp, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #224] @ 0xe0 │ │ │ │ + str r7, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + str r6, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #704] @ 0x2c0 │ │ │ │ + str r5, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #1016] @ 0x3f8 │ │ │ │ + str r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #728] @ 0x2d8 │ │ │ │ + str r1, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #608] @ 0x260 │ │ │ │ + str r5, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #8] │ │ │ │ + str r5, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #624] @ 0x270 │ │ │ │ + str r1, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #440] @ 0x1b8 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #864] @ 0x360 │ │ │ │ + str r4, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #464] @ 0x1d0 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #344] @ 0x158 │ │ │ │ + str r5, [sp, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + str r5, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #360] @ 0x168 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #208] @ 0xd0 │ │ │ │ + str r4, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #968] @ 0x3c8 │ │ │ │ + str r5, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #208] @ 0xd0 │ │ │ │ + str r0, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #32] │ │ │ │ + str r4, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #304] @ 0x130 │ │ │ │ + str r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #0] │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #856] @ 0x358 │ │ │ │ + str r4, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #728] @ 0x2d8 │ │ │ │ + str r4, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #824] @ 0x338 │ │ │ │ + str r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c4f78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -246525,15 +246535,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (2c5230 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -246546,15 +246556,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -246567,15 +246577,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -246588,15 +246598,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -246613,15 +246623,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c50c6 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (2c5264 ) │ │ │ │ ldr r4, [pc, #176] @ (2c5268 ) │ │ │ │ ldr r1, [pc, #176] @ (2c526c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -246631,27 +246641,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c50c6 │ │ │ │ ldr r3, [pc, #144] @ (2c5270 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (2c5274 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (2c5278 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c50c6 │ │ │ │ ldr r3, [pc, #124] @ (2c527c ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (2c5280 ) │ │ │ │ ldr r0, [pc, #124] @ (2c5284 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -246663,67 +246673,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (2c528c ) │ │ │ │ ldr r0, [pc, #116] @ (2c5290 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - str r2, [sp, #808] @ 0x328 │ │ │ │ + str r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #768] @ 0x300 │ │ │ │ + str r4, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r2, #54] @ 0x36 │ │ │ │ + ldrh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #608] @ 0x260 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #376] @ 0x178 │ │ │ │ + str r4, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldrh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #384] @ 0x180 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #776] @ 0x308 │ │ │ │ + str r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r4, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ + str r1, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #224] @ 0xe0 │ │ │ │ + str r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r6, #48] @ 0x30 │ │ │ │ + ldrh r0, [r4, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #464] @ 0x1d0 │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r7, #46] @ 0x2e │ │ │ │ + ldrh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #928] @ 0x3a0 │ │ │ │ + str r1, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r1, [sp, #792] @ 0x318 │ │ │ │ + str r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #640] @ 0x280 │ │ │ │ + str r5, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r1, #46] @ 0x2e │ │ │ │ + ldrh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + str r1, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #944] @ 0x3b0 │ │ │ │ + str r4, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r3, #44] @ 0x2c │ │ │ │ + ldrh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #488] @ 0x1e8 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r0, #44] @ 0x2c │ │ │ │ + ldrh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #352] @ 0x160 │ │ │ │ + str r4, [sp, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #400] @ 0x190 │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c5294 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -246818,15 +246828,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (2c54bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -246835,26 +246845,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (2c54c4 ) │ │ │ │ ldr r1, [pc, #260] @ (2c54c8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c53aa │ │ │ │ ldr r3, [pc, #244] @ (2c54cc ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (2c54d0 ) │ │ │ │ ldr r1, [pc, #244] @ (2c54d4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c53aa │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 2c5430 │ │ │ │ ldr.w ip, [pc, #224] @ 2c54d8 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (2c54dc ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -246863,26 +246873,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c53aa │ │ │ │ ldr r3, [pc, #204] @ (2c54e8 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (2c54ec ) │ │ │ │ ldr r1, [pc, #208] @ (2c54f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c53aa │ │ │ │ ldr.w ip, [pc, #192] @ 2c54f4 │ │ │ │ add ip, pc │ │ │ │ b.n 2c53fa │ │ │ │ ldr r3, [pc, #188] @ (2c54f8 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (2c54fc ) │ │ │ │ @@ -246890,112 +246900,112 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c53aa │ │ │ │ ldr r3, [pc, #172] @ (2c5504 ) │ │ │ │ ldr r4, [pc, #172] @ (2c5508 ) │ │ │ │ ldr r1, [pc, #176] @ (2c550c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c53aa │ │ │ │ ldr r3, [pc, #152] @ (2c5510 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (2c5514 ) │ │ │ │ ldr r1, [pc, #152] @ (2c5518 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c53aa │ │ │ │ ldr r3, [pc, #136] @ (2c551c ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (2c5520 ) │ │ │ │ ldr r1, [pc, #140] @ (2c5524 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c53aa │ │ │ │ blx 225330 │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, #62] @ 0x3e │ │ │ │ + ldrh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r5, #30] │ │ │ │ + ldrh r4, [r3, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #60] @ 0x3c │ │ │ │ + ldrh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r3, #32] │ │ │ │ + ldrh r2, [r1, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r0, #30] │ │ │ │ + ldrh r2, [r6, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r4, #60] @ 0x3c │ │ │ │ + ldrh r2, [r2, #58] @ 0x3a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r0, #32] │ │ │ │ + ldrh r0, [r6, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r5, #28] │ │ │ │ + ldrh r0, [r3, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r2, #7] │ │ │ │ + ldrb r4, [r0, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r7, #58] @ 0x3a │ │ │ │ + ldrh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r3, [sp, #880] @ 0x370 │ │ │ │ + str r3, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r0, #28] │ │ │ │ + ldrh r2, [r6, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r4, #58] @ 0x3a │ │ │ │ + ldrh r0, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r3, [sp, #968] @ 0x3c8 │ │ │ │ + str r3, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r4, #26] │ │ │ │ + ldrh r6, [r2, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r4, #6] │ │ │ │ + ldrb r4, [r2, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r0, #58] @ 0x3a │ │ │ │ + ldrh r0, [r6, #54] @ 0x36 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r0, #26] │ │ │ │ + ldrh r4, [r6, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r4, #56] @ 0x38 │ │ │ │ + ldrh r4, [r2, #54] @ 0x36 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #648] @ 0x288 │ │ │ │ + str r4, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r3, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r0, #56] @ 0x38 │ │ │ │ + ldrh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #360] @ 0x168 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r0, #24] │ │ │ │ + ldrh r6, [r6, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r5, #54] @ 0x36 │ │ │ │ + ldrh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r5, #22] │ │ │ │ + ldrh r4, [r3, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ (2c5634 ) │ │ │ │ @@ -247015,35 +247025,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 685e08 │ │ │ │ + bl 685db8 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 649608 │ │ │ │ + bl 6495b8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 687510 │ │ │ │ + bl 6874c0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c5628 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 2c55ca │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c55f2 │ │ │ │ - bl 64672c │ │ │ │ + bl 6466dc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c5620 │ │ │ │ ldr r2, [pc, #164] @ (2c5648 ) │ │ │ │ ldr r3, [pc, #144] @ (2c5638 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -247061,20 +247071,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c5592 │ │ │ │ ldr r1, [pc, #120] @ (2c564c ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 69fa80 │ │ │ │ + bl 69fa30 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 6935e8 │ │ │ │ + bl 693598 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c5600 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c5598 │ │ │ │ mov r1, r0 │ │ │ │ @@ -247090,38 +247100,38 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ b.n 2c55ea │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c55a2 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r1, r7] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldc2 0, cr0, [sl], #-252 @ 0xffffff04 │ │ │ │ - @ instruction: 0xf694003f │ │ │ │ + @ instruction: 0xfbea003f │ │ │ │ + movw r0, #18495 @ 0x483f │ │ │ │ strb r6, [r4, r5] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, r0, r5 │ │ │ │ + adds r0, r6, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #440] @ 0x1b8 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #10] │ │ │ │ + ldrh r4, [r5, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c5658 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -247132,24 +247142,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (2c5998 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #788] @ (2c599c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (2c59a0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (2c59a4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2c56d8 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 2c58dc │ │ │ │ @@ -247389,38 +247399,38 @@ │ │ │ │ ble.n 2c58b6 │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 2c5904 │ │ │ │ b.n 2c58b6 │ │ │ │ ldr r0, [pc, #160] @ (2c59b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ ldr r0, [pc, #148] @ (2c59bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ ldr r0, [pc, #140] @ (2c59c0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ ldr r0, [pc, #128] @ (2c59c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (2c59c8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ ldr r3, [pc, #100] @ (2c59cc ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (2c59d0 ) │ │ │ │ ldr r0, [pc, #100] @ (2c59d4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -247439,73 +247449,73 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ strb r4, [r3, r2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r6, [r6, #38] @ 0x26 │ │ │ │ + ldrh r6, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sbc.w r0, r4, #12517376 @ 0xbf0000 │ │ │ │ - @ instruction: 0xfafa003f │ │ │ │ + adds.w r0, r4, #12517376 @ 0xbf0000 │ │ │ │ + @ instruction: 0xfaaa003f │ │ │ │ ldr r1, [pc, #512] @ (2c5bac ) │ │ │ │ movs r0, r0 │ │ │ │ b.n 2c5de4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2c5d14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r2, [r2, r1] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r0, [sp, #656] @ 0x290 │ │ │ │ + str r0, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #936] @ 0x3a8 │ │ │ │ + str r1, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #408] @ 0x198 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #32] │ │ │ │ + str r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #704] @ 0x2c0 │ │ │ │ + str r0, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r2, #16] │ │ │ │ + ldrh r2, [r0, #14] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r3, #48] @ 0x30 │ │ │ │ + strh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ + ldrh r0, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + ldrh r4, [r5, #12] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r6, [r0, #48] @ 0x30 │ │ │ │ + strh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #312] @ 0x138 │ │ │ │ + ldrh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c59e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (2c5a18 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (2c5a1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69e69c │ │ │ │ + bl 69e64c │ │ │ │ ldr r3, [pc, #28] @ (2c5a20 ) │ │ │ │ ldr r1, [pc, #28] @ (2c5a24 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a0ac4 │ │ │ │ + b.w 6a0a74 │ │ │ │ str r6, [r2, r4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r4, [r4, #28] │ │ │ │ + ldrb r4, [r2, #27] │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb1dffff │ │ │ │ │ │ │ │ 002c5a28 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -247523,15 +247533,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (2c5ae4 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 5537f4 │ │ │ │ + bl 5537a4 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2c5ab4 │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -247552,15 +247562,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2c5af0 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -247568,34 +247578,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c5a6e │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 55375c │ │ │ │ + bl 55370c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r4, [r1, r3] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c5ce4 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #216] @ 0xd8 │ │ │ │ + str r0, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r6, #6] │ │ │ │ + ldrh r6, [r4, #4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [sp, #1016] @ 0x3f8 │ │ │ │ + str r0, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r7, #38] @ 0x26 │ │ │ │ + strh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c5af4 : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c5c74 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -247645,15 +247655,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2c5b2c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 646f24 │ │ │ │ + bl 646ed4 │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -247741,17 +247751,17 @@ │ │ │ │ movw r2, #797 @ 0x31d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 2231e4 │ │ │ │ ... │ │ │ │ - strh r4, [r6, #54] @ 0x36 │ │ │ │ + strh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r7, #22] │ │ │ │ + strh r4, [r5, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c5ca8 : │ │ │ │ ldr r3, [pc, #48] @ (2c5cdc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (2c5ce0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -247961,78 +247971,78 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c5e6c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #48] @ (2c5ecc ) │ │ │ │ ldr r2, [pc, #48] @ (2c5ed0 ) │ │ │ │ ldr r1, [pc, #52] @ (2c5ed4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c5e78 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c5e4a │ │ │ │ b.n 2c5e78 │ │ │ │ nop │ │ │ │ - str r4, [r2, #84] @ 0x54 │ │ │ │ + str r4, [r0, #80] @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #4 │ │ │ │ + cmp r7, #180 @ 0xb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r4, #46] @ 0x2e │ │ │ │ + strh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stc 0, cr0, [r2, #252] @ 0xfc │ │ │ │ - cdp 0, 0, cr0, cr14, cr1, {2} │ │ │ │ + ldc 0, cr0, [r2, #-252]! @ 0xffffff04 │ │ │ │ + ldc 0, cr0, [lr, #260]! @ 0x104 │ │ │ │ │ │ │ │ 002c5ed8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #60] @ 2c5f2c │ │ │ │ ldr r2, [pc, #60] @ (2c5f30 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2c5f34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2c5f20 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 551e34 │ │ │ │ - strh r0, [r1, #44] @ 0x2c │ │ │ │ + b.w 551de4 │ │ │ │ + strh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stc 0, cr0, [r6, #-252]! @ 0xffffff04 │ │ │ │ - strb r0, [r6, r4] │ │ │ │ + ldcl 0, cr0, [r6], {63} @ 0x3f │ │ │ │ + strb r0, [r4, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c5f38 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 2bace8 │ │ │ │ @@ -248092,38 +248102,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (2c6034 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2c6020 │ │ │ │ ldr r2, [pc, #80] @ (2c6038 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (2c603c ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ cbz r3, 2c6020 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -248131,54 +248141,54 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs.w r0, r4, #63 @ 0x3f │ │ │ │ - stc 0, cr0, [r8], {63} @ 0x3f │ │ │ │ - strh r4, [r6, #36] @ 0x24 │ │ │ │ + sbc.w r0, r4, #63 @ 0x3f │ │ │ │ + subs.w r0, r8, pc, rrx │ │ │ │ + strh r4, [r4, #34] @ 0x22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (2c6128 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #204] @ (2c612c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (2c6130 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c6106 │ │ │ │ cbz r6, 2c60dc │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 2c60a8 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #168] @ (2c6134 ) │ │ │ │ ldr r1, [pc, #168] @ (2c6138 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 2c60c6 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 2c60c6 │ │ │ │ ldr r3, [pc, #144] @ (2c613c ) │ │ │ │ @@ -248188,15 +248198,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2c6144 ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -248204,73 +248214,73 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 2c5fc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c60c6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (2c6148 ) │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r1, [pc, #92] @ (2c614c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c60c4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (2c6150 ) │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r1, [pc, #68] @ (2c6154 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c60c4 │ │ │ │ nop │ │ │ │ - strh r4, [r0, #34] @ 0x22 │ │ │ │ + strh r4, [r6, #30] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs.w r0, ip, pc, rrx │ │ │ │ - strh r4, [r0, r7] │ │ │ │ + sbc.w r0, ip, pc, rrx │ │ │ │ + strh r4, [r6, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r3, #30 │ │ │ │ + lsls r2, r1, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r6, #30 │ │ │ │ + lsls r0, r4, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r6, #30] │ │ │ │ + strh r2, [r4, #28] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r7, #24] │ │ │ │ + ldrh r6, [r5, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r7, #22] │ │ │ │ + ldrh r0, [r5, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r5, #24] │ │ │ │ + ldrh r4, [r3, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #20] │ │ │ │ + ldrh r4, [r5, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r7, #20] │ │ │ │ + ldrh r0, [r5, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r3, #20] │ │ │ │ + ldrh r4, [r1, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c6158 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c6040 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2c619a │ │ │ │ @@ -248282,56 +248292,56 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (2c61ec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6184 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (2c61f0 ) │ │ │ │ ldr r5, [pc, #68] @ (2c61f4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r8, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c6184 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - vshr.s32 d16, d31, #18 │ │ │ │ - orr.w r0, r2, pc, rrx │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + vshr.s16 d0, d31, #2 │ │ │ │ + ldrd r0, r0, [r2, #252]! @ 0xfc │ │ │ │ + strh r6, [r3, #20] │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002c61f8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 54e014 │ │ │ │ + bl 54dfc4 │ │ │ │ cbz r0, 2c6222 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -248369,26 +248379,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 002c6270 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 54dc84 │ │ │ │ + b.w 54dc34 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 54ca74 │ │ │ │ + bl 54ca24 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c630e │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -248404,15 +248414,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (2c632c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -248423,15 +248433,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (2c6338 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -248441,25 +248451,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r4, #18] │ │ │ │ + strh r0, [r2, #16] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r2, #12] │ │ │ │ + ldrh r2, [r0, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r6, #12] │ │ │ │ + ldrh r2, [r4, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r6, #12] │ │ │ │ + ldrh r4, [r4, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r5, #16] │ │ │ │ + strh r2, [r3, #14] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r4, #10] │ │ │ │ + ldrh r2, [r2, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (2c6548 ) │ │ │ │ @@ -248480,28 +248490,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ cbnz r0, 2c63d0 │ │ │ │ ldr r2, [pc, #436] @ (2c655c ) │ │ │ │ ldr r3, [pc, #420] @ (2c654c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -248528,117 +248538,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c63a4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2c642c │ │ │ │ - bl 5a29fc │ │ │ │ + bl 5a29ac │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 584614 │ │ │ │ + bl 5845c4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c63a4 │ │ │ │ - bl 585888 │ │ │ │ + bl 585838 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2c645a │ │ │ │ ldr r5, [pc, #328] @ (2c6560 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (2c6564 ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c63a4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 2c6450 │ │ │ │ - bl 59ff8c │ │ │ │ + bl 59ff3c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2c6466 │ │ │ │ mov r1, sl │ │ │ │ - bl 5a0620 │ │ │ │ + bl 5a05d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c64ea │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 2234f4 │ │ │ │ b.n 2c63a4 │ │ │ │ blx 2234f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 2c63a4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a0510 │ │ │ │ + bl 5a04c0 │ │ │ │ b.n 2c63a4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 584614 │ │ │ │ + bl 5845c4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2c64b6 │ │ │ │ - bl 585888 │ │ │ │ + bl 585838 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2c651c │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59fcf4 │ │ │ │ + bl 59fca4 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5a0410 │ │ │ │ + bl 5a03c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c64ae │ │ │ │ cbz r6, 2c64b8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a0620 │ │ │ │ + bl 5a05d0 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 2c64ec │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a3470 │ │ │ │ + bl 5a3420 │ │ │ │ b.n 2c6448 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (2c6568 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (2c656c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2c6570 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2c64ae │ │ │ │ b.n 2c6448 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a027c │ │ │ │ + bl 5a022c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 2c64fa │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2c6522 │ │ │ │ ldr r3, [pc, #120] @ (2c6574 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2c6578 ) │ │ │ │ @@ -248646,68 +248656,68 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (2c657c ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2c64ae │ │ │ │ b.n 2c6448 │ │ │ │ - bl 6aa8d0 │ │ │ │ + bl 6aa880 │ │ │ │ b.n 2c647c │ │ │ │ ldr r3, [pc, #92] @ (2c6580 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2c6584 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (2c6588 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2c64ae │ │ │ │ b.n 2c6448 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ blx r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #12] │ │ │ │ + strh r2, [r4, #10] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [r1, r3] │ │ │ │ + str r2, [r7, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia.w r2!, {r0, r1, r2, r3, r4, r5} │ │ │ │ + strd r0, r0, [r2], #-252 @ 0xfc │ │ │ │ bxns ip │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r4, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r5, #0] │ │ │ │ + strh r6, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r7, #0] │ │ │ │ + strh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r0, #2] │ │ │ │ + ldrb r0, [r6, #31] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r6, [r6, #58] @ 0x3a │ │ │ │ + strh r6, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r2, #0] │ │ │ │ + ldrb r2, [r0, #31] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r1, #58] @ 0x3a │ │ │ │ + strh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r5, #4] │ │ │ │ + ldrh r6, [r3, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r5, #31] │ │ │ │ + ldrb r2, [r3, #30] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r4, #56] @ 0x38 │ │ │ │ + strh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r7, #62] @ 0x3e │ │ │ │ + strh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -248753,34 +248763,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2c667a │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 59ff7c │ │ │ │ + bl 59ff2c │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 2c6680 │ │ │ │ mov r0, r3 │ │ │ │ blx 225690 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 2234f4 │ │ │ │ ldr r2, [pc, #80] @ (2c66a4 ) │ │ │ │ ldr r3, [pc, #72] @ (2c66a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248797,30 +248807,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (2c66a8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2c6638 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5a01a0 │ │ │ │ + bl 5a0150 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6638 │ │ │ │ - bl 58480c │ │ │ │ + bl 5847bc │ │ │ │ mov r3, r0 │ │ │ │ b.n 2c6638 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add lr, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r7, pc, #720 @ (adr r7, 2c697c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (2c6734 ) │ │ │ │ @@ -248830,28 +248840,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2c672a │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 2c6724 │ │ │ │ blx 225690 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 2234f4 │ │ │ │ ldr r2, [pc, #60] @ (2c673c ) │ │ │ │ ldr r3, [pc, #56] @ (2c6738 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248876,17 +248886,17 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ add r0, r9 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r4, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r7, pc, #360 @ (adr r7, 2c68ac ) │ │ │ │ + add r7, pc, #40 @ (adr r7, 2c676c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #336 @ (adr r7, 2c6898 ) │ │ │ │ + add r7, pc, #16 @ (adr r7, 2c6758 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (2c67c4 ) │ │ │ │ @@ -248896,25 +248906,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2c67ba │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 225690 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 2234f4 │ │ │ │ ldr r2, [pc, #56] @ (2c67cc ) │ │ │ │ ldr r3, [pc, #48] @ (2c67c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248936,25 +248946,25 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ bics r4, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ muls r6, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r6, pc, #784 @ (adr r6, 2c6ae4 ) │ │ │ │ + add r6, pc, #464 @ (adr r6, 2c69a4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 607efc │ │ │ │ + b.w 607eac │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (2c6918 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -248978,26 +248988,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ cbnz r0, 2c6884 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #204] @ (2c6928 ) │ │ │ │ ldr r3, [pc, #188] @ (2c691c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -249018,77 +249028,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 2c6278 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6852 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 2c68ee │ │ │ │ - bl 60f8f0 │ │ │ │ + bl 60f8a0 │ │ │ │ cbz r0, 2c68c2 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 607b60 │ │ │ │ + bl 607b10 │ │ │ │ cbz r0, 2c68f8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2234f4 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ b.n 2c685a │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (2c692c ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2c6930 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (2c6934 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c68b2 │ │ │ │ blx 2234f4 │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 2c6852 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r1, [pc, #56] @ (2c6938 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 69cefc │ │ │ │ + bl 69ceac │ │ │ │ b.n 2c68b2 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orrs r0, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r0, [r0, #17] │ │ │ │ + ldrb r0, [r6, #15] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r2, [r6, #26] │ │ │ │ + strh r2, [r4, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r4, #32] │ │ │ │ + strh r4, [r2, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r4, #38] @ 0x26 │ │ │ │ + strh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -249100,23 +249110,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ cbz r0, 2c69e6 │ │ │ │ mov fp, r5 │ │ │ │ blx 223448 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -249139,15 +249149,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 2c6a14 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 692b70 │ │ │ │ + bl 692b20 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c6a2e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 2c6a2e │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -249175,15 +249185,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c69c2 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54c658 │ │ │ │ + bl 54c608 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2234f4 │ │ │ │ b.n 2c69e6 │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 2c6a16 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ @@ -249204,15 +249214,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -249235,15 +249245,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 224eb0 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ ldr r2, [pc, #48] @ (2c6af8 ) │ │ │ │ ldr r3, [pc, #40] @ (2c6af0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -249257,15 +249267,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #28] │ │ │ │ + strh r4, [r6, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ eors r4, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -249287,27 +249297,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 224f44 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ cbnz r0, 2c6b9e │ │ │ │ ldr r2, [pc, #284] @ (2c6c88 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (2c6c84 ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -249375,15 +249385,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54c658 │ │ │ │ + bl 54c608 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 2234f4 │ │ │ │ b.n 2c6b6a │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -249406,28 +249416,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (2c6c94 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c6c3c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ subs r7, #238 @ 0xee │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #152 @ 0x98 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r0, [r2, #14] │ │ │ │ + strh r0, [r0, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r4, #31] │ │ │ │ + ldrb r6, [r2, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r4, #2] │ │ │ │ + ldrb r2, [r2, #1] │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2c6d1c │ │ │ │ sub sp, #16 │ │ │ │ @@ -249437,23 +249447,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ cbz r0, 2c6ce8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 3ca314 │ │ │ │ cbz r0, 2c6ce8 │ │ │ │ str r0, [r6, #0] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -249496,24 +249506,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bl 3ca440 │ │ │ │ blx 225690 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 2234f4 │ │ │ │ ldr r2, [pc, #48] @ (2c6dac ) │ │ │ │ ldr r3, [pc, #44] @ (2c6da8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -249548,15 +249558,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ ldr r3, [pc, #160] @ (2c6e80 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -249582,15 +249592,15 @@ │ │ │ │ blx 224eb0 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 2c6e60 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ ldr r2, [pc, #80] @ (2c6e88 ) │ │ │ │ ldr r3, [pc, #68] @ (2c6e7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -249615,25 +249625,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #68 @ 0x44 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #4] │ │ │ │ + strh r4, [r4, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r3, #2] │ │ │ │ + strh r2, [r1, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, #212 @ 0xd4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r2, [r5, #26] │ │ │ │ + strb r2, [r3, #25] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r4, [r4, #23] │ │ │ │ + ldrb r4, [r2, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r2, #0] │ │ │ │ + ldrb r0, [r0, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 2c6f60 │ │ │ │ sub sp, #24 │ │ │ │ @@ -249644,26 +249654,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68890c │ │ │ │ + bl 6888bc │ │ │ │ cbz r0, 2c6ef0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c6f18 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (2c6f68 ) │ │ │ │ ldr r3, [pc, #112] @ (2c6f64 ) │ │ │ │ @@ -249678,60 +249688,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ ldr r3, [pc, #76] @ (2c6f6c ) │ │ │ │ ldr r2, [pc, #80] @ (2c6f70 ) │ │ │ │ ldr r1, [pc, #80] @ (2c6f74 ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #64] @ (2c6f78 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2c6f42 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2c6eee │ │ │ │ ldr r2, [pc, #56] @ (2c6f7c ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (2c6f80 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c6ef0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ subs r4, #92 @ 0x5c │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r2, [r6, #23] │ │ │ │ + strb r2, [r4, #22] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 2c6f10 │ │ │ │ + bgt.n 2c7070 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 2c743c │ │ │ │ + b.n 2c739c │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r6, #29] │ │ │ │ + ldrb r6, [r4, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r5, #29] │ │ │ │ + ldrb r4, [r3, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r0, #20] │ │ │ │ + ldrb r0, [r6, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (2c7018 ) │ │ │ │ @@ -249741,23 +249751,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ vldr d7, [pc, #92] @ 2c7010 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6884e0 │ │ │ │ + bl 688490 │ │ │ │ cbnz r0, 2c6ff0 │ │ │ │ ldr r2, [pc, #84] @ (2c7020 ) │ │ │ │ ldr r3, [pc, #80] @ (2c701c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -249771,15 +249781,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6b43c8 │ │ │ │ + bl 6b4378 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6fc8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 2c6fc8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -249803,26 +249813,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ vldr d7, [pc, #356] @ 2c71b8 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ cbnz r0, 2c70a0 │ │ │ │ ldr r2, [pc, #336] @ (2c71c8 ) │ │ │ │ ldr r3, [pc, #332] @ (2c71c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -249838,15 +249848,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 692dec │ │ │ │ + bl 692d9c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c7132 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 2c70dc │ │ │ │ ldr r3, [pc, #272] @ (2c71cc ) │ │ │ │ @@ -249855,23 +249865,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (2c71d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #793 @ 0x319 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2234f4 │ │ │ │ b.n 2c7074 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 692dec │ │ │ │ + bl 692d9c │ │ │ │ cbnz r0, 2c7150 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 2c70ba │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -249904,46 +249914,46 @@ │ │ │ │ ldr r1, [pc, #176] @ (2c71ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #765 @ 0x2fd │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c70d4 │ │ │ │ ldr r3, [pc, #156] @ (2c71f0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #156] @ (2c71f4 ) │ │ │ │ ldr r1, [pc, #160] @ (2c71f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #775 @ 0x307 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c70d4 │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 692a40 │ │ │ │ + bl 6929f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c70d4 │ │ │ │ ldr r3, [pc, #120] @ (2c71fc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #120] @ (2c7200 ) │ │ │ │ ldr r1, [pc, #124] @ (2c7204 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #787 @ 0x313 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c70d4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (2c7208 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (2c720c ) │ │ │ │ ldr r0, [pc, #100] @ (2c7210 ) │ │ │ │ add r3, pc │ │ │ │ @@ -249955,49 +249965,49 @@ │ │ │ │ ... │ │ │ │ subs r2, #206 @ 0xce │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #148 @ 0x94 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r2, [r2, #17] │ │ │ │ + strb r2, [r0, #16] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r4, [r6, #28] │ │ │ │ + ldrb r4, [r4, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r0, #14] │ │ │ │ + ldrb r6, [r6, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r5, #15] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r0, [r6, #24] │ │ │ │ + ldrb r0, [r4, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r0, #26] │ │ │ │ + ldrb r0, [r6, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r3, #15] │ │ │ │ + strb r2, [r1, #14] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r4, [r6, #22] │ │ │ │ + ldrb r4, [r4, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r1, #12] │ │ │ │ + ldrb r4, [r7, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r7, #14] │ │ │ │ + strb r4, [r5, #13] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r2, [r1, #23] │ │ │ │ + ldrb r2, [r7, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r5, #11] │ │ │ │ + ldrb r6, [r3, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r1, #14] │ │ │ │ + strb r4, [r7, #12] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r2, [r7, #24] │ │ │ │ + ldrb r2, [r5, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r7, #10] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r5, #13] │ │ │ │ + strb r2, [r3, #12] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r4, [r5, #22] │ │ │ │ + ldrb r4, [r3, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r0, #23] │ │ │ │ + ldrb r0, [r6, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #368] @ (2c7398 ) │ │ │ │ @@ -250010,24 +250020,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 687a00 │ │ │ │ + bl 6879b0 │ │ │ │ cbz r0, 2c729a │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c7332 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2c72d0 │ │ │ │ @@ -250040,18 +250050,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 687b40 │ │ │ │ + bl 687af0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 2234f4 │ │ │ │ ldr r2, [pc, #260] @ (2c73ac ) │ │ │ │ ldr r3, [pc, #240] @ (2c739c ) │ │ │ │ add r2, pc │ │ │ │ @@ -250069,15 +250079,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c7292 │ │ │ │ ldr r1, [pc, #204] @ (2c73b0 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -250112,15 +250122,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 2c7292 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 68835c │ │ │ │ + bl 68830c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c7292 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -250136,57 +250146,57 @@ │ │ │ │ ldr r2, [pc, #96] @ (2c73c4 ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #846 @ 0x34e │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c7292 │ │ │ │ ldr r5, [pc, #76] @ (2c73c8 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2c7276 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 54c658 │ │ │ │ + bl 54c608 │ │ │ │ b.n 2c7292 │ │ │ │ ldr r5, [pc, #60] @ (2c73cc ) │ │ │ │ add r5, pc │ │ │ │ b.n 2c7354 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ subs r0, #222 @ 0xde │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #10] │ │ │ │ + strb r6, [r0, #9] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r0, [r3, #23] │ │ │ │ + ldrb r0, [r1, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r1, #7] │ │ │ │ + ldrb r2, [r7, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, #98 @ 0x62 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r0, [r0, #21] │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r6, #20] │ │ │ │ + ldrb r0, [r6, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r2, [r4, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r6, #6] │ │ │ │ + ldrb r2, [r2, #18] │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + strb r4, [r4, #5] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r2, [r5, #3] │ │ │ │ + ldrb r2, [r3, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #664] @ 0x298 │ │ │ │ + ldr r0, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - svc 146 @ 0x92 │ │ │ │ + svc 66 @ 0x42 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - svc 124 @ 0x7c │ │ │ │ + svc 44 @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (2c74f8 ) │ │ │ │ @@ -250197,23 +250207,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ cbnz r0, 2c7440 │ │ │ │ ldr r2, [pc, #232] @ (2c7500 ) │ │ │ │ ldr r3, [pc, #224] @ (2c74fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -250242,15 +250252,15 @@ │ │ │ │ beq.n 2c7472 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54c658 │ │ │ │ + bl 54c608 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 2234f4 │ │ │ │ b.n 2c7416 │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -250327,26 +250337,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 68890c │ │ │ │ + bl 6888bc │ │ │ │ cbz r0, 2c7564 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 2c75ae │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -250407,15 +250417,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 2c765e │ │ │ │ @@ -250427,15 +250437,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68890c │ │ │ │ + bl 6888bc │ │ │ │ ldr r2, [pc, #76] @ (2c766c ) │ │ │ │ ldr r3, [pc, #68] @ (2c7668 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -250481,26 +250491,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 68890c │ │ │ │ + bl 6888bc │ │ │ │ cbz r0, 2c76d2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 2c7722 │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -250565,15 +250575,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2c77f0 │ │ │ │ @@ -250598,15 +250608,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 68890c │ │ │ │ + bl 6888bc │ │ │ │ ldr r2, [pc, #76] @ (2c77fc ) │ │ │ │ ldr r3, [pc, #72] @ (2c77f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -250653,34 +250663,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ cbz r0, 2c786a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (2c78bc ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 224da4 │ │ │ │ cbz r0, 2c7894 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 6a1ae0 │ │ │ │ + bl 6a1a90 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c789c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2234f4 │ │ │ │ ldr r2, [pc, #84] @ (2c78c0 ) │ │ │ │ ldr r3, [pc, #72] @ (2c78b8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -250695,31 +250705,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a18d0 │ │ │ │ + bl 6a1880 │ │ │ │ b.n 2c7864 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54c658 │ │ │ │ + bl 54c608 │ │ │ │ b.n 2c7864 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #240 @ 0xf0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #22 │ │ │ │ + asrs r0, r5, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #158 @ 0x9e │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -250731,29 +250741,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 224f44 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a19c8 │ │ │ │ + bl 6a1978 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ ldr r2, [pc, #52] @ (2c7948 ) │ │ │ │ ldr r3, [pc, #44] @ (2c7944 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -250773,26 +250783,26 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #246 @ 0xf6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #4] @ (2c7954 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 55398c │ │ │ │ - asrs r2, r7, #18 │ │ │ │ + b.w 55393c │ │ │ │ + asrs r2, r5, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 66f6d8 │ │ │ │ + bl 66f688 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -250811,25 +250821,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 670fa0 │ │ │ │ + bl 670f50 │ │ │ │ cbz r0, 2c79e2 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 66f6d8 │ │ │ │ + bl 66f688 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2c7a14 ) │ │ │ │ ldr r3, [pc, #40] @ (2c7a10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -250858,31 +250868,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 670fa0 │ │ │ │ + b.w 670f50 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 66f714 │ │ │ │ + bl 66f6c4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -250901,25 +250911,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 671030 │ │ │ │ + bl 670fe0 │ │ │ │ cbz r0, 2c7ad2 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 66f714 │ │ │ │ + bl 66f6c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2c7b04 ) │ │ │ │ ldr r3, [pc, #40] @ (2c7b00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -250948,27 +250958,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 671030 │ │ │ │ + b.w 670fe0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ ldr r1, [r0, #0] │ │ │ │ adds r3, r1, #1 │ │ │ │ beq.n 2c7b62 │ │ │ │ ldr r0, [pc, #52] @ (2c7b88 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ @@ -250986,17 +250996,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r7, #20] │ │ │ │ + strb r6, [r5, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r4, #20] │ │ │ │ + strb r4, [r2, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 2c7bfc │ │ │ │ sub sp, #16 │ │ │ │ @@ -251006,44 +251016,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2c7be6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 579e20 │ │ │ │ + bl 579dd0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5a3a50 │ │ │ │ + b.w 5a3a00 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #126 @ 0x7e │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2c7ce8 │ │ │ │ + beq.n 2c7c48 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (2c7ce8 ) │ │ │ │ @@ -251054,15 +251064,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 224f44 │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -251099,15 +251109,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 224eb0 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ ldr r2, [pc, #88] @ (2c7d00 ) │ │ │ │ ldr r3, [pc, #64] @ (2c7cec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -251131,29 +251141,29 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ cmp r6, #234 @ 0xea │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #8] │ │ │ │ + ldr r6, [r2, #4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r5, #11] │ │ │ │ + strb r0, [r3, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r7, #12] │ │ │ │ + strb r0, [r5, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r6, #16] │ │ │ │ + strb r2, [r4, #15] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r6, #98 @ 0x62 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ + str r0, [r5, #124] @ 0x7c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r7, #9] │ │ │ │ + strb r2, [r5, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r1, #10] │ │ │ │ + strb r6, [r7, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c7d10 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -251202,15 +251212,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2c7dd4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -251221,28 +251231,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (2c7de0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c7d9c │ │ │ │ nop │ │ │ │ - str r2, [r1, #120] @ 0x78 │ │ │ │ + str r2, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r6, #13] │ │ │ │ + strb r0, [r4, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r0, #108] @ 0x6c │ │ │ │ + ldr r0, [r6, #100] @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r3, #116] @ 0x74 │ │ │ │ + str r2, [r1, #112] @ 0x70 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r2, #12] │ │ │ │ + strb r0, [r0, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r2, #104] @ 0x68 │ │ │ │ + ldr r0, [r0, #100] @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c7de4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -251284,15 +251294,15 @@ │ │ │ │ blx 224eb0 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (2c7e90 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 553480 │ │ │ │ + bl 553430 │ │ │ │ ldr r2, [pc, #60] @ (2c7e94 ) │ │ │ │ ldr r3, [pc, #48] @ (2c7e88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -251309,15 +251319,15 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ cmp r5, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, #254 @ 0xfe │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #124] @ 0x7c │ │ │ │ + ldr r4, [r1, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c8094 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #180 @ 0xb4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002c7e98 : │ │ │ │ @@ -251328,43 +251338,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 2c7ece │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 59ff7c │ │ │ │ + bl 59ff2c │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2c7ee0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 553480 │ │ │ │ + b.w 553430 │ │ │ │ ldr r2, [pc, #44] @ (2c7efc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 553480 │ │ │ │ + b.w 553430 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5a01a0 │ │ │ │ + bl 5a0150 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c7ec0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 58480c │ │ │ │ + bl 5847bc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2c7ec0 │ │ │ │ - ldrh r4, [r5, #60] @ 0x3c │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c7f00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -251372,46 +251382,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 2c7f3c │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 59ff7c │ │ │ │ + bl 59ff2c │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 2c7f42 │ │ │ │ ldr r3, [pc, #56] @ (2c7f64 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 553480 │ │ │ │ + b.w 553430 │ │ │ │ ldr r2, [pc, #40] @ (2c7f68 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2c7f2a │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5a01a0 │ │ │ │ + bl 5a0150 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c7f2a │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 58480c │ │ │ │ + bl 5847bc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2c7f2a │ │ │ │ nop │ │ │ │ cmp r3, #248 @ 0xf8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c8168 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c7f6c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251422,15 +251432,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 2c7fa0 │ │ │ │ ldr r3, [pc, #48] @ (2c7fbc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 553480 │ │ │ │ + b.w 553430 │ │ │ │ ldr r2, [pc, #36] @ (2c7fc0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2c7f88 │ │ │ │ ldr r3, [pc, #32] @ (2c7fc4 ) │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ ldr r1, [pc, #32] @ (2c7fc8 ) │ │ │ │ ldr r0, [pc, #32] @ (2c7fcc ) │ │ │ │ @@ -251439,21 +251449,21 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ cmp r3, #140 @ 0x8c │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c81c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #54] @ 0x36 │ │ │ │ + ldrh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r5, #84] @ 0x54 │ │ │ │ + str r2, [r3, #80] @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [r4, #72] @ 0x48 │ │ │ │ + ldr r4, [r2, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r0, #6] │ │ │ │ + strb r2, [r6, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c7fd0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251464,24 +251474,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 2c8004 │ │ │ │ ldr r3, [pc, #28] @ (2c800c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 553480 │ │ │ │ + b.w 553430 │ │ │ │ ldr r2, [pc, #16] @ (2c8010 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2c7fec │ │ │ │ bl 225da4 │ │ │ │ cmp r3, #40 @ 0x28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c8210 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #52] @ 0x34 │ │ │ │ + ldrh r0, [r6, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c8014 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -251500,15 +251510,15 @@ │ │ │ │ cbz r2, 2c809e │ │ │ │ ldr r3, [pc, #108] @ (2c80ac ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (2c80b0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 553480 │ │ │ │ + bl 553430 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2c806c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -251518,48 +251528,48 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (2c80b4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 552c14 │ │ │ │ + bl 552bc4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c8054 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 225da4 │ │ │ │ nop │ │ │ │ - subs r2, r3, r0 │ │ │ │ + adds r2, r1, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #214 @ 0xd6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c82b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #4] │ │ │ │ + strb r0, [r7, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r7, #104] @ 0x68 │ │ │ │ + ldr r0, [r5, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c80c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ asrs r6, r1, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -251567,58 +251577,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (2c8114 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (2c8118 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #40] @ (2c811c ) │ │ │ │ ldr r3, [pc, #44] @ (2c8120 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r4, #84] @ 0x54 │ │ │ │ + str r2, [r2, #80] @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r6} │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6} │ │ │ │ + ldmia r3!, {r1, r5} │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (2c8198 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ ldr.w ip, [pc, #88] @ 2c819c │ │ │ │ ldr r2, [pc, #88] @ (2c81a0 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cbz r0, 2c8164 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2c8178 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -251638,19 +251648,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r5, #23] │ │ │ │ + strb r0, [r3, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r7, #76] @ 0x4c │ │ │ │ + str r4, [r5, #72] @ 0x48 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r4, #23] │ │ │ │ + strb r0, [r2, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251660,28 +251670,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (2c81f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r0, #72] @ 0x48 │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r5, #21] │ │ │ │ + strb r0, [r3, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r2, #21] │ │ │ │ + strb r6, [r0, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2c8250 │ │ │ │ sub sp, #8 │ │ │ │ @@ -251690,15 +251700,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2c8258 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 2c8232 │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -251709,146 +251719,146 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r4, [r3, #20] │ │ │ │ + strb r4, [r1, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r1, #20] │ │ │ │ + strb r2, [r7, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c825c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2c82d8 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5529a4 │ │ │ │ + bl 552954 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (2c82dc ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (2c82e0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (2c82e4 ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2c82ac │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54e89c │ │ │ │ + b.w 54e84c │ │ │ │ ldr r1, [pc, #56] @ (2c82e8 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5529a4 │ │ │ │ + bl 552954 │ │ │ │ ldr r2, [pc, #48] @ (2c82ec ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54e89c │ │ │ │ + b.w 54e84c │ │ │ │ nop │ │ │ │ - strb r6, [r5, #18] │ │ │ │ + strb r6, [r3, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r0, #60] @ 0x3c │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r6, [r4, #18] │ │ │ │ + strb r6, [r2, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cpsie ai │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r0, [r2, #18] │ │ │ │ + strb r0, [r0, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r3, #18] │ │ │ │ + strb r0, [r1, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c82f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2c8370 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5529a4 │ │ │ │ + bl 552954 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (2c8374 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (2c8378 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (2c837c ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2c8346 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54e89c │ │ │ │ + b.w 54e84c │ │ │ │ ldr r1, [pc, #56] @ (2c8380 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5529a4 │ │ │ │ + bl 552954 │ │ │ │ ldr r2, [pc, #44] @ (2c8384 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54e89c │ │ │ │ - strb r2, [r3, #16] │ │ │ │ + b.w 54e84c │ │ │ │ + strb r2, [r1, #15] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r5, #48] @ 0x30 │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r2, #16] │ │ │ │ + strb r2, [r0, #15] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r6, [r6, #15] │ │ │ │ + strb r6, [r4, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r7, #15] │ │ │ │ + strb r6, [r5, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8388 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -251865,24 +251875,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c8466 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (2c849c ) │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #224] @ (2c84a0 ) │ │ │ │ ldr r1, [pc, #224] @ (2c84a4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (2c84a8 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -251894,28 +251904,28 @@ │ │ │ │ cbz r4, 2c841e │ │ │ │ ldr r3, [pc, #188] @ (2c84ac ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2c8446 │ │ │ │ mov r1, r4 │ │ │ │ - bl 54e8e4 │ │ │ │ + bl 54e894 │ │ │ │ ldr r2, [pc, #176] @ (2c84b0 ) │ │ │ │ ldr r3, [pc, #148] @ (2c8498 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2c848a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5523a0 │ │ │ │ + b.w 552350 │ │ │ │ ldr r2, [pc, #148] @ (2c84b4 ) │ │ │ │ ldr r3, [pc, #116] @ (2c8498 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -251930,69 +251940,69 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2c84b8 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5529a4 │ │ │ │ + bl 552954 │ │ │ │ ldr r2, [pc, #100] @ (2c84bc ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 2c83f8 │ │ │ │ ldr r4, [pc, #88] @ (2c84c0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5529a4 │ │ │ │ + bl 552954 │ │ │ │ ldr r3, [pc, #80] @ (2c84c4 ) │ │ │ │ ldr r2, [pc, #84] @ (2c84c8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 2c83b6 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r5, r6, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r7, #106 @ 0x6a │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #40] @ 0x28 │ │ │ │ + str r2, [r6, #32] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r2, r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r1, r4, r7} │ │ │ │ + ldmia r0!, {r1, r6} │ │ │ │ movs r7, r7 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ push {r4, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r7, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r6, #234 @ 0xea │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r6, [r6, #11] │ │ │ │ + strb r6, [r4, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r7, #11] │ │ │ │ + strb r6, [r5, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r3, #11] │ │ │ │ + strb r0, [r1, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r1, #28] │ │ │ │ + str r6, [r7, #20] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r6, [r3, #11] │ │ │ │ + strb r6, [r1, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c84cc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252001,41 +252011,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2c84f2 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54e89c │ │ │ │ + b.w 54e84c │ │ │ │ ldr r1, [pc, #48] @ (2c8524 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5529a4 │ │ │ │ + bl 552954 │ │ │ │ ldr r3, [pc, #40] @ (2c8528 ) │ │ │ │ ldr r2, [pc, #40] @ (2c852c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54e89c │ │ │ │ + b.w 54e84c │ │ │ │ push {r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r4, [r1, #9] │ │ │ │ + strb r4, [r7, #7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r0, #20] │ │ │ │ + str r2, [r6, #12] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r2, #9] │ │ │ │ + strb r0, [r0, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8530 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252044,41 +252054,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2c8556 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54e8e4 │ │ │ │ + b.w 54e894 │ │ │ │ ldr r1, [pc, #48] @ (2c8588 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5529a4 │ │ │ │ + bl 552954 │ │ │ │ ldr r3, [pc, #40] @ (2c858c ) │ │ │ │ ldr r2, [pc, #40] @ (2c8590 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54e8e4 │ │ │ │ + b.w 54e894 │ │ │ │ cbz r4, 2c85f6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r0, [r5, #7] │ │ │ │ + strb r0, [r3, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r3, #12] │ │ │ │ + str r6, [r1, #8] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r4, [r5, #7] │ │ │ │ + strb r4, [r3, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8594 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252087,41 +252097,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2c85ba │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54efa0 │ │ │ │ + b.w 54ef50 │ │ │ │ ldr r1, [pc, #48] @ (2c85ec ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5529a4 │ │ │ │ + bl 552954 │ │ │ │ ldr r3, [pc, #40] @ (2c85f0 ) │ │ │ │ ldr r2, [pc, #40] @ (2c85f4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54efa0 │ │ │ │ + b.w 54ef50 │ │ │ │ cbz r0, 2c8642 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r4, [r0, #6] │ │ │ │ + strb r4, [r6, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r7, #4] │ │ │ │ + str r2, [r5, #0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r1, #6] │ │ │ │ + strb r0, [r7, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252130,15 +252140,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2c8650 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2c8654 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #48] @ (2c8658 ) │ │ │ │ ldr r3, [pc, #52] @ (2c865c ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -252148,22 +252158,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r0, #8] │ │ │ │ + str r2, [r6, #0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r6!, {r2, r3} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #18 │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - strb r4, [r1, #5] │ │ │ │ + strb r4, [r7, #3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2c86b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -252171,15 +252181,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2c86b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #44] @ (2c86bc ) │ │ │ │ ldr r3, [pc, #44] @ (2c86c0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -252187,28 +252197,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r4, [r3, #0] │ │ │ │ + ldrsh r4, [r1, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r5!, {r1, r5, r7} │ │ │ │ + stmia r5!, {r1, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r4, r5} │ │ │ │ + stmia r5!, {r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (2c86d0 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 5517b8 │ │ │ │ + b.w 551768 │ │ │ │ nop │ │ │ │ lsrs r0, r0, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252221,22 +252231,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2c8722 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2c873c │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -252279,35 +252289,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2c87b0 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 22323c │ │ │ │ - ldrsh r4, [r5, r6] │ │ │ │ + ldrsh r4, [r3, r5] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, r7, #4 │ │ │ │ + adds r2, r5, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, r1, #5 │ │ │ │ + adds r4, r7, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r7, #0] │ │ │ │ + ldr r4, [r5, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r4, #0] │ │ │ │ + ldr r2, [r2, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r7, #124] @ 0x7c │ │ │ │ + ldr r4, [r5, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2c87f8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2c87e8 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -252315,16 +252325,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (2c87fc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 552124 │ │ │ │ - adds r0, r7, #1 │ │ │ │ + b.w 5520d4 │ │ │ │ + adds r0, r5, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -252332,31 +252342,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2c8848 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2c884c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r7, r1] │ │ │ │ + ldrsh r6, [r5, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r4!, {r3} │ │ │ │ + stmia r3!, {r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #14 │ │ │ │ + cmp r3, #190 @ 0xbe │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (2c88d4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -252367,15 +252377,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (2c88dc ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2c88be │ │ │ │ ldr.w sl, [pc, #88] @ 2c88e0 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 2c88e4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -252389,35 +252399,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2c8896 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsh r2, [r5, r0] │ │ │ │ + ldrb r2, [r3, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r4, r6, r6 │ │ │ │ + subs r4, r4, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r1, r7 │ │ │ │ + subs r2, r7, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r5, #46] @ 0x2e │ │ │ │ + strh r6, [r3, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r2, #112] @ 0x70 │ │ │ │ + ldr r0, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c88e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -252429,29 +252439,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (2c8990 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54e124 │ │ │ │ + bl 54e0d4 │ │ │ │ ldr r1, [pc, #124] @ (2c8994 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2c8968 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (2c8998 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54e124 │ │ │ │ + bl 54e0d4 │ │ │ │ ldr r1, [pc, #108] @ (2c899c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2c8976 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (2c89a0 ) │ │ │ │ ldr r3, [pc, #72] @ (2c898c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -252468,34 +252478,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (2c89a4 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 552124 │ │ │ │ + bl 5520d4 │ │ │ │ b.n 2c8926 │ │ │ │ ldr r1, [pc, #48] @ (2c89a8 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 552124 │ │ │ │ + bl 5520d4 │ │ │ │ b.n 2c8940 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ movs r2, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #100] @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r5, r4 │ │ │ │ + subs r0, r3, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r4, #104] @ 0x68 │ │ │ │ + ldr r4, [r2, #100] @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, r1, r4 │ │ │ │ + subs r6, r7, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 002c89ac : │ │ │ │ @@ -252510,32 +252520,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (2c89fc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223240 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 552c14 │ │ │ │ + bl 552bc4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 2234f4 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #96] @ 0x60 │ │ │ │ + ldr r0, [r1, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, #22 │ │ │ │ + cmp r5, #198 @ 0xc6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8a00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252546,36 +252556,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c8a58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #44] @ (2c8a5c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2bb09c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r6, [r7, r1] │ │ │ │ + ldrb r6, [r5, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, #8 │ │ │ │ + cmp r1, #184 @ 0xb8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r5, #88] @ 0x58 │ │ │ │ + ldr r2, [r3, #84] @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8a60 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252586,61 +252596,61 @@ │ │ │ │ ldr r1, [pc, #44] @ (2c8aa8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #28] @ (2c8aac ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2bb09c │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, r0] │ │ │ │ + ldrh r6, [r1, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r2, r5, r7} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #174 @ 0xae │ │ │ │ + cmp r1, #94 @ 0x5e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8ab0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2c8b30 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #100] @ (2c8b34 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (2c8b38 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #84] @ (2c8b3c ) │ │ │ │ ldr r1, [pc, #84] @ (2c8b40 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #68] @ (2c8b44 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2bb024 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 2c8b18 │ │ │ │ @@ -252654,25 +252664,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, r7] │ │ │ │ + ldrh r0, [r7, r5] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, r2, r5 │ │ │ │ + adds r0, r0, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r4, r5 │ │ │ │ + adds r2, r2, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5} │ │ │ │ + stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #64 @ 0x40 │ │ │ │ + cmp r0, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r3, #76] @ 0x4c │ │ │ │ + ldr r2, [r1, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8b48 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -252740,19 +252750,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c8bf4 ) │ │ │ │ ldr r0, [pc, #20] @ (2c8bf8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldrh r4, [r6, r2] │ │ │ │ + ldrh r4, [r4, r1] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [r0, #64] @ 0x40 │ │ │ │ + ldr r2, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r2, #64] @ 0x40 │ │ │ │ + ldr r2, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8bfc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -252883,19 +252893,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c8d54 ) │ │ │ │ ldr r0, [pc, #20] @ (2c8d58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldr r4, [r2, r5] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [r4, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8d5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252906,29 +252916,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2c8da4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #28] @ (2c8da8 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2baeb0 │ │ │ │ - ldr r2, [r4, r4] │ │ │ │ + ldr r2, [r2, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bkpt 0x00a8 │ │ │ │ + bkpt 0x0058 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #178 @ 0xb2 │ │ │ │ + movs r6, #98 @ 0x62 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r1, #36] @ 0x24 │ │ │ │ + ldr r4, [r7, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8dac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252942,35 +252952,35 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #28] @ (2c8e08 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2bb170 │ │ │ │ - ldr r2, [r2, r3] │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bkpt 0x005c │ │ │ │ + bkpt 0x000c │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #100 @ 0x64 │ │ │ │ + movs r6, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r5, #28] │ │ │ │ + ldr r4, [r3, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8e0c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -252996,19 +253006,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - ldr r4, [r1, r1] │ │ │ │ + ldrsb r4, [r7, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + ldr r2, [r1, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r0, #28] │ │ │ │ + ldr r6, [r6, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8e6c : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2c8e82 │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -253026,19 +253036,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c8ea8 ) │ │ │ │ ldr r0, [pc, #20] @ (2c8eac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldr r0, [r0, r0] │ │ │ │ + ldrsb r0, [r6, r6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [r1, #20] │ │ │ │ + ldr r6, [r7, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + ldr r2, [r1, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8eb0 : │ │ │ │ cbz r2, 2c8ef4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -253074,19 +253084,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c8f20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r6, [r1, r6] │ │ │ │ + ldrsb r6, [r7, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ + ldr r4, [r1, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r0, #20] │ │ │ │ + ldr r4, [r6, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8f24 : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -253104,43 +253114,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r2, [pc, #288] @ (2c9088 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (2c908c ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (2c9090 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (2c9094 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (2c9098 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c9038 │ │ │ │ ldr r3, [pc, #260] @ (2c909c ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dc54 │ │ │ │ + bl 54dc04 │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2c8ff8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -253203,15 +253213,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2c90a8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b3fc │ │ │ │ + bl 54b3ac │ │ │ │ ldr r3, [pc, #84] @ (2c90ac ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 2c8f94 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (2c90b0 ) │ │ │ │ @@ -253221,45 +253231,45 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ subs r6, r1, r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrsb r2, [r2, r5] │ │ │ │ + ldrsb r2, [r0, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, r7, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #18 │ │ │ │ + asrs r4, r5, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r2, #19 │ │ │ │ + asrs r0, r0, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r1, sp, #520 @ 0x208 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - pop {r5, r7} │ │ │ │ + pop {r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #170 @ 0xaa │ │ │ │ + movs r4, #90 @ 0x5a │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r7, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ + str r2, [r3, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r5, #112] @ 0x70 │ │ │ │ + str r6, [r3, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r5, r0] │ │ │ │ + strb r4, [r3, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [r7, #116] @ 0x74 │ │ │ │ + str r2, [r5, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r1, #120] @ 0x78 │ │ │ │ + str r2, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c90bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -253272,60 +253282,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2c9144 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2c9148 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2c9106 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54db94 │ │ │ │ + b.w 54db44 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 2231cc │ │ │ │ ldr r2, [pc, #60] @ (2c914c ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2c9150 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b3fc │ │ │ │ + bl 54b3ac │ │ │ │ ldr r3, [pc, #48] @ (2c9154 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54db94 │ │ │ │ - strb r4, [r0, r7] │ │ │ │ + b.w 54db44 │ │ │ │ + strb r4, [r6, r5] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r2, 2c9190 │ │ │ │ + revsh r2, r6 │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #80 @ 0x50 │ │ │ │ + movs r3, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r6, r4, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ + str r4, [r1, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r4, #100] @ 0x64 │ │ │ │ + str r0, [r2, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c9158 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253340,60 +253350,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2c91e0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2c91e4 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2c91a2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54dc54 │ │ │ │ + b.w 54dc04 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 2231cc │ │ │ │ ldr r2, [pc, #60] @ (2c91e8 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2c91ec ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b3fc │ │ │ │ + bl 54b3ac │ │ │ │ ldr r3, [pc, #48] @ (2c91f0 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54dc54 │ │ │ │ - strb r0, [r5, r4] │ │ │ │ + b.w 54dc04 │ │ │ │ + strb r0, [r3, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - hlt 0x0026 │ │ │ │ + rev16 r6, r2 │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #180 @ 0xb4 │ │ │ │ + movs r2, #100 @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r2, r1, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r7, pc, #472 @ (adr r7, 2c93c0 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r0, [r0, #108] @ 0x6c │ │ │ │ + str r0, [r6, #100] @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r0, #92] @ 0x5c │ │ │ │ + str r4, [r6, #84] @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c91f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253421,15 +253431,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2c9268 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b3fc │ │ │ │ + bl 54b3ac │ │ │ │ ldr r2, [pc, #44] @ (2c926c ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -253439,17 +253449,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ add r6, pc, #1008 @ (adr r6, 2c9650 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r2, r0, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r0, [r0, #100] @ 0x64 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r0, #84] @ 0x54 │ │ │ │ + str r4, [r6, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c9270 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253487,19 +253497,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c92d8 ) │ │ │ │ ldr r0, [pc, #20] @ (2c92dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - strb r0, [r7, r1] │ │ │ │ + strb r0, [r5, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [r1, #92] @ 0x5c │ │ │ │ + str r6, [r7, #84] @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r5, #92] @ 0x5c │ │ │ │ + str r6, [r3, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c92e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -253549,15 +253559,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2c9368 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ lsls r2, r1, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -253575,23 +253585,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (2c942c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (2c9430 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ vldr d7, [pc, #108] @ 2c9418 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 687da4 │ │ │ │ + bl 687d54 │ │ │ │ cbz r0, 2c93ce │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 2c93f8 │ │ │ │ ldr r2, [pc, #100] @ (2c9434 ) │ │ │ │ @@ -253616,33 +253626,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c9438 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (2c943c ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2c93ce │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ asrs r2, r0, #30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r0, [r0, r0] │ │ │ │ + strh r0, [r6, r6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #84] @ 0x54 │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r1, #84] @ 0x54 │ │ │ │ + str r6, [r7, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r2, r7, #28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r4, [r1, #80] @ 0x50 │ │ │ │ + str r4, [r7, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r3, #80] @ 0x50 │ │ │ │ + str r2, [r1, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2c94c4 │ │ │ │ sub sp, #28 │ │ │ │ @@ -253651,15 +253661,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2c94cc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #96] @ (2c94d0 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (2c94d4 ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -253668,53 +253678,53 @@ │ │ │ │ ldr r3, [pc, #84] @ (2c94d8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (2c94dc ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 552b28 │ │ │ │ + bl 552ad8 │ │ │ │ ldr r1, [pc, #72] @ (2c94e0 ) │ │ │ │ ldr r3, [pc, #76] @ (2c94e4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2c94e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 552b28 │ │ │ │ + bl 552ad8 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r6, r4] │ │ │ │ + strh r2, [r4, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb7c4 │ │ │ │ + @ instruction: 0xb774 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, r1, #7 │ │ │ │ + subs r4, r7, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - bmi.n 2c9594 │ │ │ │ + bmi.n 2c94f4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ + str r0, [r4, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #72] @ 0x48 │ │ │ │ + str r0, [r2, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 2c953c │ │ │ │ @@ -253722,15 +253732,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (2c9544 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (2c9548 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #52] @ (2c954c ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2c9526 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -253739,19 +253749,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r0, r2] │ │ │ │ + strh r6, [r6, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [r4, #60] @ 0x3c │ │ │ │ + str r6, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r7, #60] @ 0x3c │ │ │ │ + str r4, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r6, #23 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253772,25 +253782,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 687da4 │ │ │ │ + bl 687d54 │ │ │ │ ldr r2, [pc, #60] @ (2c95ec ) │ │ │ │ ldr r3, [pc, #44] @ (2c95e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -253801,23 +253811,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r4, r0] │ │ │ │ + str r2, [r2, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r2, r3, #22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r2, r3, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -253836,25 +253846,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 687da4 │ │ │ │ + bl 687d54 │ │ │ │ ldr r2, [pc, #60] @ (2c968c ) │ │ │ │ ldr r3, [pc, #44] @ (2c9680 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -253865,23 +253875,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r0, r6] │ │ │ │ + str r2, [r6, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r2, r7, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r1, #44] @ 0x2c │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r2, r7, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -253900,23 +253910,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ vldr d7, [pc, #68] @ 2c9720 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 687da4 │ │ │ │ + bl 687d54 │ │ │ │ cbz r0, 2c96f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (2c973c ) │ │ │ │ ldr r3, [pc, #56] @ (2c9730 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -253931,23 +253941,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r2, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r2, r3, #17 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #36] @ 0x24 │ │ │ │ + str r2, [r7, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r5, #32] │ │ │ │ + str r2, [r3, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r2, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002c9740 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -253965,15 +253975,15 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 002c9750 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c975c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ mcr2 0, 2, r0, cr10, cr8, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #88] @ 2c97cc │ │ │ │ @@ -253981,15 +253991,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (2c97d4 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 2c97ae │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -254006,19 +254016,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r6, [r6, r1] │ │ │ │ + str r6, [r4, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [r2, #28] │ │ │ │ + str r2, [r0, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r6, #28] │ │ │ │ + str r0, [r4, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2c9860 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -254027,39 +254037,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (2c9868 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #104] @ (2c986c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2c9870 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #88] @ (2c9874 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #80] @ (2c9878 ) │ │ │ │ ldr r1, [pc, #84] @ (2c987c ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r1, [pc, #68] @ (2c9880 ) │ │ │ │ ldr r2, [pc, #72] @ (2c9884 ) │ │ │ │ ldr r3, [pc, #72] @ (2c9888 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -254069,23 +254079,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r0, [r0, r0] │ │ │ │ + ldr r7, [pc, #704] @ (2c9b24 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r2, r3, r5} │ │ │ │ + cbz r6, 2c98de │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, r6, #0 │ │ │ │ + subs r6, r4, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r5, #20] │ │ │ │ + str r6, [r3, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r0, #24] │ │ │ │ + str r2, [r6, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [r6, #-352]! @ 0xfffffea0 │ │ │ │ lsls r4, r1, #7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r3, r3, #2 │ │ │ │ @@ -254102,31 +254112,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2c98d4 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (2c98d8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #296] @ (2c99fc ) │ │ │ │ + ldr r6, [pc, #1000] @ (2c9cbc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [r5, #8] │ │ │ │ + str r0, [r3, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r0, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -254134,93 +254144,93 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (2c9928 ) │ │ │ │ ldr r1, [pc, #52] @ (2c992c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #992] @ (2c9d08 ) │ │ │ │ + ldr r6, [pc, #672] @ (2c9bc8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [r2, #4] │ │ │ │ + str r6, [r0, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r6, #4] │ │ │ │ + str r0, [r4, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 2c996c │ │ │ │ ldr r2, [pc, #40] @ (2c9970 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (2c9974 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2c9a74 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #664] @ (2c9c08 ) │ │ │ │ + ldr r6, [pc, #344] @ (2c9ac8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r0, #0] │ │ │ │ + ldrsh r4, [r6, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r3, #0] │ │ │ │ + ldrsh r6, [r1, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 2c99c8 │ │ │ │ ldr r2, [pc, #60] @ (2c99cc ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (2c99d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [pc, #376] @ (2c9b44 ) │ │ │ │ + ldr r6, [pc, #56] @ (2c9a04 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r4, [r7, r6] │ │ │ │ + ldrsh r4, [r5, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r6, [r2, r7] │ │ │ │ + ldrsh r6, [r0, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -254265,15 +254275,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -254354,15 +254364,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -254914,19 +254924,19 @@ │ │ │ │ b.n 2c9cfe │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 2c9d62 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c9d26 │ │ │ │ b.n 2c9e9a │ │ │ │ - ldrsh r4, [r5, r4] │ │ │ │ + ldrsh r4, [r3, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #64] @ (2ca1fc ) │ │ │ │ + ldr r2, [pc, #768] @ (2ca4bc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [r5, r1] │ │ │ │ + ldr r0, [r3, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002ca1c0 : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 2ca1ca │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -254969,15 +254979,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r4, #246 @ 0xf6 │ │ │ │ + adds r4, #166 @ 0xa6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ and.w r0, r4, #14155776 @ 0xd80000 │ │ │ │ │ │ │ │ 002ca234 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -254992,29 +255002,29 @@ │ │ │ │ movs r2, #13 │ │ │ │ ldr r3, [pc, #40] @ (2ca27c ) │ │ │ │ ldr r1, [pc, #44] @ (2ca280 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb r4, [r6, r6] │ │ │ │ + ldrsb r4, [r4, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0x47d2 │ │ │ │ + @ instruction: 0x4782 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsb r0, [r2, r6] │ │ │ │ + ldrsb r0, [r0, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -263096,27 +263106,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (2cf990 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ cbz r6, 2cf9b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #2 │ │ │ │ + lsls r4, r4, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -263274,15 +263284,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2cfb6c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -263291,25 +263301,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (2cfc10 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #124] @ (2cfc14 ) │ │ │ │ ldr r1, [pc, #124] @ (2cfc18 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #108] @ (2cfc1c ) │ │ │ │ ldr r3, [pc, #112] @ (2cfc20 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -263327,41 +263337,41 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - mcr 0, 7, r0, cr12, cr0, {2} │ │ │ │ - str r2, [r3, r2] │ │ │ │ + mrc 0, 4, r0, cr12, cr0, {2} │ │ │ │ + str r2, [r1, r1] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb8a2 │ │ │ │ + @ instruction: 0xb852 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r5, #68] @ 0x44 │ │ │ │ + ldr r6, [r3, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r3, #8 │ │ │ │ + asrs r6, r1, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - cdp2 0, 9, cr0, cr4, cr0, {2} │ │ │ │ + cdp2 0, 4, cr0, cr4, cr0, {2} │ │ │ │ ldr r2, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp2 0, 8, cr0, cr14, cr0, {2} │ │ │ │ + cdp2 0, 3, cr0, cr14, cr0, {2} │ │ │ │ ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r5, [pc, #1028] @ 2d0044 │ │ │ │ @@ -263473,15 +263483,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2cfc68 │ │ │ │ ldr r0, [pc, #764] @ (2d0054 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2cfc68 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -263656,15 +263666,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (2d0050 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2cfc58 │ │ │ │ ldr r0, [pc, #304] @ (2d0058 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2cfc58 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -263707,15 +263717,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2d0050 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2cfc58 │ │ │ │ ldr r0, [pc, #172] @ (2d005c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2cfc58 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 2cffd6 │ │ │ │ bhi.n 2cff0c │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 2cffd6 │ │ │ │ bhi.n 2d003c │ │ │ │ @@ -263755,15 +263765,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (2d0050 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2cfc58 │ │ │ │ ldr r0, [pc, #56] @ (2d0060 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2cfc58 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 2cfc5e │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -263774,18 +263784,18 @@ │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r2, #256] @ 0x100 │ │ │ │ - @ instruction: 0xfb560040 │ │ │ │ - @ instruction: 0xfaec0040 │ │ │ │ - @ instruction: 0xfa960040 │ │ │ │ + ldc2 0, cr0, [r2, #-256]! @ 0xffffff00 │ │ │ │ + @ instruction: 0xfb060040 │ │ │ │ + @ instruction: 0xfa9c0040 │ │ │ │ + @ instruction: 0xfa460040 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 2d01f6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ moveq r5, #32 │ │ │ │ @@ -264241,34 +264251,34 @@ │ │ │ │ ldr r0, [pc, #44] @ (2d057c ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d0432 │ │ │ │ ldr r0, [pc, #44] @ (2d0588 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2d0432 │ │ │ │ ldr r0, [pc, #36] @ (2d058c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 2d0422 │ │ │ │ nop │ │ │ │ add r7, pc, #264 @ (adr r7, 2d0684 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, ip, #12582912 @ 0xc00000 │ │ │ │ - @ instruction: 0xf59c0040 │ │ │ │ + sbcs.w r0, ip, #12582912 @ 0xc00000 │ │ │ │ + adc.w r0, ip, #12582912 @ 0xc00000 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ mov r3, r0 │ │ │ │ @@ -264387,24 +264397,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (2d0714 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 2d06d0 │ │ │ │ ldr r0, [pc, #24] @ (2d0718 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2d06d0 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 2d03b8 │ │ │ │ b.n 2d06d2 │ │ │ │ add r4, pc, #752 @ (adr r4, 2d0a04 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, r4, #12582912 @ 0xc00000 │ │ │ │ + and.w r0, r4, #12582912 @ 0xc00000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd r5, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 2d0768 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r3 │ │ │ │ @@ -264992,22 +265002,22 @@ │ │ │ │ ldr r0, [pc, #32] @ (2d0dbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bgt.n 2d0d88 │ │ │ │ + bgt.n 2d0ce8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stcl 0, cr0, [ip, #256]! @ 0x100 │ │ │ │ - cdp 0, 0, cr0, cr0, cr0, {2} │ │ │ │ - bgt.n 2d0d6c │ │ │ │ + ldc 0, cr0, [ip, #256] @ 0x100 │ │ │ │ + ldc 0, cr0, [r0, #256]! @ 0x100 │ │ │ │ + bgt.n 2d0ccc │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldcl 0, cr0, [r8, #256] @ 0x100 │ │ │ │ - cdp 0, 0, cr0, cr4, cr0, {2} │ │ │ │ + stc 0, cr0, [r8, #256] @ 0x100 │ │ │ │ + ldc 0, cr0, [r4, #256]! @ 0x100 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ mov r5, r0 │ │ │ │ @@ -270964,15 +270974,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2d4ffc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 2d4fa6 │ │ │ │ ldr r0, [pc, #96] @ (2d5000 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -270984,15 +270994,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (2d4ffc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2d4fa6 │ │ │ │ ldr r0, [pc, #48] @ (2d5004 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2d4fa6 │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -271002,17 +271012,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrh r6, [r0, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #128 @ 0x80 │ │ │ │ + add r3, sp, #832 @ 0x340 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, sp, #944 @ 0x3b0 │ │ │ │ + add r3, sp, #624 @ 0x270 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (2d5118 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -295015,15 +295025,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 2e5eb8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 2e53c8 │ │ │ │ ldr.w r0, [pc, #2412] @ 2e5ebc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e53c8 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 2e53ea │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 2e5ec0 │ │ │ │ @@ -295085,15 +295095,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 2e58ea │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -295105,15 +295115,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 2e5eb8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2e53c8 │ │ │ │ ldr.w r0, [pc, #2152] @ 2e5ecc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e53c8 │ │ │ │ movs r3, #3 │ │ │ │ b.n 2e54cc │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 2e586a │ │ │ │ ldr.w r3, [pc, #2132] @ 2e5ed0 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -295177,47 +295187,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2e57be │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -295276,15 +295286,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 2e5eb8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2e53c8 │ │ │ │ ldr.w r0, [pc, #1668] @ 2e5ee4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e53c8 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 2e5bc4 │ │ │ │ ldr.w r1, [pc, #1652] @ 2e5ee8 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -295499,15 +295509,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (2e5f08 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 2e54b6 │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 2e5d58 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -295555,15 +295565,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (2e5eb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e53c8 │ │ │ │ ldr r0, [pc, #836] @ (2e5f18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 2e53c8 │ │ │ │ ldr r0, [pc, #828] @ (2e5f1c ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1780] @ 0x6f4 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -295692,15 +295702,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 2e5a0e │ │ │ │ b.w 2e5564 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 2e57d2 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -295726,15 +295736,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 2e57ea │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2677c4 │ │ │ │ @@ -295803,33 +295813,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2e66a8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ asrs r0, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #968 @ (adr r7, 2e6288 ) │ │ │ │ + add r7, pc, #648 @ (adr r7, 2e6148 ) │ │ │ │ movs r7, r7 │ │ │ │ strb r2, [r3, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ b.n 2e6518 │ │ │ │ lsls r6, r5, #1 │ │ │ │ eors r6, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, pc, #56 @ (adr r6, 2e5f08 ) │ │ │ │ + add r5, pc, #760 @ (adr r5, 2e61c8 ) │ │ │ │ movs r7, r7 │ │ │ │ b.n 2e63e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r7, #180 @ 0xb4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bpl.n 2e5dee │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ vrshr.u64 , q3, #2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #248 @ (adr r4, 2e5fe0 ) │ │ │ │ + add r3, pc, #952 @ (adr r3, 2e62a0 ) │ │ │ │ movs r7, r7 │ │ │ │ b.n 2e6010 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r5, #182 @ 0xb6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r0, [r7, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ @@ -295839,33 +295849,33 @@ │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r4, [r5, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r3, #180 @ 0xb4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #808 @ (adr r0, 2e6234 ) │ │ │ │ + add r0, pc, #488 @ (adr r0, 2e60f4 ) │ │ │ │ movs r7, r7 │ │ │ │ ble.n 2e600c │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r2, #174 @ 0xae │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r2, #150 @ 0x96 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, pc, #8 @ (adr r1, 2e5f24 ) │ │ │ │ + add r0, pc, #712 @ (adr r0, 2e61e4 ) │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #102 @ 0x66 │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r1, #182 @ 0xb6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r4, #30] │ │ │ │ + ldrh r4, [r2, #28] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r4, [sp, #904] @ 0x388 │ │ │ │ + ldr r4, [sp, #584] @ 0x248 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [sp, #520] @ 0x208 │ │ │ │ + ldr r6, [sp, #200] @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (2e6120 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -295936,15 +295946,15 @@ │ │ │ │ bpl.n 2e6004 │ │ │ │ ldr r0, [pc, #324] @ (2e612c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr r1, [pc, #312] @ (2e6130 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -295995,15 +296005,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e5f5c │ │ │ │ ldr r0, [pc, #180] @ (2e6138 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e5f5c │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 2e60d8 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -296052,21 +296062,21 @@ │ │ │ │ nop │ │ │ │ ldr r3, [pc, #792] @ (2e643c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r4, [sp, #648] @ 0x288 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (2e62b8 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -296130,29 +296140,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2e615e │ │ │ │ ldr r0, [pc, #248] @ (2e62c8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e615e │ │ │ │ ldr r2, [pc, #232] @ (2e62c4 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2e61a8 │ │ │ │ ldr r0, [pc, #228] @ (2e62cc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2e5f30 │ │ │ │ mov r2, r5 │ │ │ │ @@ -296249,17 +296259,17 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #352] @ 0x160 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r3, [sp, #648] @ 0x288 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -296393,15 +296403,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 2e643a │ │ │ │ ldr r0, [pc, #180] @ (2e6510 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -296452,15 +296462,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx r7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r1, [sp, #400] @ 0x190 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 2e6afc │ │ │ │ @@ -296882,15 +296892,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2e653e │ │ │ │ ldr r0, [pc, #520] @ (2e6b08 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -296998,15 +297008,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e6562 │ │ │ │ ldr r0, [pc, #188] @ (2e6b18 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2e6562 │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 2e674a │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -297057,23 +297067,23 @@ │ │ │ │ b.n 2e653e │ │ │ │ cmp lr, fp │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #456] @ 0x1c8 │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #912] @ 0x390 │ │ │ │ + str r4, [sp, #592] @ 0x250 │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #192] @ (2e6bd4 ) │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #920] @ 0x398 │ │ │ │ + str r3, [sp, #600] @ 0x258 │ │ │ │ movs r7, r7 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 2e6b34 │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -297322,27 +297332,27 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r2, #74 @ 0x4a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [sp, #856] @ 0x358 │ │ │ │ + str r2, [sp, #536] @ 0x218 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #688] @ 0x2b0 │ │ │ │ + str r2, [sp, #368] @ 0x170 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #704] @ 0x2c0 │ │ │ │ + str r2, [sp, #384] @ 0x180 │ │ │ │ movs r7, r7 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ + str r1, [sp, #856] @ 0x358 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #24] │ │ │ │ + str r1, [sp, #728] @ 0x2d8 │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #1008] @ 0x3f0 │ │ │ │ + str r1, [sp, #688] @ 0x2b0 │ │ │ │ movs r7, r7 │ │ │ │ b.n 2e715a │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ @@ -297360,26 +297370,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #340] @ (2e6fdc ) │ │ │ │ ldr r1, [pc, #344] @ (2e6fe0 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -297422,15 +297432,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (2e6fe8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 2678cc │ │ │ │ vldr d7, [pc, #152] @ 2e6fc8 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -297470,44 +297480,44 @@ │ │ │ │ ldr r4, [pc, #84] @ (2e6ff0 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #40] @ 0x28 │ │ │ │ + ldrh r6, [r7, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r1, #16] │ │ │ │ + ldrb r4, [r7, #14] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r0, [r2, #108] @ 0x6c │ │ │ │ + str r0, [r0, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - vst1.8 @ instruction: 0xf980003e │ │ │ │ - ldr r7, [sp, #192] @ 0xc0 │ │ │ │ + ldrsh.w r0, [r0, lr, lsl #3] │ │ │ │ + ldr r6, [sp, #896] @ 0x380 │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 2e7008 │ │ │ │ + bgt.n 2e6f68 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, r3 │ │ │ │ + add r8, r9 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ + ldrh r6, [r2, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r4, #60] @ 0x3c │ │ │ │ + ldrh r2, [r2, #58] @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2e7020 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -297575,20 +297585,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (2e70cc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ cmp r6, #200 @ 0xc8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -297597,35 +297607,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2e716c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #116] @ (2e7170 ) │ │ │ │ ldr r1, [pc, #120] @ (2e7174 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #100] @ (2e7178 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (2e717c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (2e7180 ) │ │ │ │ ldr r5, [pc, #76] @ (2e7184 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -297642,43 +297652,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #8] │ │ │ │ + ldrb r2, [r2, #7] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - blt.n 2e71dc │ │ │ │ + bge.n 2e713c │ │ │ │ movs r5, r7 │ │ │ │ - muls r0, r0 │ │ │ │ + cmn r0, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf70a003e │ │ │ │ - ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ + @ instruction: 0xf6ba003e │ │ │ │ + ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ movs r6, r7 │ │ │ │ - stcl 0, cr0, [r0, #248] @ 0xf8 │ │ │ │ - stc 0, cr0, [r6, #248]! @ 0xf8 │ │ │ │ + ldcl 0, cr0, [r0, #-248]! @ 0xffffff08 │ │ │ │ + ldcl 0, cr0, [r6, #-248] @ 0xffffff08 │ │ │ │ cmp r6, #66 @ 0x42 │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r1, #204 @ 0xcc │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r0, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (2e719c ) │ │ │ │ ldr r2, [pc, #16] @ (2e71a0 ) │ │ │ │ ldr r1, [pc, #16] @ (2e71a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5551d8 │ │ │ │ + b.w 555188 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #60] @ 0x3c │ │ │ │ + ldrh r2, [r3, #58] @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 2e71c0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -297793,51 +297803,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2e7338 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #80] @ (2e733c ) │ │ │ │ ldr r1, [pc, #80] @ (2e7340 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #64] @ (2e7344 ) │ │ │ │ ldr r3, [pc, #68] @ (2e7348 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (2e734c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r1, [pc, #44] @ (2e7350 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e04c │ │ │ │ - ldrb r0, [r6, #0] │ │ │ │ + b.w 54dffc │ │ │ │ + strb r0, [r4, #31] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bls.n 2e73c4 │ │ │ │ + bhi.n 2e7324 │ │ │ │ movs r5, r7 │ │ │ │ - adcs r6, r1 │ │ │ │ + lsrs r6, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds.w r0, sl, #12451840 @ 0xbe0000 │ │ │ │ - ldr r2, [sp, #808] @ 0x328 │ │ │ │ + @ instruction: 0xf4ca003e │ │ │ │ + ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #214 @ 0xd6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -297853,72 +297863,72 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2e73dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #100] @ (2e73e0 ) │ │ │ │ ldr r1, [pc, #100] @ (2e73e4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #84] @ (2e73e8 ) │ │ │ │ ldr r1, [pc, #88] @ (2e73ec ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (2e73f0 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (2e73f4 ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (2e73f8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (2e73fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 555258 │ │ │ │ + b.w 555208 │ │ │ │ nop │ │ │ │ - strb r0, [r4, #30] │ │ │ │ + strb r0, [r2, #29] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bhi.n 2e7348 │ │ │ │ + bhi.n 2e74a8 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r7 │ │ │ │ + eors r6, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - eor.w r0, sl, #12451840 @ 0xbe0000 │ │ │ │ - ldr r2, [sp, #240] @ 0xf0 │ │ │ │ + bics.w r0, sl, #12451840 @ 0xbe0000 │ │ │ │ + ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #80 @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r6, #44] @ 0x2c │ │ │ │ + ldrh r6, [r4, #42] @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #42] @ 0x2a │ │ │ │ + ldrh r2, [r5, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (2e7458 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -297928,40 +297938,40 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #52] @ (2e7464 ) │ │ │ │ ldr r1, [pc, #56] @ (2e7468 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r4, [r6, #27] │ │ │ │ + strb r4, [r4, #26] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf3ee003e │ │ │ │ - ldr r1, [sp, #632] @ 0x278 │ │ │ │ + @ instruction: 0xf39e003e │ │ │ │ + ldr r1, [sp, #312] @ 0x138 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r7, #40] @ 0x28 │ │ │ │ + ldrh r2, [r5, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r1, #42] @ 0x2a │ │ │ │ + ldrh r6, [r7, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (2e74c4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -297969,41 +297979,41 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #72] @ (2e74cc ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #56] @ (2e74d0 ) │ │ │ │ ldr r1, [pc, #56] @ (2e74d4 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r1, #26] │ │ │ │ + strb r0, [r7, #24] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf382003e │ │ │ │ - ldr r1, [sp, #192] @ 0xc0 │ │ │ │ + @ instruction: 0xf332003e │ │ │ │ + ldr r0, [sp, #896] @ 0x380 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r2, #38] @ 0x26 │ │ │ │ + ldrh r0, [r0, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r4, #38] @ 0x26 │ │ │ │ + ldrh r4, [r2, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (2e7524 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -298011,36 +298021,36 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #60] @ (2e752c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #44] @ (2e7530 ) │ │ │ │ ldr r1, [pc, #44] @ (2e7534 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2ed28c │ │ │ │ nop │ │ │ │ - strb r4, [r3, #24] │ │ │ │ + strb r4, [r1, #23] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf316003e │ │ │ │ - ldr r0, [sp, #784] @ 0x310 │ │ │ │ + movt r0, #24638 @ 0x603e │ │ │ │ + ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r4, #34] @ 0x22 │ │ │ │ + ldrh r4, [r2, #32] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r7, #34] @ 0x22 │ │ │ │ + ldrh r0, [r5, #32] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 2e75dc │ │ │ │ sub sp, #16 │ │ │ │ @@ -298048,15 +298058,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (2e75e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 267a80 │ │ │ │ @@ -298091,19 +298101,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3ea96c │ │ │ │ nop │ │ │ │ - strb r2, [r7, #22] │ │ │ │ + strb r2, [r5, #21] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r4, [r2, #32] │ │ │ │ + ldrh r4, [r0, #30] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r5, #32] │ │ │ │ + ldrh r2, [r3, #30] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002e75e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -298211,19 +298221,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #112 @ 0x70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r7, #26] │ │ │ │ + ldrh r0, [r5, #24] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r3, #26] │ │ │ │ + ldrh r2, [r1, #24] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r3, #24] │ │ │ │ + ldrh r6, [r1, #22] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (2e7838 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -298234,15 +298244,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 2e7844 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 2ed404 │ │ │ │ cbnz r0, 2e7782 │ │ │ │ @@ -298260,15 +298270,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (2e784c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2678cc │ │ │ │ ldr r3, [pc, #164] @ (2e7850 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -298318,29 +298328,29 @@ │ │ │ │ b.w 341138 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #15] │ │ │ │ + strb r2, [r7, #13] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r0, [r5, #16] │ │ │ │ + ldrh r0, [r3, #14] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r7, #16] │ │ │ │ + ldrh r2, [r5, #14] │ │ │ │ movs r7, r7 │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bmi.n 2e7774 │ │ │ │ + bmi.n 2e78d4 │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, #156 @ 0x9c │ │ │ │ + subs r4, #76 @ 0x4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #16] │ │ │ │ + ldrh r6, [r6, #12] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (2e7990 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -298353,15 +298363,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (2e799c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 2ed404 │ │ │ │ cbnz r0, 2e78b2 │ │ │ │ add sp, #28 │ │ │ │ @@ -298390,15 +298400,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (2e79a0 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (2e79a4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2678cc │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -298451,29 +298461,29 @@ │ │ │ │ b.w 341138 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #10] │ │ │ │ + strb r4, [r1, #9] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r0, [r6, #6] │ │ │ │ + ldrh r0, [r4, #4] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r6, #4] │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #138 @ 0x8a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bcc.n 2e7a28 │ │ │ │ + bcs.n 2e7988 │ │ │ │ movs r5, r7 │ │ │ │ - subs r3, #74 @ 0x4a │ │ │ │ + subs r2, #250 @ 0xfa │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #4] │ │ │ │ + ldrh r4, [r1, #2] │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r3, [r0, #2420] @ 0x974 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cbz r3, 2e79ba │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -298490,15 +298500,15 @@ │ │ │ │ str.w r3, [r0, #2488] @ 0x9b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2e79f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ movs r7, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -298507,25 +298517,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #152] @ (2e7aa4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #140] @ (2e7aa8 ) │ │ │ │ ldr r1, [pc, #140] @ (2e7aac ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #124] @ (2e7ab0 ) │ │ │ │ movw r5, #1029 @ 0x405 │ │ │ │ ldr r2, [pc, #120] @ (2e7ab4 ) │ │ │ │ mov.w r0, #768 @ 0x300 │ │ │ │ movt r0, #5549 @ 0x15ad │ │ │ │ add r1, pc │ │ │ │ @@ -298536,49 +298546,49 @@ │ │ │ │ str.w r0, [r3, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1029 @ 0x405 │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #84] @ (2e7abc ) │ │ │ │ ldr r1, [pc, #84] @ (2e7ac0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #67] @ 0x43 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r3, #5] │ │ │ │ + strb r0, [r1, #4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bcs.n 2e7ad0 │ │ │ │ + bne.n 2e7a30 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, #30 │ │ │ │ + subs r1, #206 @ 0xce │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stcl 0, cr0, [sl, #248]! @ 0xf8 │ │ │ │ - str r3, [sp, #616] @ 0x268 │ │ │ │ + ldc 0, cr0, [sl, #248] @ 0xf8 │ │ │ │ + str r3, [sp, #296] @ 0x128 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #60] @ 0x3c │ │ │ │ + strh r2, [r3, #58] @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #132 @ 0x84 │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r4, #130 @ 0x82 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -298609,15 +298619,15 @@ │ │ │ │ ldr r1, [pc, #388] @ (2e7c90 ) │ │ │ │ add.w r4, sl, #36 @ 0x24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #8 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ add.w fp, r0, #77824 @ 0x13000 │ │ │ │ vldr d7, [pc, #336] @ 2e7c78 │ │ │ │ add.w fp, fp, #184 @ 0xb8 │ │ │ │ ldr r7, [pc, #356] @ (2e7c94 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -298651,15 +298661,15 @@ │ │ │ │ add.w r3, sl, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add.w sl, r5, #65536 @ 0x10000 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3422ac │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 342318 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ @@ -298733,33 +298743,33 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ ... │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #1] │ │ │ │ + strb r6, [r1, #0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r2, [r6, #54] @ 0x36 │ │ │ │ + strh r2, [r4, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r4, r4] │ │ │ │ + ldrh r4, [r2, r3] │ │ │ │ movs r7, r7 │ │ │ │ movs r5, #184 @ 0xb8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r7, #204 @ 0xcc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r2, #54] @ 0x36 │ │ │ │ + strh r4, [r0, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - beq.n 2e7bf0 │ │ │ │ + beq.n 2e7d50 │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, #172 @ 0xac │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #48] @ 0x30 │ │ │ │ + strh r2, [r4, #46] @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ ldr r5, [pc, #704] @ (2e7f74 ) │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -298769,15 +298779,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #96] @ (2e7d30 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r2, r0, #69120 @ 0x10e00 │ │ │ │ add.w r1, r0, #65536 @ 0x10000 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #52] @ 2e7d20 │ │ │ │ mov.w ip, #2 │ │ │ │ movt ip, #36864 @ 0x9000 │ │ │ │ strd r3, r3, [r2, #436] @ 0x1b4 │ │ │ │ @@ -298788,19 +298798,19 @@ │ │ │ │ str.w r3, [ip, #180] @ 0xb4 │ │ │ │ str.w r3, [r1, #4076] @ 0xfec │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2ed274 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr r6, [r2, #104] @ 0x68 │ │ │ │ + ldr r6, [r0, #100] @ 0x64 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r0, [r6, #40] @ 0x28 │ │ │ │ + strh r0, [r4, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r3, r5] │ │ │ │ + ldr r6, [r1, r4] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w lr, [pc, #896] @ 2e80c4 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -298912,15 +298922,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2e7d80 │ │ │ │ ldr r0, [pc, #664] @ (2e80e8 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e7d80 │ │ │ │ ldr.w r2, [r5, #176] @ 0xb0 │ │ │ │ mov r3, r2 │ │ │ │ b.n 2e7e2e │ │ │ │ ldr.w r2, [r4, #2296] @ 0x8f8 │ │ │ │ mov r3, r2 │ │ │ │ @@ -298955,15 +298965,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.w 2e7d80 │ │ │ │ ldr r0, [pc, #560] @ (2e80f0 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e7d80 │ │ │ │ ldr.w r1, [r4, #2296] @ 0x8f8 │ │ │ │ add r0, sp, #20 │ │ │ │ bl 267c6c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ @@ -299035,15 +299045,15 @@ │ │ │ │ sub.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #360] @ (2e80fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #2 │ │ │ │ bl 340464 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r3, r2 │ │ │ │ b.n 2e7e8c │ │ │ │ ldr.w r2, [r4, #2484] @ 0x9b4 │ │ │ │ @@ -299055,15 +299065,15 @@ │ │ │ │ sub.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #320] @ (2e8108 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #1 │ │ │ │ bl 340464 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r3, r2 │ │ │ │ b.n 2e7e8c │ │ │ │ ldr.w r2, [r4, #2272] @ 0x8e0 │ │ │ │ @@ -299109,29 +299119,29 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.w 2e7d80 │ │ │ │ ldr r0, [pc, #184] @ (2e8110 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e7d80 │ │ │ │ ldr r3, [pc, #128] @ (2e80e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ands.w r3, r3, #2048 @ 0x800 │ │ │ │ beq.n 2e7ff0 │ │ │ │ ldr r3, [pc, #164] @ (2e8114 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #164] @ (2e8118 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r2, r3 │ │ │ │ b.n 2e7e8c │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 223088 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ @@ -299160,47 +299170,48 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #184 @ 0xb8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r5, #136 @ 0x88 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r7, #88] @ 0x58 │ │ │ │ + ldr r0, [r5, #84] @ 0x54 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r6, [r3, #40] @ 0x28 │ │ │ │ + strh r6, [r1, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #34] @ 0x22 │ │ │ │ + strh r4, [r0, #32] │ │ │ │ movs r7, r7 │ │ │ │ subs r5, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #28] │ │ │ │ + strh r6, [r4, #26] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [r1, #56] @ 0x38 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrd r0, r0, [r8], #-248 @ 0xf8 │ │ │ │ - ldrh r2, [r5, #48] @ 0x30 │ │ │ │ + @ instruction: 0xe828003e │ │ │ │ + ldrh r2, [r3, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r4, #56] @ 0x38 │ │ │ │ + ldr r6, [r2, #52] @ 0x34 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strex r0, r0, [r6, #248] @ 0xf8 │ │ │ │ - ldrh r0, [r7, #46] @ 0x2e │ │ │ │ + b.n 2e80f4 │ │ │ │ + movs r6, r7 │ │ │ │ + ldrh r0, [r5, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #14] │ │ │ │ + strh r4, [r4, #12] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [r4, #40] @ 0x28 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r2, [r7, #12] │ │ │ │ + strh r2, [r5, #10] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #692] @ (2e83e4 ) │ │ │ │ @@ -299274,15 +299285,15 @@ │ │ │ │ ldr r2, [pc, #556] @ (2e83fc ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [pc, #556] @ (2e8400 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e81ee │ │ │ │ ldr r2, [pc, #516] @ (2e83e8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2e83b6 │ │ │ │ movs r0, #0 │ │ │ │ @@ -299309,15 +299320,15 @@ │ │ │ │ bpl.n 2e81ee │ │ │ │ ldr r2, [pc, #488] @ (2e8408 ) │ │ │ │ mov.w r3, #2368 @ 0x940 │ │ │ │ ldr r0, [pc, #488] @ (2e840c ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e81ee │ │ │ │ ldr r2, [pc, #436] @ (2e83e8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e81ee │ │ │ │ ldr r2, [pc, #468] @ (2e8410 ) │ │ │ │ @@ -299331,15 +299342,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2e81ee │ │ │ │ ldr r2, [pc, #452] @ (2e8414 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2e8418 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e81ee │ │ │ │ ldr r2, [pc, #392] @ (2e83e8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e81ee │ │ │ │ ldr r2, [pc, #420] @ (2e8410 ) │ │ │ │ @@ -299353,15 +299364,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e81ee │ │ │ │ ldr r2, [pc, #412] @ (2e841c ) │ │ │ │ ldr r0, [pc, #416] @ (2e8420 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e81ee │ │ │ │ ldr r0, [r6, #0] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 2238f4 │ │ │ │ ldr r2, [pc, #336] @ (2e83e8 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -299387,15 +299398,15 @@ │ │ │ │ ldr r0, [pc, #356] @ (2e8428 ) │ │ │ │ ldr r2, [pc, #356] @ (2e842c ) │ │ │ │ add r0, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ ldr r0, [pc, #352] @ (2e8430 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e81ee │ │ │ │ ldr r2, [pc, #268] @ (2e83e8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e81ee │ │ │ │ ldr r2, [pc, #288] @ (2e8404 ) │ │ │ │ @@ -299412,15 +299423,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #312] @ (2e8438 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movw r3, #1770 @ 0x6ea │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e81ee │ │ │ │ ldr r2, [pc, #212] @ (2e83e8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e81ee │ │ │ │ ldr r2, [pc, #228] @ (2e8404 ) │ │ │ │ @@ -299436,15 +299447,15 @@ │ │ │ │ ldr r2, [pc, #260] @ (2e843c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #260] @ (2e8440 ) │ │ │ │ movw r3, #1770 @ 0x6ea │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e81ee │ │ │ │ ldr r2, [pc, #156] @ (2e83e8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e81ee │ │ │ │ ldr r2, [pc, #184] @ (2e8410 ) │ │ │ │ @@ -299459,15 +299470,15 @@ │ │ │ │ bpl.w 2e81ee │ │ │ │ ldr r2, [pc, #212] @ (2e8444 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #212] @ (2e8448 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e81ee │ │ │ │ ldr r2, [pc, #100] @ (2e83e8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e81ee │ │ │ │ ldr r2, [pc, #128] @ (2e8410 ) │ │ │ │ @@ -299482,15 +299493,15 @@ │ │ │ │ bpl.w 2e81ee │ │ │ │ ldr r2, [pc, #164] @ (2e844c ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #164] @ (2e8450 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e81ee │ │ │ │ ldr r2, [pc, #76] @ (2e8404 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e81ee │ │ │ │ ldr r2, [pc, #44] @ (2e83f0 ) │ │ │ │ @@ -299501,75 +299512,75 @@ │ │ │ │ ldr r2, [pc, #132] @ (2e8454 ) │ │ │ │ mov.w r3, #2368 @ 0x940 │ │ │ │ ldr r0, [pc, #128] @ (2e8458 ) │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e81ee │ │ │ │ cmp r1, #218 @ 0xda │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, r5 │ │ │ │ + subs r2, r1, r4 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r4, r5, r6} │ │ │ │ + stmia r4!, {r5} │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r4, #34] @ 0x22 │ │ │ │ + strh r4, [r2, #32] │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r0, #10] │ │ │ │ movs r7, r7 │ │ │ │ subs r6, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #23 │ │ │ │ + lsrs r4, r7, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r0, #8] │ │ │ │ + strh r4, [r6, #4] │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #22 │ │ │ │ + lsrs r4, r1, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r3, #4] │ │ │ │ + strh r6, [r1, #2] │ │ │ │ movs r7, r7 │ │ │ │ - beq.n 2e83d4 │ │ │ │ + beq.n 2e8334 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r6, #2] │ │ │ │ + strh r0, [r4, #0] │ │ │ │ movs r7, r7 │ │ │ │ - beq.n 2e8368 │ │ │ │ + beq.n 2e84c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r5, #20 │ │ │ │ + lsrs r2, r3, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r3, #26] │ │ │ │ + strh r6, [r1, #24] │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r3, #4] │ │ │ │ + strh r0, [r1, #2] │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, r4, r0 │ │ │ │ + adds r0, r2, r7 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r5, #0] │ │ │ │ + ldrb r0, [r3, #31] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r3!, {r1} │ │ │ │ + stmia r2!, {r1, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r5, #31] │ │ │ │ + ldrb r2, [r3, #30] │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, r5, r6 │ │ │ │ + adds r2, r3, r5 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r7, #29] │ │ │ │ + ldrb r4, [r5, #28] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r2, r4, r7} │ │ │ │ + stmia r2!, {r2, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r0, #29] │ │ │ │ + ldrb r6, [r6, #27] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7, {r2, r7} │ │ │ │ + ldmia r7!, {r2, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r2, #29] │ │ │ │ + ldrb r2, [r0, #28] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ add.w ip, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -299679,15 +299690,15 @@ │ │ │ │ blx 2238f4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 225ae4 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2e84c0 │ │ │ │ - str r6, [r3, #108] @ 0x6c │ │ │ │ + str r6, [r1, #104] @ 0x68 │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #20480 @ 0x5000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -300678,43 +300689,43 @@ │ │ │ │ ldr r3, [pc, #272] @ (2e9210 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e8f98 │ │ │ │ ldr r0, [pc, #264] @ (2e9214 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e8f98 │ │ │ │ ldr r3, [pc, #244] @ (2e920c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e8fbc │ │ │ │ ldr r3, [pc, #236] @ (2e9210 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e8fbc │ │ │ │ ldr r0, [pc, #232] @ (2e9218 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e8fbc │ │ │ │ ldr r3, [pc, #212] @ (2e920c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e8f74 │ │ │ │ ldr r3, [pc, #204] @ (2e9210 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e8f74 │ │ │ │ ldr r0, [pc, #204] @ (2e921c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2e8f74 │ │ │ │ movs r2, #0 │ │ │ │ sub.w r3, r4, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ @@ -300758,51 +300769,51 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ movs r5, #50 @ 0x32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #172 @ 0xac │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r5, #72] @ 0x48 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r6, [r3, #72] @ 0x48 │ │ │ │ + str r6, [r1, #68] @ 0x44 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r0, [r3, #22] │ │ │ │ + ldrb r0, [r1, #21] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r4, #20] │ │ │ │ + ldrb r4, [r2, #19] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r2, #10] │ │ │ │ + ldrb r2, [r0, #9] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r4, [r7, r2] │ │ │ │ + ldrsh r4, [r5, r1] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r4, [r7, #30] │ │ │ │ + strb r4, [r5, #29] │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #304] @ (2e9334 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, r2] │ │ │ │ + ldrh r0, [r5, r1] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r0, [r1, #14] │ │ │ │ + strb r0, [r7, #12] │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #10] │ │ │ │ + strb r4, [r2, #9] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r0, #10] │ │ │ │ + strb r2, [r6, #8] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r4, #9] │ │ │ │ + strb r0, [r2, #8] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r4, r6] │ │ │ │ + ldr r2, [r2, r5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r0, [r0, #1] │ │ │ │ + ldr r0, [r6, #124] @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r4, #9] │ │ │ │ + strb r4, [r2, #8] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldr r2, [pc, #332] @ (2e938c ) │ │ │ │ @@ -300920,28 +300931,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e92ba │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2e939c ) │ │ │ │ ldr.w r3, [r5, #2296] @ 0x8f8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r0, [r5, #2288] @ 0x8f0 │ │ │ │ ldr.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 2e92ba │ │ │ │ nop │ │ │ │ adds r2, r1, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #4] │ │ │ │ + strb r2, [r2, #3] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #1004] @ (2e97a0 ) │ │ │ │ @@ -300997,15 +301008,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2e93ce │ │ │ │ ldr r0, [pc, #904] @ (2e97b8 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #2276] @ 0x8e4 │ │ │ │ cmp r1, #32 │ │ │ │ bgt.w 2e95bc │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2e94fa │ │ │ │ cmp r1, #32 │ │ │ │ @@ -301093,15 +301104,15 @@ │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #696] @ (2e97c0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #212 @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2e9718 │ │ │ │ cmp r1, #32 │ │ │ │ bgt.n 2e94f4 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2e94f4 │ │ │ │ cmp r1, #32 │ │ │ │ @@ -301291,15 +301302,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e9520 │ │ │ │ ldr r0, [pc, #164] @ (2e97d8 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e943c │ │ │ │ ldr r2, [pc, #152] @ (2e97dc ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e94e6 │ │ │ │ @@ -301309,15 +301320,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e94e6 │ │ │ │ ldr r0, [pc, #128] @ (2e97e0 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e943c │ │ │ │ ldr.w r2, [r3, #2480] @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r2, [r3, #2488] @ 0x9b8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2ed280 │ │ │ │ @@ -301329,54 +301340,54 @@ │ │ │ │ ldr r1, [pc, #88] @ (2e97e4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2e97e8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #212 @ 0xd4 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e965a │ │ │ │ asrs r0, r3, #29 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsb r6, [r7, r5] │ │ │ │ + ldrsb r6, [r5, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r4, [r4, #6] │ │ │ │ + strb r4, [r2, #5] │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #2] │ │ │ │ + strb r4, [r4, #1] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r4, [r3, r1] │ │ │ │ + ldrsb r4, [r1, r0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r2, [r5, #80] @ 0x50 │ │ │ │ + ldr r2, [r3, #76] @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r5, r1] │ │ │ │ + strb r2, [r3, r0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r4, [r0, #100] @ 0x64 │ │ │ │ + ldr r4, [r6, #92] @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r2, r1] │ │ │ │ + strb r2, [r0, r0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r0, [r0, #100] @ 0x64 │ │ │ │ + ldr r0, [r6, #92] @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #92] @ 0x5c │ │ │ │ + ldr r4, [r1, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [pc, #176] @ (2e9890 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #84] @ 0x54 │ │ │ │ + ldr r2, [r1, #80] @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r2, r7] │ │ │ │ + strh r4, [r0, r6] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r4, [r2, #92] @ 0x5c │ │ │ │ + ldr r4, [r0, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 2e9824 │ │ │ │ cmp r1, #10 │ │ │ │ @@ -301445,15 +301456,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2e98a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ lsrs r2, r3, #5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (2e9ae0 ) │ │ │ │ @@ -301677,25 +301688,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2e9b8c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #116] @ (2e9b90 ) │ │ │ │ ldr r1, [pc, #116] @ (2e9b94 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #100] @ (2e9b98 ) │ │ │ │ ldr r2, [pc, #104] @ (2e9b9c ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (2e9ba0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -301710,39 +301721,39 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r2, r5] │ │ │ │ + str r4, [r0, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cbz r6, 2e9b90 │ │ │ │ + sub sp, #280 @ 0x118 │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, r3, r4 │ │ │ │ + adds r6, r1, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r3, #10] │ │ │ │ + strb r2, [r1, #9] │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #48] @ 0x30 │ │ │ │ + ldr r4, [r0, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ lsls r6, r6, #26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -301757,46 +301768,46 @@ │ │ │ │ ldr r1, [pc, #76] @ (2e9c14 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #60] @ (2e9c18 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (2e9c1c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (2e9c20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5551d8 │ │ │ │ + bl 555188 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r2, [r3, r2] │ │ │ │ + str r2, [r1, r1] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r4!, {r6} │ │ │ │ + ldmia r3!, {r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r6, #7] │ │ │ │ + strb r0, [r4, #6] │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ + str r2, [r1, #80] @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 2e9c3c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -301840,15 +301851,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (2e9f2c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -301883,15 +301894,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r2, r8, #116 @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2678cc │ │ │ │ ldr r3, [pc, #520] @ (2e9f40 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -301970,24 +301981,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (2e9f60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #328] @ (2e9f64 ) │ │ │ │ ldr r1, [pc, #332] @ (2e9f68 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 33f9b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e9eb0 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -302001,15 +302012,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (2e9f6c ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -302017,15 +302028,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (2e9f70 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -302069,58 +302080,58 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #816] @ (2ea254 ) │ │ │ │ + ldr r7, [pc, #496] @ (2ea114 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [r2, #28] │ │ │ │ + ldr r6, [r0, #24] │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #124 @ 0x7c │ │ │ │ + subs r2, #44 @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ lsrs r0, r3, #25 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r2, r4, #19 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #312] @ (2ea070 ) │ │ │ │ + ldr r6, [pc, #1016] @ (2ea330 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ + add r6, sp, #744 @ 0x2e8 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r2, #28 │ │ │ │ + asrs r4, r0, #27 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #24] │ │ │ │ + ldr r2, [r0, #20] │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r7, #64] @ 0x40 │ │ │ │ + str r6, [r5, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r6, #64] @ 0x40 │ │ │ │ + str r4, [r4, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ adds r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #16] │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [pc, #376] @ (2ea0d4 ) │ │ │ │ + ldr r6, [pc, #56] @ (2e9f94 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r6, sp, #128 @ 0x80 │ │ │ │ + add r5, sp, #832 @ 0x340 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r4, #24 │ │ │ │ + asrs r6, r2, #23 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [r7, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - sub.w r0, ip, #12517376 @ 0xbf0000 │ │ │ │ - ldr r6, [r1, #4] │ │ │ │ + adcs.w r0, ip, #12517376 @ 0xbf0000 │ │ │ │ + str r6, [r7, #124] @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r7, #124] @ 0x7c │ │ │ │ + str r2, [r5, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r4, #120] @ 0x78 │ │ │ │ + str r4, [r2, #116] @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ + str r2, [r4, #124] @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2e9fc4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -302129,30 +302140,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e9fcc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #808] @ (2ea2f0 ) │ │ │ │ + ldr r4, [pc, #488] @ (2ea1b0 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r0, [r2, #108] @ 0x6c │ │ │ │ + str r0, [r0, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - adds r7, #122 @ 0x7a │ │ │ │ + adds r7, #42 @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ea014 │ │ │ │ sub sp, #12 │ │ │ │ @@ -302160,29 +302171,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (2ea01c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #472] @ (2ea1f0 ) │ │ │ │ + ldr r4, [pc, #152] @ (2ea0b0 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r4, [r7, #100] @ 0x64 │ │ │ │ + str r4, [r5, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - adds r7, #38 @ 0x26 │ │ │ │ + adds r6, #214 @ 0xd6 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2ea05c │ │ │ │ sub sp, #12 │ │ │ │ @@ -302190,25 +302201,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (2ea064 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 267a80 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #152] @ (2ea0f8 ) │ │ │ │ + ldr r3, [pc, #856] @ (2ea3b8 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r4, [r5, #96] @ 0x60 │ │ │ │ + str r4, [r3, #92] @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, #214 @ 0xd6 │ │ │ │ + adds r6, #134 @ 0x86 │ │ │ │ movs r7, r7 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -302265,15 +302276,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 2ea194 │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 2ea1b8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (2ea1cc ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (2ea1c4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -302298,32 +302309,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 2ea1b8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ b.n 2ea142 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #10 │ │ │ │ lsls r7, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #952] @ (2ea584 ) │ │ │ │ + ldr r3, [pc, #632] @ (2ea444 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsrs r2, r7, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -302485,15 +302496,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #160] @ (2ea44c ) │ │ │ │ + ldr r1, [pc, #864] @ (2ea70c ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r7, [sp, #288] @ 0x120 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 2ea4aa │ │ │ │ @@ -302575,15 +302586,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #40] @ (2ea4f8 ) │ │ │ │ + ldr r0, [pc, #744] @ (2ea7b8 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -302675,15 +302686,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0x47da │ │ │ │ + @ instruction: 0x478a │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -302774,15 +302785,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov sl, r2 │ │ │ │ + mov r2, r8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -303339,15 +303350,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ead94 │ │ │ │ ldr r0, [pc, #224] @ (2eaea8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 2ead94 │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -303415,15 +303426,15 @@ │ │ │ │ stc2l 0, cr0, [ip, #376] @ 0x178 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, r5] │ │ │ │ + ldr r4, [r4, r4] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002eaeac : │ │ │ │ ldr r3, [pc, #152] @ (2eaf48 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ @@ -303456,15 +303467,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (2eaf5c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -303485,23 +303496,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 2eaf26 │ │ │ │ mrrc2 0, 5, r0, sl, cr14 │ │ │ │ - subs r6, #22 │ │ │ │ + subs r5, #198 @ 0xc6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #336] @ (2eb0a8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, r1] │ │ │ │ + ldr r6, [r2, r0] │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eb074 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -303591,15 +303602,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 3ea96c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 2eaf84 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -303655,21 +303666,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (2eb114 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r2, [r3, r6] │ │ │ │ + ldrsb r2, [r1, r5] │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #230 @ 0xe6 │ │ │ │ + subs r3, #150 @ 0x96 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrsb r4, [r1, r2] │ │ │ │ + ldrsb r4, [r7, r0] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r4, [r3, r2] │ │ │ │ + ldrsb r4, [r1, r1] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ @@ -303682,22 +303693,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 2eb186 │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -303863,15 +303874,15 @@ │ │ │ │ bls.n 2eb406 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2eb410 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -304127,25 +304138,25 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2eb570 │ │ │ │ ldr r0, [pc, #28] @ (2eb674 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 2eb570 │ │ │ │ rsb r0, lr, #14548992 @ 0xde0000 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, r5] │ │ │ │ + str r0, [r4, r4] │ │ │ │ movs r7, r7 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2eb6a8 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ @@ -304360,15 +304371,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 2eba20 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -304546,32 +304557,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 2ebad2 │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 2eb844 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 266ca4 │ │ │ │ b.n 2eb844 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6c41c4 │ │ │ │ + bl 6c4174 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 266c54 │ │ │ │ b.n 2eb9b6 │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 2eb90e │ │ │ │ @@ -304582,20 +304593,20 @@ │ │ │ │ beq.w 2eb958 │ │ │ │ b.n 2eb950 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf3f2005e │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, r2] │ │ │ │ + str r6, [r5, r1] │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r5, r1] │ │ │ │ + str r0, [r3, r0] │ │ │ │ movs r7, r7 │ │ │ │ movt r0, #16478 @ 0x405e │ │ │ │ - ldr r5, [pc, #760] @ (2ebe74 ) │ │ │ │ + ldr r5, [pc, #440] @ (2ebd34 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002ebb7c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -304769,15 +304780,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2ebbb2 │ │ │ │ ldr r0, [pc, #188] @ (2ebe28 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 2ebbb2 │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 2ebca0 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -304825,23 +304836,23 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2eb428 │ │ │ │ nop │ │ │ │ vqadd.s64 q8, q3, q7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #120 @ 0x78 │ │ │ │ + adds r0, #40 @ 0x28 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r0, #32 │ │ │ │ + cmp r7, #208 @ 0xd0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ asrs r4, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #736] @ (2ec10c ) │ │ │ │ + ldr r2, [pc, #416] @ (2ebfcc ) │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (2ebf30 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ @@ -304985,19 +304996,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 267c5c │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 267c5c │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2ebff8 │ │ │ │ @@ -305098,28 +305109,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ec036 │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 267c5c │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -305187,28 +305198,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 2ebff8 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 2ebff8 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -306035,23 +306046,23 @@ │ │ │ │ b.n 2ec910 │ │ │ │ nop │ │ │ │ subs.w r0, ip, lr, lsr #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ sbcs.w r0, r4, lr, lsr #1 │ │ │ │ add.w r0, ip, lr, lsr #1 │ │ │ │ - movs r6, #190 @ 0xbe │ │ │ │ + movs r6, #110 @ 0x6e │ │ │ │ lsls r7, r1, #1 │ │ │ │ bge.n 2ecb04 │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 2ece6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ b.n 2ecd6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #164 @ 0xa4 │ │ │ │ + movs r2, #84 @ 0x54 │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r2, [r6, #188] @ 0xbc │ │ │ │ add.w sl, r4, r3 │ │ │ │ and.w sl, sl, r2 │ │ │ │ ands r2, r4 │ │ │ │ cmp r2, sl │ │ │ │ @@ -306274,21 +306285,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 2ecc8c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r4, r1, #6 │ │ │ │ + subs r4, r7, #4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - subs r4, r5, #5 │ │ │ │ + subs r4, r3, #4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - subs r2, #18 │ │ │ │ + subs r1, #194 @ 0xc2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #212 @ 0xd4 │ │ │ │ + subs r2, #132 @ 0x84 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002ecd98 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -306426,15 +306437,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r4, r4, #7 │ │ │ │ + adds r4, r2, #6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2ecdb8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -306663,21 +306674,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, #2 │ │ │ │ + adds r4, r5, #1 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r2, r5, #0 │ │ │ │ + subs r2, r3, r7 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - subs r2, r5, r5 │ │ │ │ + subs r2, r3, r4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - subs r4, r0, r4 │ │ │ │ + subs r4, r6, r2 │ │ │ │ lsls r7, r1, #1 │ │ │ │ b.w 2ecf50 │ │ │ │ │ │ │ │ 002ed21c : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 2ed264 │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -306963,15 +306974,15 @@ │ │ │ │ bne.n 2ed614 │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed660 │ │ │ │ mov r0, r9 │ │ │ │ bl 429c84 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6ba1ec │ │ │ │ + bl 6ba19c │ │ │ │ mov r0, r9 │ │ │ │ bl 3ea364 │ │ │ │ ldr r3, [pc, #272] @ (2ed6a0 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (2ed6a4 ) │ │ │ │ @@ -307019,15 +307030,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 2ed506 │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 2ed51c │ │ │ │ mov r0, r7 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2ed5de │ │ │ │ ldr r2, [pc, #152] @ (2ed6b8 ) │ │ │ │ ldr r3, [pc, #152] @ (2ed6bc ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -307046,95 +307057,95 @@ │ │ │ │ ldr r1, [pc, #132] @ (2ed6d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2ed61a │ │ │ │ ldr r3, [pc, #112] @ (2ed6d4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (2ed6d8 ) │ │ │ │ ldr r1, [pc, #116] @ (2ed6dc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r0 │ │ │ │ b.n 2ed57a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 2ed658 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r4, [r4, #92] @ 0x5c │ │ │ │ lsls r6, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 2ed638 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r3, #28 │ │ │ │ + adds r2, #204 @ 0xcc │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #0 │ │ │ │ + adds r2, #176 @ 0xb0 │ │ │ │ movs r7, r7 │ │ │ │ bvs.n 2ed68e │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ vqrdmulh.s q14, , d12[0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ asrs r4, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 2ed70c │ │ │ │ lsls r6, r3, #1 │ │ │ │ bge.n 2ed6a2 │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - vqshlu.s64 d17, d6, #63 @ 0x3f │ │ │ │ + vmlsl.u , d15, d6[0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r2, #32 │ │ │ │ + adds r1, #208 @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #52 @ 0x34 │ │ │ │ + adds r0, #228 @ 0xe4 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r7, #25 │ │ │ │ + asrs r0, r5, #24 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r6, [r6, #22] │ │ │ │ + strb r6, [r4, #21] │ │ │ │ movs r5, r7 │ │ │ │ - ble.n 2ed660 │ │ │ │ + ble.n 2ed7c0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002ed6e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ ldr r3, [pc, #128] @ (2ed780 ) │ │ │ │ ldr r2, [pc, #132] @ (2ed784 ) │ │ │ │ ldr r1, [pc, #132] @ (2ed788 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #116] @ (2ed78c ) │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 2ed76c │ │ │ │ ldr r3, [pc, #112] @ (2ed790 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (2ed794 ) │ │ │ │ @@ -307167,27 +307178,27 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 2ed724 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #23 │ │ │ │ + asrs r6, r1, #22 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r4, [r5, #19] │ │ │ │ + strb r4, [r3, #18] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r0, #10] │ │ │ │ + ldrb r2, [r6, #8] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r2, #30 │ │ │ │ + asrs r6, r0, #29 │ │ │ │ movs r7, r7 │ │ │ │ ldmia r3!, {r2, r4, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldmia r3, {r1, r3, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r1, #86 @ 0x56 │ │ │ │ + adds r1, #6 │ │ │ │ movs r7, r7 │ │ │ │ ldmia r3!, {r1, r2, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 002ed7a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -307291,21 +307302,21 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 2ed94c │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - adds r0, #148 @ 0x94 │ │ │ │ + adds r0, #68 @ 0x44 │ │ │ │ movs r7, r7 │ │ │ │ bcs.n 2ed884 │ │ │ │ lsls r6, r3, #1 │ │ │ │ bcs.n 2ed838 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r4, [r7, #16] │ │ │ │ + strb r4, [r5, #15] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2ed94c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -307370,15 +307381,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.w 6a199c │ │ │ │ + b.w 6a194c │ │ │ │ │ │ │ │ 002ed96c : │ │ │ │ subs r3, r1, #0 │ │ │ │ blt.n 2ed9ca │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -307544,19 +307555,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2edb14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ str r4, [r7, #84] @ 0x54 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r4, #12 │ │ │ │ + asrs r6, r2, #11 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cmp r6, #8 │ │ │ │ + cmp r5, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #34 @ 0x22 │ │ │ │ + cmp r5, #210 @ 0xd2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002edb18 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -307604,19 +307615,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ str r0, [r6, #76] @ 0x4c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r3, #10 │ │ │ │ + asrs r4, r1, #9 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cmp r5, #126 @ 0x7e │ │ │ │ + cmp r5, #46 @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - cmp r5, #178 @ 0xb2 │ │ │ │ + cmp r5, #98 @ 0x62 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002edba4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -307677,15 +307688,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (2edce4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2edcda │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (2edce8 ) │ │ │ │ @@ -307738,20 +307749,20 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2981e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2edc58 │ │ │ │ - ldr??.w r0, [lr, #62] @ 0x3e │ │ │ │ - cmp r4, #254 @ 0xfe │ │ │ │ + vld1.8 @ instruction: 0xf9ae003e │ │ │ │ + cmp r4, #174 @ 0xae │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #220 @ 0xdc │ │ │ │ + cmp r4, #140 @ 0x8c │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #186 @ 0xba │ │ │ │ + cmp r4, #106 @ 0x6a │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ @@ -307829,15 +307840,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 2edd4a │ │ │ │ b.n 2eddc2 │ │ │ │ ldr r0, [pc, #4] @ (2edde8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ stmia r7!, {r1, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -307922,15 +307933,15 @@ │ │ │ │ bl 2ea1e4 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb538 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2edfda │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ea1e4 │ │ │ │ @@ -307980,15 +307991,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 2edf24 │ │ │ │ ldr r0, [pc, #92] @ (2ee004 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 2ede80 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 2ede80 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -308000,26 +308011,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 2ea1e4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb538 │ │ │ │ b.n 2edf12 │ │ │ │ nop │ │ │ │ ldmia r5!, {r1, r2} │ │ │ │ lsls r6, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #206 @ 0xce │ │ │ │ + cmp r1, #126 @ 0x7e │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (2ee114 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -308186,35 +308197,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (2ee294 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #128] @ (2ee298 ) │ │ │ │ ldr r1, [pc, #128] @ (2ee29c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #112] @ (2ee2a0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r1, [pc, #104] @ (2ee2a4 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (2ee2a8 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (2ee2ac ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -308235,42 +308246,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r2, #17 │ │ │ │ + lsrs r0, r0, #16 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r2, [r3, #32] │ │ │ │ + ldr r2, [r1, #28] │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 2ee2dc │ │ │ │ + bne.n 2ee23c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r5, #46] @ 0x2e │ │ │ │ + strh r6, [r3, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r3, #158 @ 0x9e │ │ │ │ + cmp r3, #78 @ 0x4e │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2ee2a4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #58 @ 0x3a │ │ │ │ + movs r6, #234 @ 0xea │ │ │ │ movs r7, r7 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (2ee2c0 ) │ │ │ │ ldr r1, [pc, #12] @ (2ee2c4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 555790 │ │ │ │ - movs r6, #228 @ 0xe4 │ │ │ │ + b.w 555740 │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ movs r7, r7 │ │ │ │ - movs r7, #6 │ │ │ │ + movs r6, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ee310 │ │ │ │ sub sp, #8 │ │ │ │ @@ -308278,29 +308289,29 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (2ee318 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 267a80 │ │ │ │ - lsrs r6, r6, #13 │ │ │ │ + lsrs r6, r4, #12 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r6, #228 @ 0xe4 │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #250 @ 0xfa │ │ │ │ + movs r6, #170 @ 0xaa │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (2ee5e0 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -308310,15 +308321,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (2ee5ec ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2ee386 │ │ │ │ @@ -308333,15 +308344,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 224da4 │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ee5c2 │ │ │ │ ldr r0, [pc, #632] @ (2ee5f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -308387,15 +308398,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (2ee604 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 2678cc │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -308415,63 +308426,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #448] @ (2ee61c ) │ │ │ │ add r1, pc │ │ │ │ bl 2f21b8 │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 2f3ec0 │ │ │ │ ldr r0, [pc, #428] @ (2ee620 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r2, [pc, #424] @ (2ee624 ) │ │ │ │ ldr r1, [pc, #424] @ (2ee628 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 2f2238 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #388] @ (2ee62c ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #364] @ (2ee630 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dc54 │ │ │ │ + bl 54dc04 │ │ │ │ vldr d7, [pc, #236] @ 2ee5c8 │ │ │ │ ldr r2, [pc, #340] @ (2ee634 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (2ee638 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -308512,43 +308523,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 2ee3ba │ │ │ │ ldr r0, [pc, #196] @ (2ee644 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 2ee3ba │ │ │ │ ldr r3, [pc, #184] @ (2ee648 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (2ee64c ) │ │ │ │ ldr r1, [pc, #184] @ (2ee650 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -308559,69 +308570,69 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #12 │ │ │ │ + lsrs r2, r2, #11 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r6, #146 @ 0x92 │ │ │ │ + movs r6, #66 @ 0x42 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #166 @ 0xa6 │ │ │ │ + movs r6, #86 @ 0x56 │ │ │ │ movs r7, r7 │ │ │ │ stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #142 @ 0x8e │ │ │ │ + movs r6, #62 @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #138 @ 0x8a │ │ │ │ + movs r6, #58 @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #128 @ 0x80 │ │ │ │ + movs r6, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r2, #9 │ │ │ │ + lsrs r6, r0, #8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ + str r6, [r1, #124] @ 0x7c │ │ │ │ movs r5, r7 │ │ │ │ - beq.n 2ee658 │ │ │ │ + ldmia r7, {r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - lsrs r0, r3, #8 │ │ │ │ + lsrs r0, r1, #7 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r2, [r4, #124] @ 0x7c │ │ │ │ + str r2, [r2, #120] @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7, {r3, r5, r6, r7} │ │ │ │ + ldmia r7, {r3, r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r6, #86 @ 0x56 │ │ │ │ + movs r6, #6 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r7, #19 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r6, #19 │ │ │ │ + asrs r6, r4, #18 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r1, #20 │ │ │ │ + asrs r2, r7, #18 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ + str r0, [r6, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #512] @ (2ee834 ) │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r5, #208 @ 0xd0 │ │ │ │ + movs r5, #128 @ 0x80 │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #192 @ 0xc0 │ │ │ │ + movs r5, #112 @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #8 │ │ │ │ + movs r4, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r0, #3 │ │ │ │ + lsrs r2, r6, #1 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r4, #176 @ 0xb0 │ │ │ │ + movs r4, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #150 @ 0x96 │ │ │ │ + movs r4, #70 @ 0x46 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (2ee6c4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -308629,19 +308640,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (2ee6cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -308655,34 +308666,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r4, r5, #31 │ │ │ │ + lsls r4, r3, #30 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r3, #94 @ 0x5e │ │ │ │ + movs r3, #14 │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #114 @ 0x72 │ │ │ │ + movs r3, #34 @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6ad5e4 │ │ │ │ + bl 6ad594 │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -308804,15 +308815,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3240] @ 2ef4fc │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2ee8bc │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 2ef366 │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -309357,15 +309368,15 @@ │ │ │ │ ldr.w r3, [pc, #1624] @ 2ef4f8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2ee816 │ │ │ │ ldr.w r0, [pc, #1616] @ 2ef500 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2ee816 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 2eee3c │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -309875,25 +309886,25 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #224] @ (2ef5d8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #160 @ 0xa0 │ │ │ │ + movs r2, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, r4, #0 │ │ │ │ + subs r0, r2, r7 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfa20004e │ │ │ │ - add r7, sp, #48 @ 0x30 │ │ │ │ + ldr??.w r0, [r0, #78] @ 0x4e │ │ │ │ + add r6, sp, #752 @ 0x2f0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr??.w r0, [sl, lr] │ │ │ │ - add r5, sp, #496 @ 0x1f0 │ │ │ │ + vld4.16 {d0-d3}, [sl], lr │ │ │ │ + add r5, sp, #176 @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ - add r5, sp, #576 @ 0x240 │ │ │ │ + add r5, sp, #256 @ 0x100 │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r4, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ sbc.w r3, r5, #0 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -311226,15 +311237,15 @@ │ │ │ │ bpl.w 2ef5b0 │ │ │ │ ldr.w r0, [pc, #1248] @ 2f0acc │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 2ef5b0 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 2ef578 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -311262,15 +311273,15 @@ │ │ │ │ bl 2ebb7c │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 2efbb6 │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 2f0186 │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -311564,15 +311575,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2ef578 │ │ │ │ ldr r0, [pc, #164] @ (2f0ad0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 2ef578 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -311618,27 +311629,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #20 │ │ │ │ + lsls r2, r3, #19 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r2, #4 │ │ │ │ + lsls r6, r0, #3 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 2f1248 │ │ │ │ + b.n 2f11a8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [sp, #656] @ 0x290 │ │ │ │ + ldr r0, [sp, #336] @ 0x150 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f1224 │ │ │ │ + b.n 2f1184 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r7, [sp, #656] @ 0x290 │ │ │ │ + str r7, [sp, #336] @ 0x150 │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #736] @ 0x2e0 │ │ │ │ + str r7, [sp, #416] @ 0x1a0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f0ae8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -311711,15 +311722,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 2f0bee │ │ │ │ ldr.w r0, [pc, #1368] @ 2f1120 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr.w r3, [pc, #1348] @ 2f111c │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 2f0c2a │ │ │ │ ldr.w r0, [pc, #1340] @ 2f1124 │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -311744,15 +311755,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 2f0bee │ │ │ │ ldr.w r0, [pc, #1284] @ 2f1128 │ │ │ │ add r0, pc │ │ │ │ b.n 2f0bcc │ │ │ │ ldr.w r0, [pc, #1280] @ 2f112c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2f0be4 │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -311775,15 +311786,15 @@ │ │ │ │ bpl.n 2f0bee │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1200] @ 2f1130 │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr.w r3, [pc, #1160] @ 2f111c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 2f0be4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f0c6e │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -312185,35 +312196,35 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 2f0e36 │ │ │ │ nop │ │ │ │ ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2f1834 │ │ │ │ + b.n 2f1794 │ │ │ │ lsls r6, r1, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 d16, d30, #2 │ │ │ │ - vshr.u32 d0, d30, #6 │ │ │ │ - vshr.u8 d0, d30, #2 │ │ │ │ - vqadd.u16 d16, d10, d30 │ │ │ │ - vqadd.u64 d16, d10, d30 │ │ │ │ - ldc2 0, cr0, [r8], {62} @ 0x3e │ │ │ │ - udf #76 @ 0x4c │ │ │ │ + vshr.u32 d0, d30, #18 │ │ │ │ + vqadd.u32 d16, d10, d30 │ │ │ │ + vqadd.u64 d0, d14, d30 │ │ │ │ + vqadd.u8 d0, d10, d30 │ │ │ │ + vqadd.u32 d0, d10, d30 │ │ │ │ + mcrr2 0, 3, r0, r8, cr14 │ │ │ │ + ble.n 2f1134 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [sp, #720] @ 0x2d0 │ │ │ │ + str r2, [sp, #400] @ 0x190 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f1140 : │ │ │ │ ldr r0, [pc, #4] @ (2f1148 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [lr, #-272]! @ 0xfffffef0 │ │ │ │ + stc2l 0, cr0, [lr], #272 @ 0x110 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ movs r4, #28 │ │ │ │ add.w r5, r0, #124 @ 0x7c │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ rsb ip, r1, #32 │ │ │ │ @@ -312332,15 +312343,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f12b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ str r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r2, [r0, #584] @ 0x248 │ │ │ │ @@ -312362,15 +312373,15 @@ │ │ │ │ adds r6, #28 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 2f12e2 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #584] @ 0x248 │ │ │ │ cbz r2, 2f1318 │ │ │ │ ldr.w r0, [r5, #576] @ 0x240 │ │ │ │ - bl 6a9ea0 │ │ │ │ + bl 6a9e50 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #580] @ 0x244 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -312434,25 +312445,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2f13e8 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f13ac │ │ │ │ ldr r0, [pc, #24] @ (2f13ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f13ac │ │ │ │ str r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [ip, lr, lsl #3] │ │ │ │ + @ instruction: 0xf7fc003e │ │ │ │ ldr r1, [pc, #308] @ (2f1528 ) │ │ │ │ push {r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ ldr.w lr, [sp, #12] │ │ │ │ rsb ip, r1, #32 │ │ │ │ @@ -312549,34 +312560,34 @@ │ │ │ │ ldr r1, [pc, #48] @ (2f1530 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #48] @ (2f1534 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr r0, [pc, #36] @ (2f1538 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2f153c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ ldr r0, [r0, #0] │ │ │ │ b.w 225284 <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2f1520 │ │ │ │ + bls.n 2f1480 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf76c003e │ │ │ │ + @ instruction: 0xf71c003e │ │ │ │ ldr r0, [pc, #304] @ (2f166c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf780003e │ │ │ │ + @ instruction: 0xf730003e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #288] @ (2f1674 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #288] @ (2f1678 ) │ │ │ │ @@ -312584,26 +312595,26 @@ │ │ │ │ ldr r1, [pc, #288] @ (2f167c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #272] @ (2f1680 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #272] @ (2f1684 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [pc, #264] @ (2f1688 ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ movs r3, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r7, r0, #240 @ 0xf0 │ │ │ │ lsls r3, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -312677,43 +312688,43 @@ │ │ │ │ add r2, pc │ │ │ │ str.w r1, [r4, #144] @ 0x90 │ │ │ │ str.w r1, [r4, #172] @ 0xac │ │ │ │ add r0, pc │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - bls.n 2f15bc │ │ │ │ + bls.n 2f171c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsh r4, [r5, r4] │ │ │ │ + ldrsh r4, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r2, [r2, r3] │ │ │ │ + ldrsh r2, [r0, r2] │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf73c003e │ │ │ │ - @ instruction: 0xf754003e │ │ │ │ + @ instruction: 0xf6ec003e │ │ │ │ + @ instruction: 0xf704003e │ │ │ │ ldrh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf734003e │ │ │ │ - @ instruction: 0xf71a003e │ │ │ │ - @ instruction: 0xf706003e │ │ │ │ + @ instruction: 0xf6e4003e │ │ │ │ + movt r0, #43070 @ 0xa83e │ │ │ │ + @ instruction: 0xf6b6003e │ │ │ │ ldrh r0, [r5, #58] @ 0x3a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf6e6003e │ │ │ │ + @ instruction: 0xf696003e │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - movt r0, #26686 @ 0x683e │ │ │ │ + @ instruction: 0xf676003e │ │ │ │ ldc2l 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ (2f1758 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -312722,42 +312733,42 @@ │ │ │ │ ldr r1, [pc, #156] @ (2f1760 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #140] @ (2f1764 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #140] @ (2f1768 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #124] @ (2f176c ) │ │ │ │ ldr r1, [pc, #128] @ (2f1770 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #116] @ (2f1774 ) │ │ │ │ ldr r1, [pc, #116] @ (2f1778 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r1, [pc, #100] @ (2f177c ) │ │ │ │ ldr r3, [pc, #104] @ (2f1780 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #104] @ (2f1784 ) │ │ │ │ add r3, pc │ │ │ │ strd r1, r3, [r4, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #100] @ (2f1788 ) │ │ │ │ @@ -312778,23 +312789,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bhi.n 2f17cc │ │ │ │ + bvc.n 2f172c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r5, #90 @ 0x5a │ │ │ │ + adds r5, #10 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [sp, #392] @ 0x188 │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r5, r6] │ │ │ │ + ldrb r6, [r3, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r0, r7] │ │ │ │ + ldrb r2, [r6, r5] │ │ │ │ movs r6, r7 │ │ │ │ mcr2 15, 2, pc, cr11, cr15, {7} @ │ │ │ │ lsls r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ @@ -312852,21 +312863,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bvc.n 2f18a0 │ │ │ │ + bvs.n 2f1800 │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r3, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f1948 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf52c003e │ │ │ │ + @ instruction: 0xf4dc003e │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (2f1880 ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ ldr.w ip, [pc, #80] @ 2f1884 │ │ │ │ @@ -312896,21 +312907,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - bvs.n 2f1814 │ │ │ │ + bvs.n 2f1974 │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r2, [sp, #840] @ 0x348 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f19bc ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4d4003e │ │ │ │ + eor.w r0, r4, #12451840 @ 0xbe0000 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (2f18f4 ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ ldr.w ip, [pc, #80] @ 2f18f8 │ │ │ │ @@ -312940,21 +312951,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - bvs.n 2f19a0 │ │ │ │ + bvs.n 2f1900 │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r2, [sp, #376] @ 0x178 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f1a30 ) │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r0, #12451840 @ 0xbe0000 │ │ │ │ + ands.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 2f1978 │ │ │ │ and.w r3, r1, #7 │ │ │ │ ldr.w lr, [pc, #96] @ 2f197c │ │ │ │ @@ -312990,21 +313001,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bpl.n 2f1934 │ │ │ │ + bpl.n 2f1894 │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r1, [sp, #920] @ 0x398 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f1ab4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3c0003e │ │ │ │ + @ instruction: 0xf370003e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2f19dc │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -313012,64 +313023,64 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f19e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r2, #28 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r0, [r0, #136] @ 0x88 │ │ │ │ ubfx r0, r0, #4, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bpl.n 2f1a94 │ │ │ │ + bpl.n 2f19f4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf308003e │ │ │ │ - @ instruction: 0xf322003e │ │ │ │ + @ instruction: 0xf2b8003e │ │ │ │ + @ instruction: 0xf2d2003e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f1a38 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #60] @ (2f1a3c ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #60] @ (2f1a40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r0, #580] @ 0x244 │ │ │ │ cbnz r3, 2f1a2e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6aa8e0 │ │ │ │ - bmi.n 2f1a30 │ │ │ │ + b.w 6aa890 │ │ │ │ + bmi.n 2f1990 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subw r0, r8, #62 @ 0x3e │ │ │ │ - movt r0, #8254 @ 0x203e │ │ │ │ + @ instruction: 0xf258003e │ │ │ │ + @ instruction: 0xf272003e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 2f1a9c │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -313079,33 +313090,33 @@ │ │ │ │ ldr r2, [pc, #64] @ (2f1aa4 ) │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ and.w r3, r6, #3 │ │ │ │ add.w r1, r0, #124 @ 0x7c │ │ │ │ movs r2, #28 │ │ │ │ mla r1, r2, r3, r1 │ │ │ │ strd r5, r4, [r1, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bmi.n 2f19dc │ │ │ │ + bmi.n 2f1b3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf268003e │ │ │ │ - movw r0, #24638 @ 0x603e │ │ │ │ + @ instruction: 0xf218003e │ │ │ │ + @ instruction: 0xf1f6003e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 2f1af4 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -313113,29 +313124,29 @@ │ │ │ │ ldr r1, [pc, #56] @ (2f1afc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ and.w r2, r4, #3 │ │ │ │ adds r2, #4 │ │ │ │ movs r3, #1 │ │ │ │ ldrb.w r1, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r2 │ │ │ │ orrs r3, r1 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f12bc │ │ │ │ - bmi.n 2f1b6c │ │ │ │ + bcc.n 2f1acc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf1e8003e │ │ │ │ - addw r0, r2, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf198003e │ │ │ │ + subs.w r0, r2, #62 @ 0x3e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f1b50 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -313143,44 +313154,44 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f1b58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r1, #1 │ │ │ │ adds r3, #4 │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ lsl.w r3, r1, r3 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f12bc │ │ │ │ - bcc.n 2f1b18 │ │ │ │ + bcc.n 2f1a78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf190003e │ │ │ │ - sub.w r0, sl, #62 @ 0x3e │ │ │ │ + adc.w r0, r0, #62 @ 0x3e │ │ │ │ + adcs.w r0, sl, #62 @ 0x3e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2f1bc0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #80] @ (2f1bc4 ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #80] @ (2f1bc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ movs r2, #5 │ │ │ │ vldr d7, [pc, #40] @ 2f1bb8 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r2, r3 │ │ │ │ vstr d7, [sp] │ │ │ │ @@ -313192,18 +313203,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bcc.n 2f1ad0 │ │ │ │ + bcc.n 2f1c30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf134003e │ │ │ │ - adc.w r0, sl, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf0e4003e │ │ │ │ + @ instruction: 0xf0fa003e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #192] @ (2f1ca0 ) │ │ │ │ @@ -313214,15 +313225,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #28 │ │ │ │ and.w r3, r7, #3 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r2, [r0, #136] @ 0x88 │ │ │ │ tst.w r2, #12 │ │ │ │ beq.n 2f1c64 │ │ │ │ ldrb.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -313272,18 +313283,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bcc.n 2f1ccc │ │ │ │ + bcs.n 2f1c2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf0e0003e │ │ │ │ - @ instruction: 0xf0c2003e │ │ │ │ + eors.w r0, r0, #62 @ 0x3e │ │ │ │ + orns r0, r2, #62 @ 0x3e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #196] @ (2f1d84 ) │ │ │ │ @@ -313294,15 +313305,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #28 │ │ │ │ and.w r3, r7, #3 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r2, [r0, #136] @ 0x88 │ │ │ │ tst.w r2, #12 │ │ │ │ beq.n 2f1d48 │ │ │ │ ldrb.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -313354,18 +313365,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bcs.n 2f1df0 │ │ │ │ + bne.n 2f1d50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - and.w r0, r0, #62 @ 0x3e │ │ │ │ - vshr.s32 d16, d30, #30 │ │ │ │ + vshr.s32 d0, d30, #16 │ │ │ │ + vshr.s16 d0, d30, #14 │ │ │ │ │ │ │ │ 002f1d90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w sl, [pc, #408] @ 2f1f3c │ │ │ │ @@ -313385,186 +313396,186 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ ldr.w r9, [pc, #384] @ 2f1f48 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w fp, [pc, #380] @ 2f1f4c │ │ │ │ - bl 5543fc │ │ │ │ + bl 5543ac │ │ │ │ ldr r3, [pc, #376] @ (2f1f50 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r8, [pc, #376] @ 2f1f54 │ │ │ │ add fp, pc │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add.w r7, r3, #104 @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ ldr r3, [pc, #340] @ (2f1f58 ) │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f1ed8 │ │ │ │ ldr r1, [pc, #324] @ (2f1f5c ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #1152 @ 0x480 │ │ │ │ add r1, pc │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ ldr r1, [pc, #312] @ (2f1f60 ) │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ ldr r3, [pc, #304] @ (2f1f64 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 307b58 │ │ │ │ mov r0, sl │ │ │ │ bl 307a4c │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5543fc │ │ │ │ + bl 5543ac │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #236] @ (2f1f68 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [pc, #236] @ (2f1f6c ) │ │ │ │ add r1, pc │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ ldr r1, [pc, #232] @ (2f1f70 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ bl 307b58 │ │ │ │ ldr r6, [pc, #212] @ (2f1f74 ) │ │ │ │ ldr r1, [pc, #216] @ (2f1f78 ) │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ add r6, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r1 │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3077c8 │ │ │ │ ldr r1, [pc, #160] @ (2f1f7c ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ ldr r1, [pc, #152] @ (2f1f80 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ ldr r3, [pc, #112] @ (2f1f64 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 307b58 │ │ │ │ mov r0, sl │ │ │ │ bl 307a4c │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5543fc │ │ │ │ + bl 5543ac │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f1e78 │ │ │ │ - vqadd.s32 d0, d2, d30 │ │ │ │ + mrc 0, 6, r0, cr2, cr14, {1} │ │ │ │ ldrh r2, [r3, #42] @ 0x2a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vshr.s16 d0, d30, #16 │ │ │ │ - cmp r6, #76 @ 0x4c │ │ │ │ + vqadd.s8 d16, d0, d30 │ │ │ │ + cmp r5, #252 @ 0xfc │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [sp, #328] @ 0x148 │ │ │ │ + str r6, [sp, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bne.n 2f1f8c │ │ │ │ + beq.n 2f1eec │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r7, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vqadd.s16 d16, d6, d30 │ │ │ │ - vqadd.s8 d16, d10, d30 │ │ │ │ - vqadd.s8 d16, d10, d30 │ │ │ │ + vqadd.s8 d0, d6, d30 │ │ │ │ + mrc 0, 7, r0, cr10, cr14, {1} │ │ │ │ + mrc 0, 7, r0, cr10, cr14, {1} │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 7, r0, cr10, cr14, {1} │ │ │ │ - beq.n 2f2050 │ │ │ │ + mrc 0, 4, r0, cr10, cr14, {1} │ │ │ │ + beq.n 2f1fb0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - mcr 0, 7, r0, cr10, cr14, {1} │ │ │ │ - mrc 0, 6, r0, cr10, cr14, {1} │ │ │ │ - strb r6, [r7, r7] │ │ │ │ + mrc 0, 4, r0, cr10, cr14, {1} │ │ │ │ + mcr 0, 4, r0, cr10, cr14, {1} │ │ │ │ + strb r6, [r5, r6] │ │ │ │ movs r6, r7 │ │ │ │ - mcr 0, 4, r0, cr8, cr14, {1} │ │ │ │ - mcr 0, 4, r0, cr8, cr14, {1} │ │ │ │ + mrc 0, 1, r0, cr8, cr14, {1} │ │ │ │ + mrc 0, 1, r0, cr8, cr14, {1} │ │ │ │ │ │ │ │ 002f1f84 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -313572,27 +313583,27 @@ │ │ │ │ ldr r3, [pc, #40] @ (2f1fc4 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (2f1fc8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - mcr 0, 1, r0, cr14, cr14, {1} │ │ │ │ - ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ + ldcl 0, cr0, [lr, #248] @ 0xf8 │ │ │ │ + ldmia r7, {r2, r3, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - mcr 0, 0, r0, cr10, cr14, {1} │ │ │ │ + ldc 0, cr0, [sl, #248]! @ 0xf8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 2f1fe6 │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 2f1fee │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -313618,24 +313629,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2f2080 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #8 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #88] @ (2f2084 ) │ │ │ │ ldr r1, [pc, #92] @ (2f2088 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 2f2062 │ │ │ │ mov r4, r0 │ │ │ │ @@ -313654,34 +313665,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldmia r7, {r2, r3, r7} │ │ │ │ + ldmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r4, #14 │ │ │ │ + cmp r3, #190 @ 0xbe │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #792] @ 0x318 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bls.n 2f211c │ │ │ │ + bhi.n 2f207c │ │ │ │ movs r6, r7 │ │ │ │ - stcl 0, cr0, [r6, #248] @ 0xf8 │ │ │ │ + ldcl 0, cr0, [r6, #-248]! @ 0xffffff08 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2f20b0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ strh r0, [r5, #50] @ 0x32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (2f212c ) │ │ │ │ @@ -313691,62 +313702,62 @@ │ │ │ │ ldr r1, [pc, #104] @ (2f2134 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #88] @ (2f2138 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (2f213c ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (2f2140 ) │ │ │ │ ldr r0, [pc, #72] @ (2f2144 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [pc, #52] @ (2f2148 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r6, {r2, r4, r6, r7} │ │ │ │ + ldmia r6!, {r2, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r3, #82 @ 0x52 │ │ │ │ + cmp r3, #2 │ │ │ │ movs r5, r7 │ │ │ │ - str r3, [sp, #360] @ 0x168 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bhi.n 2f2060 │ │ │ │ + bhi.n 2f21c0 │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 2f208c │ │ │ │ + bhi.n 2f21ec │ │ │ │ movs r6, r7 │ │ │ │ str r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldcl 0, cr0, [r4], #248 @ 0xf8 │ │ │ │ + stc 0, cr0, [r4], #248 @ 0xf8 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ cbnz r2, 2f2168 │ │ │ │ @@ -313793,24 +313804,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (2f2228 ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 54b424 │ │ │ │ + bl 54b3d4 │ │ │ │ ldr.w ip, [pc, #84] @ 2f222c │ │ │ │ ldr r2, [pc, #84] @ (2f2230 ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (2f2234 ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -313825,18 +313836,18 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stc 0, cr0, [sl], #-248 @ 0xffffff08 │ │ │ │ - ldmia r5!, {r1, r6, r7} │ │ │ │ + rsbs r0, sl, lr, rrx │ │ │ │ + ldmia r5, {r1, r4, r5, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvc.n 2f2158 │ │ │ │ + bvc.n 2f22b8 │ │ │ │ movs r6, r7 │ │ │ │ strh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 002f2238 : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -313877,23 +313888,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (2f2300 ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov fp, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -313915,19 +313926,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldmia r5, {r2, r5} │ │ │ │ + ldmia r4, {r2, r4, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvs.n 2f22f4 │ │ │ │ + bvs.n 2f2254 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 2f230c │ │ │ │ + bvs.n 2f226c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f2304 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -313984,15 +313995,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 2234f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6a9ea4 │ │ │ │ + b.w 6a9e54 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 2f237c │ │ │ │ nop │ │ │ │ │ │ │ │ 002f23a0 : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -314023,15 +314034,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 2234f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6a9ea4 │ │ │ │ + b.w 6a9e54 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 2f23d6 │ │ │ │ │ │ │ │ 002f23f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -314050,20 +314061,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (2f24c8 ) │ │ │ │ cbz r2, 2f2454 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 2f2488 │ │ │ │ movs r1, #3 │ │ │ │ @@ -314102,35 +314113,35 @@ │ │ │ │ bpl.n 2f244e │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (2f24d4 ) │ │ │ │ ldr r0, [pc, #48] @ (2f24d8 ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 2f244e │ │ │ │ strh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r3!, {r1, r7} │ │ │ │ + ldmia r3!, {r1, r4, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bpl.n 2f2574 │ │ │ │ + bpl.n 2f24d4 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 2f25a0 │ │ │ │ + bpl.n 2f2500 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #15] │ │ │ │ + strb r6, [r7, #13] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrd r0, r0, [r4, #-248] @ 0xf8 │ │ │ │ + stmdb r4, {r1, r2, r3, r4, r5} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #240] @ 2f25e0 │ │ │ │ sub sp, #28 │ │ │ │ mov fp, r0 │ │ │ │ @@ -314168,20 +314179,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f25b2 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2f259a │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (2f25f8 ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f2540 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -314197,15 +314208,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 2f2530 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #124] @ (2f2604 ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 2f2530 │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -314230,30 +314241,30 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f250a │ │ │ │ movs r5, #1 │ │ │ │ b.n 2f259c │ │ │ │ nop │ │ │ │ strh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r1, #96 @ 0x60 │ │ │ │ + subs r1, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmdb r6, {r1, r2, r3, r4, r5} │ │ │ │ - ldmia r2, {r1, r2, r7} │ │ │ │ + ldmia.w r6!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r1, r2, r4, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bmi.n 2f2698 │ │ │ │ + bmi.n 2f25f8 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 2f26c8 │ │ │ │ + bmi.n 2f2628 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r2], #-248 @ 0xf8 │ │ │ │ + @ instruction: 0xe822003e │ │ │ │ │ │ │ │ 002f2608 : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 2f24dc │ │ │ │ nop │ │ │ │ │ │ │ │ 002f2610 : │ │ │ │ @@ -314300,20 +314311,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 2f2696 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (2f2704 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f2652 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -314342,64 +314353,64 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f265a │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (2f2710 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2f265a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ strh r0, [r3, #38] @ 0x26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r1!, {r3, r4, r6} │ │ │ │ + ldmia r1!, {r3} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcc.n 2f275c │ │ │ │ + bcs.n 2f26bc │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 2f2788 │ │ │ │ + bcs.n 2f26e8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f25b4 │ │ │ │ + b.n 2f2514 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f2714 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (2f27a0 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #108] @ (2f27a4 ) │ │ │ │ ldr r2, [pc, #112] @ (2f27a8 ) │ │ │ │ ldr r1, [pc, #112] @ (2f27ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2f2798 │ │ │ │ ldr r2, [pc, #96] @ (2f27b0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2f2770 │ │ │ │ mov r0, r5 │ │ │ │ @@ -314424,35 +314435,35 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f2756 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (2f27bc ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 2f2756 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f275e │ │ │ │ nop │ │ │ │ strh r0, [r4, #30] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r4} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcs.n 2f2820 │ │ │ │ + bne.n 2f2780 │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 2f284c │ │ │ │ + bne.n 2f27ac │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2544 │ │ │ │ + b.n 2f24a4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f27c0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -314470,25 +314481,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #92] @ (2f2858 ) │ │ │ │ ldr r2, [pc, #92] @ (2f285c ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (2f2860 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f27e0 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -314509,33 +314520,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f27e2 │ │ │ │ ldr r0, [pc, #44] @ (2f2870 ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2f27e2 │ │ │ │ nop │ │ │ │ strh r2, [r7, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r5, r7} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 2f2940 │ │ │ │ + bne.n 2f28a0 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 2f2770 │ │ │ │ + bne.n 2f28d0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f24f0 │ │ │ │ + b.n 2f2450 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f2874 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -314548,20 +314559,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 2f2918 │ │ │ │ ldr r7, [pc, #132] @ (2f291c ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (2f2920 ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 2f28c8 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -314589,49 +314600,49 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f28c4 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2f292c ) │ │ │ │ ldr r0, [pc, #48] @ (2f2930 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 2f28c4 │ │ │ │ nop │ │ │ │ strh r0, [r0, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r3} │ │ │ │ + stmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - beq.n 2f28d8 │ │ │ │ + beq.n 2f2838 │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 2f2904 │ │ │ │ + beq.n 2f2864 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #21 │ │ │ │ + lsrs r0, r0, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2f2330 │ │ │ │ + b.n 2f2290 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f2934 : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (2f2998 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 2f294a │ │ │ │ ldr r1, [pc, #92] @ (2f299c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 2f2958 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 6a9ea4 │ │ │ │ + b.w 6a9e54 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (2f29a0 ) │ │ │ │ @@ -314648,136 +314659,136 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (2f29a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6a9ea4 │ │ │ │ + b.w 6a9e54 │ │ │ │ nop │ │ │ │ strh r4, [r2, #14] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2404 │ │ │ │ + b.n 2f2364 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f29ac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #60] @ (2f2a00 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 54c774 │ │ │ │ + bl 54c724 │ │ │ │ ldr.w ip, [pc, #52] @ 2f2a04 │ │ │ │ ldr r2, [pc, #52] @ (2f2a08 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (2f2a0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r5, #10] │ │ │ │ + ldrb r6, [r3, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r5!, {r3, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r5, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r7, {r3, r4, r7} │ │ │ │ + ldmia r7!, {r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f2a10 : │ │ │ │ - b.w 54dc54 │ │ │ │ + b.w 54dc04 │ │ │ │ │ │ │ │ 002f2a14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (2f2a7c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #76] @ (2f2a80 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 54c774 │ │ │ │ + bl 54c724 │ │ │ │ ldr r1, [pc, #68] @ (2f2a84 ) │ │ │ │ ldr r2, [pc, #68] @ (2f2a88 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (2f2a8c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #56] @ (2f2a90 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dc54 │ │ │ │ + bl 54dc04 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strh r2, [r3, #6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r6, [r7, #8] │ │ │ │ + ldrb r6, [r5, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r2, r3} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r7!, {r1, r3, r5} │ │ │ │ + ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7!, {r6} │ │ │ │ + ldmia r6, {r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldr r1, [pc, #512] @ (2f2c94 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2f2a9c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldrb r6, [r2, #21] │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -314785,15 +314796,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2f2af4 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (2f2af8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #48] @ (2f2afc ) │ │ │ │ ldr r2, [pc, #52] @ (2f2b00 ) │ │ │ │ ldr r3, [pc, #52] @ (2f2b04 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -314803,19 +314814,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -314835,32 +314846,32 @@ │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 2f2b62 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 2f2b8c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5545a8 │ │ │ │ + bl 554558 │ │ │ │ ldr r2, [pc, #68] @ (2f2bb0 ) │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (2f2bb4 ) │ │ │ │ @@ -314876,25 +314887,25 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r4!, {r1, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r2, [r5, #31] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2f331c │ │ │ │ + b.n 2f327c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f3354 │ │ │ │ + b.n 2f32b4 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #304] @ (2f2ce4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f32dc │ │ │ │ + b.n 2f323c │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 2f2c80 │ │ │ │ sub sp, #20 │ │ │ │ @@ -314904,15 +314915,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #168] @ (2f2c8c ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ add r4, pc │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 2f2c12 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bhi.n 2f2c4c │ │ │ │ @@ -314925,15 +314936,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5545a8 │ │ │ │ + bl 554558 │ │ │ │ ldr r1, [pc, #116] @ (2f2c90 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ ldr r4, [r4, r1] │ │ │ │ movs r1, #1 │ │ │ │ @@ -314949,15 +314960,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5545a8 │ │ │ │ + bl 554558 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2f2c90 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ (2f2c98 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, r0] │ │ │ │ add r2, pc │ │ │ │ @@ -314969,45 +314980,45 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r4!, {r1, r2, r3, r4} │ │ │ │ + stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2f3290 │ │ │ │ + b.n 2f31f0 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f32d0 │ │ │ │ + b.n 2f3230 │ │ │ │ movs r6, r7 │ │ │ │ ldrb r4, [r4, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f2dc4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f3308 │ │ │ │ + b.n 2f3268 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f3258 │ │ │ │ + b.n 2f31b8 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #68] @ 2f2cf8 │ │ │ │ ldr r2, [pc, #68] @ (2f2cfc ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #68] @ (2f2d00 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 2f2ce2 │ │ │ │ ldrb.w r2, [r4, #108] @ 0x6c │ │ │ │ add.w r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -315017,19 +315028,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r2, r4, r5} │ │ │ │ + stmia r2!, {r2, r5, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2f3138 │ │ │ │ + b.n 2f3098 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f3178 │ │ │ │ + b.n 2f30d8 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #388] @ 2f2e98 │ │ │ │ sub sp, #16 │ │ │ │ @@ -315040,29 +315051,29 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #380] @ (2f2ea4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.n 2f2dea │ │ │ │ tbb [pc, r5] │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ adds r5, r2, #5 │ │ │ │ movs r3, r0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2f2e32 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2f2d9e │ │ │ │ - bl 5545a8 │ │ │ │ + bl 554558 │ │ │ │ ldr r2, [pc, #336] @ (2f2ea8 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #332] @ (2f2eac ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -315104,15 +315115,15 @@ │ │ │ │ beq.n 2f2e2c │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 2f2e4c │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f2e28 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5545a8 │ │ │ │ + bl 554558 │ │ │ │ ldr r2, [pc, #220] @ (2f2ea8 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r2, [pc, #216] @ (2f2eb0 ) │ │ │ │ @@ -315131,15 +315142,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2f2e60 │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 2f2d8a │ │ │ │ - bl 5545a8 │ │ │ │ + bl 554558 │ │ │ │ ldr r1, [pc, #152] @ (2f2ea8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #160] @ (2f2eb4 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #0] │ │ │ │ @@ -315151,80 +315162,80 @@ │ │ │ │ bl 2f2c9c │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ b.n 2f2d9e │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b.n 2f2d9e │ │ │ │ - bl 5545a8 │ │ │ │ + bl 554558 │ │ │ │ ldr r2, [pc, #104] @ (2f2ea8 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #112] @ (2f2eb8 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 2f2d62 │ │ │ │ - bl 5545a8 │ │ │ │ + bl 554558 │ │ │ │ ldr r2, [pc, #84] @ (2f2ea8 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2f2ebc ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 2f2d62 │ │ │ │ bl 2f2c9c │ │ │ │ b.n 2f2d8a │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #84] @ (2f2ec0 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #84] @ (2f2ec4 ) │ │ │ │ add r1, pc │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2f2ec8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2d8a │ │ │ │ sub.w r1, r5, #2 │ │ │ │ mov r0, r4 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b.n 2f2d8a │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r4, r6, r7} │ │ │ │ + stmia r2!, {r2, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2f3208 │ │ │ │ + b.n 2f3168 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f3248 │ │ │ │ + b.n 2f31a8 │ │ │ │ movs r6, r7 │ │ │ │ ldrb r6, [r3, #23] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f2fdc ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f34e8 │ │ │ │ + b.n 2f3448 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f32b0 │ │ │ │ + b.n 2f3210 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f331c │ │ │ │ + b.n 2f327c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f3154 │ │ │ │ + b.n 2f30b4 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f3218 │ │ │ │ + b.n 2f3178 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r7} │ │ │ │ + stmia r1!, {r4, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2f2f90 │ │ │ │ + b.n 2f2ef0 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f2fd0 │ │ │ │ + b.n 2f2f30 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f2ecc : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -315706,15 +315717,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2f3294 │ │ │ │ ldr r0, [pc, #252] @ (2f34b4 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2f3294 │ │ │ │ ldrh.w r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f30cc │ │ │ │ @@ -315788,15 +315799,15 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2f34b4 │ │ │ │ + bgt.n 2f3414 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #676] @ (2f376c ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -315941,15 +315952,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2f34e0 │ │ │ │ ldr r0, [pc, #300] @ (2f377c ) │ │ │ │ uxth r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2f34e0 │ │ │ │ ldrb.w r1, [r4, #237] @ 0xed │ │ │ │ movs r0, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ strb.w r0, [r4, #236] @ 0xec │ │ │ │ cmp r1, #0 │ │ │ │ @@ -316038,15 +316049,15 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2f36a8 │ │ │ │ + bge.n 2f3808 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #336] @ (2f38e4 ) │ │ │ │ @@ -316108,15 +316119,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f37c4 │ │ │ │ ldr r0, [pc, #220] @ (2f38f4 ) │ │ │ │ mov r2, r5 │ │ │ │ uxth r1, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2f37c4 │ │ │ │ ldrb.w r0, [r3, #238] @ 0xee │ │ │ │ ldrb.w r5, [r3, #176] @ 0xb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f38c0 │ │ │ │ mov r4, r5 │ │ │ │ @@ -316185,49 +316196,49 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2f38e8 │ │ │ │ + bhi.n 2f3848 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f38f8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54e0d0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 54e080 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #48] @ 2f3944 │ │ │ │ ldr r2, [pc, #48] @ (2f3948 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f394c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrb.w r0, [r0, #179] @ 0xb3 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb70e │ │ │ │ + @ instruction: 0xb6be │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r0, r3, #11 │ │ │ │ + asrs r0, r1, #10 │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, r5, r1 │ │ │ │ + adds r2, r3, r0 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002f3950 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -316270,17 +316281,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w pc, [r5, #4095] @ 0xfff │ │ │ │ - bvc.n 2f3a44 │ │ │ │ + bvs.n 2f39a4 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 2f3914 │ │ │ │ + bvc.n 2f3a74 │ │ │ │ movs r6, r7 │ │ │ │ ldr r6, [r6, #104] @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -316312,28 +316323,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (2f3a4c ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (2f3a50 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f39fe │ │ │ │ nop │ │ │ │ strb r6, [r2, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvc.n 2f3a20 │ │ │ │ + bvc.n 2f3980 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2f3ab8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -316364,31 +316375,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f3a7a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (2f3ac8 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 2f3a7a │ │ │ │ strb r0, [r4, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2f39dc │ │ │ │ + bvc.n 2f3b3c │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #8] @ (2f3ad8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ nop │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -316397,15 +316408,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (2f3b2c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2f3b30 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #44] @ (2f3b34 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -316413,21 +316424,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - push {r1, r2, r6, lr} │ │ │ │ + push {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r5, #4 │ │ │ │ + asrs r4, r3, #3 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r6, #4] │ │ │ │ + ldrb r2, [r4, #3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvc.n 2f3bf0 │ │ │ │ + bvc.n 2f3b50 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (2f3bb0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -316436,26 +316447,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (2f3bb8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #88] @ (2f3bbc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (2f3bc0 ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #72] @ (2f3bc4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2f21b8 │ │ │ │ ldr r1, [pc, #64] @ (2f3bc8 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -316467,25 +316478,25 @@ │ │ │ │ bl 2bae80 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2bafa4 │ │ │ │ - push {r2, r3, r5, r6, r7} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r6, r1, #3 │ │ │ │ + asrs r6, r7, #1 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r2, #3] │ │ │ │ + ldrb r6, [r0, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvc.n 2f3bec │ │ │ │ + bvs.n 2f3b4c │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 2f3c18 │ │ │ │ + bvs.n 2f3b78 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 2f3c20 │ │ │ │ + bmi.n 2f3b80 │ │ │ │ movs r6, r7 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f3bcc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -316719,15 +316730,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f3d18 │ │ │ │ ldr r0, [pc, #116] @ (2f3e68 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 2f3d18 │ │ │ │ ldr r2, [pc, #100] @ (2f3e6c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -316738,15 +316749,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2f3d30 │ │ │ │ ldr r0, [pc, #84] @ (2f3e70 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 2f3d30 │ │ │ │ ldr r2, [pc, #68] @ (2f3e74 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -316756,36 +316767,36 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 2f3d98 │ │ │ │ ldr r0, [pc, #52] @ (2f3e78 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 2f3d98 │ │ │ │ blx 225330 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2f3e58 │ │ │ │ + bmi.n 2f3db8 │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2f3dc8 │ │ │ │ + bmi.n 2f3f28 │ │ │ │ movs r6, r7 │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2f3f38 │ │ │ │ + bmi.n 2f3e98 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -316800,50 +316811,50 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ │ │ │ │ 002f3ec0 : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #8] @ (2f3ee0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5517b8 │ │ │ │ + b.w 551768 │ │ │ │ nop │ │ │ │ ldr r4, [r7, #36] @ 0x24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54e0d0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 54e080 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #88] @ 2f3f58 │ │ │ │ ldr r2, [pc, #88] @ (2f3f5c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #88] @ (2f3f60 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrb.w r3, [r4, #413] @ 0x19d │ │ │ │ mov r2, r0 │ │ │ │ cbz r3, 2f3f38 │ │ │ │ ldrb.w r0, [r2, #179] @ 0xb3 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -316861,19 +316872,19 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbz r0, 2f3f72 │ │ │ │ + cbz r0, 2f3f5e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r5, #19 │ │ │ │ + lsrs r2, r3, #18 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r7, #9 │ │ │ │ + asrs r4, r5, #8 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (2f3fe4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -316882,33 +316893,33 @@ │ │ │ │ ldr r1, [pc, #112] @ (2f3fec ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #96] @ (2f3ff0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (2f3ff4 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #80] @ (2f3ff8 ) │ │ │ │ ldr r1, [pc, #84] @ (2f3ffc ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #72] @ (2f4000 ) │ │ │ │ ldr r1, [pc, #72] @ (2f4004 ) │ │ │ │ ldr r2, [pc, #76] @ (2f4008 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -316920,23 +316931,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - sub sp, #400 @ 0x190 │ │ │ │ + sub sp, #80 @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r4, #18 │ │ │ │ + lsrs r2, r2, #17 │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r5, #18] │ │ │ │ + strb r2, [r3, #17] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r6} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7!, {r1, r5, r6} │ │ │ │ + ldmia r7!, {r1, r4} │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ lsls r6, r2, #1 │ │ │ │ @@ -316956,15 +316967,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2f4088 ) │ │ │ │ add.w r2, ip, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2f408c ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #413] @ 0x19d │ │ │ │ cmp r5, #1 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ strb.w r3, [r0, #412] @ 0x19c │ │ │ │ beq.n 2f4070 │ │ │ │ subs r2, r5, #2 │ │ │ │ @@ -316985,19 +316996,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add sp, #240 @ 0xf0 │ │ │ │ + add r7, sp, #944 @ 0x3b0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bmi.n 2f40e8 │ │ │ │ + bcc.n 2f4048 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 2f40b8 │ │ │ │ + bcc.n 2f4018 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2f40e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -317005,15 +317016,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #68] @ (2f40f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ add r0, r2 │ │ │ │ add r2, r1 │ │ │ │ strb.w r2, [r3, #412] @ 0x19c │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ @@ -317022,19 +317033,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #728 @ 0x2d8 │ │ │ │ + add r7, sp, #408 @ 0x198 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcc.n 2f4020 │ │ │ │ + bcc.n 2f4180 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 2f4050 │ │ │ │ + bcc.n 2f41b0 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2f4148 │ │ │ │ sub sp, #8 │ │ │ │ @@ -317042,15 +317053,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #64] @ (2f4150 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 223f88 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -317058,19 +317069,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r7, sp, #328 @ 0x148 │ │ │ │ + add r7, sp, #8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcc.n 2f41b8 │ │ │ │ + bcs.n 2f4118 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 2f41e4 │ │ │ │ + bcs.n 2f4144 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #140] @ (2f41f4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -317082,22 +317093,22 @@ │ │ │ │ mov r8, r0 │ │ │ │ add.w r4, r6, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 223f88 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -317114,31 +317125,31 @@ │ │ │ │ ldr r4, [pc, #52] @ (2f4200 ) │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - bcs.n 2f41ac │ │ │ │ + bcs.n 2f410c │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #960 @ 0x3c0 │ │ │ │ + add r6, sp, #640 @ 0x280 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcs.n 2f41d0 │ │ │ │ + bcs.n 2f4130 │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 2f4140 │ │ │ │ + bcs.n 2f42a0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f4204 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -317146,51 +317157,51 @@ │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [pc, #76] @ (2f426c ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #68] @ (2f4270 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 54c774 │ │ │ │ + bl 54c724 │ │ │ │ ldr r3, [pc, #60] @ (2f4274 ) │ │ │ │ ldr r2, [pc, #60] @ (2f4278 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [pc, #36] @ (2f427c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54dc54 │ │ │ │ - bcs.n 2f42f4 │ │ │ │ + b.w 54dc04 │ │ │ │ + bne.n 2f4254 │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [r3, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r0, #36] @ 0x24 │ │ │ │ + str r6, [r6, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #144 @ 0x90 │ │ │ │ + add r5, sp, #848 @ 0x350 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcs.n 2f4288 │ │ │ │ + bne.n 2f41e8 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #8 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f4280 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -317238,19 +317249,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f4308 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, sp, #440 @ 0x1b8 │ │ │ │ + add r5, sp, #120 @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 2f43b0 │ │ │ │ + bne.n 2f4310 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 2f4234 │ │ │ │ + bne.n 2f4394 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f430c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -317444,35 +317455,35 @@ │ │ │ │ ldr r1, [pc, #48] @ (2f4544 ) │ │ │ │ ldr r0, [pc, #52] @ (2f4548 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - add r5, sp, #136 @ 0x88 │ │ │ │ + add r4, sp, #840 @ 0x348 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 2f4534 │ │ │ │ + beq.n 2f4494 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #464 @ 0x1d0 │ │ │ │ + add r3, sp, #144 @ 0x90 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r7!, {r1, r3, r4, r6} │ │ │ │ + ldmia r7!, {r1, r3} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7, {r1, r3, r5, r7} │ │ │ │ + ldmia r7!, {r1, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #384 @ 0x180 │ │ │ │ + add r3, sp, #64 @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2, r6} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ + add r2, sp, #1008 @ 0x3f0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r7!, {r1, r4, r5} │ │ │ │ + ldmia r6, {r1, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r2, [r0, #2160] @ 0x870 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -317522,26 +317533,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (2f45f8 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f45a0 │ │ │ │ nop │ │ │ │ str r4, [r1, #88] @ 0x58 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r3, r5} │ │ │ │ + ldmia r6, {r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2f465c │ │ │ │ mov r4, r1 │ │ │ │ @@ -317569,25 +317580,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f461e │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (2f466c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f461e │ │ │ │ str r0, [r7, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2, r3, r5} │ │ │ │ + ldmia r6, {r2, r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -317621,15 +317632,15 @@ │ │ │ │ cbz r2, 2f46d0 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2f472c │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ ldr r3, [pc, #188] @ (2f479c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4776 │ │ │ │ ldr r3, [pc, #180] @ (2f47a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -317637,15 +317648,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f4776 │ │ │ │ ldr r0, [pc, #176] @ (2f47a4 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4782 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 2f4782 │ │ │ │ @@ -317658,19 +317669,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2f472c │ │ │ │ ldr r0, [pc, #136] @ (2f47ac ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ ldr r3, [pc, #92] @ (2f4798 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f46d0 │ │ │ │ ldr r3, [pc, #84] @ (2f479c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -317690,45 +317701,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2f46d0 │ │ │ │ ldr r0, [pc, #72] @ (2f47b4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f46d0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f4756 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2f4756 │ │ │ │ b.n 2f4710 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f4756 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ str r4, [r7, #68] @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #480] @ (2f4980 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ add ip, sp │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [pc, #752] @ (2f4aa4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r4, r7} │ │ │ │ + ldmia r6, {r1, r2, r6} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -317781,19 +317792,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 22304c │ │ │ │ - ldmia r6, {r2, r3, r6} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r6, {r1, r2, r3, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r6, {r1, r2, r4, r6} │ │ │ │ + ldmia r6!, {r1, r2} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 2f4a48 │ │ │ │ mov r4, r0 │ │ │ │ @@ -317924,15 +317935,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (2f4a6c ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f4914 │ │ │ │ ldr r3, [pc, #136] @ (2f4a70 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f48c2 │ │ │ │ ldr r3, [pc, #116] @ (2f4a68 ) │ │ │ │ @@ -317941,15 +317952,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f48c2 │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (2f4a74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2f48c2 │ │ │ │ ldr r3, [pc, #96] @ (2f4a78 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4966 │ │ │ │ @@ -317961,44 +317972,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (2f4a7c ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f4966 │ │ │ │ nop │ │ │ │ str r6, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r5!, {r2, r6, r7} │ │ │ │ + ldmia r5, {r2, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - add r0, sp, #424 @ 0x1a8 │ │ │ │ + add r0, sp, #104 @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #80] @ (2f4ab8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r2, r4, r7} │ │ │ │ + ldmia r4!, {r2, r6} │ │ │ │ movs r6, r7 │ │ │ │ add r4, r9 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r3} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -318031,20 +318042,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (2f4aec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ str r0, [r1, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 2f4b70 │ │ │ │ @@ -318083,28 +318094,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (2f4b84 ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2f4b22 │ │ │ │ str r0, [r0, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r6, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r4, {r4, r5} │ │ │ │ + ldmia r3!, {r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -318251,15 +318262,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4de6 │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 2f4d80 │ │ │ │ - bl 5a108c │ │ │ │ + bl 5a103c │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 2f4d98 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -318317,25 +318328,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f4d10 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (2f4e30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f4d10 │ │ │ │ ldrsh r4, [r1, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (2f500c ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -318402,17 +318413,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (2f5010 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f4fe0 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 3e0dec │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -318426,24 +318437,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5a18d0 │ │ │ │ + bl 5a1880 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2f4f8c │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 2f4fb8 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 5a1938 │ │ │ │ + bl 5a18e8 │ │ │ │ b.n 2f4e62 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -318487,27 +318498,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f4f0c │ │ │ │ ldr r0, [pc, #36] @ (2f501c ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2f4f0c │ │ │ │ nop │ │ │ │ ldrb r0, [r0, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r5} │ │ │ │ + stmia r7!, {r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (2f50ec ) │ │ │ │ @@ -318691,29 +318702,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 2f515a │ │ │ │ ldr r0, [pc, #172] @ (2f52f0 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (2f52f4 ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2f5256 │ │ │ │ ldr r2, [pc, #116] @ (2f52f8 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f5130 │ │ │ │ ldr r2, [pc, #108] @ (2f52fc ) │ │ │ │ @@ -318726,15 +318737,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2f5130 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (2f5304 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f5130 │ │ │ │ ldr r3, [pc, #64] @ (2f52f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f515a │ │ │ │ ldr r3, [pc, #68] @ (2f5308 ) │ │ │ │ @@ -318747,34 +318758,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f515a │ │ │ │ ldr r0, [pc, #48] @ (2f530c ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f515a │ │ │ │ nop │ │ │ │ ldr r4, [r7, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r6!, {r4} │ │ │ │ + stmia r5!, {r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r3} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (2f565c ) │ │ │ │ @@ -318803,15 +318814,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #768] @ (2f5674 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -318999,15 +319010,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2f5438 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (2f5684 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 2f543c │ │ │ │ ldr r3, [pc, #256] @ (2f5688 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -319019,15 +319030,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 2f55a6 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2f5390 │ │ │ │ b.n 2f55c6 │ │ │ │ ldr r0, [pc, #228] @ (2f568c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2f5390 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -319059,15 +319070,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (2f5698 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 2f543c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f55da │ │ │ │ ldr r3, [pc, #120] @ (2f569c ) │ │ │ │ @@ -319082,58 +319093,58 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2f55da │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (2f56a0 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f55da │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (2f56a4 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f55da │ │ │ │ nop │ │ │ │ ldrsb r4, [r4, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r3, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vst1.8 @ instruction: 0xf980003e │ │ │ │ - str??.w r0, [r0, #60] @ 0x3c │ │ │ │ - ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ + ldrsh.w r0, [r0, lr, lsl #3] │ │ │ │ + ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ + ldr r5, [sp, #408] @ 0x198 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r6, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r3, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r7} │ │ │ │ + stmia r4!, {r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r5, r6} │ │ │ │ + stmia r3!, {r1, r4} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -319176,15 +319187,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f56f6 │ │ │ │ ldr r0, [pc, #68] @ (2f5764 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 2f56f6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f56f6 │ │ │ │ ldr r3, [pc, #48] @ (2f5768 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -319194,29 +319205,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (2f5760 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2f56f6 │ │ │ │ ldr r0, [pc, #32] @ (2f576c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f56f6 │ │ │ │ strb r4, [r0, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3} │ │ │ │ + stmia r3!, {r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r2, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -319374,15 +319385,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (2f5a20 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f58aa │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2f4af0 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -319444,57 +319455,57 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 2f58aa │ │ │ │ ldr r1, [pc, #92] @ (2f5a54 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f594a │ │ │ │ strh r0, [r7, r5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r2!, {r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - str r1, [sp, #648] @ 0x288 │ │ │ │ + str r1, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #240 @ 0xf0 │ │ │ │ + add r4, sp, #944 @ 0x3b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r5} │ │ │ │ + stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r3, r4, r7} │ │ │ │ + stmia r4!, {r3, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r3, r7} │ │ │ │ + stmia r4!, {r3, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r6, r7} │ │ │ │ + stmia r1!, {r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r4, r6} │ │ │ │ + stmia r4!, {} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [sp, #440] @ 0x1b8 │ │ │ │ + str r0, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #400] @ 0x190 │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r2, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r1, r5, r7} │ │ │ │ + stmia r1!, {r1, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - push {r3, r7} │ │ │ │ + push {r3, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -319580,25 +319591,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f5aea │ │ │ │ ldr r0, [pc, #32] @ (2f5b70 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f5aea │ │ │ │ str r0, [r7, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r4, r5, r6} │ │ │ │ + stmia r0!, {r5} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (2f5c38 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -319650,40 +319661,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2f5b90 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (2f5c48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f5b90 │ │ │ │ ldr r2, [pc, #52] @ (2f5c4c ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (2f5c50 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a9ea4 │ │ │ │ + b.w 6a9e54 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #528] @ (2f5e4c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ittt al │ │ │ │ - moval r6, r7 │ │ │ │ - it @ unpredictable │ │ │ │ - mov r6, r7 │ │ │ │ + itee ls │ │ │ │ + movls r6, r7 │ │ │ │ + it ge @ unpredictable │ │ │ │ + movge r6, r7 │ │ │ │ lsrs r1, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r1 │ │ │ │ @@ -319858,15 +319869,15 @@ │ │ │ │ bpl.n 2f5dae │ │ │ │ ldr.w r1, [pc, #1908] @ 2f65b8 │ │ │ │ ldr.w r0, [pc, #1908] @ 2f65bc │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f5dae │ │ │ │ ldr.w r3, [pc, #1876] @ 2f65b0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f5cf2 │ │ │ │ ldr.w r3, [pc, #1876] @ 2f65c0 │ │ │ │ @@ -319879,15 +319890,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2f5cf2 │ │ │ │ ldr.w r0, [pc, #1848] @ 2f65c4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f5cf2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 2f4af0 │ │ │ │ ldr.w r3, [pc, #1800] @ 2f65b0 │ │ │ │ @@ -319908,15 +319919,15 @@ │ │ │ │ ldr.w r0, [pc, #1780] @ 2f65cc │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f5dae │ │ │ │ ldr.w r3, [pc, #1732] @ 2f65b0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f5cf2 │ │ │ │ ldr.w r3, [pc, #1748] @ 2f65d0 │ │ │ │ @@ -319929,15 +319940,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2f5cf2 │ │ │ │ ldr.w r0, [pc, #1720] @ 2f65d4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f5cf2 │ │ │ │ ldr.w r3, [pc, #1668] @ 2f65b0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f5cf2 │ │ │ │ ldr.w r3, [pc, #1692] @ 2f65d8 │ │ │ │ @@ -319950,15 +319961,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f5cf2 │ │ │ │ ldr.w r0, [pc, #1664] @ 2f65dc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f5cf2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f6164 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2f5dae │ │ │ │ @@ -319984,15 +319995,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2f5cf2 │ │ │ │ ldr.w r0, [pc, #1568] @ 2f65e4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f5cf2 │ │ │ │ ldr.w r3, [pc, #1556] @ 2f65e8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f6136 │ │ │ │ @@ -320012,15 +320023,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2f5dae │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1492] @ 2f65f0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f5dae │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 2f5e16 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -320080,15 +320091,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f5dae │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f5dae │ │ │ │ ldr.w r2, [pc, #1264] @ 2f65fc │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -320292,15 +320303,15 @@ │ │ │ │ b.n 2f5dae │ │ │ │ ldr r0, [pc, #684] @ (2f6608 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f6288 │ │ │ │ b.n 2f629a │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -320311,15 +320322,15 @@ │ │ │ │ ldr r0, [pc, #644] @ (2f660c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f6352 │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -320345,15 +320356,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #552] @ (2f6614 ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f6352 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -320373,15 +320384,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f62ce │ │ │ │ ldr r0, [pc, #480] @ (2f661c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f62ce │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f62ce │ │ │ │ ldr r3, [pc, #456] @ (2f6620 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -320406,23 +320417,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2f6148 │ │ │ │ ldr r0, [pc, #400] @ (2f6624 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 2f6148 │ │ │ │ ldr r0, [pc, #388] @ (2f6628 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -320507,100 +320518,100 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r6, [pc, #408] @ (2f6748 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #712] @ 0x2c8 │ │ │ │ + str r2, [sp, #392] @ 0x188 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r0!, {r2, r3} │ │ │ │ - movs r6, r7 │ │ │ │ - subs r2, #176 @ 0xb0 │ │ │ │ + itt lt │ │ │ │ + movlt r6, r7 │ │ │ │ + sublt r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, r7, pc} │ │ │ │ + pop {r2, r3, r6, pc} │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x004a │ │ │ │ + pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r7, pc} │ │ │ │ + pop {r1, r4, r5, pc} │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r5, r6, r7} │ │ │ │ + pop {r1, r2, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, pc} │ │ │ │ + pop {r2, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, lr │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ movs r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r7} │ │ │ │ + pop {r2, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ subs r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r6, r7} │ │ │ │ + pop {r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ mov r8, fp │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2f6650 │ │ │ │ + revsh r6, r0 │ │ │ │ movs r6, r7 │ │ │ │ - pop {r2, r3, r5, pc} │ │ │ │ + pop {r2, r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldr r6, [pc, #640] @ (2f6894 ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r5, pc} │ │ │ │ + pop {r1, r2, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ adds r0, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2f6690 │ │ │ │ + cbnz r2, 2f667c │ │ │ │ movs r6, r7 │ │ │ │ strb r4, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8de │ │ │ │ + @ instruction: 0xb88e │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r4, 2f669a │ │ │ │ + cbnz r4, 2f6686 │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #944] @ (2f69e8 ) │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #92] @ (2f669c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f62c4 │ │ │ │ ldr r0, [pc, #80] @ (2f66a0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f62ba │ │ │ │ ldr r0, [pc, #68] @ (2f66a4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f62a4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f61ec │ │ │ │ ldr r2, [pc, #48] @ (2f66a8 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -320608,29 +320619,29 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2f61ec │ │ │ │ ldr r0, [pc, #36] @ (2f66ac ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 2f61ec │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - cbnz r4, 2f66b6 │ │ │ │ + cbnz r4, 2f66a2 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb8e8 │ │ │ │ + @ instruction: 0xb898 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb87c │ │ │ │ + @ instruction: 0xb82c │ │ │ │ movs r6, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r5 │ │ │ │ + hlt 0x001e │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f6860 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -320768,39 +320779,39 @@ │ │ │ │ b.n 2f6806 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 2f5c54 │ │ │ │ b.n 2f67ec │ │ │ │ ldr r0, [pc, #40] @ (2f6878 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2f6806 │ │ │ │ ldr r0, [pc, #36] @ (2f687c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 2f6806 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - cbnz r6, 2f68ba │ │ │ │ + cbnz r6, 2f68a6 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r4, 2f68a8 │ │ │ │ + cbnz r4, 2f6894 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f5c54 │ │ │ │ nop │ │ │ │ @@ -320902,15 +320913,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f6926 │ │ │ │ ldr r0, [pc, #492] @ (2f6ba4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f6926 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2f6984 │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -320953,15 +320964,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f69a0 │ │ │ │ ldr r0, [pc, #388] @ (2f6bb0 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f69a0 │ │ │ │ b.n 2f6926 │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -321023,15 +321034,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2f6a38 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2f6924 │ │ │ │ ldr r0, [pc, #192] @ (2f6bb8 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ @@ -321044,26 +321055,26 @@ │ │ │ │ mov r9, r0 │ │ │ │ beq.w 2f6a00 │ │ │ │ ldr r0, [pc, #172] @ (2f6bbc ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2f6aa2 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 2f69a0 │ │ │ │ ldr r0, [pc, #144] @ (2f6bc0 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2f6a38 │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 2f6a14 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2f6924 │ │ │ │ @@ -321079,15 +321090,15 @@ │ │ │ │ beq.w 2f6a00 │ │ │ │ ldr r0, [pc, #96] @ (2f6bc8 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 2f6984 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 2f698c │ │ │ │ negs r2, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -321099,33 +321110,33 @@ │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #624] @ (2f6e14 ) │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r2, r1 │ │ │ │ + cbnz r2, 2f6be6 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2f6bca │ │ │ │ + cbnz r2, 2f6bb6 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ + @ instruction: 0xb89e │ │ │ │ movs r6, r7 │ │ │ │ lsrs r4, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb824 │ │ │ │ + @ instruction: 0xb7d4 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb7c0 │ │ │ │ + @ instruction: 0xb770 │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb72e │ │ │ │ + @ instruction: 0xb6de │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -321198,15 +321209,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2f6c28 │ │ │ │ ldr r3, [pc, #44] @ (2f6cd4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (2f6cd8 ) │ │ │ │ ldr r1, [pc, #44] @ (2f6cdc ) │ │ │ │ add r3, pc │ │ │ │ @@ -321220,21 +321231,21 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + @ instruction: 0xb76a │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r1, #34] @ 0x22 │ │ │ │ + strh r6, [r7, #30] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xb790 │ │ │ │ + @ instruction: 0xb740 │ │ │ │ movs r6, r7 │ │ │ │ - add r1, sp, #568 @ 0x238 │ │ │ │ + add r1, sp, #248 @ 0xf8 │ │ │ │ movs r6, r7 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -321305,17 +321316,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #140 @ 0x8c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb73e │ │ │ │ + @ instruction: 0xb6ee │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb724 │ │ │ │ + @ instruction: 0xb6d4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f6da4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -321354,15 +321365,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 2f6e02 │ │ │ │ ldr r0, [pc, #152] @ (2f6eb4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 54f454 │ │ │ │ + bl 54f404 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 2f6e92 │ │ │ │ ldr.w r9, [pc, #140] @ 2f6eb8 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -321407,19 +321418,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ bgt.n 2f6dfa │ │ │ │ @ instruction: 0xffff3b90 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r2, #18] │ │ │ │ + strh r4, [r0, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r7, pc, #616 @ (adr r7, 2f712c ) │ │ │ │ + add r7, pc, #296 @ (adr r7, 2f6fec ) │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r2, r5, r6, r7, lr} │ │ │ │ + push {r1, r2, r4, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f6ec8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -321433,15 +321444,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 2fc2a8 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 2fc2a8 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 2f6ee2 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2234f0 │ │ │ │ nop │ │ │ │ @@ -321496,26 +321507,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f6f36 │ │ │ │ ldr r0, [pc, #28] @ (2f6fbc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f6f36 │ │ │ │ nop │ │ │ │ subs r3, #222 @ 0xde │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #832] @ (2f72f8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, lr} │ │ │ │ + push {r1, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 2f7470 │ │ │ │ mov r6, r3 │ │ │ │ @@ -321571,15 +321582,15 @@ │ │ │ │ bpl.n 2f703a │ │ │ │ ldr.w r0, [pc, #1056] @ 2f747c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr.w r2, [pc, #1040] @ 2f7480 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321598,15 +321609,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f703a │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 2f7022 │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -321694,15 +321705,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2f6ff6 │ │ │ │ ldr r0, [pc, #768] @ (2f749c ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f6ff6 │ │ │ │ mov r0, r8 │ │ │ │ bl 2f6f18 │ │ │ │ b.n 2f717a │ │ │ │ ldr r3, [pc, #744] @ (2f74a0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -321831,15 +321842,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr r3, [pc, #332] @ (2f7478 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (2f74a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321850,22 +321861,22 @@ │ │ │ │ bpl.n 2f7306 │ │ │ │ ldr r0, [pc, #360] @ (2f74ac ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f7306 │ │ │ │ ldr r0, [pc, #344] @ (2f74b0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f7032 │ │ │ │ ldr r3, [pc, #332] @ (2f74b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f703a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -321875,29 +321886,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (2f74b8 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f703a │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 2f72b8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 2f4ce0 │ │ │ │ b.n 2f72b8 │ │ │ │ ldr r0, [pc, #276] @ (2f74bc ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 2f740a │ │ │ │ add r3, pc, #8 @ (adr r3, 2f73c8 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -321935,15 +321946,15 @@ │ │ │ │ bpl.n 2f743e │ │ │ │ ldr r0, [pc, #148] @ (2f74c4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f703a │ │ │ │ ldr r3, [pc, #128] @ (2f74c8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321954,63 +321965,63 @@ │ │ │ │ bpl.w 2f703a │ │ │ │ ldr r0, [pc, #108] @ (2f74cc ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f707c │ │ │ │ subs r3, #48 @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r5, r7} │ │ │ │ + push {r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #88 @ 0x58 │ │ │ │ lsls r6, r2, #1 │ │ │ │ adds r0, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r5, lr} │ │ │ │ + push {r2, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #234 @ 0xea │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r5, [sp, #560] @ 0x230 │ │ │ │ + ldr r5, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r0, 2f74ea │ │ │ │ + uxtb r0, r7 │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #464] @ (2f766c ) │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2f74e8 │ │ │ │ + uxtb r6, r2 │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2f750e │ │ │ │ + cbz r4, 2f74fa │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2f74f4 │ │ │ │ + uxtb r4, r0 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r6, 2f751e │ │ │ │ + cbz r6, 2f750a │ │ │ │ movs r6, r7 │ │ │ │ eors r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 2f7534 │ │ │ │ + cbz r2, 2f7520 │ │ │ │ movs r6, r7 │ │ │ │ - sxtb r2, r5 │ │ │ │ + sxth r2, r3 │ │ │ │ movs r6, r7 │ │ │ │ adds r5, #174 @ 0xae │ │ │ │ lsls r6, r2, #1 │ │ │ │ - sub sp, #480 @ 0x1e0 │ │ │ │ + sub sp, #160 @ 0xa0 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2f74d8 │ │ │ │ + sub sp, #320 @ 0x140 │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -322065,15 +322076,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f756c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ adds r6, #214 @ 0xd6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -322084,27 +322095,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (2f7680 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #224] @ (2f7684 ) │ │ │ │ ldr r1, [pc, #228] @ (2f7688 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 2f6da4 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -322165,27 +322176,27 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (2f7690 ) │ │ │ │ movs r2, #167 @ 0xa7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r7, #14] │ │ │ │ + ldrb r0, [r5, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {r1, r4, r5, r6, lr} │ │ │ │ + push {r1, r5, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r3, r7, lr} │ │ │ │ + push {r3, r4, r5, lr} │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 2f7780 │ │ │ │ + bvs.n 2f76e0 │ │ │ │ movs r4, r7 │ │ │ │ - subs r6, #130 @ 0x82 │ │ │ │ + subs r6, #50 @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r7} │ │ │ │ + push {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r7, #16 │ │ │ │ + lsls r4, r5, #15 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (2f7728 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -322194,27 +322205,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2f7730 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #116] @ (2f7734 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (2f7738 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (2f773c ) │ │ │ │ ldr r0, [pc, #92] @ (2f7740 ) │ │ │ │ ldr r3, [pc, #96] @ (2f7744 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -322225,34 +322236,34 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r4, [r3, #10] │ │ │ │ + ldrb r4, [r1, #9] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bpl.n 2f7814 │ │ │ │ + bpl.n 2f7774 │ │ │ │ movs r4, r7 │ │ │ │ - subs r5, #122 @ 0x7a │ │ │ │ + subs r5, #42 @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adc.w r0, r6, #61 @ 0x3d │ │ │ │ - str r6, [sp, #984] @ 0x3d8 │ │ │ │ + @ instruction: 0xf0f6003d │ │ │ │ + str r6, [sp, #664] @ 0x298 │ │ │ │ movs r5, r7 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ adds r5, #70 @ 0x46 │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -322294,25 +322305,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (2f77d4 ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (2f77d8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2f6f18 │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, #6] │ │ │ │ + ldrb r6, [r0, #5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cbz r0, 2f782c │ │ │ │ + cbz r0, 2f7818 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r6, 2f7834 │ │ │ │ + cbz r6, 2f7820 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 2f781c │ │ │ │ @@ -322320,27 +322331,27 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (2f7824 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33c93c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2f6ec8 │ │ │ │ - ldrb r2, [r2, #5] │ │ │ │ + ldrb r2, [r0, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cbz r4, 2f7866 │ │ │ │ + uxth r4, r7 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r4, 2f7870 │ │ │ │ + uxtb r4, r2 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #100] @ (2f78a0 ) │ │ │ │ @@ -322348,63 +322359,63 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #104] @ (2f78a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #88] @ (2f78ac ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ strd r0, r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #80] @ (2f78b0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r4, #12 │ │ │ │ - bl 54f314 │ │ │ │ + bl 54f2c4 │ │ │ │ ldr r2, [pc, #68] @ (2f78b4 ) │ │ │ │ ldr r1, [pc, #72] @ (2f78b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 2f6d20 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r0, [r1, #4] │ │ │ │ + ldrb r0, [r7, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - uxtb r2, r0 │ │ │ │ + sxtb r2, r6 │ │ │ │ movs r6, r7 │ │ │ │ - uxtb r2, r3 │ │ │ │ + uxth r2, r1 │ │ │ │ movs r6, r7 │ │ │ │ - uxtb r2, r3 │ │ │ │ + uxth r2, r1 │ │ │ │ movs r6, r7 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ - bcc.n 2f781c │ │ │ │ + bcc.n 2f797c │ │ │ │ movs r4, r7 │ │ │ │ - subs r3, #186 @ 0xba │ │ │ │ + subs r3, #106 @ 0x6a │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2f78c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ adds r3, #250 @ 0xfa │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -322412,33 +322423,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (2f7918 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (2f791c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 2f7900 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3fc47c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r6, #2] │ │ │ │ + ldrb r6, [r4, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - sxtb r0, r6 │ │ │ │ + sxth r0, r4 │ │ │ │ movs r6, r7 │ │ │ │ - uxth r6, r0 │ │ │ │ + sxth r6, r6 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 2f79a4 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -322486,15 +322497,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r1, #212 @ 0xd4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r4, r2 │ │ │ │ + cbz r4, 2f79e0 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -322504,15 +322515,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2f7a0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #44] @ (2f7a10 ) │ │ │ │ ldr r3, [pc, #44] @ (2f7a14 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -322520,19 +322531,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r0, [r1, #31] │ │ │ │ + strb r0, [r7, #29] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcs.n 2f7aa8 │ │ │ │ + bne.n 2f7a08 │ │ │ │ movs r4, r7 │ │ │ │ - bcs.n 2f79c8 │ │ │ │ + bcs.n 2f7928 │ │ │ │ movs r6, r7 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 002f7a18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -322542,29 +322553,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (2f7a5c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b3fc │ │ │ │ + bl 54b3ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbz r4, 2f7a6e │ │ │ │ + sub sp, #432 @ 0x1b0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f7a60 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -322575,56 +322586,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 2f7aca │ │ │ │ ldr r0, [pc, #84] @ (2f7ad4 ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #76] @ (2f7ad8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a0348 │ │ │ │ + bl 5a02f8 │ │ │ │ ldr r3, [pc, #64] @ (2f7adc ) │ │ │ │ ldr r1, [pc, #64] @ (2f7ae0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 2c7e98 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54dc54 │ │ │ │ + bl 54dc04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (2f7ae4 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2f7a82 │ │ │ │ adds r0, #150 @ 0x96 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - sub sp, #496 @ 0x1f0 │ │ │ │ + sub sp, #176 @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ - subs r3, #170 @ 0xaa │ │ │ │ + subs r3, #90 @ 0x5a │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #824] @ (2f7e1c ) │ │ │ │ + ldr r1, [pc, #504] @ (2f7cdc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - sub sp, #224 @ 0xe0 │ │ │ │ + add sp, #416 @ 0x1a0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f7ae8 : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 2f7b18 │ │ │ │ @@ -322659,15 +322670,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2f7b48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ adds r1, #170 @ 0xaa │ │ │ │ lsls r6, r2, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 2fe148 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -322679,25 +322690,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (2f7bbc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #68] @ (2f7bc0 ) │ │ │ │ ldr r1, [pc, #68] @ (2f7bc4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #52] @ (2f7bc8 ) │ │ │ │ ldr r2, [pc, #56] @ (2f7bcc ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (2f7bd0 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2f7bd4 ) │ │ │ │ @@ -322705,29 +322716,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ccdc │ │ │ │ - strb r0, [r0, #25] │ │ │ │ + b.w 54cc8c │ │ │ │ + strb r0, [r6, #23] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - beq.n 2f7b28 │ │ │ │ + beq.n 2f7c88 │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, #190 @ 0xbe │ │ │ │ + subs r0, #110 @ 0x6e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add sp, #40 @ 0x28 │ │ │ │ + add r7, sp, #744 @ 0x2e8 │ │ │ │ movs r6, r7 │ │ │ │ - add sp, #144 @ 0x90 │ │ │ │ + add r7, sp, #848 @ 0x350 │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - ldr r0, [pc, #856] @ (2f7f28 ) │ │ │ │ + ldr r0, [pc, #536] @ (2f7de8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add sp, #88 @ 0x58 │ │ │ │ + add r7, sp, #792 @ 0x318 │ │ │ │ movs r6, r7 │ │ │ │ ldr r5, [pc, #288] @ (2f7cf8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -322851,22 +322862,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 6a9768 │ │ │ │ + bl 6a9718 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5a0dec │ │ │ │ + b.w 5a0d9c │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -322880,15 +322891,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a10d0 │ │ │ │ + bl 5a1080 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -322927,25 +322938,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2f7e14 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 2f7e14 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 6a7c64 │ │ │ │ + bl 6a7c14 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2234f0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2f7e00 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 6b3f64 │ │ │ │ + bl 6b3f14 │ │ │ │ b.n 2f7db2 │ │ │ │ ldr r3, [pc, #36] @ (2f7e28 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (2f7e2c ) │ │ │ │ ldr r0, [pc, #36] @ (2f7e30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -322956,25 +322967,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (2f7e38 ) │ │ │ │ ldr r0, [pc, #32] @ (2f7e3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - strb r6, [r0, #15] │ │ │ │ + strb r6, [r6, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r6, sp, #64 @ 0x40 │ │ │ │ + add r5, sp, #768 @ 0x300 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #120 @ 0x78 │ │ │ │ + add r5, sp, #824 @ 0x338 │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r6, #14] │ │ │ │ + strb r4, [r4, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r6, sp, #232 @ 0xe8 │ │ │ │ + add r5, sp, #936 @ 0x3a8 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #312 @ 0x138 │ │ │ │ + add r5, sp, #1016 @ 0x3f8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f7e40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323022,15 +323033,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f7e86 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (2f7f04 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2f7e86 │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2f7e6e │ │ │ │ mov r2, lr │ │ │ │ b.n 2f7e74 │ │ │ │ @@ -323039,15 +323050,15 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #816 @ 0x330 │ │ │ │ + add r5, sp, #496 @ 0x1f0 │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 2f7f4e │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -323058,15 +323069,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 5a1aac │ │ │ │ + bl 5a1a5c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -323099,15 +323110,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6aa8d0 │ │ │ │ + bl 6aa880 │ │ │ │ ldr r1, [pc, #76] @ (2f7ffc ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 451080 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -323126,29 +323137,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f7f82 │ │ │ │ ldr r0, [pc, #32] @ (2f8008 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2f7f82 │ │ │ │ nop │ │ │ │ cmp r3, #150 @ 0x96 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #64 @ 0x40 │ │ │ │ + add r4, sp, #768 @ 0x300 │ │ │ │ movs r6, r7 │ │ │ │ cbz r1, 2f8014 │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 2f8022 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -323162,22 +323173,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (2f8054 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (2f8058 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6a9ea4 │ │ │ │ + b.w 6a9e54 │ │ │ │ nop │ │ │ │ - add r5, sp, #32 │ │ │ │ + add r4, sp, #736 @ 0x2e0 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -323258,17 +323269,17 @@ │ │ │ │ str r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ ldr r0, [pc, #304] @ (2f8250 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #4] │ │ │ │ + strb r6, [r7, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r4, sp, #544 @ 0x220 │ │ │ │ + add r4, sp, #224 @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f8128 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323362,15 +323373,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f8158 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (2f8248 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f8158 │ │ │ │ nop │ │ │ │ cmp r1, #202 @ 0xca │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #30 │ │ │ │ @@ -323384,15 +323395,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ subs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #408 @ 0x198 │ │ │ │ + add r3, sp, #88 @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -323425,15 +323436,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2f82ec │ │ │ │ cmp r0, #1 │ │ │ │ @@ -323469,19 +323480,19 @@ │ │ │ │ nop │ │ │ │ cmp r0, #164 @ 0xa4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #134 @ 0x86 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r7, #104] @ 0x68 │ │ │ │ + ldr r6, [r5, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r1, sp, #32 │ │ │ │ + add r0, sp, #736 @ 0x2e0 │ │ │ │ movs r6, r7 │ │ │ │ - add r2, sp, #736 @ 0x2e0 │ │ │ │ + add r2, sp, #416 @ 0x1a0 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (2f8450 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -323491,15 +323502,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f842c │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 2f836c │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5a108c │ │ │ │ + bl 5a103c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 2f8380 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -323571,28 +323582,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f8358 │ │ │ │ ldr r0, [pc, #32] @ (2f8464 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2f8358 │ │ │ │ nop │ │ │ │ movs r7, #190 @ 0xbe │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ cmp r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #656 @ 0x290 │ │ │ │ + add r1, sp, #336 @ 0x150 │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -323640,17 +323651,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2f8606 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2f85d0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 2f85de │ │ │ │ @@ -323671,49 +323682,49 @@ │ │ │ │ beq.n 2f8518 │ │ │ │ vldr d7, [pc, #260] @ 2f8640 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 2f860e │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 2f860e │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (2f8650 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1124 │ │ │ │ + bl 5a10d4 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (2f8654 ) │ │ │ │ ldr r3, [pc, #156] @ (2f864c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -323723,17 +323734,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 59af2c │ │ │ │ + bl 59aedc │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f85ac │ │ │ │ ldr r2, [pc, #108] @ (2f8658 ) │ │ │ │ @@ -323747,17 +323758,17 @@ │ │ │ │ bne.n 2f8638 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 451038 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 2f84fe │ │ │ │ b.n 2f85dc │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r1, #5 │ │ │ │ - bl 59af30 │ │ │ │ + bl 59aee0 │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 2f85de │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -323789,41 +323800,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 5a0dc8 │ │ │ │ + bl 5a0d78 │ │ │ │ ldr r0, [pc, #100] @ (2f86f0 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 5a2c3c │ │ │ │ + bl 5a2bec │ │ │ │ ldr r3, [pc, #88] @ (2f86f4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (2f86f8 ) │ │ │ │ ldr r1, [pc, #92] @ (2f86fc ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #72] @ (2f8700 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (2f8704 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 2f84bc │ │ │ │ @@ -323833,21 +323844,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r6, #142 @ 0x8e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r5, #132 @ 0x84 │ │ │ │ + cmp r5, #52 @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, pc, #272 @ (adr r7, 2f8814 ) │ │ │ │ + add r6, pc, #976 @ (adr r6, 2f8ad4 ) │ │ │ │ movs r6, r7 │ │ │ │ bl 136706 │ │ │ │ │ │ │ │ 002f8708 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (2f8744 ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -323878,15 +323889,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -323900,15 +323911,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -323926,15 +323937,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ │ │ │ │ 002f87ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -324024,15 +324035,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f8826 │ │ │ │ ldr r0, [pc, #60] @ (2f8910 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 2f8826 │ │ │ │ blx 225330 │ │ │ │ movs r3, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @@ -324041,20 +324052,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 686906 │ │ │ │ + bl 686906 │ │ │ │ asrs r4, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #224 @ (adr r5, 2f89f4 ) │ │ │ │ + add r4, pc, #928 @ (adr r4, 2f8cb4 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f8914 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -324140,35 +324151,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f8944 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (2f8a20 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f8944 │ │ │ │ movs r1, #222 @ 0xde │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - bl 578a16 │ │ │ │ + bl 578a16 │ │ │ │ add r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #448 @ (adr r4, 2f8be4 ) │ │ │ │ + add r4, pc, #128 @ (adr r4, 2f8aa4 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (2f8ac0 ) │ │ │ │ @@ -324181,15 +324192,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -324210,15 +324221,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 2f8a80 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ movs r0, #210 @ 0xd2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -324318,15 +324329,15 @@ │ │ │ │ bpl.n 2f8afc │ │ │ │ ldr r0, [pc, #96] @ (2f8c10 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2f8afc │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -324354,15 +324365,15 @@ │ │ │ │ bl 3b8c02 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #0 @ (adr r3, 2f8c14 ) │ │ │ │ + add r2, pc, #704 @ (adr r2, 2f8ed4 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f8c14 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -324426,15 +324437,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (2f8dbc ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2f8c6c │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f8d38 │ │ │ │ cbz r3, 2f8cd6 │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -324505,15 +324516,15 @@ │ │ │ │ cbz r3, 2f8d84 │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 2f8d88 │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2f8c64 │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2f8d7c │ │ │ │ mov r3, r1 │ │ │ │ b.n 2f8d88 │ │ │ │ @@ -324523,15 +324534,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r2, pc, #328 @ (adr r2, 2f8f08 ) │ │ │ │ + add r2, pc, #8 @ (adr r2, 2f8dc8 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -324612,15 +324623,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -324663,15 +324674,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f8f18 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -324834,15 +324845,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f9234 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 2f91d0 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -324856,35 +324867,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r1, [pc, #240] @ (2f9274 ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5a1040 │ │ │ │ + bl 5a0ff0 │ │ │ │ ldr r2, [pc, #212] @ (2f9278 ) │ │ │ │ ldr r3, [pc, #192] @ (2f9268 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -324914,31 +324925,31 @@ │ │ │ │ cbz r3, 2f91f8 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f9228 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr r2, [pc, #116] @ (2f9280 ) │ │ │ │ ldr r3, [pc, #92] @ (2f9268 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2f9260 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 59af30 │ │ │ │ + b.w 59aee0 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 2f9200 │ │ │ │ ldr r3, [pc, #76] @ (2f9284 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f9110 │ │ │ │ ldr r3, [pc, #68] @ (2f9288 ) │ │ │ │ @@ -324947,15 +324958,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2f9110 │ │ │ │ ldr r0, [pc, #56] @ (2f928c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2f9110 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ subs r0, r7, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r0 │ │ │ │ @@ -324969,15 +324980,15 @@ │ │ │ │ bl 2527e │ │ │ │ adds r0, r0, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r7, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r4, [sp, #656] @ 0x290 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f9290 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325110,15 +325121,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 61f412 │ │ │ │ + bl 61f412 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -325194,24 +325205,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 561526 │ │ │ │ + bl 561526 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2f9542 │ │ │ │ @@ -325427,15 +325438,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 2f9614 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325666,15 +325677,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 223f88 │ │ │ │ b.n 2f98dc │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 2f992e │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -325757,15 +325768,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 5a1aa4 │ │ │ │ + bl 5a1a54 │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -326015,15 +326026,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 2f9db8 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -326398,15 +326409,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 2f9fc0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 2f9fc0 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 2fa1d0 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 2fa0d4 │ │ │ │ @@ -326446,18 +326457,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 2fa366 │ │ │ │ b.n 2fa05a │ │ │ │ b.n 2fa242 │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - vaddl.u , d31, d20 │ │ │ │ + vshr.u32 , q2, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.n 2f9eaa │ │ │ │ - vqrdmlsh.s q10, , d18[0] │ │ │ │ + @ instruction: 0xffff4f92 │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.n 2f9bfe │ │ │ │ Address 0x2fa392 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002fa394 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -326490,22 +326501,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -326627,15 +326638,15 @@ │ │ │ │ blx 2231cc │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 5a29f0 │ │ │ │ + bl 5a29a0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (2fa5f0 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -326649,15 +326660,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5a0ff4 │ │ │ │ + bl 5a0fa4 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 2fa5ba │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -326670,15 +326681,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5a0e0c │ │ │ │ + b.w 5a0dbc │ │ │ │ nop │ │ │ │ bhi.n 2fa612 │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -326717,15 +326728,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2fa7ac │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 2fa70e │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -326740,23 +326751,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (2fa7e8 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -326796,28 +326807,28 @@ │ │ │ │ cbz r3, 2fa736 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2fa7a0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr r2, [pc, #172] @ (2fa7f4 ) │ │ │ │ ldr r3, [pc, #144] @ (2fa7dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2fa7d4 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 59af30 │ │ │ │ + b.w 59aee0 │ │ │ │ ldr r3, [pc, #144] @ (2fa7f8 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -326835,15 +326846,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 2fa7d4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 2fa73e │ │ │ │ ldr r2, [pc, #80] @ (2fa800 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fa65a │ │ │ │ ldr r2, [pc, #72] @ (2fa804 ) │ │ │ │ @@ -326852,15 +326863,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2fa65a │ │ │ │ ldr r0, [pc, #64] @ (2fa808 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2fa65a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7, #19 │ │ │ │ @@ -326877,15 +326888,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ vsubw.u q8, , d4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r2, [pc, #720] @ (2faad4 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #60] @ 0x3c │ │ │ │ + strh r4, [r3, #58] @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 2fa824 │ │ │ │ @@ -327065,15 +327076,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 2faa1e │ │ │ │ ldr r3, [pc, #132] @ (2faa8c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2faa50 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 5a1638 │ │ │ │ + bl 5a15e8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 2faa6e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -327090,30 +327101,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2fa9e8 │ │ │ │ ldr r0, [pc, #84] @ (2faa98 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 2fa9e8 │ │ │ │ ldr r3, [pc, #72] @ (2faa9c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2faa0c │ │ │ │ ldr r3, [pc, #56] @ (2faa94 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2faa0c │ │ │ │ ldr r0, [pc, #56] @ (2faaa0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2faa0c │ │ │ │ ldr r3, [pc, #52] @ (2faaa4 ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (2faaa8 ) │ │ │ │ ldr r0, [pc, #52] @ (2faaac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -327125,25 +327136,25 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #32] @ (2faab4 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #42] @ 0x2a │ │ │ │ + strh r6, [r1, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #44] @ 0x2c │ │ │ │ + strh r2, [r0, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - bx fp │ │ │ │ + bx r1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r4, #12] │ │ │ │ + strh r2, [r2, #10] │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r7, #44] @ 0x2c │ │ │ │ + strh r0, [r5, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (2faafc ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -327229,15 +327240,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 2fab94 │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 2fab94 │ │ │ │ blt.n 2fabb2 │ │ │ │ Address 0x2fabde is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002fabe0 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -327355,15 +327366,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ bge.n 2fad92 │ │ │ │ Address 0x2fad26 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002fad28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -327372,25 +327383,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5a18d0 │ │ │ │ + bl 5a1880 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2fad7e │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 2fada8 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5a1938 │ │ │ │ + bl 5a18e8 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -327409,17 +327420,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (2fae24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 59af2c │ │ │ │ + bl 59aedc │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 2fae08 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 2fae10 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -327438,45 +327449,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 2fad58 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 2fad58 │ │ │ │ mov r0, r5 │ │ │ │ bl 2faca0 │ │ │ │ b.n 2fad58 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fd9b8 │ │ │ │ b.n 2fad58 │ │ │ │ nop │ │ │ │ - add r6, r6 │ │ │ │ + mvns r6, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r0, #26] │ │ │ │ + ldrb r0, [r6, #24] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r6, #20] │ │ │ │ + strh r2, [r4, #18] │ │ │ │ movs r6, r7 │ │ │ │ bls.n 2fae8a │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 2fae92 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 2fae58 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 2fae6e │ │ │ │ @@ -327490,15 +327501,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 2fad28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fae46 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -327528,26 +327539,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r1, [pc, #40] @ (2faf3c ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5a116c │ │ │ │ + bl 5a111c │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -327672,29 +327683,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5a1aac │ │ │ │ + bl 5a1a5c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 2fafea │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 2fafc0 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 2fafea │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5a1aac │ │ │ │ + bl 5a1a5c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 2faeb0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -327773,17 +327784,17 @@ │ │ │ │ cbz r1, 2fb18a │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 2fad28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fb216 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -327821,15 +327832,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 2fb216 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -327849,21 +327860,21 @@ │ │ │ │ beq.n 2fb1e8 │ │ │ │ blx r3 │ │ │ │ b.n 2fb1e8 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -328001,15 +328012,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 2fb5ae │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 2fb548 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -328112,38 +328123,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2fb620 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2faca0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ b.n 2fb4b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2faca0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr r2, [pc, #300] @ (2fb684 ) │ │ │ │ ldr r3, [pc, #252] @ (2fb658 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2fb620 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 59af30 │ │ │ │ + b.w 59aee0 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 2fb4a8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2fb37e │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (2fb688 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -328176,15 +328187,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (2fb698 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 2fb3f4 │ │ │ │ ldr r2, [pc, #144] @ (2fb68c ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fb3f4 │ │ │ │ @@ -328220,46 +328231,46 @@ │ │ │ │ ldr??.w r0, [r2, sp, lsl #1] │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str??.w r0, [ip, sp, lsl #1] │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf756005d │ │ │ │ - subs r5, #246 @ 0xf6 │ │ │ │ + subs r5, #166 @ 0xa6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 2fb66a │ │ │ │ vqshlu.s64 d31, d10, #63 @ 0x3f │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xf658005d │ │ │ │ stc2 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xf5f0005d │ │ │ │ subs.w r0, r2, #14483456 @ 0xdd0000 │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ subs r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #10] │ │ │ │ + ldrb r6, [r0, #9] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r3, #11] │ │ │ │ + ldrb r2, [r1, #10] │ │ │ │ movs r6, r7 │ │ │ │ ldrb r2, [r6, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r3, #162 @ 0xa2 │ │ │ │ + subs r3, #82 @ 0x52 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r5, #23] │ │ │ │ + strb r4, [r3, #22] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r4, #9] │ │ │ │ + ldrb r6, [r2, #8] │ │ │ │ movs r6, r7 │ │ │ │ - subs r3, #138 @ 0x8a │ │ │ │ + subs r3, #58 @ 0x3a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r2, #23] │ │ │ │ + strb r4, [r0, #22] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r6, #8] │ │ │ │ + ldrb r6, [r4, #7] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -328269,17 +328280,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 2fb6e6 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 2fad28 │ │ │ │ cbnz r0, 2fb73e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 2f9034 │ │ │ │ @@ -328308,15 +328319,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 002fb764 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -328372,22 +328383,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r1, [pc, #100] @ (2fb88c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2fb764 │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -328456,15 +328467,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (2fb9cc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 2fb954 │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -328529,19 +328540,19 @@ │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ blx 225330 │ │ │ │ addw r0, lr, #93 @ 0x5d │ │ │ │ lsrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #22 │ │ │ │ + adds r7, #198 @ 0xc6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r4, #9] │ │ │ │ + strb r0, [r2, #8] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r7, #28] │ │ │ │ + strb r2, [r5, #27] │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -328608,22 +328619,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r1, [pc, #100] @ (2fbb30 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2fb764 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -328757,30 +328768,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 2fbba0 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ ldr r1, [pc, #92] @ (2fbca8 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2fbb6e │ │ │ │ ldr r1, [pc, #84] @ (2fbcac ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 2fbb6e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (2fbcb0 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2fbb6e │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 2fbbd2 │ │ │ │ ldr r3, [pc, #56] @ (2fbcb4 ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (2fbcb8 ) │ │ │ │ @@ -328797,21 +328808,21 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ @ instruction: 0xfffff14c │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r4, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #18] │ │ │ │ + strb r4, [r5, #17] │ │ │ │ movs r6, r7 │ │ │ │ - adds r5, #78 @ 0x4e │ │ │ │ + adds r4, #254 @ 0xfe │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r3, #120] @ 0x78 │ │ │ │ + ldr r0, [r1, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r3, #19] │ │ │ │ + strb r2, [r1, #18] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fbcc0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328860,15 +328871,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fbb38 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -328933,28 +328944,28 @@ │ │ │ │ ldr r0, [pc, #44] @ (2fbe7c ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2fbcfc │ │ │ │ nop │ │ │ │ mrc 0, 1, r0, cr4, cr13, {2} │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, lr │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r7, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r6, [r6, #12] │ │ │ │ + strb r6, [r4, #11] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fbe80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -328964,15 +328975,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 2fbeb0 │ │ │ │ ldr r2, [pc, #124] @ (2fbf1c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2fbef2 │ │ │ │ - bl 5a108c │ │ │ │ + bl 5a103c │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 2f8338 │ │ │ │ @@ -329001,27 +329012,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2fbf24 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fbea4 │ │ │ │ ldr r0, [pc, #32] @ (2fbf28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 2fbea4 │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r4], #-372 @ 0xfffffe8c │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #11] │ │ │ │ + strb r0, [r0, #10] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fbf2c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -329040,15 +329051,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ ldrb.w r3, [r5, #218] @ 0xda │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -329065,47 +329076,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #208] @ 0xd0 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 2fc07c │ │ │ │ - bl 605350 │ │ │ │ + bl 605300 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fc0e0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a1a2c │ │ │ │ + bl 5a19dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fc102 │ │ │ │ ldr r1, [pc, #344] @ (2fc12c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 5a07c8 │ │ │ │ + bl 5a0778 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fc092 │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 6926f8 │ │ │ │ + bl 6926a8 │ │ │ │ ldr.w r2, [r5, #200] @ 0xc8 │ │ │ │ cbz r2, 2fc04c │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 6926f8 │ │ │ │ + bl 6926a8 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 2fc074 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 6926f8 │ │ │ │ + bl 6926a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f8338 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a0ac4 │ │ │ │ + bl 5a0a74 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (2fc130 ) │ │ │ │ ldr r3, [pc, #252] @ (2fc128 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -329130,22 +329141,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2fc00c │ │ │ │ - bl 6924ac │ │ │ │ + bl 69245c │ │ │ │ mov r2, r0 │ │ │ │ b.n 2fc00c │ │ │ │ ldr r1, [pc, #184] @ (2fc138 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 5a07c8 │ │ │ │ + bl 5a0778 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2fbfec │ │ │ │ ldr r3, [pc, #168] @ (2fc13c ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -329178,55 +329189,55 @@ │ │ │ │ ldr r1, [pc, #104] @ (2fc150 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2fc026 │ │ │ │ ldr r3, [pc, #80] @ (2fc154 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (2fc158 ) │ │ │ │ ldr r1, [pc, #80] @ (2fc15c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2fc0fc │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ rsb r0, sl, sp, lsr #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stcl 0, cr0, [r6, #-340] @ 0xfffffeac │ │ │ │ @ instruction: 0xeae2005d │ │ │ │ - strb r6, [r1, #8] │ │ │ │ + strb r6, [r7, #6] │ │ │ │ movs r6, r7 │ │ │ │ stc 0, cr0, [r0], #340 @ 0x154 │ │ │ │ - strb r0, [r4, #6] │ │ │ │ + strb r0, [r2, #5] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r4, #6] │ │ │ │ + strb r4, [r2, #5] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r7, #5] │ │ │ │ + strb r4, [r5, #4] │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #232 @ 0xe8 │ │ │ │ + adds r0, #152 @ 0x98 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r1, #4] │ │ │ │ + strb r6, [r7, #2] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #198 @ 0xc6 │ │ │ │ + adds r0, #118 @ 0x76 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r2, #4] │ │ │ │ + strb r4, [r0, #3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r1, #48] @ 0x30 │ │ │ │ + ldr r0, [r7, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fc160 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 2fc19e │ │ │ │ @@ -329280,37 +329291,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 6a7c00 │ │ │ │ + bl 6a7bb0 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 224f44 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 5a29f0 │ │ │ │ + bl 5a29a0 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 224f44 │ │ │ │ movs r0, #32 │ │ │ │ blx 2231cc │ │ │ │ ldr r3, [pc, #84] @ (2fc280 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 2f8338 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -329341,51 +329352,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ nop │ │ │ │ │ │ │ │ 002fc2a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 2fc2cc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 6a7c64 │ │ │ │ + bl 6a7c14 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a7c64 │ │ │ │ + b.w 6a7c14 │ │ │ │ nop │ │ │ │ │ │ │ │ 002fc2e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 2fc30c │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 57a10c │ │ │ │ + bl 57a0bc │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 2fc2fa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -329535,17 +329546,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 2fc288 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 2fc530 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fac28 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -329578,17 +329589,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 2fc428 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59af2c │ │ │ │ + bl 59aedc │ │ │ │ b.n 2fc4ce │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 2fc318 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -329605,28 +329616,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2fc438 │ │ │ │ ldr r0, [pc, #40] @ (2fc59c ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2fc438 │ │ │ │ b.n 2fc444 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - cmp r6, #248 @ 0xf8 │ │ │ │ + cmp r6, #168 @ 0xa8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ strh r4, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #120] @ 0x78 │ │ │ │ + ldr r4, [r3, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -329671,15 +329682,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 605640 │ │ │ │ + bl 6055f0 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -329754,26 +329765,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2fc6dc │ │ │ │ ldr r0, [pc, #32] @ (2fc74c ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fc6dc │ │ │ │ b.n 2fbfbc │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #96] @ 0x60 │ │ │ │ + ldr r2, [r5, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -329836,15 +329847,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2fc288 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fc7e2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6057bc │ │ │ │ + bl 60576c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 2fc7e2 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -329853,15 +329864,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 2fc7fc │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fc816 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 605350 │ │ │ │ + bl 605300 │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -329895,45 +329906,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 2fc948 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fcb8a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2fcaca │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 2fca6e │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 2fca26 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r1, #1 │ │ │ │ - bl 59af30 │ │ │ │ + bl 59aee0 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2fc6b4 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 2fc318 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -330018,21 +330029,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 605aac │ │ │ │ + bl 605a5c │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 2fc91c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59af2c │ │ │ │ + bl 59aedc │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 2fc90c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 2fc910 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -330041,15 +330052,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 605aac │ │ │ │ + bl 605a5c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2fca52 │ │ │ │ b.n 2fc928 │ │ │ │ ldr r3, [pc, #568] @ (2fccd4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -330061,30 +330072,30 @@ │ │ │ │ bpl.w 2fc8aa │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (2fccdc ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2fc8aa │ │ │ │ ldr r3, [pc, #532] @ (2fcce0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fc8ea │ │ │ │ ldr r3, [pc, #508] @ (2fccd8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2fc8ea │ │ │ │ ldr r0, [pc, #508] @ (2fcce4 ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2fc8ea │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2fcc40 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -330110,15 +330121,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2fca20 │ │ │ │ ldr r0, [pc, #416] @ (2fccec ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 2fca20 │ │ │ │ ldr r3, [pc, #400] @ (2fccf0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fc9e0 │ │ │ │ @@ -330127,15 +330138,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2fc9e0 │ │ │ │ ldr r0, [pc, #376] @ (2fccf4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 2fc9e0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 2fcc2c │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -330150,21 +330161,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fcc6c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (2fccf8 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -330184,17 +330195,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r1, #1 │ │ │ │ - bl 59af30 │ │ │ │ + bl 59aee0 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 2fc910 │ │ │ │ ldr r3, [pc, #184] @ (2fccfc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -330204,29 +330215,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2fcafa │ │ │ │ ldr r0, [pc, #160] @ (2fcd00 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2fcafa │ │ │ │ ldr r3, [pc, #148] @ (2fcd04 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fcbc8 │ │ │ │ ldr r3, [pc, #92] @ (2fccd8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2fcbc8 │ │ │ │ ldr r0, [pc, #128] @ (2fcd08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2fcbc8 │ │ │ │ ldr r3, [pc, #124] @ (2fcd0c ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (2fcd10 ) │ │ │ │ ldr r0, [pc, #124] @ (2fcd14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -330253,49 +330264,49 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #44] @ 0x2c │ │ │ │ + ldr r2, [r2, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r0, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #48] @ 0x30 │ │ │ │ + ldr r4, [r2, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [r1, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #40] @ 0x28 │ │ │ │ + ldr r4, [r3, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #20] │ │ │ │ + ldr r2, [r4, #16] │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #76 @ 0x4c │ │ │ │ + movs r6, #252 @ 0xfc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #32] │ │ │ │ + ldr r2, [r2, #28] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ + ldr r6, [r3, #28] │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #54 @ 0x36 │ │ │ │ + movs r6, #230 @ 0xe6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r1, #32] │ │ │ │ + ldr r4, [r7, #24] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r7, #32] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 2fce70 │ │ │ │ mov r6, r3 │ │ │ │ @@ -330325,21 +330336,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r1, [pc, #216] @ (2fce78 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -330392,15 +330403,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (2fce88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (2fce8c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fcdb6 │ │ │ │ b.n 2fcd54 │ │ │ │ ldr r3, [pc, #72] @ (2fce90 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (2fce94 ) │ │ │ │ @@ -330424,31 +330435,31 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ bl eee7a │ │ │ │ cmp r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0080 │ │ │ │ + bkpt 0x0030 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #504 @ (adr r6, 2fd084 ) │ │ │ │ + add r6, pc, #184 @ (adr r6, 2fcf44 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r6, #16] │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #150 @ 0x96 │ │ │ │ + movs r5, #70 @ 0x46 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ + ldr r0, [r0, #16] │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #128 @ 0x80 │ │ │ │ + movs r5, #48 @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #4] │ │ │ │ + ldr r6, [r0, #0] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ @@ -330598,36 +330609,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 2fd0a4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r1, [pc, #40] @ (2fd0b8 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2fb764 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2fc86c │ │ │ │ - bl 5ff0ba │ │ │ │ + bl 5ff0ba │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -330890,15 +330901,15 @@ │ │ │ │ b.n 2fd382 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 2fc6b4 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 605350 │ │ │ │ + bl 605300 │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2fd3e2 │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 2fd3ee │ │ │ │ mov r1, r5 │ │ │ │ @@ -331237,19 +331248,19 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 2fd5b8 │ │ │ │ - ldr r3, [pc, #24] @ (2fd780 ) │ │ │ │ + ldr r2, [pc, #728] @ (2fda40 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r6, r0] │ │ │ │ + ldrh r4, [r4, r7] │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #0 │ │ │ │ + subs r0, r6, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -331284,17 +331295,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fd85a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2fd824 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 2fd84c │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -331302,17 +331313,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2fc86c │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59af2c │ │ │ │ + bl 59aedc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -331334,26 +331345,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fd7e2 │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (2fd894 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fd7e2 │ │ │ │ bcc.n 2fd8f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r2, r5] │ │ │ │ + ldrsh r2, [r0, r4] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ @@ -331371,21 +331382,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 2fd90e │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r1, [pc, #40] @ (2fd924 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -331420,21 +331431,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 2fd99e │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r1, [pc, #40] @ (2fd9b4 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -331495,26 +331506,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fd9da │ │ │ │ ldr r0, [pc, #32] @ (2fda54 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2fd9da │ │ │ │ bne.n 2fdae8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, r4] │ │ │ │ + ldrh r2, [r4, r3] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fda58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -331558,15 +331569,15 @@ │ │ │ │ bne.n 2fdaa8 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 2fdaa8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 605350 │ │ │ │ + bl 605300 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fdaa8 │ │ │ │ ldr r2, [pc, #356] @ (2fdc48 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 2fdafe │ │ │ │ @@ -331594,15 +331605,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2fc288 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 605350 │ │ │ │ + bl 605300 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fdaba │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fdaba │ │ │ │ cmp r2, #1 │ │ │ │ @@ -331646,27 +331657,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fda84 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 6b2a94 │ │ │ │ + bl 6b2a44 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 2fdc18 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 223050 │ │ │ │ b.n 2fda84 │ │ │ │ ldr r0, [pc, #132] @ (2fdc58 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fdba2 │ │ │ │ b.n 2fda84 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -331683,15 +331694,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2fdb16 │ │ │ │ ldr r0, [pc, #80] @ (2fdc60 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2fdb16 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fdbc6 │ │ │ │ ldr r3, [pc, #44] @ (2fdc50 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -331699,15 +331710,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fdbc6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (2fdc64 ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2fdbc6 │ │ │ │ beq.n 2fdb78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2fdc74 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -331715,21 +331726,21 @@ │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r0, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, r0] │ │ │ │ + ldrh r2, [r1, r7] │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrh r0, [r7, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r5, r7] │ │ │ │ + ldrh r0, [r3, r6] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fdc68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -331747,20 +331758,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (2fdcc0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ b.n 2fe2bc │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -331772,22 +331783,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2fdd52 │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 2fdd8a │ │ │ │ @@ -331799,15 +331810,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (2fde08 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -331843,15 +331854,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -331863,57 +331874,57 @@ │ │ │ │ ldr r1, [pc, #88] @ (2fde20 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2fdd3e │ │ │ │ ldr r3, [pc, #72] @ (2fde24 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (2fde28 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (2fde2c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 2fdd3e │ │ │ │ - ldr r6, [pc, #704] @ (2fe0bc ) │ │ │ │ + ldr r6, [pc, #384] @ (2fdf7c ) │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r2, #29 │ │ │ │ + asrs r0, r0, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [pc, #792] @ (2fe11c ) │ │ │ │ + ldr r6, [pc, #472] @ (2fdfdc ) │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r7, r6] │ │ │ │ + ldrh r0, [r5, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r2, r5] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r3, #26 │ │ │ │ + asrs r6, r1, #25 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r0, r4] │ │ │ │ + ldrh r2, [r6, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r5, r3] │ │ │ │ + ldrh r2, [r3, r2] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r5, #25 │ │ │ │ + asrs r2, r3, #24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r0, [r1, r4] │ │ │ │ - movs r6, r7 │ │ │ │ ldrh r0, [r7, r2] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r1, #25 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r5, r3] │ │ │ │ + ldrh r0, [r5, r1] │ │ │ │ movs r6, r7 │ │ │ │ + asrs r4, r7, #23 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ ldrh r2, [r3, r2] │ │ │ │ movs r6, r7 │ │ │ │ + ldrh r2, [r1, r1] │ │ │ │ + movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (2fde88 ) │ │ │ │ ldr r1, [pc, #72] @ (2fde8c ) │ │ │ │ @@ -331924,37 +331935,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (2fde94 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552e64 │ │ │ │ + bl 552e14 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 55375c │ │ │ │ + bl 55370c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, r2] │ │ │ │ + ldrh r0, [r4, r1] │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #592] @ 0x250 │ │ │ │ + ldr r4, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (2fdefc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -331963,25 +331974,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (2fdf04 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #68] @ (2fdf08 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (2fdf0c ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #52] @ (2fdf10 ) │ │ │ │ ldr r2, [pc, #56] @ (2fdf14 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (2fdf18 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2fdf1c ) │ │ │ │ @@ -331989,30 +332000,30 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #18 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ccdc │ │ │ │ - asrs r0, r0, #22 │ │ │ │ + b.w 54cc8c │ │ │ │ + asrs r0, r6, #20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #84] @ 0x54 │ │ │ │ + ldr r6, [r3, #80] @ 0x50 │ │ │ │ movs r4, r7 │ │ │ │ - bpl.n 2fdff4 │ │ │ │ + bpl.n 2fdf54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [pc, #776] @ (2fe214 ) │ │ │ │ + ldr r4, [pc, #456] @ (2fe0d4 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #872] @ (2fe278 ) │ │ │ │ + ldr r4, [pc, #552] @ (2fe138 ) │ │ │ │ movs r6, r7 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2fda34 │ │ │ │ + b.n 2fd994 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r4, r0] │ │ │ │ + ldr r2, [r2, r7] │ │ │ │ movs r6, r7 │ │ │ │ ldrh.w r0, [r0, fp, lsl #1] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -332023,28 +332034,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (2fdf6c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 68835c │ │ │ │ + b.w 68830c │ │ │ │ nop │ │ │ │ - asrs r2, r6, #19 │ │ │ │ + asrs r2, r4, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [pc, #408] @ (2fe104 ) │ │ │ │ + ldr r4, [pc, #88] @ (2fdfc4 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #288] @ (2fe090 ) │ │ │ │ + ldr r3, [pc, #992] @ (2fe350 ) │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2fdfc8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -332052,15 +332063,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2fdfd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #52] @ (2fdfd4 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (2fdfd8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 2fdfdc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -332068,24 +332079,24 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ccdc │ │ │ │ - asrs r6, r4, #18 │ │ │ │ + b.w 54cc8c │ │ │ │ + asrs r6, r2, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r2, #72] @ 0x48 │ │ │ │ + ldr r4, [r0, #68] @ 0x44 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 2fdf08 │ │ │ │ + bmi.n 2fe068 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf77a005b │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - ldr r3, [pc, #760] @ (2fe2d8 ) │ │ │ │ + ldr r3, [pc, #440] @ (2fe198 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (2fe048 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -332094,57 +332105,57 @@ │ │ │ │ ldr r1, [pc, #88] @ (2fe050 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #72] @ (2fe054 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (2fe058 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (2fe05c ) │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #60] @ (2fe060 ) │ │ │ │ ldr r1, [pc, #60] @ (2fe064 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (2fe068 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #26 │ │ │ │ add.w r1, r1, #960 @ 0x3c0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ccdc │ │ │ │ - asrs r0, r7, #16 │ │ │ │ + b.w 54cc8c │ │ │ │ + asrs r0, r5, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #64] @ 0x40 │ │ │ │ + ldr r6, [r2, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 2fe0b0 │ │ │ │ + bcc.n 2fe010 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #488] @ (2fe240 ) │ │ │ │ + ldr r3, [pc, #168] @ (2fe100 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #584] @ (2fe2a4 ) │ │ │ │ + ldr r3, [pc, #264] @ (2fe164 ) │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2fd8f4 │ │ │ │ + b.n 2fe854 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6ee005b │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ + ldr r6, [r2, r2] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 2fe128 │ │ │ │ @@ -332161,23 +332172,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 68835c │ │ │ │ + bl 68830c │ │ │ │ cbnz r0, 2fe0ee │ │ │ │ ldr r2, [pc, #112] @ (2fe13c ) │ │ │ │ ldr r3, [pc, #96] @ (2fe130 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -332193,15 +332204,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 3dca5c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 2fe102 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ b.n 2fe0ca │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 2fe0fa │ │ │ │ cbz r3, 2fe11c │ │ │ │ @@ -332212,29 +332223,29 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2fe0fa │ │ │ │ ldr r2, [pc, #36] @ (2fe144 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fe112 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r5, #14 │ │ │ │ + asrs r2, r3, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldmia r2, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #48] @ (2fe168 ) │ │ │ │ + ldr r2, [pc, #752] @ (2fe428 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [pc, #936] @ (2fe4e4 ) │ │ │ │ + ldr r2, [pc, #616] @ (2fe3a4 ) │ │ │ │ movs r6, r7 │ │ │ │ ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r4, r0] │ │ │ │ + ldrsb r0, [r2, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r3, r0] │ │ │ │ + ldrsb r2, [r1, r7] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fe148 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -332303,33 +332314,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (2fe338 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 6aa8d0 │ │ │ │ + bl 6aa880 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59fcf4 │ │ │ │ + bl 59fca4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 5a0620 │ │ │ │ + bl 5a05d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fe16e │ │ │ │ ldr r3, [pc, #252] @ (2fe33c ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (2fe340 ) │ │ │ │ ldr r0, [pc, #252] @ (2fe344 ) │ │ │ │ add r3, pc │ │ │ │ @@ -332378,15 +332389,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (2fe358 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332397,15 +332408,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (2fe364 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332420,45 +332431,45 @@ │ │ │ │ blx 225690 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ b.n 2fe27e │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 225690 │ │ │ │ str.w r0, [r4, #192] @ 0xc0 │ │ │ │ b.n 2fe276 │ │ │ │ - asrs r6, r6, #8 │ │ │ │ + asrs r6, r4, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r4, [r0, r5] │ │ │ │ + ldrsb r4, [r6, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r4, [r0, r2] │ │ │ │ + ldrsb r4, [r6, r0] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r5, #7 │ │ │ │ + asrs r2, r3, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r4, [r7, r0] │ │ │ │ + strb r4, [r5, r7] │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r7, #108] @ 0x6c │ │ │ │ + str r0, [r5, #104] @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r0, [r6, r2] │ │ │ │ + ldrsb r0, [r4, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r0, [r3, r2] │ │ │ │ + ldrsb r0, [r1, r1] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r7, #5 │ │ │ │ + asrs r2, r5, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r4, [r3, r2] │ │ │ │ + ldrsb r4, [r1, r1] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r1, r7] │ │ │ │ + strb r0, [r7, r5] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r1, #5 │ │ │ │ + asrs r4, r7, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r6, [r2, r2] │ │ │ │ + ldrsb r6, [r0, r1] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + strb r2, [r1, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r6, [r4, r0] │ │ │ │ + strb r6, [r2, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r0, [r5, r0] │ │ │ │ + strb r0, [r3, r7] │ │ │ │ movs r6, r7 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 2fe148 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2fe148 │ │ │ │ @@ -332583,26 +332594,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2fe472 │ │ │ │ ldr r0, [pc, #32] @ (2fe4d0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 2fe472 │ │ │ │ stmia r6!, {r2, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #23 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, r4] │ │ │ │ + strb r6, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 2fe540 │ │ │ │ sub sp, #8 │ │ │ │ @@ -332637,26 +332648,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fe508 │ │ │ │ ldr r0, [pc, #28] @ (2fe550 ) │ │ │ │ movs r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fe508 │ │ │ │ stmia r6!, {r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, r2] │ │ │ │ + strb r6, [r4, r1] │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #88] @ (2fe5bc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -332692,30 +332703,30 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2fe572 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #24] @ (2fe5cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fe572 │ │ │ │ stmia r5!, {r1, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #656] @ (2fe858 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, r1] │ │ │ │ + strb r6, [r1, r0] │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (2fe5d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ bge.n 2fe6b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov r1, r2 │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ cmp.w ip, #1 │ │ │ │ @@ -332791,17 +332802,17 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #400] @ 0x190 │ │ │ │ cbz r2, 2fe6ca │ │ │ │ ldrb.w ip, [r3, #29] │ │ │ │ mov r1, r2 │ │ │ │ orr.w ip, ip, #4 │ │ │ │ strb.w ip, [r3, #29] │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ movs r2, #0 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ cbz r1, 2fe6e8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ movs r0, #0 │ │ │ │ @@ -332867,43 +332878,43 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #68] @ (2fe7d8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #52] @ (2fe7dc ) │ │ │ │ ldr r1, [pc, #52] @ (2fe7e0 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #40] @ (2fe7e4 ) │ │ │ │ add.w r1, r5, #6656 @ 0x1a00 │ │ │ │ movs r3, #2 │ │ │ │ adds r1, #8 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2baeb0 │ │ │ │ - lsrs r0, r3, #20 │ │ │ │ + lsrs r0, r1, #19 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r7, r2] │ │ │ │ + strh r6, [r5, r1] │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r0, r2] │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r7, #68] @ 0x44 │ │ │ │ + str r0, [r5, #64] @ 0x40 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4!, {r7} │ │ │ │ + ldmia r4, {r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r6, r2] │ │ │ │ + strh r4, [r4, r1] │ │ │ │ movs r6, r7 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ strd r1, r1, [r0, #44] @ 0x2c │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -332957,15 +332968,15 @@ │ │ │ │ ldr r2, [pc, #376] @ (2fe9f8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r7, sp, #44 @ 0x2c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r8, #652] @ 0x28c │ │ │ │ ldr r2, [pc, #356] @ (2fe9fc ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r1, [pc, #356] @ (2fea00 ) │ │ │ │ add.w r6, r0, #424 @ 0x1a8 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -332974,15 +332985,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [r7, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w sl, r8, #792 @ 0x318 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ bl 3e0d34 │ │ │ │ mov r3, r4 │ │ │ │ str.w r3, [r8, #784] @ 0x310 │ │ │ │ @@ -333091,23 +333102,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #16 │ │ │ │ + lsrs r6, r4, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r5, #64 @ 0x40 │ │ │ │ + movs r4, #240 @ 0xf0 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r1, #30] │ │ │ │ + ldrb r0, [r7, #28] │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r7, #52] @ 0x34 │ │ │ │ + str r6, [r5, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3!, {r1, r2, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -333137,15 +333148,15 @@ │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #500] @ (2fec50 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r5, #700] @ 0x2bc │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, r3 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -333313,19 +333324,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #9 │ │ │ │ + lsrs r2, r1, #8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r6, #22] │ │ │ │ + ldrb r0, [r4, #21] │ │ │ │ movs r5, r7 │ │ │ │ - movs r3, #94 @ 0x5e │ │ │ │ + movs r3, #14 │ │ │ │ movs r5, r7 │ │ │ │ itte cc │ │ │ │ lslcc r5, r3, #1 │ │ │ │ pushcc {r4, lr} │ │ │ │ movcs.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -333369,15 +333380,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, r1 │ │ │ │ ldrb.w r1, [r2, #44] @ 0x2c │ │ │ │ str.w r1, [r0, #1928] @ 0x788 │ │ │ │ ldrb r2, [r3, #29] │ │ │ │ b.n 2fec94 │ │ │ │ bl 225e00 │ │ │ │ - lsls r0, r3, #31 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002fecec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -333388,15 +333399,15 @@ │ │ │ │ ldr r1, [pc, #440] @ (2feec0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldr r5, [pc, #420] @ (2feec4 ) │ │ │ │ ldrb r3, [r2, #9] │ │ │ │ add r5, pc │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #10 │ │ │ │ beq.n 2fedb6 │ │ │ │ @@ -333531,33 +333542,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 342318 │ │ │ │ mov.w r2, #496 @ 0x1f0 │ │ │ │ mov r1, r0 │ │ │ │ addw r0, r4, #3716 @ 0xe84 │ │ │ │ bl 3e1de8 │ │ │ │ b.n 2fedc8 │ │ │ │ - lsls r4, r4, #30 │ │ │ │ + lsls r4, r2, #29 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r7, #11] │ │ │ │ + ldrb r6, [r5, #10] │ │ │ │ movs r5, r7 │ │ │ │ - movs r0, #174 @ 0xae │ │ │ │ + movs r0, #94 @ 0x5e │ │ │ │ movs r5, r7 │ │ │ │ pop {r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #512] @ (2ff0d0 ) │ │ │ │ + ldr r3, [pc, #192] @ (2fef90 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #272] @ (2fefe8 ) │ │ │ │ + ldr r2, [pc, #976] @ (2ff2a8 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #104] @ (2fef44 ) │ │ │ │ + ldr r2, [pc, #808] @ (2ff204 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [pc, #928] @ (2ff280 ) │ │ │ │ + ldr r2, [pc, #608] @ (2ff140 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002feee0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -333637,28 +333648,28 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 2fef08 │ │ │ │ ldr r0, [pc, #36] @ (2fefe0 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2fef08 │ │ │ │ bl 225e00 │ │ │ │ nop │ │ │ │ pop {r1, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #776] @ (2ff2ec ) │ │ │ │ + ldr r2, [pc, #456] @ (2ff1ac ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fefe4 : │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ and.w r2, r1, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ and.w ip, r3, #1 │ │ │ │ @@ -333697,15 +333708,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add.w r6, r5, #48 @ 0x30 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r7, r0 │ │ │ │ add r4, sp, #12 │ │ │ │ add.w r7, r7, #1768 @ 0x6e8 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -333737,23 +333748,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r0, #18 │ │ │ │ + lsls r4, r6, #16 │ │ │ │ lsls r6, r1, #1 │ │ │ │ revsh r0, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #128] @ (2ff148 ) │ │ │ │ + ldr r1, [pc, #832] @ (2ff408 ) │ │ │ │ movs r6, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #184] @ (2ff188 ) │ │ │ │ + ldr r1, [pc, #888] @ (2ff448 ) │ │ │ │ movs r6, r7 │ │ │ │ rev16 r4, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ff0d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -333772,15 +333783,15 @@ │ │ │ │ str r2, [r1, #0] │ │ │ │ str.w r1, [r0, #1916] @ 0x77c │ │ │ │ ldr.w r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r0, [pc, #44] @ (2ff130 ) │ │ │ │ str.w r2, [r1, #400] @ 0x190 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 54f484 │ │ │ │ + bl 54f434 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #1924] @ 0x784 │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str.w r5, [r3, #420] @ 0x1a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -333796,18 +333807,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2ff15c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ beq.n 2ff0e8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -333821,15 +333832,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #432] @ (2ff338 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #428] @ (2ff33c ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r2, [r9, #100] @ 0x64 │ │ │ │ add.w fp, r0, #6656 @ 0x1a00 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w fp, fp, #24 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r2, #9] │ │ │ │ mov r1, r0 │ │ │ │ @@ -333902,15 +333913,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #240] @ (2ff358 ) │ │ │ │ ldr r1, [pc, #244] @ (2ff35c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov.w r1, #2024 @ 0x7e8 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ bl 2f7a18 │ │ │ │ @@ -333946,29 +333957,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r6, #8 │ │ │ │ b.n 2ff1de │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ add.w r3, r8, #40 @ 0x28 │ │ │ │ negs r4, r2 │ │ │ │ ldr r2, [pc, #108] @ (2ff360 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldr r1, [pc, #104] @ (2ff364 ) │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ str r7, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -333976,41 +333987,41 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #13 │ │ │ │ + lsls r2, r5, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [pc, #840] @ (2ff680 ) │ │ │ │ + ldr r0, [pc, #520] @ (2ff540 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [pc, #912] @ (2ff6cc ) │ │ │ │ + ldr r0, [pc, #592] @ (2ff58c ) │ │ │ │ movs r6, r7 │ │ │ │ cbnz r4, 2ff356 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #856] @ (2ff69c ) │ │ │ │ + ldr r1, [pc, #536] @ (2ff55c ) │ │ │ │ movs r6, r7 │ │ │ │ beq.n 2ff3e4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #792] @ (2ff668 ) │ │ │ │ + ldr r1, [pc, #472] @ (2ff528 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [pc, #704] @ (2ff614 ) │ │ │ │ + ldr r0, [pc, #384] @ (2ff4d4 ) │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r7, #10 │ │ │ │ + lsls r4, r5, #9 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r7, r6] │ │ │ │ + ldr r4, [r5, r5] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [pc, #800] @ (2ff684 ) │ │ │ │ + ldr r0, [pc, #480] @ (2ff544 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [pc, #688] @ (2ff618 ) │ │ │ │ + ldr r0, [pc, #368] @ (2ff4d8 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #120] @ 2ff3f4 │ │ │ │ @@ -334055,27 +334066,27 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2ff3a4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r1, r0, [sp] │ │ │ │ ldr r0, [pc, #28] @ (2ff404 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 2ff3a4 │ │ │ │ nop │ │ │ │ @ instruction: 0xb790 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blxns lr │ │ │ │ + blxns r4 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #144] @ 2ff4ac │ │ │ │ @@ -334120,15 +334131,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2ff446 │ │ │ │ ldr r0, [pc, #48] @ (2ff4bc ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 2ff446 │ │ │ │ movs r4, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ mov lr, r4 │ │ │ │ b.n 2ff464 │ │ │ │ ldrb.w lr, [r0, #28] │ │ │ │ @@ -334139,15 +334150,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bx pc │ │ │ │ + bx r5 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2ff558 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -334156,32 +334167,32 @@ │ │ │ │ ldr r1, [pc, #136] @ (2ff560 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #120] @ (2ff564 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2ff568 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #108] @ (2ff56c ) │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #108] @ (2ff570 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #96] @ (2ff574 ) │ │ │ │ ldr r2, [pc, #100] @ (2ff578 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (2ff57c ) │ │ │ │ add r3, pc │ │ │ │ @@ -334201,23 +334212,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - movs r4, r4 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldrsb r6, [r0, r5] │ │ │ │ + vmla.i16 q8, q2, d5[1] │ │ │ │ + ldrsb r6, [r6, r3] │ │ │ │ movs r4, r7 │ │ │ │ - itee mi │ │ │ │ - lslmi r3, r0, #1 │ │ │ │ - strbpl r2, [r3, #12] │ │ │ │ - movpl r5, r7 │ │ │ │ - adds r6, r0, r3 │ │ │ │ + bkpt 0x00fe │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + strb r2, [r1, #11] │ │ │ │ + movs r5, r7 │ │ │ │ + adds r6, r6, r1 │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xb602 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -334235,32 +334245,32 @@ │ │ │ │ ldr r1, [pc, #136] @ (2ff620 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #120] @ (2ff624 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2ff628 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #108] @ (2ff62c ) │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #108] @ (2ff630 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #96] @ (2ff634 ) │ │ │ │ ldr r2, [pc, #100] @ (2ff638 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (2ff63c ) │ │ │ │ add r3, pc │ │ │ │ @@ -334280,22 +334290,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - vhadd.u32 q8, q2, │ │ │ │ - ldrsb r6, [r0, r2] │ │ │ │ + vhadd.u16 q0, q2, │ │ │ │ + ldrsb r6, [r6, r0] │ │ │ │ movs r4, r7 │ │ │ │ - bkpt 0x008e │ │ │ │ + bkpt 0x003e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r3, #9] │ │ │ │ + strb r2, [r1, #8] │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, r0, r0 │ │ │ │ + asrs r6, r6, #30 │ │ │ │ movs r5, r7 │ │ │ │ push {r1, r6, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -334311,15 +334321,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (2ff6a4 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #80] @ (2ff6a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r4, r0, #6656 @ 0x1a00 │ │ │ │ adds r4, #24 │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r0, #6048 @ 0x17a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ea96c │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ @@ -334332,18 +334342,18 @@ │ │ │ │ bl 3ea96c │ │ │ │ add.w r1, r5, #6304 @ 0x18a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3ea96c │ │ │ │ nop │ │ │ │ - cdp2 0, 10, cr0, cr4, cr13, {2} │ │ │ │ - mvns r6, r7 │ │ │ │ + cdp2 0, 5, cr0, cr4, cr13, {2} │ │ │ │ + bics r6, r5 │ │ │ │ movs r6, r7 │ │ │ │ - add r2, r2 │ │ │ │ + mvns r2, r0 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #88] @ (2ff718 ) │ │ │ │ @@ -334351,23 +334361,23 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #92] @ (2ff720 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #80] @ (2ff724 ) │ │ │ │ ldr r1, [pc, #80] @ (2ff728 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ bl 2fbe80 │ │ │ │ add.w r0, r5, #3792 @ 0xed0 │ │ │ │ bl 2fbe80 │ │ │ │ mov.w r2, #41943040 @ 0x2800000 │ │ │ │ @@ -334379,22 +334389,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - cdp2 0, 3, cr0, cr8, cr13, {2} │ │ │ │ - bics r2, r2 │ │ │ │ + stc2l 0, cr0, [r8, #308]! @ 0x134 │ │ │ │ + muls r2, r0 │ │ │ │ movs r6, r7 │ │ │ │ - bics r6, r4 │ │ │ │ + muls r6, r2 │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r6, #4] │ │ │ │ + strb r4, [r4, #3] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r4, #27 │ │ │ │ + asrs r4, r2, #26 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002ff72c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -334444,15 +334454,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cbz r0, 2ff826 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - tst r6, r4 │ │ │ │ + rors r6, r2 │ │ │ │ movs r6, r7 │ │ │ │ subs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #284] @ 0x11c │ │ │ │ strb.w r2, [r0, #277] @ 0x115 │ │ │ │ bx r3 │ │ │ │ @@ -334664,20 +334674,20 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (2ff9f0 ) │ │ │ │ ldr r0, [pc, #24] @ (2ff9f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldc2l 0, cr0, [r2], #-308 @ 0xfffffecc │ │ │ │ - @ instruction: 0xfbda004d │ │ │ │ - @ instruction: 0xfb8e004d │ │ │ │ - negs r4, r6 │ │ │ │ + stc2 0, cr0, [r2], #-308 @ 0xfffffecc │ │ │ │ + @ instruction: 0xfb8a004d │ │ │ │ + @ instruction: 0xfb3e004d │ │ │ │ + tst r4, r4 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, r0 │ │ │ │ + tst r2, r6 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ @@ -334749,15 +334759,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (2ffad8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ffa70 │ │ │ │ ldr r0, [pc, #40] @ (2ffadc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 2ffa70 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ sub sp, #472 @ 0x1d8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ sub sp, #440 @ 0x1b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -334766,15 +334776,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - rors r4, r0 │ │ │ │ + adcs r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ffae0 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 2ffaee │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -334791,55 +334801,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 2ffb36 │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 2ffb26 │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2234f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 2ffb68 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6ad384 │ │ │ │ + b.w 6ad334 │ │ │ │ movs r0, #32 │ │ │ │ blx 2231cc │ │ │ │ ldr r3, [pc, #28] @ (2ffb8c ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 2ffb58 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -335223,15 +335233,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ffea8 │ │ │ │ ldr r0, [pc, #200] @ (300054 ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 2ffea8 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 2fffda │ │ │ │ @@ -335290,27 +335300,27 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 2ffefa │ │ │ │ nop │ │ │ │ add r4, sp, #624 @ 0x270 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subw r0, r8, #2125 @ 0x84d │ │ │ │ + @ instruction: 0xf658004d │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #8 │ │ │ │ + subs r4, #184 @ 0xb8 │ │ │ │ movs r6, r7 │ │ │ │ - adc.w r0, r2, #13434880 @ 0xcd0000 │ │ │ │ - subs r4, #40 @ 0x28 │ │ │ │ + @ instruction: 0xf4f2004d │ │ │ │ + subs r3, #216 @ 0xd8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #142 @ 0x8e │ │ │ │ + subs r4, #62 @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00300064 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 300076 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -335365,15 +335375,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 30011a │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 2234f4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -335397,15 +335407,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 26a638 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 30016e │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 2234f4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -335549,32 +335559,32 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3002e8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ stmia r0!, {r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w r2, [r0, #2144] @ 0x860 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ cbz r2, 30032c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 6ad614 │ │ │ │ + bl 6ad5c4 │ │ │ │ cbz r0, 30031a │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -335605,19 +335615,19 @@ │ │ │ │ subeq r1, #1 │ │ │ │ ubfxne r4, r1, #1, #1 │ │ │ │ clzeq r1, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #0 │ │ │ │ lsreq r1, r1, #5 │ │ │ │ ldr.w r0, [r5, #2148] @ 0x864 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr.w r0, [r5, #2152] @ 0x868 │ │ │ │ mov r1, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #112] @ (30040c ) │ │ │ │ @@ -335625,35 +335635,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (300414 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #104] @ (300418 ) │ │ │ │ ldr r1, [pc, #104] @ (30041c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #10 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #88] @ (300420 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r1, [pc, #80] @ (300424 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #72] @ (300428 ) │ │ │ │ ldr r1, [pc, #76] @ (30042c ) │ │ │ │ ldr r2, [pc, #76] @ (300430 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ @@ -335667,22 +335677,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ssat r0, #14, r4, asr #1 │ │ │ │ - ldr r0, [pc, #520] @ (30061c ) │ │ │ │ + @ instruction: 0xf2d4004d │ │ │ │ + ldr r0, [pc, #200] @ (3004dc ) │ │ │ │ movs r4, r7 │ │ │ │ - sub sp, #40 @ 0x28 │ │ │ │ + add sp, #232 @ 0xe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r4, r4] │ │ │ │ + ldrh r4, [r2, r3] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r1, r4] │ │ │ │ + ldrh r0, [r7, r2] │ │ │ │ movs r5, r7 │ │ │ │ b.n 2ffdf4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r3, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ itee lt │ │ │ │ lsllt r5, r2, #1 │ │ │ │ @@ -335766,48 +335776,48 @@ │ │ │ │ ldr r2, [pc, #88] @ (30054c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (300550 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #76] @ (300554 ) │ │ │ │ ldr r1, [pc, #80] @ (300558 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #68] @ (30055c ) │ │ │ │ ldr r1, [pc, #72] @ (300560 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - rsb r0, ip, #77 @ 0x4d │ │ │ │ - bx r5 │ │ │ │ + sbcs.w r0, ip, #77 @ 0x4d │ │ │ │ + mov sl, fp │ │ │ │ movs r4, r7 │ │ │ │ - add r7, sp, #200 @ 0xc8 │ │ │ │ + add r6, sp, #904 @ 0x388 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r7, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x007a │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -335839,15 +335849,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #2144] @ 0x860 │ │ │ │ sub sp, #12 │ │ │ │ cbz r0, 3005b4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ad614 │ │ │ │ + bl 6ad5c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbnz r0, 3005c6 │ │ │ │ ldrb r2, [r3, #13] │ │ │ │ cbz r2, 3005d6 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ ldrb r1, [r3, #15] │ │ │ │ mvns r2, r2 │ │ │ │ @@ -335885,15 +335895,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (300658 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 30063e │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -335901,18 +335911,18 @@ │ │ │ │ b.n 30058c │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 30058c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0b6004d │ │ │ │ - adds r7, #168 @ 0xa8 │ │ │ │ + orn r0, r6, #77 @ 0x4d │ │ │ │ + adds r7, #88 @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ - adds r7, #142 @ 0x8e │ │ │ │ + adds r7, #62 @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 3006b8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -335921,15 +335931,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (3006c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 3006a6 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -335937,18 +335947,18 @@ │ │ │ │ b.n 30058c │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 30058c │ │ │ │ nop │ │ │ │ - orr.w r0, lr, #77 @ 0x4d │ │ │ │ - adds r7, #64 @ 0x40 │ │ │ │ + vext.8 q8, q7, , #0 │ │ │ │ + adds r6, #240 @ 0xf0 │ │ │ │ movs r6, r7 │ │ │ │ - adds r7, #38 @ 0x26 │ │ │ │ + adds r6, #214 @ 0xd6 │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [pc, #92] @ (300724 ) │ │ │ │ ldr r3, [pc, #96] @ (300728 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r1, [r0, #1] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -335973,15 +335983,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (300734 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -335991,15 +336001,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ + adds r6, #118 @ 0x76 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (3007a0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -336007,41 +336017,41 @@ │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ ldr r1, [pc, #88] @ (3007a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #755] @ 0x2f3 │ │ │ │ strh.w r1, [r4, #753] @ 0x2f1 │ │ │ │ strb.w r3, [r4, #767] @ 0x2ff │ │ │ │ bl 300338 │ │ │ │ ldr.w r0, [r4, #2896] @ 0xb50 │ │ │ │ cbz r0, 30078c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad2fc │ │ │ │ + b.w 6ad2ac │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - vhadd.s q8, q2, │ │ │ │ - adds r6, #82 @ 0x52 │ │ │ │ + vhadd.s32 q0, q2, │ │ │ │ + adds r6, #2 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #106 @ 0x6a │ │ │ │ + adds r6, #26 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 300804 │ │ │ │ sub sp, #8 │ │ │ │ @@ -336050,33 +336060,33 @@ │ │ │ │ ldr r2, [pc, #68] @ (30080c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 3007f4 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 30058c │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 30058c │ │ │ │ - cdp 0, 15, cr0, cr14, cr13, {2} │ │ │ │ - bcs.n 30086c │ │ │ │ + cdp 0, 10, cr0, cr14, cr13, {2} │ │ │ │ + bne.n 3007cc │ │ │ │ movs r5, r7 │ │ │ │ - adds r5, #214 @ 0xd6 │ │ │ │ + adds r5, #134 @ 0x86 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 300868 │ │ │ │ sub sp, #8 │ │ │ │ @@ -336085,33 +336095,33 @@ │ │ │ │ ldr r2, [pc, #68] @ (300870 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 300858 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 30058c │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 30058c │ │ │ │ - cdp 0, 9, cr0, cr10, cr13, {2} │ │ │ │ - bne.n 300808 │ │ │ │ + cdp 0, 4, cr0, cr10, cr13, {2} │ │ │ │ + bne.n 300968 │ │ │ │ movs r5, r7 │ │ │ │ - adds r5, #114 @ 0x72 │ │ │ │ + adds r5, #34 @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (3008dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -336119,42 +336129,42 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #88] @ (3008e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #107] @ 0x6b │ │ │ │ strh.w r1, [r4, #105] @ 0x69 │ │ │ │ strb.w r3, [r4, #119] @ 0x77 │ │ │ │ bl 300338 │ │ │ │ ldr.w r0, [r4, #2248] @ 0x8c8 │ │ │ │ cbz r0, 3008c6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad2fc │ │ │ │ + b.w 6ad2ac │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cdp 0, 3, cr0, cr8, cr13, {2} │ │ │ │ - adds r5, #22 │ │ │ │ + stcl 0, cr0, [r8, #308]! @ 0x134 │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 3009c4 │ │ │ │ + bne.n 300924 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #16 │ │ │ │ @@ -336184,33 +336194,33 @@ │ │ │ │ bl 300338 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 3009a8 │ │ │ │ ldr.w r6, [r4, #2144] @ 0x860 │ │ │ │ cbz r6, 30095c │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ad5e4 │ │ │ │ + bl 6ad594 │ │ │ │ ldr r0, [pc, #168] @ (300a08 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #168] @ (300a0c ) │ │ │ │ ldr r1, [pc, #172] @ (300a10 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 302da4 │ │ │ │ ldr r3, [pc, #136] @ (300a04 ) │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -336223,15 +336233,15 @@ │ │ │ │ ldr r3, [pc, #132] @ (300a18 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 300910 │ │ │ │ ldr r0, [pc, #124] @ (300a1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb r1, [r4, #16] │ │ │ │ b.n 300910 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 3009ce │ │ │ │ lsls r2, r3, #29 │ │ │ │ bpl.n 300904 │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ @@ -336253,44 +336263,44 @@ │ │ │ │ ldr r1, [pc, #80] @ (300a28 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 302da4 │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 300906 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 30045c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 300906 │ │ │ │ add r2, pc, #56 @ (adr r2, 300a3c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r0, #-308]! @ 0xfffffecc │ │ │ │ - adds r4, #134 @ 0x86 │ │ │ │ + ldc 0, cr0, [r0, #-308] @ 0xfffffecc │ │ │ │ + adds r4, #54 @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, #158 @ 0x9e │ │ │ │ + adds r4, #78 @ 0x4e │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #118 @ 0x76 │ │ │ │ + adds r4, #38 @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ - stcl 0, cr0, [lr], #308 @ 0x134 │ │ │ │ - adds r4, #20 │ │ │ │ + ldc 0, cr0, [lr], {77} @ 0x4d │ │ │ │ + adds r3, #196 @ 0xc4 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r3, #220 @ 0xdc │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r1, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336329,26 +336339,26 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 300a5e │ │ │ │ ldr r0, [pc, #28] @ (300ab4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 300a5e │ │ │ │ add r0, pc, #776 @ (adr r0, 300db0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #50 @ 0x32 │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #304] @ 300bfc │ │ │ │ sub sp, #12 │ │ │ │ @@ -336358,15 +336368,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov sl, r0 │ │ │ │ bl 29a358 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -336462,32 +336472,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2981e0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2981e0 │ │ │ │ - @ instruction: 0xebf0004d │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ + sub.w r0, r0, sp, lsl #1 │ │ │ │ + adds r2, #122 @ 0x7a │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7!, {r2, r5} │ │ │ │ + ldmia r6, {r2, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r2, [r5, r7] │ │ │ │ + ldrsb r2, [r3, r6] │ │ │ │ movs r5, r7 │ │ │ │ - add r1, pc, #952 @ (adr r1, 300fc8 ) │ │ │ │ + add r1, pc, #632 @ (adr r1, 300e88 ) │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, #244 @ 0xf4 │ │ │ │ + adds r2, #164 @ 0xa4 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [sp, #584] @ 0x248 │ │ │ │ + str r6, [sp, #264] @ 0x108 │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, #236 @ 0xec │ │ │ │ + adds r2, #156 @ 0x9c │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #158 @ 0x9e │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #152 @ 0x98 │ │ │ │ + adds r2, #72 @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r3, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 300c3e │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ @@ -336538,69 +336548,69 @@ │ │ │ │ ldr r1, [pc, #204] @ (300d70 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #188] @ (300d74 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #188] @ (300d78 ) │ │ │ │ mov.w r9, #1 │ │ │ │ add.w r2, r0, #776 @ 0x308 │ │ │ │ strb.w r9, [r0, #765] @ 0x2fd │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ ldr r7, [pc, #168] @ (300d7c ) │ │ │ │ - bl 554234 │ │ │ │ + bl 5541e4 │ │ │ │ ldr r6, [pc, #164] @ (300d80 ) │ │ │ │ ldr r3, [pc, #168] @ (300d84 ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #168] @ (300d88 ) │ │ │ │ add r6, pc │ │ │ │ add.w r2, r8, #1832 @ 0x728 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ - bl 554234 │ │ │ │ + bl 5541e4 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ addw r1, r8, #2900 @ 0xb54 │ │ │ │ movs r2, #2 │ │ │ │ bl 2bafa4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #108] @ (300d8c ) │ │ │ │ ldr r1, [pc, #108] @ (300d90 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2badc0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #84] @ (300d94 ) │ │ │ │ ldr r1, [pc, #84] @ (300d98 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2badc0 │ │ │ │ @@ -336609,35 +336619,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - bic.w r0, r2, sp, lsl #1 │ │ │ │ - adds r0, #252 @ 0xfc │ │ │ │ + ldrd r0, r0, [r2, #308] @ 0x134 │ │ │ │ + adds r0, #172 @ 0xac │ │ │ │ movs r6, r7 │ │ │ │ - adds r1, #20 │ │ │ │ + adds r0, #196 @ 0xc4 │ │ │ │ movs r6, r7 │ │ │ │ - adds r1, #138 @ 0x8a │ │ │ │ + adds r1, #58 @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ - adds r1, #124 @ 0x7c │ │ │ │ + adds r1, #44 @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #72 @ 0x48 │ │ │ │ + subs r6, #248 @ 0xf8 │ │ │ │ movs r4, r7 │ │ │ │ - add r7, pc, #320 @ (adr r7, 300ec4 ) │ │ │ │ + add r7, pc, #0 @ (adr r7, 300d84 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #124 @ 0x7c │ │ │ │ + adds r1, #44 @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - adds r1, #110 @ 0x6e │ │ │ │ + adds r1, #30 │ │ │ │ movs r6, r7 │ │ │ │ - adds r1, #76 @ 0x4c │ │ │ │ + adds r0, #252 @ 0xfc │ │ │ │ movs r6, r7 │ │ │ │ str.w pc, [r7, #4095] @ 0xfff │ │ │ │ - adds r1, #64 @ 0x40 │ │ │ │ + adds r0, #240 @ 0xf0 │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #296] @ (300ed8 ) │ │ │ │ @@ -336648,15 +336658,15 @@ │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #288] @ (300ee4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #284] @ (300ee8 ) │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ mov.w sl, #1 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -336682,66 +336692,66 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #212] @ (300efc ) │ │ │ │ - bl 554234 │ │ │ │ + bl 5541e4 │ │ │ │ ldr r2, [pc, #208] @ (300f00 ) │ │ │ │ ldr r1, [pc, #212] @ (300f04 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #1184 @ 0x4a0 │ │ │ │ - bl 554234 │ │ │ │ + bl 5541e4 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #176] @ (300f08 ) │ │ │ │ addw r1, r8, #2260 @ 0x8d4 │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ bl 2baeb0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ addw r1, r8, #2252 @ 0x8cc │ │ │ │ movs r2, #2 │ │ │ │ mov.w r8, #1 │ │ │ │ bl 2bafa4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #124] @ (300f0c ) │ │ │ │ ldr r1, [pc, #124] @ (300f10 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2badc0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #100] @ (300f14 ) │ │ │ │ ldr r1, [pc, #100] @ (300f18 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2badc0 │ │ │ │ @@ -336750,43 +336760,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stmdb lr, {r0, r2, r3, r6} │ │ │ │ - cmp r7, #232 @ 0xe8 │ │ │ │ + ldmia.w lr!, {r0, r2, r3, r6} │ │ │ │ + cmp r7, #152 @ 0x98 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r4!, {r6} │ │ │ │ + ldmia r3!, {r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ push {r3, r6, r7, lr} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #186 @ 0xba │ │ │ │ + adds r0, #106 @ 0x6a │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #28 │ │ │ │ + subs r5, #204 @ 0xcc │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, #162 @ 0xa2 │ │ │ │ + adds r0, #82 @ 0x52 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #56 @ 0x38 │ │ │ │ + cmp r7, #232 @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #40 @ 0x28 │ │ │ │ + cmp r7, #216 @ 0xd8 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #0 @ (adr r6, 300f00 ) │ │ │ │ + add r5, pc, #704 @ (adr r5, 3011c0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #48 @ 0x30 │ │ │ │ + cmp r7, #224 @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #28 │ │ │ │ + cmp r7, #204 @ 0xcc │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #2 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #220 @ 0xdc │ │ │ │ + cmp r7, #140 @ 0x8c │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - cmp r7, #208 @ 0xd0 │ │ │ │ + cmp r7, #128 @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ ldr??.w pc, [r3, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -336799,15 +336809,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #276] @ (301054 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #268] @ (301058 ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #268] @ (30105c ) │ │ │ │ ldr.w r3, [r0, #2920] @ 0xb68 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #260] @ (301060 ) │ │ │ │ add.w r2, r2, #328 @ 0x148 │ │ │ │ @@ -336823,24 +336833,24 @@ │ │ │ │ add.w r8, r5, #80 @ 0x50 │ │ │ │ bl 3e6260 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w sl, r4, #776 @ 0x308 │ │ │ │ add.w r1, r4, #2928 @ 0xb70 │ │ │ │ bl 2c8e0c │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2c90bc │ │ │ │ cbnz r0, 300fcc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -336849,30 +336859,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2c90bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 300fb6 │ │ │ │ ldr r7, [pc, #120] @ (301064 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #120] @ (301068 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ add r7, pc │ │ │ │ mov r0, sl │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #104] @ (30106c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2bafac │ │ │ │ mov r1, fp │ │ │ │ @@ -336880,49 +336890,49 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2bb164 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #68] @ (301070 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2bafac │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2bb164 │ │ │ │ nop │ │ │ │ - b.n 300f6c │ │ │ │ + b.n 300ecc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r6, #106 @ 0x6a │ │ │ │ + cmp r6, #26 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [sp, #792] @ 0x318 │ │ │ │ + str r4, [sp, #472] @ 0x1d8 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r6, #122 @ 0x7a │ │ │ │ + cmp r6, #42 @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [sp, #872] @ 0x368 │ │ │ │ + str r4, [sp, #552] @ 0x228 │ │ │ │ movs r5, r7 │ │ │ │ push {r2, r3, r4, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r2, r3, r6} │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, #52 @ 0x34 │ │ │ │ + subs r3, #228 @ 0xe4 │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #240 @ (adr r4, 30115c ) │ │ │ │ + add r3, pc, #944 @ (adr r3, 30141c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, #106 @ 0x6a │ │ │ │ + cmp r6, #26 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #86 @ 0x56 │ │ │ │ + cmp r6, #6 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #468] @ (30125c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -336932,25 +336942,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #452] @ (301268 ) │ │ │ │ ldr r1, [pc, #452] @ (30126c ) │ │ │ │ add.w r3, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r2, [r0, #2616] @ 0xa38 │ │ │ │ cmp r2, #15 │ │ │ │ bhi.w 30121a │ │ │ │ ldrb.w r3, [r0, #2617] @ 0xa39 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 3011e8 │ │ │ │ @@ -336978,15 +336988,15 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r7, r6, #80 @ 0x50 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r8 │ │ │ │ bl 2c90bc │ │ │ │ cbnz r0, 30113e │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -337000,15 +337010,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #296] @ (301280 ) │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2bafac │ │ │ │ movs r1, #0 │ │ │ │ @@ -337017,25 +337027,25 @@ │ │ │ │ bl 2bb164 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r4, #1184 @ 0x4a0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r8 │ │ │ │ bl 2c90bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 301128 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #232] @ (301284 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2bafac │ │ │ │ movs r1, #0 │ │ │ │ @@ -337056,27 +337066,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov.w r3, #1000 @ 0x3e8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ str.w r5, [r4, #2248] @ 0x8c8 │ │ │ │ b.n 301128 │ │ │ │ ldr r2, [pc, #160] @ (30128c ) │ │ │ │ movs r4, #15 │ │ │ │ ldr r1, [pc, #160] @ (301290 ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #870 @ 0x366 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -337086,61 +337096,61 @@ │ │ │ │ ldr r1, [pc, #120] @ (301298 ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #864 @ 0x360 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #76] @ (30129c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69dc38 │ │ │ │ + b.w 69dbe8 │ │ │ │ nop │ │ │ │ - b.n 300ecc │ │ │ │ + b.n 300e2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r7, #60] @ 0x3c │ │ │ │ + str r4, [r5, #56] @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r1, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r4, #250 @ 0xfa │ │ │ │ + cmp r4, #170 @ 0xaa │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r2, r3, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ + str r2, [sp, #848] @ 0x350 │ │ │ │ movs r5, r7 │ │ │ │ - str r3, [sp, #216] @ 0xd8 │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, #222 @ 0xde │ │ │ │ + subs r2, #142 @ 0x8e │ │ │ │ movs r4, r7 │ │ │ │ - add r2, pc, #920 @ (adr r2, 301618 ) │ │ │ │ + add r2, pc, #600 @ (adr r2, 3014d8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r5, #20 │ │ │ │ + cmp r4, #196 @ 0xc4 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #230 @ 0xe6 │ │ │ │ + cmp r4, #150 @ 0x96 │ │ │ │ movs r6, r7 │ │ │ │ - bl 69728a │ │ │ │ - cmp r4, #250 @ 0xfa │ │ │ │ + bl 69728a │ │ │ │ + cmp r4, #170 @ 0xaa │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #186 @ 0xba │ │ │ │ + cmp r4, #106 @ 0x6a │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #164 @ 0xa4 │ │ │ │ + cmp r4, #84 @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #138 @ 0x8a │ │ │ │ + cmp r4, #58 @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #198 @ 0xc6 │ │ │ │ + cmp r4, #118 @ 0x76 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #424] @ (301458 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -337254,51 +337264,51 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3012c6 │ │ │ │ ldr r0, [pc, #160] @ (301468 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3012c6 │ │ │ │ ldr r0, [pc, #148] @ (30146c ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #148] @ (301470 ) │ │ │ │ ldr r1, [pc, #152] @ (301474 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r5 │ │ │ │ bl 302bc4 │ │ │ │ b.n 3012f8 │ │ │ │ ldr r0, [pc, #128] @ (301478 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #128] @ (30147c ) │ │ │ │ ldr r1, [pc, #128] @ (301480 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r5 │ │ │ │ bl 302bc4 │ │ │ │ b.n 3012f8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 301438 │ │ │ │ ldr.w r0, [r4, #2156] @ 0x86c │ │ │ │ ubfx r1, r5, #1, #1 │ │ │ │ strb r5, [r4, #3] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ lsls r3, r5, #31 │ │ │ │ bmi.w 3012f8 │ │ │ │ movs r0, #7 │ │ │ │ bl 3fc768 │ │ │ │ b.n 3012f8 │ │ │ │ ldr r3, [pc, #72] @ (301484 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -337309,41 +337319,41 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 30141c │ │ │ │ ldr r0, [pc, #56] @ (301488 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30141c │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #154 @ 0x9a │ │ │ │ + cmp r3, #74 @ 0x4a │ │ │ │ movs r6, r7 │ │ │ │ - b.n 301a40 │ │ │ │ + b.n 3019a0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r2, #14 │ │ │ │ + cmp r1, #190 @ 0xbe │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #38 @ 0x26 │ │ │ │ + cmp r1, #214 @ 0xd6 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 301a08 │ │ │ │ + b.n 301968 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r1, #236 @ 0xec │ │ │ │ + cmp r1, #156 @ 0x9c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #4 │ │ │ │ + cmp r1, #180 @ 0xb4 │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #52 @ 0x34 │ │ │ │ + cmp r2, #228 @ 0xe4 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #860] @ (3017f8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -337374,25 +337384,25 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 30151c │ │ │ │ ldr r0, [pc, #792] @ (301804 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ and.w r2, r2, #1 │ │ │ │ orrs r2, r1 │ │ │ │ bne.n 30151c │ │ │ │ movs r0, #7 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3fc768 │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -337533,15 +337543,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 3014b2 │ │ │ │ ldr r0, [pc, #300] @ (30180c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 3014b2 │ │ │ │ sub.w r1, r2, #32 │ │ │ │ orrs r1, r3 │ │ │ │ bne.n 301726 │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r2, [r5, #2] │ │ │ │ @@ -337554,15 +337564,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add.w r0, r5, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 302bc4 │ │ │ │ sub.w r1, r2, #96 @ 0x60 │ │ │ │ orrs r1, r3 │ │ │ │ bne.w 3014de │ │ │ │ @@ -337595,15 +337605,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (301830 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 30170c │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #0 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ bic.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b.n 30151c │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb r3, [r5, #2] │ │ │ │ @@ -337633,72 +337643,72 @@ │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #116] @ (30183c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #85 @ 0x55 │ │ │ │ b.n 30171c │ │ │ │ ldr r4, [pc, #100] @ (301840 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #100] @ (301844 ) │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #100] @ (301848 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ b.n 30171c │ │ │ │ nop │ │ │ │ str r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r2, #138 @ 0x8a │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #192 @ 0xc0 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - svc 190 @ 0xbe │ │ │ │ + svc 110 @ 0x6e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #228 @ 0xe4 │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #254 @ 0xfe │ │ │ │ + movs r6, #174 @ 0xae │ │ │ │ movs r6, r7 │ │ │ │ - svc 138 @ 0x8a │ │ │ │ + svc 58 @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #96 @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #202 @ 0xca │ │ │ │ + movs r6, #122 @ 0x7a │ │ │ │ movs r6, r7 │ │ │ │ - svc 92 @ 0x5c │ │ │ │ + svc 12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #130 @ 0x82 │ │ │ │ + movs r6, #50 @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #156 @ 0x9c │ │ │ │ + movs r6, #76 @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - udf #254 @ 0xfe │ │ │ │ + udf #174 @ 0xae │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #36 @ 0x24 │ │ │ │ + movs r5, #212 @ 0xd4 │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #60 @ 0x3c │ │ │ │ + movs r5, #236 @ 0xec │ │ │ │ movs r6, r7 │ │ │ │ - udf #224 @ 0xe0 │ │ │ │ + udf #144 @ 0x90 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #6 │ │ │ │ + movs r5, #182 @ 0xb6 │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #30 │ │ │ │ + movs r5, #206 @ 0xce │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ movs r1, #0 │ │ │ │ ldr.w lr, [r0, #2164] @ 0x874 │ │ │ │ ldr.w r4, [r0, #2160] @ 0x870 │ │ │ │ and.w r3, r3, lr │ │ │ │ ldrb.w ip, [sp, #8] │ │ │ │ @@ -337741,50 +337751,50 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3018f4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ add r5, sp, #928 @ 0x3a0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #152] @ (3019a8 ) │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #148] @ (3019ac ) │ │ │ │ ldr r1, [pc, #152] @ (3019b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #136] @ (3019b4 ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #128] @ (3019b8 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #124] @ (3019bc ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 301988 │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ @@ -337817,33 +337827,33 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 30194a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (3019c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30194a │ │ │ │ - udf #40 @ 0x28 │ │ │ │ + ble.n 30195c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r4, #210 @ 0xd2 │ │ │ │ + movs r4, #130 @ 0x82 │ │ │ │ movs r6, r7 │ │ │ │ - movs r4, #234 @ 0xea │ │ │ │ + movs r4, #154 @ 0x9a │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #50 @ 0x32 │ │ │ │ + movs r4, #226 @ 0xe2 │ │ │ │ movs r6, r7 │ │ │ │ str r1, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #240 @ 0xf0 │ │ │ │ + movs r6, #160 @ 0xa0 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (301a5c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -337852,72 +337862,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (301a64 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (301a68 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (301a6c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #92] @ (301a70 ) │ │ │ │ ldr r1, [pc, #96] @ (301a74 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #80] @ (301a78 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (301a7c ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 54f254 │ │ │ │ + bl 54f204 │ │ │ │ ldr r3, [pc, #64] @ (301a80 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ble.n 301b18 │ │ │ │ + ble.n 301a78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, #58 @ 0x3a │ │ │ │ + adds r1, #234 @ 0xea │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [sp, #264] @ 0x108 │ │ │ │ + ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, #62 @ 0x3e │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ movs r4, r7 │ │ │ │ - adds r2, #84 @ 0x54 │ │ │ │ + adds r2, #4 │ │ │ │ movs r4, r7 │ │ │ │ - movs r3, #214 @ 0xd6 │ │ │ │ + movs r3, #134 @ 0x86 │ │ │ │ movs r6, r7 │ │ │ │ - movs r3, #236 @ 0xec │ │ │ │ + movs r3, #156 @ 0x9c │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #512 @ 0x200 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -338024,17 +338034,17 @@ │ │ │ │ b.n 301b1c │ │ │ │ ldr.w r3, [r0, #1048] @ 0x418 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #1048] @ 0x418 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ b.n 301b14 │ │ │ │ nop │ │ │ │ - bgt.n 301c28 │ │ │ │ + bgt.n 301b88 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 301bb4 │ │ │ │ + blt.n 301b14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #250 @ 0xfa │ │ │ │ subs r3, #2 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -338053,45 +338063,45 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ add.w ip, r0, #2 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r2, #1028] @ 0x404 │ │ │ │ strd r3, ip, [r2, #1016] @ 0x3f8 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #148] @ (301c88 ) │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #144] @ (301c8c ) │ │ │ │ ldr r1, [pc, #148] @ (301c90 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #132] @ (301c94 ) │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #128] @ (301c98 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #116] @ (301c9c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 301c66 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cbz r3, 301c38 │ │ │ │ @@ -338123,34 +338133,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 301c2e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (301ca8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 301c2e │ │ │ │ nop │ │ │ │ - blt.n 301d14 │ │ │ │ + bge.n 301c74 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #238 @ 0xee │ │ │ │ + movs r1, #158 @ 0x9e │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #6 │ │ │ │ + movs r1, #182 @ 0xb6 │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #54 @ 0x36 │ │ │ │ + movs r1, #230 @ 0xe6 │ │ │ │ movs r6, r7 │ │ │ │ ldrh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #38 @ 0x26 │ │ │ │ + movs r3, #214 @ 0xd6 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (301d14 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -338159,25 +338169,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (301d1c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #72] @ (301d20 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (301d24 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #56] @ (301d28 ) │ │ │ │ ldr r3, [pc, #60] @ (301d2c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ @@ -338186,23 +338196,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bge.n 301e10 │ │ │ │ + bge.n 301d70 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r7, #90 @ 0x5a │ │ │ │ + cmp r7, #10 │ │ │ │ movs r4, r7 │ │ │ │ - str r7, [sp, #392] @ 0x188 │ │ │ │ + str r7, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #98 @ 0x62 │ │ │ │ + cmp r7, #18 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r7, #122 @ 0x7a │ │ │ │ + cmp r7, #42 @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -338215,72 +338225,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (301dc8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (301dcc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (301dd0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #92] @ (301dd4 ) │ │ │ │ ldr r1, [pc, #96] @ (301dd8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #80] @ (301ddc ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (301de0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 54f254 │ │ │ │ + bl 54f204 │ │ │ │ ldr r3, [pc, #64] @ (301de4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bls.n 301db4 │ │ │ │ + bls.n 301d14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r6, #214 @ 0xd6 │ │ │ │ + cmp r6, #134 @ 0x86 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [sp, #888] @ 0x378 │ │ │ │ + str r6, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, #218 @ 0xda │ │ │ │ + cmp r6, #138 @ 0x8a │ │ │ │ movs r4, r7 │ │ │ │ - cmp r6, #240 @ 0xf0 │ │ │ │ + cmp r6, #160 @ 0xa0 │ │ │ │ movs r4, r7 │ │ │ │ - movs r0, #114 @ 0x72 │ │ │ │ + movs r0, #34 @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #136 @ 0x88 │ │ │ │ + movs r0, #56 @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xfb59ffff │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -338292,31 +338302,31 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #52] @ (301e38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bls.n 301eb0 │ │ │ │ + bhi.n 301e10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, r4, #7 │ │ │ │ + subs r4, r2, #6 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r7, #7 │ │ │ │ + subs r6, r5, #6 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 301e78 │ │ │ │ sub sp, #12 │ │ │ │ @@ -338324,25 +338334,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (301e80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54f2b4 │ │ │ │ - bhi.n 301e50 │ │ │ │ + b.w 54f264 │ │ │ │ + bhi.n 301db0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, r2, #6 │ │ │ │ + subs r0, r0, #5 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r5, #6 │ │ │ │ + subs r2, r3, #5 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #168] @ 301f3c │ │ │ │ sub sp, #12 │ │ │ │ @@ -338352,15 +338362,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #160] @ (301f44 ) │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ streq.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ @@ -338405,19 +338415,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bhi.n 301e84 │ │ │ │ + bhi.n 301fe4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, r0, #5 │ │ │ │ + subs r6, r6, #3 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r3, #5 │ │ │ │ + subs r6, r1, #4 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 301fb0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -338425,15 +338435,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #84] @ (301fb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ vldr d7, [pc, #48] @ 301fa8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #1024] @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r0, #1008] @ 0x3f0 │ │ │ │ strd r2, r3, [r0, #1016] @ 0x3f8 │ │ │ │ @@ -338444,19 +338454,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bvc.n 301f70 │ │ │ │ + bvc.n 301ed0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, r0, #2 │ │ │ │ + subs r4, r6, #0 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r3, #2 │ │ │ │ + subs r6, r1, #1 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #68] @ (302010 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -338465,40 +338475,40 @@ │ │ │ │ ldr r1, [pc, #68] @ (302018 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #48] @ (30201c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #48] @ (302020 ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r5, #1028 @ 0x404 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2bafa4 │ │ │ │ nop │ │ │ │ - bvc.n 3020ec │ │ │ │ + bvc.n 30204c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r2, #0 │ │ │ │ + adds r2, r0, #7 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r5, #0 │ │ │ │ + adds r0, r3, #7 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #52 @ 0x34 │ │ │ │ + cmp r3, #228 @ 0xe4 │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 30210c │ │ │ │ sub sp, #16 │ │ │ │ @@ -338508,15 +338518,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #204] @ (302118 ) │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #200] @ (30211c ) │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 302088 │ │ │ │ @@ -338559,21 +338569,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 302078 │ │ │ │ ldr r0, [pc, #96] @ (30212c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 302078 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #84] @ (302130 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #1032] @ 0x408 │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #1040] @ 0x410 │ │ │ │ movs r2, #0 │ │ │ │ @@ -338581,33 +338591,33 @@ │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3020b4 │ │ │ │ b.n 302078 │ │ │ │ nop │ │ │ │ - bvc.n 302114 │ │ │ │ + bvs.n 302074 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, r5, #6 │ │ │ │ + adds r0, r3, #5 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r0, #7 │ │ │ │ + adds r0, r6, #5 │ │ │ │ movs r6, r7 │ │ │ │ ldrh r0, [r7, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #2 │ │ │ │ + subs r2, r6, #6 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r3, #7 │ │ │ │ + subs r4, r1, #6 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #156] @ 3021e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -338615,15 +338625,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (3021e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ beq.n 30217a │ │ │ │ subs r3, r3, r1 │ │ │ │ @@ -338665,19 +338675,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bpl.n 3021c8 │ │ │ │ + bpl.n 302128 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, r3, #2 │ │ │ │ + adds r4, r1, #1 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r6, #2 │ │ │ │ + adds r2, r4, #1 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #288] @ 30231c │ │ │ │ sub sp, #12 │ │ │ │ @@ -338688,15 +338698,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #276] @ (302328 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #268] @ (30232c ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3022fa │ │ │ │ @@ -338744,15 +338754,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ adds r2, #1 │ │ │ │ bge.n 302266 │ │ │ │ ldr.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ add.w r2, r2, #1 │ │ │ │ @@ -338767,15 +338777,15 @@ │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r0, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 302260 │ │ │ │ ldr r3, [pc, #56] @ (302334 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30222a │ │ │ │ ldr r3, [pc, #48] @ (302338 ) │ │ │ │ @@ -338783,33 +338793,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30222a │ │ │ │ ldr r0, [pc, #44] @ (30233c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30222a │ │ │ │ - bpl.n 302394 │ │ │ │ + bmi.n 3022f4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, r3, r7 │ │ │ │ + subs r4, r1, r6 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r6, r7 │ │ │ │ + subs r4, r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ ldrh r6, [r5, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 302320 │ │ │ │ + bmi.n 302280 │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r1, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, #7 │ │ │ │ + adds r0, r2, #6 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [r0, #1032] @ 0x408 │ │ │ │ sub sp, #28 │ │ │ │ @@ -338981,15 +338991,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [pc, #868] @ (302864 ) │ │ │ │ ldr.w r1, [r4, #1036] @ 0x40c │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w ip, [r6, #4] │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 3023c0 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339001,15 +339011,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 30235c │ │ │ │ mov r1, r2 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 30235c │ │ │ │ movs r1, #225 @ 0xe1 │ │ │ │ mov r0, r4 │ │ │ │ bl 3021ec │ │ │ │ movs r1, #29 │ │ │ │ mov r0, r4 │ │ │ │ @@ -339304,47 +339314,47 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r6, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bcc.n 302788 │ │ │ │ + bcc.n 3028e8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r7, #4 │ │ │ │ + adds r0, r5, #3 │ │ │ │ movs r6, r7 │ │ │ │ mov r0, r9 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, #1 │ │ │ │ + subs r6, r6, r7 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r6, #1 │ │ │ │ + adds r6, r4, #0 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r2, r6 │ │ │ │ + subs r4, r0, r5 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7!, {r2, r3, r4} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r6, r3 │ │ │ │ + adds r2, r4, r2 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r7, r3 │ │ │ │ + adds r4, r5, r2 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #600] @ (302ae8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -339354,15 +339364,15 @@ │ │ │ │ ldr r1, [pc, #600] @ (302af0 ) │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #592] @ (302af4 ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w ip, [r0, #1020] @ 0x3fc │ │ │ │ ldrb.w r3, [r4, #1036] @ 0x40c │ │ │ │ add r6, pc │ │ │ │ rsb r2, ip, #16 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #3 │ │ │ │ @@ -339460,15 +339470,15 @@ │ │ │ │ moveq r1, #0 │ │ │ │ strb.w r9, [lr, #752] @ 0x2f0 │ │ │ │ str.w ip, [r0, #1020] @ 0x3fc │ │ │ │ str.w r1, [r0, #1012] @ 0x3f4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr r1, [pc, #280] @ (302af8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 302ab4 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -339552,33 +339562,33 @@ │ │ │ │ bpl.n 3029e8 │ │ │ │ ldr r0, [pc, #56] @ (302b04 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3029e8 │ │ │ │ ... │ │ │ │ - ldmia r6!, {r2, r3, r5, r7} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r1, #21 │ │ │ │ + asrs r6, r7, #19 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r5, #21 │ │ │ │ + asrs r0, r3, #20 │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r3, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #400] @ (302c90 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #27 │ │ │ │ + asrs r6, r4, #26 │ │ │ │ movs r6, r7 │ │ │ │ ldrb.w r3, [r0, #1032] @ 0x408 │ │ │ │ lsls r2, r3, #26 │ │ │ │ bpl.n 302b72 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -339671,15 +339681,15 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ nop │ │ │ │ │ │ │ │ 00302c0c : │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldr.w lr, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, lr, #17 │ │ │ │ @@ -339708,15 +339718,15 @@ │ │ │ │ strb.w r2, [r1, #752] @ 0x2f0 │ │ │ │ add.w r2, lr, #2 │ │ │ │ str.w ip, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ │ │ │ │ 00302c74 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r3, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, r3, #17 │ │ │ │ @@ -339755,15 +339765,15 @@ │ │ │ │ strb.w r4, [r2, #752] @ 0x2f0 │ │ │ │ adds r3, #3 │ │ │ │ str.w lr, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ nop │ │ │ │ │ │ │ │ 00302cfc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r0, [r0, #1020] @ 0x3fc │ │ │ │ @@ -339796,15 +339806,15 @@ │ │ │ │ strb.w r5, [ip, #752] @ 0x2f0 │ │ │ │ adds r3, r0, #4 │ │ │ │ str.w r2, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ movs r2, #2 │ │ │ │ strb.w r3, [ip, #752] @ 0x2f0 │ │ │ │ strb.w r5, [ip, #753] @ 0x2f1 │ │ │ │ b.n 302d5a │ │ │ │ strb.w r2, [ip, #752] @ 0x2f0 │ │ │ │ movs r2, #3 │ │ │ │ strb.w r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -339862,24 +339872,24 @@ │ │ │ │ cmp r1, r0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ itt eq │ │ │ │ moveq.w r1, #4294967295 @ 0xffffffff │ │ │ │ streq.w r1, [r3, #1016] @ 0x3f8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #1020] @ 0x3fc │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 302dda │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -339895,27 +339905,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 302dc4 │ │ │ │ ldr r0, [pc, #32] @ (302e88 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 302dc4 │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #21] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #14 │ │ │ │ + asrs r0, r0, #13 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00302e8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -339928,15 +339938,15 @@ │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #720] @ (303184 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #716] @ (303188 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339985,15 +339995,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #1024] @ 0x400 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -340056,15 +340066,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 302ecc │ │ │ │ ldr r0, [pc, #400] @ (303198 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 302ecc │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ b.n 302f2a │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ movs r1, #1 │ │ │ │ @@ -340080,15 +340090,15 @@ │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ str.w r6, [r4, #1024] @ 0x400 │ │ │ │ b.n 303022 │ │ │ │ ldr r3, [pc, #312] @ (30319c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -340099,15 +340109,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 302f1a │ │ │ │ ldr r0, [pc, #292] @ (3031a0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 302f1a │ │ │ │ mov r0, r7 │ │ │ │ bl 302024 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r7, #1032] @ 0x408 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ @@ -340188,35 +340198,35 @@ │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add.w r3, r3, #3 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ b.n 3030fe │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r3, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r7, #28 │ │ │ │ + lsrs r6, r5, #27 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r2, #29 │ │ │ │ + lsrs r6, r0, #28 │ │ │ │ movs r6, r7 │ │ │ │ ldrb r0, [r2, #17] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r4, r7} │ │ │ │ + stmia r7!, {r1, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #8 │ │ │ │ + asrs r4, r6, #6 │ │ │ │ movs r6, r7 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #1 │ │ │ │ + asrs r0, r0, #32 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003031a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -340247,26 +340257,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3031c8 │ │ │ │ ldr r0, [pc, #28] @ (303214 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3031c8 │ │ │ │ ldrb r0, [r2, #5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #32 │ │ │ │ + lsrs r6, r4, #31 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00303218 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -340287,15 +340297,15 @@ │ │ │ │ add r2, pc │ │ │ │ str.w ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 302b08 │ │ │ │ ldr r3, [pc, #52] @ (303298 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -340304,32 +340314,32 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 303236 │ │ │ │ ldr r0, [pc, #40] @ (3032a0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 303236 │ │ │ │ nop │ │ │ │ ldrb r6, [r3, #3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1} │ │ │ │ + stmia r4!, {r1, r4, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r6, r3, r7 │ │ │ │ + adds r6, r1, r6 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r4, #14] │ │ │ │ + strh r4, [r2, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #31 │ │ │ │ + lsrs r2, r2, #30 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003032a4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -340342,15 +340352,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1104] @ 303720 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r2, [pc, #1096] @ 303724 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 303478 │ │ │ │ @@ -340397,15 +340407,15 @@ │ │ │ │ ldrb.w r4, [r4, #1036] @ 0x40c │ │ │ │ strb.w r4, [r3, #754] @ 0x2f2 │ │ │ │ strh.w r5, [r3, #752] @ 0x2f0 │ │ │ │ str.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ strb.w r6, [r4, #1033] @ 0x409 │ │ │ │ ldr.w r2, [r3, #1020] @ 0x3fc │ │ │ │ sub.w r1, r2, #17 │ │ │ │ adds r1, #1 │ │ │ │ blt.n 303448 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1024] @ 0x400 │ │ │ │ @@ -340484,15 +340494,15 @@ │ │ │ │ add.w r4, r0, r1 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ str.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 303394 │ │ │ │ ldr r2, [pc, #684] @ (303728 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3032ec │ │ │ │ @@ -340502,15 +340512,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3032ec │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #664] @ (303730 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3032ec │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ itt eq │ │ │ │ moveq r2, #3 │ │ │ │ strbeq.w r2, [r4, #1036] @ 0x40c │ │ │ │ b.n 303436 │ │ │ │ @@ -340698,56 +340708,56 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r5, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 3035fa │ │ │ │ movs r4, #3 │ │ │ │ strb.w r6, [r3, #752] @ 0x2f0 │ │ │ │ strb.w ip, [r3, #753] @ 0x2f1 │ │ │ │ strb.w r5, [r3, #754] @ 0x2f2 │ │ │ │ b.n 303670 │ │ │ │ add r0, r3 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ add.w r4, r1, #4 │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r5, [r0, #752] @ 0x2f0 │ │ │ │ b.n 303670 │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r4, #12 │ │ │ │ + lsrs r4, r2, #11 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r6, #12 │ │ │ │ + lsrs r6, r4, #11 │ │ │ │ movs r6, r7 │ │ │ │ ldrb r6, [r5, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #23 │ │ │ │ + lsrs r0, r2, #22 │ │ │ │ movs r6, r7 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (30374c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ str r1, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -340756,31 +340766,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (3037f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #124] @ (3037f4 ) │ │ │ │ ldr r1, [pc, #124] @ (3037f8 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #108] @ (3037fc ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [pc, #100] @ (303800 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (303804 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -340806,23 +340816,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r1!, {r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r7, #18 │ │ │ │ + asrs r2, r5, #17 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r0, #19] │ │ │ │ + ldrb r2, [r6, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r3, r0] │ │ │ │ + ldr r4, [r1, r7] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r7, r0] │ │ │ │ + ldr r0, [r5, r7] │ │ │ │ movs r5, r7 │ │ │ │ cbnz r0, 30384e │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ @@ -340849,30 +340859,30 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #328] @ 0x148 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #329] @ 0x149 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 53d5e4 │ │ │ │ + b.w 53d594 │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r5, #15 │ │ │ │ + lsrs r4, r3, #14 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r1, #16 │ │ │ │ + lsrs r6, r7, #14 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (3038f4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -340880,15 +340890,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (3038fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbz r0, 3038e4 │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 3038cc │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -340910,19 +340920,19 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r0, [r6, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2234f0 │ │ │ │ nop │ │ │ │ - stmia r0!, {r2, r3, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r3, #14 │ │ │ │ + lsrs r2, r1, #13 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r7, #14 │ │ │ │ + lsrs r2, r5, #13 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 303970 │ │ │ │ sub sp, #8 │ │ │ │ @@ -340931,15 +340941,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (303978 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [r0, #336] @ 0x150 │ │ │ │ cbz r1, 303960 │ │ │ │ ldrb.w r2, [r0, #328] @ 0x148 │ │ │ │ ldrb.w ip, [r0, #329] @ 0x149 │ │ │ │ b.n 303944 │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 303960 │ │ │ │ @@ -340955,45 +340965,45 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223f84 │ │ │ │ ldr.w r2, [r0, #332] @ 0x14c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 224f40 │ │ │ │ - stmia r0!, {r1} │ │ │ │ - lsls r5, r1, #1 │ │ │ │ - lsrs r4, r1, #12 │ │ │ │ - movs r6, r7 │ │ │ │ - lsrs r6, r5, #12 │ │ │ │ + itee lt │ │ │ │ + lsllt r5, r1, #1 │ │ │ │ + lsrge r4, r7, #10 │ │ │ │ + movge r6, r7 │ │ │ │ + lsrs r6, r3, #11 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (3039f0 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #92] @ (3039f4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (3039f8 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbz r2, 3039dc │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 3039dc │ │ │ │ add sp, #16 │ │ │ │ @@ -341003,47 +341013,47 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - itte hi │ │ │ │ - lslhi r5, r1, #1 │ │ │ │ - lsrhi r6, r1, #10 │ │ │ │ - movls r6, r7 │ │ │ │ - lsrs r6, r5, #10 │ │ │ │ + itet cc │ │ │ │ + lslcc r5, r1, #1 │ │ │ │ + lsrcs r6, r7, #8 │ │ │ │ + movcc r6, r7 │ │ │ │ + lsrs r6, r3, #9 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (303a6c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #88] @ (303a70 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (303a74 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #72] @ (303a78 ) │ │ │ │ ldr r1, [pc, #76] @ (303a7c ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 303a58 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -341051,51 +341061,51 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - itte eq │ │ │ │ - lsleq r5, r1, #1 │ │ │ │ - lsreq r6, r1, #8 │ │ │ │ - movne r6, r7 │ │ │ │ - lsrs r6, r5, #8 │ │ │ │ + bkpt 0x00b6 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + lsrs r6, r7, #6 │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r6, [r4, r5] │ │ │ │ + lsrs r6, r3, #7 │ │ │ │ + movs r6, r7 │ │ │ │ + ldrsb r6, [r2, r4] │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r4, [r0, r6] │ │ │ │ + ldrsb r4, [r6, r4] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (303af4 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #92] @ (303af8 ) │ │ │ │ ldr r1, [pc, #92] @ (303afc ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 303ae0 │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbnz r2, 303ae0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r7, #216] @ 0xd8 │ │ │ │ @@ -341105,79 +341115,79 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bkpt 0x007e │ │ │ │ + bkpt 0x002e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r1, #6 │ │ │ │ + lsrs r0, r7, #4 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r5, #6 │ │ │ │ + lsrs r2, r3, #5 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (303b88 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (303b8c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (303b90 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #92] @ (303b94 ) │ │ │ │ ldr r1, [pc, #92] @ (303b98 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r8, #212] @ 0xd4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 303b6c │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ - bl 53d060 │ │ │ │ + bl 53d010 │ │ │ │ ldr.w r0, [r4, #348] @ 0x15c │ │ │ │ - bl 53d060 │ │ │ │ + bl 53d010 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 53da68 │ │ │ │ - lsrs r2, r2, #4 │ │ │ │ + b.w 53da18 │ │ │ │ + lsrs r2, r0, #3 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r6, #4 │ │ │ │ + lsrs r4, r4, #3 │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ + pop {r1, r3, r5, r7, pc} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r4, [r3, r1] │ │ │ │ + ldrsb r4, [r1, r0] │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r2, [r7, r1] │ │ │ │ + ldrsb r2, [r5, r0] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (303c9c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -341192,53 +341202,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 303c34 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #220] @ 0xdc │ │ │ │ cbz r3, 303c22 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 53c598 │ │ │ │ + bl 53c548 │ │ │ │ mov r0, r4 │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 53ffd0 │ │ │ │ + bl 53ff80 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 303c62 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 303c08 │ │ │ │ @@ -341250,15 +341260,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 303c16 │ │ │ │ ldr.w r1, [r7, #348] @ 0x15c │ │ │ │ mov r0, fp │ │ │ │ - bl 53d110 │ │ │ │ + bl 53d0c0 │ │ │ │ ldr r2, [pc, #64] @ (303cb0 ) │ │ │ │ ldr r3, [pc, #48] @ (303ca0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -341274,19 +341284,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #1 │ │ │ │ + lsrs r4, r3, #32 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r1, #2 │ │ │ │ + lsrs r4, r7, #32 │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r2, r4, r6, pc} │ │ │ │ + pop {r1, r2, pc} │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r4, [r3, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 00303cb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -341324,26 +341334,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 303dc0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 53ffd0 │ │ │ │ + bl 53ff80 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 303d08 │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 303d48 │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 53bda4 │ │ │ │ + bl 53bd54 │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 303d30 │ │ │ │ ldr r3, [pc, #252] @ (303e48 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #360] @ 0x168 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -341362,17 +341372,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (303e54 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [r4, #344] @ 0x158 │ │ │ │ - bl 53d110 │ │ │ │ + bl 53d0c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #360] @ 0x168 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -341390,19 +341400,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 303d6a │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 303df2 │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mov r1, r5 │ │ │ │ - bl 53c598 │ │ │ │ + bl 53c548 │ │ │ │ mov r0, r5 │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 303d6a │ │ │ │ @@ -341435,30 +341445,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 303d58 │ │ │ │ ldr r0, [pc, #40] @ (303e60 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 303eba │ │ │ │ + cbnz r2, 303ea6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r0, [r5, r0] │ │ │ │ + strh r0, [r3, r7] │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r0, r1] │ │ │ │ + strh r4, [r6, r7] │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #640] @ (3040dc ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #24 │ │ │ │ + lsls r4, r3, #23 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00303e64 : │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbnz r0, 303e72 │ │ │ │ b.n 303e7e │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -341531,17 +341541,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (304054 ) │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r6, r2 │ │ │ │ + rev r6, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r4, #21 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (304080 ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -341556,38 +341566,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #284] @ (304094 ) │ │ │ │ ldr r1, [pc, #288] @ (304098 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r9, #208] @ 0xd0 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 303fb6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -341625,27 +341635,27 @@ │ │ │ │ bne.n 303fec │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #332] @ 0x14c │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 30406a │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 53dac0 │ │ │ │ + bl 53da70 │ │ │ │ ldr r2, [pc, #140] @ (3040a0 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 53cfe8 │ │ │ │ + bl 53cf98 │ │ │ │ ldr r2, [pc, #132] @ (3040a4 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ - bl 53cfe8 │ │ │ │ + bl 53cf98 │ │ │ │ str.w r0, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #112] @ (3040a8 ) │ │ │ │ ldr r3, [pc, #76] @ (304084 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -341657,15 +341667,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ b.n 304034 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (3040ac ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (3040b0 ) │ │ │ │ ldr r0, [pc, #64] @ (3040b4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -341673,35 +341683,35 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ ldr r0, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #19 │ │ │ │ + lsls r4, r1, #18 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r7, #19 │ │ │ │ + lsls r4, r5, #18 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r6, 3040c4 │ │ │ │ + cbnz r6, 3040b0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r3, r0] │ │ │ │ + str r6, [r1, r7] │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r7, r0] │ │ │ │ + str r4, [r5, r7] │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r2, #30] │ │ │ │ + strh r4, [r0, #28] │ │ │ │ movs r4, r7 │ │ │ │ bl 21e0a2 │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ ldr r4, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb8a8 │ │ │ │ + @ instruction: 0xb858 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r6, #16 │ │ │ │ + lsls r2, r4, #15 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r6, r6, #15 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003040b8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -341777,35 +341787,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r7, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #18] │ │ │ │ + strh r4, [r4, #16] │ │ │ │ movs r4, r7 │ │ │ │ ldr r4, [r7, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (3041c0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ strh r4, [r5, #62] @ 0x3e │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -341827,24 +341837,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (304430 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #552] @ (304434 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 304258 │ │ │ │ @@ -341923,15 +341933,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (30444c ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r3, [pc, #348] @ (304450 ) │ │ │ │ ldr r2, [pc, #348] @ (304454 ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -341960,15 +341970,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 686f44 │ │ │ │ + bl 686ef4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (304460 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -342043,53 +342053,53 @@ │ │ │ │ b.n 304258 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r6, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb7c6 │ │ │ │ + @ instruction: 0xb776 │ │ │ │ lsls r5, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #12 │ │ │ │ + lsls r2, r6, #10 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r5, #8 │ │ │ │ + lsls r4, r3, #7 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r7, #8 │ │ │ │ + lsls r6, r5, #7 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb76a │ │ │ │ + @ instruction: 0xb71a │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #304] @ (30457c ) │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6b4 │ │ │ │ + cpsie a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r3, #8 │ │ │ │ + lsls r4, r1, #7 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb68c │ │ │ │ + @ instruction: 0xb63c │ │ │ │ lsls r5, r1, #1 │ │ │ │ bics r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #7 │ │ │ │ + lsls r0, r2, #6 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb692 │ │ │ │ + @ instruction: 0xb642 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb620 │ │ │ │ + push {r4, r6, r7, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r2, r3, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r6, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r2, r3, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (3044f0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -342098,31 +342108,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (3044f8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #88] @ (3044fc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (304500 ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #76] @ (304504 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r0, [pc, #64] @ (304508 ) │ │ │ │ ldr r1, [pc, #68] @ (30450c ) │ │ │ │ ldr r2, [pc, #68] @ (304510 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (304514 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -342133,22 +342143,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - push {r5, lr} │ │ │ │ + push {r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r2, #30 │ │ │ │ + lsls r2, r0, #29 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r3, #120] @ 0x78 │ │ │ │ + ldr r0, [r1, #116] @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vmvn.i32 d0, #173 @ 0x000000ad │ │ │ │ - vshr.u32 d0, d29, #30 │ │ │ │ + vqadd.u64 d0, d2, d29 │ │ │ │ + vqadd.u16 d16, d2, d29 │ │ │ │ add r6, sp, #696 @ 0x2b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ @@ -342165,28 +342175,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (304560 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #28] @ (304564 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ccdc │ │ │ │ + b.w 54cc8c │ │ │ │ nop │ │ │ │ - push {r1, r3, r4, r5, r6} │ │ │ │ + push {r1, r3, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r5, #27 │ │ │ │ + lsls r4, r3, #26 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r6, #108] @ 0x6c │ │ │ │ + ldr r6, [r4, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r6, sp, #144 @ 0x90 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -342196,28 +342206,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (3045b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #28] @ (3045b4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ccdc │ │ │ │ + b.w 54cc8c │ │ │ │ nop │ │ │ │ - push {r1, r3, r5} │ │ │ │ + cbz r2, 304622 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r3, #26 │ │ │ │ + lsls r4, r1, #25 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r4, #104] @ 0x68 │ │ │ │ + ldr r6, [r2, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r5, sp, #848 @ 0x350 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -342234,15 +342244,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (304644 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 303cb4 │ │ │ │ ldr r2, [pc, #60] @ (304648 ) │ │ │ │ ldr r3, [pc, #48] @ (304640 ) │ │ │ │ add r2, pc │ │ │ │ @@ -342257,22 +342267,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r2, 3046ae │ │ │ │ + cbz r2, 30469a │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r2, [r5, #80] @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mcr2 0, 2, r0, cr6, cr13, {1} │ │ │ │ + ldc2l 0, cr0, [r6, #244]! @ 0xf4 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 3, r0, cr8, cr13, {1} │ │ │ │ + mrc2 0, 0, r0, cr8, cr13, {1} │ │ │ │ str r6, [r7, #76] @ 0x4c │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -342280,67 +342290,67 @@ │ │ │ │ ldr r2, [pc, #36] @ (304688 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (30468c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26a638 │ │ │ │ nop │ │ │ │ - cbz r6, 3046d8 │ │ │ │ + uxtb r6, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc2l 0, cr0, [r4, #244] @ 0xf4 │ │ │ │ - mrc2 0, 4, r0, cr2, cr13, {1} │ │ │ │ + ldc2l 0, cr0, [r4, #-244]! @ 0xffffff0c │ │ │ │ + mcr2 0, 2, r0, cr2, cr13, {1} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w ip, [pc, #52] @ 3046d8 │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (3046dc ) │ │ │ │ ldr r1, [pc, #52] @ (3046e0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r4, #368] @ 0x170 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ cbz r3, 3046ce │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 26a5a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 26a5f8 │ │ │ │ - cbz r0, 30471c │ │ │ │ + uxth r0, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldc2l 0, cr0, [lr, #-244]! @ 0xffffff0c │ │ │ │ - mcr2 0, 2, r0, cr12, cr13, {1} │ │ │ │ + stc2 0, cr0, [lr, #-244]! @ 0xffffff0c │ │ │ │ + ldc2l 0, cr0, [ip, #244]! @ 0xf4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (30474c ) │ │ │ │ ldr r2, [pc, #88] @ (304750 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (304754 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 26a538 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -342357,18 +342367,18 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 26a67c │ │ │ │ nop │ │ │ │ - uxth r0, r6 │ │ │ │ + sxtb r0, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc2 0, cr0, [lr, #-244]! @ 0xffffff0c │ │ │ │ - ldc2l 0, cr0, [lr, #244]! @ 0xf4 │ │ │ │ + ldc2l 0, cr0, [lr], {61} @ 0x3d │ │ │ │ + stc2 0, cr0, [lr, #244]! @ 0xf4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 304854 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ ldr r4, [pc, #232] @ (304858 ) │ │ │ │ @@ -342386,23 +342396,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (304868 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #204] @ (30486c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #192] @ (304870 ) │ │ │ │ ldr r1, [pc, #192] @ (304874 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #384] @ 0x180 │ │ │ │ @@ -342461,23 +342471,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 30480e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ str r0, [r3, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sxth r6, r6 │ │ │ │ + cbz r6, 304894 │ │ │ │ lsls r5, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r6], #244 @ 0xf4 │ │ │ │ + mrrc2 0, 3, r0, r6, cr13 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stc2l 0, cr0, [sl, #-244]! @ 0xffffff0c │ │ │ │ - stc2 0, cr0, [sl], #244 @ 0xf4 │ │ │ │ + ldc2 0, cr0, [sl, #-244] @ 0xffffff0c │ │ │ │ + mrrc2 0, 3, r0, sl, cr13 │ │ │ │ strh r4, [r1, #14] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r3, {r1, r3, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ @@ -342495,15 +342505,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (304930 ) │ │ │ │ ldr r1, [pc, #148] @ (304934 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (304938 ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 304902 │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 3048d4 │ │ │ │ @@ -342545,23 +342555,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbz r6, 304932 │ │ │ │ + sub sp, #248 @ 0xf8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfb8c003d │ │ │ │ - mrrc2 0, 3, r0, ip, cr13 │ │ │ │ + @ instruction: 0xfb3c003d │ │ │ │ + stc2 0, cr0, [ip], {61} @ 0x3d │ │ │ │ str r6, [r3, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (304a70 ) │ │ │ │ movs r0, r0 │ │ │ │ - mcrr2 0, 3, r0, sl, cr13 │ │ │ │ + @ instruction: 0xfbfa003d │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (304a44 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ ldr r4, [pc, #240] @ (304a48 ) │ │ │ │ @@ -342577,23 +342587,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (304a54 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #216] @ (304a58 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (304a5c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342655,26 +342665,26 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 3049ae │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r6, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add sp, #312 @ 0x138 │ │ │ │ + add r7, sp, #1016 @ 0x3f8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfac2003d │ │ │ │ - @ instruction: 0xfb88003d │ │ │ │ - @ instruction: 0xfac8003d │ │ │ │ + @ instruction: 0xfa72003d │ │ │ │ + @ instruction: 0xfb38003d │ │ │ │ + @ instruction: 0xfa78003d │ │ │ │ ldrb r0, [r5, #31] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, sp, #912 @ 0x390 │ │ │ │ + add r7, sp, #592 @ 0x250 │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r4, [r7, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r1, {r1, r2, r3, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -342695,23 +342705,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (304b80 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #216] @ (304b84 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (304b88 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342773,26 +342783,26 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 304ada │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r0, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, sp, #136 @ 0x88 │ │ │ │ + add r6, sp, #840 @ 0x348 │ │ │ │ lsls r5, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [r6, #61] @ 0x3d │ │ │ │ - @ instruction: 0xfa5c003d │ │ │ │ - ldrsb.w r0, [ip, #61] @ 0x3d │ │ │ │ + vst4.8 {d16-d19}, [r6 :256]! │ │ │ │ + @ instruction: 0xfa0c003d │ │ │ │ + vst4.8 {d16-d19}, [ip :256]! │ │ │ │ ldrb r4, [r7, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r0!, {r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, sp, #736 @ 0x2e0 │ │ │ │ + add r6, sp, #416 @ 0x1a0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrsh r0, [r2, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r0!, {r1} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -342812,24 +342822,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (304d14 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #320] @ (304d18 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #304] @ (304d1c ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -342928,30 +342938,30 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r3, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #984 @ 0x3d8 │ │ │ │ + add r5, sp, #664 @ 0x298 │ │ │ │ lsls r5, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [ip, sp, lsl #3] │ │ │ │ - ldrsh.w r0, [r2, sp, lsl #3] │ │ │ │ - ldr??.w r0, [r2, sp, lsl #3] │ │ │ │ + ldrb.w r0, [ip, sp, lsl #3] │ │ │ │ + str??.w r0, [r2, #61] @ 0x3d │ │ │ │ + strh.w r0, [r2, sp, lsl #3] │ │ │ │ stmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrb r2, [r7, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrsh r2, [r6, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (304d30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldrb r2, [r3, #22] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -342960,33 +342970,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (304db4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #92] @ (304db8 ) │ │ │ │ ldr r1, [pc, #92] @ (304dbc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #76] @ (304dc0 ) │ │ │ │ ldr r1, [pc, #80] @ (304dc4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r1, [pc, #68] @ (304dc8 ) │ │ │ │ ldr r2, [pc, #68] @ (304dcc ) │ │ │ │ ldr r3, [pc, #72] @ (304dd0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #208] @ 0xd0 │ │ │ │ add r3, pc │ │ │ │ @@ -342996,20 +343006,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r5, sp, #0 │ │ │ │ + add r4, sp, #704 @ 0x2c0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf6de003d │ │ │ │ - @ instruction: 0xf6fe003d │ │ │ │ - mcr2 0, 6, r0, cr2, cr11, {1} │ │ │ │ - str r4, [r1, #108] @ 0x6c │ │ │ │ + @ instruction: 0xf68e003d │ │ │ │ + subw r0, lr, #2109 @ 0x83d │ │ │ │ + mrc2 0, 3, r0, cr2, cr11, {1} │ │ │ │ + str r4, [r7, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r6, [r1, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r6, pc, #712 @ (adr r6, 305090 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -343027,15 +343037,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (304e3c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #380] @ 0x17c │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 304e1c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -343043,23 +343053,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 6aadb8 │ │ │ │ + bl 6aad68 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223ed4 │ │ │ │ - add r4, sp, #376 @ 0x178 │ │ │ │ + add r4, sp, #56 @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf638003d │ │ │ │ - strb.w r0, [r0, sp, lsl #3] │ │ │ │ + @ instruction: 0xf5e8003d │ │ │ │ + @ instruction: 0xf7b0003d │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 304efc │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #168] @ (304f00 ) │ │ │ │ @@ -343074,15 +343084,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -343123,51 +343133,51 @@ │ │ │ │ add r0, pc │ │ │ │ blx 224cac │ │ │ │ b.n 304ebc │ │ │ │ ldr r0, [pc, #36] @ (304f18 ) │ │ │ │ add r0, pc │ │ │ │ blx 224cac │ │ │ │ b.n 304ebc │ │ │ │ - add r3, sp, #976 @ 0x3d0 │ │ │ │ + add r3, sp, #656 @ 0x290 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - rsb r0, r0, #12386304 @ 0xbd0000 │ │ │ │ - @ instruction: 0xf792003d │ │ │ │ + sbcs.w r0, r0, #12386304 @ 0xbd0000 │ │ │ │ + @ instruction: 0xf742003d │ │ │ │ ldrb r2, [r4, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf75a003d │ │ │ │ - @ instruction: 0xf720003d │ │ │ │ + @ instruction: 0xf70a003d │ │ │ │ + @ instruction: 0xf6d0003d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 304f58 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #40] @ (304f5c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (304f60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #24] @ (304f64 ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3040b8 │ │ │ │ nop │ │ │ │ - add r3, sp, #88 @ 0x58 │ │ │ │ + add r2, sp, #792 @ 0x318 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf4f0003d │ │ │ │ - adds.w r0, r2, #12386304 @ 0xbd0000 │ │ │ │ + @ instruction: 0xf4a0003d │ │ │ │ + @ instruction: 0xf4c2003d │ │ │ │ @ instruction: 0xf0de006c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #136] @ (305000 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -343183,15 +343193,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 304fc2 │ │ │ │ @@ -343221,22 +343231,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, sp, #824 @ 0x338 │ │ │ │ + add r2, sp, #504 @ 0x1f8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrh r4, [r0, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf4a0003d │ │ │ │ + orrs.w r0, r0, #12386304 @ 0xbd0000 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4c0003d │ │ │ │ + orns r0, r0, #12386304 @ 0xbd0000 │ │ │ │ ldrh r6, [r6, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r6, r1 │ │ │ │ @@ -343301,29 +343311,29 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add r1, sp, #8 │ │ │ │ bl 303e88 │ │ │ │ b.n 305082 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r3, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r0, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #600 @ 0x258 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf36c003d │ │ │ │ - @ instruction: 0xf38e003d │ │ │ │ + @ instruction: 0xf31c003d │ │ │ │ + @ instruction: 0xf33e003d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #816] @ (305438 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ ldr r3, [pc, #816] @ (30543c ) │ │ │ │ @@ -343340,25 +343350,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #788] @ (30544c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 224f44 │ │ │ │ ldr.w r0, [r8, #376] @ 0x178 │ │ │ │ @@ -343369,15 +343379,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 225a14 │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r8, #380] @ 0x17c │ │ │ │ blt.w 305368 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 696374 │ │ │ │ + bl 696324 │ │ │ │ cbnz r0, 3051c0 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ blx 223ed8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #380] @ 0x17c │ │ │ │ ldr r2, [pc, #696] @ (305450 ) │ │ │ │ ldr r3, [pc, #676] @ (30543c ) │ │ │ │ @@ -343464,15 +343474,15 @@ │ │ │ │ ldr r1, [pc, #476] @ (30545c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 303e64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3053c6 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -343540,15 +343550,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 303e88 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 3053b2 │ │ │ │ adds r7, #1 │ │ │ │ b.n 3052e0 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ @@ -343558,15 +343568,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (30546c ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d384 │ │ │ │ + bl 69d334 │ │ │ │ b.n 305194 │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #376] @ 0x178 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #216] @ (305470 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -343574,50 +343584,50 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ b.n 305184 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r1, sl │ │ │ │ bgt.w 3052ba │ │ │ │ ldr r1, [pc, #176] @ (305478 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 6aadb8 │ │ │ │ + bl 6aad68 │ │ │ │ b.n 305194 │ │ │ │ ldr r4, [pc, #160] @ (30547c ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #160] @ (305480 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 305194 │ │ │ │ ldr r2, [pc, #144] @ (305484 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #376] @ 0x178 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #132] @ (305488 ) │ │ │ │ movs r2, #123 @ 0x7b │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 305184 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 224f44 │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -343633,81 +343643,81 @@ │ │ │ │ b.n 305238 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r0, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf316003d │ │ │ │ - add r1, sp, #200 @ 0xc8 │ │ │ │ + movt r0, #24637 @ 0x603d │ │ │ │ + add r0, sp, #904 @ 0x388 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf4da003d │ │ │ │ - @ instruction: 0xf312003d │ │ │ │ + eor.w r0, sl, #12386304 @ 0xbd0000 │ │ │ │ + movt r0, #8253 @ 0x203d │ │ │ │ ldr r4, [r6, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #824 @ (adr r7, 305790 ) │ │ │ │ + add r7, pc, #504 @ (adr r7, 305650 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sub.w r0, ip, #61 @ 0x3d │ │ │ │ - rsb r0, ip, #61 @ 0x3d │ │ │ │ - add r7, pc, #608 @ (adr r7, 3056c4 ) │ │ │ │ - lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf0f2003d │ │ │ │ - adds.w r0, r0, #61 @ 0x3d │ │ │ │ - @ instruction: 0xf2ec003d │ │ │ │ - @ instruction: 0xf308003d │ │ │ │ - movt r0, #32829 @ 0x803d │ │ │ │ + adcs.w r0, ip, #61 @ 0x3d │ │ │ │ + sbcs.w r0, ip, #61 @ 0x3d │ │ │ │ + add r7, pc, #288 @ (adr r7, 305584 ) │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + @ instruction: 0xf0a2003d │ │ │ │ + @ instruction: 0xf0c0003d │ │ │ │ + @ instruction: 0xf29c003d │ │ │ │ + @ instruction: 0xf2b8003d │ │ │ │ + @ instruction: 0xf278003d │ │ │ │ sdiv pc, r5, pc │ │ │ │ - subw r0, sl, #61 @ 0x3d │ │ │ │ - @ instruction: 0xf286003d │ │ │ │ - stmia r1!, {r4, r5} │ │ │ │ + @ instruction: 0xf25a003d │ │ │ │ + @ instruction: 0xf236003d │ │ │ │ + stmia r0!, {r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf266003d │ │ │ │ + @ instruction: 0xf216003d │ │ │ │ ldr r0, [pc, #4] @ (305494 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ strb r2, [r5, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3054a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ strb r2, [r2, #27] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #52] @ 3054f0 │ │ │ │ ldr r2, [pc, #52] @ (3054f4 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (3054f8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 3054da │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #944 @ (adr r5, 3058a4 ) │ │ │ │ + add r5, pc, #624 @ (adr r5, 305764 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf21a003d │ │ │ │ - @ instruction: 0xf238003d │ │ │ │ + rsb r0, sl, #61 @ 0x3d │ │ │ │ + @ instruction: 0xf1e8003d │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (305580 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #116] @ (305584 ) │ │ │ │ @@ -343715,35 +343725,35 @@ │ │ │ │ ldr r1, [pc, #116] @ (305588 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #100] @ (30558c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #100] @ (305590 ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #84] @ (305594 ) │ │ │ │ ldr r1, [pc, #88] @ (305598 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r1, [pc, #72] @ (30559c ) │ │ │ │ ldr r2, [pc, #72] @ (3055a0 ) │ │ │ │ ldr r3, [pc, #76] @ (3055a4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ @@ -343755,22 +343765,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #624 @ (adr r5, 3057f4 ) │ │ │ │ + add r5, pc, #304 @ (adr r5, 3056b4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf70a003b │ │ │ │ - ldrsh r2, [r2, r4] │ │ │ │ + @ instruction: 0xf6ba003b │ │ │ │ + ldrsh r2, [r0, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r3, #100] @ 0x64 │ │ │ │ + ldr r6, [r1, #96] @ 0x60 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r6, #96] @ 0x60 │ │ │ │ + ldr r6, [r4, #92] @ 0x5c │ │ │ │ movs r5, r7 │ │ │ │ strb r2, [r5, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -343780,41 +343790,41 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #52] @ 3055f4 │ │ │ │ ldr r2, [pc, #52] @ (3055f8 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (3055fc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 3055de │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #928 @ (adr r4, 305998 ) │ │ │ │ + add r4, pc, #608 @ (adr r4, 305858 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds.w r0, r6, #61 @ 0x3d │ │ │ │ - @ instruction: 0xf134003d │ │ │ │ + @ instruction: 0xf0c6003d │ │ │ │ + @ instruction: 0xf0e4003d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #116] @ (305684 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -343822,15 +343832,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (30568c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ bl 3055a8 │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r1, [r4, #116] @ 0x74 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ str r1, [sp, #24] │ │ │ │ @@ -343855,49 +343865,49 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r4, pc, #608 @ (adr r4, 3058e8 ) │ │ │ │ + add r4, pc, #288 @ (adr r4, 3057a8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf0c6003d │ │ │ │ - @ instruction: 0xf0e6003d │ │ │ │ - @ instruction: 0xf0a8003d │ │ │ │ + orns r0, r6, #61 @ 0x3d │ │ │ │ + eors.w r0, r6, #61 @ 0x3d │ │ │ │ + orrs.w r0, r8, #61 @ 0x3d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3056dc │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (3056e0 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (3056e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r0, [r0, #121] @ 0x79 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r4, pc, #8 @ (adr r4, 3056e8 ) │ │ │ │ + add r3, pc, #712 @ (adr r3, 3059a8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bic.w r0, ip, #61 @ 0x3d │ │ │ │ - orr.w r0, lr, #61 @ 0x3d │ │ │ │ + vshr.s16 d16, d29, #4 │ │ │ │ + vshr.s32 d16, d29, #2 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 30573c │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ @@ -343906,15 +343916,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (305740 ) │ │ │ │ add.w r2, ip, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #56] @ (305744 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ mov r2, r3 │ │ │ │ cbz r3, 305724 │ │ │ │ ldr r2, [pc, #40] @ (305748 ) │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ movs r0, #1 │ │ │ │ @@ -343923,18 +343933,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r3, pc, #704 @ (adr r3, 305a00 ) │ │ │ │ + add r3, pc, #384 @ (adr r3, 3058c0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vshr.s32 d16, d29, #10 │ │ │ │ - vshr.s16 d16, d29, #16 │ │ │ │ + vshr.s32 d0, d29, #26 │ │ │ │ + vmvn.i32 d0, #13 @ 0x0000000d │ │ │ │ @ instruction: 0xe992006c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (3057c0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -343943,25 +343953,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (3057c8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #84] @ (3057cc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (3057d0 ) │ │ │ │ movs r3, #14 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrh.w r2, [r5, #132] @ 0x84 │ │ │ │ add.w r1, r5, #144 @ 0x90 │ │ │ │ mov r4, r0 │ │ │ │ bl 307894 │ │ │ │ ldr.w r2, [r5, #136] @ 0x88 │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 3057ae │ │ │ │ @@ -343970,22 +343980,22 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 307894 │ │ │ │ ldr.w r1, [r5, #132] @ 0x84 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54db44 │ │ │ │ - add r3, pc, #304 @ (adr r3, 3058f4 ) │ │ │ │ + b.w 54daf4 │ │ │ │ + add r2, pc, #1008 @ (adr r2, 305bb4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vqadd.s64 d16, d6, d29 │ │ │ │ - vshr.s16 d0, d29, #8 │ │ │ │ - adds r4, r1, #4 │ │ │ │ + vqadd.s32 d0, d6, d29 │ │ │ │ + vqadd.s8 d16, d8, d29 │ │ │ │ + adds r4, r7, #2 │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, r6, #2 │ │ │ │ + adds r2, r4, #1 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003057d4 : │ │ │ │ ldrb.w r2, [r0, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r1, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ @@ -344020,36 +344030,36 @@ │ │ │ │ ldr r6, [pc, #144] @ (3058bc ) │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r6, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 305894 │ │ │ │ ldr r1, [pc, #128] @ (3058c0 ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr r1, [pc, #120] @ (3058c4 ) │ │ │ │ mov.w r2, #1232 @ 0x4d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ ldr r1, [pc, #108] @ (3058c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c774 │ │ │ │ + bl 54c724 │ │ │ │ ldr r1, [pc, #104] @ (3058cc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c754 │ │ │ │ + bl 54c704 │ │ │ │ ldr r3, [pc, #96] @ (3058d0 ) │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 307b58 │ │ │ │ @@ -344060,40 +344070,40 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #60] @ (3058d4 ) │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr r1, [pc, #56] @ (3058d8 ) │ │ │ │ movw r2, #1233 @ 0x4d1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ b.n 305858 │ │ │ │ - add r2, pc, #552 @ (adr r2, 305adc ) │ │ │ │ + add r2, pc, #232 @ (adr r2, 30599c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf3f8003b │ │ │ │ - ldrb r0, [r0, r0] │ │ │ │ + @ instruction: 0xf3a8003b │ │ │ │ + ldrh r0, [r6, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r0, [r3, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, r7, r7 │ │ │ │ + subs r6, r5, r6 │ │ │ │ movs r5, r7 │ │ │ │ - vqadd.s16 d0, d8, d29 │ │ │ │ - vqadd.s16 d0, d8, d29 │ │ │ │ - add r1, pc, #560 @ (adr r1, 305b00 ) │ │ │ │ + mcr 0, 6, r0, cr8, cr13, {1} │ │ │ │ + mcr 0, 6, r0, cr8, cr13, {1} │ │ │ │ + add r1, pc, #240 @ (adr r1, 3059c0 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, r6 │ │ │ │ + subs r0, r3, r5 │ │ │ │ movs r5, r7 │ │ │ │ - mcr 0, 6, r0, cr2, cr13, {1} │ │ │ │ + mrc 0, 3, r0, cr2, cr13, {1} │ │ │ │ │ │ │ │ 003058dc : │ │ │ │ ldr r3, [pc, #80] @ (305930 ) │ │ │ │ push {r4} │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, r0, lsl #2 │ │ │ │ ldr.w r4, [r2, #128] @ 0x80 │ │ │ │ @@ -344136,15 +344146,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #119] @ 0x77 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (30595c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ strb r2, [r3, #11] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -344153,43 +344163,43 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #76] @ (3059c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #64] @ (3059c8 ) │ │ │ │ ldr r1, [pc, #64] @ (3059cc ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #48] @ (3059d0 ) │ │ │ │ add.w r2, r5, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54e0b0 │ │ │ │ + bl 54e060 │ │ │ │ ldr r1, [pc, #40] @ (3059d4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e04c │ │ │ │ + b.w 54dffc │ │ │ │ nop │ │ │ │ - add r1, pc, #640 @ (adr r1, 305c40 ) │ │ │ │ + add r1, pc, #320 @ (adr r1, 305b00 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mcr 0, 6, r0, cr6, cr13, {1} │ │ │ │ - mrc 0, 6, r0, cr2, cr13, {1} │ │ │ │ - @ instruction: 0xf294003b │ │ │ │ - ldrh r4, [r3, r2] │ │ │ │ + mrc 0, 3, r0, cr6, cr13, {1} │ │ │ │ + mcr 0, 4, r0, cr2, cr13, {1} │ │ │ │ + movw r0, #16443 @ 0x403b │ │ │ │ + ldrh r4, [r1, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb.w r6, [r0, #106] @ 0x6a │ │ │ │ @@ -344273,20 +344283,20 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 305ad6 │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ ldr r3, [pc, #60] @ (305b14 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 305aba │ │ │ │ ldr r3, [pc, #52] @ (305b18 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -344299,25 +344309,25 @@ │ │ │ │ subs r1, #0 │ │ │ │ ldrb.w r2, [r5, #106] @ 0x6a │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (305b1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 305aba │ │ │ │ str r0, [r4, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r8, #-244] @ 0xffffff0c │ │ │ │ + stc 0, cr0, [r8, #-244] @ 0xffffff0c │ │ │ │ ldrb.w r3, [r0, #114] @ 0x72 │ │ │ │ cbz r3, 305b4e │ │ │ │ ldrb.w r3, [r0, #115] @ 0x73 │ │ │ │ cbnz r3, 305b5e │ │ │ │ ldrb.w r3, [r0, #121] @ 0x79 │ │ │ │ cbnz r3, 305b4c │ │ │ │ ldrb.w r3, [r0, #119] @ 0x77 │ │ │ │ @@ -344476,15 +344486,15 @@ │ │ │ │ strd r4, r3, [sp] │ │ │ │ ldr.w r1, [r0, #128] @ 0x80 │ │ │ │ ldr r0, [pc, #204] @ (305d9c ) │ │ │ │ subs r1, r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 305b92 │ │ │ │ movs r3, #2 │ │ │ │ b.n 305c60 │ │ │ │ ldrb.w ip, [r5, #107] @ 0x6b │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 305bbe │ │ │ │ ldrb.w r3, [r5, #108] @ 0x6c │ │ │ │ @@ -344545,15 +344555,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, r6, sp, rrx │ │ │ │ + sbc.w r0, r6, sp, rrx │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #1 │ │ │ │ ldr r0, [pc, #192] @ (305e74 ) │ │ │ │ @@ -344623,25 +344633,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (305e84 ) │ │ │ │ mov r2, r1 │ │ │ │ subs r1, r3, #0 │ │ │ │ mov r3, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 305dd0 │ │ │ │ ldr r5, [pc, #304] @ (305fa8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, r4, sp, rrx │ │ │ │ + and.w r0, r4, sp, rrx │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r1, [r0, #111] @ 0x6f │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #176] @ (305f50 ) │ │ │ │ @@ -344689,15 +344699,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (305f60 ) │ │ │ │ ldr.w r1, [r4, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 305ebc │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 3059d8 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ adds r0, r6, #1 │ │ │ │ bne.n 305f3a │ │ │ │ @@ -344723,45 +344733,45 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r6, #244]! @ 0xf4 │ │ │ │ + @ instruction: 0xe996003d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 305fac │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #52] @ (305fb0 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (305fb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #121] @ 0x79 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 3057d4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 305a94 │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #616] @ 0x268 │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 305e6c │ │ │ │ + b.n 305dcc │ │ │ │ movs r5, r7 │ │ │ │ - b.n 305eb4 │ │ │ │ + b.n 305e14 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (306078 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -344771,27 +344781,27 @@ │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #144] @ (306084 ) │ │ │ │ ldr r1, [pc, #148] @ (306088 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #140] @ (30608c ) │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ vldr d7, [pc, #100] @ 306068 │ │ │ │ ldr r3, [pc, #136] @ (306090 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ @@ -344829,26 +344839,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 305e94 │ │ │ │ + b.n 305df4 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 305edc │ │ │ │ + b.n 305e3c │ │ │ │ movs r5, r7 │ │ │ │ - strex r0, r0, [r8, #244] @ 0xf4 │ │ │ │ - @ instruction: 0xe856003d │ │ │ │ + b.n 306078 │ │ │ │ + movs r5, r7 │ │ │ │ + @ instruction: 0xe806003d │ │ │ │ ldr r0, [r5, #64] @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vshr.s16 d0, d29, #14 │ │ │ │ - b.n 306070 │ │ │ │ + vqadd.s8 d16, d2, d29 │ │ │ │ + b.n 305fd0 │ │ │ │ movs r5, r7 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ │ │ │ │ 0030609c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -344917,15 +344928,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.n 3060da │ │ │ │ ldr r0, [pc, #60] @ (306178 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3060da │ │ │ │ ldrb.w r2, [r5, #109] @ 0x6d │ │ │ │ movs r3, #7 │ │ │ │ adds r5, r2, r3 │ │ │ │ b.n 3060d2 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -344940,15 +344951,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 306278 │ │ │ │ lsls r4, r5, #1 │ │ │ │ blxns r8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 30612c │ │ │ │ + b.n 30608c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030617c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -344983,15 +344994,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (3062a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r4 │ │ │ │ movs r4, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2bb164 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -345008,15 +345019,15 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #140] @ (3062b0 ) │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r0, [pc, #136] @ (3062b4 ) │ │ │ │ add r0, pc │ │ │ │ @@ -345024,15 +345035,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (3062b8 ) │ │ │ │ ldr r1, [pc, #132] @ (3062bc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r7, #8] │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2bb164 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ @@ -345046,51 +345057,51 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #92] @ (3062c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #80] @ (3062cc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #0] │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - b.n 305fac │ │ │ │ + b.n 305f0c │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [sp, #280] @ 0x118 │ │ │ │ + ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - orr.w r0, lr, fp, rrx │ │ │ │ - strh r0, [r3, r1] │ │ │ │ + ldrd r0, r0, [lr, #236]! @ 0xec │ │ │ │ + strh r0, [r1, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 305c48 │ │ │ │ + b.n 305ba8 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 305c90 │ │ │ │ + b.n 305bf0 │ │ │ │ movs r5, r7 │ │ │ │ svc 78 @ 0x4e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 305f00 │ │ │ │ + b.n 305e60 │ │ │ │ movs r5, r7 │ │ │ │ - strd r0, r0, [r8, #236]! @ 0xec │ │ │ │ - str r2, [r6, r7] │ │ │ │ + @ instruction: 0xe998003b │ │ │ │ + str r2, [r4, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r0, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 305bb0 │ │ │ │ + b.n 305b10 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 305bf4 │ │ │ │ + b.n 305b54 │ │ │ │ movs r5, r7 │ │ │ │ udf #250 @ 0xfa │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 003062d0 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -345121,27 +345132,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (30632c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3062f0 │ │ │ │ ldr r0, [pc, #28] @ (306330 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ nop │ │ │ │ udf #162 @ 0xa2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r0, [pc, #184] @ (3063dc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 305f7c │ │ │ │ + b.n 305edc │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00306334 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -345176,29 +345187,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (3063a4 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30635a │ │ │ │ ldr r0, [pc, #32] @ (3063a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30635a │ │ │ │ udf #52 @ 0x34 │ │ │ │ lsls r4, r5, #1 │ │ │ │ blx r8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ udf #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ subs r0, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 305f5c │ │ │ │ + b.n 305ebc │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003063ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -345225,41 +345236,41 @@ │ │ │ │ ldr r3, [pc, #36] @ (30640c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3063cc │ │ │ │ ldr r0, [pc, #32] @ (306410 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 3063cc │ │ │ │ nop │ │ │ │ bx r9 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 30637c │ │ │ │ lsls r4, r5, #1 │ │ │ │ subs r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 305f4c │ │ │ │ + b.n 305eac │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (306438 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -345267,15 +345278,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (306498 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (30649c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #56] @ (3064a0 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 3064a4 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (3064a8 ) │ │ │ │ @@ -345285,25 +345296,25 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ccdc │ │ │ │ + b.w 54cc8c │ │ │ │ nop │ │ │ │ - str r7, [sp, #8] │ │ │ │ + str r6, [sp, #712] @ 0x2c8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 306434 │ │ │ │ + b.n 306394 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #840] @ (3067e8 ) │ │ │ │ + ldr r7, [pc, #520] @ (3066a8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 305f34 │ │ │ │ + b.n 305e94 │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #792] @ 0x318 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -345319,34 +345330,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r1, [pc, #156] @ (30658c ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -345354,15 +345365,15 @@ │ │ │ │ ble.n 306550 │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 54f358 │ │ │ │ + bl 54f308 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (306590 ) │ │ │ │ @@ -345371,73 +345382,73 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (306598 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - cmp r8, r1 │ │ │ │ + cmp r0, r7 │ │ │ │ movs r5, r7 │ │ │ │ - cmp sl, r4 │ │ │ │ + cmp r2, sl │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [sp, #536] @ 0x218 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 305f20 │ │ │ │ + b.n 305e80 │ │ │ │ movs r5, r7 │ │ │ │ - str r5, [sp, #1016] @ 0x3f8 │ │ │ │ + str r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 305ea0 │ │ │ │ + b.n 305e00 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 305e74 │ │ │ │ + b.n 305dd4 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #60] @ 3065f0 │ │ │ │ ldr r2, [pc, #60] @ (3065f4 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (3065f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 3065dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r5, [sp, #624] @ 0x270 │ │ │ │ + str r5, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add sl, r2 │ │ │ │ + add r2, r8 │ │ │ │ movs r5, r7 │ │ │ │ - add ip, r5 │ │ │ │ + add r4, fp │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003065fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -345448,15 +345459,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (306688 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 306668 │ │ │ │ ldr.w r8, [pc, #92] @ 30668c │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (306690 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -345464,15 +345475,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 306668 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 30663c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -345484,23 +345495,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r5, [sp, #264] @ 0x108 │ │ │ │ + str r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 306298 │ │ │ │ + b.n 3061f8 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 3063b4 │ │ │ │ + b.n 306314 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, r3 │ │ │ │ + mvns r6, r1 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, r7 │ │ │ │ + mvns r0, r5 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00306694 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -345508,28 +345519,28 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (3066d4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b3fc │ │ │ │ + bl 54b3ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 306cf0 │ │ │ │ + b.n 306c50 │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ bcs.n 306712 │ │ │ │ ldr r1, [pc, #88] @ (306740 ) │ │ │ │ @@ -345564,15 +345575,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 306712 │ │ │ │ b.n 30670e │ │ │ │ - str r4, [sp, #808] @ 0x328 │ │ │ │ + str r4, [sp, #488] @ 0x1e8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 306770 │ │ │ │ @@ -345590,15 +345601,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (306788 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (30681c ) │ │ │ │ @@ -345608,25 +345619,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (306824 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #112] @ (306828 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (30682c ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #96] @ (306830 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -345649,29 +345660,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #784] @ 0x310 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 306118 │ │ │ │ + b.n 306078 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [pc, #520] @ (306a30 ) │ │ │ │ + ldr r4, [pc, #200] @ (3068f0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - movs r5, r7 │ │ │ │ - add r5, pc, #1016 @ (adr r5, 306c28 ) │ │ │ │ + vshr.u32 d16, d28, #2 │ │ │ │ + add r5, pc, #696 @ (adr r5, 306ae8 ) │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r6, #84] @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 306c58 │ │ │ │ + b.n 306bb8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 30688a │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -345768,21 +345778,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 3068f8 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3068ee │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -345798,25 +345808,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 3065fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 306a14 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #200] @ (306a70 ) │ │ │ │ ldr r2, [pc, #204] @ (306a74 ) │ │ │ │ ldr r1, [pc, #204] @ (306a78 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 306a50 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 306a40 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -345877,22 +345887,22 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 306a16 │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 306a08 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ + str r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r4 │ │ │ │ + eors r6, r2 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r7 │ │ │ │ + eors r6, r5 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r9, [pc, #452] @ 306c58 │ │ │ │ @@ -345902,15 +345912,15 @@ │ │ │ │ ldr r1, [pc, #452] @ (306c60 ) │ │ │ │ add r9, pc │ │ │ │ add.w r4, r9, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ vldr d8, [pc, #376] @ 306c30 │ │ │ │ movs r7, #3 │ │ │ │ ldr r5, [pc, #424] @ (306c64 ) │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -346023,15 +346033,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (306c84 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #136] @ (306c88 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add r5, pc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 306694 │ │ │ │ @@ -346057,37 +346067,37 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #112] @ 0x70 │ │ │ │ + str r0, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - svc 142 @ 0x8e │ │ │ │ + svc 62 @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ - svc 158 @ 0x9e │ │ │ │ + svc 78 @ 0x4e │ │ │ │ movs r5, r7 │ │ │ │ str r2, [r0, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 82 @ 0x52 │ │ │ │ + svc 2 │ │ │ │ movs r5, r7 │ │ │ │ - svc 68 @ 0x44 │ │ │ │ + udf #244 @ 0xf4 │ │ │ │ movs r5, r7 │ │ │ │ - svc 48 @ 0x30 │ │ │ │ + udf #224 @ 0xe0 │ │ │ │ movs r5, r7 │ │ │ │ - svc 32 │ │ │ │ + udf #208 @ 0xd0 │ │ │ │ movs r5, r7 │ │ │ │ - svc 18 │ │ │ │ + udf #194 @ 0xc2 │ │ │ │ movs r5, r7 │ │ │ │ - svc 4 │ │ │ │ + udf #180 @ 0xb4 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 306cd8 │ │ │ │ + svc 218 @ 0xda │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #200] @ (306d50 ) │ │ │ │ + @ instruction: 0x47e2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -346101,49 +346111,49 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #156 @ 0x9c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #344] @ (306e1c ) │ │ │ │ ldr r1, [pc, #344] @ (306e20 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #332] @ (306e24 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r6, [pc, #320] @ (306e28 ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #316] @ (306e2c ) │ │ │ │ ldr r1, [pc, #320] @ (306e30 ) │ │ │ │ add.w r3, r4, #180 @ 0xb4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r6, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #300] @ (306e34 ) │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 306e00 │ │ │ │ adds r3, r0, r2 │ │ │ │ ldrb.w r4, [r3, #2859] @ 0xb2b │ │ │ │ adds r3, r5, #6 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ @@ -346225,59 +346235,59 @@ │ │ │ │ b.w 341458 │ │ │ │ ldr r0, [pc, #52] @ (306e38 ) │ │ │ │ add.w r3, r4, #192 @ 0xc0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - svc 126 @ 0x7e │ │ │ │ + svc 46 @ 0x2e │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r2, #56] @ 0x38 │ │ │ │ + ldrh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blxns r0 │ │ │ │ + bxns r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r5, #138 @ 0x8a │ │ │ │ + subs r5, #58 @ 0x3a │ │ │ │ movs r5, r7 │ │ │ │ - bgt.n 306e00 │ │ │ │ + bgt.n 306d60 │ │ │ │ movs r5, r7 │ │ │ │ - svc 214 @ 0xd6 │ │ │ │ + svc 134 @ 0x86 │ │ │ │ movs r5, r7 │ │ │ │ - ble.n 306e90 │ │ │ │ + bgt.n 306df0 │ │ │ │ movs r5, r7 │ │ │ │ - smlatt r0, r6, ip, r0 │ │ │ │ - add r0, pc, #800 @ (adr r0, 307154 ) │ │ │ │ + @ instruction: 0xfac6003c │ │ │ │ + add r0, pc, #480 @ (adr r0, 307014 ) │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 306ea4 │ │ │ │ + bgt.n 306e04 │ │ │ │ movs r5, r7 │ │ │ │ - bgt.n 306d78 │ │ │ │ + bgt.n 306ed8 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ bl 3065fc │ │ │ │ cbz r0, 306e92 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #64] @ (306ea8 ) │ │ │ │ ldr r2, [pc, #64] @ (306eac ) │ │ │ │ ldr r1, [pc, #68] @ (306eb0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cbz r3, 306e92 │ │ │ │ uxtb r2, r6 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -346287,43 +346297,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r1, #42] @ 0x2a │ │ │ │ + ldrh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #228 @ 0xe4 │ │ │ │ + subs r3, #148 @ 0x94 │ │ │ │ movs r5, r7 │ │ │ │ - subs r3, #252 @ 0xfc │ │ │ │ + subs r3, #172 @ 0xac │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ bl 3065fc │ │ │ │ cbz r0, 306f12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #72] @ (306f28 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #72] @ (306f2c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (306f30 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ cbz r3, 306f12 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -346337,19 +346347,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, #38] @ 0x26 │ │ │ │ + ldrh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #106 @ 0x6a │ │ │ │ + subs r3, #26 │ │ │ │ movs r5, r7 │ │ │ │ - subs r3, #132 @ 0x84 │ │ │ │ + subs r3, #52 @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -346364,25 +346374,25 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 3065fc │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 306fa0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #80] @ (306fc8 ) │ │ │ │ ldr r2, [pc, #84] @ (306fcc ) │ │ │ │ ldr r1, [pc, #84] @ (306fd0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 306fa0 │ │ │ │ uxth r2, r5 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -346400,19 +346410,19 @@ │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 306f5e │ │ │ │ rev16 r5, r5 │ │ │ │ b.n 306f5e │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #32] │ │ │ │ + ldrh r6, [r5, #30] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + subs r2, #134 @ 0x86 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, #238 @ 0xee │ │ │ │ + subs r2, #158 @ 0x9e │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldrb.w r4, [r0, #2858] @ 0xb2a │ │ │ │ @@ -346425,25 +346435,25 @@ │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ eors r4, r2 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 3065fc │ │ │ │ cbz r0, 307032 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #76] @ (30705c ) │ │ │ │ ldr r2, [pc, #76] @ (307060 ) │ │ │ │ ldr r1, [pc, #80] @ (307064 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 307032 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 307034 │ │ │ │ movs r0, #0 │ │ │ │ @@ -346459,19 +346469,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r4, #28] │ │ │ │ + ldrh r4, [r2, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, #60 @ 0x3c │ │ │ │ + subs r1, #236 @ 0xec │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, #84 @ 0x54 │ │ │ │ + subs r2, #4 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ @@ -346487,26 +346497,26 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #24 │ │ │ │ bl 3065fc │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 3070e6 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #120] @ (307124 ) │ │ │ │ ldr r2, [pc, #120] @ (307128 ) │ │ │ │ ubfx r7, r4, #6, #2 │ │ │ │ ldr r1, [pc, #120] @ (30712c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ cmp r7, #2 │ │ │ │ beq.n 3070e0 │ │ │ │ cmp r7, #3 │ │ │ │ bne.n 30710c │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 3070e6 │ │ │ │ uxth r2, r5 │ │ │ │ @@ -346540,19 +346550,19 @@ │ │ │ │ uxth r2, r5 │ │ │ │ and.w r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, #24] │ │ │ │ + ldrh r4, [r6, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r1, #156 @ 0x9c │ │ │ │ + subs r1, #76 @ 0x4c │ │ │ │ movs r5, r7 │ │ │ │ - subs r1, #180 @ 0xb4 │ │ │ │ + subs r1, #100 @ 0x64 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (3071a4 ) │ │ │ │ and.w r1, r2, #1 │ │ │ │ @@ -346592,27 +346602,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 307156 │ │ │ │ ldr r0, [pc, #32] @ (3071b4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 307156 │ │ │ │ nop │ │ │ │ subs r1, #196 @ 0xc4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 307258 │ │ │ │ + bls.n 3071b8 │ │ │ │ movs r5, r7 │ │ │ │ ands.w r1, r2, #1 │ │ │ │ ldr r3, [pc, #96] @ (307220 ) │ │ │ │ add r3, pc │ │ │ │ ite eq │ │ │ │ ldrbeq r2, [r0, #0] │ │ │ │ ldrbne r2, [r0, #1] │ │ │ │ @@ -346640,15 +346650,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (307230 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -346658,15 +346668,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 307250 │ │ │ │ + bhi.n 3071b0 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307234 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -346700,22 +346710,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 30724c │ │ │ │ + bhi.n 3071ac │ │ │ │ movs r5, r7 │ │ │ │ ldrb r2, [r7, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (3072ac ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5517b8 │ │ │ │ + b.w 551768 │ │ │ │ nop │ │ │ │ ldrb r4, [r4, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -346724,15 +346734,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (307304 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #60] @ (307308 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [r0, #116] @ 0x74 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ str.w r2, [r0, #156] @ 0x9c │ │ │ │ @@ -346741,35 +346751,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #12] │ │ │ │ + ldrh r6, [r5, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bhi.n 307228 │ │ │ │ + bhi.n 307388 │ │ │ │ movs r5, r7 │ │ │ │ - bhi.n 307258 │ │ │ │ + bhi.n 3073b8 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (307340 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldrb r0, [r4, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -346777,15 +346787,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (307394 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (307398 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #44] @ (30739c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -346793,21 +346803,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #8] │ │ │ │ + ldrh r6, [r5, #6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bhi.n 307320 │ │ │ │ + bhi.n 307480 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r1 │ │ │ │ + eors r2, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 3073f0 │ │ │ │ + bvc.n 307350 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3073e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -346815,31 +346825,31 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #52] @ (3073f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #36] @ (3073f4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r0, [r4, #6] │ │ │ │ + ldrh r0, [r2, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bhi.n 3074b4 │ │ │ │ + bhi.n 307414 │ │ │ │ movs r3, r7 │ │ │ │ - bhi.n 3073d4 │ │ │ │ + bhi.n 307334 │ │ │ │ movs r5, r7 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -346858,15 +346868,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ add r4, sp, #12 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 224f44 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c5ed8 │ │ │ │ @@ -346902,63 +346912,62 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ subs r1, r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r0, r4 │ │ │ │ blx 224eb0 <__snprintf_chk@plt> │ │ │ │ b.n 30745e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ - ldrh r4, [r1, #4] │ │ │ │ + ldrh r4, [r7, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r5, #1 │ │ │ │ - movs r5, r7 │ │ │ │ - movs r0, r2 │ │ │ │ + movs r6, r3 │ │ │ │ movs r5, r7 │ │ │ │ + vmvn.i32 d16, #140 @ 0x0000008c │ │ │ │ adds r6, #234 @ 0xea │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #344] @ (307614 ) │ │ │ │ + ldr r7, [pc, #24] @ (3074d4 ) │ │ │ │ movs r4, r7 │ │ │ │ adds r6, #164 @ 0xa4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 3074e0 │ │ │ │ + bvs.n 307440 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 307508 │ │ │ │ ldr r2, [pc, #48] @ (30750c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (307510 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #36] @ (307514 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r7, #60] @ 0x3c │ │ │ │ + strh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 307598 │ │ │ │ + bvs.n 3074f8 │ │ │ │ movs r3, r7 │ │ │ │ - subs r7, #74 @ 0x4a │ │ │ │ + subs r6, #250 @ 0xfa │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvs.n 3074cc │ │ │ │ + bvs.n 30742c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307518 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -346975,65 +346984,65 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ cbz r0, 30757c │ │ │ │ ldr r5, [pc, #224] @ (307624 ) │ │ │ │ mov r1, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54b424 │ │ │ │ + bl 54b3d4 │ │ │ │ ldr r3, [pc, #216] @ (307628 ) │ │ │ │ ldr r2, [pc, #216] @ (30762c ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r0, [r4, #0] │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #176] @ (307630 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [pc, #172] @ (307634 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54b424 │ │ │ │ + bl 54b3d4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #160] @ (307638 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r2, [pc, #160] @ (30763c ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ str r0, [r4, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 307568 │ │ │ │ ldr r2, [pc, #136] @ (307640 ) │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #136] @ (307644 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #124] @ (307648 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c9158 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ @@ -347049,50 +347058,50 @@ │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #92] @ (307654 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ adds r5, #222 @ 0xde │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r4!, {r2, r3, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bvs.n 30752c │ │ │ │ + bvs.n 30768c │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r1, #58] @ 0x3a │ │ │ │ + strh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vqadd.u64 d0, d4, d28 │ │ │ │ - bvs.n 307710 │ │ │ │ + mcr2 0, 7, r0, cr4, cr12, {1} │ │ │ │ + bvs.n 307670 │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 3076b0 │ │ │ │ + bpl.n 307610 │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mcr2 0, 7, r0, cr10, cr12, {1} │ │ │ │ - cmp r6, #106 @ 0x6a │ │ │ │ + mrc2 0, 4, r0, cr10, cr12, {1} │ │ │ │ + cmp r6, #26 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r6, #126 @ 0x7e │ │ │ │ + cmp r6, #46 @ 0x2e │ │ │ │ movs r5, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #52] @ 0x34 │ │ │ │ + strh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 3075f8 │ │ │ │ + bpl.n 307558 │ │ │ │ movs r5, r7 │ │ │ │ - bpl.n 3075a4 │ │ │ │ + bpl.n 307704 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307658 : │ │ │ │ str r1, [r0, #76] @ 0x4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -347119,19 +347128,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ bl 225e2c │ │ │ │ nop │ │ │ │ - strh r6, [r1, #48] @ 0x30 │ │ │ │ + strh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 3076d0 │ │ │ │ + bmi.n 307630 │ │ │ │ movs r5, r7 │ │ │ │ - bpl.n 30777c │ │ │ │ + bpl.n 3076dc │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003076ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -347143,24 +347152,24 @@ │ │ │ │ ldr r2, [pc, #132] @ (30774c ) │ │ │ │ ldr r1, [pc, #136] @ (307750 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #116] @ (307754 ) │ │ │ │ ldr r1, [pc, #116] @ (307758 ) │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #17 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #104] @ (30775c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 307736 │ │ │ │ cmp r4, #15 │ │ │ │ bhi.n 307722 │ │ │ │ @@ -347190,36 +347199,36 @@ │ │ │ │ ldr r1, [pc, #56] @ (307770 ) │ │ │ │ add.w r3, r5, #100 @ 0x64 │ │ │ │ ldr r0, [pc, #52] @ (307774 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - strh r4, [r2, #46] @ 0x2e │ │ │ │ + strh r4, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 3077fc │ │ │ │ + bpl.n 30775c │ │ │ │ movs r3, r7 │ │ │ │ - subs r5, #96 @ 0x60 │ │ │ │ + subs r5, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stc2 0, cr0, [r6, #240]! @ 0xf0 │ │ │ │ - bmi.n 307718 │ │ │ │ + ldc2l 0, cr0, [r6, #-240] @ 0xffffff10 │ │ │ │ + bmi.n 307678 │ │ │ │ movs r5, r7 │ │ │ │ ldmia r2, {r2, r3, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldmia r2!, {r3, r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r6, #42] @ 0x2a │ │ │ │ + strh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 30785c │ │ │ │ + bmi.n 3077bc │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 307708 │ │ │ │ + bmi.n 307868 │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 30783c │ │ │ │ + bmi.n 30779c │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 30771c │ │ │ │ + bmi.n 30767c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307778 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -347235,26 +347244,26 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (3077c4 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2bb164 │ │ │ │ nop │ │ │ │ - strh r4, [r0, #40] @ 0x28 │ │ │ │ + strh r4, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 3076c8 │ │ │ │ + bmi.n 307828 │ │ │ │ movs r3, r7 │ │ │ │ - subs r4, #138 @ 0x8a │ │ │ │ + subs r4, #58 @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003077c8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -347294,25 +347303,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (307840 ) │ │ │ │ ldr r0, [pc, #32] @ (307844 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - strh r4, [r1, #36] @ 0x24 │ │ │ │ + strh r4, [r7, #32] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 30775c │ │ │ │ + bcc.n 3078bc │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 3078b0 │ │ │ │ + bcc.n 307810 │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r7, #34] @ 0x22 │ │ │ │ + strh r0, [r5, #32] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 307940 │ │ │ │ + bcc.n 3078a0 │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 3078c4 │ │ │ │ + bcc.n 307824 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307848 : │ │ │ │ cbz r0, 307864 │ │ │ │ cmp r1, #3 │ │ │ │ ite le │ │ │ │ movle r1, #0 │ │ │ │ @@ -347334,19 +347343,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (307890 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r4, #32] │ │ │ │ + strh r2, [r2, #30] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 3078e0 │ │ │ │ + bcs.n 307840 │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 3078fc │ │ │ │ + bcc.n 30785c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307894 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347375,24 +347384,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #108] @ (307944 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #84] @ (307948 ) │ │ │ │ ldr r1, [pc, #88] @ (30794c ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 3ea94c │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ clz r3, r2 │ │ │ │ @@ -347410,22 +347419,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r4, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r4, [r0, #30] │ │ │ │ + strh r4, [r6, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #82 @ 0x52 │ │ │ │ + subs r3, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 3079c8 │ │ │ │ + bcs.n 307928 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xfb96003c │ │ │ │ - bcs.n 3078ec │ │ │ │ + @ instruction: 0xfb46003c │ │ │ │ + bcs.n 307a4c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307950 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347470,23 +347479,23 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #112] @ (307a38 ) │ │ │ │ ldr r1, [pc, #112] @ (307a3c ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 3e1de8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -347516,138 +347525,138 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ ldmia r0!, {r2, r3} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + strh r6, [r3, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 307b14 │ │ │ │ + bcs.n 307a74 │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, #122 @ 0x7a │ │ │ │ + subs r2, #42 @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xfac0003c │ │ │ │ - bne.n 307a30 │ │ │ │ + @ instruction: 0xfa70003c │ │ │ │ + bne.n 307990 │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r0, #20] │ │ │ │ + strh r0, [r6, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 307954 │ │ │ │ + bne.n 307ab4 │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 307b18 │ │ │ │ + bcs.n 307a78 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307a4c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr.w ip, [pc, #44] @ 307a90 │ │ │ │ ldr r2, [pc, #44] @ (307a94 ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (307a98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r6, #16] │ │ │ │ + strh r2, [r4, #14] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfa1c003c │ │ │ │ - vst1.8 @ instruction: 0xf9c2003c │ │ │ │ + vst1.8 @ instruction: 0xf9cc003c │ │ │ │ + ldr??.w r0, [r2, ip, lsl #3] │ │ │ │ │ │ │ │ 00307a9c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54d994 │ │ │ │ + bl 54d944 │ │ │ │ ldr.w ip, [pc, #44] @ 307ae0 │ │ │ │ ldr r2, [pc, #44] @ (307ae4 ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (307ae8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r4, #14] │ │ │ │ + strh r2, [r2, #12] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vst1.8 @ instruction: 0xf9cc003c │ │ │ │ - ldr??.w r0, [r2, ip, lsl #3] │ │ │ │ + ldr??.w r0, [ip, ip, lsl #3] │ │ │ │ + vld4.8 {d0-d3}, [r2 :256], ip │ │ │ │ │ │ │ │ 00307aec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #64] @ (307b44 ) │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #64] @ (307b48 ) │ │ │ │ ldr r2, [pc, #64] @ (307b4c ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (307b50 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #52] @ (307b54 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dc54 │ │ │ │ + bl 54dc04 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ cmp r7, #254 @ 0xfe │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r0, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr??.w r0, [r6, ip, lsl #3] │ │ │ │ - ldrsb.w r0, [ip, ip, lsl #3] │ │ │ │ + vld4.8 {d0-d3}, [r6 :256], ip │ │ │ │ + str.w r0, [ip, #60] @ 0x3c │ │ │ │ subs r2, #8 │ │ │ │ ... │ │ │ │ │ │ │ │ 00307b58 : │ │ │ │ - b.w 54dc54 │ │ │ │ + b.w 54dc04 │ │ │ │ │ │ │ │ 00307b5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (307bb0 ) │ │ │ │ @@ -347656,40 +347665,40 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (307bb8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #44] @ (307bbc ) │ │ │ │ ldr r1, [pc, #48] @ (307bc0 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r5, #8] │ │ │ │ + strh r0, [r3, #6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - beq.n 307b0c │ │ │ │ + beq.n 307c6c │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, #176 @ 0xb0 │ │ │ │ + subs r0, #96 @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr??.w r0, [sl, #60] @ 0x3c │ │ │ │ - beq.n 307c28 │ │ │ │ + strh.w r0, [sl, #60] @ 0x3c │ │ │ │ + ldmia r7, {r1, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307bc4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347714,55 +347723,55 @@ │ │ │ │ lsrs r4, r1, #16 │ │ │ │ movs r5, r0 │ │ │ │ ldr r1, [pc, #168] @ (307ca8 ) │ │ │ │ ldr r0, [pc, #172] @ (307cac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #144] @ (307cb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #140] @ (307cb4 ) │ │ │ │ ldr r2, [pc, #144] @ (307cb8 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #136] @ (307cbc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #132] @ (307cc0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dc54 │ │ │ │ + bl 54dc04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #96] @ (307cc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #92] @ (307cc8 ) │ │ │ │ ldr r2, [pc, #96] @ (307ccc ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (307cd0 ) │ │ │ │ @@ -347770,54 +347779,54 @@ │ │ │ │ add r1, pc │ │ │ │ b.n 307c36 │ │ │ │ ldr r1, [pc, #84] @ (307cd4 ) │ │ │ │ ldr r0, [pc, #88] @ (307cd8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 307c0a │ │ │ │ ldr r1, [pc, #76] @ (307cdc ) │ │ │ │ ldr r0, [pc, #80] @ (307ce0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 307c0a │ │ │ │ cmp r7, #50 @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #4] │ │ │ │ + strh r4, [r1, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - beq.n 307c64 │ │ │ │ + beq.n 307bc4 │ │ │ │ movs r5, r7 │ │ │ │ - beq.n 307be8 │ │ │ │ + beq.n 307d48 │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r6, #2] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr.w r0, [sl, ip, lsl #3] │ │ │ │ - strb.w r0, [r0, ip, lsl #3] │ │ │ │ + strb.w r0, [sl, ip, lsl #3] │ │ │ │ + @ instruction: 0xf7b0003c │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, r3] │ │ │ │ + ldr r6, [r0, r2] │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r5, #0] │ │ │ │ + ldrb r6, [r3, #31] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb.w r0, [r6, ip, lsl #3] │ │ │ │ - @ instruction: 0xf7bc003c │ │ │ │ - strh r4, [r3, #0] │ │ │ │ + @ instruction: 0xf7c6003c │ │ │ │ + @ instruction: 0xf76c003c │ │ │ │ + ldrb r4, [r1, #31] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - beq.n 307d58 │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + ldrb r4, [r7, #30] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - beq.n 307d08 │ │ │ │ + ldmia r7, {r1, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307ce4 : │ │ │ │ cbnz r0, 307cfa │ │ │ │ ldr r3, [pc, #108] @ (307d54 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -347837,43 +347846,43 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (307d60 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #56] @ (307d64 ) │ │ │ │ ldr r1, [pc, #60] @ (307d68 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stmia r4!, {r3, r4, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r1, #30] │ │ │ │ + ldrb r2, [r7, #28] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r7!, {r2, r3} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ - adds r7, #18 │ │ │ │ + adds r6, #194 @ 0xc2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf75c003c │ │ │ │ - ldmia r6!, {r2, r4, r7} │ │ │ │ + @ instruction: 0xf70c003c │ │ │ │ + ldmia r6, {r2, r6} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307d6c : │ │ │ │ cbnz r0, 307d82 │ │ │ │ ldr r3, [pc, #108] @ (307ddc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -347893,47 +347902,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (307de8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #56] @ (307dec ) │ │ │ │ ldr r1, [pc, #60] @ (307df0 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stmia r4!, {r4} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r0, #28] │ │ │ │ + ldrb r2, [r6, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r6!, {r2, r7} │ │ │ │ + ldmia r6!, {r2, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #138 @ 0x8a │ │ │ │ + adds r6, #58 @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf6d4003c │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + @ instruction: 0xf684003c │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (307dfc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ strh r6, [r2, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -347941,33 +347950,33 @@ │ │ │ │ ldr r2, [pc, #52] @ (307e4c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #52] @ (307e50 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #40] @ (307e54 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r7, #28] │ │ │ │ + ldrb r2, [r5, #27] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r6!, {r3} │ │ │ │ + ldmia r5, {r3, r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #14 │ │ │ │ + adds r5, #190 @ 0xbe │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -347990,33 +347999,33 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r5, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r7, [pc, #1432] @ 308440 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r2, [pc, #1408] @ 308444 │ │ │ │ ldr.w r1, [pc, #1408] @ 308448 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #14 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r5, #0 │ │ │ │ bl 307b5c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #12] │ │ │ │ str.w r5, [sl, #4] │ │ │ │ @@ -348054,50 +348063,50 @@ │ │ │ │ ldr.w r1, [pc, #1304] @ 308460 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [pc, #1288] @ 308464 │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cbz r3, 307f7e │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1268] @ 308468 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cbz r3, 307f96 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1248] @ 30846c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr.w r1, [pc, #1240] @ 308470 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ movw r7, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2c7f6c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5543fc │ │ │ │ + bl 5543ac │ │ │ │ ldr.w r3, [pc, #1216] @ 308474 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ bl 307b58 │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ str.w r9, [r3, r5, lsl #2] │ │ │ │ @@ -348127,15 +348136,15 @@ │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 307f0c │ │ │ │ ldr.w r0, [pc, #1136] @ 30847c │ │ │ │ subs r1, #3 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 308136 │ │ │ │ ldr.w r3, [pc, #1116] @ 308480 │ │ │ │ movs r5, #0 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ @@ -348167,50 +348176,50 @@ │ │ │ │ ldr.w r1, [pc, #1056] @ 308490 │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [pc, #1040] @ 308494 │ │ │ │ mov r2, r5 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 3080a6 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1020] @ (308498 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ cbz r3, 3080be │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1000] @ (30849c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr r1, [pc, #992] @ (3084a0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, fp │ │ │ │ movw r8, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2c7f6c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5543fc │ │ │ │ + bl 5543ac │ │ │ │ ldr r3, [pc, #920] @ (308474 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [r7, r3] │ │ │ │ bl 307b58 │ │ │ │ add.w r3, r6, #116 @ 0x74 │ │ │ │ str.w sl, [r3, r5, lsl #2] │ │ │ │ @@ -348239,15 +348248,15 @@ │ │ │ │ bls.w 3083b0 │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 30803a │ │ │ │ ldr r0, [pc, #888] @ (3084a4 ) │ │ │ │ subs r1, #4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 308416 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 308236 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cbz r3, 308154 │ │ │ │ @@ -348265,53 +348274,53 @@ │ │ │ │ ldr r1, [pc, #848] @ (3084b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 30818e │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #820] @ (3084b8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cbz r3, 3081a6 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #800] @ (3084bc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ mov r9, sl │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 579f68 │ │ │ │ + bl 579f18 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ str.w r0, [r9], #4 │ │ │ │ bne.n 3081aa │ │ │ │ ldr r1, [pc, #764] @ (3084c0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ - bl 5543fc │ │ │ │ + bl 5543ac │ │ │ │ ldr r3, [pc, #672] @ (308474 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ mov r2, r9 │ │ │ │ bl 307b58 │ │ │ │ mov r1, sl │ │ │ │ @@ -348344,27 +348353,27 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 30823c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #672] @ (3084cc ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30823c │ │ │ │ ldr r3, [pc, #572] @ (308474 ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r8, [pc, #656] @ 3084d0 │ │ │ │ add r8, pc │ │ │ │ mov r0, r8 │ │ │ │ bl 307a4c │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5543fc │ │ │ │ + bl 5543ac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 307b58 │ │ │ │ str.w r5, [r6, #136] @ 0x88 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -348385,51 +348394,51 @@ │ │ │ │ ldr r1, [pc, #596] @ (3084e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r3, 3082cc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #568] @ (3084e4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ cbz r3, 3082cc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #548] @ (3084e8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cbz r3, 3082e4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #528] @ (3084ec ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr r1, [pc, #520] @ (3084f0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5543fc │ │ │ │ + bl 5543ac │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ bl 307b58 │ │ │ │ str.w r5, [r6, #140] @ 0x8c │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -348471,26 +348480,26 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 223240 │ │ │ │ ldr r1, [pc, #412] @ (3084fc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 60fdc8 │ │ │ │ + bl 60fd78 │ │ │ │ mov r8, r0 │ │ │ │ b.n 308064 │ │ │ │ ldr r0, [pc, #400] @ (308500 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 223240 │ │ │ │ ldr r1, [pc, #392] @ (308504 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 60fdc8 │ │ │ │ + bl 60fd78 │ │ │ │ mov r7, r0 │ │ │ │ b.n 307f3a │ │ │ │ ldr r3, [pc, #380] @ (308508 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 308114 │ │ │ │ @@ -348500,15 +348509,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 308114 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #360] @ (30850c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 308114 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ b.n 308136 │ │ │ │ ldr r3, [pc, #344] @ (308510 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -348519,15 +348528,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 307ff4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #316] @ (308514 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 307ff4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ b.n 30801a │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 308320 │ │ │ │ ldr r2, [pc, #292] @ (308518 ) │ │ │ │ @@ -348540,15 +348549,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 30832a │ │ │ │ ldr r0, [pc, #276] @ (30851c ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30832a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #264] @ (308520 ) │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #264] @ (308524 ) │ │ │ │ ldr r0, [pc, #264] @ (308528 ) │ │ │ │ add r3, pc │ │ │ │ @@ -348557,131 +348566,131 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r3, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r0, #27] │ │ │ │ + ldrb r6, [r6, #25] │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs.w r0, ip, #12320768 @ 0xbc0000 │ │ │ │ - sbc.w r0, r2, #12320768 @ 0xbc0000 │ │ │ │ - ldrb r6, [r2, #25] │ │ │ │ + sbc.w r0, ip, #12320768 @ 0xbc0000 │ │ │ │ + adds.w r0, r2, #12320768 @ 0xbc0000 │ │ │ │ + ldrb r6, [r0, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r4, #232 @ 0xe8 │ │ │ │ + cmp r4, #152 @ 0x98 │ │ │ │ movs r5, r7 │ │ │ │ subs r6, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r3} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r4, {r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r3, r7} │ │ │ │ movs r3, r7 │ │ │ │ - adds r4, #226 @ 0xe2 │ │ │ │ + adds r4, #146 @ 0x92 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r3, #30] │ │ │ │ + ldrb r4, [r1, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf4c8003c │ │ │ │ - revsh r4, r5 │ │ │ │ + orns r0, r8, #12320768 @ 0xbc0000 │ │ │ │ + hlt 0x001c │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r5, r6, r7} │ │ │ │ + ldmia r4, {r2, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r5, #20] │ │ │ │ + ldrb r0, [r3, #19] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, #202 @ 0xca │ │ │ │ + adds r0, #122 @ 0x7a │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5, {r5, r6} │ │ │ │ + ldmia r5!, {r4} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #184 @ 0xb8 │ │ │ │ + adds r3, #104 @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r6, #25] │ │ │ │ + ldrb r2, [r4, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf3a0003c │ │ │ │ - cbnz r4, 3084d0 │ │ │ │ + @ instruction: 0xf350003c │ │ │ │ + cbnz r4, 3084bc │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [sp, #336] @ 0x150 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r4!, {r2, r3, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - movs r0, #58 @ 0x3a │ │ │ │ + subs r2, r5, #7 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r6, #15] │ │ │ │ + ldrb r0, [r4, #14] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r2, r3, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #196 @ 0xc4 │ │ │ │ + adds r2, #116 @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf2b8003c │ │ │ │ - @ instruction: 0xb8dc │ │ │ │ + @ instruction: 0xf268003c │ │ │ │ + @ instruction: 0xb88c │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, r0, #7 │ │ │ │ + subs r4, r6, #5 │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r0, [r0, r7] │ │ │ │ + ldrsb r0, [r6, r5] │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r3!, {r2, r5, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r1, #11] │ │ │ │ + ldrb r2, [r7, #9] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r7} │ │ │ │ + ldmia r1, {r1, r2, r6} │ │ │ │ movs r3, r7 │ │ │ │ - adds r1, #158 @ 0x9e │ │ │ │ + adds r1, #78 @ 0x4e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf192003c │ │ │ │ - ldmia r3!, {r1, r5, r7} │ │ │ │ + adc.w r0, r2, #60 @ 0x3c │ │ │ │ + ldmia r3!, {r1, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb79e │ │ │ │ + @ instruction: 0xb74e │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ movs r5, r7 │ │ │ │ movs r7, #222 @ 0xde │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2!, {r4, r6} │ │ │ │ + ldmia r2!, {} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7, {r3, r5, r7} │ │ │ │ + ldmia r7!, {r3, r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7, {r1, r2, r3, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r5} │ │ │ │ + ldmia r1!, {r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [pc, #320] @ (308654 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r4} │ │ │ │ movs r5, r7 │ │ │ │ str r0, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r4} │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r6, #4] │ │ │ │ + ldrb r6, [r4, #3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r1!, {r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [r1, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrb.w r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #15 │ │ │ │ itee le │ │ │ │ movle r2, #0 │ │ │ │ @@ -348705,25 +348714,25 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (308594 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldr r3, [pc, #32] @ (3085b8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w r0, [r0, #1776] @ 0x6f0 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #152] @ (308650 ) │ │ │ │ @@ -348731,88 +348740,88 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #156] @ (308658 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #140] @ (30865c ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #136] @ (308660 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #124] @ (308664 ) │ │ │ │ ldr r1, [pc, #128] @ (308668 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #112] @ (30866c ) │ │ │ │ ldr r1, [pc, #116] @ (308670 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #104] @ (308674 ) │ │ │ │ ldr r1, [pc, #104] @ (308678 ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r0, [r5, #67] @ 0x43 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #6 │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ strh.w r3, [r6, #108] @ 0x6c │ │ │ │ movw r3, #1537 @ 0x601 │ │ │ │ strh.w r3, [r6, #114] @ 0x72 │ │ │ │ strb.w r0, [r5, #66] @ 0x42 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [pc, #68] @ (30867c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r4, [r6, #31] │ │ │ │ + strb r4, [r4, #30] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r6!, {r1, r2, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r4} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #110 @ 0x6e │ │ │ │ + cmp r6, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 308ac8 │ │ │ │ + b.n 308a28 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r4, #62] @ 0x3e │ │ │ │ + strh r2, [r2, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 30864c │ │ │ │ + bhi.n 3085ac │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 308610 │ │ │ │ + bhi.n 308570 │ │ │ │ movs r4, r7 │ │ │ │ lsls r7, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r4, r7} │ │ │ │ + ldmia r0!, {r6} │ │ │ │ movs r5, r7 │ │ │ │ strb r4, [r0, #23] │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r5, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ lsls r2, r3, #29 │ │ │ │ @@ -348837,25 +348846,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (308714 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #76] @ (308718 ) │ │ │ │ ldr r1, [pc, #76] @ (30871c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #60] @ (308720 ) │ │ │ │ ldr r2, [pc, #64] @ (308724 ) │ │ │ │ mov.w r1, #28672 @ 0x7000 │ │ │ │ add r3, pc │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ @@ -348866,23 +348875,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r6, #27] │ │ │ │ + strb r4, [r4, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r4} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r5, #110 @ 0x6e │ │ │ │ + cmp r5, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 308990 │ │ │ │ + b.n 3088f0 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r5, #54] @ 0x36 │ │ │ │ + strh r4, [r3, #52] @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [pc, #608] @ (308984 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r3, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -348894,25 +348903,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (308798 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #76] @ (30879c ) │ │ │ │ ldr r1, [pc, #76] @ (3087a0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #60] @ (3087a4 ) │ │ │ │ ldr r2, [pc, #64] @ (3087a8 ) │ │ │ │ movw r1, #28944 @ 0x7110 │ │ │ │ add r3, pc │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ add r2, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ @@ -348923,23 +348932,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r6, #25] │ │ │ │ + strb r0, [r4, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r4!, {r1, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r4, #234 @ 0xea │ │ │ │ + cmp r4, #154 @ 0x9a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 30890c │ │ │ │ + b.n 30886c │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + strh r0, [r3, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [pc, #80] @ (3087f8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r3, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -348952,42 +348961,42 @@ │ │ │ │ ldr r1, [pc, #76] @ (308814 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w ip, [pc, #60] @ 308818 │ │ │ │ add.w r2, r0, #2560 @ 0xa00 │ │ │ │ ldr r1, [pc, #56] @ (30881c ) │ │ │ │ mov.w r3, #7520 @ 0x1d60 │ │ │ │ add ip, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 554234 │ │ │ │ + bl 5541e4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r5, #23] │ │ │ │ + strb r2, [r3, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r6!, {r5, r6, r7} │ │ │ │ + stmia r6!, {r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - push {r4, r6} │ │ │ │ + push {} │ │ │ │ movs r5, r7 │ │ │ │ - cbz r4, 308842 │ │ │ │ + cbz r4, 30882e │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 308880 │ │ │ │ sub sp, #8 │ │ │ │ @@ -348996,42 +349005,42 @@ │ │ │ │ ldr r1, [pc, #76] @ (308888 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w ip, [pc, #60] @ 30888c │ │ │ │ add.w r2, r0, #2560 @ 0xa00 │ │ │ │ ldr r1, [pc, #56] @ (308890 ) │ │ │ │ mov.w r3, #7520 @ 0x1d60 │ │ │ │ add ip, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 554234 │ │ │ │ + bl 5541e4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r6, #21] │ │ │ │ + strb r6, [r4, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r4} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r6!, {r1, r2, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ - cbz r0, 30890a │ │ │ │ + cbz r0, 3088f6 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r0, 30889a │ │ │ │ + sub sp, #288 @ 0x120 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #160] @ 308944 │ │ │ │ sub sp, #12 │ │ │ │ @@ -349039,15 +349048,15 @@ │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #156] @ (30894c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add.w lr, r0, #1776 @ 0x6f0 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ movs r2, #0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r2, [r3, #128] @ 0x80 │ │ │ │ movs r1, #7 │ │ │ │ @@ -349082,19 +349091,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r2, [r0, #20] │ │ │ │ + strb r2, [r6, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r6!, {r1, r4} │ │ │ │ + stmia r5!, {r1, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r1 │ │ │ │ ldrb.w ip, [r3, #96] @ 0x60 │ │ │ │ cmp.w ip, #15 │ │ │ │ ble.n 30896c │ │ │ │ movs r0, #0 │ │ │ │ @@ -349142,15 +349151,15 @@ │ │ │ │ orr.w r2, r2, lr │ │ │ │ ands r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #104] @ (308a80 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -349163,24 +349172,24 @@ │ │ │ │ add.w r8, r6, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #88] @ (308a88 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #72] @ (308a8c ) │ │ │ │ ldr r1, [pc, #72] @ (308a90 ) │ │ │ │ add.w r3, r6, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 33f38c │ │ │ │ cmp r4, #4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 308a2c │ │ │ │ movs r0, #0 │ │ │ │ @@ -349188,23 +349197,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r2, #14] │ │ │ │ + strb r2, [r0, #13] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {} │ │ │ │ + stmia r1!, {r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r1, #252 @ 0xfc │ │ │ │ + cmp r1, #172 @ 0xac │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r0, #24] │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r0, #6 │ │ │ │ + lsrs r2, r6, #4 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #200] @ (308b70 ) │ │ │ │ add.w r5, r0, #1776 @ 0x6f0 │ │ │ │ @@ -349220,24 +349229,24 @@ │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ ldr r1, [pc, #176] @ (308b78 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #160] @ (308b7c ) │ │ │ │ ldr r1, [pc, #160] @ (308b80 ) │ │ │ │ add.w r3, r7, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r4 │ │ │ │ bl 33f38c │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ add r3, r4 │ │ │ │ ldrb.w r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #15 │ │ │ │ @@ -349272,23 +349281,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strb r0, [r0, #12] │ │ │ │ + strb r0, [r6, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + stmia r1!, {r5} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r1, #100 @ 0x64 │ │ │ │ + cmp r1, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r7, #20] │ │ │ │ + strh r2, [r5, #18] │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r5, #3 │ │ │ │ + lsrs r2, r3, #2 │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #2 │ │ │ │ ittt eq │ │ │ │ addeq.w r3, r0, #16384 @ 0x4000 │ │ │ │ moveq r2, #0 │ │ │ │ strbeq.w r2, [r3, #2940] @ 0xb7c │ │ │ │ b.n 308a94 │ │ │ │ @@ -349303,63 +349312,63 @@ │ │ │ │ ldr r1, [pc, #108] @ (308c18 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #92] @ (308c1c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #92] @ (308c20 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #80] @ (308c24 ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #80] @ (308c28 ) │ │ │ │ addw r1, r6, #1780 @ 0x6f4 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ bl 2baeb0 │ │ │ │ ldr r1, [pc, #68] @ (308c2c ) │ │ │ │ mov.w r3, #696 @ 0x2b8 │ │ │ │ add.w r2, r6, #1864 @ 0x748 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 554234 │ │ │ │ + bl 5541e4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r0, #8] │ │ │ │ + strb r4, [r6, #6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r1, r2, r4} │ │ │ │ + stmia r2!, {r1, r2, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r3} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, #102 @ 0x66 │ │ │ │ + cmp r0, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r3!, {r2} │ │ │ │ + stmia r2!, {r2, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #192] @ (308d04 ) │ │ │ │ @@ -349374,18 +349383,18 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #180] @ (308d10 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #172] @ (308d14 ) │ │ │ │ add r1, pc │ │ │ │ - bl 54dce8 │ │ │ │ + bl 54dc98 │ │ │ │ movs r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #96 @ 0x60 │ │ │ │ bl 298b00 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #156] @ (308d18 ) │ │ │ │ movs r3, #4 │ │ │ │ @@ -349437,35 +349446,35 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2981e0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2973b4 │ │ │ │ - stmia r2!, {r1, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r3, #5] │ │ │ │ + strb r6, [r1, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - it gt │ │ │ │ - movgt r3, r7 │ │ │ │ - movs r7, #208 @ 0xd0 │ │ │ │ + it vc │ │ │ │ + movvc r3, r7 │ │ │ │ + movs r7, #128 @ 0x80 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r4, r7} │ │ │ │ + stmia r2!, {r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r7} │ │ │ │ + stmia r2!, {r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r1, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r5} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r5} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r4} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r1, r5, r6} │ │ │ │ + stmia r2!, {r1, r4} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r3, r4, r6} │ │ │ │ + stmia r2!, {r3} │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r3 │ │ │ │ sub sp, #8 │ │ │ │ @@ -349506,47 +349515,47 @@ │ │ │ │ add r2, pc │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ add.w r9, r4, #76 @ 0x4c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #376] @ (308f38 ) │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #368] @ (308f3c ) │ │ │ │ add r6, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov sl, r2 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 341668 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r8, r5, #1776 @ 0x6f0 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ movs r6, #15 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r8, #-8] │ │ │ │ mov r1, r4 │ │ │ │ @@ -349592,15 +349601,15 @@ │ │ │ │ orr.w ip, ip, lr │ │ │ │ ands r3, r1 │ │ │ │ and.w ip, ip, r2 │ │ │ │ orrs.w r3, r3, ip │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 308e18 │ │ │ │ mov r4, r8 │ │ │ │ add.w r6, r5, #1840 @ 0x730 │ │ │ │ movs r7, #15 │ │ │ │ sub.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -349616,38 +349625,38 @@ │ │ │ │ lsl.w ip, r7, ip │ │ │ │ orr.w ip, ip, lr │ │ │ │ and.w ip, ip, r2 │ │ │ │ orrs.w r3, r3, ip │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 308ece │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r3, #0] │ │ │ │ + ldr r6, [r1, #124] @ 0x7c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r3} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r1!, {r1, r3, r5} │ │ │ │ + stmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - bkpt 0x0084 │ │ │ │ + bkpt 0x0034 │ │ │ │ movs r3, r7 │ │ │ │ - movs r6, #140 @ 0x8c │ │ │ │ + movs r6, #60 @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r0, #24 │ │ │ │ + lsls r6, r6, #22 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r1, #31] │ │ │ │ + ldrb r6, [r7, #29] │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w r9, [pc, #1092] @ 309398 │ │ │ │ @@ -349667,38 +349676,38 @@ │ │ │ │ add.w r3, r9, #60 @ 0x3c │ │ │ │ ldr.w r1, [pc, #1068] @ 3093ac │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ add.w r8, r9, #76 @ 0x4c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr.w r2, [pc, #1032] @ 3093b0 │ │ │ │ ldr.w r1, [pc, #1032] @ 3093b4 │ │ │ │ add.w r3, r9, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3422ac │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 342318 │ │ │ │ mov r3, sl │ │ │ │ @@ -349754,40 +349763,40 @@ │ │ │ │ add.w r9, r8, #76 @ 0x4c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r5, #1864 @ 0x748 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ str.w r9, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #836] @ (3093cc ) │ │ │ │ mov.w r2, #2000 @ 0x7d0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #812] @ (3093d0 ) │ │ │ │ add.w r3, r8, #92 @ 0x5c │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54db94 │ │ │ │ + bl 54db44 │ │ │ │ cbnz r0, 3090e0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -349797,58 +349806,58 @@ │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #752] @ (3093d8 ) │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ - bl 553c3c │ │ │ │ + bl 553bec │ │ │ │ ldr r2, [pc, #740] @ (3093dc ) │ │ │ │ ldr r1, [pc, #744] @ (3093e0 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r3, #14 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r8, [pc, #720] @ 3093e4 │ │ │ │ bl 307778 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add.w r0, r5, #2560 @ 0xa00 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ add r8, pc │ │ │ │ adds r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add.w r0, r5, #2560 @ 0xa00 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54db94 │ │ │ │ + bl 54db44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3090ca │ │ │ │ ldrb.w r3, [fp, #3115] @ 0xc2b │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30932c │ │ │ │ ldrb.w r3, [fp, #3112] @ 0xc28 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -349865,74 +349874,74 @@ │ │ │ │ add r8, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #7008 @ 0x1b60 │ │ │ │ - bl 554234 │ │ │ │ + bl 5541e4 │ │ │ │ add.w sl, r7, #76 @ 0x4c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ adds r7, #92 @ 0x5c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #568] @ (3093fc ) │ │ │ │ adds r2, #3 │ │ │ │ add r1, pc │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #548] @ (309400 ) │ │ │ │ ldr.w r2, [fp, #2936] @ 0xb78 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #524] @ (309404 ) │ │ │ │ ldrb.w r2, [fp, #3116] @ 0xc2c │ │ │ │ add r1, pc │ │ │ │ - bl 54c754 │ │ │ │ + bl 54c704 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #500] @ (309408 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54db94 │ │ │ │ + bl 54db44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3090ca │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r2, [r5, #1816] @ 0x718 │ │ │ │ movs r1, #0 │ │ │ │ bl 2bb164 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ movs r3, #4 │ │ │ │ ldr r1, [pc, #436] @ (30940c ) │ │ │ │ mov r2, r5 │ │ │ │ @@ -349954,20 +349963,20 @@ │ │ │ │ ldr r1, [pc, #416] @ (309420 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #400] @ (309424 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ ldr r3, [pc, #308] @ (3093d4 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ @@ -349981,15 +349990,15 @@ │ │ │ │ bl 2bb164 │ │ │ │ b.n 309054 │ │ │ │ ldr r0, [pc, #356] @ (309428 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add.w r7, r5, #1776 @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 54f454 │ │ │ │ + bl 54f404 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 3061a0 │ │ │ │ mov r2, r7 │ │ │ │ subs r3, r0, #4 │ │ │ │ add.w ip, r0, #60 @ 0x3c │ │ │ │ ldr.w r1, [r3, #4]! │ │ │ │ @@ -350003,15 +350012,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (309434 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #300] @ (309438 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ bl 2baeb0 │ │ │ │ addw r1, r5, #1780 @ 0x6f4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -350025,139 +350034,139 @@ │ │ │ │ adds r6, #32 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2232 @ 0x8b8 │ │ │ │ - bl 554234 │ │ │ │ + bl 5541e4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ mov r1, r8 │ │ │ │ adds r2, #2 │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54db94 │ │ │ │ + bl 54db44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 309174 │ │ │ │ b.n 3090ca │ │ │ │ nop │ │ │ │ - ldr r0, [r2, #100] @ 0x64 │ │ │ │ + ldr r0, [r0, #96] @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r3, r4, r5, r7} │ │ │ │ + pop {r1, r3, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - movs r4, #194 @ 0xc2 │ │ │ │ + movs r4, #114 @ 0x72 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, r3, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ite cs │ │ │ │ - movcs r5, r7 │ │ │ │ - itte mi @ unpredictable │ │ │ │ - movmi r5, r7 │ │ │ │ - ldrbmi r2, [r5, #23] │ │ │ │ - movpl r4, r7 │ │ │ │ - lsls r2, r3, #16 │ │ │ │ + bkpt 0x00dc │ │ │ │ + movs r5, r7 │ │ │ │ + bkpt 0x00f6 │ │ │ │ + movs r5, r7 │ │ │ │ + ldrb r2, [r3, #22] │ │ │ │ + movs r4, r7 │ │ │ │ + lsls r2, r1, #15 │ │ │ │ movs r6, r7 │ │ │ │ lsls r4, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - itee cc │ │ │ │ - movcc r5, r7 │ │ │ │ - cbnz r2, 309434 @ unpredictable │ │ │ │ - movcs r3, r7 │ │ │ │ - movs r3, #202 @ 0xca │ │ │ │ + bkpt 0x00e2 │ │ │ │ + movs r5, r7 │ │ │ │ + cbnz r2, 309420 │ │ │ │ + movs r3, r7 │ │ │ │ + movs r3, #122 @ 0x7a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + ldr r0, [r7, #76] @ 0x4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x00c8 │ │ │ │ + bkpt 0x0078 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r3} │ │ │ │ + cbnz r2, 309442 │ │ │ │ movs r5, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #584 @ 0x248 │ │ │ │ + add r1, sp, #264 @ 0x108 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 309afc │ │ │ │ + b.n 309a5c │ │ │ │ movs r4, r7 │ │ │ │ - b.n 309a4c │ │ │ │ + b.n 3099ac │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r6, #20 │ │ │ │ + lsrs r4, r4, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 3093c0 │ │ │ │ + bvs.n 309320 │ │ │ │ movs r4, r7 │ │ │ │ - bcs.n 309358 │ │ │ │ + bcs.n 3094b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - hlt 0x0010 │ │ │ │ + rev16 r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ - movs r2, #154 @ 0x9a │ │ │ │ + movs r2, #74 @ 0x4a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r2, #64] @ 0x40 │ │ │ │ + ldr r4, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r3, #18 │ │ │ │ + lsrs r4, r1, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 3094a4 │ │ │ │ + bhi.n 309404 │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 309390 │ │ │ │ + bhi.n 3094f0 │ │ │ │ movs r4, r7 │ │ │ │ - hlt 0x001c │ │ │ │ + rev16 r4, r1 │ │ │ │ movs r5, r7 │ │ │ │ bl 1fd40e │ │ │ │ - bl 5cf412 │ │ │ │ - pop {r1, r3, r4, r6, r7} │ │ │ │ + bl 5cf412 │ │ │ │ + pop {r1, r3, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r0, 309448 │ │ │ │ + cbnz r0, 309434 │ │ │ │ movs r3, r7 │ │ │ │ - movs r1, #168 @ 0xa8 │ │ │ │ + movs r1, #88 @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 30977c │ │ │ │ + b.n 3096dc │ │ │ │ movs r4, r7 │ │ │ │ - bl 5d342a │ │ │ │ - ldr r6, [r6, #40] @ 0x28 │ │ │ │ + bl 5d342a │ │ │ │ + ldr r6, [r4, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r6, 30943c │ │ │ │ + @ instruction: 0xb8d6 │ │ │ │ movs r3, r7 │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + movs r0, #224 @ 0xe0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r5, #11 │ │ │ │ + lsrs r0, r3, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r3, r5} │ │ │ │ + cbnz r0, 3094b6 │ │ │ │ movs r5, r7 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #4] @ (309448 ) │ │ │ │ add r1, pc │ │ │ │ b.n 308f40 │ │ │ │ - cbnz r4, 309494 │ │ │ │ + revsh r4, r2 │ │ │ │ movs r5, r7 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #4] @ (309454 ) │ │ │ │ add r1, pc │ │ │ │ b.n 308f40 │ │ │ │ - cbnz r0, 3094a2 │ │ │ │ + revsh r0, r3 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00309458 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0030945c : │ │ │ │ @@ -350174,21 +350183,21 @@ │ │ │ │ ldr r3, [pc, #24] @ (309484 ) │ │ │ │ ldr r1, [pc, #24] @ (309488 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 69d26c │ │ │ │ + b.w 69d21c │ │ │ │ nop │ │ │ │ - cbnz r6, 3094ea │ │ │ │ + cbnz r6, 3094d6 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r4, 3094ea │ │ │ │ + cbnz r4, 3094d6 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030948c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -350199,28 +350208,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (3094d4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r6, #20] │ │ │ │ + ldr r6, [r4, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r4, 30952c │ │ │ │ + cbnz r4, 309518 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r4, 309528 │ │ │ │ + revsh r4, r6 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003094d8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -350231,66 +350240,66 @@ │ │ │ │ ldr r1, [pc, #44] @ (309520 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r0, 309566 │ │ │ │ + revsh r0, r1 │ │ │ │ movs r5, r7 │ │ │ │ - revsh r0, r7 │ │ │ │ + hlt 0x0028 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00309524 : │ │ │ │ ldr r3, [pc, #24] @ (309540 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 309544 │ │ │ │ ldr r1, [pc, #24] @ (309548 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 69d26c │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ + b.w 69d21c │ │ │ │ + ldr r6, [r3, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - revsh r4, r3 │ │ │ │ + hlt 0x000c │ │ │ │ movs r5, r7 │ │ │ │ - hlt 0x003c │ │ │ │ + rev16 r4, r5 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030954c : │ │ │ │ ldr r3, [pc, #24] @ (309568 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 30956c │ │ │ │ ldr r1, [pc, #24] @ (309570 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 69d26c │ │ │ │ - ldr r6, [r0, #12] │ │ │ │ + b.w 69d21c │ │ │ │ + ldr r6, [r6, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - hlt 0x0034 │ │ │ │ + rev16 r4, r4 │ │ │ │ movs r5, r7 │ │ │ │ - hlt 0x0014 │ │ │ │ + rev16 r4, r0 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00309574 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00309578 : │ │ │ │ @@ -350351,15 +350360,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (309614 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ subs r4, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -350499,25 +350508,25 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #328] @ (3098e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #316] @ (3098e4 ) │ │ │ │ ldr r1, [pc, #320] @ (3098e8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add.w sl, r4, #104 @ 0x68 │ │ │ │ bl 307ce4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #288] @ (3098ec ) │ │ │ │ @@ -350611,35 +350620,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, r3 │ │ │ │ ... │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #112] @ 0x70 │ │ │ │ + str r2, [r3, #108] @ 0x6c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 3098c8 │ │ │ │ + bgt.n 309828 │ │ │ │ movs r4, r7 │ │ │ │ - bgt.n 309814 │ │ │ │ + bgt.n 309974 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb88a │ │ │ │ + @ instruction: 0xb83a │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb89e │ │ │ │ + @ instruction: 0xb84e │ │ │ │ movs r5, r7 │ │ │ │ subs r2, #78 @ 0x4e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb86e │ │ │ │ + @ instruction: 0xb81e │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb866 │ │ │ │ + @ instruction: 0xb816 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb862 │ │ │ │ + @ instruction: 0xb812 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb85a │ │ │ │ + @ instruction: 0xb80a │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb84e │ │ │ │ + @ instruction: 0xb7fe │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 309954 │ │ │ │ sub sp, #12 │ │ │ │ @@ -350647,15 +350656,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (30995c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #44] @ (309960 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -350663,19 +350672,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r4, #88] @ 0x58 │ │ │ │ + str r2, [r2, #84] @ 0x54 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r0, 30999c │ │ │ │ + uxth r0, r6 │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, r1, r4 │ │ │ │ + subs r2, r7, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 2, pc, cr5, cr15, {7} @ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -350689,34 +350698,34 @@ │ │ │ │ ldr r1, [pc, #48] @ (3099b8 ) │ │ │ │ ldr r2, [pc, #52] @ (3099bc ) │ │ │ │ add ip, pc │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r6 │ │ │ │ bl 3076ac │ │ │ │ orrs r4, r5 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ nop │ │ │ │ - str r0, [r7, #80] @ 0x50 │ │ │ │ + str r0, [r5, #76] @ 0x4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 3098fc │ │ │ │ + bge.n 309a5c │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 3099bc │ │ │ │ + bge.n 30991c │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (3099c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ subs r1, #130 @ 0x82 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 309a58 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -350805,15 +350814,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ adds r0, #4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 69588c │ │ │ │ + bl 69583c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 309aa8 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -350825,15 +350834,15 @@ │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #584] @ (309d40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #580] @ (309d44 ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov sl, r0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add.w r2, r4, #52 @ 0x34 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ mov r1, sl │ │ │ │ @@ -350908,15 +350917,15 @@ │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 309c26 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 695798 │ │ │ │ + bl 695748 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 309d22 │ │ │ │ adds r5, #1 │ │ │ │ strb r7, [r4, #16] │ │ │ │ cmp r5, #6 │ │ │ │ beq.n 309cf6 │ │ │ │ movw r2, #43691 @ 0xaaab │ │ │ │ @@ -351033,49 +351042,49 @@ │ │ │ │ ldr r1, [pc, #76] @ (309d78 ) │ │ │ │ ldr r0, [pc, #80] @ (309d7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - str r6, [r5, #60] @ 0x3c │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r3, r4, r6, r7, lr} │ │ │ │ + push {r3, r7, lr} │ │ │ │ movs r5, r7 │ │ │ │ - push {r2, r3, r5, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r7, lr} │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #60 @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r1, r2, r3, r6, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ movs r5, r7 │ │ │ │ - push {r3, r6, r7, lr} │ │ │ │ + push {r3, r4, r5, r6, lr} │ │ │ │ movs r5, r7 │ │ │ │ - push {r5, r7, lr} │ │ │ │ + push {r4, r6, lr} │ │ │ │ movs r5, r7 │ │ │ │ - push {r1, lr} │ │ │ │ + push {r1, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - bgt.n 309ca8 │ │ │ │ + bgt.n 309e08 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r7, lr} │ │ │ │ + push {r4, r5, lr} │ │ │ │ movs r5, r7 │ │ │ │ - add r7, pc, #280 @ (adr r7, 309e7c ) │ │ │ │ + add r6, pc, #984 @ (adr r6, 30a13c ) │ │ │ │ movs r6, r7 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r0, 309dec │ │ │ │ + cbz r0, 309dd8 │ │ │ │ movs r5, r7 │ │ │ │ - push {r1} │ │ │ │ + cbz r2, 309de0 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r7, #24] │ │ │ │ + str r0, [r5, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r2, 309de4 │ │ │ │ + cbz r2, 309dd0 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb716 │ │ │ │ + @ instruction: 0xb6c6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (309e0c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -351084,26 +351093,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (309e14 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #108] @ (309e18 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (309e1c ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #92] @ (309e20 ) │ │ │ │ ldr r3, [pc, #92] @ (309e24 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #5 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -351116,36 +351125,36 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ (309e2c ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r1, [pc, #52] @ (309e30 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ccdc │ │ │ │ - str r4, [r1, #20] │ │ │ │ + b.w 54cc8c │ │ │ │ + str r4, [r7, #12] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #536 @ 0x218 │ │ │ │ + add r6, sp, #216 @ 0xd8 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r1, #26 │ │ │ │ + asrs r6, r7, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6} │ │ │ │ + ldmia r2!, {r1, r3} │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r1, #0] │ │ │ │ + ldr r2, [r7, #120] @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 309e88 │ │ │ │ + cbz r6, 309e74 │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ @@ -351163,15 +351172,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ adds r2, r0, #4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 69588c │ │ │ │ + bl 69583c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [r1, #28] │ │ │ │ ldr.w lr, [r0, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, lr │ │ │ │ @@ -351273,46 +351282,46 @@ │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #92] @ (309fd0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ bl 3099cc │ │ │ │ b.n 309f96 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ blx 2234f4 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ beq.n 309fba │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 309f8a │ │ │ │ adds r0, #4 │ │ │ │ - bl 6956d4 │ │ │ │ + bl 695684 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 2234f4 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ bne.n 309f96 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2234f0 │ │ │ │ - ldrsh r0, [r6, r5] │ │ │ │ + ldrsh r0, [r4, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r2, 309fe6 │ │ │ │ + cbz r2, 309fd2 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r6, 309fee │ │ │ │ + cbz r6, 309fda │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r5, r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ @@ -351383,15 +351392,15 @@ │ │ │ │ ldr r2, [pc, #124] @ (30a110 ) │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #124] @ (30a114 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 30a0ca │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ ldr.w r2, [r1, #2104] @ 0x838 │ │ │ │ mul.w r3, r0, r3 │ │ │ │ @@ -351421,23 +351430,23 @@ │ │ │ │ str.w lr, [sp, #4] │ │ │ │ ldr.w r1, [ip, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 3ea7e0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 30a0c2 │ │ │ │ nop │ │ │ │ - ldrsh r6, [r1, r1] │ │ │ │ + ldrb r6, [r7, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add sp, #224 @ 0xe0 │ │ │ │ + add r7, sp, #928 @ 0x3a0 │ │ │ │ movs r5, r7 │ │ │ │ - add sp, #296 @ 0x128 │ │ │ │ + add r7, sp, #1000 @ 0x3e8 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (30a120 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ adds r2, #218 @ 0xda │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -351445,40 +351454,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (30a180 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (30a184 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #56] @ (30a188 ) │ │ │ │ ldr r1, [pc, #60] @ (30a18c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r5, r7] │ │ │ │ + ldrb r6, [r3, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #912 @ 0x390 │ │ │ │ + add r2, sp, #592 @ 0x250 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r5, #11 │ │ │ │ + asrs r2, r3, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -351493,15 +351502,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #116] @ (30a22c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #108] @ (30a230 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30a1de │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -351530,32 +351539,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [pc, #52] @ (30a23c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30a1ca │ │ │ │ ... │ │ │ │ - ldrb r2, [r0, r6] │ │ │ │ + ldrb r2, [r6, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, sp, #912 @ 0x390 │ │ │ │ + add r7, sp, #592 @ 0x250 │ │ │ │ movs r5, r7 │ │ │ │ - add r7, sp, #808 @ 0x328 │ │ │ │ + add r7, sp, #488 @ 0x1e8 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r2, r1, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #616 @ 0x268 │ │ │ │ + add r7, sp, #296 @ 0x128 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 30a2c8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -351566,15 +351575,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #108] @ (30a2d4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #100] @ (30a2d8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30a28e │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ @@ -351603,31 +351612,31 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30a27a │ │ │ │ - ldrb r2, [r2, r3] │ │ │ │ + ldrb r2, [r0, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, sp, #208 @ 0xd0 │ │ │ │ + add r6, sp, #912 @ 0x390 │ │ │ │ movs r5, r7 │ │ │ │ - add r7, sp, #104 @ 0x68 │ │ │ │ + add r6, sp, #808 @ 0x328 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r2, r3, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #976 @ 0x3d0 │ │ │ │ + add r6, sp, #656 @ 0x290 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #152] @ 30a390 │ │ │ │ sub sp, #28 │ │ │ │ @@ -351636,15 +351645,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (30a398 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w ip, [r0, #920] @ 0x398 │ │ │ │ mov r3, r0 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 30a368 │ │ │ │ vldr d7, [r3, #928] @ 0x3a0 │ │ │ │ add.w r4, r3, #752 @ 0x2f0 │ │ │ │ ldr r2, [pc, #112] @ (30a39c ) │ │ │ │ @@ -351661,15 +351670,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (30a3a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c8e0c │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r0, #11 │ │ │ │ blx 2258a8 │ │ │ │ @@ -351684,29 +351693,29 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh r1, [r4, #8] │ │ │ │ strb r2, [r4, #10] │ │ │ │ str.w r4, [r3, #920] @ 0x398 │ │ │ │ b.n 30a320 │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, r0] │ │ │ │ + ldrh r2, [r3, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, sp, #496 @ 0x1f0 │ │ │ │ + add r6, sp, #176 @ 0xb0 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, sp, #584 @ 0x248 │ │ │ │ + add r6, sp, #264 @ 0x108 │ │ │ │ movs r5, r7 │ │ │ │ adds r0, #194 @ 0xc2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r4, r7] │ │ │ │ + ldrh r4, [r2, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ + lsls r2, r1, #2 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r6, #3 │ │ │ │ + lsls r0, r4, #2 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, sp, #456 @ 0x1c8 │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030a3b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -351725,65 +351734,63 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #112] @ (30a458 ) │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #104] @ (30a45c ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [pc, #96] @ (30a460 ) │ │ │ │ - bl 54c874 │ │ │ │ + bl 54c824 │ │ │ │ ldr r3, [pc, #96] @ (30a464 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #96] @ (30a468 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r3, #28 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #76] @ (30a46c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c9158 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movw r4, #55536 @ 0xd8f0 │ │ │ │ movt r4, #65535 @ 0xffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2c8cb4 │ │ │ │ lsls r0, r1, #29 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #704 @ 0x2c0 │ │ │ │ - movs r5, r7 │ │ │ │ - ldcl 0, cr0, [r8], {64} @ 0x40 │ │ │ │ - movs r0, r7 │ │ │ │ + add r5, sp, #384 @ 0x180 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r4, r4] │ │ │ │ + stc 0, cr0, [r8], {64} @ 0x40 │ │ │ │ + vshr.u32 d16, d28, #24 │ │ │ │ + ldrh r2, [r2, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r2, r3 │ │ │ │ - movs r5, r7 │ │ │ │ + vshr.u8 d16, d28, #6 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -351832,27 +351839,27 @@ │ │ │ │ b.w 3fc720 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3fcc64 │ │ │ │ ldr r0, [pc, #28] @ (30a510 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 30a4c2 │ │ │ │ nop │ │ │ │ lsls r2, r0, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r5, sp, #0 │ │ │ │ + add r4, sp, #704 @ 0x2c0 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030a514 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -351872,24 +351879,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r4, #38 @ 0x26 │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ movs r5, r7 │ │ │ │ cmp r7, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (30a56c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5517b8 │ │ │ │ + b.w 551768 │ │ │ │ nop │ │ │ │ cmp r7, #36 @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -351935,15 +351942,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 6078b8 │ │ │ │ + bl 607868 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r5 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 30a6f0 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -351971,22 +351978,22 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 30a78a │ │ │ │ add.w r3, r4, r2, lsl #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strh r2, [r3, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 696374 │ │ │ │ + bl 696324 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30a746 │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 6956c4 │ │ │ │ + bl 695674 │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 30a778 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ b.n 30a5c2 │ │ │ │ @@ -352006,15 +352013,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 30a6c8 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 69572c │ │ │ │ + bl 6956dc │ │ │ │ adds r6, #16 │ │ │ │ blx 223ed8 │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 30a6b2 │ │ │ │ ldr r2, [pc, #352] @ (30a82c ) │ │ │ │ ldr r3, [pc, #336] @ (30a81c ) │ │ │ │ @@ -352061,15 +352068,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 30a7de │ │ │ │ cmp r7, #0 │ │ │ │ blt.n 30a74e │ │ │ │ ldrh.w r3, [r4, #1036] @ 0x40c │ │ │ │ b.n 30a634 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d3c4 │ │ │ │ + bl 69d374 │ │ │ │ b.n 30a65c │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 30a772 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 30a688 │ │ │ │ @@ -352085,15 +352092,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 30a690 │ │ │ │ ldr r1, [pc, #192] @ (30a83c ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 6aadb8 │ │ │ │ + bl 6aad68 │ │ │ │ b.n 30a676 │ │ │ │ ldr r1, [pc, #180] @ (30a840 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 30a648 │ │ │ │ ldr r1, [pc, #168] @ (30a844 ) │ │ │ │ @@ -352101,15 +352108,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30a648 │ │ │ │ ldr r0, [pc, #160] @ (30a848 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 30a648 │ │ │ │ ldr r1, [pc, #144] @ (30a84c ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 30a702 │ │ │ │ @@ -352118,29 +352125,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 30a702 │ │ │ │ ldr r0, [pc, #124] @ (30a850 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30a702 │ │ │ │ ldr r3, [pc, #116] @ (30a854 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30a73c │ │ │ │ ldr r3, [pc, #88] @ (30a844 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30a73c │ │ │ │ ldr r0, [pc, #96] @ (30a858 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 30a73c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (30a85c ) │ │ │ │ movs r2, #211 @ 0xd3 │ │ │ │ ldr r1, [pc, #84] @ (30a860 ) │ │ │ │ ldr r0, [pc, #84] @ (30a864 ) │ │ │ │ @@ -352156,41 +352163,41 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r6, r0, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r2, [r6, r7] │ │ │ │ + ldrsb r2, [r4, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #688 @ 0x2b0 │ │ │ │ + add r2, sp, #368 @ 0x170 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r0, 30a85a │ │ │ │ + cbnz r0, 30a846 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ bxns lr │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #368 @ 0x170 │ │ │ │ + add r3, sp, #48 @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ strb r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #760 @ 0x2f8 │ │ │ │ + add r2, sp, #440 @ 0x1b8 │ │ │ │ movs r5, r7 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #464 @ 0x1d0 │ │ │ │ + add r2, sp, #144 @ 0x90 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r2, [r1, r5] │ │ │ │ + ldrsb r2, [r7, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #16 │ │ │ │ + add r1, sp, #720 @ 0x2d0 │ │ │ │ movs r5, r7 │ │ │ │ - add r2, sp, #104 @ 0x68 │ │ │ │ + add r1, sp, #808 @ 0x328 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -352207,35 +352214,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 607648 │ │ │ │ + bl 6075f8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 30a8c4 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 30a8ce │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 607648 │ │ │ │ + bl 6075f8 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 30a8ac │ │ │ │ adds r0, #4 │ │ │ │ beq.n 30a89e │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 30a8de │ │ │ │ mov r0, r6 │ │ │ │ - bl 6078b8 │ │ │ │ + bl 607868 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (30a914 ) │ │ │ │ ldr r3, [pc, #44] @ (30a910 ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -352266,44 +352273,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (30a98c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w ip, [pc, #72] @ 30a990 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (30a994 ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb r6, [r4, r0] │ │ │ │ + strb r6, [r2, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, pc, #944 @ (adr r2, 30ad3c ) │ │ │ │ + add r2, pc, #624 @ (adr r2, 30abfc ) │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r6, #11 │ │ │ │ + lsrs r2, r4, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r3, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -352324,31 +352331,31 @@ │ │ │ │ ldr r0, [pc, #20] @ (30a9dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r2, r6] │ │ │ │ + strb r2, [r0, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, sp, #304 @ 0x130 │ │ │ │ + add r7, pc, #1008 @ (adr r7, 30adcc ) │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #608 @ 0x260 │ │ │ │ + add r1, sp, #288 @ 0x120 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (30aa6c ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 30aa56 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 69588c │ │ │ │ + bl 69583c │ │ │ │ cbnz r0, 30aa12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -352357,33 +352364,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30aa36 │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ ldr r3, [pc, #60] @ (30aa74 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30aa1e │ │ │ │ ldr r3, [pc, #52] @ (30aa78 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30aa1e │ │ │ │ ldr r0, [pc, #48] @ (30aa7c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30aa1e │ │ │ │ ldr r3, [pc, #40] @ (30aa80 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (30aa84 ) │ │ │ │ ldr r0, [pc, #40] @ (30aa88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -352395,21 +352402,21 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #328 @ 0x148 │ │ │ │ + add r1, sp, #8 │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r7, r3] │ │ │ │ + strb r2, [r5, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #720 @ (adr r7, 30ad58 ) │ │ │ │ + add r7, pc, #400 @ (adr r7, 30ac18 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #176 @ 0xb0 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 30acac │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ @@ -352429,34 +352436,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (30acc0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #496] @ (30acc4 ) │ │ │ │ ldr r1, [pc, #496] @ (30acc8 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 224f44 │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 607b44 │ │ │ │ + bl 607af4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30abd8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 30a868 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -352502,27 +352509,27 @@ │ │ │ │ ldr r1, [pc, #344] @ (30acd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #405 @ 0x195 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 30abae │ │ │ │ ldr r3, [pc, #324] @ (30acdc ) │ │ │ │ mov.w r2, #388 @ 0x184 │ │ │ │ ldr r4, [pc, #324] @ (30ace0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #324] @ (30ace4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r2, [pc, #312] @ (30ace8 ) │ │ │ │ ldr r3, [pc, #260] @ (30acb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -352540,39 +352547,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (30acf0 ) │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 30abae │ │ │ │ ldr r3, [pc, #256] @ (30acf4 ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r4, [pc, #252] @ (30acf8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #252] @ (30acfc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 30abae │ │ │ │ ldr r2, [pc, #240] @ (30ad00 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (30ad04 ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 607eb8 │ │ │ │ + bl 607e68 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (30ad08 ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -352594,86 +352601,86 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 30ab34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (30ad14 ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30ab34 │ │ │ │ ldr r1, [pc, #152] @ (30ad18 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 30ab6a │ │ │ │ ldr r1, [pc, #132] @ (30ad10 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30ab6a │ │ │ │ ldr r0, [pc, #132] @ (30ad1c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 30ab6a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r6, r2] │ │ │ │ + strb r2, [r4, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ + add r0, sp, #872 @ 0x368 │ │ │ │ movs r5, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #288 @ 0x120 │ │ │ │ + add r0, sp, #992 @ 0x3e0 │ │ │ │ movs r5, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vst4.8 {d16-d19}, [sl :256], ip │ │ │ │ - vld4.8 {d16-d19}, [r0 :256], ip │ │ │ │ + ldr??.w r0, [sl, #60] @ 0x3c │ │ │ │ + ldrsb.w r0, [r0, ip, lsl #3] │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, r7] │ │ │ │ + strh r0, [r1, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #872 @ 0x368 │ │ │ │ + add r1, sp, #552 @ 0x228 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, pc, #560 @ (adr r6, 30af0c ) │ │ │ │ + add r6, pc, #240 @ (adr r6, 30adcc ) │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r7, r6] │ │ │ │ + strh r0, [r5, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #24 │ │ │ │ + add r0, sp, #728 @ 0x2d8 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, pc, #440 @ (adr r6, 30aea0 ) │ │ │ │ + add r6, pc, #120 @ (adr r6, 30ad60 ) │ │ │ │ movs r5, r7 │ │ │ │ vqadd.u16 q8, q5, q6 │ │ │ │ - add r0, sp, #192 @ 0xc0 │ │ │ │ + add r7, pc, #896 @ (adr r7, 30b070 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r6, pc, #176 @ (adr r6, 30ada4 ) │ │ │ │ + add r5, pc, #880 @ (adr r5, 30b064 ) │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r3, r5] │ │ │ │ + strh r2, [r1, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, sp, #896 @ 0x380 │ │ │ │ + add r0, sp, #576 @ 0x240 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, pc, #64 @ (adr r6, 30ad40 ) │ │ │ │ + add r5, pc, #768 @ (adr r5, 30b000 ) │ │ │ │ movs r5, r7 │ │ │ │ ldr??.w pc, [r7, #255]! │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - add r1, sp, #352 @ 0x160 │ │ │ │ + add r1, sp, #32 │ │ │ │ movs r5, r7 │ │ │ │ cmp r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #920 @ (adr r7, 30b0b0 ) │ │ │ │ + add r7, pc, #600 @ (adr r7, 30af70 ) │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #504 @ 0x1f8 │ │ │ │ + add r0, sp, #184 @ 0xb8 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (30af1c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -352731,15 +352738,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 30add2 │ │ │ │ ldr r0, [pc, #356] @ (30af2c ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 30adf6 │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -352751,15 +352758,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 30ade8 │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 695734 │ │ │ │ + b.w 6956e4 │ │ │ │ ldr r0, [pc, #296] @ (30af30 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 30ae18 │ │ │ │ ldr r0, [pc, #280] @ (30af28 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -352780,19 +352787,19 @@ │ │ │ │ bpl.n 30ad58 │ │ │ │ ldr r0, [pc, #256] @ (30af38 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr r0, [pc, #244] @ (30af3c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 30aed8 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30ad58 │ │ │ │ @@ -352810,15 +352817,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 30ad58 │ │ │ │ ldr r0, [pc, #184] @ (30af44 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 30ae20 │ │ │ │ add r3, pc, #8 @ (adr r3, 30aea4 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -352857,27 +352864,27 @@ │ │ │ │ ldc2l 0, cr0, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #72 @ 0x48 │ │ │ │ + add r7, pc, #776 @ (adr r7, 30b238 ) │ │ │ │ movs r5, r7 │ │ │ │ cmp ip, lr │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #200 @ 0xc8 │ │ │ │ + add r7, pc, #904 @ (adr r7, 30b2c4 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r7, pc, #376 @ (adr r7, 30b0b8 ) │ │ │ │ + add r7, pc, #56 @ (adr r7, 30af78 ) │ │ │ │ movs r5, r7 │ │ │ │ lsrs r4, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #600 @ (adr r7, 30b1a0 ) │ │ │ │ + add r7, pc, #280 @ (adr r7, 30b060 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (30afe8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -352886,25 +352893,25 @@ │ │ │ │ ldr r1, [pc, #144] @ (30aff0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #128] @ (30aff4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (30aff8 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ vldr d7, [pc, #84] @ 30afe0 │ │ │ │ ldr r2, [pc, #108] @ (30affc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #108] @ (30b000 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -352933,25 +352940,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #992] @ (30b3cc ) │ │ │ │ + ldr r7, [pc, #672] @ (30b28c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf4c2003c │ │ │ │ - @ instruction: 0xf4d6003c │ │ │ │ - add r4, pc, #408 @ (adr r4, 30b190 ) │ │ │ │ + orns r0, r2, #12320768 @ 0xbc0000 │ │ │ │ + eor.w r0, r6, #12320768 @ 0xbc0000 │ │ │ │ + add r4, pc, #88 @ (adr r4, 30b050 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r4, pc, #536 @ (adr r4, 30b214 ) │ │ │ │ + add r4, pc, #216 @ (adr r4, 30b0d4 ) │ │ │ │ movs r5, r7 │ │ │ │ movs r4, #242 @ 0xf2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, pc, #112 @ (adr r7, 30b074 ) │ │ │ │ + add r6, pc, #816 @ (adr r6, 30b334 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (30b19c ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -353024,20 +353031,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30b030 │ │ │ │ ldr r0, [pc, #232] @ (30b1b0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30b030 │ │ │ │ ldr r0, [pc, #224] @ (30b1b4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 30b15a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30b030 │ │ │ │ @@ -353073,15 +353080,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (30b1a8 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 30b030 │ │ │ │ ldr r0, [pc, #104] @ (30b1bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30b030 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 30b0e6 │ │ │ │ add r3, pc, #8 @ (adr r3, 30b168 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -353103,25 +353110,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, r7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #648 @ (adr r5, 30b43c ) │ │ │ │ + add r5, pc, #328 @ (adr r5, 30b2fc ) │ │ │ │ movs r5, r7 │ │ │ │ - add r5, pc, #984 @ (adr r5, 30b590 ) │ │ │ │ + add r5, pc, #664 @ (adr r5, 30b450 ) │ │ │ │ movs r5, r7 │ │ │ │ lsrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #696 @ (adr r5, 30b478 ) │ │ │ │ + add r5, pc, #376 @ (adr r5, 30b338 ) │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (30b1c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -353130,44 +353137,44 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #72] @ (30b22c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #60] @ (30b230 ) │ │ │ │ ldr r1, [pc, #60] @ (30b234 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r4, r0, #1768 @ 0x6e8 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 30a514 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 341138 │ │ │ │ - ldr r6, [pc, #192] @ (30b2e8 ) │ │ │ │ + ldr r5, [pc, #896] @ (30b5a8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, pc, #424 @ (adr r5, 30b3d4 ) │ │ │ │ + add r5, pc, #104 @ (adr r5, 30b294 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r5, pc, #504 @ (adr r5, 30b428 ) │ │ │ │ + add r5, pc, #184 @ (adr r5, 30b2e8 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [sp, #168] @ 0xa8 │ │ │ │ + ldr r1, [sp, #872] @ 0x368 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r6, #8 │ │ │ │ + lsls r2, r4, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (30b2c8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -353176,31 +353183,31 @@ │ │ │ │ ldr r1, [pc, #128] @ (30b2d0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #112] @ (30b2d4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (30b2d8 ) │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #96] @ (30b2dc ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [pc, #88] @ (30b2e0 ) │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ mov.w r3, #2176 @ 0x880 │ │ │ │ strh.w r3, [r4, #114] @ 0x72 │ │ │ │ @@ -353218,32 +353225,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r5, [pc, #784] @ (30b5dc ) │ │ │ │ + ldr r5, [pc, #464] @ (30b49c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r6, r2, #7 │ │ │ │ + lsls r6, r0, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r5, r7, lr} │ │ │ │ + push {r4, r6, lr} │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r2, r5] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ movs r4, r7 │ │ │ │ ldr r5, [pc, #376] @ (30b458 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (30b2f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -353310,25 +353317,25 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #88] @ (30b3f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #76] @ (30b3f8 ) │ │ │ │ ldr r1, [pc, #76] @ (30b3fc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #60] @ (30b400 ) │ │ │ │ ldr r3, [pc, #64] @ (30b404 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (30b408 ) │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ @@ -353341,23 +353348,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [pc, #736] @ (30b6d0 ) │ │ │ │ + ldr r4, [pc, #416] @ (30b590 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp sl, fp │ │ │ │ + cmp sl, r1 │ │ │ │ movs r5, r7 │ │ │ │ - cmp lr, sp │ │ │ │ + cmp lr, r3 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r7, #1 │ │ │ │ + movs r4, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -353375,55 +353382,55 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #68] @ (30b48c ) │ │ │ │ ldr r1, [pc, #72] @ (30b490 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #60] @ (30b494 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (30b498 ) │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #176] @ (30b534 ) │ │ │ │ + ldr r3, [pc, #880] @ (30b7f4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, pc, #296 @ (adr r3, 30b5b0 ) │ │ │ │ + add r2, pc, #1000 @ (adr r2, 30b870 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r3, pc, #352 @ (adr r3, 30b5ec ) │ │ │ │ + add r3, pc, #32 @ (adr r3, 30b4ac ) │ │ │ │ movs r5, r7 │ │ │ │ - cmp r6, r5 │ │ │ │ + add lr, fp │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r5, r6] │ │ │ │ + ldr r2, [r3, r5] │ │ │ │ movs r5, r7 │ │ │ │ - add r3, pc, #224 @ (adr r3, 30b578 ) │ │ │ │ + add r2, pc, #928 @ (adr r2, 30b838 ) │ │ │ │ movs r5, r7 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (30b53c ) │ │ │ │ @@ -353434,27 +353441,27 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #124] @ (30b548 ) │ │ │ │ ldr r1, [pc, #124] @ (30b54c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #124] @ (30b550 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #108] @ (30b554 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30b518 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ittte ls │ │ │ │ @@ -353482,34 +353489,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30b4ec │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #44] @ (30b560 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30b4ec │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #632] @ (30b7b8 ) │ │ │ │ + ldr r3, [pc, #312] @ (30b678 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, pc, #736 @ (adr r2, 30b824 ) │ │ │ │ + add r2, pc, #416 @ (adr r2, 30b6e4 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #808 @ (adr r2, 30b870 ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 30b730 ) │ │ │ │ movs r5, r7 │ │ │ │ - str r7, [sp, #304] @ 0x130 │ │ │ │ + str r6, [sp, #1008] @ 0x3f0 │ │ │ │ movs r3, r7 │ │ │ │ - vhadd.u16 q8, q3, q1 │ │ │ │ + vhadd.u8 q0, q3, q1 │ │ │ │ @ instruction: 0xf62e005c │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #440 @ (adr r2, 30b71c ) │ │ │ │ + add r2, pc, #120 @ (adr r2, 30b5dc ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #144] @ (30b604 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -353518,15 +353525,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (30b60c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ ldr r6, [pc, #124] @ (30b610 ) │ │ │ │ cmp r3, #2 │ │ │ │ add r6, pc │ │ │ │ it hi │ │ │ │ movhi r2, #255 @ 0xff │ │ │ │ bhi.n 30b5c6 │ │ │ │ @@ -353535,15 +353542,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (30b618 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #104] @ (30b61c ) │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 30b5da │ │ │ │ @@ -353566,37 +353573,37 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 30b5c2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #52] @ (30b628 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ b.n 30b5c2 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #864] @ (30b968 ) │ │ │ │ + ldr r2, [pc, #544] @ (30b828 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, pc, #984 @ (adr r1, 30b9e4 ) │ │ │ │ + add r1, pc, #664 @ (adr r1, 30b8a4 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #16 @ (adr r2, 30b620 ) │ │ │ │ + add r1, pc, #720 @ (adr r1, 30b8e0 ) │ │ │ │ movs r5, r7 │ │ │ │ sbcs.w r0, r8, #14417920 @ 0xdc0000 │ │ │ │ - str r6, [sp, #512] @ 0x200 │ │ │ │ + str r6, [sp, #192] @ 0xc0 │ │ │ │ movs r3, r7 │ │ │ │ - cdp2 0, 8, cr0, cr8, cr2, {2} │ │ │ │ + cdp2 0, 3, cr0, cr8, cr2, {2} │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #824 @ (adr r1, 30b964 ) │ │ │ │ + add r1, pc, #504 @ (adr r1, 30b824 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #488] @ 30b824 │ │ │ │ sub sp, #8 │ │ │ │ @@ -353608,15 +353615,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #480] @ (30b830 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.w 30b79a │ │ │ │ tbb [pc, r5] │ │ │ │ ldr r0, [pc, #448] @ (30b82c ) │ │ │ │ subs r0, r3, r2 │ │ │ │ movs r3, r0 │ │ │ │ @@ -353626,15 +353633,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #448] @ (30b83c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #432] @ (30b840 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30b7fa │ │ │ │ movs r0, #0 │ │ │ │ b.n 30b7c4 │ │ │ │ @@ -353651,15 +353658,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (30b84c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #368] @ (30b840 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30b69a │ │ │ │ ldr r3, [pc, #376] @ (30b850 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -353672,29 +353679,29 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 30b69a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #360] @ (30b858 ) │ │ │ │ ldr r0, [pc, #364] @ (30b85c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30b69a │ │ │ │ ldr.w ip, [pc, #356] @ 30b860 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #352] @ (30b864 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #348] @ (30b868 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #288] @ (30b840 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30b69a │ │ │ │ ldr r3, [pc, #296] @ (30b850 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -353707,29 +353714,29 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 30b69a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #300] @ (30b86c ) │ │ │ │ ldr r0, [pc, #304] @ (30b870 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30b69a │ │ │ │ ldr.w ip, [pc, #296] @ 30b874 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #292] @ (30b878 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #288] @ (30b87c ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #208] @ (30b840 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30b69a │ │ │ │ ldr r3, [pc, #216] @ (30b850 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -353742,27 +353749,27 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 30b69a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #240] @ (30b880 ) │ │ │ │ ldr r0, [pc, #244] @ (30b884 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30b69a │ │ │ │ ldr.w ip, [pc, #236] @ 30b888 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #232] @ (30b88c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #232] @ (30b890 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #132] @ (30b840 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30b7d6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -353782,15 +353789,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30b7c0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #164] @ (30b894 ) │ │ │ │ ldr r0, [pc, #168] @ (30b898 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30b7c0 │ │ │ │ ldr r3, [pc, #84] @ (30b850 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30b69a │ │ │ │ ldr r3, [pc, #76] @ (30b854 ) │ │ │ │ @@ -353799,74 +353806,74 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 30b69a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #132] @ (30b89c ) │ │ │ │ ldr r0, [pc, #136] @ (30b8a0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30b69a │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #64] @ (30b868 ) │ │ │ │ + ldr r1, [pc, #768] @ (30bb28 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, pc, #144 @ (adr r1, 30b8bc ) │ │ │ │ + add r0, pc, #848 @ (adr r0, 30bb7c ) │ │ │ │ movs r5, r7 │ │ │ │ - add r1, pc, #216 @ (adr r1, 30b908 ) │ │ │ │ + add r0, pc, #920 @ (adr r0, 30bbc8 ) │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xf4b6005c │ │ │ │ - ldr r1, [pc, #864] @ (30bb98 ) │ │ │ │ + ldr r1, [pc, #544] @ (30ba58 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #648] @ 0x288 │ │ │ │ + str r5, [sp, #328] @ 0x148 │ │ │ │ movs r3, r7 │ │ │ │ - stc2 0, cr0, [ip, #264]! @ 0x108 │ │ │ │ + ldc2l 0, cr0, [ip, #-264] @ 0xfffffef8 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #624] @ (30bab8 ) │ │ │ │ + ldr r1, [pc, #304] @ (30b978 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #408] @ 0x198 │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ movs r3, r7 │ │ │ │ - ldc2l 0, cr0, [r0, #-264]! @ 0xfffffef8 │ │ │ │ + stc2 0, cr0, [r0, #-264]! @ 0xfffffef8 │ │ │ │ cmp r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #160 @ (adr r1, 30b8fc ) │ │ │ │ + add r0, pc, #864 @ (adr r0, 30bbbc ) │ │ │ │ movs r5, r7 │ │ │ │ - add r0, pc, #1016 @ (adr r0, 30bc58 ) │ │ │ │ + add r0, pc, #696 @ (adr r0, 30bb18 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [pc, #312] @ (30b99c ) │ │ │ │ + ldr r0, [pc, #1016] @ (30bc5c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc2 0, cr0, [r0, #-264]! @ 0xfffffef8 │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ + ldc2l 0, cr0, [r0], {66} @ 0x42 │ │ │ │ + str r4, [sp, #776] @ 0x308 │ │ │ │ movs r3, r7 │ │ │ │ - add r0, pc, #800 @ (adr r0, 30bb90 ) │ │ │ │ + add r0, pc, #480 @ (adr r0, 30ba50 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r0, pc, #696 @ (adr r0, 30bb2c ) │ │ │ │ + add r0, pc, #376 @ (adr r0, 30b9ec ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [pc, #1016] @ (30bc70 ) │ │ │ │ + ldr r0, [pc, #696] @ (30bb30 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldc2l 0, cr0, [r0], {66} @ 0x42 │ │ │ │ - str r4, [sp, #776] @ 0x308 │ │ │ │ + stc2 0, cr0, [r0], {66} @ 0x42 │ │ │ │ + str r4, [sp, #456] @ 0x1c8 │ │ │ │ movs r3, r7 │ │ │ │ - add r0, pc, #320 @ (adr r0, 30b9c4 ) │ │ │ │ + add r0, pc, #0 @ (adr r0, 30b884 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r0, pc, #376 @ (adr r0, 30ba00 ) │ │ │ │ + add r0, pc, #56 @ (adr r0, 30b8c0 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [pc, #696] @ (30bb44 ) │ │ │ │ + ldr r0, [pc, #376] @ (30ba04 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [sp, #480] @ 0x1e0 │ │ │ │ + str r4, [sp, #160] @ 0xa0 │ │ │ │ movs r3, r7 │ │ │ │ - stc2 0, cr0, [r2], {66} @ 0x42 │ │ │ │ - add r0, pc, #256 @ (adr r0, 30b998 ) │ │ │ │ + ldc2 0, cr0, [r2], #-264 @ 0xfffffef8 │ │ │ │ + ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, pc, #48 @ (adr r0, 30b8d0 ) │ │ │ │ + ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [sp, #856] @ 0x358 │ │ │ │ + ldr r7, [sp, #536] @ 0x218 │ │ │ │ movs r5, r7 │ │ │ │ cmp r1, #1 │ │ │ │ itt le │ │ │ │ movle r3, #12 │ │ │ │ strble.w r3, [r0, #193] @ 0xc1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -353964,15 +353971,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strh.w ip, [r0, #186] @ 0xba │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #212] @ 0xd4 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ b.n 30baf4 │ │ │ │ ldrb.w r4, [r0, #168] @ 0xa8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 30ba58 │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #548] @ (30bc1c ) │ │ │ │ @@ -353990,15 +353997,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 30b93c │ │ │ │ ldr r0, [pc, #532] @ (30bc28 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ ldr.w lr, [r1] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 30b93c │ │ │ │ ldr r1, [pc, #504] @ (30bc2c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -354009,15 +354016,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30b93c │ │ │ │ ldr r0, [pc, #484] @ (30bc30 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30b93c │ │ │ │ lsrs r4, r4, #6 │ │ │ │ orr.w r4, r2, r4, lsl #4 │ │ │ │ subs r1, r4, #3 │ │ │ │ cmp r1, #51 @ 0x33 │ │ │ │ bhi.w 30bbb2 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -354184,19 +354191,19 @@ │ │ │ │ @ instruction: 0xf23a005c │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #152] @ 0x98 │ │ │ │ + ldr r5, [sp, #856] @ 0x358 │ │ │ │ movs r5, r7 │ │ │ │ adds r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #144] @ 0x90 │ │ │ │ + ldr r5, [sp, #848] @ 0x350 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1068] @ 30c074 │ │ │ │ cmp r2, #16 │ │ │ │ @@ -354291,15 +354298,15 @@ │ │ │ │ ldr r0, [pc, #852] @ (30c088 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r7 │ │ │ │ strd r9, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 30bde6 │ │ │ │ strb.w r9, [r4, #168] @ 0xa8 │ │ │ │ movs.w r0, r9, lsl #31 │ │ │ │ bmi.n 30bc90 │ │ │ │ ldrb.w r3, [r4, #194] @ 0xc2 │ │ │ │ @@ -354312,15 +354319,15 @@ │ │ │ │ ldrb.w r2, [r4, #196] @ 0xc4 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #212] @ 0xd4 │ │ │ │ tst r3, r2 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ tst.w r9, #4 │ │ │ │ beq.n 30bc90 │ │ │ │ ldrb.w r5, [r4, #182] @ 0xb6 │ │ │ │ ldrh.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #8 │ │ │ │ cmp.w r5, #49152 @ 0xc000 │ │ │ │ it ge │ │ │ │ @@ -354340,15 +354347,15 @@ │ │ │ │ bic.w r2, r2, #4 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ strb.w r2, [r4, #168] @ 0xa8 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ ldrb.w r3, [r4, #168] @ 0xa8 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ orr.w r3, r1, r3, lsl #4 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #30 │ │ │ │ bhi.w 30bc90 │ │ │ │ add r1, pc, #8 @ (adr r1, 30be04 ) │ │ │ │ @@ -354485,15 +354492,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30bea4 │ │ │ │ b.n 30be92 │ │ │ │ ldr r0, [pc, #312] @ (30c08c ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 30bc8a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30bd20 │ │ │ │ @@ -354579,17 +354586,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #576] @ 0x240 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ + ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030c090 : │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ push {lr} │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strb.w r2, [r0, #194] @ 0xc2 │ │ │ │ @@ -354710,15 +354717,15 @@ │ │ │ │ strb.w r1, [fp, #194] @ 0xc2 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [fp, #212] @ 0xd4 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strb.w r9, [fp, #203] @ 0xcb │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -354779,15 +354786,15 @@ │ │ │ │ bne.n 30c202 │ │ │ │ ldrb.w r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [r7, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 30c202 │ │ │ │ b.n 30c148 │ │ │ │ nop │ │ │ │ - subs r6, #92 @ 0x5c │ │ │ │ + subs r6, #12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0030c2bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -354807,33 +354814,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #184] @ 0xb8 │ │ │ │ + str r5, [sp, #888] @ 0x378 │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r7, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (30c30c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ asrs r6, r0, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1984] @ 0x7c0 │ │ │ │ bl 43d72c │ │ │ │ ldr.w r0, [r4, #1980] @ 0x7bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f50c │ │ │ │ + b.w 54f4bc │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #132] @ (30c3cc ) │ │ │ │ @@ -354844,15 +354851,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (30c3d4 ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 30c2bc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -354862,15 +354869,15 @@ │ │ │ │ bl 341408 │ │ │ │ str.w r0, [r4, #1980] @ 0x7bc │ │ │ │ addw r0, r4, #1988 @ 0x7c4 │ │ │ │ bl 43d178 │ │ │ │ mov r0, r5 │ │ │ │ bl 30c090 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r0, [pc, #48] @ (30c3d8 ) │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ @@ -354878,19 +354885,19 @@ │ │ │ │ str.w r0, [r4, #1984] @ 0x7c0 │ │ │ │ bl 43d6a8 │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 43d118 │ │ │ │ nop │ │ │ │ - subs r5, #68 @ 0x44 │ │ │ │ + subs r4, #244 @ 0xf4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r1, #6] │ │ │ │ + ldrh r0, [r7, #2] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf0d00042 │ │ │ │ + eor.w r0, r0, #66 @ 0x42 │ │ │ │ str r6, [r7, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (30c470 ) │ │ │ │ @@ -354900,27 +354907,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (30c478 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #116] @ (30c47c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (30c480 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #4332 @ 0x10ec │ │ │ │ movt r4, #32809 @ 0x8029 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #92] @ (30c484 ) │ │ │ │ ldr r2, [pc, #96] @ (30c488 ) │ │ │ │ ldr r3, [pc, #96] @ (30c48c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -354932,40 +354939,40 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r4, #164 @ 0xa4 │ │ │ │ + subs r4, #84 @ 0x54 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r5, #0] │ │ │ │ + strh r2, [r3, #62] @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ - bics.w r0, r2, #66 @ 0x42 │ │ │ │ - add r3, pc, #1016 @ (adr r3, 30c878 ) │ │ │ │ + vmla.i32 d16, d2, d2[0] │ │ │ │ + add r3, pc, #696 @ (adr r3, 30c738 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #696] @ (30c73c ) │ │ │ │ + ldr r1, [pc, #376] @ (30c5fc ) │ │ │ │ movs r4, r7 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ asrs r0, r2, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #80] @ 0x50 │ │ │ │ + str r4, [sp, #784] @ 0x310 │ │ │ │ movs r5, r7 │ │ │ │ lsls r6, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -354976,15 +354983,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (30c4f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #52] @ (30c4fc ) │ │ │ │ add.w r1, r0, #6080 @ 0x17c0 │ │ │ │ ldr r2, [pc, #48] @ (30c500 ) │ │ │ │ adds r1, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -354994,23 +355001,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r3, #230 @ 0xe6 │ │ │ │ + subs r3, #150 @ 0x96 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, pc, #336 @ (adr r3, 30c648 ) │ │ │ │ + add r3, pc, #16 @ (adr r3, 30c508 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #8] @ (30c504 ) │ │ │ │ + ldr r0, [pc, #712] @ (30c7c4 ) │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [sp, #616] @ 0x268 │ │ │ │ + str r4, [sp, #296] @ 0x128 │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r5, #16] │ │ │ │ + strb r0, [r3, #15] │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -355045,15 +355052,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ strd r3, r7, [sp, #52] @ 0x34 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne.n 30c53a │ │ │ │ ldr r2, [pc, #68] @ (30c5c0 ) │ │ │ │ ldr r3, [pc, #44] @ (30c5a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -355072,19 +355079,19 @@ │ │ │ │ nop │ │ │ │ b.n 30c180 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [pc, #576] @ (30c7f4 ) │ │ │ │ + ldr r0, [pc, #256] @ (30c6b4 ) │ │ │ │ movs r4, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #752 @ (adr r4, 30c8ac ) │ │ │ │ + add r4, pc, #432 @ (adr r4, 30c76c ) │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ b.n 30c0e4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -355096,24 +355103,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #84] @ (30c630 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #72] @ (30c634 ) │ │ │ │ ldr r1, [pc, #72] @ (30c638 ) │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #60] @ (30c63c ) │ │ │ │ add.w r1, r5, #6368 @ 0x18e0 │ │ │ │ ldr r2, [pc, #56] @ (30c640 ) │ │ │ │ adds r1, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -355123,26 +355130,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r2, #244 @ 0xf4 │ │ │ │ + subs r2, #164 @ 0xa4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, pc, #184 @ (adr r2, 30c6e8 ) │ │ │ │ + add r1, pc, #888 @ (adr r1, 30c9a8 ) │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0x47de │ │ │ │ + @ instruction: 0x478e │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r6, #48] @ 0x30 │ │ │ │ + strh r4, [r4, #46] @ 0x2e │ │ │ │ movs r3, r7 │ │ │ │ - cdp 0, 3, cr0, cr12, cr2, {2} │ │ │ │ - str r3, [sp, #392] @ 0x188 │ │ │ │ + stcl 0, cr0, [ip, #264]! @ 0x108 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r6, #11] │ │ │ │ + strb r0, [r4, #10] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (30c6a0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -355152,33 +355159,33 @@ │ │ │ │ ldr r1, [pc, #72] @ (30c6a8 ) │ │ │ │ adds r4, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #8192 @ 0x2000 │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #2536] @ 0x9e8 │ │ │ │ bl 42602c │ │ │ │ ldr.w r0, [r5, #2536] @ 0x9e8 │ │ │ │ blx 2234f4 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r3, #2368] @ 0x940 │ │ │ │ bl 33c5b8 │ │ │ │ ldr.w r0, [r4, #2280] @ 0x8e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 43d72c │ │ │ │ - subs r2, #116 @ 0x74 │ │ │ │ + subs r2, #36 @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ + str r2, [sp, #840] @ 0x348 │ │ │ │ movs r5, r7 │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r2, [sp, #896] @ 0x380 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -355241,15 +355248,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 225e8c │ │ │ │ nop │ │ │ │ - subs r1, #148 @ 0x94 │ │ │ │ + subs r1, #68 @ 0x44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r0, #1772] @ 0x6ec │ │ │ │ b.n 30c6ac │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -355441,21 +355448,21 @@ │ │ │ │ b.n 30c914 │ │ │ │ bl 225e5c │ │ │ │ nop │ │ │ │ b.n 30cf44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (30cac8 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #136] @ 0x88 │ │ │ │ + str r0, [sp, #840] @ 0x348 │ │ │ │ movs r5, r7 │ │ │ │ - adds r7, #184 @ 0xb8 │ │ │ │ + adds r7, #104 @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [sp, #928] @ 0x3a0 │ │ │ │ + str r0, [sp, #608] @ 0x260 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [sp, #584] @ 0x248 │ │ │ │ + str r0, [sp, #264] @ 0x108 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (30ca90 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -355464,30 +355471,30 @@ │ │ │ │ ldr r1, [pc, #212] @ (30ca98 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #240 @ 0xf0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #196] @ (30ca9c ) │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #196] @ (30caa0 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #188] @ (30caa4 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e50 │ │ │ │ + bl 551e00 │ │ │ │ mov r5, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ b.n 30ca08 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #6 │ │ │ │ cmp r5, #13 │ │ │ │ @@ -355500,15 +355507,15 @@ │ │ │ │ ldr.w r3, [r9, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #136] @ (30caa8 ) │ │ │ │ movs r2, #2 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str.w r3, [r9, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #120] @ (30caac ) │ │ │ │ movw r0, #32902 @ 0x8086 │ │ │ │ ldr r2, [pc, #120] @ (30cab0 ) │ │ │ │ mla r5, r3, r5, r6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ @@ -355534,28 +355541,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 225eec │ │ │ │ - adds r7, #14 │ │ │ │ + adds r6, #190 @ 0xbe │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r3, #18] │ │ │ │ + strh r4, [r1, #16] │ │ │ │ movs r3, r7 │ │ │ │ - orn r0, r6, r2, lsl #1 │ │ │ │ - ldr r6, [sp, #184] @ 0xb8 │ │ │ │ + ands.w r0, r6, r2, lsl #1 │ │ │ │ + ldr r5, [sp, #888] @ 0x378 │ │ │ │ movs r4, r7 │ │ │ │ - mvns r6, r3 │ │ │ │ + bics r6, r1 │ │ │ │ movs r4, r7 │ │ │ │ ldrh r0, [r3, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r3, #188 @ 0xbc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #240] @ 0xf0 │ │ │ │ + ldrh r4, [r5, #62] @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe9ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -355570,15 +355577,15 @@ │ │ │ │ mov sl, r1 │ │ │ │ mov r6, r5 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ mov r9, r0 │ │ │ │ b.n 30cafa │ │ │ │ adds r6, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r6, #13 │ │ │ │ beq.w 30cd30 │ │ │ │ ldr.w r0, [r8, r5, lsl #2] │ │ │ │ @@ -355593,15 +355600,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ mla r8, r3, r6, r8 │ │ │ │ ldr r6, [pc, #580] @ (30cd5c ) │ │ │ │ add r6, pc │ │ │ │ ldr.w r3, [r8, #16] │ │ │ │ add.w r8, r7, #4096 @ 0x1000 │ │ │ │ str.w r3, [r8, #2372] @ 0x944 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ mov r9, r0 │ │ │ │ b.n 30cb38 │ │ │ │ adds r4, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r4, #13 │ │ │ │ beq.w 30cd30 │ │ │ │ ldr.w r0, [r6, r5, lsl #2] │ │ │ │ @@ -355638,15 +355645,15 @@ │ │ │ │ ldrb r3, [r3, #22] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30cd14 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbz r4, 30cbdc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #432] @ (30cd64 ) │ │ │ │ ldr r3, [pc, #416] @ (30cd54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -355714,15 +355721,15 @@ │ │ │ │ addw r0, r7, #2284 @ 0x8ec │ │ │ │ bl 43d178 │ │ │ │ mov r0, r7 │ │ │ │ str.w r4, [r7, #1768] @ 0x6e8 │ │ │ │ str.w r4, [r7, #1772] @ 0x6ec │ │ │ │ bl 30c6ac │ │ │ │ mov r0, r7 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #236] @ (30cd78 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r7, [sp, #4] │ │ │ │ addw r1, r7, #2284 @ 0x8ec │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -355752,15 +355759,15 @@ │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ ldr r2, [pc, #156] @ (30cd84 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1888 @ 0x760 │ │ │ │ ldr r1, [pc, #152] @ (30cd88 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r2, [r5, #2536] @ 0x9e8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 425e18 │ │ │ │ b.n 30cbb0 │ │ │ │ @@ -355798,28 +355805,28 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r6, [r7, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ svc 88 @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r2, r3, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r2, #52] @ 0x34 │ │ │ │ + ldrh r2, [r0, #50] @ 0x32 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r7, #50] @ 0x32 │ │ │ │ + ldrh r0, [r5, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r3, #50] @ 0x32 │ │ │ │ + ldrh r2, [r1, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ ldr r6, [r7, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xfac7ffff │ │ │ │ - adds r3, #244 @ 0xf4 │ │ │ │ + adds r3, #164 @ 0xa4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r1, #34] @ 0x22 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r5, #36] @ 0x24 │ │ │ │ + ldrh r4, [r3, #34] @ 0x22 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -356651,21 +356658,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 30d734 │ │ │ │ lsls r4, r3, #1 │ │ │ │ bvs.n 30d700 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #52] @ 0x34 │ │ │ │ + strh r4, [r0, #50] @ 0x32 │ │ │ │ movs r5, r7 │ │ │ │ bpl.n 30d804 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (30d8c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #36] @ 0x24 │ │ │ │ + strh r6, [r2, #34] @ 0x22 │ │ │ │ movs r5, r7 │ │ │ │ bcc.n 30d730 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #44] @ (30d7d0 ) │ │ │ │ ldr r3, [pc, #48] @ (30d7d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -356973,19 +356980,19 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 30dbac │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (30dc58 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #16] │ │ │ │ + strh r2, [r5, #14] │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r7, #10] │ │ │ │ + strh r4, [r5, #8] │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r4, #4] │ │ │ │ + strh r0, [r2, #2] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ mov sl, r2 │ │ │ │ @@ -357299,19 +357306,19 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #24 │ │ │ │ + movs r2, #200 @ 0xc8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #304] @ (30e018 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #21] │ │ │ │ + ldrb r6, [r1, #20] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #512] @ (30e100 ) │ │ │ │ @@ -357509,21 +357516,21 @@ │ │ │ │ b.n 30dfd2 │ │ │ │ bl 225ebc │ │ │ │ blx 225330 │ │ │ │ bl 225e5c │ │ │ │ nop │ │ │ │ ldmia r4!, {r1, r2, r3} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r3, #19] │ │ │ │ + ldrb r4, [r1, #18] │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #304] @ (30e23c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #18] │ │ │ │ + ldrb r0, [r7, #16] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r0, #14] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #384] @ (30e2a8 ) │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ @@ -357677,15 +357684,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r0!, {r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (30e3f8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #10] │ │ │ │ + ldrb r0, [r3, #9] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #572] @ 30e51c │ │ │ │ @@ -357900,33 +357907,33 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 30e4ec │ │ │ │ blx 225330 │ │ │ │ bl 225e8c │ │ │ │ nop │ │ │ │ ldmia r0!, {r2, r3, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r6, #7] │ │ │ │ + ldrb r6, [r4, #6] │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #304] @ (30e658 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, #1 │ │ │ │ + adds r6, r2, #0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r4, [r3, #20] │ │ │ │ + strb r4, [r1, #19] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r2, #21] │ │ │ │ + strb r6, [r0, #20] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + ldrb r2, [r5, #3] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r5, #3] │ │ │ │ + ldrb r4, [r3, #2] │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (30e548 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ subs.w r0, r6, #84 @ 0x54 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #104] @ 30e5c4 │ │ │ │ mov r3, r2 │ │ │ │ @@ -357963,27 +357970,27 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 30e574 │ │ │ │ ldr r0, [pc, #32] @ (30e5d4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 30e574 │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r2, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #19] │ │ │ │ + ldrb r4, [r5, #18] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #256] @ (30e6ec ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -358076,15 +358083,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 30e604 │ │ │ │ ldr r0, [pc, #48] @ (30e6fc ) │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30e604 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 310e88 │ │ │ │ @@ -358092,15 +358099,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #16] │ │ │ │ + ldrb r4, [r1, #15] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (30e7a0 ) │ │ │ │ @@ -358108,25 +358115,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (30e7a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #132] @ (30e7ac ) │ │ │ │ ldr r1, [pc, #132] @ (30e7b0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #116] @ (30e7b4 ) │ │ │ │ ldr r2, [pc, #120] @ (30e7b8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (30e7bc ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #16 │ │ │ │ @@ -358137,50 +358144,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4130 @ 0x1022 │ │ │ │ movt r3, #8192 @ 0x2000 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #80] @ (30e7c4 ) │ │ │ │ ldr r1, [pc, #84] @ (30e7c8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r0, r7, r3 │ │ │ │ + subs r0, r5, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r1, #80] @ 0x50 │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r5!, {r1, r4} │ │ │ │ + ldmia r4!, {r1, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r3, #6] │ │ │ │ + strh r6, [r1, #4] │ │ │ │ movs r4, r7 │ │ │ │ - movs r6, #144 @ 0x90 │ │ │ │ + movs r6, #64 @ 0x40 │ │ │ │ movs r4, r7 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r0, #14] │ │ │ │ movs r5, r7 │ │ │ │ lsls r3, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ vmov.i32 q0, #36 @ 0x00000024 │ │ │ │ movs r7, #80 @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -358264,15 +358271,15 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r4, r8, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ vldr d8, [pc, #236] @ 30e9b0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr.w r9, [pc, #244] @ 30e9c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #244] @ (30e9c8 ) │ │ │ │ add.w r7, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -358330,49 +358337,49 @@ │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #2336] @ 0x920 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r5, #2340] @ 0x924 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #68] @ (30e9e0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 31101c │ │ │ │ nop │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, r5 │ │ │ │ + adds r4, r1, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r0, #10] │ │ │ │ + ldrb r2, [r6, #8] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r2, #10] │ │ │ │ + ldrb r2, [r0, #9] │ │ │ │ movs r5, r7 │ │ │ │ mcr 0, 1, r0, cr0, cr4, {2} │ │ │ │ - ldrb r0, [r4, #9] │ │ │ │ + ldrb r0, [r2, #8] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r0, #9] │ │ │ │ + ldrb r4, [r6, #7] │ │ │ │ movs r5, r7 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - str r6, [r7, #40] @ 0x28 │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r2, {r1, r2, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ subs r5, #86 @ 0x56 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -358383,25 +358390,25 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #40] @ (30ea28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 310ca8 │ │ │ │ nop │ │ │ │ - adds r2, r2, r0 │ │ │ │ + asrs r2, r0, #31 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r7, #4] │ │ │ │ + ldrb r0, [r5, #3] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r1, #5] │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (30ea98 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -358410,25 +358417,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (30eaa0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #76] @ (30eaa4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (30eaa8 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #60] @ (30eaac ) │ │ │ │ ldr r2, [pc, #64] @ (30eab0 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -358439,27 +358446,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r1, #31 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r6, #3] │ │ │ │ + ldrb r2, [r4, #2] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r0, #4] │ │ │ │ + ldrb r2, [r6, #2] │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r0, #28] │ │ │ │ + str r6, [r6, #20] │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r1, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r6, #108] @ 0x6c │ │ │ │ + ldr r6, [r4, #104] @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #528] @ (30ecc4 ) │ │ │ │ + ldr r6, [pc, #208] @ (30eb84 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 30eb10 │ │ │ │ sub sp, #16 │ │ │ │ @@ -358467,35 +358474,35 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #72] @ (30eb18 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #2328] @ 0x918 │ │ │ │ - bl 54f50c │ │ │ │ + bl 54f4bc │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #1788] @ 0x6fc │ │ │ │ cbz r0, 30eb02 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 43d72c │ │ │ │ - asrs r2, r0, #29 │ │ │ │ + asrs r2, r6, #27 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r5, #1] │ │ │ │ + ldrb r0, [r3, #0] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r7, #1] │ │ │ │ + ldrb r2, [r5, #0] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #740] @ (30ee14 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -358604,15 +358611,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 30eb44 │ │ │ │ ldr r0, [pc, #484] @ (30ee24 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30eb44 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 310f24 │ │ │ │ movs r1, #0 │ │ │ │ b.n 30ebc6 │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -358634,15 +358641,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 30ec68 │ │ │ │ ldr r0, [pc, #424] @ (30ee2c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 30ec68 │ │ │ │ ldr r3, [pc, #400] @ (30ee28 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358699,15 +358706,15 @@ │ │ │ │ b.n 30ecfa │ │ │ │ ldr r0, [pc, #264] @ (30ee30 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ movw r4, #4140 @ 0x102c │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrb r4, [r2, r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30eb8e │ │ │ │ ldrh.w r3, [sl] │ │ │ │ @@ -358716,22 +358723,22 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 30eb8e │ │ │ │ ldr r0, [pc, #216] @ (30ee34 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 30eb8e │ │ │ │ ldr r0, [pc, #204] @ (30ee38 ) │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r2, [r8] │ │ │ │ adds r1, r7, r4 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 30ec16 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -358741,23 +358748,23 @@ │ │ │ │ beq.w 30ec16 │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 30ec16 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 30ec16 │ │ │ │ ldr r0, [pc, #140] @ (30ee3c ) │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r2, [r8] │ │ │ │ add.w r1, r7, sl │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 30ec0a │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -358768,15 +358775,15 @@ │ │ │ │ beq.n 30ecfa │ │ │ │ b.n 30ecf2 │ │ │ │ ldr r0, [pc, #96] @ (30ee40 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r1, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 30ebfe │ │ │ │ @@ -358792,29 +358799,29 @@ │ │ │ │ lslle r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #480] @ (30f000 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #28] │ │ │ │ + strb r4, [r3, #27] │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #28] │ │ │ │ + strb r2, [r1, #27] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r6, #25] │ │ │ │ + strb r6, [r4, #24] │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r0, #25] │ │ │ │ + strb r4, [r6, #23] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r6, #24] │ │ │ │ + strb r6, [r4, #23] │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r6, #23] │ │ │ │ + strb r0, [r4, #22] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r7, #22] │ │ │ │ + strb r6, [r5, #21] │ │ │ │ movs r5, r7 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -358860,15 +358867,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 30ef04 │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -358893,15 +358900,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 30eed4 │ │ │ │ ldr r0, [pc, #100] @ (30ef88 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 30eed4 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (30ef7c ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -358921,31 +358928,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 30ef4c │ │ │ │ ldr r0, [pc, #40] @ (30ef90 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 30ef4c │ │ │ │ nop │ │ │ │ pop {r1, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #19] │ │ │ │ + strb r0, [r7, #17] │ │ │ │ movs r5, r7 │ │ │ │ ldr r1, [pc, #576] @ (30f1d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #17] │ │ │ │ + strb r0, [r4, #16] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (30f084 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -359015,26 +359022,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30efb4 │ │ │ │ ldr r0, [pc, #28] @ (30f094 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 30efb4 │ │ │ │ cbnz r2, 30f0e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #14] │ │ │ │ + strb r2, [r1, #13] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (30f14c ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ @@ -359092,22 +359099,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 30f13e │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 30f0fe │ │ │ │ ldr r0, [pc, #20] @ (30f154 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 30f138 │ │ │ │ rev16 r2, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #11] │ │ │ │ + strb r6, [r2, #10] │ │ │ │ movs r5, r7 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 30f198 │ │ │ │ bls.n 30f190 │ │ │ │ @@ -360105,15 +360112,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 30fcc2 │ │ │ │ mov r0, r5 │ │ │ │ bl 30ee54 │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -360131,15 +360138,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 30f358 │ │ │ │ b.n 30fc94 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -360150,15 +360157,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 30fd46 │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -360171,15 +360178,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 30fd3c │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -360600,15 +360607,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 3101a0 │ │ │ │ ldr r0, [pc, #212] @ (3102a4 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 3100ae │ │ │ │ @@ -360621,15 +360628,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 310032 │ │ │ │ ldr r0, [pc, #160] @ (3102ac ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 310032 │ │ │ │ ldr r3, [pc, #148] @ (3102b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 310110 │ │ │ │ @@ -360642,15 +360649,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 310110 │ │ │ │ ldr r1, [pc, #76] @ (31029c ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3100a0 │ │ │ │ ldr r1, [pc, #68] @ (3102a0 ) │ │ │ │ @@ -360658,15 +360665,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3100a0 │ │ │ │ ldr r0, [pc, #76] @ (3102b8 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 3100a0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ add r5, sp, #480 @ 0x1e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r5, sp, #440 @ 0x1b8 │ │ │ │ @@ -360679,25 +360686,25 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #40] @ 0x28 │ │ │ │ + str r4, [r0, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #32] │ │ │ │ + str r0, [r5, #28] │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r0, #32] │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r7, #28] │ │ │ │ + str r0, [r5, #24] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003102bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -361535,19 +361542,19 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 31068c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cdp2 0, 15, cr0, cr12, cr12, {2} │ │ │ │ + cdp2 0, 10, cr0, cr12, cr12, {2} │ │ │ │ add r7, pc, #488 @ (adr r7, 310e00 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc2 0, cr0, [r0, #-304] @ 0xfffffed0 │ │ │ │ - str??.w r0, [r0, #76] @ 0x4c │ │ │ │ + stc2l 0, cr0, [r0], {76} @ 0x4c │ │ │ │ + ldrb.w r0, [r0, #76] @ 0x4c │ │ │ │ │ │ │ │ 00310c20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -361937,21 +361944,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 43d178 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -362135,15 +362142,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf596004c │ │ │ │ + adc.w r0, r6, #13369344 @ 0xcc0000 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #88] @ (3112e8 ) │ │ │ │ ubfx r1, r2, #2, #15 │ │ │ │ add r3, pc │ │ │ │ @@ -362176,15 +362183,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ stmia r7!, {r4, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf53e004c │ │ │ │ + @ instruction: 0xf4ee004c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ sub.w r0, r1, #1 │ │ │ │ @@ -362223,26 +362230,26 @@ │ │ │ │ add r8, pc │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 224f44 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #12 │ │ │ │ strd r3, r8, [sp] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 31136c │ │ │ │ ldr r2, [pc, #64] @ (3113d0 ) │ │ │ │ ldr r3, [pc, #52] @ (3113c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -362262,15 +362269,15 @@ │ │ │ │ nop │ │ │ │ str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmia r4!, {r1, r2, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, r6] │ │ │ │ + str r0, [r5, r5] │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -362321,19 +362328,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r4, #2672] @ 0xa70 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #2664] @ 0xa68 │ │ │ │ strb.w r6, [r4, #2668] @ 0xa6c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ adds r2, r0, #1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 6ad5e4 │ │ │ │ + bl 6ad594 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ add.w r5, r5, #135168 @ 0x21000 │ │ │ │ ldrb.w r3, [r3, #2136] @ 0x858 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ eors r3, r6 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldrh.w r3, [r5, #2128] @ 0x850 │ │ │ │ @@ -362362,23 +362369,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [r7, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r5, [r4, #2660] @ 0xa64 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ad5e4 │ │ │ │ + bl 6ad594 │ │ │ │ b.n 3114ae │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -362388,45 +362395,45 @@ │ │ │ │ ldr r2, [pc, #192] @ (3115f4 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #192] @ (3115f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #184] @ (3115fc ) │ │ │ │ ldr r1, [pc, #184] @ (311600 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #168] @ (311604 ) │ │ │ │ ldr r1, [pc, #168] @ (311608 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #152] @ (31160c ) │ │ │ │ ldr r1, [pc, #152] @ (311610 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #136] @ (311614 ) │ │ │ │ mov.w lr, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #136] @ (311618 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #132] @ (31161c ) │ │ │ │ add r4, pc │ │ │ │ @@ -362457,40 +362464,40 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ str r4, [r6, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 54ccdc │ │ │ │ + b.w 54cc8c │ │ │ │ nop │ │ │ │ - adds.w r0, sl, #76 @ 0x4c │ │ │ │ - adds r6, #236 @ 0xec │ │ │ │ + @ instruction: 0xf0ca004c │ │ │ │ + adds r6, #156 @ 0x9c │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r6, [sp, #656] @ 0x290 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #244 @ 0xf4 │ │ │ │ + adds r6, #164 @ 0xa4 │ │ │ │ movs r3, r7 │ │ │ │ - adds r7, #12 │ │ │ │ + adds r6, #188 @ 0xbc │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r5, r2] │ │ │ │ + strh r0, [r3, r1] │ │ │ │ movs r4, r7 │ │ │ │ - ldr.w r0, [r8, fp, lsl #3] │ │ │ │ - ldr r7, [pc, #632] @ (311888 ) │ │ │ │ + strb.w r0, [r8, fp, lsl #3] │ │ │ │ + ldr r7, [pc, #312] @ (311748 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [pc, #576] @ (311854 ) │ │ │ │ + ldr r7, [pc, #256] @ (311714 ) │ │ │ │ movs r5, r7 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #664] @ (3118b4 ) │ │ │ │ + ldr r7, [pc, #344] @ (311774 ) │ │ │ │ movs r5, r7 │ │ │ │ lsrs r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [ip, #-360]! @ 0xfffffe98 │ │ │ │ - ldr r7, [pc, #552] @ (311850 ) │ │ │ │ + ldr r7, [pc, #232] @ (311710 ) │ │ │ │ movs r5, r7 │ │ │ │ stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r5, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -362650,15 +362657,15 @@ │ │ │ │ add.w r2, r6, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r2, #2372] @ 0x944 │ │ │ │ adds r4, r3, #1 │ │ │ │ beq.n 3117c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #2372] @ 0x944 │ │ │ │ b.n 3117c0 │ │ │ │ - cdp 0, 8, cr0, cr6, cr12, {2} │ │ │ │ + cdp 0, 3, cr0, cr6, cr12, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -362672,25 +362679,25 @@ │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #1 │ │ │ │ ubfx r2, r2, #8, #2 │ │ │ │ str.w r1, [r3, #2320] @ 0x910 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #2324] @ 0x914 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ add.w r0, r0, #200704 @ 0x31000 │ │ │ │ and.w r1, r2, #119 @ 0x77 │ │ │ │ ldr.w r3, [r0, #2656] @ 0xa60 │ │ │ │ str.w r1, [r0, #2656] @ 0xa60 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 3118b2 │ │ │ │ eors r3, r2 │ │ │ │ @@ -362782,26 +362789,26 @@ │ │ │ │ add.w sl, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [r6, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #512] @ (311b84 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #512] @ (311b88 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #500] @ (311b8c ) │ │ │ │ ldr r2, [r7, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r7, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #492] @ (311b90 ) │ │ │ │ add.w r6, r0, #5888 @ 0x1700 │ │ │ │ @@ -362871,33 +362878,33 @@ │ │ │ │ adds r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ bl 341138 │ │ │ │ mov r0, r4 │ │ │ │ bl 43d178 │ │ │ │ ldr r6, [pc, #312] @ (311ba0 ) │ │ │ │ mov r0, r7 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #308] @ (311ba4 ) │ │ │ │ ldr r1, [pc, #312] @ (311ba8 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ add.w r0, r5, #137216 @ 0x21800 │ │ │ │ add.w r1, r6, #164 @ 0xa4 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 313810 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #264] @ (311bac ) │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -362914,42 +362921,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ str.w r6, [r4, #2660] @ 0xa64 │ │ │ │ movs r0, #32 │ │ │ │ blx 2231cc │ │ │ │ ldr r3, [pc, #188] @ (311bb4 ) │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ str.w r6, [r4, #2664] @ 0xa68 │ │ │ │ movs r0, #32 │ │ │ │ blx 2231cc │ │ │ │ ldr r3, [pc, #156] @ (311bb8 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ ldr r2, [pc, #132] @ (311bbc ) │ │ │ │ ldr r3, [pc, #64] @ (311b7c ) │ │ │ │ add r2, pc │ │ │ │ str.w r6, [r4, #2676] @ 0xa74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -362965,41 +362972,41 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r0, #-304] @ 0xfffffed0 │ │ │ │ + ldc 0, cr0, [r0], #304 @ 0x130 │ │ │ │ str r1, [sp, #704] @ 0x2c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #196 @ 0xc4 │ │ │ │ + adds r2, #116 @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #800] @ 0x320 │ │ │ │ + ldr r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #592] @ (311dd8 ) │ │ │ │ + ldr r3, [pc, #272] @ (311c98 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [pc, #520] @ (311d94 ) │ │ │ │ + ldr r3, [pc, #200] @ (311c54 ) │ │ │ │ movs r5, r7 │ │ │ │ lsls r5, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #672] @ (311e34 ) │ │ │ │ + ldr r3, [pc, #352] @ (311cf4 ) │ │ │ │ movs r5, r7 │ │ │ │ bkpt 0x0046 │ │ │ │ lsls r4, r2, #1 │ │ │ │ pop {r3, r5, r6, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [pc, #176] @ (311c50 ) │ │ │ │ + ldr r2, [pc, #880] @ (311f10 ) │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xebe0004c │ │ │ │ - ldr r5, [pc, #600] @ (311e00 ) │ │ │ │ + @ instruction: 0xeb90004c │ │ │ │ + ldr r5, [pc, #280] @ (311cc0 ) │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf348003b │ │ │ │ + @ instruction: 0xf2f8003b │ │ │ │ lsrs r2, r6, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba3ffff │ │ │ │ @@ -363211,24 +363218,24 @@ │ │ │ │ ldr r1, [pc, #92] @ (311e88 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #72] @ (311e8c ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #72] @ (311e90 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #60] @ (311e94 ) │ │ │ │ ldr r2, [pc, #64] @ (311e98 ) │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -363239,26 +363246,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xe824004c │ │ │ │ - mov sl, sp │ │ │ │ + b.n 311e2c │ │ │ │ + lsls r4, r1, #1 │ │ │ │ + mov sl, r3 │ │ │ │ movs r5, r7 │ │ │ │ - mov r8, fp │ │ │ │ + mov r8, r1 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r5, #220 @ 0xdc │ │ │ │ + cmp r5, #140 @ 0x8c │ │ │ │ movs r3, r7 │ │ │ │ - str r5, [sp, #912] @ 0x390 │ │ │ │ + str r5, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #14 │ │ │ │ + subs r2, #190 @ 0xbe │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, r3, r2 │ │ │ │ + subs r4, r1, r1 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -363270,15 +363278,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 340c60 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -363304,19 +363312,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r8, #1768] @ 0x6e8 │ │ │ │ bl 43d6a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 43db6c │ │ │ │ - b.n 311e54 │ │ │ │ + b.n 311db4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mov r6, r9 │ │ │ │ + cmp lr, pc │ │ │ │ movs r5, r7 │ │ │ │ - mov r4, fp │ │ │ │ + mov r4, r1 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 311fa4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -363324,44 +363332,44 @@ │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #96] @ (311fac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r4, r0, #200704 @ 0x31000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2660] @ 0xa64 │ │ │ │ cbz r0, 311f72 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r0, [r4, #2664] @ 0xa68 │ │ │ │ cbz r0, 311f84 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ cbz r4, 311f96 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ mov r0, r4 │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 43d72c │ │ │ │ - b.n 311db4 │ │ │ │ + b.n 311d14 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp ip, r9 │ │ │ │ + cmp r4, pc │ │ │ │ movs r5, r7 │ │ │ │ - cmp ip, r7 │ │ │ │ + cmp r4, sp │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #256] @ 3120c4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -363371,15 +363379,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #292 @ 0x124 │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r2, r6, #4096 @ 0x1000 │ │ │ │ add.w r5, r6, #200704 @ 0x31000 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r2, #2336] @ 0x920 │ │ │ │ str.w r4, [r2, #2320] @ 0x910 │ │ │ │ str.w r4, [r2, #2328] @ 0x918 │ │ │ │ ands r4, r3 │ │ │ │ @@ -363424,26 +363432,26 @@ │ │ │ │ movls r3, r1 │ │ │ │ cbnz r2, 3120bc │ │ │ │ mov r2, r3 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r5, #2668] @ 0xa6c │ │ │ │ ldr.w r6, [r5, #2664] @ 0xa68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ cmp.w r2, #500 @ 0x1f4 │ │ │ │ it cc │ │ │ │ movcc.w r2, #500 @ 0x1f4 │ │ │ │ lsls r2, r2, #8 │ │ │ │ adds r2, r2, r4 │ │ │ │ mov.w r4, #0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 6ad5e4 │ │ │ │ + bl 6ad594 │ │ │ │ str.w r4, [r5, #2672] @ 0xa70 │ │ │ │ b.n 312010 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 312060 │ │ │ │ lsls r4, r4, #24 │ │ │ │ bpl.n 312060 │ │ │ │ ldr r3, [r1, #124] @ 0x7c │ │ │ │ @@ -363458,19 +363466,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r2, r3 │ │ │ │ it cs │ │ │ │ movcs r2, r3 │ │ │ │ b.n 312060 │ │ │ │ - b.n 311dd0 │ │ │ │ + b.n 311d30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [pc, #224] @ (3121ac ) │ │ │ │ + blx sp │ │ │ │ movs r4, r7 │ │ │ │ - stcl 0, cr0, [r6, #236]! @ 0xec │ │ │ │ + ldc 0, cr0, [r6, #236] @ 0xec │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ (312148 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #104] @ (31214c ) │ │ │ │ @@ -363506,26 +363514,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3120ec │ │ │ │ add.w r2, r0, #16384 @ 0x4000 │ │ │ │ ldr r0, [pc, #28] @ (312158 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3120ec │ │ │ │ nop │ │ │ │ ldrh r0, [r5, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, r6 │ │ │ │ + mvns r2, r4 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -363708,17 +363716,17 @@ │ │ │ │ b.n 3122f6 │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add.w r0, r2, #68608 @ 0x10c00 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ strh.w r3, [r4, r0, lsl #1] │ │ │ │ b.n 3122f6 │ │ │ │ nop │ │ │ │ - b.n 312a04 │ │ │ │ + b.n 312964 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 312984 │ │ │ │ + b.n 3128e4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ ldr.w r4, [r3, #2336] @ 0x920 │ │ │ │ ldr.w r1, [r3, #2320] @ 0x910 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #2336] @ 0x920 │ │ │ │ @@ -363756,33 +363764,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r8, r7, #352 @ 0x160 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ mov r2, r6 │ │ │ │ add.w r6, r5, #200704 @ 0x31000 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #336 @ 0x150 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r4, r5, #137216 @ 0x21800 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r0, [r6, #2660] @ 0xa64 │ │ │ │ addw r9, r5, #1772 @ 0x6ec │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr.w r0, [r6, #2664] @ 0xa68 │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr.w r0, [r6, #2676] @ 0xa74 │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ add.w r7, r7, #384 @ 0x180 │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r6, #2668] @ 0xa6c │ │ │ │ str.w r3, [r6, #2672] @ 0xa70 │ │ │ │ str.w r3, [r4, #122] @ 0x7a │ │ │ │ str.w r3, [r4, #126] @ 0x7e │ │ │ │ @@ -363854,21 +363862,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - asrs r4, r1 │ │ │ │ + lsls r4, r7 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r6, r7 │ │ │ │ + lsls r6, r5 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 3129f4 │ │ │ │ + b.n 312954 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #900] @ (312920 ) │ │ │ │ @@ -363891,15 +363899,15 @@ │ │ │ │ str r4, [r7, #104] @ 0x68 │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ ldr r2, [pc, #864] @ (31292c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #864] @ (312930 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #152] @ 0x98 │ │ │ │ strd r3, r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ ldr.w r3, [r3, #3152] @ 0xc50 │ │ │ │ @@ -363974,15 +363982,15 @@ │ │ │ │ ldr r1, [pc, #648] @ (312940 ) │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r6, #2672] @ 0xa70 │ │ │ │ movt r1, #8208 @ 0x2010 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ and.w lr, r2, r1 │ │ │ │ and.w r0, r2, #2147483648 @ 0x80000000 │ │ │ │ @@ -364059,15 +364067,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (312948 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r4, r0 │ │ │ │ tst.w r3, #402653184 @ 0x18000000 │ │ │ │ beq.n 312830 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ @@ -364187,31 +364195,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 312a48 │ │ │ │ + b.n 3129a8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - tst r4, r7 │ │ │ │ + rors r4, r5 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 312910 │ │ │ │ + b.n 312870 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 3129c0 │ │ │ │ + svc 244 @ 0xf4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 3129a4 │ │ │ │ + svc 228 @ 0xe4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - rors r4, r3 │ │ │ │ + sbcs r4, r1 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 31274c │ │ │ │ + b.n 3126ac │ │ │ │ movs r3, r7 │ │ │ │ - eors r6, r2 │ │ │ │ + ands r6, r0 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 312558 │ │ │ │ + b.n 3124b8 │ │ │ │ movs r3, r7 │ │ │ │ strh r6, [r3, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs.w r8, r8, r4 │ │ │ │ ite ne │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -364371,15 +364379,15 @@ │ │ │ │ add.w r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 312b48 │ │ │ │ add.w r4, r4, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r4, #2676] @ 0xa74 │ │ │ │ - bl 6ad614 │ │ │ │ + bl 6ad5c4 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -364415,40 +364423,40 @@ │ │ │ │ ldr.w r1, [pc, #1240] @ 313078 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ strd fp, fp, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd fp, fp, [sp, #168] @ 0xa8 │ │ │ │ blx 224f44 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r5, [r8] │ │ │ │ - bl 6b3684 │ │ │ │ + bl 6b3634 │ │ │ │ add.w r3, r9, #6208 @ 0x1840 │ │ │ │ strd r9, r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ bl 3134f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 312ff0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r3, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r3, #2676] @ 0xa74 │ │ │ │ - bl 6ad614 │ │ │ │ + bl 6ad5c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 312f84 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls.n 312c6e │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ @@ -364488,15 +364496,15 @@ │ │ │ │ b.n 312c18 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #18 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ bl 3135a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 312c16 │ │ │ │ @@ -364845,29 +364853,29 @@ │ │ │ │ b.n 312ce6 │ │ │ │ movs r3, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ b.n 312fc0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 312fd4 │ │ │ │ + bge.n 313134 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r4, #102 @ 0x66 │ │ │ │ + subs r4, #22 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 3134ac │ │ │ │ + b.n 31340c │ │ │ │ movs r3, r7 │ │ │ │ ldrb r4, [r5, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, r5, #4 │ │ │ │ blx 223fbc │ │ │ │ @@ -364968,26 +364976,26 @@ │ │ │ │ bpl.n 31315e │ │ │ │ and.w ip, ip, #4 │ │ │ │ ldr r0, [pc, #32] @ (3131ac ) │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, ip, lsr #2 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31315e │ │ │ │ nop │ │ │ │ ldrb r6, [r3, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #166 @ 0xa6 │ │ │ │ + subs r1, #86 @ 0x56 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003131b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365019,25 +365027,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3131dc │ │ │ │ ldr r0, [pc, #28] @ (313220 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3131dc │ │ │ │ ldrb r0, [r1, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #116 @ 0x74 │ │ │ │ + subs r1, #36 @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00313224 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365083,45 +365091,45 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 313268 │ │ │ │ ldr r0, [pc, #60] @ (3132d8 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 313268 │ │ │ │ ldr r3, [pc, #52] @ (3132dc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 313278 │ │ │ │ ldr r3, [pc, #32] @ (3132d4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 313278 │ │ │ │ ldr r0, [pc, #36] @ (3132e0 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 313278 │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #86 @ 0x56 │ │ │ │ + subs r1, #6 │ │ │ │ movs r5, r7 │ │ │ │ strb r4, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #6 │ │ │ │ + subs r0, #182 @ 0xb6 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003132e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -365255,15 +365263,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, r1, lsr #31 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3133f2 │ │ │ │ ldr r1, [pc, #148] @ (3134e8 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3133c6 │ │ │ │ ldr r1, [pc, #128] @ (3134e0 ) │ │ │ │ @@ -365276,15 +365284,15 @@ │ │ │ │ strd r2, r8, [sp, #8] │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ strd r0, lr, [sp] │ │ │ │ ldr r0, [pc, #108] @ (3134ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3133c6 │ │ │ │ ldr r3, [pc, #104] @ (3134f0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 313398 │ │ │ │ ldr r3, [pc, #76] @ (3134e0 ) │ │ │ │ @@ -365295,45 +365303,45 @@ │ │ │ │ strd lr, r2, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (3134f4 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb.w lr, [r5, #4] │ │ │ │ b.n 313398 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r1, #31] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #392 @ 0x188 │ │ │ │ + add r4, sp, #72 @ 0x48 │ │ │ │ lsls r5, r1, #1 │ │ │ │ strb r0, [r0, #29] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #228 @ 0xe4 │ │ │ │ + adds r7, #148 @ 0x94 │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #62 @ 0x3e │ │ │ │ + adds r7, #238 @ 0xee │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [pc, #160] @ (313594 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #192 @ 0xc0 │ │ │ │ + adds r7, #112 @ 0x70 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003134f8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365375,43 +365383,43 @@ │ │ │ │ ldr r2, [pc, #60] @ (313590 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 313530 │ │ │ │ ldr r0, [pc, #52] @ (313594 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 313530 │ │ │ │ ldr r2, [pc, #48] @ (313598 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 313530 │ │ │ │ ldr r2, [pc, #28] @ (313590 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 313530 │ │ │ │ ldr r0, [pc, #32] @ (31359c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 313530 │ │ │ │ strb r0, [r0, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #22 │ │ │ │ + adds r7, #198 @ 0xc6 │ │ │ │ movs r5, r7 │ │ │ │ subs r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #164 @ 0xa4 │ │ │ │ + adds r7, #84 @ 0x54 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003135a0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365460,25 +365468,25 @@ │ │ │ │ ldr r2, [pc, #28] @ (313638 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 313600 │ │ │ │ ldr r0, [pc, #24] @ (31363c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 313600 │ │ │ │ strb r0, [r2, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #164 @ 0xa4 │ │ │ │ + adds r7, #84 @ 0x54 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00313640 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365495,47 +365503,47 @@ │ │ │ │ ldrh r2, [r1, #10] │ │ │ │ bic.w r2, r2, #16384 @ 0x4000 │ │ │ │ strh r2, [r1, #10] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31369e │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ ldr r3, [pc, #40] @ (3136c8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 313678 │ │ │ │ ldr r3, [pc, #32] @ (3136cc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 313678 │ │ │ │ ldr r0, [pc, #24] @ (3136d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 313678 │ │ │ │ strb r6, [r5, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #100 @ 0x64 │ │ │ │ + adds r7, #20 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003136d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -365602,26 +365610,26 @@ │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (3137a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31374a │ │ │ │ nop │ │ │ │ strb r4, [r1, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r6, #130 @ 0x82 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003137a4 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w ip, [pc, #84] @ 3137fc │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -365650,25 +365658,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (313808 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3137cc │ │ │ │ ldr r0, [pc, #24] @ (31380c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ nop │ │ │ │ strb r2, [r3, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sl │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #176 @ 0xb0 │ │ │ │ + adds r6, #96 @ 0x60 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00313810 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -365894,15 +365902,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r6, pc, #552 @ (adr r6, 313c78 ) │ │ │ │ + add r6, pc, #232 @ (adr r6, 313b38 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00313a50 : │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ @@ -365940,36 +365948,36 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ add.w r3, r6, #45056 @ 0xb000 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r4, [r3, #1544] @ 0x608 │ │ │ │ mov r3, r5 │ │ │ │ bic.w ip, r4, #4278190080 @ 0xff000000 │ │ │ │ lsrs r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ umull r7, r0, r0, ip │ │ │ │ it cc │ │ │ │ movcc r4, #1 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds.w r0, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ str.w r0, [r6, r2, lsl #2] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r6, r2, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -365985,15 +365993,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r2 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ bic.w ip, r9, #4278190080 @ 0xff000000 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r4, #45056 @ 0xb000 │ │ │ │ mov.w sl, r9, lsr #24 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -366002,40 +366010,40 @@ │ │ │ │ str.w r9, [r0, #1544] @ 0x608 │ │ │ │ umull r9, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc.w sl, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sl │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r3, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ bic.w ip, r5, #4278190080 @ 0xff000000 │ │ │ │ mov r9, r0 │ │ │ │ lsrs r5, r5, #24 │ │ │ │ mov r1, r4 │ │ │ │ cmp r5, #1 │ │ │ │ umull r6, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r3, r4 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, ip │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ subs.w r3, r9, r0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ sbc.w r0, fp, r4 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ orr.w r3, r3, r0, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -366294,25 +366302,25 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (313e54 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldr r3, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.w 54dcd0 │ │ │ │ + b.w 54dc80 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ add.w r2, r4, #6176 @ 0x1820 │ │ │ │ add.w ip, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ lsrs r2, r3, #28 │ │ │ │ @@ -366713,15 +366721,15 @@ │ │ │ │ ldrh.w r0, [r4, #1868] @ 0x74c │ │ │ │ movs r1, #0 │ │ │ │ b.n 313f30 │ │ │ │ ldr.w r0, [r4, #1844] @ 0x734 │ │ │ │ movs r1, #0 │ │ │ │ b.n 313f30 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldrd r2, ip, [r3] │ │ │ │ subs r3, r0, r2 │ │ │ │ movw r0, #34953 @ 0x8889 │ │ │ │ movt r0, #34952 @ 0x8888 │ │ │ │ sbc.w r1, r1, ip │ │ │ │ mov.w ip, r3, lsr #28 │ │ │ │ @@ -366788,49 +366796,49 @@ │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ b.n 314374 │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ adds r4, #30 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #30 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r4 │ │ │ │ bcs.n 31436c │ │ │ │ add.w r7, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r4, [r7, #2072] @ 0x818 │ │ │ │ cbnz r4, 31439a │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6ad2fc │ │ │ │ + b.w 6ad2ac │ │ │ │ movs r6, #30 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ umull r4, r6, r4, r6 │ │ │ │ adds r3, r4, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ adc.w r2, r6, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ sbcs r1, r2 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ it cs │ │ │ │ addcs r6, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc.w r3, r6, r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -366922,25 +366930,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (314570 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #132] @ (314574 ) │ │ │ │ ldr r1, [pc, #132] @ (314578 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #116] @ (31457c ) │ │ │ │ ldr r2, [pc, #120] @ (314580 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (314584 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #32 │ │ │ │ @@ -366951,50 +366959,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ movt r3, #33081 @ 0x8139 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #80] @ (31458c ) │ │ │ │ ldr r1, [pc, #84] @ (314590 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ + ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r0, #29 │ │ │ │ + lsls r2, r6, #27 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [r1, #116] @ 0x74 │ │ │ │ + ldr r2, [r7, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #22 │ │ │ │ + movs r2, #198 @ 0xc6 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r0!, {r3, r6, r7} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #194 @ 0xc2 │ │ │ │ + cmp r1, #114 @ 0x72 │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r3, #1 │ │ │ │ b.n 3149b4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -367010,25 +367018,25 @@ │ │ │ │ add r9, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #316] @ (314704 ) │ │ │ │ ldr r1, [pc, #320] @ (314708 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #300] @ (31470c ) │ │ │ │ add.w r5, r4, #6240 @ 0x1860 │ │ │ │ adds r5, #24 │ │ │ │ movs r7, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r3, #61] @ 0x3d │ │ │ │ @@ -367072,15 +367080,15 @@ │ │ │ │ movt r3, #4332 @ 0x10ec │ │ │ │ str.w r3, [r5, #1920] @ 0x780 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #1880] @ 0x758 │ │ │ │ str.w r3, [r5, #1934] @ 0x78e │ │ │ │ ldrh.w r3, [r4, #1884] @ 0x75c │ │ │ │ strh.w r3, [r5, #1938] @ 0x792 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r8, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add.w r1, r4, #1880 @ 0x758 │ │ │ │ ldr r0, [pc, #132] @ (314714 ) │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -367100,39 +367108,39 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ str.w r6, [r5, #2164] @ 0x874 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - cmp r1, #84 @ 0x54 │ │ │ │ + cmp r1, #4 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r2, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r1, #54 @ 0x36 │ │ │ │ + cmp r0, #230 @ 0xe6 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r3, #25 │ │ │ │ + lsls r0, r1, #24 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [r3, #100] @ 0x64 │ │ │ │ + ldr r6, [r1, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #234 @ 0xea │ │ │ │ + cmp r0, #154 @ 0x9a │ │ │ │ movs r5, r7 │ │ │ │ b.n 314978 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r7, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -367201,25 +367209,25 @@ │ │ │ │ bl 43d6a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ bl 43dc08 │ │ │ │ b.n 314794 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3684 │ │ │ │ + bl 6b3634 │ │ │ │ mov r7, r0 │ │ │ │ blx 2258a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #3 │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ ldr.w r0, [r6, #1876] @ 0x754 │ │ │ │ bl 43d6a8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 43dc40 │ │ │ │ mov r0, r4 │ │ │ │ blx 2234f4 │ │ │ │ @@ -367247,25 +367255,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (31489c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #76] @ (3148a0 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (3148a4 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #60] @ (3148a8 ) │ │ │ │ ldr r2, [pc, #64] @ (3148ac ) │ │ │ │ add.w r1, r6, #5984 @ 0x1760 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #4 │ │ │ │ @@ -367276,64 +367284,64 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #170 @ 0xaa │ │ │ │ + movs r6, #90 @ 0x5a │ │ │ │ movs r5, r7 │ │ │ │ - movs r6, #186 @ 0xba │ │ │ │ + movs r6, #106 @ 0x6a │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r1, #15 │ │ │ │ + lsls r2, r7, #13 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [r2, #60] @ 0x3c │ │ │ │ + ldr r2, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r7, #3 │ │ │ │ + asrs r2, r5, #2 │ │ │ │ movs r5, r7 │ │ │ │ - eor.w r0, r8, #60 @ 0x3c │ │ │ │ + bics.w r0, r8, #60 @ 0x3c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 314910 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #76] @ (314914 ) │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #76] @ (314918 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r0, [r4, #2164] @ 0x874 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbz r0, 314900 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad2fc │ │ │ │ + bl 6ad2ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r0, [r5, #1876] @ 0x754 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 43d72c │ │ │ │ nop │ │ │ │ - str r7, [sp, #376] @ 0x178 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #32 │ │ │ │ + movs r5, #208 @ 0xd0 │ │ │ │ movs r5, r7 │ │ │ │ - movs r6, #50 @ 0x32 │ │ │ │ + movs r5, #226 @ 0xe2 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -367353,31 +367361,31 @@ │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w r3, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 341458 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ b.n 314940 │ │ │ │ - str r6, [sp, #888] @ 0x378 │ │ │ │ + str r6, [sp, #568] @ 0x238 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r6, #2 │ │ │ │ + subs r2, r4, #1 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r2, r5, r6} │ │ │ │ + stmia r4!, {r2, r4} │ │ │ │ movs r3, r7 │ │ │ │ ldrb.w r3, [r0, #1856] @ 0x740 │ │ │ │ cbnz r3, 3149a8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -367397,32 +367405,32 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ strh.w ip, [r0, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #44] @ (314a04 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 341458 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 314350 │ │ │ │ nop │ │ │ │ - str r6, [sp, #416] @ 0x1a0 │ │ │ │ + str r6, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, r7, #0 │ │ │ │ + adds r6, r5, #7 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (314b90 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -367430,15 +367438,15 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #372] @ (314b98 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r2, [r0, #1880] @ 0x758 │ │ │ │ ldrh.w r3, [r0, #1884] @ 0x75c │ │ │ │ mov r4, r0 │ │ │ │ str.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ movs r5, #0 │ │ │ │ strh.w r3, [r0, #1772] @ 0x6ec │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ @@ -367452,15 +367460,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ str.w r5, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ mov.w r9, #0 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -367530,23 +367538,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - str r6, [sp, #24] │ │ │ │ + str r5, [sp, #728] @ 0x2d8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r4, #200 @ 0xc8 │ │ │ │ + movs r4, #120 @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ - movs r4, #218 @ 0xda │ │ │ │ + movs r4, #138 @ 0x8a │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, r4, #6 │ │ │ │ + adds r6, r2, #5 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r3, r4, r6} │ │ │ │ + stmia r3!, {r3} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -367597,15 +367605,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r7, r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [r6, #1784] @ 0x6f8 │ │ │ │ strd r5, r5, [sp, #52] @ 0x34 │ │ │ │ strb.w r8, [sp, #56] @ 0x38 │ │ │ │ ubfx r0, r0, #0, #13 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ @@ -367638,15 +367646,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #11 │ │ │ │ ldrh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r2, sl │ │ │ │ orr.w r0, r0, #4 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 341458 │ │ │ │ @@ -367656,19 +367664,19 @@ │ │ │ │ nop │ │ │ │ ldrsh r2, [r0, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r1, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #992] @ 0x3e0 │ │ │ │ + str r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r3, r7 │ │ │ │ + subs r2, r1, r6 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r3, r7} │ │ │ │ + stmia r1!, {r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #404] @ (314ea8 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -367679,15 +367687,15 @@ │ │ │ │ ldr r1, [pc, #400] @ (314eb0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r2, [r5, #1828] @ 0x724 │ │ │ │ ldr.w r1, [r5, #1820] @ 0x71c │ │ │ │ mov ip, r0 │ │ │ │ adds r3, r2, r6 │ │ │ │ cmp r3, r1 │ │ │ │ bls.n 314d52 │ │ │ │ subs r4, r1, #1 │ │ │ │ @@ -367804,19 +367812,19 @@ │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w r6, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3f2ab4 │ │ │ │ b.n 314dda │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #744] @ 0x2e8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, r5, r3 │ │ │ │ + subs r4, r3, r2 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r0!, {r2, r3, r4, r7} │ │ │ │ + stmia r0!, {r2, r3, r6} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ ldr.w r4, [pc, #2672] @ 315938 │ │ │ │ sub sp, #220 @ 0xdc │ │ │ │ @@ -367990,15 +367998,15 @@ │ │ │ │ orr.w ip, ip, #4 │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w ip, [r4, #1832] @ 0x728 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r2, [pc, #2296] @ 315958 │ │ │ │ ldr.w r3, [pc, #2264] @ 31593c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -368019,15 +368027,15 @@ │ │ │ │ ldr.w r1, [pc, #2244] @ 315964 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ lsls r2, r5, #27 │ │ │ │ bmi.w 31526a │ │ │ │ lsls r3, r5, #28 │ │ │ │ ittt mi │ │ │ │ addmi.w r3, r4, #4096 @ 0x1000 │ │ │ │ movmi r2, #0 │ │ │ │ strmi.w r2, [r3, #1904] @ 0x770 │ │ │ │ @@ -368082,15 +368090,15 @@ │ │ │ │ ldr.w r1, [pc, #2064] @ 315970 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r4, #1850] @ 0x73a │ │ │ │ and.w r2, r5, #206 @ 0xce │ │ │ │ and.w r3, r3, #49 @ 0x31 │ │ │ │ and.w r1, r2, #192 @ 0xc0 │ │ │ │ orrs r3, r2 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ beq.n 315270 │ │ │ │ @@ -368289,15 +368297,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r5, sp, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #116 @ 0x74 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ @@ -368707,15 +368715,15 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrh.w r4, [fp, #18] │ │ │ │ rev16 r2, r2 │ │ │ │ strh.w r2, [fp, #16] │ │ │ │ rev16 r4, r4 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ adds r3, r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, sl │ │ │ │ strh.w r3, [fp, #18] │ │ │ │ strb.w r5, [fp, #24] │ │ │ │ strb.w r5, [fp, #25] │ │ │ │ @@ -368772,39 +368780,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r7, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r3, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #136] @ 0x88 │ │ │ │ + ldrh r2, [r2, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r0, r0 │ │ │ │ + asrs r2, r6, #30 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r4, #62] @ 0x3e │ │ │ │ + ldrh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r0, r0, #31 │ │ │ │ + asrs r0, r6, #29 │ │ │ │ movs r4, r7 │ │ │ │ - pop {r2, r3, r5, r6, pc} │ │ │ │ + pop {r2, r3, r4, pc} │ │ │ │ movs r3, r7 │ │ │ │ ldrh r6, [r4, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r1, #60] @ 0x3c │ │ │ │ + ldrh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfb82003a │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ + @ instruction: 0xfb32003a │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + ldrh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfac0003a │ │ │ │ - str r0, [r1, #44] @ 0x2c │ │ │ │ + @ instruction: 0xfa70003a │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [r0, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r2, 3159aa │ │ │ │ + cbnz r2, 315996 │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31518e │ │ │ │ b.n 3152b8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r2, #13 │ │ │ │ @@ -369238,15 +369246,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #2048] @ 3165b8 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r2, r0, #424 @ 0x1a8 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ strd r5, r5, [sp, #108] @ 0x6c │ │ │ │ @@ -369681,15 +369689,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r3, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r7, r1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrh.w r1, [r4, #1832] @ 0x728 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ tst r1, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 341458 │ │ │ │ @@ -369697,15 +369705,15 @@ │ │ │ │ strh.w r6, [r4, #1832] @ 0x728 │ │ │ │ bl 314350 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #628] @ (3165c8 ) │ │ │ │ ldr r3, [pc, #580] @ (31659c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -369731,15 +369739,15 @@ │ │ │ │ strh.w r0, [r4, #1834] @ 0x72a │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #560] @ (3165d4 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #552] @ (3165d8 ) │ │ │ │ ldr r3, [pc, #492] @ (31659c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -369793,15 +369801,15 @@ │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 314350 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ b.w 315bac │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldr r2, [pc, #376] @ (3165e4 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (31659c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -369898,33 +369906,33 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [pc, #352] @ (316708 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [pc, #8] @ (3165b4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r5, [pc, #816] @ (3168e0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r6, #18] │ │ │ │ + strh r6, [r4, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r2, #9 │ │ │ │ + lsrs r2, r0, #8 │ │ │ │ movs r4, r7 │ │ │ │ - add sp, #8 │ │ │ │ + add r7, sp, #712 @ 0x2c8 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r6, r7, #19 │ │ │ │ + lsls r6, r5, #18 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r3, #20] │ │ │ │ + ldrb r0, [r1, #19] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #688 @ 0x2b0 │ │ │ │ + add r2, sp, #368 @ 0x170 │ │ │ │ movs r3, r7 │ │ │ │ @ instruction: 0x47b6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r0, #17] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r5, #17 │ │ │ │ + lsls r6, r3, #16 │ │ │ │ movs r4, r7 │ │ │ │ - add r2, sp, #104 @ 0x68 │ │ │ │ + add r1, sp, #808 @ 0x328 │ │ │ │ movs r3, r7 │ │ │ │ bxns fp │ │ │ │ lsls r4, r3, #1 │ │ │ │ bx r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov lr, sl │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -369952,15 +369960,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #1600] @ 316c68 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 316d9e │ │ │ │ ldrb.w r3, [r4, #1857] @ 0x741 │ │ │ │ lsls r6, r3, #28 │ │ │ │ bpl.w 316d9e │ │ │ │ ldr.w r7, [r4, #1840] @ 0x730 │ │ │ │ @@ -370321,15 +370329,15 @@ │ │ │ │ orr.w r0, r0, #1 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #464] @ (316c74 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 341458 │ │ │ │ @@ -370409,15 +370417,15 @@ │ │ │ │ add r1, r9 │ │ │ │ strh.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr r1, [pc, #240] @ (316c84 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, r9 │ │ │ │ moveq r1, r8 │ │ │ │ bl 341458 │ │ │ │ @@ -370434,15 +370442,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 341458 │ │ │ │ @@ -370482,37 +370490,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #8] │ │ │ │ + ldrb r0, [r1, #7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r4, #7 │ │ │ │ + lsls r0, r2, #6 │ │ │ │ movs r4, r7 │ │ │ │ - add r7, pc, #576 @ (adr r7, 316eac ) │ │ │ │ + add r7, pc, #256 @ (adr r7, 316d6c ) │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r3, #22] │ │ │ │ + strb r0, [r1, #21] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc2l 0, cr0, [lr, #-236]! @ 0xffffff14 │ │ │ │ - add r3, pc, #112 @ (adr r3, 316ce8 ) │ │ │ │ + ldc2 0, cr0, [lr, #-236] @ 0xffffff14 │ │ │ │ + add r2, pc, #816 @ (adr r2, 316fa8 ) │ │ │ │ movs r3, r7 │ │ │ │ ands r6, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r5, #18] │ │ │ │ + strb r4, [r3, #17] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc2 0, cr0, [r4], {59} @ 0x3b │ │ │ │ - add r2, pc, #152 @ (adr r2, 316d20 ) │ │ │ │ + ldc2 0, cr0, [r4], #-236 @ 0xffffff14 │ │ │ │ + add r1, pc, #856 @ (adr r1, 316fe0 ) │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r4, #17] │ │ │ │ + strb r2, [r2, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, pc, #960 @ (adr r1, 317050 ) │ │ │ │ + add r1, pc, #640 @ (adr r1, 316f10 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldc2 0, cr0, [r4], #-236 @ 0xffffff14 │ │ │ │ + @ instruction: 0xfbe4003b │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ ldr.w r3, [r4, #1844] @ 0x734 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ adds r3, #1 │ │ │ │ strh.w r2, [r4, #1832] @ 0x728 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ @@ -370597,18 +370605,18 @@ │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ b.n 31686a │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 316af2 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r6, #13] │ │ │ │ + strb r4, [r4, #12] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfb4a003b │ │ │ │ - add r0, pc, #960 @ (adr r0, 317178 ) │ │ │ │ + @ instruction: 0xfafa003b │ │ │ │ + add r0, pc, #640 @ (adr r0, 317038 ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 316dca │ │ │ │ ldr r0, [pc, #664] @ (31705c ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ @@ -370833,63 +370841,63 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #72] @ (31709c ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - add r0, pc, #760 @ (adr r0, 317358 ) │ │ │ │ + add r0, pc, #440 @ (adr r0, 317218 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r1, #13 │ │ │ │ + lsls r6, r7, #11 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r7, #12 │ │ │ │ + lsls r4, r5, #11 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r5, #12 │ │ │ │ + lsls r2, r3, #11 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r3, #12 │ │ │ │ + lsls r0, r1, #11 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r0, #12 │ │ │ │ + lsls r6, r6, #10 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r6, #11 │ │ │ │ + lsls r4, r4, #10 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r4, #11 │ │ │ │ + lsls r2, r2, #10 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r2, #11 │ │ │ │ + lsls r0, r0, #10 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r7, #10 │ │ │ │ + lsls r6, r5, #9 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r5, #10 │ │ │ │ + lsls r4, r3, #9 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r3, #10 │ │ │ │ + lsls r2, r1, #9 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r1, #10 │ │ │ │ + lsls r0, r7, #8 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r6, #9 │ │ │ │ + lsls r6, r4, #8 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r4, #9 │ │ │ │ + lsls r4, r2, #8 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r2, #9 │ │ │ │ + lsls r2, r0, #8 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r0, #9 │ │ │ │ + lsls r0, r6, #7 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (3170a8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldr r6, [r6, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2124] @ 0x84c │ │ │ │ bl 43d72c │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ - bl 54f50c │ │ │ │ + bl 54f4bc │ │ │ │ ldr.w r1, [r4, #2128] @ 0x850 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 33c5b8 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -370922,15 +370930,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (3171b8 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 317184 │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ movw r1, #14266 @ 0x37ba │ │ │ │ movt r1, #3072 @ 0xc00 │ │ │ │ orr.w r0, r0, #65536 @ 0x10000 │ │ │ │ ands r1, r3 │ │ │ │ str.w r0, [r4, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 317122 │ │ │ │ @@ -370954,35 +370962,35 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 317144 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (3171c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 317144 │ │ │ │ ldr r3, [pc, #32] @ (3171cc ) │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc │ │ │ │ b.n 31713a │ │ │ │ subs r2, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r3!, {} │ │ │ │ + stmia r2!, {r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #6 │ │ │ │ + lsls r4, r1, #5 │ │ │ │ movs r5, r7 │ │ │ │ subs r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #6 │ │ │ │ + lsls r0, r6, #4 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r5, #5 │ │ │ │ + lsls r0, r3, #4 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (317270 ) │ │ │ │ @@ -370990,25 +370998,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (317278 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #132] @ (31727c ) │ │ │ │ ldr r1, [pc, #132] @ (317280 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #116] @ (317284 ) │ │ │ │ ldr r2, [pc, #120] @ (317288 ) │ │ │ │ mov.w r4, #512 @ 0x200 │ │ │ │ movt r4, #4156 @ 0x103c │ │ │ │ ldr r3, [pc, #112] @ (31728c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -371022,38 +371030,38 @@ │ │ │ │ strh.w r2, [r0, #118] @ 0x76 │ │ │ │ movw r2, #4113 @ 0x1011 │ │ │ │ movt r2, #25 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r1, [pc, #72] @ (317294 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [r0, #108] @ 0x6c │ │ │ │ + ldr r0, [r6, #100] @ 0x64 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 3172ec │ │ │ │ + bls.n 31724c │ │ │ │ movs r2, r7 │ │ │ │ - negs r2, r0 │ │ │ │ + rors r2, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - addw r0, lr, #2107 @ 0x83b │ │ │ │ - ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ + subs.w r0, lr, #12255232 @ 0xbb0000 │ │ │ │ + ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ movs r3, r7 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ ldr r6, [r6, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmia r4!, {r2, r3, r5} │ │ │ │ @@ -371071,15 +371079,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (3172f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #52] @ (3172fc ) │ │ │ │ add.w r1, r0, #6208 @ 0x1840 │ │ │ │ ldr r2, [pc, #48] @ (317300 ) │ │ │ │ adds r1, #4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -371089,22 +371097,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r6, [r6, #92] @ 0x5c │ │ │ │ + ldr r6, [r4, #88] @ 0x58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adcs.w r0, r4, #12255232 @ 0xbb0000 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ + add.w r0, r4, #12255232 @ 0xbb0000 │ │ │ │ + ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 317034 │ │ │ │ + b.n 316f94 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r6!, {r3, r5} │ │ │ │ + stmia r5!, {r3, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -371220,15 +371228,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 341138 │ │ │ │ mov r0, r4 │ │ │ │ bl 341408 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r6, #2120] @ 0x848 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (3174b8 ) │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -371239,20 +371247,20 @@ │ │ │ │ addw r1, r4, #2104 @ 0x838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 43d118 │ │ │ │ strb.w r8, [r7, #16] │ │ │ │ b.n 3173b2 │ │ │ │ nop │ │ │ │ - ldr r2, [r4, #84] @ 0x54 │ │ │ │ + ldr r2, [r2, #80] @ 0x50 │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vqadd.u32 d0, d6, d28 │ │ │ │ - vqadd.u16 d0, d8, d28 │ │ │ │ + mrc2 0, 6, r0, cr6, cr12, {1} │ │ │ │ + mcr2 0, 6, r0, cr8, cr12, {1} │ │ │ │ cbz r6, 317536 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ @@ -371366,15 +371374,15 @@ │ │ │ │ ldr r0, [pc, #88] @ (317644 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31756e │ │ │ │ ldr r0, [pc, #80] @ (317648 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31756e │ │ │ │ ldr r3, [pc, #72] @ (31764c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3175ae │ │ │ │ ldr r3, [pc, #52] @ (317644 ) │ │ │ │ @@ -371383,36 +371391,36 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3175ae │ │ │ │ ldr r0, [pc, #52] @ (317650 ) │ │ │ │ uxth r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3175ae │ │ │ │ nop │ │ │ │ adds r6, #56 @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ uxtb r0, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r2, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ sxtb r4, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r4, #-240]! @ 0xffffff10 │ │ │ │ + ldc2 0, cr0, [r4, #-240] @ 0xffffff10 │ │ │ │ add r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [ip, #-240]! @ 0xffffff10 │ │ │ │ + ldc2 0, cr0, [ip, #-240] @ 0xffffff10 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #256] @ (317768 ) │ │ │ │ sub.w r1, r2, #72 @ 0x48 │ │ │ │ sub sp, #24 │ │ │ │ @@ -371481,15 +371489,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (317778 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 317692 │ │ │ │ lsrs r3, r2, #3 │ │ │ │ mov r8, r1 │ │ │ │ orr.w r3, r3, r6, lsl #29 │ │ │ │ addw r3, r3, #1556 @ 0x614 │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -371508,29 +371516,29 @@ │ │ │ │ str.w r2, [r3, #2168] @ 0x878 │ │ │ │ b.n 3176c8 │ │ │ │ ldr r1, [pc, #36] @ (31777c ) │ │ │ │ ldr r0, [pc, #36] @ (317780 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3176b4 │ │ │ │ nop │ │ │ │ adds r4, #158 @ 0x9e │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r6], {60} @ 0x3c │ │ │ │ - ldr r6, [r1, #20] │ │ │ │ + stc2 0, cr0, [r6], {60} @ 0x3c │ │ │ │ + ldr r6, [r7, #12] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mrrc2 0, 3, r0, lr, cr12 │ │ │ │ + stc2 0, cr0, [lr], {60} @ 0x3c │ │ │ │ ldr r1, [pc, #124] @ (317804 ) │ │ │ │ ldr r3, [pc, #128] @ (317808 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31779e │ │ │ │ movs r0, #0 │ │ │ │ @@ -371565,15 +371573,15 @@ │ │ │ │ ubfx r0, r1, #0, #11 │ │ │ │ ldr r1, [pc, #52] @ (317814 ) │ │ │ │ strd r0, lr, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (317818 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -371582,40 +371590,40 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [lr], #-240 @ 0xffffff10 │ │ │ │ - ldc2 0, cr0, [ip], #-240 @ 0xffffff10 │ │ │ │ + @ instruction: 0xfbee003c │ │ │ │ + @ instruction: 0xfbec003c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (317908 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #220] @ (31790c ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #220] @ (317910 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #204] @ (317914 ) │ │ │ │ ldr r1, [pc, #208] @ (317918 ) │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #204] @ (31791c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #196] @ (317920 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3178ea │ │ │ │ @@ -371666,32 +371674,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (317928 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 317866 │ │ │ │ ldr r0, [pc, #44] @ (31792c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 317866 │ │ │ │ - ldr r4, [r6, #4] │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vshr.s16 d16, d27, #14 │ │ │ │ - str r5, [sp, #528] @ 0x210 │ │ │ │ + vmvn.i32 d0, #43 @ 0x0000002b │ │ │ │ + str r5, [sp, #208] @ 0xd0 │ │ │ │ movs r3, r7 │ │ │ │ - mcrr2 0, 3, r0, r2, cr12 │ │ │ │ - mcrr2 0, 3, r0, ip, cr12 │ │ │ │ + @ instruction: 0xfbf2003c │ │ │ │ + @ instruction: 0xfbfc003c │ │ │ │ adds r2, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfba4003c │ │ │ │ + @ instruction: 0xfb54003c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-112] │ │ │ │ ldr r4, [pc, #392] @ (317ad0 ) │ │ │ │ sub.w sp, sp, #4160 @ 0x1040 │ │ │ │ @@ -371808,30 +371816,30 @@ │ │ │ │ ldr r0, [pc, #108] @ (317aec ) │ │ │ │ strd r3, ip, [sp] │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #8, #8 │ │ │ │ strd lr, r9, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 317a2e │ │ │ │ ldr r3, [pc, #84] @ (317af0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31797e │ │ │ │ ldr r3, [pc, #64] @ (317ae8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 31797e │ │ │ │ ldr r0, [pc, #60] @ (317af4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31797e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -371846,18 +371854,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #116 @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa44003c │ │ │ │ + ldr??.w r0, [r4, #60] @ 0x3c │ │ │ │ subs r6, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [lr, #60] @ 0x3c │ │ │ │ + vld1.8 @ instruction: 0xf9ae003c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ @@ -372599,15 +372607,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (3184cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 318190 │ │ │ │ ldr r0, [pc, #88] @ (3184d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 318190 │ │ │ │ ldr.w r3, [sl, #2152] @ 0x868 │ │ │ │ mov r0, r8 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [sl, #2152] @ 0x868 │ │ │ │ bl 3170e0 │ │ │ │ ldrh.w r0, [r5, #2228] @ 0x8b4 │ │ │ │ @@ -372624,23 +372632,23 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #160 @ 0xa0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r1, r3] │ │ │ │ + ldrsh r0, [r7, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, sl, #60 @ 0x3c │ │ │ │ + bics.w r0, sl, #60 @ 0x3c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r2, r1, [sp] │ │ │ │ bl 43d6c8 │ │ │ │ @@ -372769,15 +372777,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #644] @ (3188d0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3185d8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 317930 │ │ │ │ b.n 3185d8 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ @@ -372936,15 +372944,15 @@ │ │ │ │ lsrs r1, r1, #22 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #188] @ (3188dc ) │ │ │ │ ldr r1, [pc, #192] @ (3188e0 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ b.n 31859a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #2124] @ 0x84c │ │ │ │ bl 43d6a8 │ │ │ │ add.w r1, r9, #8320 @ 0x2080 │ │ │ │ ldrh.w r2, [fp, #2224] @ 0x8b0 │ │ │ │ @@ -372971,15 +372979,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #112] @ (3188e8 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3185d8 │ │ │ │ ldr r2, [pc, #96] @ (3188ec ) │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3187ae │ │ │ │ @@ -372988,15 +372996,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 3187ae │ │ │ │ ldr r1, [pc, #80] @ (3188f0 ) │ │ │ │ ldr r0, [pc, #80] @ (3188f4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #2152] @ 0x868 │ │ │ │ b.n 3187ae │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -373004,30 +373012,30 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, r1] │ │ │ │ + ldrh r6, [r1, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mrc 0, 7, r0, cr6, cr12, {1} │ │ │ │ + mcr 0, 5, r0, cr6, cr12, {1} │ │ │ │ movs r3, #74 @ 0x4a │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r8], {60} @ 0x3c │ │ │ │ - ldcl 0, cr0, [lr], #240 @ 0xf0 │ │ │ │ - ldr r0, [r6, r0] │ │ │ │ + subs.w r0, r8, ip, rrx │ │ │ │ + stc 0, cr0, [lr], #240 @ 0xf0 │ │ │ │ + ldrsb r0, [r4, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stcl 0, cr0, [r8], {60} @ 0x3c │ │ │ │ + ldcl 0, cr0, [r8], #-240 @ 0xffffff10 │ │ │ │ cmp r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r2], {60} @ 0x3c │ │ │ │ - stc 0, cr0, [ip], {60} @ 0x3c │ │ │ │ + ldc 0, cr0, [r2], #-240 @ 0xffffff10 │ │ │ │ + ldc 0, cr0, [ip], #-240 @ 0xffffff10 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r5, [pc, #1420] @ 318e98 │ │ │ │ sub sp, #24 │ │ │ │ ldr.w r1, [pc, #1420] @ 318e9c │ │ │ │ @@ -373232,15 +373240,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 318bba │ │ │ │ ldr r1, [pc, #760] @ (318ea8 ) │ │ │ │ ldr r0, [pc, #760] @ (318eac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 3184f8 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ str.w r6, [r7, #2132] @ 0x854 │ │ │ │ lsls r6, r6, #31 │ │ │ │ @@ -373371,15 +373379,15 @@ │ │ │ │ bl 316db8 │ │ │ │ strd r0, r9, [sp] │ │ │ │ ldr r0, [pc, #320] @ (318eb4 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 31892c │ │ │ │ str.w r2, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 318e2e │ │ │ │ bic.w r3, r3, #8257536 @ 0x7e0000 │ │ │ │ lsls r1, r6, #18 │ │ │ │ @@ -373399,15 +373407,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #248] @ (318ebc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ str.w r3, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 318942 │ │ │ │ ldr r3, [pc, #196] @ (318ea4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -373419,30 +373427,30 @@ │ │ │ │ bpl.w 318942 │ │ │ │ ldr r1, [pc, #200] @ (318ec0 ) │ │ │ │ ldr r0, [pc, #200] @ (318ec4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr r3, [pc, #188] @ (318ec8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 318b70 │ │ │ │ ldr r3, [pc, #136] @ (318ea0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 318b70 │ │ │ │ ldr r1, [pc, #168] @ (318ecc ) │ │ │ │ ldr r0, [pc, #172] @ (318ed0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 318b70 │ │ │ │ ldr r2, [pc, #152] @ (318ec8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 318e40 │ │ │ │ ldr r2, [pc, #104] @ (318ea0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -373465,59 +373473,61 @@ │ │ │ │ ldr r3, [pc, #56] @ (318ea0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 318bdc │ │ │ │ ldr r0, [pc, #100] @ (318ed8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 318bdc │ │ │ │ ldr r1, [pc, #92] @ (318edc ) │ │ │ │ ldr r0, [pc, #96] @ (318ee0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r2, [r7, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr.w r3, [r7, #2152] @ 0x868 │ │ │ │ b.n 318b88 │ │ │ │ nop │ │ │ │ movs r1, #248 @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r2, #-240]! @ 0xf0 │ │ │ │ - ldrd r0, r0, [ip, #-240]! @ 0xf0 │ │ │ │ + stmdb r2!, {r2, r3, r4, r5} │ │ │ │ + stmdb ip!, {r2, r3, r4, r5} │ │ │ │ adds r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe80c003c │ │ │ │ - strh r6, [r4, r3] │ │ │ │ + b.n 318e30 │ │ │ │ + movs r4, r7 │ │ │ │ + strh r6, [r2, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xe820003c │ │ │ │ - str r2, [r2, #120] @ 0x78 │ │ │ │ + b.n 318e60 │ │ │ │ + movs r4, r7 │ │ │ │ + str r2, [r0, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 318d30 │ │ │ │ + b.n 318c90 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 318e00 │ │ │ │ + b.n 318d60 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 318e20 │ │ │ │ + b.n 318d80 │ │ │ │ movs r4, r7 │ │ │ │ cmn r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 318b3c │ │ │ │ + b.n 318a9c │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r1, #112] @ 0x70 │ │ │ │ + str r4, [r7, #104] @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 318d78 │ │ │ │ + b.n 318cd8 │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -373576,15 +373586,15 @@ │ │ │ │ bhi.n 319022 │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ movs r3, #0 │ │ │ │ cmp.w r8, #2048 @ 0x800 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.n 319010 │ │ │ │ movw r2, #34525 @ 0x86dd │ │ │ │ cmp r8, r2 │ │ │ │ it ne │ │ │ │ @@ -373611,15 +373621,15 @@ │ │ │ │ bhi.n 31902c │ │ │ │ movs r7, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ ldr r2, [pc, #116] @ (319058 ) │ │ │ │ ldr r3, [pc, #108] @ (319050 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -373989,25 +373999,25 @@ │ │ │ │ nop │ │ │ │ subs r6, r2, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r0, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #352] @ (319518 ) │ │ │ │ + ldr r6, [pc, #32] @ (3193d8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 319a08 │ │ │ │ + b.n 319968 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 319a84 │ │ │ │ + b.n 3199e4 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [pc, #264] @ (3194cc ) │ │ │ │ + ldr r5, [pc, #968] @ (31978c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 3199e8 │ │ │ │ + b.n 319948 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 319a0c │ │ │ │ + b.n 31996c │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003193cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -374100,19 +374110,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3194cc ) │ │ │ │ ldr r0, [pc, #20] @ (3194d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldr r5, [pc, #112] @ (31953c ) │ │ │ │ + ldr r4, [pc, #816] @ (3197fc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 3198a4 │ │ │ │ + b.n 319804 │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 3193d8 │ │ │ │ + blt.n 319538 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003194d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -374185,15 +374195,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ strh r3, [r1, r2] │ │ │ │ b.n 31952a │ │ │ │ movs r4, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ b.n 31952a │ │ │ │ add r3, sp, #16 │ │ │ │ uxth r1, r1 │ │ │ │ movs r2, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 4391f0 │ │ │ │ bl 43738c │ │ │ │ @@ -374213,19 +374223,19 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ asrs r4, r4, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #128] @ (319654 ) │ │ │ │ + ldr r3, [pc, #832] @ (319914 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 3197b4 │ │ │ │ + b.n 319714 │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 3194e8 │ │ │ │ + bge.n 319648 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003195dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -374248,15 +374258,15 @@ │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 31963a │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 6a1874 │ │ │ │ + bl 6a1824 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ cbz r1, 319676 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 319676 │ │ │ │ @@ -374265,15 +374275,15 @@ │ │ │ │ str r3, [r2, #8] │ │ │ │ b.n 319650 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ cmp r0, #3 │ │ │ │ it ls │ │ │ │ movls r0, #0 │ │ │ │ bhi.n 319618 │ │ │ │ ldr r2, [pc, #72] @ (31969c ) │ │ │ │ ldr r3, [pc, #68] @ (319698 ) │ │ │ │ add r2, pc │ │ │ │ @@ -374291,15 +374301,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r4, #4 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ cmp r0, #3 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 319650 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -374333,15 +374343,15 @@ │ │ │ │ cbz r1, 3196d8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi.n 319744 │ │ │ │ movs r6, #22 │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ cmp r0, #13 │ │ │ │ itt ls │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls.n 31971e │ │ │ │ ldr r2, [r5, #8] │ │ │ │ movs r3, #14 │ │ │ │ @@ -374443,25 +374453,25 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r2 │ │ │ │ strh.w r3, [r6, #68] @ 0x44 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 6b3684 │ │ │ │ + bl 6b3634 │ │ │ │ ldrh.w r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #12] │ │ │ │ adds r0, #24 │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 6b3718 │ │ │ │ + bl 6b36c8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ b.n 319720 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ @@ -374507,15 +374517,15 @@ │ │ │ │ str.w lr, [r3, #4] │ │ │ │ str.w ip, [r3, #8] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ str r2, [r3, #16] │ │ │ │ b.n 31989e │ │ │ │ mov.w ip, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 31983a │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ lsls r3, r3, #2 │ │ │ │ and.w r3, r3, #60 @ 0x3c │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -374531,27 +374541,27 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r3, #20 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ subs r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #20 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ subs r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls.w 3197dc │ │ │ │ b.n 31983a │ │ │ │ movw r3, #52225 @ 0xcc01 │ │ │ │ movt r3, #43707 @ 0xaabb │ │ │ │ b.n 3197bc │ │ │ │ ldrd r2, r3, [r5, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ cmp r7, r0 │ │ │ │ it ls │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls.w 3197dc │ │ │ │ b.n 31983a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (319928 ) │ │ │ │ @@ -374565,19 +374575,19 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ asrs r0, r3, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #15 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #800] @ (319c4c ) │ │ │ │ + ldr r0, [pc, #480] @ (319b0c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 31985c │ │ │ │ + ble.n 3199bc │ │ │ │ movs r4, r7 │ │ │ │ - bvc.n 319990 │ │ │ │ + bvs.n 3198f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319934 : │ │ │ │ cbz r0, 319942 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -374593,19 +374603,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (319970 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #504] @ (319b64 ) │ │ │ │ + ldr r0, [pc, #184] @ (319a24 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 319a08 │ │ │ │ + bgt.n 319968 │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 31993c │ │ │ │ + bvs.n 31989c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319974 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -374694,15 +374704,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 319aba │ │ │ │ movs r2, #20 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 319a8e │ │ │ │ ldrb.w r3, [sp, #20] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ lsls r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls.n 319a8e │ │ │ │ @@ -374781,29 +374791,29 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ asrs r0, r0, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r8, ip │ │ │ │ + mov r8, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blt.n 319aa0 │ │ │ │ + blt.n 319c00 │ │ │ │ movs r4, r7 │ │ │ │ - mov lr, r8 │ │ │ │ + mov r6, lr │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blt.n 319a78 │ │ │ │ + blt.n 319bd8 │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 319b3c │ │ │ │ + blt.n 319a9c │ │ │ │ movs r4, r7 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r0, ip │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blt.n 319c58 │ │ │ │ + blt.n 319bb8 │ │ │ │ movs r4, r7 │ │ │ │ - bpl.n 319b8c │ │ │ │ + bmi.n 319aec │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319b60 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -374831,19 +374841,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (319bbc ) │ │ │ │ ldr r0, [pc, #20] @ (319bc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - mov r4, r5 │ │ │ │ + cmp ip, fp │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 319bb4 │ │ │ │ + bge.n 319b14 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 319ae8 │ │ │ │ + bmi.n 319c48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319bc4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -374897,19 +374907,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (319c5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp ip, r2 │ │ │ │ + cmp r4, r8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 319d20 │ │ │ │ + bge.n 319c80 │ │ │ │ movs r4, r7 │ │ │ │ - bcc.n 319c50 │ │ │ │ + bcc.n 319bb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319c60 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -374928,19 +374938,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (319ca4 ) │ │ │ │ ldr r0, [pc, #20] @ (319ca8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - cmp r6, r8 │ │ │ │ + add lr, lr │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 319cd0 │ │ │ │ + bls.n 319c30 │ │ │ │ movs r4, r7 │ │ │ │ - bcc.n 319c00 │ │ │ │ + bcc.n 319d60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319cac : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00319cb0 : │ │ │ │ @@ -375020,31 +375030,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (319d9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add ip, r3 │ │ │ │ + add r4, r9 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bls.n 319e58 │ │ │ │ + bls.n 319db8 │ │ │ │ movs r4, r7 │ │ │ │ - bls.n 319d68 │ │ │ │ + bls.n 319cc8 │ │ │ │ movs r4, r7 │ │ │ │ - add ip, r0 │ │ │ │ + add r4, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bls.n 319e34 │ │ │ │ + bls.n 319d94 │ │ │ │ movs r4, r7 │ │ │ │ - bls.n 319d5c │ │ │ │ + bls.n 319cbc │ │ │ │ movs r4, r7 │ │ │ │ - add r4, sp │ │ │ │ + add r4, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bls.n 319e10 │ │ │ │ + bhi.n 319d70 │ │ │ │ movs r4, r7 │ │ │ │ - bls.n 319d08 │ │ │ │ + bls.n 319e68 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00319da0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -375239,19 +375249,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (319fa4 ) │ │ │ │ ldr r0, [pc, #20] @ (319fa8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - negs r6, r0 │ │ │ │ + rors r6, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 319fd0 │ │ │ │ + bvs.n 319f30 │ │ │ │ movs r4, r7 │ │ │ │ - beq.n 319f00 │ │ │ │ + beq.n 31a060 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319fac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -375317,15 +375327,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 6b3684 │ │ │ │ + bl 6b3634 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sub.w r5, r0, r9 │ │ │ │ ldr r7, [pc, #260] @ (31a174 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -375344,15 +375354,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ adds r0, #8 │ │ │ │ subs r1, #1 │ │ │ │ - bl 6b3718 │ │ │ │ + bl 6b36c8 │ │ │ │ adds r1, r0, #1 │ │ │ │ uxth r1, r1 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add.w r2, r4, #176 @ 0xb0 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ strd r3, r2, [sp, #20] │ │ │ │ add.w r2, r4, #68 @ 0x44 │ │ │ │ @@ -375382,15 +375392,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ bgt.n 31a116 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6b3718 │ │ │ │ + bl 6b36c8 │ │ │ │ uxth r1, r0 │ │ │ │ b.n 31a0a8 │ │ │ │ blx 2234f4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ blx 2258a8 │ │ │ │ uxth r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -375420,25 +375430,25 @@ │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb.w r2, [r4, #53] @ 0x35 │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (31a184 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31a0e8 │ │ │ │ lsrs r4, r3, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 31a160 │ │ │ │ + bpl.n 31a0c0 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #576] @ (31a3dc ) │ │ │ │ @@ -375488,15 +375498,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31a25a │ │ │ │ ldr r0, [pc, #476] @ (31a3f4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31a25a │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 31a2ae │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldrh.w r5, [r4, #80] @ 0x50 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ @@ -375562,15 +375572,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (31a3f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31a240 │ │ │ │ ldr r0, [pc, #300] @ (31a400 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31a240 │ │ │ │ ldrh.w r5, [r4, #180] @ 0xb4 │ │ │ │ rev16 r5, r5 │ │ │ │ uxth r5, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a1ee │ │ │ │ ldr r3, [pc, #280] @ (31a404 ) │ │ │ │ @@ -375581,29 +375591,29 @@ │ │ │ │ ldr r3, [pc, #248] @ (31a3f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31a1ee │ │ │ │ ldr r0, [pc, #256] @ (31a408 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31a1ee │ │ │ │ ldr r2, [pc, #252] @ (31a40c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 31a1c4 │ │ │ │ ldr r2, [pc, #208] @ (31a3f0 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 31a1c4 │ │ │ │ ldr r0, [pc, #228] @ (31a410 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ b.n 31a1c4 │ │ │ │ ldr r3, [pc, #220] @ (31a414 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a282 │ │ │ │ @@ -375614,15 +375624,15 @@ │ │ │ │ bpl.n 31a282 │ │ │ │ ldr r0, [pc, #200] @ (31a418 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31a282 │ │ │ │ ldr r3, [pc, #136] @ (31a3ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a25a │ │ │ │ ldr r3, [pc, #128] @ (31a3f0 ) │ │ │ │ @@ -375630,43 +375640,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31a25a │ │ │ │ ldr r0, [pc, #156] @ (31a41c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31a25a │ │ │ │ ldr r3, [pc, #148] @ (31a420 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a1ee │ │ │ │ ldr r3, [pc, #84] @ (31a3f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31a1ee │ │ │ │ ldr r0, [pc, #124] @ (31a424 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31a1ee │ │ │ │ ldr r3, [pc, #116] @ (31a428 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a240 │ │ │ │ ldr r3, [pc, #48] @ (31a3f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31a240 │ │ │ │ ldr r0, [pc, #92] @ (31a42c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31a240 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r5, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -375674,43 +375684,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 31a4a0 │ │ │ │ + bvs.n 31a400 │ │ │ │ movs r4, r7 │ │ │ │ lsrs r6, r0, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 31a3dc │ │ │ │ + bpl.n 31a33c │ │ │ │ movs r4, r7 │ │ │ │ subs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 31a420 │ │ │ │ + bmi.n 31a380 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 31a35c │ │ │ │ + bmi.n 31a4bc │ │ │ │ movs r4, r7 │ │ │ │ cmp r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 31a3b0 │ │ │ │ + bpl.n 31a510 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 31a3fc │ │ │ │ + bmi.n 31a35c │ │ │ │ movs r4, r7 │ │ │ │ adds r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 31a358 │ │ │ │ + bmi.n 31a4b8 │ │ │ │ movs r4, r7 │ │ │ │ sbcs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 31a474 │ │ │ │ + bmi.n 31a3d4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031a430 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -375764,19 +375774,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31a4c4 ) │ │ │ │ ldr r0, [pc, #20] @ (31a4c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #140 @ 0x8c │ │ │ │ + subs r6, #60 @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 31a484 │ │ │ │ + bmi.n 31a3e4 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3, {r2, r3, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a4cc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -375850,19 +375860,19 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ lsls r6, r4, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #196 @ 0xc4 │ │ │ │ + subs r5, #116 @ 0x74 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 31a5c8 │ │ │ │ + bcc.n 31a528 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2!, {r1, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a5a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -375934,19 +375944,19 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ lsls r2, r2, #21 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #248 @ 0xf8 │ │ │ │ + subs r4, #168 @ 0xa8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 31a6fc │ │ │ │ + bcs.n 31a65c │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a66c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0031a670 : │ │ │ │ @@ -375967,19 +375977,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31a6a8 ) │ │ │ │ ldr r0, [pc, #20] @ (31a6ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - subs r4, #168 @ 0xa8 │ │ │ │ + subs r4, #88 @ 0x58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 31a6a0 │ │ │ │ + bcs.n 31a600 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1, {r1, r2, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a6b0 : │ │ │ │ cbz r0, 31a6c0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -375996,19 +376006,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31a6ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, #106 @ 0x6a │ │ │ │ + subs r4, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 31a664 │ │ │ │ + bcs.n 31a7c4 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1!, {r3, r5, r6} │ │ │ │ + ldmia r1!, {r3, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a6f0 : │ │ │ │ cbz r0, 31a700 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -376025,19 +376035,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31a72c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, #42 @ 0x2a │ │ │ │ + subs r3, #218 @ 0xda │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 31a824 │ │ │ │ + bcs.n 31a784 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1!, {r3, r5} │ │ │ │ + ldmia r0!, {r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a730 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -376075,19 +376085,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31a7a8 ) │ │ │ │ ldr r0, [pc, #20] @ (31a7ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - subs r3, #168 @ 0xa8 │ │ │ │ + subs r3, #88 @ 0x58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 31a7a0 │ │ │ │ + bne.n 31a700 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r0!, {r1, r2, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a7b0 : │ │ │ │ cbz r0, 31a7d4 │ │ │ │ ldrb.w ip, [r0, #52] @ 0x34 │ │ │ │ strb.w ip, [r1] │ │ │ │ ldrb.w r1, [r0, #53] @ 0x35 │ │ │ │ @@ -376110,19 +376120,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31a800 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r3, #86 @ 0x56 │ │ │ │ + subs r3, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 31a750 │ │ │ │ + bne.n 31a8b0 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r0!, {r2, r4, r6} │ │ │ │ + ldmia r0!, {r2} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a804 : │ │ │ │ cbz r0, 31a814 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -376139,19 +376149,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31a840 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r3, #22 │ │ │ │ + subs r2, #198 @ 0xc6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 31a910 │ │ │ │ + bne.n 31a870 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r0!, {r2, r4} │ │ │ │ + stmia r7!, {r2, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a844 : │ │ │ │ cbz r0, 31a854 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -376168,19 +376178,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31a880 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + subs r2, #134 @ 0x86 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 31a8d0 │ │ │ │ + beq.n 31a830 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r2, r4, r6, r7} │ │ │ │ + stmia r7!, {r2, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a884 : │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0031a888 : │ │ │ │ @@ -376442,15 +376452,15 @@ │ │ │ │ bpl.w 31acee │ │ │ │ ldr.w r0, [pc, #2300] @ 31b494 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 31acf0 │ │ │ │ ldrb.w r3, [r7, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31b954 │ │ │ │ ldr.w r3, [r7, #196] @ 0xc4 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -376605,88 +376615,88 @@ │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ b.n 31a924 │ │ │ │ ldr.w r0, [pc, #1796] @ 31b4a4 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a950 │ │ │ │ b.n 31acde │ │ │ │ ldr.w r0, [pc, #1764] @ 31b4a8 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a948 │ │ │ │ b.n 31acc2 │ │ │ │ ldr.w r0, [pc, #1732] @ 31b4ac │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #100 @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a940 │ │ │ │ b.n 31aca6 │ │ │ │ ldr.w r0, [pc, #1692] @ 31b4b0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9fe │ │ │ │ b.n 31ac6e │ │ │ │ ldr.w r0, [pc, #1656] @ 31b4b4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9b0 │ │ │ │ b.n 31abf4 │ │ │ │ ldr.w r0, [pc, #1632] @ 31b4b8 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a950 │ │ │ │ b.n 31ab82 │ │ │ │ ldr.w r0, [pc, #1600] @ 31b4bc │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a948 │ │ │ │ b.n 31ab64 │ │ │ │ ldr.w r3, [pc, #1568] @ 31b4c0 │ │ │ │ @@ -376699,19 +376709,19 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31ad44 │ │ │ │ ldr.w r0, [pc, #1544] @ 31b4c4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31ad44 │ │ │ │ ldr.w r0, [pc, #1532] @ 31b4c8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 31aee6 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -376722,15 +376732,15 @@ │ │ │ │ beq.w 31a924 │ │ │ │ b.n 31aafc │ │ │ │ ldr.w r0, [pc, #1480] @ 31b4cc │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 31af24 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -376800,23 +376810,23 @@ │ │ │ │ bpl.w 31aa98 │ │ │ │ ldr.w r0, [pc, #1248] @ 31b4d4 │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #32 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 31acf0 │ │ │ │ ldr.w r0, [pc, #1228] @ 31b4d8 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, ip │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ cbz r3, 31b074 │ │ │ │ adds r7, #135 @ 0x87 │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -376824,15 +376834,15 @@ │ │ │ │ ldr r3, [r7, #12] │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa96 │ │ │ │ b.n 31afd8 │ │ │ │ ldr.w r0, [pc, #1180] @ 31b4dc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 31b058 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -376869,15 +376879,15 @@ │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ b.n 31aa98 │ │ │ │ ldr.w r0, [pc, #1056] @ 31b4e4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -376905,15 +376915,15 @@ │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ b.n 31a9c8 │ │ │ │ ldr r0, [pc, #960] @ (31b4ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9b0 │ │ │ │ b.n 31b100 │ │ │ │ ldr r3, [pc, #940] @ (31b4f0 ) │ │ │ │ @@ -376974,20 +376984,20 @@ │ │ │ │ bpl.w 31acee │ │ │ │ ldr r0, [pc, #784] @ (31b4f4 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 31acf0 │ │ │ │ ldr r0, [pc, #764] @ (31b4f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -376995,37 +377005,37 @@ │ │ │ │ beq.w 31a9fe │ │ │ │ b.n 31b164 │ │ │ │ ldr r0, [pc, #732] @ (31b4fc ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a950 │ │ │ │ b.n 31b1ce │ │ │ │ ldr r0, [pc, #700] @ (31b500 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a948 │ │ │ │ b.n 31b1b2 │ │ │ │ ldr r0, [pc, #672] @ (31b504 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -377114,44 +377124,44 @@ │ │ │ │ bpl.w 31acee │ │ │ │ ldr r0, [pc, #396] @ (31b510 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 31acf0 │ │ │ │ ldr r0, [pc, #376] @ (31b514 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a948 │ │ │ │ b.n 31b350 │ │ │ │ ldr r0, [pc, #348] @ (31b518 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a950 │ │ │ │ b.n 31b36c │ │ │ │ ldr r0, [pc, #316] @ (31b51c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 31b3f8 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -377162,15 +377172,15 @@ │ │ │ │ beq.w 31a924 │ │ │ │ b.n 31b2f0 │ │ │ │ ldr r0, [pc, #264] @ (31b520 ) │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 31b434 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -377205,84 +377215,84 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r6} │ │ │ │ + ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [pc, #768] @ (31b79c ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r0, #364] @ 0x16c │ │ │ │ - ldmia r4, {r2, r3, r4, r5} │ │ │ │ + ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4, {r1, r3, r4} │ │ │ │ + ldmia r3, {r1, r3, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5!, {r7} │ │ │ │ + ldmia r5, {r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3!, {r2, r7} │ │ │ │ + ldmia r3!, {r2, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3!, {r5, r6} │ │ │ │ + ldmia r3!, {r4} │ │ │ │ movs r4, r7 │ │ │ │ movs r7, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r3, r5, r7} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2!, {r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ movs r4, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1, {r1, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2, {r2, r4, r6, r7} │ │ │ │ + ldmia r2, {r2, r7} │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r5} │ │ │ │ + ldmia r1!, {r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r3, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r0!, {r4, r5, r7} │ │ │ │ + ldmia r0!, {r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r2, r3, r4, r7} │ │ │ │ + stmia r7!, {r2, r3, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ subs r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r3} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r6!, {r2, r6} │ │ │ │ + stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r6!, {r5} │ │ │ │ + stmia r5!, {r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r0!, {r2, r3, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r3, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ ldr.w r3, [pc, #1236] @ 31b9fc │ │ │ │ ldr.w sl, [r4, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ lsls r1, r3, #16 │ │ │ │ itt pl │ │ │ │ ldrpl.w r3, [r7, #168] @ 0xa8 │ │ │ │ @@ -377314,47 +377324,47 @@ │ │ │ │ bpl.w 31a9c8 │ │ │ │ ldr.w r0, [pc, #1140] @ 31ba00 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 31acf0 │ │ │ │ ldr.w r0, [pc, #1116] @ 31ba04 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9b6 │ │ │ │ b.n 31b53c │ │ │ │ ldr.w r0, [pc, #1084] @ 31ba08 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9c8 │ │ │ │ b.n 31b574 │ │ │ │ ldr.w r0, [pc, #1052] @ 31ba0c │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9be │ │ │ │ b.n 31b558 │ │ │ │ ldr r3, [pc, #996] @ (31b9fc ) │ │ │ │ @@ -377376,22 +377386,22 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 31aa98 │ │ │ │ ldr r0, [pc, #964] @ (31ba10 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ movs r7, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 31acf0 │ │ │ │ ldr r0, [pc, #944] @ (31ba14 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -377440,47 +377450,47 @@ │ │ │ │ bpl.w 31a9c8 │ │ │ │ ldr r0, [pc, #788] @ (31ba18 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 31acf0 │ │ │ │ ldr r0, [pc, #764] @ (31ba1c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9b6 │ │ │ │ b.n 31b6b6 │ │ │ │ ldr r0, [pc, #736] @ (31ba20 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9c8 │ │ │ │ b.n 31b6ee │ │ │ │ ldr r0, [pc, #704] @ (31ba24 ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9be │ │ │ │ b.n 31b6d2 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ @@ -377526,52 +377536,52 @@ │ │ │ │ bpl.w 31b2b6 │ │ │ │ ldr r0, [pc, #560] @ (31ba28 ) │ │ │ │ movs r3, #4 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #8 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 31acf0 │ │ │ │ ldr r0, [pc, #540] @ (31ba2c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31b2b6 │ │ │ │ b.n 31b7e0 │ │ │ │ ldr r3, [pc, #456] @ (31b9fc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31b29a │ │ │ │ ldr r0, [pc, #496] @ (31ba30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 31b2a0 │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.w 31a97e │ │ │ │ ldr r0, [pc, #468] @ (31ba34 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 31acf0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #440] @ (31ba38 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #440] @ (31ba3c ) │ │ │ │ ldr r0, [pc, #440] @ (31ba40 ) │ │ │ │ @@ -377713,135 +377723,135 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r4, r6} │ │ │ │ - movs r4, r7 │ │ │ │ - stmia r4!, {r2, r4, r5} │ │ │ │ - movs r4, r7 │ │ │ │ - stmia r4!, {r4} │ │ │ │ + stmia r4!, {} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r4, r7} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r2!, {r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r2!, {r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #186 @ 0xba │ │ │ │ - lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r2, r3} │ │ │ │ - movs r4, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ - movs r4, r7 │ │ │ │ - cmp r2, #162 @ 0xa2 │ │ │ │ - lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r5} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r1} │ │ │ │ + stmia r1!, {r2, r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #138 @ 0x8a │ │ │ │ + cmp r2, #106 @ 0x6a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ - movs r4, r7 │ │ │ │ - stmia r1!, {r1, r5, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #114 @ 0x72 │ │ │ │ - lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ + cmp r2, #82 @ 0x52 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r2, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r1, r3, r6} │ │ │ │ + stmia r0!, {r1, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #66 @ 0x42 │ │ │ │ + cmp r2, #58 @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r2, r4, r7} │ │ │ │ + stmia r0!, {r2, r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r1, r4, r5} │ │ │ │ + stmia r1!, {r1, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #42 @ 0x2a │ │ │ │ + cmp r2, #34 @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ - movs r4, r7 │ │ │ │ - stmia r1!, {r1, r7} │ │ │ │ + stmia r0!, {r1, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #18 │ │ │ │ + cmp r2, #10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r2, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + cmp r1, #242 @ 0xf2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r2, r3, r6} │ │ │ │ + stmia r0!, {r2, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r1, r4, r6} │ │ │ │ + stmia r0!, {r1, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r1, #226 @ 0xe2 │ │ │ │ + cmp r1, #218 @ 0xda │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r2, r4, r5} │ │ │ │ + stmia r0!, {r2, r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r0!, {r1, r6} │ │ │ │ + stmia r1!, {r1, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r1, #202 @ 0xca │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r2, r3, r4} │ │ │ │ + stmia r0!, {r2, r4} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r1, #178 @ 0xb2 │ │ │ │ + cmp r1, #170 @ 0xaa │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r2} │ │ │ │ - movs r4, r7 │ │ │ │ - stmia r1!, {r1, r3} │ │ │ │ + itt │ │ │ │ + mov r4, r7 │ │ │ │ + stmia r1!, {r1} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r1, #154 @ 0x9a │ │ │ │ + cmp r1, #146 @ 0x92 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ite al │ │ │ │ + itt al │ │ │ │ moval r4, r7 │ │ │ │ - itte @ unpredictable > │ │ │ │ + itee @ unpredictable │ │ │ │ mov r4, r7 │ │ │ │ - cmp r1, #130 @ 0x82 │ │ │ │ + cmpal r1, #122 @ 0x7a │ │ │ │ lslal r5, r1, #1 │ │ │ │ - ite le │ │ │ │ - movle r4, r7 │ │ │ │ - stmiagt r1!, {r1, r2, r6, r7} │ │ │ │ + ite gt │ │ │ │ + movgt r4, r7 │ │ │ │ + stmiale r0!, {r1, r3, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r1, #106 @ 0x6a │ │ │ │ + cmp r1, #98 @ 0x62 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - itt lt │ │ │ │ + ite lt │ │ │ │ movlt r4, r7 │ │ │ │ - stmialt r1!, {r1, r2, r3, r5, r7} │ │ │ │ + stmiage r0!, {r1, r3, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r1, #82 @ 0x52 │ │ │ │ + cmp r1, #74 @ 0x4a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - itt ge │ │ │ │ + itt ls │ │ │ │ + movls r4, r7 │ │ │ │ + itet ge @ unpredictable │ │ │ │ movge r4, r7 │ │ │ │ - stmiage r0!, {r1, r3, r5, r7} │ │ │ │ + cmplt r1, #50 @ 0x32 │ │ │ │ + lslge r5, r1, #1 │ │ │ │ + itt hi │ │ │ │ + movhi r4, r7 │ │ │ │ + stmiahi r1!, {r1, r2, r4, r5, r6} │ │ │ │ + movs r4, r7 │ │ │ │ + cmp r1, #26 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + ite vs │ │ │ │ + movvs r4, r7 │ │ │ │ + stmiavc r1!, {r1, r2, r3, r4, r6} │ │ │ │ + movs r4, r7 │ │ │ │ + cmp r1, #2 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + ite pl │ │ │ │ + movpl r4, r7 │ │ │ │ + stmiami r0!, {r1, r3, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031baf4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377867,19 +377877,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (31bb48 ) │ │ │ │ ldr r0, [pc, #20] @ (31bb4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - cmp r0, #10 │ │ │ │ + movs r7, #186 @ 0xba │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x005c │ │ │ │ + bkpt 0x000c │ │ │ │ movs r4, r7 │ │ │ │ - push {r1, r2, lr} │ │ │ │ + push {r1, r2, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bb50 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377901,19 +377911,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bba0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r7, #184 @ 0xb8 │ │ │ │ + movs r7, #104 @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x000a │ │ │ │ + pop {r1, r3, r4, r5, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ - push {r2, r4, r5, r7} │ │ │ │ + push {r2, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bba4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377934,19 +377944,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bbf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r7, #104 @ 0x68 │ │ │ │ + movs r7, #24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r3, r4, r5, r7, pc} │ │ │ │ + pop {r1, r3, r5, r6, pc} │ │ │ │ movs r4, r7 │ │ │ │ - push {r2, r5, r6} │ │ │ │ + push {r2, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bbf4 : │ │ │ │ cbz r0, 31bc04 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -377963,19 +377973,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bc34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r7, #36 @ 0x24 │ │ │ │ + movs r6, #212 @ 0xd4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r2, r4, r5, r6, pc} │ │ │ │ + pop {r1, r2, r5, pc} │ │ │ │ movs r4, r7 │ │ │ │ - push {r5} │ │ │ │ + cbz r0, 31bcac │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bc38 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377998,19 +378008,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bc84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r6, #212 @ 0xd4 │ │ │ │ + movs r6, #132 @ 0x84 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r2, r5, pc} │ │ │ │ + pop {r1, r2, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cbz r0, 31bcfc │ │ │ │ + cbz r0, 31bce8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bc88 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -378022,15 +378032,15 @@ │ │ │ │ cbz r2, 31bca8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 31bcca │ │ │ │ mov.w ip, #10 │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -378054,19 +378064,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (31bd04 ) │ │ │ │ ldr r0, [pc, #20] @ (31bd08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - movs r6, #78 @ 0x4e │ │ │ │ + movs r5, #254 @ 0xfe │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r5, r7} │ │ │ │ + pop {r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - cbz r2, 31bd5e │ │ │ │ + uxtb r2, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bd0c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -378087,19 +378097,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bd54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #476 @ 0x1dc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r6, #4 │ │ │ │ + movs r5, #180 @ 0xb4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r2, r4, r6} │ │ │ │ + pop {r1, r2} │ │ │ │ movs r4, r7 │ │ │ │ - cbz r0, 31bd98 │ │ │ │ + uxth r0, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bd58 : │ │ │ │ cbz r0, 31bd6e │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -378118,19 +378128,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (31bd98 ) │ │ │ │ ldr r0, [pc, #20] @ (31bd9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - movs r5, #186 @ 0xba │ │ │ │ + movs r5, #106 @ 0x6a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r2, r3} │ │ │ │ + cbnz r4, 31be0a │ │ │ │ movs r4, r7 │ │ │ │ - uxth r6, r6 │ │ │ │ + sxtb r6, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bda0 : │ │ │ │ cbz r0, 31bdb0 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -378147,19 +378157,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bde0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r5, #120 @ 0x78 │ │ │ │ + movs r5, #40 @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r2, 31be52 │ │ │ │ + cbnz r2, 31be3e │ │ │ │ movs r4, r7 │ │ │ │ - sxtb r4, r6 │ │ │ │ + sxth r4, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bde4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -378220,15 +378230,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (31bee8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31be86 │ │ │ │ ldr r0, [pc, #112] @ (31bef0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -378245,19 +378255,19 @@ │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, r9 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #64] @ (31bef8 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31be3c │ │ │ │ ldr r0, [pc, #56] @ (31befc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31be10 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31be6c │ │ │ │ b.n 31be86 │ │ │ │ @@ -378267,21 +378277,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0064 │ │ │ │ + bkpt 0x0014 │ │ │ │ movs r4, r7 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0062 │ │ │ │ + bkpt 0x0012 │ │ │ │ movs r4, r7 │ │ │ │ - pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r2, r3, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031bf00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -378361,15 +378371,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov fp, r3 │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 31c10a │ │ │ │ movs r5, #0 │ │ │ │ b.n 31bff4 │ │ │ │ ldrh.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31c156 │ │ │ │ @@ -378396,26 +378406,26 @@ │ │ │ │ ldr r3, [pc, #440] @ (31c1d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31bf60 │ │ │ │ ldr r0, [pc, #432] @ (31c1d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31bf60 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 31c182 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3564 │ │ │ │ + bl 6b3514 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31bfd4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi.n 31c0b2 │ │ │ │ sub.w r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -378426,20 +378436,20 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 6a1844 │ │ │ │ + bl 6a17f4 │ │ │ │ subs r2, r6, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mvns r0, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 6a1874 │ │ │ │ + bl 6a1824 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r0, r2 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ cbz r6, 31c09c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -378451,23 +378461,23 @@ │ │ │ │ add.w fp, sp, #24 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ b.n 31bff4 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31bfd4 │ │ │ │ b.n 31c05c │ │ │ │ ldr r3, [pc, #268] @ (31c1d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -378475,55 +378485,55 @@ │ │ │ │ ldr r3, [pc, #248] @ (31c1d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 31bf38 │ │ │ │ ldr r0, [pc, #248] @ (31c1dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31bf38 │ │ │ │ ldr r3, [pc, #244] @ (31c1e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c000 │ │ │ │ ldr r3, [pc, #216] @ (31c1d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31c000 │ │ │ │ ldr r0, [pc, #228] @ (31c1e4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31c000 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 31c046 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31bfd4 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 6a1844 │ │ │ │ + bl 6a17f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvns r0, r0 │ │ │ │ - bl 6a1874 │ │ │ │ + bl 6a1824 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 31c0a0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -378537,15 +378547,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (31c1d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31bf60 │ │ │ │ ldr r0, [pc, #112] @ (31c1ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31bf60 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 31c046 │ │ │ │ ldr r3, [pc, #100] @ (31c1f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -378555,15 +378565,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (31c1d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31bf60 │ │ │ │ ldr r0, [pc, #80] @ (31c1f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31bf60 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r2, [r3, sl] │ │ │ │ b.n 31bff4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xebf4005b │ │ │ │ tst r4, r5 │ │ │ │ @@ -378572,31 +378582,31 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r6, fp, lsr #1 │ │ │ │ asrs r4, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r6, r7, pc} │ │ │ │ + pop {r1, r4, r5, r6, pc} │ │ │ │ movs r4, r7 │ │ │ │ sbcs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7} │ │ │ │ + pop {r1, r2, r3, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r5, r7, pc} │ │ │ │ + pop {r1, r2, r4, r6, pc} │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r5, r7} │ │ │ │ + pop {r1, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r6, r7} │ │ │ │ + pop {r3, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031c1f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -378643,15 +378653,15 @@ │ │ │ │ bhi.n 31c26c │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 31c2de │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ mov r0, r4 │ │ │ │ bl 31a188 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ rev16 r3, r0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, r7 │ │ │ │ @@ -378662,15 +378672,15 @@ │ │ │ │ bhi.n 31c2a0 │ │ │ │ sub.w ip, ip, r2 │ │ │ │ cmp.w ip, #1 │ │ │ │ bhi.n 31c2d8 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 6b34d4 │ │ │ │ + bl 6b3484 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31c370 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #356] @ (31c41c ) │ │ │ │ ldr r3, [pc, #352] @ (31c418 ) │ │ │ │ add r2, pc │ │ │ │ @@ -378719,24 +378729,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31c246 │ │ │ │ ldr r0, [pc, #264] @ (31c42c ) │ │ │ │ movs r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31c246 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31c3da │ │ │ │ movs r0, #0 │ │ │ │ b.n 31c2b4 │ │ │ │ ldr r0, [pc, #244] @ (31c430 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 31c396 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 31c3f8 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -378749,15 +378759,15 @@ │ │ │ │ ldr r3, [pc, #196] @ (31c424 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 31c334 │ │ │ │ ldr r0, [pc, #208] @ (31c438 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31c334 │ │ │ │ ldr r3, [pc, #200] @ (31c43c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c2b2 │ │ │ │ ldr r3, [pc, #168] @ (31c424 ) │ │ │ │ @@ -378766,30 +378776,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31c2b2 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #184] @ (31c440 ) │ │ │ │ ldrh.w r2, [sp, #10] │ │ │ │ adds r1, r7, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31c2b2 │ │ │ │ cbz r2, 31c3b4 │ │ │ │ ldr r3, [pc, #168] @ (31c444 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 31c3b4 │ │ │ │ ldr r3, [pc, #128] @ (31c424 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 31c3b4 │ │ │ │ ldr r0, [pc, #156] @ (31c448 ) │ │ │ │ movs r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ movs r7, #16 │ │ │ │ b.n 31c248 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 31c334 │ │ │ │ ldr r3, [pc, #140] @ (31c44c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -378798,29 +378808,29 @@ │ │ │ │ ldr r3, [pc, #92] @ (31c424 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 31c334 │ │ │ │ ldr r0, [pc, #124] @ (31c450 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31c334 │ │ │ │ ldr r3, [pc, #120] @ (31c454 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c334 │ │ │ │ ldr r3, [pc, #60] @ (31c424 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31c334 │ │ │ │ ldr r0, [pc, #104] @ (31c458 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31c334 │ │ │ │ ldrh.w r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c3b8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 31c30e │ │ │ │ b.n 31c246 │ │ │ │ @@ -378835,37 +378845,37 @@ │ │ │ │ @ instruction: 0xe854005b │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r5, r6} │ │ │ │ + pop {r1, r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r6, 31c49c │ │ │ │ + cbnz r6, 31c488 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r5, r6} │ │ │ │ + pop {r2, r3, r4} │ │ │ │ movs r4, r7 │ │ │ │ strh r4, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r5, r7} │ │ │ │ + pop {r1, r2, r3, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ ldr r5, [pc, #544] @ (31c668 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 31c4a8 │ │ │ │ + cbnz r2, 31c494 │ │ │ │ movs r4, r7 │ │ │ │ movs r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 31c4b4 │ │ │ │ + cbnz r2, 31c4a0 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4} │ │ │ │ + cbnz r0, 31c4ce │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ itett cc │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ @@ -378891,15 +378901,15 @@ │ │ │ │ str.w r2, [r3, #1392] @ 0x570 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (31c4b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ asrs r2, r3, #27 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -378947,27 +378957,27 @@ │ │ │ │ ldr r2, [pc, #32] @ (31c554 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 31c524 │ │ │ │ ldr r0, [pc, #24] @ (31c558 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31c524 │ │ │ │ ldr r0, [pc, #20] @ (31c55c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 31c524 │ │ │ │ b.n 31c17c │ │ │ │ lsls r3, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 31c5ac │ │ │ │ + revsh r2, r6 │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r4, 31c5b6 │ │ │ │ + cbnz r4, 31c5a2 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #160] @ (31c614 ) │ │ │ │ @@ -378975,25 +378985,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (31c61c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #152] @ (31c620 ) │ │ │ │ ldr r1, [pc, #152] @ (31c624 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #136] @ (31c628 ) │ │ │ │ ldr r3, [pc, #140] @ (31c62c ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r1, [pc, #140] @ (31c630 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -379010,52 +379020,52 @@ │ │ │ │ str.w r5, [r0, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1968 @ 0x7b0 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #88] @ (31c63c ) │ │ │ │ ldr r1, [pc, #88] @ (31c640 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r0, r6, #7 │ │ │ │ + subs r0, r4, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r5, #52] @ 0x34 │ │ │ │ + strh r2, [r3, #50] @ 0x32 │ │ │ │ movs r2, r7 │ │ │ │ - cdp 0, 11, cr0, cr2, cr1, {2} │ │ │ │ - add r2, pc, #504 @ (adr r2, 31c81c ) │ │ │ │ + cdp 0, 6, cr0, cr2, cr1, {2} │ │ │ │ + add r2, pc, #184 @ (adr r2, 31c6dc ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #184] @ (31c6e0 ) │ │ │ │ + @ instruction: 0x47de │ │ │ │ movs r3, r7 │ │ │ │ lsrs r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 31c67a │ │ │ │ + revsh r4, r1 │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r0, 31c680 │ │ │ │ + revsh r0, r2 │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strb r6, [r2, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -379108,19 +379118,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31c6d4 ) │ │ │ │ add r0, pc │ │ │ │ bl 3dd360 │ │ │ │ ldr r0, [pc, #16] @ (31c6d8 ) │ │ │ │ add r0, pc │ │ │ │ bl 3dd360 │ │ │ │ nop │ │ │ │ - rev16 r4, r0 │ │ │ │ + cbnz r4, 31c710 │ │ │ │ movs r4, r7 │ │ │ │ - rev r4, r7 │ │ │ │ + cbnz r4, 31c712 │ │ │ │ movs r4, r7 │ │ │ │ - rev r4, r6 │ │ │ │ + cbnz r4, 31c714 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (31c768 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -379129,26 +379139,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (31c770 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #104] @ (31c774 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (31c778 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #88] @ (31c77c ) │ │ │ │ ldr r2, [pc, #92] @ (31c780 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #24 │ │ │ │ @@ -379157,42 +379167,42 @@ │ │ │ │ ldr r2, [pc, #76] @ (31c784 ) │ │ │ │ ldr r1, [pc, #76] @ (31c788 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r4, r6, #1 │ │ │ │ + subs r4, r4, #0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - rev r6, r3 │ │ │ │ + cbnz r6, 31c7a2 │ │ │ │ movs r4, r7 │ │ │ │ - rev r2, r6 │ │ │ │ + cbnz r2, 31c7ac │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r2, #40] @ 0x28 │ │ │ │ + strh r2, [r0, #38] @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ - ldc 0, cr0, [r8, #-260] @ 0xfffffefc │ │ │ │ - str r2, [sp, #264] @ 0x108 │ │ │ │ + stcl 0, cr0, [r8], {65} @ 0x41 │ │ │ │ + str r1, [sp, #968] @ 0x3c8 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r1, #7] │ │ │ │ + strb r4, [r7, #5] │ │ │ │ movs r4, r7 │ │ │ │ - add r0, pc, #832 @ (adr r0, 31cac8 ) │ │ │ │ + add r0, pc, #512 @ (adr r0, 31c988 ) │ │ │ │ movs r3, r7 │ │ │ │ - mov r8, r0 │ │ │ │ + mov r0, r6 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (31c844 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -379200,23 +379210,23 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #168] @ (31c84c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #152] @ (31c850 ) │ │ │ │ ldr r1, [pc, #156] @ (31c854 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ cbnz r3, 31c82a │ │ │ │ add.w r3, r4, #8960 @ 0x2300 │ │ │ │ add.w r2, r4, #9024 @ 0x2340 │ │ │ │ movs r1, #1 │ │ │ │ @@ -379251,23 +379261,23 @@ │ │ │ │ bl 319434 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 31a460 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #768] @ 0x300 │ │ │ │ b.n 31c7d2 │ │ │ │ nop │ │ │ │ - adds r4, r0, #7 │ │ │ │ + adds r4, r6, #5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, pc, #392 @ (adr r0, 31c9d4 ) │ │ │ │ + add r0, pc, #72 @ (adr r0, 31c894 ) │ │ │ │ movs r3, r7 │ │ │ │ - mov r4, r2 │ │ │ │ + cmp ip, r8 │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r2, 31c86a │ │ │ │ + cbnz r2, 31c856 │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r0, 31c874 │ │ │ │ + cbnz r0, 31c860 │ │ │ │ movs r4, r7 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldrb.w r2, [r2, #696] @ 0x2b8 │ │ │ │ cbz r2, 31c870 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -379286,15 +379296,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add.w r1, ip, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (31c8e4 ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 33c764 │ │ │ │ cbz r0, 31c8b8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -379311,19 +379321,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r0, r4, #3 │ │ │ │ + adds r0, r2, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r7, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r7, [sp, #160] @ 0xa0 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, r5 │ │ │ │ + add r8, fp │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w ip, [pc, #244] @ 31c9ec │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -379340,15 +379350,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ movs r5, #1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r6, #8896 @ 0x22c0 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov lr, r0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strb.w r5, [sp, #52] @ 0x34 │ │ │ │ @@ -379406,23 +379416,23 @@ │ │ │ │ bl 43d6a8 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ bl 43d8f8 │ │ │ │ b.n 31c998 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, r5, #1 │ │ │ │ + adds r0, r3, #0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 31cdf4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ movs r3, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r5 │ │ │ │ + add r4, fp │ │ │ │ movs r3, r7 │ │ │ │ b.n 31cce4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -379458,30 +379468,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (31ca94 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 33df44 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 31ca76 │ │ │ │ b.n 31ca38 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 31ca48 │ │ │ │ - subs r4, r0, r4 │ │ │ │ + subs r4, r6, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [sp, #656] @ 0x290 │ │ │ │ + ldr r5, [sp, #336] @ 0x150 │ │ │ │ movs r3, r7 │ │ │ │ - muls r4, r2 │ │ │ │ + orrs r4, r0 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #352] @ (31cc10 ) │ │ │ │ @@ -379500,15 +379510,15 @@ │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ add.w fp, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb.w sl, [sp, #64] @ 0x40 │ │ │ │ adds.w r2, r2, #668 @ 0x29c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -379597,23 +379607,23 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, r2 │ │ │ │ + subs r2, r4, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 31ccb0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [sp, #288] @ 0x120 │ │ │ │ + ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ movs r3, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r6, r6 │ │ │ │ + cmp r6, r4 │ │ │ │ movs r3, r7 │ │ │ │ svc 56 @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -379623,15 +379633,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #192] @ (31cd00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #1384] @ 0x568 │ │ │ │ blx 2234f4 │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ cbnz r3, 31ccb4 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -379643,75 +379653,75 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r4, #696] @ 0x2b8 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ cbnz r3, 31cccc │ │ │ │ ldr r4, [pc, #124] @ (31cd10 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #124] @ (31cd14 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (31cd18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33c93c │ │ │ │ ldr.w r0, [r4, #744] @ 0x2e8 │ │ │ │ bl 319434 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ bl 31a460 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 31cc62 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 33df98 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 31ccda │ │ │ │ add.w r2, r5, #6208 @ 0x1840 │ │ │ │ mov r0, r7 │ │ │ │ adds r2, #16 │ │ │ │ mov r1, r2 │ │ │ │ bl 33d3e4 │ │ │ │ b.n 31cc92 │ │ │ │ - adds r0, r5, r4 │ │ │ │ + adds r0, r3, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r2, r4, r6, r7} │ │ │ │ + push {r1, r2, r7} │ │ │ │ movs r4, r7 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + push {r1, r3, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, r6, r3 │ │ │ │ + adds r6, r4, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r3, [sp, #608] @ 0x260 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ movs r3, r7 │ │ │ │ - adcs r0, r1 │ │ │ │ + lsrs r0, r7 │ │ │ │ movs r3, r7 │ │ │ │ - adds r4, r1, r3 │ │ │ │ + adds r4, r7, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r3 │ │ │ │ + lsrs r6, r1 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #424] @ (31ced8 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -379731,15 +379741,15 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ strb.w r9, [sp, #72] @ 0x48 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -379851,29 +379861,29 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #40] @ (31cef4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx 225198 <__printf_chk@plt+0x4> │ │ │ │ b.n 31ceb6 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ - adds r4, r6, r0 │ │ │ │ + asrs r4, r4, #31 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ble.n 31ce78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ movs r3, r7 │ │ │ │ - eors r4, r5 │ │ │ │ + ands r4, r3 │ │ │ │ movs r3, r7 │ │ │ │ bgt.n 31cdf4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxtb r6, r4 │ │ │ │ + sxth r6, r2 │ │ │ │ movs r4, r7 │ │ │ │ - sxtb r4, r5 │ │ │ │ + sxth r4, r3 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #788] @ (31d220 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -379883,15 +379893,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #780] @ (31d22c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #776] @ (31d230 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ add.w r2, r4, #116 @ 0x74 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -379976,15 +379986,15 @@ │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ mov.w ip, #156 @ 0x9c │ │ │ │ mov r2, r8 │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r1, #25 │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -379996,15 +380006,15 @@ │ │ │ │ blt.n 31d136 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #1 │ │ │ │ bl 33df44 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 31d064 │ │ │ │ @@ -380017,15 +380027,15 @@ │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (31d250 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r9, r0 │ │ │ │ addw r0, r5, #1772 @ 0x6ec │ │ │ │ bl 43d178 │ │ │ │ movw r3, #9052 @ 0x235c │ │ │ │ ldr.w r2, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, r3] │ │ │ │ @@ -380033,15 +380043,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #1000 @ 0x3e8 │ │ │ │ ldrh.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ strh r1, [r3, #4] │ │ │ │ str.w r2, [r6, #776] @ 0x308 │ │ │ │ str.w r4, [r6, #1384] @ 0x568 │ │ │ │ str.w r4, [r6, #1388] @ 0x56c │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #392] @ (31d254 ) │ │ │ │ add.w r1, r9, #88 @ 0x58 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ addw r1, r5, #1772 @ 0x6ec │ │ │ │ @@ -380097,23 +380107,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #232] @ (31d270 ) │ │ │ │ ldr r1, [pc, #236] @ (31d274 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 33f9b4 │ │ │ │ cbnz r0, 31d1fe │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r6, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r7 │ │ │ │ bfi r2, r3, #0, #8 │ │ │ │ @@ -380150,63 +380160,63 @@ │ │ │ │ ldr r0, [pc, #108] @ (31d280 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r2, #25 │ │ │ │ + asrs r6, r0, #24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sxth r4, r0 │ │ │ │ + cbz r4, 31d254 │ │ │ │ movs r4, r7 │ │ │ │ - sxth r0, r3 │ │ │ │ + cbz r0, 31d25e │ │ │ │ movs r4, r7 │ │ │ │ lsrs r6, r3, #17 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sxtb r4, r0 │ │ │ │ + cbz r4, 31d270 │ │ │ │ movs r4, r7 │ │ │ │ - sxth r2, r4 │ │ │ │ + cbz r2, 31d26c │ │ │ │ movs r4, r7 │ │ │ │ - cbz r0, 31d278 │ │ │ │ + cbz r0, 31d264 │ │ │ │ movs r4, r7 │ │ │ │ - str r7, [sp, #984] @ 0x3d8 │ │ │ │ + str r7, [sp, #664] @ 0x298 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r2, #21 │ │ │ │ + asrs r0, r0, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #164 @ 0xa4 │ │ │ │ + subs r5, #84 @ 0x54 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r5, #19 │ │ │ │ + asrs r0, r3, #18 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r3, #14] │ │ │ │ + ldrb r2, [r1, #13] │ │ │ │ movs r2, r7 │ │ │ │ - b.n 31d99c │ │ │ │ + b.n 31d8fc │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [r0, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, sp, #960 @ 0x3c0 │ │ │ │ + add r7, sp, #640 @ 0x280 │ │ │ │ movs r4, r7 │ │ │ │ - add sp, #456 @ 0x1c8 │ │ │ │ + add sp, #136 @ 0x88 │ │ │ │ movs r4, r7 │ │ │ │ - sub sp, #80 @ 0x50 │ │ │ │ + add sp, #272 @ 0x110 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r7, #15 │ │ │ │ + asrs r4, r5, #14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r6, #10] │ │ │ │ + ldrb r6, [r4, #9] │ │ │ │ movs r2, r7 │ │ │ │ - b.n 31d7e8 │ │ │ │ + b.n 31d748 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, #16 │ │ │ │ + subs r3, #192 @ 0xc0 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r2!, {r6} │ │ │ │ + stmia r1!, {r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r2, #13 │ │ │ │ + asrs r6, r0, #12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, sp, #576 @ 0x240 │ │ │ │ + add r7, sp, #256 @ 0x100 │ │ │ │ movs r4, r7 │ │ │ │ - add r0, sp, #592 @ 0x250 │ │ │ │ + add r0, sp, #272 @ 0x110 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ @@ -380240,15 +380250,15 @@ │ │ │ │ ldr r2, [pc, #236] @ (31d3c8 ) │ │ │ │ ldr r1, [pc, #236] @ (31d3cc ) │ │ │ │ add r7, pc │ │ │ │ add.w ip, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 31d304 │ │ │ │ bl 33d544 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31d3b0 │ │ │ │ @@ -380277,15 +380287,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (31d3d8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 31d360 │ │ │ │ bl 33d544 │ │ │ │ cbnz r0, 31d390 │ │ │ │ mov r0, r8 │ │ │ │ @@ -380323,35 +380333,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (31d3e8 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #52] @ (31d3ec ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - asrs r2, r1, #10 │ │ │ │ + asrs r2, r7, #8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #160] @ 0xa0 │ │ │ │ + str r4, [sp, #864] @ 0x360 │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, #218 @ 0xda │ │ │ │ + subs r2, #138 @ 0x8a │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r5, #8 │ │ │ │ + asrs r2, r3, #7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [sp, #808] @ 0x328 │ │ │ │ + str r4, [sp, #488] @ 0x1e8 │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, #122 @ 0x7a │ │ │ │ + subs r2, #42 @ 0x2a │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r0, #7 │ │ │ │ + asrs r4, r6, #5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, sp, #1016 @ 0x3f8 │ │ │ │ + add r5, sp, #696 @ 0x2b8 │ │ │ │ movs r4, r7 │ │ │ │ - add r6, sp, #712 @ 0x2c8 │ │ │ │ + add r6, sp, #392 @ 0x188 │ │ │ │ movs r4, r7 │ │ │ │ - add r5, sp, #928 @ 0x3a0 │ │ │ │ + add r5, sp, #608 @ 0x260 │ │ │ │ movs r4, r7 │ │ │ │ - add r6, sp, #488 @ 0x1e8 │ │ │ │ + add r6, sp, #168 @ 0xa8 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 31d48c │ │ │ │ sub sp, #8 │ │ │ │ @@ -380362,15 +380372,15 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r3, r6, r5 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ add r3, r4 │ │ │ │ add.w r7, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -380403,19 +380413,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r6, r3] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 31d284 │ │ │ │ - asrs r4, r3, #5 │ │ │ │ + asrs r4, r1, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r3, [sp, #1000] @ 0x3e8 │ │ │ │ + str r3, [sp, #680] @ 0x2a8 │ │ │ │ movs r3, r7 │ │ │ │ - subs r1, #172 @ 0xac │ │ │ │ + subs r1, #92 @ 0x5c │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (31d5f8 ) │ │ │ │ @@ -380448,15 +380458,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, fp │ │ │ │ mov.w r9, #1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str.w r8, [r7, #4] │ │ │ │ adds.w r2, r2, #696 @ 0x2b8 │ │ │ │ strb.w r9, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -380527,19 +380537,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 31d6ac │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #1 │ │ │ │ + asrs r0, r5, #32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, #204 @ 0xcc │ │ │ │ + subs r0, #124 @ 0x7c │ │ │ │ movs r3, r7 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #768] @ 0x300 │ │ │ │ movs r3, r7 │ │ │ │ bpl.n 31d6a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -380628,15 +380638,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movw r3, #7752 @ 0x1e48 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r9, r6 │ │ │ │ ldr.w ip, [r2] │ │ │ │ @@ -380676,15 +380686,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [pc, #1420] @ 31dd40 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ bl 319cb0 │ │ │ │ @@ -380753,15 +380763,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 31dcf0 │ │ │ │ ldr.w r0, [pc, #1236] @ 31dd5c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ add sp, #164 @ 0xa4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ dmb ish │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ movw sl, #7752 @ 0x1e48 │ │ │ │ ldr.w r1, [r9, r6] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ @@ -380815,15 +380825,15 @@ │ │ │ │ ldrd r4, r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r2, [pc, #1048] @ 31dd60 │ │ │ │ ldr.w r1, [pc, #1048] @ 31dd64 │ │ │ │ ldr.w r7, [fp, #744] @ 0x2e8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 319de0 │ │ │ │ cbnz r0, 31d970 │ │ │ │ @@ -380973,15 +380983,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [r6] │ │ │ │ strd r4, r4, [r6, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ strd r4, r4, [r6] │ │ │ │ str r4, [r6, #12] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str r4, [r6, #8] │ │ │ │ movw r2, #7772 @ 0x1e5c │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov.w lr, #1 │ │ │ │ @@ -381059,15 +381069,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ strh.w r3, [fp, #764] @ 0x2fc │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #268] @ (31dd40 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ @@ -381157,61 +381167,61 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 31dcd4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ bmi.n 31dc30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r5, #26 │ │ │ │ + lsrs r2, r3, #25 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r3, #26 │ │ │ │ + lsrs r6, r1, #25 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ + str r0, [sp, #800] @ 0x320 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #186 @ 0xba │ │ │ │ + adds r6, #106 @ 0x6a │ │ │ │ movs r3, r7 │ │ │ │ ldr r4, [pc, #192] @ (31de04 ) │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 31ddc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r7, #20 │ │ │ │ + lsrs r0, r5, #19 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, sp, #984 @ 0x3d8 │ │ │ │ + add r0, sp, #664 @ 0x298 │ │ │ │ movs r4, r7 │ │ │ │ - add r2, sp, #328 @ 0x148 │ │ │ │ + add r2, sp, #8 │ │ │ │ movs r4, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 31dc90 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #904 @ 0x388 │ │ │ │ + add r1, sp, #584 @ 0x248 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r7, #52] @ 0x34 │ │ │ │ + ldrh r4, [r5, #50] @ 0x32 │ │ │ │ movs r3, r7 │ │ │ │ - adds r4, #110 @ 0x6e │ │ │ │ + adds r4, #30 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r2, #9 │ │ │ │ + lsrs r6, r0, #8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r6, #38] @ 0x26 │ │ │ │ + ldrh r4, [r4, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #164 @ 0xa4 │ │ │ │ + adds r2, #84 @ 0x54 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r0, r2, #5 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r6, [r5, #30] │ │ │ │ + ldrh r6, [r3, #28] │ │ │ │ movs r3, r7 │ │ │ │ - adds r1, #158 @ 0x9e │ │ │ │ + adds r1, #78 @ 0x4e │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r5, #1 │ │ │ │ + lsrs r2, r3, #32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #648 @ (adr r4, 31e010 ) │ │ │ │ + add r4, pc, #328 @ (adr r4, 31ded0 ) │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r2, #1 │ │ │ │ + lsrs r4, r0, #32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #560 @ (adr r4, 31dfc0 ) │ │ │ │ + add r4, pc, #240 @ (adr r4, 31de80 ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 31ddae │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 31ddbc │ │ │ │ @@ -381350,19 +381360,19 @@ │ │ │ │ cmp ip, r3 │ │ │ │ bne.n 31de06 │ │ │ │ ldr.w r0, [r0, #768] @ 0x300 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 31de30 │ │ │ │ nop │ │ │ │ - lsls r4, r1, #29 │ │ │ │ + lsls r4, r7, #27 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, pc, #72 @ (adr r3, 31df60 ) │ │ │ │ + add r2, pc, #776 @ (adr r2, 31e220 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #672 @ (adr r4, 31e1bc ) │ │ │ │ + add r4, pc, #352 @ (adr r4, 31e07c ) │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r2, [pc, #3276] @ 31ebfc │ │ │ │ @@ -381497,15 +381507,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r3, #11 │ │ │ │ strd r4, r4, [r6, #4] │ │ │ │ str r4, [r6, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r4, r4, [r3, #4] │ │ │ │ str r4, [r3, #12] │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 31bbf4 │ │ │ │ @@ -381564,15 +381574,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov.w r5, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r2, #0 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, r1, [sp, #128] @ 0x80 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ strd r4, r4, [sp, #160] @ 0xa0 │ │ │ │ mov r6, r0 │ │ │ │ strb.w r5, [sp, #164] @ 0xa4 │ │ │ │ ldmia.w sl, {r0, r1} │ │ │ │ strd r0, r1, [sp, #152] @ 0x98 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ dmb ish │ │ │ │ @@ -381694,15 +381704,15 @@ │ │ │ │ b.n 31e386 │ │ │ │ dmb ish │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r2, ip, r3 │ │ │ │ ldr.w r3, [r6, #-4] │ │ │ │ @@ -381741,15 +381751,15 @@ │ │ │ │ beq.w 31e4da │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ mov lr, r0 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -382076,15 +382086,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r6, r4, #6400 @ 0x1900 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -382125,15 +382135,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w ip, [fp, #2332] @ 0x91c │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr.w r3, [fp, #2324] @ 0x914 │ │ │ │ @@ -382162,15 +382172,15 @@ │ │ │ │ cmp.w r3, r2, lsr #7 │ │ │ │ bne.w 31e406 │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r6, [fp, #2332] @ 0x91c │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r1, [fp, #2324] @ 0x914 │ │ │ │ mul.w r3, r6, r3 │ │ │ │ @@ -382268,15 +382278,15 @@ │ │ │ │ strh.w r0, [sp, #214] @ 0xd6 │ │ │ │ b.n 31e652 │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r5, [fp, #2308] @ 0x904 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r2, r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r5, r3 │ │ │ │ @@ -382458,46 +382468,46 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ blx 2231e4 │ │ │ │ ldmia r3!, {r2, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #19 │ │ │ │ + lsls r4, r7, #17 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r5, #58] @ 0x3a │ │ │ │ + strh r0, [r3, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r5, #24 │ │ │ │ + cmp r4, #200 @ 0xc8 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r6, #17 │ │ │ │ + lsls r2, r4, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r4, #17 │ │ │ │ + lsls r4, r2, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r7, #54] @ 0x36 │ │ │ │ + strh r0, [r5, #52] @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r4, #162 @ 0xa2 │ │ │ │ + cmp r4, #82 @ 0x52 │ │ │ │ movs r3, r7 │ │ │ │ ldmia r0!, {r3, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r7, #40] @ 0x28 │ │ │ │ + strh r0, [r5, #38] @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r2, #228 @ 0xe4 │ │ │ │ + cmp r2, #148 @ 0x94 │ │ │ │ movs r3, r7 │ │ │ │ - cdp2 0, 2, cr0, cr8, cr12, {2} │ │ │ │ - strh r2, [r0, #6] │ │ │ │ + ldc2l 0, cr0, [r8, #304] @ 0x130 │ │ │ │ + strh r2, [r6, #2] │ │ │ │ movs r3, r7 │ │ │ │ - movs r6, #114 @ 0x72 │ │ │ │ + movs r6, #34 @ 0x22 │ │ │ │ movs r3, r7 │ │ │ │ - stc2 0, cr0, [r4, #304] @ 0x130 │ │ │ │ - strh r6, [r4, #0] │ │ │ │ + ldc2 0, cr0, [r4, #-304]! @ 0xfffffed0 │ │ │ │ + ldrb r6, [r2, #31] │ │ │ │ movs r3, r7 │ │ │ │ - movs r5, #212 @ 0xd4 │ │ │ │ + movs r5, #132 @ 0x84 │ │ │ │ movs r3, r7 │ │ │ │ - ldr??.w r0, [sl, ip] │ │ │ │ - str r5, [sp, #712] @ 0x2c8 │ │ │ │ + vld4.16 {d0-d3}, [sl], ip │ │ │ │ + str r5, [sp, #392] @ 0x188 │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [pc, #84] @ (31eca4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #84] @ (31eca8 ) │ │ │ │ movw r2, #551 @ 0x227 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -382523,25 +382533,25 @@ │ │ │ │ ldr r0, [pc, #40] @ (31ecbc ) │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb.w r0, [r2, ip] │ │ │ │ - str r5, [sp, #296] @ 0x128 │ │ │ │ + str.w r0, [r2, #76] @ 0x4c │ │ │ │ + str r4, [sp, #1000] @ 0x3e8 │ │ │ │ movs r4, r7 │ │ │ │ - str??.w r0, [sl, #76] @ 0x4c │ │ │ │ - str r5, [sp, #144] @ 0x90 │ │ │ │ + ldrb.w r0, [sl, #76] @ 0x4c │ │ │ │ + str r4, [sp, #848] @ 0x350 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [sp, #648] @ 0x288 │ │ │ │ + str r6, [sp, #328] @ 0x148 │ │ │ │ movs r4, r7 │ │ │ │ - str r5, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #760] @ 0x2f8 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [sp, #432] @ 0x1b0 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r4, [pc, #1076] @ 31f108 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ @@ -382647,15 +382657,15 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov.w r8, #1 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add.w r5, r5, #8896 @ 0x22c0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ strb.w r8, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #32] │ │ │ │ @@ -382736,15 +382746,15 @@ │ │ │ │ bne.w 3200e4 │ │ │ │ ldr r1, [pc, #536] @ (31f12c ) │ │ │ │ ldr r0, [pc, #540] @ (31f130 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ ldr.w r3, [r3, #856] @ 0x358 │ │ │ │ str.w r3, [r5, #1772] @ 0x6ec │ │ │ │ strh.w r4, [r5, #1776] @ 0x6f0 │ │ │ │ bl 43d6a8 │ │ │ │ ldr r2, [pc, #504] @ (31f134 ) │ │ │ │ @@ -382858,15 +382868,15 @@ │ │ │ │ ldr r1, [pc, #224] @ (31f144 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd lr, lr, [sp, #164] @ 0xa4 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ @@ -382913,35 +382923,35 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0020 │ │ │ │ lsls r3, r3, #1 │ │ │ │ bkpt 0x0002 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf75e004c │ │ │ │ - ldrb r0, [r0, #8] │ │ │ │ + @ instruction: 0xf70e004c │ │ │ │ + ldrb r0, [r6, #6] │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, r6, #6 │ │ │ │ + subs r0, r4, #5 │ │ │ │ movs r3, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ + str r1, [sp, #816] @ 0x330 │ │ │ │ movs r4, r7 │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ + str r4, [sp, #776] @ 0x308 │ │ │ │ movs r4, r7 │ │ │ │ cbnz r6, 31f1aa │ │ │ │ lsls r3, r3, #1 │ │ │ │ revsh r6, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add.w r0, r4, #13369344 @ 0xcc0000 │ │ │ │ - strb r6, [r4, #30] │ │ │ │ + @ instruction: 0xf4b4004c │ │ │ │ + strb r6, [r2, #29] │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, r2, #5 │ │ │ │ + adds r6, r0, #4 │ │ │ │ movs r3, r7 │ │ │ │ rev r6, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr.w r0, [pc, #1600] @ 31f790 │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r2, [pc, #1600] @ 31f794 │ │ │ │ movs r6, #0 │ │ │ │ @@ -382954,15 +382964,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov.w r4, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ add r7, sp, #172 @ 0xac │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add r2, sp, #156 @ 0x9c │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ @@ -383082,15 +383092,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov.w sl, #1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -383129,15 +383139,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 31ca98 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -383167,15 +383177,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str.w r3, [r0, #1380] @ 0x564 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -383275,15 +383285,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (31f7b8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #1 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #168] @ 0xa8 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ @@ -383364,15 +383374,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #412] @ (31f7c4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r2, #768] @ 0x300 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ed02 │ │ │ │ ldrb.w r3, [r2, #720] @ 0x2d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31f6c0 │ │ │ │ @@ -383494,44 +383504,44 @@ │ │ │ │ ldr r1, [pc, #80] @ (31f7d0 ) │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 225194 <__printf_chk@plt> │ │ │ │ - and.w r0, ip, #13369344 @ 0xcc0000 │ │ │ │ - strb r6, [r5, #26] │ │ │ │ + @ instruction: 0xf3bc004c │ │ │ │ + strb r6, [r3, #25] │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, r3, #1 │ │ │ │ + adds r6, r1, #0 │ │ │ │ movs r3, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb63e │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #52] @ 0x34 │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xb622 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - orrs.w r0, r8, #76 @ 0x4c │ │ │ │ - strb r2, [r7, #11] │ │ │ │ + and.w r0, r8, #76 @ 0x4c │ │ │ │ + strb r2, [r5, #10] │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, r5, r2 │ │ │ │ + adds r2, r3, r1 │ │ │ │ movs r3, r7 │ │ │ │ - vhadd.s8 q8, q5, q6 │ │ │ │ - strb r6, [r4, #7] │ │ │ │ + cdp 0, 15, cr0, cr10, cr12, {2} │ │ │ │ + strb r6, [r2, #6] │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r3, #30 │ │ │ │ + asrs r0, r1, #29 │ │ │ │ movs r3, r7 │ │ │ │ cbz r0, 31f836 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r5, #12] │ │ │ │ + ldrh r6, [r3, #10] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r6, #28] │ │ │ │ + ldrh r0, [r4, #26] │ │ │ │ movs r4, r7 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -384321,33 +384331,33 @@ │ │ │ │ ldr r0, [pc, #44] @ (32014c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r6, #4] │ │ │ │ + strh r2, [r4, #2] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r4, #20] │ │ │ │ + strh r0, [r2, #18] │ │ │ │ movs r4, r7 │ │ │ │ - b.n 31f9fc │ │ │ │ + b.n 31f95c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r3, #4] │ │ │ │ + strh r2, [r1, #2] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r4, #22] │ │ │ │ + strh r4, [r2, #20] │ │ │ │ movs r4, r7 │ │ │ │ - b.n 31f9d8 │ │ │ │ + b.n 320938 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r0, #4] │ │ │ │ + strh r2, [r6, #0] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r1, #18] │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (320158 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ bgt.n 320110 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -384356,36 +384366,36 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #172] @ (320220 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r1, r4, #12 │ │ │ │ ldr r2, [pc, #156] @ (320224 ) │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #152] @ (320228 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #140] @ (32022c ) │ │ │ │ ldr r1, [pc, #144] @ (320230 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r4, r0, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 30c2bc │ │ │ │ ldrh.w r2, [r5, #104] @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ @@ -384396,15 +384406,15 @@ │ │ │ │ bl 3076ac │ │ │ │ str.w r0, [r5, #324] @ 0x144 │ │ │ │ mov r0, r7 │ │ │ │ bl 43d178 │ │ │ │ mov r0, r4 │ │ │ │ bl 30c090 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (320234 ) │ │ │ │ ldr r3, [r6, #20] │ │ │ │ add.w r1, r6, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -384413,27 +384423,27 @@ │ │ │ │ str.w r0, [r5, #328] @ 0x148 │ │ │ │ bl 43d6a8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 43d118 │ │ │ │ nop │ │ │ │ - b.n 31fdb4 │ │ │ │ + b.n 31fd14 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r2, #12] │ │ │ │ + strb r6, [r0, #11] │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r7, #10] │ │ │ │ + strb r2, [r5, #9] │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r6, #50] @ 0x32 │ │ │ │ + strh r4, [r4, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r0, #52] @ 0x34 │ │ │ │ + strh r2, [r6, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #504] @ (320428 ) │ │ │ │ + ldr r2, [pc, #184] @ (3202e8 ) │ │ │ │ movs r2, r7 │ │ │ │ - uxth r4, r0 │ │ │ │ + sxth r4, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r7, #68 @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -384443,23 +384453,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (3202a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #64] @ (3202a8 ) │ │ │ │ ldr r1, [pc, #68] @ (3202ac ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (3202b0 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ @@ -384468,19 +384478,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 31fc7c │ │ │ │ + b.n 31fbdc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [pc, #816] @ (3205d4 ) │ │ │ │ + ldr r1, [pc, #496] @ (320494 ) │ │ │ │ movs r2, r7 │ │ │ │ - cbz r2, 3202dc │ │ │ │ + cbz r2, 3202c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ @ instruction: 0x47b6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ blt.n 320214 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -384497,37 +384507,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (320318 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552e64 │ │ │ │ + bl 552e14 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 55375c │ │ │ │ + bl 55370c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #44 @ 0x2c │ │ │ │ + adds r5, #220 @ 0xdc │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #0] │ │ │ │ + strb r0, [r0, #31] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 320364 │ │ │ │ sub sp, #8 │ │ │ │ @@ -384538,28 +384548,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (32036c ) │ │ │ │ add.w ip, ip, #12 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r2, r0, #4416 @ 0x1140 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ adds r2, #24 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 68835c │ │ │ │ - b.n 31fb7c │ │ │ │ + b.w 68830c │ │ │ │ + b.n 320adc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r3, #38] @ 0x26 │ │ │ │ + strh r0, [r1, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r0, #38] @ 0x26 │ │ │ │ + strh r2, [r6, #34] @ 0x22 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #152] @ 320418 │ │ │ │ sub sp, #28 │ │ │ │ @@ -384577,23 +384587,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 68835c │ │ │ │ + bl 68830c │ │ │ │ cbnz r0, 3203f4 │ │ │ │ ldr r2, [pc, #88] @ (32042c ) │ │ │ │ ldr r3, [pc, #76] @ (320420 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -384612,27 +384622,27 @@ │ │ │ │ bl 3dca5c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbnz r1, 32040a │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r2, [r3, #344] @ 0x158 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ b.n 3203d0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 320b88 │ │ │ │ + b.n 320ae8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ add r7, pc, #472 @ (adr r7, 3205f8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #34] @ 0x22 │ │ │ │ + strh r6, [r4, #32] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r3, #34] @ 0x22 │ │ │ │ + strh r4, [r1, #32] │ │ │ │ movs r4, r7 │ │ │ │ add r7, pc, #224 @ (adr r7, 320510 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -384713,19 +384723,19 @@ │ │ │ │ nop │ │ │ │ add r6, pc, #728 @ (adr r6, 3207d0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #512 @ (adr r6, 320700 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 320a14 │ │ │ │ + b.n 320974 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r7, #24] │ │ │ │ + strh r2, [r5, #22] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #368] @ (32067c ) │ │ │ │ + ldr r7, [pc, #48] @ (32053c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #436] @ (3206d4 ) │ │ │ │ @@ -384738,33 +384748,33 @@ │ │ │ │ ldr r2, [pc, #420] @ (3206d8 ) │ │ │ │ ldr r1, [pc, #424] @ (3206dc ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #420] @ (3206e0 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #416] @ (3206e4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r1, [pc, #388] @ (3206e8 ) │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ bl 3e61f4 │ │ │ │ cmp.w fp, #0 │ │ │ │ ble.w 3206c2 │ │ │ │ ldr r5, [pc, #364] @ (3206ec ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #364] @ 3206f0 │ │ │ │ @@ -384798,15 +384808,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, r4 │ │ │ │ bl 3aba10 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3206a0 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ @@ -384852,24 +384862,24 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ add r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 3abb4c │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 320658 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 540d8c │ │ │ │ + bl 540d3c │ │ │ │ cmp fp, sl │ │ │ │ beq.n 32068a │ │ │ │ add.w fp, fp, #1 │ │ │ │ b.n 320620 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -384880,57 +384890,57 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ negs r3, r0 │ │ │ │ ldr r0, [pc, #96] @ (320704 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r1, [pc, #84] @ (320708 ) │ │ │ │ ldr r0, [pc, #88] @ (32070c ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3e8d44 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ - b.n 320b70 │ │ │ │ + b.n 320ad0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r0, #24] │ │ │ │ + strh r4, [r6, #20] │ │ │ │ movs r4, r7 │ │ │ │ - beq.n 320700 │ │ │ │ + ldmia r7, {r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - mov r8, ip │ │ │ │ + mov r8, r2 │ │ │ │ movs r2, r7 │ │ │ │ - add r6, sp, #912 @ 0x390 │ │ │ │ + add r6, sp, #592 @ 0x250 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bxns r9 │ │ │ │ + mov ip, pc │ │ │ │ movs r4, r7 │ │ │ │ - b.n 320abc │ │ │ │ + b.n 320a1c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r1, #22] │ │ │ │ + strh r6, [r7, #18] │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r6, #20] │ │ │ │ + strh r2, [r4, #18] │ │ │ │ movs r4, r7 │ │ │ │ - b.n 3209b0 │ │ │ │ + b.n 320910 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r0, #18] │ │ │ │ + strh r0, [r6, #14] │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r5, #16] │ │ │ │ + strh r2, [r3, #14] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r4, #14] │ │ │ │ + strh r4, [r2, #12] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r5, #10] │ │ │ │ + strh r4, [r3, #8] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #560] @ (320940 ) │ │ │ │ + ldr r5, [pc, #240] @ (320800 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00320710 : │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #644] @ 0x284 │ │ │ │ b.w 3b96dc │ │ │ │ nop │ │ │ │ @@ -385174,15 +385184,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3b85f8 │ │ │ │ mov r0, r4 │ │ │ │ blx 2234f4 │ │ │ │ movs r4, #0 │ │ │ │ b.n 3208ea │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ b.n 3209c6 │ │ │ │ ldr r3, [pc, #112] @ (320a50 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r0, [pc, #116] @ (320a58 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -385221,21 +385231,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #120 @ (adr r3, 320ac4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r2, pc, #120 @ (adr r2, 320ac8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (320b84 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #29] │ │ │ │ + ldrb r4, [r6, #27] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r2, #27] │ │ │ │ + ldrb r2, [r0, #26] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r1, #28] │ │ │ │ + ldrb r4, [r7, #26] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r1, #27] │ │ │ │ + ldrb r0, [r7, #25] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00320a64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -385253,52 +385263,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r2, r7, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r1, [pc, #264] @ (320bb0 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r9, [pc, #256] @ 320bb4 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #248] @ (320bb8 ) │ │ │ │ add r9, pc │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r0 │ │ │ │ - bl 551bdc │ │ │ │ - bl 551e40 │ │ │ │ + bl 551b8c │ │ │ │ + bl 551df0 │ │ │ │ add.w r3, r7, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #208] @ (320bbc ) │ │ │ │ ldr r1, [pc, #212] @ (320bc0 ) │ │ │ │ adds r7, #20 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, sl │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r1, sl, r5, lsl #1 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 320b4e │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ movs r4, #0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 320b22 │ │ │ │ @@ -385358,41 +385368,41 @@ │ │ │ │ ldr r0, [pc, #64] @ (320bd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - sbcs r4, r4 │ │ │ │ + adcs r4, r2 │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 320b84 │ │ │ │ + bgt.n 320ae4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, sp, #664 @ 0x298 │ │ │ │ + add r1, sp, #344 @ 0x158 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r0, pc, #464 @ (adr r0, 320d80 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - tst r0, r1 │ │ │ │ - movs r4, r7 │ │ │ │ - ldrb r2, [r0, #23] │ │ │ │ + sbcs r0, r7 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r3, #22] │ │ │ │ + ldrb r2, [r6, #21] │ │ │ │ movs r4, r7 │ │ │ │ ldrb r0, [r1, #21] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2, {r1, r2, r4, r6} │ │ │ │ + ldrb r0, [r7, #19] │ │ │ │ + movs r4, r7 │ │ │ │ + ldmia r2, {r1, r2} │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #304] @ (320cf8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #23] │ │ │ │ + ldrb r2, [r6, #21] │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 320b8c │ │ │ │ + blt.n 320aec │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r2, #18] │ │ │ │ + ldrb r0, [r0, #17] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #704] @ (320e98 ) │ │ │ │ + ldr r0, [pc, #384] @ (320d58 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00320bd8 : │ │ │ │ b.w 3b85f8 │ │ │ │ │ │ │ │ 00320bdc : │ │ │ │ push {r4, lr} │ │ │ │ @@ -385421,25 +385431,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (320c3c ) │ │ │ │ ldr r0, [pc, #32] @ (320c40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - blt.n 320cfc │ │ │ │ + blt.n 320c5c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r3, #16] │ │ │ │ + ldrb r0, [r1, #15] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r3, #21] │ │ │ │ + ldrb r0, [r1, #20] │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 320cdc │ │ │ │ + blt.n 320c3c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r0, #16] │ │ │ │ + ldrb r2, [r6, #14] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r6, #21] │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00320c44 : │ │ │ │ b.w 3b8f68 │ │ │ │ │ │ │ │ 00320c48 : │ │ │ │ b.w 3b8fdc │ │ │ │ @@ -385528,52 +385538,52 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr.w r8, [pc, #1304] @ 321248 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [pc, #1304] @ 32124c │ │ │ │ ldr.w r7, [pc, #1304] @ 321250 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 551bdc │ │ │ │ - bl 551e40 │ │ │ │ + bl 551b8c │ │ │ │ + bl 551df0 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r2, [pc, #1244] @ 321254 │ │ │ │ ldr.w r1, [pc, #1244] @ 321258 │ │ │ │ adds r6, #20 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, sl, lsl #1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r8, r6, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 320da0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -385619,60 +385629,60 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r6, [pc, #1092] @ 321268 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [pc, #1084] @ 32126c │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr.w r1, [pc, #1056] @ 321270 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 320e6a │ │ │ │ adds r6, #1 │ │ │ │ cmp fp, r6 │ │ │ │ beq.n 320eca │ │ │ │ mov r0, r5 │ │ │ │ - bl 540d2c │ │ │ │ + bl 540cdc │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 320e64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1020] @ (321274 ) │ │ │ │ mov r1, r6 │ │ │ │ rsb r8, r4, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ cbz r6, 320e94 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r7, #1 │ │ │ │ - bl 540d8c │ │ │ │ + bl 540d3c │ │ │ │ cmp r6, r7 │ │ │ │ bne.n 320e88 │ │ │ │ ldr r0, [pc, #992] @ (321278 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r2, [pc, #988] @ (32127c ) │ │ │ │ ldr r3, [pc, #912] @ (321234 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -385723,15 +385733,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls.n 320f9a │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [r7, #224] @ 0xe0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, fp │ │ │ │ bl 3aba10 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 320f22 │ │ │ │ rsb r8, r0, #0 │ │ │ │ @@ -385741,15 +385751,15 @@ │ │ │ │ mov r6, fp │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ bl 3e8d44 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 3b8d14 │ │ │ │ add.w r6, r9, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -385757,15 +385767,15 @@ │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 32050c │ │ │ │ cmp fp, r6 │ │ │ │ ble.n 320e94 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ - bl 540d8c │ │ │ │ + bl 540d3c │ │ │ │ cmp fp, r6 │ │ │ │ bgt.n 320f8c │ │ │ │ b.n 320e94 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 320ee6 │ │ │ │ @@ -385892,47 +385902,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r6, [pc, #464] @ (3212a4 ) │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #460] @ (3212a8 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r1, [pc, #436] @ (3212ac ) │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 3e61f4 │ │ │ │ bl 3e8d44 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 321138 │ │ │ │ ldr r0, [pc, #396] @ (3212b0 ) │ │ │ │ negs r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 32050c │ │ │ │ b.n 320e9e │ │ │ │ movs r4, #0 │ │ │ │ @@ -385962,15 +385972,15 @@ │ │ │ │ subs r2, r3, #1 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3211fc │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2 │ │ │ │ - bl 53dcc4 │ │ │ │ + bl 53dc74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 321170 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3b9f84 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 321170 │ │ │ │ @@ -385983,25 +385993,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r6, #640] @ 0x280 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 6aadb8 │ │ │ │ + bl 6aad68 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ ldr.w r2, [r6, #640] @ 0x280 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ cbz r3, 3211f4 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r3 │ │ │ │ - bl 53dcc4 │ │ │ │ + bl 53dc74 │ │ │ │ cbz r0, 3211e6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3b9f84 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 32113c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -386015,15 +386025,15 @@ │ │ │ │ b.n 320ffc │ │ │ │ ldr.w r0, [r6, #660] @ 0x294 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ b.n 321156 │ │ │ │ ldr r0, [pc, #184] @ (3212c0 ) │ │ │ │ mvn.w r4, #37 @ 0x25 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 320e9e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r3, #660] @ 0x294 │ │ │ │ udf #255 @ 0xff │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r3, #224] @ 0xe0 │ │ │ │ @@ -386031,83 +386041,83 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #38 @ 0x26 │ │ │ │ + subs r6, #214 @ 0xd6 │ │ │ │ movs r2, r7 │ │ │ │ - bge.n 321318 │ │ │ │ + bge.n 321278 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r7, pc, #80 @ (adr r7, 321294 ) │ │ │ │ + add r6, pc, #784 @ (adr r6, 321554 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r3, #12] │ │ │ │ + ldrb r6, [r1, #11] │ │ │ │ movs r4, r7 │ │ │ │ - subs r7, #116 @ 0x74 │ │ │ │ + subs r7, #36 @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r7, #12] │ │ │ │ + ldrb r6, [r5, #11] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r7, #10] │ │ │ │ + ldrb r0, [r5, #9] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r2, r6, r7} │ │ │ │ + stmia r7!, {r2, r4, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - bls.n 321314 │ │ │ │ + bls.n 321274 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r3, #8] │ │ │ │ + ldrb r4, [r1, #7] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r1, r3, r5} │ │ │ │ + stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - subs r5, #244 @ 0xf4 │ │ │ │ + subs r5, #164 @ 0xa4 │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #992 @ (adr r5, 321650 ) │ │ │ │ + add r5, pc, #672 @ (adr r5, 321510 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, #96 @ 0x60 │ │ │ │ + subs r6, #16 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r5, #13] │ │ │ │ + ldrb r2, [r3, #12] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r6, #14] │ │ │ │ + ldrb r0, [r4, #13] │ │ │ │ movs r4, r7 │ │ │ │ ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 3211b8 │ │ │ │ + bhi.n 321318 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r7, #5] │ │ │ │ + ldrb r0, [r5, #4] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r4, #5] │ │ │ │ + ldrb r2, [r2, #4] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r7, #10] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #304] @ (3213c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #2] │ │ │ │ + ldrb r4, [r7, #0] │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 3211f0 │ │ │ │ + bvs.n 321350 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r4, [r5, #29] │ │ │ │ + strb r4, [r3, #28] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r5} │ │ │ │ movs r3, r7 │ │ │ │ - subs r3, #72 @ 0x48 │ │ │ │ + subs r2, #248 @ 0xf8 │ │ │ │ movs r2, r7 │ │ │ │ - add r3, pc, #312 @ (adr r3, 3213e4 ) │ │ │ │ + add r2, pc, #1016 @ (adr r2, 3216a4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r3, #182 @ 0xb6 │ │ │ │ + subs r3, #102 @ 0x66 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r1, #5] │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ movs r4, r7 │ │ │ │ - bpl.n 321258 │ │ │ │ + bpl.n 3211b8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r0, #26] │ │ │ │ + strb r2, [r6, #24] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r5, #3] │ │ │ │ + ldrb r2, [r3, #2] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r6, #30] │ │ │ │ + strb r2, [r4, #29] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003212c4 : │ │ │ │ ldr.w r3, [r0, #332] @ 0x14c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 3212ce │ │ │ │ bx r3 │ │ │ │ @@ -386216,25 +386226,25 @@ │ │ │ │ nop │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bcc.n 321388 │ │ │ │ + bcc.n 3212e8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r1, #18] │ │ │ │ + strb r2, [r7, #16] │ │ │ │ movs r4, r7 │ │ │ │ - lsls r2, r5 │ │ │ │ + eors r2, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 321360 │ │ │ │ + bcc.n 3214c0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r0, [r6, #17] │ │ │ │ + strb r0, [r4, #16] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r4, #27] │ │ │ │ + strb r4, [r2, #26] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003213ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -386313,15 +386323,15 @@ │ │ │ │ bge.n 32146e │ │ │ │ blx 223ad8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r3, r3 │ │ │ │ ldr r0, [pc, #132] @ (32153c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr.w r2, [r4, #660] @ 0x294 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 3214dc │ │ │ │ movs r2, #0 │ │ │ │ @@ -386366,27 +386376,27 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r6, #23] │ │ │ │ + strb r0, [r4, #22] │ │ │ │ movs r4, r7 │ │ │ │ - bcs.n 32162c │ │ │ │ + bcs.n 32158c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r4, #12] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r1, #22] │ │ │ │ + strb r6, [r7, #20] │ │ │ │ movs r4, r7 │ │ │ │ - bcs.n 3215e8 │ │ │ │ + bne.n 321548 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r7, #11] │ │ │ │ + strb r6, [r5, #10] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r6, #21] │ │ │ │ + strb r2, [r4, #20] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00321558 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386397,28 +386407,28 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #36] @ (321598 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (32159c ) │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bcs.n 321580 │ │ │ │ + bcs.n 3214e0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r0, [r7, #21] │ │ │ │ + strb r0, [r5, #20] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r2, #21] │ │ │ │ + strb r2, [r0, #20] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003215a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386430,29 +386440,29 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #44] @ (3215ec ) │ │ │ │ add ip, pc │ │ │ │ adds r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bcs.n 321538 │ │ │ │ + bcs.n 321698 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r4, [r5, #20] │ │ │ │ + strb r4, [r3, #19] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r0, #20] │ │ │ │ + strb r4, [r6, #18] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003215f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386464,28 +386474,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #44 @ 0x2c │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bcs.n 3216e8 │ │ │ │ + bcs.n 321648 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r4, #19] │ │ │ │ + strb r2, [r2, #18] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r7, #18] │ │ │ │ + strb r6, [r5, #17] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00321640 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386497,28 +386507,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #76 @ 0x4c │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bcs.n 321698 │ │ │ │ + bne.n 3215f8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r2, #18] │ │ │ │ + strb r2, [r0, #17] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r5, #17] │ │ │ │ + strb r6, [r3, #16] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00321690 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -386530,41 +386540,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (321734 ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 321558 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4334b8 │ │ │ │ cbnz r0, 3216fe │ │ │ │ ldr r1, [pc, #100] @ (321738 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #92] @ (32173c ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #80] @ (321740 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6787e8 │ │ │ │ + bl 678798 │ │ │ │ ldr r2, [pc, #68] @ (321744 ) │ │ │ │ ldr r3, [pc, #44] @ (321730 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -386580,21 +386590,21 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #408] @ 0x198 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #1 │ │ │ │ + asrs r4, r0, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r5, #16] │ │ │ │ + strb r0, [r3, #15] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r5, #16] │ │ │ │ + strb r0, [r3, #15] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r4, #16] │ │ │ │ + strb r6, [r2, #15] │ │ │ │ movs r4, r7 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00321748 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -386608,15 +386618,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (321864 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 3215a0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -386638,19 +386648,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (32186c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #172] @ (321870 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 32184e │ │ │ │ ldr.w r9, [pc, #164] @ 321874 │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 321878 │ │ │ │ ldr r7, [pc, #160] @ (32187c ) │ │ │ │ add r9, pc │ │ │ │ @@ -386664,15 +386674,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (321884 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (321888 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 32184e │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 32183a │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -386702,49 +386712,49 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 32181e │ │ │ │ ldr.w ip, [pc, #80] @ 321898 │ │ │ │ add ip, pc │ │ │ │ b.n 321824 │ │ │ │ mov r0, r6 │ │ │ │ - bl 678860 │ │ │ │ + bl 678810 │ │ │ │ b.n 32178c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #30 │ │ │ │ + lsrs r2, r1, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r3, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r0, #14] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r4, #14] │ │ │ │ + strb r0, [r2, #13] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r1, #13] │ │ │ │ + strb r2, [r7, #11] │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r2, #21 │ │ │ │ + lsrs r0, r0, #20 │ │ │ │ movs r6, r7 │ │ │ │ - movs r1, #210 @ 0xd2 │ │ │ │ + movs r1, #130 @ 0x82 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r3, #6] │ │ │ │ + ldrb r6, [r1, #5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r1, #13] │ │ │ │ + strb r4, [r7, #11] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r2, #14] │ │ │ │ + strb r0, [r0, #13] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r1, #12] │ │ │ │ + strb r6, [r7, #10] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r0, #12] │ │ │ │ + strb r6, [r6, #10] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r0, #12] │ │ │ │ + strb r6, [r6, #10] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r4, #11] │ │ │ │ + strb r2, [r2, #10] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0032189c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -386757,22 +386767,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #956] @ (321c8c ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68da70 │ │ │ │ + bl 68da20 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -386799,15 +386809,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (321c94 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 321c2c │ │ │ │ ldr r3, [pc, #856] @ (321c98 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 321c9c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -386816,15 +386826,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 321aba │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321ae2 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321b08 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -386841,15 +386851,15 @@ │ │ │ │ beq.w 321c4c │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 321c40 │ │ │ │ ldr r1, [pc, #772] @ (321ca4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 3219f0 │ │ │ │ ldr.w r9, [pc, #756] @ 321ca8 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -386862,21 +386872,21 @@ │ │ │ │ blx 224da4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 321c70 │ │ │ │ ldr r1, [pc, #724] @ (321cac ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 3219f0 │ │ │ │ ldr r1, [pc, #712] @ (321cb0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 321a38 │ │ │ │ ldr.w r9, [pc, #696] @ 321cb4 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -386889,131 +386899,131 @@ │ │ │ │ blx 224da4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 321c64 │ │ │ │ ldr r1, [pc, #664] @ (321cb8 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 321a38 │ │ │ │ ldr r1, [pc, #652] @ (321cbc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321b8e │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321bba │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 321a5a │ │ │ │ ldr r1, [pc, #620] @ (321cc0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 321a66 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 321a66 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 321aa4 │ │ │ │ ldr r1, [pc, #604] @ (321cc4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 321a84 │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (321cc8 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 321a94 │ │ │ │ ldr r1, [pc, #576] @ (321ccc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 321aa4 │ │ │ │ ldr r1, [pc, #564] @ (321cd0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #556] @ (321cd4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 321c2a │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 321954 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321968 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321968 │ │ │ │ ldr r1, [pc, #480] @ (321cd8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321970 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (321cdc ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321970 │ │ │ │ ldr r1, [pc, #444] @ (321ce0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321978 │ │ │ │ ldr r1, [pc, #428] @ (321ce4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321978 │ │ │ │ ldr r1, [pc, #412] @ (321ce8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 321978 │ │ │ │ ldr r1, [pc, #404] @ (321cec ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 224da4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 321a1e │ │ │ │ @@ -387023,47 +387033,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 224da4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 321a1e │ │ │ │ ldr r1, [pc, #372] @ (321cf0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321a42 │ │ │ │ ldr r1, [pc, #356] @ (321cf4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321a42 │ │ │ │ ldr r1, [pc, #336] @ (321cf8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321a4c │ │ │ │ ldr r1, [pc, #320] @ (321cfc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321a4c │ │ │ │ ldr r1, [pc, #300] @ (321d00 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 321a4c │ │ │ │ ldr r1, [pc, #292] @ (321d04 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 224da4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3219d6 │ │ │ │ @@ -387073,145 +387083,145 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 224da4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3219d6 │ │ │ │ ldr r1, [pc, #260] @ (321d08 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 3219f0 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 321c58 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 321c40 │ │ │ │ ldr r1, [pc, #236] @ (321d0c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 3219a8 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 67898c │ │ │ │ + bl 67893c │ │ │ │ b.n 321900 │ │ │ │ ldr r1, [pc, #216] @ (321d10 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 3219a8 │ │ │ │ ldr r1, [pc, #208] @ (321d14 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 3219a8 │ │ │ │ ldr r1, [pc, #200] @ (321d18 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 3219a8 │ │ │ │ ldr r1, [pc, #192] @ (321d1c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 3219a8 │ │ │ │ ldr r1, [pc, #184] @ (321d20 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 321a38 │ │ │ │ ldr r1, [pc, #176] @ (321d24 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 3219f0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #25 │ │ │ │ + lsrs r4, r6, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r1, #11] │ │ │ │ + strb r2, [r7, #9] │ │ │ │ movs r4, r7 │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r7, #9] │ │ │ │ + strb r4, [r5, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r4, #10] │ │ │ │ + strb r4, [r2, #9] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r1, #10] │ │ │ │ + strb r2, [r7, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r2, #19] │ │ │ │ + strb r2, [r0, #18] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r5, #9] │ │ │ │ + strb r2, [r3, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r1, #10] │ │ │ │ + strb r0, [r7, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r7, #10] │ │ │ │ + strb r0, [r5, #9] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r1, r6] │ │ │ │ + ldr r6, [r7, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r0, #9] │ │ │ │ + strb r0, [r6, #7] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r4, #10] │ │ │ │ + strb r4, [r2, #9] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r0, r5] │ │ │ │ + ldr r6, [r6, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r6, #9] │ │ │ │ + strb r4, [r4, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r7, #9] │ │ │ │ + strb r2, [r5, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r6, #9] │ │ │ │ + strb r0, [r4, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r6, #9] │ │ │ │ + strb r2, [r4, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r6, #9] │ │ │ │ + strb r6, [r4, #8] │ │ │ │ movs r4, r7 │ │ │ │ - movs r6, #244 @ 0xf4 │ │ │ │ + movs r6, #164 @ 0xa4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r7, #3] │ │ │ │ + strb r6, [r5, #2] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r2, #11] │ │ │ │ + strb r2, [r0, #10] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r2, #3] │ │ │ │ + strb r2, [r0, #2] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r0, #3] │ │ │ │ + strb r6, [r6, #1] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r5, #2] │ │ │ │ + strb r2, [r3, #1] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r2, #4] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r6, #4] │ │ │ │ + strb r6, [r4, #3] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r7, #4] │ │ │ │ + strb r2, [r5, #3] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r1, #1] │ │ │ │ + ldr r6, [r7, #124] @ 0x7c │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r3, #4] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r4, #0] │ │ │ │ + ldr r2, [r2, #124] @ 0x7c │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r1, #2] │ │ │ │ + strb r2, [r7, #0] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r7, #1] │ │ │ │ + strb r2, [r5, #0] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r0, #0] │ │ │ │ + ldr r2, [r6, #120] @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r3, #124] @ 0x7c │ │ │ │ + ldr r4, [r1, #120] @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r5, #124] @ 0x7c │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, r3, #0 │ │ │ │ + subs r4, r1, r7 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [r0, #124] @ 0x7c │ │ │ │ + ldr r0, [r6, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + ldr r4, [r4, #124] @ 0x7c │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r4, #124] @ 0x7c │ │ │ │ + ldr r0, [r2, #120] @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00321d28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -387224,22 +387234,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ ldr r1, [pc, #628] @ (321fd0 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68da70 │ │ │ │ + bl 68da20 │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -387266,27 +387276,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (321fd8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 321eaa │ │ │ │ ldr.w r8, [pc, #528] @ 321fdc │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (321fe0 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321edc │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 321fbc │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -387295,51 +387305,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (321fe4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (321fe8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321ee2 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321ef4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321f06 │ │ │ │ ldr r1, [pc, #464] @ (321fec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 321e32 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 321f88 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321f66 │ │ │ │ ldr r1, [pc, #436] @ (321ff0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (321ff4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 321e5e │ │ │ │ ldr r1, [pc, #416] @ (321ff8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 321e6e │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321f7c │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 321e7c │ │ │ │ @@ -387356,20 +387366,20 @@ │ │ │ │ bne.n 321f14 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321f28 │ │ │ │ ldr r1, [pc, #352] @ (321ffc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 321dd4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 678a04 │ │ │ │ + bl 6789b4 │ │ │ │ b.n 321d8c │ │ │ │ ldr r2, [pc, #332] @ (322000 ) │ │ │ │ add r2, pc │ │ │ │ b.n 321dfe │ │ │ │ ldr r2, [pc, #328] @ (322004 ) │ │ │ │ add r2, pc │ │ │ │ b.n 321dfe │ │ │ │ @@ -387391,173 +387401,173 @@ │ │ │ │ ldr r2, [pc, #316] @ (32201c ) │ │ │ │ add r2, pc │ │ │ │ b.n 321dfe │ │ │ │ ldr r1, [pc, #316] @ (322020 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321e14 │ │ │ │ ldr r1, [pc, #300] @ (322024 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321e1a │ │ │ │ ldr r1, [pc, #288] @ (322028 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 321e1a │ │ │ │ ldr r1, [pc, #276] @ (32202c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321e9a │ │ │ │ ldr r1, [pc, #260] @ (322030 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 321f5a │ │ │ │ ldr.w sl, [pc, #252] @ 322034 │ │ │ │ add sl, pc │ │ │ │ b.n 321f4a │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 321f5a │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321f3e │ │ │ │ ldr r1, [pc, #220] @ (322038 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 321e9a │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321e5e │ │ │ │ ldr r1, [pc, #204] @ (32203c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 321e54 │ │ │ │ ldr r1, [pc, #192] @ (322040 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 321e6e │ │ │ │ ldr r1, [pc, #184] @ (322044 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 321e46 │ │ │ │ b.n 321e50 │ │ │ │ ldr r1, [pc, #164] @ (322048 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 321e7c │ │ │ │ ldr r1, [pc, #156] @ (32204c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 321e8c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (322050 ) │ │ │ │ add r2, pc │ │ │ │ b.n 321dfe │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #6 │ │ │ │ + lsrs r0, r5, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r6, #10] │ │ │ │ + strh r6, [r4, #8] │ │ │ │ movs r5, r7 │ │ │ │ ldrh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r4, #124] @ 0x7c │ │ │ │ + ldr r0, [r2, #120] @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r5, #124] @ 0x7c │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ - movs r2, #234 @ 0xea │ │ │ │ + movs r2, #154 @ 0x9a │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [r5, #112] @ 0x70 │ │ │ │ + ldr r0, [r3, #108] @ 0x6c │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r7, #120] @ 0x78 │ │ │ │ + ldr r6, [r5, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r7, #120] @ 0x78 │ │ │ │ + ldr r2, [r5, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - ldcl 0, cr0, [r6], #-252 @ 0xffffff04 │ │ │ │ - ldr r2, [r1, #100] @ 0x64 │ │ │ │ + stc 0, cr0, [r6], #-252 @ 0xffffff04 │ │ │ │ + ldr r2, [r7, #92] @ 0x5c │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r6, #100] @ 0x64 │ │ │ │ + ldr r0, [r4, #96] @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ - movs r2, #254 @ 0xfe │ │ │ │ + movs r2, #174 @ 0xae │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r6, #104] @ 0x68 │ │ │ │ + ldr r4, [r4, #100] @ 0x64 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r7, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #100] @ 0x64 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r3, #104] @ 0x68 │ │ │ │ + ldr r0, [r1, #100] @ 0x64 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r6, #104] @ 0x68 │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r0, #104] @ 0x68 │ │ │ │ + ldr r0, [r6, #96] @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r7, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #100] @ 0x64 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r5, #100] @ 0x64 │ │ │ │ + ldr r0, [r3, #96] @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r2, #100] @ 0x64 │ │ │ │ + ldr r2, [r0, #96] @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r7, #108] @ 0x6c │ │ │ │ + ldr r4, [r5, #104] @ 0x68 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r4, #112] @ 0x70 │ │ │ │ + ldr r6, [r2, #108] @ 0x6c │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r0, #108] @ 0x6c │ │ │ │ + ldr r0, [r6, #100] @ 0x64 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r0, #112] @ 0x70 │ │ │ │ + ldr r2, [r6, #104] @ 0x68 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r0, #112] @ 0x70 │ │ │ │ + ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r7, #100] @ 0x64 │ │ │ │ + ldr r6, [r5, #96] @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #744] @ 0x2e8 │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ movs r3, r7 │ │ │ │ - adc.w r0, r2, pc, rrx │ │ │ │ - ldr r0, [r6, #100] @ 0x64 │ │ │ │ + @ instruction: 0xeaf2003f │ │ │ │ + ldr r0, [r4, #96] @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r2, #100] @ 0x64 │ │ │ │ + ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r3, #100] @ 0x64 │ │ │ │ + ldr r0, [r1, #96] @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r4, #100] @ 0x64 │ │ │ │ + ldr r0, [r2, #96] @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r2, r5, #29 │ │ │ │ + asrs r2, r3, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldrb.w ip, [r1, #1] │ │ │ │ orr.w r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -387609,29 +387619,29 @@ │ │ │ │ blt.n 322104 │ │ │ │ ldrb.w r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r0, #102] @ 0x66 │ │ │ │ ands.w r3, r3, r2, lsr #1 │ │ │ │ bne.n 32210c │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq.n 3220e8 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -387730,15 +387740,15 @@ │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ ands.w r1, r1, r3, lsr #1 │ │ │ │ strb.w r2, [r4, #-43] │ │ │ │ beq.w 3223cc │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r1, [pc, #1024] @ 32265c │ │ │ │ ldr r3, [pc, #1008] @ (322650 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -387859,15 +387869,15 @@ │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r0, [r4, #-52] │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ bne.w 322250 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ movs r2, #1 │ │ │ │ b.n 322258 │ │ │ │ ldrb.w r3, [r4, #-43] │ │ │ │ ldrb.w r1, [r4, #-42] │ │ │ │ ldrb.w r0, [r4, #-44] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -387875,30 +387885,30 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ strb.w r3, [r4, #-43] │ │ │ │ ands.w r1, r1, r0, lsr #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ beq.n 322434 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 322258 │ │ │ │ ldrb.w r3, [r4, #-143] │ │ │ │ ldrb.w r1, [r4, #-142] │ │ │ │ ldrb.w r0, [r4, #-141] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ orr.w r1, r1, #8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ bne.n 322400 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 322258 │ │ │ │ mov.w r0, ip, lsr #5 │ │ │ │ tst.w ip, #16 │ │ │ │ orr.w r0, r0, r6, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ it ne │ │ │ │ @@ -388106,15 +388116,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh.w r2, [r3, #100] @ 0x64 │ │ │ │ strb.w r1, [r3, #102] @ 0x66 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ nop │ │ │ │ │ │ │ │ 00322698 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -388331,15 +388341,15 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #2 │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ beq.n 3228f0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 3226ec │ │ │ │ ldrb.w r3, [r5, #100] @ 0x64 │ │ │ │ and.w r4, r7, #1 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3229c4 │ │ │ │ cbnz r4, 322920 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ @@ -388478,15 +388488,15 @@ │ │ │ │ orr.w r3, r3, #12 │ │ │ │ strb.w r1, [r5, #102] @ 0x66 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 322b22 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 32288a │ │ │ │ ldrb r6, [r5, #15] │ │ │ │ strb.w r3, [sp, #13] │ │ │ │ and.w r2, r6, #15 │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ ubfx r1, r6, #6, #1 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -388532,21 +388542,21 @@ │ │ │ │ orr.w r2, r2, #12 │ │ │ │ ands r1, r3 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ beq.n 322b2c │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 322938 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 32288a │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 322938 │ │ │ │ lsls r3, r3, #13 │ │ │ │ orr.w r3, r3, r0, lsl #21 │ │ │ │ orrs r3, r1 │ │ │ │ ldrb r1, [r5, #18] │ │ │ │ orr.w r3, r3, r1, lsl #5 │ │ │ │ ldrb r1, [r5, #19] │ │ │ │ @@ -388576,28 +388586,28 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 3228c2 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ and.w r3, r3, #254 @ 0xfe │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ b.n 32297e │ │ │ │ mov r4, r2 │ │ │ │ b.n 322a38 │ │ │ │ mov r4, r2 │ │ │ │ b.n 322ad8 │ │ │ │ mov r4, r2 │ │ │ │ b.n 322b64 │ │ │ │ @@ -388807,15 +388817,15 @@ │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r1, [r0, #102] @ 0x66 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 322dca │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 322c12 │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ b.n 322c12 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ b.n 322c12 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -388881,27 +388891,27 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #140] @ 0x8c │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #140] @ 0x8c │ │ │ │ movw r2, #15361 @ 0x3c01 │ │ │ │ movw r3, #3073 @ 0xc01 │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r1, [r4, #2] │ │ │ │ strb r1, [r4, #6] │ │ │ │ strh r1, [r4, #4] │ │ │ │ str r1, [r4, #96] @ 0x60 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ strb.w r1, [r4, #102] @ 0x66 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -388916,15 +388926,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (322ed8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ add sp, #312 @ 0x138 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ (323008 ) │ │ │ │ @@ -388935,24 +388945,24 @@ │ │ │ │ ldr r1, [pc, #276] @ (323010 ) │ │ │ │ add r7, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r8, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #256] @ (323014 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ - bl 54f484 │ │ │ │ + bl 54f434 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2456] @ 0x998 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 322e64 │ │ │ │ ldr.w r1, [r4, #2468] @ 0x9a4 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 322e14 │ │ │ │ @@ -389011,15 +389021,15 @@ │ │ │ │ ldr r4, [pc, #88] @ (323028 ) │ │ │ │ add.w r3, r8, #16 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389028,31 +389038,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r6, r7] │ │ │ │ + ldrsh r6, [r4, r6] │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r2, 323042 │ │ │ │ + cbnz r2, 32302e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r1, #0] │ │ │ │ + ldrsh r6, [r7, r6] │ │ │ │ movs r4, r7 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #824 @ 0x338 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r4, [r3, r7] │ │ │ │ + ldrsh r4, [r1, r6] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r4, [r2, r7] │ │ │ │ + ldrsh r4, [r0, r6] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r6, [r0, r7] │ │ │ │ + ldrsh r6, [r6, r5] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r0, [r0, r5] │ │ │ │ + ldrsh r0, [r6, r3] │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 323042 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -389097,26 +389107,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (32312c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #120] @ (323130 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (323134 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #65280 @ 0xff00 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #100] @ (323138 ) │ │ │ │ ldr r2, [pc, #104] @ (32313c ) │ │ │ │ ldr r3, [pc, #104] @ (323140 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ @@ -389130,42 +389140,42 @@ │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb828 │ │ │ │ + @ instruction: 0xb7d8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r2, r7, r5 │ │ │ │ + subs r2, r5, r4 │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + strh r2, [r6, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r7, #78 @ 0x4e │ │ │ │ + adds r6, #254 @ 0xfe │ │ │ │ movs r3, r7 │ │ │ │ - bgt.n 323134 │ │ │ │ + bgt.n 323094 │ │ │ │ movs r2, r7 │ │ │ │ mcr2 15, 0, pc, cr3, cr15, {7} @ │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #184 @ 0xb8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r7, r1] │ │ │ │ + ldrsh r0, [r5, r0] │ │ │ │ movs r4, r7 │ │ │ │ lsls r5, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ orrs r2, r3 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ @@ -389232,52 +389242,52 @@ │ │ │ │ ldr r2, [pc, #36] @ (323218 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #36] @ (32321c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 322670 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb6d6 │ │ │ │ + @ instruction: 0xb686 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r7, r3] │ │ │ │ + ldrb r0, [r5, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r1, r4] │ │ │ │ + ldrb r6, [r7, r2] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #44] @ 323260 │ │ │ │ ldr r2, [pc, #44] @ (323264 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #44] @ (323268 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ bl 322e5c │ │ │ │ ldr.w r0, [r4, #2456] @ 0x998 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f50c │ │ │ │ - @ instruction: 0xb692 │ │ │ │ + b.w 54f4bc │ │ │ │ + @ instruction: 0xb642 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r6, r2] │ │ │ │ + ldrb r4, [r4, r1] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r1, r3] │ │ │ │ + ldrb r2, [r7, r1] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #72] @ (3232c8 ) │ │ │ │ @@ -389286,56 +389296,56 @@ │ │ │ │ ldr r1, [pc, #76] @ (3232d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #68] @ (3232d4 ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #64] @ (3232d8 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #60] @ (3232dc ) │ │ │ │ addw r3, r0, #2468 @ 0x9a4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (3232e0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 554420 │ │ │ │ + bl 5543d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb648 │ │ │ │ + push {r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r5, r1] │ │ │ │ + ldrb r2, [r3, r0] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r0, r2] │ │ │ │ + ldrb r2, [r6, r0] │ │ │ │ movs r4, r7 │ │ │ │ ldrb r6, [r6, #1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #608] @ (32353c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, r3] │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r3, r3] │ │ │ │ + ldrb r4, [r1, r2] │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3232f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ add r5, sp, #264 @ 0x108 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -389346,15 +389356,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (323408 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 341408 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -389414,45 +389424,45 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (323420 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb602 │ │ │ │ + push {r1, r4, r5, r7, lr} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r3, r2] │ │ │ │ + ldrb r0, [r1, r1] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r6, r2] │ │ │ │ + ldrb r4, [r4, r1] │ │ │ │ movs r4, r7 │ │ │ │ add r4, sp, #728 @ 0x2d8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r3, r1] │ │ │ │ + ldrb r0, [r1, r0] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r1, r1] │ │ │ │ + ldrh r6, [r7, r7] │ │ │ │ movs r4, r7 │ │ │ │ - push {r1, r6, lr} │ │ │ │ + push {r1, r4, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r0, r5] │ │ │ │ + ldrh r4, [r6, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r2, r7] │ │ │ │ + ldrh r4, [r0, r6] │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 32343a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -389509,26 +389519,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (323544 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #120] @ (323548 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (32354c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #104] @ (323550 ) │ │ │ │ ldr r3, [pc, #104] @ (323554 ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49154 @ 0xc002 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -389550,32 +389560,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e04c │ │ │ │ + b.w 54dffc │ │ │ │ nop │ │ │ │ - push {r3, r4, r6} │ │ │ │ + push {r3} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r4, #29 │ │ │ │ + asrs r2, r2, #28 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r2, [r5, #29] │ │ │ │ + ldrb r2, [r3, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #54 @ 0x36 │ │ │ │ + adds r2, #230 @ 0xe6 │ │ │ │ movs r3, r7 │ │ │ │ - bhi.n 32351c │ │ │ │ + bhi.n 32347c │ │ │ │ movs r2, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r4, r3] │ │ │ │ + ldrh r0, [r2, r2] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -389584,56 +389594,56 @@ │ │ │ │ ldr r2, [pc, #44] @ (3235a8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (3235ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 322670 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 322670 │ │ │ │ - cbz r6, 32360c │ │ │ │ + cbz r6, 3235f8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r5, r0] │ │ │ │ + ldr r4, [r3, r7] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r0, r1] │ │ │ │ + ldr r6, [r6, r7] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (3235f4 ) │ │ │ │ ldr r2, [pc, #52] @ (3235f8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (3235fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 322e5c │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 322e5c │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f50c │ │ │ │ - cbz r4, 32364a │ │ │ │ + b.w 54f4bc │ │ │ │ + uxtb r4, r7 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r4, r7] │ │ │ │ + ldr r2, [r2, r6] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r7, r7] │ │ │ │ + ldr r6, [r5, r6] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (323678 ) │ │ │ │ @@ -389642,15 +389652,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (323680 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (323684 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #92] @ (323688 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (32368c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (323690 ) │ │ │ │ @@ -389658,52 +389668,52 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 554420 │ │ │ │ + bl 5543d0 │ │ │ │ ldr r1, [pc, #68] @ (323694 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 554420 │ │ │ │ + bl 5543d0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - uxtb r4, r7 │ │ │ │ + uxth r4, r5 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r2, r6] │ │ │ │ + ldr r2, [r0, r5] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r5, r6] │ │ │ │ + ldr r6, [r3, r5] │ │ │ │ movs r4, r7 │ │ │ │ strb r2, [r4, #19] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #608] @ (3238ec ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, r5] │ │ │ │ + ldr r0, [r7, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r3, r7] │ │ │ │ + ldr r0, [r1, r6] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r0, r7] │ │ │ │ + ldr r4, [r6, r5] │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (3236a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ add r2, sp, #440 @ 0x1b8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -389714,15 +389724,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (3237b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 341408 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -389782,45 +389792,45 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (3237d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r2, r4 │ │ │ │ + sxtb r2, r2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r2, r6] │ │ │ │ + ldr r0, [r0, r5] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r5, r6] │ │ │ │ + ldr r4, [r3, r5] │ │ │ │ movs r4, r7 │ │ │ │ add r1, sp, #904 @ 0x388 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r2, r5] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r1, r5] │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ movs r4, r7 │ │ │ │ - cbz r2, 323804 │ │ │ │ + cbz r2, 3237f0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r4, [r2, r6] │ │ │ │ + ldrsb r4, [r0, r5] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r1, r3] │ │ │ │ + ldr r4, [r7, r1] │ │ │ │ movs r4, r7 │ │ │ │ mov r1, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ bcc.n 3237ec │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -389889,26 +389899,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (323914 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #120] @ (323918 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (32391c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #104] @ (323920 ) │ │ │ │ ldr r3, [pc, #104] @ (323924 ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49922 @ 0xc302 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -389930,32 +389940,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e04c │ │ │ │ + b.w 54dffc │ │ │ │ nop │ │ │ │ - sub sp, #352 @ 0x160 │ │ │ │ + sub sp, #32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r2, #14 │ │ │ │ + asrs r2, r0, #13 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r2, [r3, #14] │ │ │ │ + ldrb r2, [r1, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #102 @ 0x66 │ │ │ │ + cmp r7, #22 │ │ │ │ movs r3, r7 │ │ │ │ - bpl.n 32394c │ │ │ │ + bmi.n 3238ac │ │ │ │ movs r2, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r4, [r7, r6] │ │ │ │ + ldrsb r4, [r5, r5] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -389964,56 +389974,56 @@ │ │ │ │ ldr r2, [pc, #44] @ (323978 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (32397c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 322670 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 322670 │ │ │ │ - add sp, #88 @ 0x58 │ │ │ │ + add r7, sp, #792 @ 0x318 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r4, [r0, r4] │ │ │ │ + ldrsb r4, [r6, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r6, [r3, r4] │ │ │ │ + ldrsb r6, [r1, r3] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (3239c4 ) │ │ │ │ ldr r2, [pc, #52] @ (3239c8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (3239cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 322e5c │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 322e5c │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f50c │ │ │ │ - add r7, sp, #816 @ 0x330 │ │ │ │ + b.w 54f4bc │ │ │ │ + add r7, sp, #496 @ 0x1f0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r2, [r7, r2] │ │ │ │ + ldrsb r2, [r5, r1] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r6, [r2, r3] │ │ │ │ + ldrsb r6, [r0, r2] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (323a48 ) │ │ │ │ @@ -390022,15 +390032,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (323a50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (323a54 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #92] @ (323a58 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (323a5c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (323a60 ) │ │ │ │ @@ -390038,48 +390048,48 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 554420 │ │ │ │ + bl 5543d0 │ │ │ │ ldr r1, [pc, #68] @ (323a64 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 554420 │ │ │ │ + bl 5543d0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ + add r7, sp, #176 @ 0xb0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r2, [r5, r1] │ │ │ │ + ldrsb r2, [r3, r0] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r6, [r0, r2] │ │ │ │ + ldrsb r6, [r6, r0] │ │ │ │ movs r4, r7 │ │ │ │ strb r2, [r2, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #608] @ (323cbc ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, r5] │ │ │ │ + strb r0, [r5, r4] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r0, [r1, r0] │ │ │ │ + strb r0, [r7, r6] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r6, r7] │ │ │ │ + strb r4, [r4, r6] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00323a68 : │ │ │ │ sub.w r0, r0, #8640 @ 0x21c0 │ │ │ │ subs r0, #20 │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -390100,17 +390110,17 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 323aac │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ │ │ │ │ 00323ab4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -390295,15 +390305,15 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -390325,15 +390335,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ movw r3, #48879 @ 0xbeef │ │ │ │ movt r3, #57005 @ 0xdead │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ ldr.w r0, [r2, #464] @ 0x1d0 │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ nop │ │ │ │ │ │ │ │ 00323d48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -390745,23 +390755,23 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #84] @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r2, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, sp, #800 @ 0x320 │ │ │ │ + add r2, sp, #480 @ 0x1e0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ + str r0, [r1, #64] @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ + add r7, pc, #744 @ (adr r7, 3244bc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r6, #8] │ │ │ │ + str r0, [r4, #4] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r0, #12] │ │ │ │ + str r4, [r6, #4] │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 003241dc : │ │ │ │ movw r1, #1281 @ 0x501 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3242dc │ │ │ │ @@ -391083,15 +391093,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r3, #464] @ 0x1d0 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ mov r0, r4 │ │ │ │ bl 323d04 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -391099,15 +391109,15 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3245bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -391118,15 +391128,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #256] @ (3246e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r4, #16384 @ 0x4000 │ │ │ │ addw r7, r4, #2104 @ 0x838 │ │ │ │ strb.w r8, [r3, #61] @ 0x3d │ │ │ │ bl 341408 │ │ │ │ mov r1, r0 │ │ │ │ @@ -391190,45 +391200,45 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #76] @ (3246f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #952 @ (adr r3, 324a94 ) │ │ │ │ + add r3, pc, #632 @ (adr r3, 324954 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r5, [pc, #496] @ (3248d0 ) │ │ │ │ + ldr r5, [pc, #176] @ (324790 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #576] @ (324924 ) │ │ │ │ + ldr r5, [pc, #256] @ (3247e4 ) │ │ │ │ movs r4, r7 │ │ │ │ ldr r4, [sp, #112] @ 0x70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #304] @ (32481c ) │ │ │ │ + ldr r4, [pc, #1008] @ (324adc ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #248] @ (3247e8 ) │ │ │ │ + ldr r4, [pc, #952] @ (324aa8 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #136 @ (adr r3, 32477c ) │ │ │ │ + add r2, pc, #840 @ (adr r2, 324a3c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [pc, #848] @ (324a48 ) │ │ │ │ + ldr r4, [pc, #528] @ (324908 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #688] @ (3249ac ) │ │ │ │ + ldr r4, [pc, #368] @ (32486c ) │ │ │ │ movs r4, r7 │ │ │ │ lsrs r1, r2, #14 │ │ │ │ mov.w ip, r3, lsr #14 │ │ │ │ orr.w r1, r1, r3, lsl #18 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w ip, ip, #0 │ │ │ │ bcc.n 32471c │ │ │ │ @@ -391277,25 +391287,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (32480c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #120] @ (324810 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (324814 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #104] @ (324818 ) │ │ │ │ ldr r3, [pc, #108] @ (32481c ) │ │ │ │ mov.w r1, #5984 @ 0x1760 │ │ │ │ movt r1, #65280 @ 0xff00 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -391318,32 +391328,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e04c │ │ │ │ + b.w 54dffc │ │ │ │ nop │ │ │ │ - add r2, pc, #288 @ (adr r2, 324928 ) │ │ │ │ + add r1, pc, #992 @ (adr r1, 324be8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r3, #18 │ │ │ │ + lsls r2, r1, #17 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r4, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #110 @ 0x6e │ │ │ │ + movs r0, #30 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r6!, {r1, r2, r3, r4} │ │ │ │ + stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #896] @ (324ba8 ) │ │ │ │ + ldr r3, [pc, #576] @ (324a68 ) │ │ │ │ movs r4, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ it cs │ │ │ │ @@ -391375,61 +391385,61 @@ │ │ │ │ ldr r2, [pc, #48] @ (3248b0 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #48] @ (3248b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 323d04 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 323d04 │ │ │ │ nop │ │ │ │ - add r1, pc, #296 @ (adr r1, 3249d8 ) │ │ │ │ + add r0, pc, #1000 @ (adr r0, 324c98 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [pc, #864] @ (324c14 ) │ │ │ │ + ldr r2, [pc, #544] @ (324ad4 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #936] @ (324c60 ) │ │ │ │ + ldr r2, [pc, #616] @ (324b20 ) │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (324904 ) │ │ │ │ ldr r2, [pc, #60] @ (324908 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (32490c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 324568 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ bl 324568 │ │ │ │ ldr.w r0, [r4, #3120] @ 0xc30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f50c │ │ │ │ + b.w 54f4bc │ │ │ │ nop │ │ │ │ - add r0, pc, #1008 @ (adr r0, 324cf8 ) │ │ │ │ + add r0, pc, #688 @ (adr r0, 324bb8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [pc, #552] @ (324b34 ) │ │ │ │ + ldr r2, [pc, #232] @ (3249f4 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #632] @ (324b88 ) │ │ │ │ + ldr r2, [pc, #312] @ (324a48 ) │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #104] @ (32498c ) │ │ │ │ @@ -391438,15 +391448,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (324994 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #100] @ (324998 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #96] @ (32499c ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #92] @ (3249a0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #92] @ (3249a4 ) │ │ │ │ @@ -391455,49 +391465,49 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #19456 @ 0x4c00 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 554420 │ │ │ │ + bl 5543d0 │ │ │ │ ldr r1, [pc, #72] @ (3249a8 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r7, #19456 @ 0x4c00 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 554420 │ │ │ │ + bl 5543d0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #656 @ (adr r0, 324c20 ) │ │ │ │ + add r0, pc, #336 @ (adr r0, 324ae0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [pc, #200] @ (324a5c ) │ │ │ │ + ldr r1, [pc, #904] @ (324d1c ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #280] @ (324ab0 ) │ │ │ │ + ldr r1, [pc, #984] @ (324d70 ) │ │ │ │ movs r4, r7 │ │ │ │ str r2, [r2, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #608] @ (324c00 ) │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, r7 │ │ │ │ + cmp r8, sp │ │ │ │ movs r4, r7 │ │ │ │ - mov r8, r9 │ │ │ │ + mov r0, pc │ │ │ │ movs r4, r7 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r0, ip │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, lr} │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 3249f2 │ │ │ │ @@ -391751,44 +391761,44 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 324c0e │ │ │ │ ldr r0, [pc, #60] @ (324c90 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 324c0e │ │ │ │ ldr r3, [pc, #52] @ (324c94 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 324c28 │ │ │ │ ldr r3, [pc, #32] @ (324c8c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 324c28 │ │ │ │ ldr r0, [pc, #32] @ (324c98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 324c28 │ │ │ │ nop │ │ │ │ ldrsh r0, [r0, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blx r4 │ │ │ │ + bx sl │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47c2 │ │ │ │ + bx lr │ │ │ │ movs r4, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ movs r2, #1 │ │ │ │ @@ -391932,15 +391942,15 @@ │ │ │ │ ldrcc r5, [sp, #8] │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 324da6 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, fp, #8 │ │ │ │ add r1, r6 │ │ │ │ - bl 6b3a34 │ │ │ │ + bl 6b39e4 │ │ │ │ b.n 324da6 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 324dc4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldrh.w r7, [r2, #208] @ 0xd0 │ │ │ │ @@ -391950,19 +391960,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (324e5c ) │ │ │ │ ldr r0, [pc, #20] @ (324e60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #800] @ 0x320 │ │ │ │ + ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mov r2, r5 │ │ │ │ + cmp sl, fp │ │ │ │ movs r4, r7 │ │ │ │ - mov r0, r7 │ │ │ │ + cmp r8, sp │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -391999,15 +392009,15 @@ │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a9ea4 │ │ │ │ + b.w 6a9e54 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ b.n 324eb0 │ │ │ │ ldr r1, [pc, #108] @ (324f4c ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -392020,15 +392030,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ (324f54 ) │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b.n 324e92 │ │ │ │ ldr r1, [pc, #80] @ (324f58 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 324ea6 │ │ │ │ @@ -392038,15 +392048,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 324ea6 │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #56] @ (324f5c ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 324ea6 │ │ │ │ ldr r3, [pc, #48] @ (324f60 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #48] @ (324f64 ) │ │ │ │ ldr r0, [pc, #48] @ (324f68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -392058,25 +392068,25 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r9 │ │ │ │ + cmp r0, pc │ │ │ │ movs r4, r7 │ │ │ │ movs r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, sp │ │ │ │ + cmp ip, r3 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [sp, #888] @ 0x378 │ │ │ │ + ldr r2, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r0, r8 │ │ │ │ + add r8, lr │ │ │ │ movs r4, r7 │ │ │ │ - cmp r0, sp │ │ │ │ + cmp r0, r3 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w fp, [pc, #372] @ 3250f4 │ │ │ │ mov r7, r0 │ │ │ │ @@ -392164,15 +392174,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (325100 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 325026 │ │ │ │ ldr r0, [pc, #144] @ (325104 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 325026 │ │ │ │ ldr r3, [pc, #140] @ (325108 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32501e │ │ │ │ ldr r3, [pc, #120] @ (325100 ) │ │ │ │ @@ -392181,15 +392191,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32501e │ │ │ │ ldr r0, [pc, #120] @ (32510c ) │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ ldrb r2, [r6, #21] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r6, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32501e │ │ │ │ ldr r3, [pc, #108] @ (325110 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324f94 │ │ │ │ ldr r3, [pc, #76] @ (325100 ) │ │ │ │ @@ -392197,51 +392207,51 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 324f98 │ │ │ │ ldr r0, [pc, #80] @ (325114 ) │ │ │ │ ldr.w r1, [r4, #1520] @ 0x5f0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 324f98 │ │ │ │ ldr r3, [pc, #68] @ (325118 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32503a │ │ │ │ ldr r3, [pc, #32] @ (325100 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 32503a │ │ │ │ ldr r0, [pc, #48] @ (32511c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldrh r0, [r1, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, r8 │ │ │ │ + add lr, lr │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [pc, #464] @ (3252dc ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r9 │ │ │ │ + add ip, pc │ │ │ │ movs r4, r7 │ │ │ │ adds r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, r1 │ │ │ │ + add r0, r7 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r0 │ │ │ │ + add r6, r6 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (325214 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -392290,15 +392300,15 @@ │ │ │ │ ldr r0, [pc, #128] @ (325220 ) │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3251dc │ │ │ │ ldr r0, [pc, #120] @ (325224 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r2, #1520] @ 0x5f0 │ │ │ │ ldr.w r3, [r3, #2128] @ 0x850 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 32515c │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -392326,41 +392336,41 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3251ca │ │ │ │ ldr r0, [pc, #36] @ (32522c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ nop │ │ │ │ ldr r4, [r2, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #112] @ (325290 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp │ │ │ │ + add r6, r3 │ │ │ │ movs r4, r7 │ │ │ │ adds r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, r9 │ │ │ │ + mvns r2, r7 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (325254 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ str r1, [sp, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r1, #20480 @ 0x5000 │ │ │ │ @@ -392368,15 +392378,15 @@ │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r3, [r3, #3116] @ 0xc2c │ │ │ │ str r1, [sp, #28] │ │ │ │ str.w r6, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cbnz r3, 3252a8 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 2234f4 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cbnz r3, 3252e8 │ │ │ │ @@ -392399,17 +392409,17 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ bl 3ea7e0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6aae2c │ │ │ │ + bl 6aaddc │ │ │ │ mov r0, r7 │ │ │ │ - bl 6956d4 │ │ │ │ + bl 695684 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 2234f4 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325294 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ @@ -392518,21 +392528,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #60 @ 0x3c │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #6] │ │ │ │ - bl 695798 │ │ │ │ + bl 695748 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 325448 │ │ │ │ ldr r1, [pc, #80] @ (325468 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6aae2c │ │ │ │ + bl 6aaddc │ │ │ │ lsls r2, r6, #3 │ │ │ │ vldr d7, [pc, #60] @ 325460 │ │ │ │ adds r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ uxth r2, r2 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -392562,21 +392572,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #52 @ 0x34 │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ - bl 695798 │ │ │ │ + bl 695748 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3254c2 │ │ │ │ ldr r1, [pc, #76] @ (3254e0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6aae2c │ │ │ │ + bl 6aaddc │ │ │ │ vldr d7, [pc, #56] @ 3254d8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ str r4, [sp, #16] │ │ │ │ uxth r2, r2 │ │ │ │ movs r4, #4 │ │ │ │ @@ -392604,15 +392614,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a10d0 │ │ │ │ + bl 5a1080 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392634,15 +392644,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a10d0 │ │ │ │ + bl 5a1080 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -392664,15 +392674,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a10d0 │ │ │ │ + bl 5a1080 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392696,15 +392706,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a10d0 │ │ │ │ + bl 5a1080 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -392725,15 +392735,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a10d0 │ │ │ │ + bl 5a1080 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392781,15 +392791,15 @@ │ │ │ │ cbnz r3, 3256e0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #84] @ (325710 ) │ │ │ │ str r3, [r2, #32] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5a116c │ │ │ │ + bl 5a111c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392806,27 +392816,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3256b8 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (32571c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3256b8 │ │ │ │ strb r2, [r2, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa3ffff │ │ │ │ cmp r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #126 @ 0x7e │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ sub sp, #12 │ │ │ │ @@ -392860,15 +392870,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6a9768 │ │ │ │ + b.w 6a9718 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325774 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 325664 │ │ │ │ @@ -392895,15 +392905,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5a01a0 │ │ │ │ + bl 5a0150 │ │ │ │ ldrb.w r3, [r6, #210] @ 0xd2 │ │ │ │ movs r6, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r6 │ │ │ │ mov r0, r6 │ │ │ │ lsls r5, r3 │ │ │ │ @@ -392931,15 +392941,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ strd sl, sl, [sp, #12] │ │ │ │ mov r6, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r7, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 602f0c │ │ │ │ + bl 602ebc │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.n 32589c │ │ │ │ ldr r0, [pc, #144] @ (3258dc ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -392959,15 +392969,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (3258e8 ) │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r7, r9, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ tst.w r8, r2 │ │ │ │ bne.n 32580e │ │ │ │ movs r1, #1 │ │ │ │ b.n 32589e │ │ │ │ mov r1, r8 │ │ │ │ @@ -392999,15 +393009,15 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #28 │ │ │ │ + subs r5, #204 @ 0xcc │ │ │ │ movs r4, r7 │ │ │ │ strh r2, [r5, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -393054,31 +393064,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (325998 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1756 @ 0x6dc │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ movs r0, #6 │ │ │ │ b.n 325930 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ strh r6, [r0, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #712] @ 0x2c8 │ │ │ │ + str r0, [sp, #392] @ 0x188 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r5, #132 @ 0x84 │ │ │ │ + subs r5, #52 @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ - subs r3, #12 │ │ │ │ + subs r2, #188 @ 0xbc │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #304] @ 325ae0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -393146,15 +393156,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ asrs r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r1, #4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0e80 │ │ │ │ + bl 5a0e30 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adc.w r5, r5, r2 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ @@ -393179,15 +393189,15 @@ │ │ │ │ add.w r1, r5, #12288 @ 0x3000 │ │ │ │ ldr r0, [pc, #64] @ (325af4 ) │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #332] @ 0x14c │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 325a06 │ │ │ │ ldr r3, [pc, #44] @ (325af8 ) │ │ │ │ movw r2, #6960 @ 0x1b30 │ │ │ │ ldr r1, [pc, #40] @ (325afc ) │ │ │ │ ldr r0, [pc, #44] @ (325b00 ) │ │ │ │ add r3, pc │ │ │ │ @@ -393200,21 +393210,21 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r4, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #76 @ 0x4c │ │ │ │ + subs r3, #252 @ 0xfc │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r0, #58] @ 0x3a │ │ │ │ + ldrh r0, [r6, #54] @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r1, #162 @ 0xa2 │ │ │ │ + subs r1, #82 @ 0x52 │ │ │ │ movs r4, r7 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #66 @ 0x42 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -393247,15 +393257,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bne.n 325b3c │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6a9768 │ │ │ │ + b.w 6a9718 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 325b5a │ │ │ │ add.w r3, r2, #12288 @ 0x3000 │ │ │ │ ldrb.w r1, [r3, #393] @ 0x189 │ │ │ │ cbnz r1, 325bc2 │ │ │ │ ldrb.w ip, [r2, #233] @ 0xe9 │ │ │ │ @@ -393300,25 +393310,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (325c70 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #120] @ (325c74 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #120] @ (325c78 ) │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #104] @ (325c7c ) │ │ │ │ ldr r1, [pc, #108] @ (325c80 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (325c84 ) │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #104] @ (325c88 ) │ │ │ │ @@ -393336,44 +393346,44 @@ │ │ │ │ ldr r0, [pc, #80] @ (325c90 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [pc, #64] @ (325c94 ) │ │ │ │ ldr r1, [pc, #68] @ (325c98 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e04c │ │ │ │ - ldrh r4, [r5, #48] @ 0x30 │ │ │ │ + b.w 54dffc │ │ │ │ + ldrh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bics.w r0, r6, #57 @ 0x39 │ │ │ │ - ldr r6, [r7, r0] │ │ │ │ + vshr.s32 d16, d25, #26 │ │ │ │ + ldrsb r6, [r5, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r1, #16 │ │ │ │ + lsrs r2, r7, #14 │ │ │ │ movs r3, r7 │ │ │ │ - cbz r2, 325caa │ │ │ │ + cbz r2, 325c96 │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #101 @ 0x65 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #127 @ 0x7f │ │ │ │ movs r0, r0 │ │ │ │ bl 205c86 │ │ │ │ adds r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, #250 @ 0xfa │ │ │ │ + subs r2, #170 @ 0xaa │ │ │ │ movs r4, r7 │ │ │ │ strh r2, [r5, #54] @ 0x36 │ │ │ │ lsls r7, r2, #1 │ │ │ │ adds r0, #67 @ 0x43 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -393395,23 +393405,23 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9417 @ 0x24c9 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w ip, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrb.w ip, [ip, #2290] @ 0x8f2 │ │ │ │ strb.w ip, [sp, #11] │ │ │ │ - bl 687e38 │ │ │ │ + bl 687de8 │ │ │ │ ldr r2, [pc, #60] @ (325d38 ) │ │ │ │ ldr r3, [pc, #48] @ (325d2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -393422,23 +393432,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ - ldrh r0, [r4, #42] @ 0x2a │ │ │ │ + ldrh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r6, [pc, #312] @ (325e64 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #17] │ │ │ │ + ldrb r4, [r5, #16] │ │ │ │ movs r3, r7 │ │ │ │ - adds r7, #172 @ 0xac │ │ │ │ + adds r7, #92 @ 0x5c │ │ │ │ movs r4, r7 │ │ │ │ ldr r6, [pc, #64] @ (325d7c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -393454,15 +393464,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r3, #12288 @ 0x3000 │ │ │ │ cbz r3, 325da6 │ │ │ │ ldrb.w r4, [r2, #210] @ 0xd2 │ │ │ │ ldr.w sl, [r9, #1524] @ 0x5f4 │ │ │ │ lsl.w r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 325da2 │ │ │ │ cmp sl, r0 │ │ │ │ ite cs │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -393622,15 +393632,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 325f08 │ │ │ │ ldr r0, [pc, #252] @ (32603c ) │ │ │ │ strd r4, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 325f08 │ │ │ │ ldr r1, [pc, #216] @ (326028 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 325e88 │ │ │ │ ldr r1, [pc, #228] @ (326040 ) │ │ │ │ @@ -393643,15 +393653,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 325e88 │ │ │ │ ldr r0, [pc, #208] @ (326044 ) │ │ │ │ strd ip, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 325e88 │ │ │ │ ldr r3, [pc, #192] @ (326048 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325eca │ │ │ │ ldr r3, [pc, #164] @ (326038 ) │ │ │ │ @@ -393659,15 +393669,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 325eca │ │ │ │ ldr r0, [pc, #172] @ (32604c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 325eca │ │ │ │ ldr r3, [pc, #164] @ (326050 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325eea │ │ │ │ ldr r3, [pc, #128] @ (326038 ) │ │ │ │ @@ -393675,15 +393685,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 325eea │ │ │ │ ldr r0, [pc, #144] @ (326054 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 325eea │ │ │ │ ldr r3, [pc, #132] @ (326058 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325eaa │ │ │ │ ldr r3, [pc, #88] @ (326038 ) │ │ │ │ @@ -393691,64 +393701,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 325eaa │ │ │ │ ldr r0, [pc, #108] @ (32605c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 325eaa │ │ │ │ ldr r1, [pc, #100] @ (326060 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 325e88 │ │ │ │ ldr r1, [pc, #44] @ (326038 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 325e88 │ │ │ │ ldr r0, [pc, #76] @ (326064 ) │ │ │ │ strd ip, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 325e88 │ │ │ │ ldr r5, [pc, #160] @ (3260c8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #22] │ │ │ │ + ldrh r4, [r5, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r5, #92 @ 0x5c │ │ │ │ + adds r5, #12 │ │ │ │ movs r4, r7 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #32 │ │ │ │ + subs r0, #208 @ 0xd0 │ │ │ │ movs r4, r7 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #160 @ 0xa0 │ │ │ │ + subs r0, #80 @ 0x50 │ │ │ │ movs r4, r7 │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #186 @ 0xba │ │ │ │ + adds r7, #106 @ 0x6a │ │ │ │ movs r4, r7 │ │ │ │ adds r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #232 @ 0xe8 │ │ │ │ + adds r7, #152 @ 0x98 │ │ │ │ movs r4, r7 │ │ │ │ orrs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #146 @ 0x92 │ │ │ │ + adds r7, #66 @ 0x42 │ │ │ │ movs r4, r7 │ │ │ │ adds r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #196 @ 0xc4 │ │ │ │ + adds r7, #116 @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -393782,19 +393792,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3260d4 ) │ │ │ │ ldr r0, [pc, #20] @ (3260d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldrh r0, [r2, #10] │ │ │ │ + ldrh r0, [r0, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r3, #178 @ 0xb2 │ │ │ │ + adds r3, #98 @ 0x62 │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, #78 @ 0x4e │ │ │ │ + adds r7, #254 @ 0xfe │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (326104 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393802,17 +393812,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 2231e4 │ │ │ │ - ldrh r2, [r4, #8] │ │ │ │ + ldrh r2, [r2, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - negs r0, r2 │ │ │ │ + tst r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (326134 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393820,17 +393830,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 2231e4 │ │ │ │ - ldrh r2, [r6, #6] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - tst r0, r4 │ │ │ │ + rors r0, r2 │ │ │ │ movs r3, r7 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 3261c6 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r4, r0, #32 │ │ │ │ adds r0, r2, r0 │ │ │ │ @@ -393952,15 +393962,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r5, [r4, #20] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a9768 │ │ │ │ + b.w 6a9718 │ │ │ │ cmp.w ip, #14 │ │ │ │ beq.n 326292 │ │ │ │ ldr.w r1, [r5, #288] @ 0x120 │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.n 326244 │ │ │ │ b.n 326266 │ │ │ │ @@ -393982,15 +393992,15 @@ │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #4 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ lsls r2, r5 │ │ │ │ ldr.w r1, [r1, #-8] │ │ │ │ lsls r1, r5 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 5a0e80 │ │ │ │ + bl 5a0e30 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -394043,15 +394053,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3262a2 │ │ │ │ ldr r0, [pc, #100] @ (3263d0 ) │ │ │ │ str r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ b.n 3262a2 │ │ │ │ ldr r3, [pc, #88] @ (3263d4 ) │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ ldr r1, [pc, #84] @ (3263d8 ) │ │ │ │ ldr r0, [pc, #88] @ (3263dc ) │ │ │ │ @@ -394084,33 +394094,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #134 @ 0x86 │ │ │ │ + adds r6, #54 @ 0x36 │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r2, #52] @ 0x34 │ │ │ │ + strh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r5, #26 │ │ │ │ + adds r4, #202 @ 0xca │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, #62 @ 0x3e │ │ │ │ + adds r5, #238 @ 0xee │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r7, #50] @ 0x32 │ │ │ │ + strh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r5, #4 │ │ │ │ + adds r4, #180 @ 0xb4 │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, #16 │ │ │ │ + adds r5, #192 @ 0xc0 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r4, #50] @ 0x32 │ │ │ │ + strh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, #238 @ 0xee │ │ │ │ + adds r4, #158 @ 0x9e │ │ │ │ movs r4, r7 │ │ │ │ - adds r5, #226 @ 0xe2 │ │ │ │ + adds r5, #146 @ 0x92 │ │ │ │ movs r4, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 326488 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 326488 │ │ │ │ push {lr} │ │ │ │ @@ -394146,15 +394156,15 @@ │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w lr, [lr, #-8] │ │ │ │ mul.w ip, lr, ip │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w ip, ip, asr #31 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 5a0e80 │ │ │ │ + bl 5a0e30 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r0, [r1, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -394304,29 +394314,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ blx 224f44 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs.w ip, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ adds.w r2, r0, ip │ │ │ │ @@ -394380,26 +394390,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32668a │ │ │ │ ldr r0, [pc, #28] @ (326704 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 32668a │ │ │ │ cmp r8, pc │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #52 @ 0x34 │ │ │ │ + adds r2, #228 @ 0xe4 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #288] @ (32683c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -394417,23 +394427,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9426 @ 0x24d2 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ - bl 687e38 │ │ │ │ + bl 687de8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3267e0 │ │ │ │ ldr.w r3, [r7, #2108] @ 0x83c │ │ │ │ ldrb.w r2, [sp, #11] │ │ │ │ lsls r3, r3, #7 │ │ │ │ ite pl │ │ │ │ movpl r1, #31 │ │ │ │ @@ -394504,39 +394514,39 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (32685c ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #9440 @ 0x24e0 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3267e0 │ │ │ │ movs r2, #0 │ │ │ │ b.n 3267d0 │ │ │ │ movs r2, #2 │ │ │ │ b.n 3267d0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r6, #22] │ │ │ │ + strh r4, [r4, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ mvns r0, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #8] │ │ │ │ + strb r4, [r7, #6] │ │ │ │ movs r3, r7 │ │ │ │ - cmp r5, #64 @ 0x40 │ │ │ │ + cmp r4, #240 @ 0xf0 │ │ │ │ movs r4, r7 │ │ │ │ orrs r0, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r7, #14] │ │ │ │ + strh r6, [r5, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, #62 @ 0x3e │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #86 @ 0x56 │ │ │ │ + cmp r4, #6 │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #12 │ │ │ │ @@ -394588,30 +394598,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3268ba │ │ │ │ ldrd r2, r3, [r0, #16] │ │ │ │ ldr r0, [pc, #32] @ (326908 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3268ba │ │ │ │ nop │ │ │ │ cmp r6, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r6, #10] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r3, #208 @ 0xd0 │ │ │ │ + cmp r3, #128 @ 0x80 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #158 @ 0x9e │ │ │ │ + cmp r6, #78 @ 0x4e │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -394672,15 +394682,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r3, r4, #12544 @ 0x3100 │ │ │ │ mov r0, r2 │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ b.n 326948 │ │ │ │ ldr.w r1, [r4, #-8] │ │ │ │ ldr.w r2, [r8, #16] │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ @@ -394714,19 +394724,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (326a48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r4, #31] │ │ │ │ + ldrb r4, [r2, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r2, #70 @ 0x46 │ │ │ │ + cmp r1, #246 @ 0xf6 │ │ │ │ movs r4, r7 │ │ │ │ - add r2, pc, #80 @ (adr r2, 326a9c ) │ │ │ │ + add r1, pc, #784 @ (adr r1, 326d5c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (326ad8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -394735,26 +394745,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (326ae0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #428 @ 0x1ac │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #104] @ (326ae4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (326ae8 ) │ │ │ │ add.w r4, r4, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #88] @ (326aec ) │ │ │ │ ldr r2, [pc, #88] @ (326af0 ) │ │ │ │ add.w r1, r6, #9856 @ 0x2680 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ @@ -394767,42 +394777,42 @@ │ │ │ │ ldr r2, [pc, #72] @ (326afc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (326b00 ) │ │ │ │ add r2, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 552e64 │ │ │ │ + bl 552e14 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r6, [r5, #30] │ │ │ │ + ldrb r6, [r3, #29] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r2, #12 │ │ │ │ + cmp r1, #188 @ 0xbc │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r2, #108] @ 0x6c │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 326e2c │ │ │ │ + b.n 326d8c │ │ │ │ movs r1, r7 │ │ │ │ - ldr r1, [pc, #680] @ (326d94 ) │ │ │ │ + ldr r1, [pc, #360] @ (326c54 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #236 @ 0xec │ │ │ │ + cmp r7, #156 @ 0x9c │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6, {r2, r3, r4, r6} │ │ │ │ + ldmia r6!, {r2, r3} │ │ │ │ movs r3, r7 │ │ │ │ mrrc2 15, 15, pc, r7, cr15 @ │ │ │ │ - bl 50cafa │ │ │ │ - strh r4, [r1, #34] @ 0x22 │ │ │ │ + bl 50cafa │ │ │ │ + strh r4, [r7, #30] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r7, #218 @ 0xda │ │ │ │ + cmp r7, #138 @ 0x8a │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -395021,22 +395031,22 @@ │ │ │ │ ldr r1, [pc, #204] @ (326e0c ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #188] @ (326e10 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #184] @ (326e14 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ add.w r1, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb.w r3, [r1, #2320] @ 0x910 │ │ │ │ cbz r3, 326d9a │ │ │ │ add.w ip, r5, #6400 @ 0x1900 │ │ │ │ lsls r3, r6, #3 │ │ │ │ mov r0, ip │ │ │ │ @@ -395089,29 +395099,29 @@ │ │ │ │ ldr r1, [pc, #40] @ (326e1c ) │ │ │ │ ldr r0, [pc, #40] @ (326e20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldrb r0, [r3, #19] │ │ │ │ + ldrb r0, [r1, #18] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - udf #222 @ 0xde │ │ │ │ + udf #142 @ 0x8e │ │ │ │ movs r1, r7 │ │ │ │ - mov lr, ip │ │ │ │ + mov lr, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r5, #84 @ 0x54 │ │ │ │ + cmp r5, #4 │ │ │ │ movs r4, r7 │ │ │ │ stmia r6!, {r0, r1, r2, r3, r6} │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #16] │ │ │ │ + ldrb r6, [r1, #15] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r6, #128 @ 0x80 │ │ │ │ + movs r6, #48 @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #194 @ 0xc2 │ │ │ │ + cmp r4, #114 @ 0x72 │ │ │ │ movs r4, r7 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov.w r2, r3, lsr #4 │ │ │ │ bls.n 326e50 │ │ │ │ cmp r2, #4 │ │ │ │ bne.n 326e40 │ │ │ │ @@ -395159,19 +395169,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (326ebc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ bl 225f7c │ │ │ │ - ldrb r0, [r6, #13] │ │ │ │ + ldrb r0, [r4, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + cmp r1, #170 @ 0xaa │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #238 @ 0xee │ │ │ │ + cmp r2, #158 @ 0x9e │ │ │ │ movs r4, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r3 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ @@ -395335,37 +395345,37 @@ │ │ │ │ movw r0, #447 @ 0x1bf │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ... │ │ │ │ - ldrb r6, [r6, #7] │ │ │ │ + ldrb r6, [r4, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r0, #128 @ 0x80 │ │ │ │ + cmp r0, #48 @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r0, #164 @ 0xa4 │ │ │ │ + cmp r0, #84 @ 0x54 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r4, #7] │ │ │ │ + ldrb r0, [r2, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r0, #106 @ 0x6a │ │ │ │ + cmp r0, #26 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r1, #94 @ 0x5e │ │ │ │ + cmp r1, #14 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r1, #7] │ │ │ │ + ldrb r2, [r7, #5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r0, #84 @ 0x54 │ │ │ │ + cmp r0, #4 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #122 @ 0x7a │ │ │ │ + cmp r2, #42 @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r6, #6] │ │ │ │ + ldrb r2, [r4, #5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r0, #60 @ 0x3c │ │ │ │ + movs r7, #236 @ 0xec │ │ │ │ movs r4, r7 │ │ │ │ - cmp r0, #70 @ 0x46 │ │ │ │ + movs r7, #246 @ 0xf6 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb.w r3, [r3, #89] @ 0x59 │ │ │ │ @@ -395377,15 +395387,15 @@ │ │ │ │ ldr.w r2, [r3, #248] @ 0xf8 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 32711a │ │ │ │ ldrh.w r2, [r3, #234] @ 0xea │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r1, #64] @ 0x40 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 327106 │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -395455,15 +395465,15 @@ │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 3271cc │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ cbz r3, 3271f2 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 6b3f64 │ │ │ │ + bl 6b3f14 │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 327218 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #200] @ (327298 ) │ │ │ │ ldr r3, [pc, #188] @ (32728c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395478,15 +395488,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r3 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 6b3f30 │ │ │ │ + bl 6b3ee0 │ │ │ │ b.n 3271c6 │ │ │ │ add.w r5, r0, #8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ @@ -395506,29 +395516,29 @@ │ │ │ │ ldr r3, [pc, #112] @ (3272a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3271b2 │ │ │ │ ldr r0, [pc, #108] @ (3272a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3271b2 │ │ │ │ ldr r3, [pc, #88] @ (32729c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3271b2 │ │ │ │ ldr r3, [pc, #84] @ (3272a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3271b2 │ │ │ │ ldr r0, [pc, #80] @ (3272a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3271b2 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (3272ac ) │ │ │ │ movw r2, #1358 @ 0x54e │ │ │ │ ldr r1, [pc, #68] @ (3272b0 ) │ │ │ │ ldr r0, [pc, #72] @ (3272b4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -395549,23 +395559,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #60 @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #196 @ 0xc4 │ │ │ │ + cmp r0, #116 @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r0, #166 @ 0xa6 │ │ │ │ + cmp r0, #86 @ 0x56 │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r5, #30] │ │ │ │ + strb r0, [r3, #29] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r2, #10 │ │ │ │ + movs r1, #186 @ 0xba │ │ │ │ movs r4, r7 │ │ │ │ - movs r2, #20 │ │ │ │ + movs r1, #196 @ 0xc4 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #480] @ (3274ac ) │ │ │ │ @@ -395623,15 +395633,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldrb.w r2, [r2, #210] @ 0xd2 │ │ │ │ strd r1, r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ lsls r4, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ - bl 5a1124 │ │ │ │ + bl 5a10d4 │ │ │ │ str r0, [r6, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -395647,15 +395657,15 @@ │ │ │ │ str r4, [r6, #20] │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a9768 │ │ │ │ + b.w 6a9718 │ │ │ │ ldr r2, [pc, #272] @ (3274bc ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 3273fa │ │ │ │ ldr r2, [pc, #264] @ (3274c0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -395663,15 +395673,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3273fa │ │ │ │ ldr r0, [pc, #260] @ (3274c4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r2, [fp, #1524] @ 0x5f4 │ │ │ │ cmp r4, r2 │ │ │ │ bhi.n 327476 │ │ │ │ adds.w lr, r5, r4 │ │ │ │ mov.w r8, #0 │ │ │ │ adcs.w lr, r7, #0 │ │ │ │ mov r2, r8 │ │ │ │ @@ -395710,15 +395720,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 327470 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r2, [sl] │ │ │ │ cbz r2, 327470 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cbz r2, 327470 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -395726,15 +395736,15 @@ │ │ │ │ bpl.n 327470 │ │ │ │ vldr d7, [r9, #208] @ 0xd0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 327386 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 327470 │ │ │ │ ldr r3, [pc, #76] @ (3274cc ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -395747,39 +395757,39 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 327470 │ │ │ │ ldr r0, [pc, #56] @ (3274d0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 327386 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [r6, #28] │ │ │ │ b.n 32738c │ │ │ │ subs r0, #62 @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #176 @ 0xb0 │ │ │ │ + cmp r0, #96 @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #122 @ 0x7a │ │ │ │ + movs r7, #42 @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #210 @ 0xd2 │ │ │ │ + movs r6, #130 @ 0x82 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395834,15 +395844,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0e80 │ │ │ │ + bl 5a0e30 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -395861,15 +395871,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #500 @ 0x1f4 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ bl 33d544 │ │ │ │ cbnz r0, 3275ce │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cbz r3, 3275e2 │ │ │ │ @@ -395889,18 +395899,18 @@ │ │ │ │ ldr.w r1, [r3, #2256] @ 0x8d0 │ │ │ │ bics r1, r5 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 341458 │ │ │ │ - strb r6, [r5, #17] │ │ │ │ + strb r6, [r3, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf25c003a │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ + addw r0, ip, #58 @ 0x3a │ │ │ │ + str r7, [sp, #760] @ 0x2f8 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (3276c4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -395947,15 +395957,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 327638 │ │ │ │ ldr r0, [pc, #76] @ (3276d4 ) │ │ │ │ mov r1, r6 │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 327638 │ │ │ │ ldr r2, [pc, #60] @ (3276d8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 327654 │ │ │ │ @@ -395965,31 +395975,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 327654 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (3276dc ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 327654 │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 327630 │ │ │ │ adds r4, #230 @ 0xe6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #432] @ (327880 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #102 @ 0x66 │ │ │ │ + movs r5, #22 │ │ │ │ movs r4, r7 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #90 @ 0x5a │ │ │ │ + movs r5, #10 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #288] @ (327810 ) │ │ │ │ mov r5, r3 │ │ │ │ @@ -396012,15 +396022,15 @@ │ │ │ │ bcs.n 327788 │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ cbnz r3, 327756 │ │ │ │ add.w ip, r0, #12544 @ 0x3100 │ │ │ │ mov r1, lr │ │ │ │ mov r0, r2 │ │ │ │ ldrd r2, r3, [ip, #40] @ 0x28 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ cmp r3, r0 │ │ │ │ it hi │ │ │ │ movhi r0, #0 │ │ │ │ bls.n 3277ee │ │ │ │ add sp, #28 │ │ │ │ @@ -396066,15 +396076,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 327776 │ │ │ │ ldr r0, [pc, #108] @ (327820 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 327776 │ │ │ │ ldr r3, [pc, #100] @ (327824 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 327790 │ │ │ │ ldr r3, [pc, #80] @ (32781c ) │ │ │ │ @@ -396085,15 +396095,15 @@ │ │ │ │ vldr d7, [pc, #52] @ 327808 │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #76] @ (327828 ) │ │ │ │ strd r7, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 327790 │ │ │ │ ldr r3, [pc, #60] @ (32782c ) │ │ │ │ movw r2, #3890 @ 0xf32 │ │ │ │ ldr r1, [pc, #56] @ (327830 ) │ │ │ │ ldr r0, [pc, #60] @ (327834 ) │ │ │ │ add r3, pc │ │ │ │ @@ -396107,25 +396117,25 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #138 @ 0x8a │ │ │ │ + movs r4, #58 @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #202 @ 0xca │ │ │ │ + movs r3, #122 @ 0x7a │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r3, #8] │ │ │ │ + strb r4, [r1, #7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, r7, #1 │ │ │ │ + adds r6, r5, #0 │ │ │ │ movs r4, r7 │ │ │ │ - movs r4, #112 @ 0x70 │ │ │ │ + movs r4, #32 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ @@ -396215,31 +396225,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (327954 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r5, #4] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r4, r6, #6 │ │ │ │ + subs r4, r4, #5 │ │ │ │ movs r4, r7 │ │ │ │ - movs r0, #168 @ 0xa8 │ │ │ │ + movs r0, #88 @ 0x58 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r0, #4] │ │ │ │ + strb r4, [r6, #2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, r1, #6 │ │ │ │ + subs r6, r7, #4 │ │ │ │ movs r4, r7 │ │ │ │ - movs r0, #154 @ 0x9a │ │ │ │ + movs r0, #74 @ 0x4a │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r5, #3] │ │ │ │ + strb r6, [r3, #2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r0, r7, #5 │ │ │ │ + subs r0, r5, #4 │ │ │ │ movs r4, r7 │ │ │ │ - movs r0, #156 @ 0x9c │ │ │ │ + movs r0, #76 @ 0x4c │ │ │ │ movs r4, r7 │ │ │ │ b.n 327838 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -396253,22 +396263,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r7, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r6, #20480 @ 0x5000 │ │ │ │ ldrh r5, [r4, #6] │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #3120] @ 0xc30 │ │ │ │ str.w r7, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 6a9ea8 │ │ │ │ + bl 6a9e58 │ │ │ │ ldrb.w r3, [r4, #72] @ 0x48 │ │ │ │ cbnz r3, 3279d0 │ │ │ │ mov r0, r8 │ │ │ │ bl 33d544 │ │ │ │ cbz r0, 3279b6 │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ cbnz r3, 327a14 │ │ │ │ @@ -396294,32 +396304,32 @@ │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 3ea7e0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6aae2c │ │ │ │ + bl 6aaddc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6956d4 │ │ │ │ + bl 695684 │ │ │ │ b.n 3279aa │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2234f0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 33df98 │ │ │ │ b.n 3279b6 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - strb r6, [r3, #2] │ │ │ │ + strb r6, [r1, #1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mrc 0, 4, r0, cr2, cr10, {1} │ │ │ │ - str r4, [sp, #256] @ 0x100 │ │ │ │ + mcr 0, 2, r0, cr2, cr10, {1} │ │ │ │ + str r3, [sp, #960] @ 0x3c0 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396330,15 +396340,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #188] @ (327b10 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #160] @ (327b14 ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -396385,33 +396395,33 @@ │ │ │ │ bpl.n 327ac8 │ │ │ │ ldr r0, [pc, #52] @ (327b24 ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [r6, #116] @ 0x74 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldc 0, cr0, [r2, #232]! @ 0xe8 │ │ │ │ - str r3, [sp, #400] @ 0x190 │ │ │ │ + stcl 0, cr0, [r2, #-232]! @ 0xffffff18 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ adds r0, #150 @ 0x96 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #152 @ 0x98 │ │ │ │ + movs r1, #72 @ 0x48 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396422,15 +396432,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #192] @ (327c08 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #164] @ (327c0c ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -396477,34 +396487,34 @@ │ │ │ │ bpl.n 327bbc │ │ │ │ ldr r0, [pc, #56] @ (327c1c ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #108] @ 0x6c │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldc 0, cr0, [lr], #232 @ 0xe8 │ │ │ │ - str r2, [sp, #448] @ 0x1c0 │ │ │ │ + stcl 0, cr0, [lr], #-232 @ 0xffffff18 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ movs r2, r7 │ │ │ │ cmp r7, #162 @ 0xa2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ + movs r0, #132 @ 0x84 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r3 │ │ │ │ @@ -396522,15 +396532,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrh.w r7, [sp, #68] @ 0x44 │ │ │ │ ldrh.w r6, [sp, #56] @ 0x38 │ │ │ │ ldrh.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 33d544 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396586,22 +396596,22 @@ │ │ │ │ add.w r1, r1, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r0, r6, lsl #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (327d68 ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #88] @ (327d6c ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #88] @ (327d70 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6aacdc │ │ │ │ + bl 6aac8c │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -396613,26 +396623,26 @@ │ │ │ │ bne.n 327cea │ │ │ │ strb.w r7, [r4, #72] @ 0x48 │ │ │ │ b.n 327cea │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ bl 33df44 │ │ │ │ b.n 327c7a │ │ │ │ - ldr r4, [r2, #92] @ 0x5c │ │ │ │ + ldr r4, [r0, #88] @ 0x58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r1, [sp, #480] @ 0x1e0 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ movs r2, r7 │ │ │ │ - rsb r0, r0, sl, rrx │ │ │ │ - ldr r0, [r4, #80] @ 0x50 │ │ │ │ + sbcs.w r0, r0, sl, rrx │ │ │ │ + ldr r0, [r2, #76] @ 0x4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2, r5} │ │ │ │ + ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - adds r7, #38 @ 0x26 │ │ │ │ + adds r6, #214 @ 0xd6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, r2, #7 │ │ │ │ + subs r4, r0, #6 │ │ │ │ movs r4, r7 │ │ │ │ lsls r5, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cbnz r3, 327d86 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -396653,15 +396663,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 33d544 │ │ │ │ cbnz r0, 327de8 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi.n 327dfc │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r3, #2260] @ 0x8d4 │ │ │ │ @@ -396686,32 +396696,32 @@ │ │ │ │ ldr r1, [pc, #28] @ (327e1c ) │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ ldr r0, [pc, #28] @ (327e20 ) │ │ │ │ movw r2, #699 @ 0x2bb │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldr r6, [r6, #68] @ 0x44 │ │ │ │ + ldr r6, [r4, #64] @ 0x40 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - orn r0, sl, sl, rrx │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ + ands.w r0, sl, sl, rrx │ │ │ │ + ldrh r0, [r1, #62] @ 0x3e │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r6, #25 │ │ │ │ + asrs r0, r4, #24 │ │ │ │ movs r4, r7 │ │ │ │ - subs r2, r6, #3 │ │ │ │ + subs r2, r4, #2 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #-60] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ - bl 69588c │ │ │ │ + bl 69583c │ │ │ │ cbnz r0, 327e56 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -396723,28 +396733,28 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldrd r3, r2, [r4, #-48] @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 327e78 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a9ea4 │ │ │ │ + b.w 6a9e54 │ │ │ │ ldrh.w r3, [r4, #-52] │ │ │ │ cbz r3, 327e8c │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 327d74 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a9ea4 │ │ │ │ + b.w 6a9e54 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #388] @ (32803c ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -396757,15 +396767,15 @@ │ │ │ │ ldr r7, [r4, #4] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #86] @ 0x56 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ ubfx r0, r0, #10, #4 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #348] @ (328048 ) │ │ │ │ @@ -396783,24 +396793,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32800a │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 327f9e │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ ldrb.w r3, [r7, #237] @ 0xed │ │ │ │ lsls r3, r3, #29 │ │ │ │ bne.n 327f86 │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 2234f4 │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ blx 2234f4 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -396832,15 +396842,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r5, #44] @ 0x2c │ │ │ │ bl 33737c │ │ │ │ cbz r0, 327fde │ │ │ │ strh r0, [r4, #12] │ │ │ │ b.n 327f24 │ │ │ │ - bl 59af2c │ │ │ │ + bl 59aedc │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ rsb r0, r8, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 22385c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396856,15 +396866,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 327f24 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (328058 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 327f24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -396894,15 +396904,15 @@ │ │ │ │ bpl.w 327f0c │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r2, [sp] │ │ │ │ ldr r0, [pc, #52] @ (328060 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 327f0c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -396912,19 +396922,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, #0 │ │ │ │ + subs r2, r5, r7 │ │ │ │ movs r4, r7 │ │ │ │ adds r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, #3 │ │ │ │ + adds r6, r1, #2 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -396942,15 +396952,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #208] @ 0xd0 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #200] @ 0xc8 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 59ff7c │ │ │ │ + bl 59ff2c │ │ │ │ ldr r3, [pc, #164] @ (328154 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32812a │ │ │ │ cbnz r6, 32811e │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -396961,29 +396971,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 2258a8 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6b3ee4 │ │ │ │ + bl 6b3e94 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6b3a34 │ │ │ │ + bl 6b39e4 │ │ │ │ ldr r1, [pc, #104] @ (328158 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0ff4 │ │ │ │ + bl 5a0fa4 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -397004,26 +397014,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3280ba │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (328164 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3280ba │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ asrs r4, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #0 │ │ │ │ + subs r0, r0, r7 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00328168 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -397039,32 +397049,32 @@ │ │ │ │ ldr r6, [pc, #728] @ (32846c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ - bl 59ff7c │ │ │ │ + bl 59ff2c │ │ │ │ ldr r3, [pc, #704] @ (328470 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3283ec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 328368 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 59af2c │ │ │ │ + bl 59aedc │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ movweq r3, #641 @ 0x281 │ │ │ │ beq.n 3281f4 │ │ │ │ bls.w 328388 │ │ │ │ cmp r3, #8 │ │ │ │ @@ -397090,17 +397100,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #2174 @ 0x87e │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ add.w r7, r8, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r7, #393] @ 0x189 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328336 │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ it ne │ │ │ │ @@ -397123,15 +397133,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 32836e │ │ │ │ add.w r3, r8, #12544 @ 0x3100 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr.w r3, [r7, #288] @ 0x120 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 32844a │ │ │ │ ldr.w r5, [r7, #252] @ 0xfc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mla r5, r3, r0, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -397159,15 +397169,15 @@ │ │ │ │ sbcs.w r1, r0, r1 │ │ │ │ bcs.n 328336 │ │ │ │ ldrh.w r1, [r7, #234] @ 0xea │ │ │ │ str r1, [sp, #8] │ │ │ │ subs r0, r1, #1 │ │ │ │ add r0, lr │ │ │ │ sub.w r0, r0, ip │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ uxth r7, r0 │ │ │ │ ldr.w lr, [fp] │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mul.w r7, r1, r7 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.w 328412 │ │ │ │ @@ -397205,15 +397215,15 @@ │ │ │ │ ldrh r2, [r2, #6] │ │ │ │ add.w r3, r3, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r3, #3120] @ 0xc30 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 324e64 │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ b.n 32822e │ │ │ │ rsb r2, r0, #32 │ │ │ │ sub.w r3, r0, #32 │ │ │ │ lsr.w r0, r5, r0 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ orrs r0, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ @@ -397235,15 +397245,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32820a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #220] @ (32848c ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32820a │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ adds.w r3, r9, r3 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -397271,15 +397281,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3281bc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #140] @ (328494 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3281bc │ │ │ │ ldr r1, [pc, #132] @ (328498 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 328306 │ │ │ │ ldr r1, [pc, #104] @ (328488 ) │ │ │ │ @@ -397288,15 +397298,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 328306 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ (32849c ) │ │ │ │ mov r2, ip │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 328306 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ @@ -397314,41 +397324,41 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #118 @ 0x76 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ + str r2, [r6, #120] @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r0, r4, r6 │ │ │ │ + subs r0, r2, r5 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r3, #9 │ │ │ │ + asrs r4, r1, #8 │ │ │ │ movs r4, r7 │ │ │ │ movs r7, #210 @ 0xd2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, r1 │ │ │ │ + adds r4, r1, r0 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, r5 │ │ │ │ + adds r6, r5, r4 │ │ │ │ movs r4, r7 │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r1, r6 │ │ │ │ + adds r6, r7, r4 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r0, #92] @ 0x5c │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r4, #32 │ │ │ │ + lsrs r2, r2, #31 │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r6, #62] @ 0x3e │ │ │ │ + strh r0, [r4, #60] @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #896] @ (328840 ) │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -397389,15 +397399,15 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w fp, r3, #4096 @ 0x1000 │ │ │ │ b.n 328638 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ adds r0, r7, #1 │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ cmp r6, r1 │ │ │ │ beq.w 3286e8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ mov.w r9, #0 │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @@ -397417,15 +397427,15 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ lsls r6, r6, #4 │ │ │ │ adds.w sl, r6, r7 │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ strd r9, r9, [sp, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #104] @ 0x68 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #100] @ 0x64 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r0, r1, [sp, #108] @ 0x6c │ │ │ │ @@ -397504,15 +397514,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3287d6 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #84] @ 0x54 │ │ │ │ strb.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ @@ -397536,24 +397546,24 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ bl 3f2ab4 │ │ │ │ mov r0, r5 │ │ │ │ bl 327a34 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ b.n 32851c │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ b.n 328608 │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ b.n 3285c6 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 32861a │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ - bl 6a9ea4 │ │ │ │ + bl 6a9e54 │ │ │ │ b.n 32861a │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r7 │ │ │ │ beq.n 328786 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, #0 │ │ │ │ @@ -397570,15 +397580,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (328870 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 328778 │ │ │ │ bl 33d544 │ │ │ │ ldr r3, [pc, #312] @ (328864 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -397659,15 +397669,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 328656 │ │ │ │ ldr r0, [pc, #148] @ (328884 ) │ │ │ │ uxth r2, r6 │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 328656 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 328916 │ │ │ │ ldr r2, [pc, #128] @ (328888 ) │ │ │ │ ldr r3, [pc, #64] @ (328848 ) │ │ │ │ add r2, pc │ │ │ │ @@ -397693,43 +397703,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #70 @ 0x46 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r6, #68 @ 0x44 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #80] @ 0x50 │ │ │ │ + str r6, [r1, #76] @ 0x4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r2, #80] @ 0x50 │ │ │ │ + str r4, [r0, #76] @ 0x4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 328e5c │ │ │ │ + b.n 328dbc │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r6, #4] │ │ │ │ + ldrh r0, [r4, #2] │ │ │ │ movs r2, r7 │ │ │ │ - b.n 328df0 │ │ │ │ + b.n 328d50 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r2, [r6, #2] │ │ │ │ + ldrh r2, [r4, #0] │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #48] @ 0x30 │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 328a5c │ │ │ │ + b.n 3289bc │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r5, #52] @ 0x34 │ │ │ │ + strh r0, [r3, #50] @ 0x32 │ │ │ │ movs r2, r7 │ │ │ │ movs r3, #178 @ 0xb2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r3, #130 @ 0x82 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #24 │ │ │ │ + asrs r4, r6, #22 │ │ │ │ movs r4, r7 │ │ │ │ movs r3, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r3, [pc, #236] @ (32897c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397748,30 +397758,30 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32895e │ │ │ │ ldr r0, [pc, #208] @ (32898c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr r3, [pc, #200] @ (328990 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3288f0 │ │ │ │ ldr r3, [pc, #176] @ (328980 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3287c0 │ │ │ │ ldr r0, [pc, #180] @ (328994 ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3287c0 │ │ │ │ ldr r3, [pc, #164] @ (328998 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -397781,29 +397791,29 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3287c0 │ │ │ │ ldr r0, [pc, #140] @ (32899c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3287c0 │ │ │ │ ldr r3, [pc, #136] @ (3289a0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328804 │ │ │ │ ldr r3, [pc, #92] @ (328980 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 328804 │ │ │ │ ldr r0, [pc, #116] @ (3289a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [r5, #20] │ │ │ │ b.n 328804 │ │ │ │ ldr r3, [pc, #108] @ (3289a8 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397811,15 +397821,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (328980 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32873a │ │ │ │ ldr r0, [pc, #84] @ (3289ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32873a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (3289b0 ) │ │ │ │ mov.w r2, #684 @ 0x2ac │ │ │ │ ldr r1, [pc, #72] @ (3289b4 ) │ │ │ │ ldr r0, [pc, #76] @ (3289b8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -397832,37 +397842,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #24 │ │ │ │ + asrs r6, r1, #23 │ │ │ │ movs r4, r7 │ │ │ │ strb r4, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #21 │ │ │ │ + asrs r6, r7, #19 │ │ │ │ movs r4, r7 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #21 │ │ │ │ + asrs r2, r7, #19 │ │ │ │ movs r4, r7 │ │ │ │ mov r8, sp │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ + asrs r4, r0, #20 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #21 │ │ │ │ + asrs r6, r1, #20 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r5, #8] │ │ │ │ + str r0, [r3, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r1, #12 │ │ │ │ + lsrs r2, r7, #10 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r1, #14 │ │ │ │ + asrs r0, r7, #12 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #672] @ (328c70 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -397874,15 +397884,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r4, r6, #22528 @ 0x5800 │ │ │ │ add.w r5, r6, #23552 @ 0x5c00 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 328a02 │ │ │ │ bl 3393f4 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -397962,15 +397972,15 @@ │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #624 @ 0x270 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #408] @ (328c84 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328be8 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [r3, #3844] @ 0xf04 │ │ │ │ bl 346a7c │ │ │ │ @@ -398004,30 +398014,30 @@ │ │ │ │ ldr r1, [pc, #308] @ (328c90 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328c38 │ │ │ │ mov r0, r6 │ │ │ │ bl 346ac4 │ │ │ │ ldr r3, [pc, #276] @ (328c94 ) │ │ │ │ ldr r2, [pc, #280] @ (328c98 ) │ │ │ │ ldr r1, [pc, #280] @ (328c9c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328c2c │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [r3, #3844] @ 0xf04 │ │ │ │ bl 346a7c │ │ │ │ @@ -398095,37 +398105,37 @@ │ │ │ │ strh.w r0, [r3, #3912] @ 0xf48 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r5, #2296] @ 0x8f8 │ │ │ │ ldrh.w r1, [r3, #3914] @ 0xf4a │ │ │ │ add r1, r0 │ │ │ │ str.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 328aaa │ │ │ │ - str r4, [r7, #0] │ │ │ │ + ldrsh r4, [r5, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - udf #50 @ 0x32 │ │ │ │ + ble.n 328c3c │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r4, #30] │ │ │ │ + strh r0, [r2, #28] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r2, [r6, r4] │ │ │ │ + ldrsh r2, [r4, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r6, #22 │ │ │ │ + lsrs r4, r4, #21 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [pc, #328] @ (328dd0 ) │ │ │ │ + ldr r6, [pc, #8] @ (328c90 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrsh r0, [r7, r2] │ │ │ │ + ldrsh r0, [r5, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bgt.n 328be4 │ │ │ │ + bgt.n 328d44 │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r3, #18] │ │ │ │ + strh r2, [r1, #16] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r2, [r2, r2] │ │ │ │ + ldrsh r2, [r0, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r3, #20 │ │ │ │ + lsrs r0, r1, #19 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #720] @ (328f70 ) │ │ │ │ + ldr r5, [pc, #400] @ (328e30 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (328d18 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398133,24 +398143,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #104] @ (328d20 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #88] @ (328d24 ) │ │ │ │ ldr r1, [pc, #92] @ (328d28 ) │ │ │ │ add.w r4, r4, #636 @ 0x27c │ │ │ │ movw r3, #9459 @ 0x24f3 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #84] @ (328d2c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #76] @ (328d30 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 328cf8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -398166,36 +398176,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (328d38 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 328cec │ │ │ │ ldr r0, [pc, #44] @ (328d3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 328cec │ │ │ │ nop │ │ │ │ - ldrb r4, [r3, r5] │ │ │ │ + ldrb r4, [r1, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - blt.n 328dbc │ │ │ │ + bge.n 328d1c │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r0, #8] │ │ │ │ + strh r0, [r6, #4] │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r4, #30 │ │ │ │ + lsls r0, r2, #29 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #408] @ (328ec4 ) │ │ │ │ + ldr r4, [pc, #88] @ (328d84 ) │ │ │ │ movs r3, r7 │ │ │ │ subs r2, r5, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #7 │ │ │ │ + asrs r6, r3, #6 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #276] @ (328e64 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398206,15 +398216,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (328e6c ) │ │ │ │ movs r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r6, #28672 @ 0x7000 │ │ │ │ ldr.w lr, [r3, #3840] @ 0xf00 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 328dcc │ │ │ │ ldr.w r1, [r3, #3844] @ 0xf04 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -398298,34 +398308,34 @@ │ │ │ │ ldr r1, [pc, #56] @ (328e78 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #652 @ 0x28c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #7205 @ 0x1c25 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ b.n 328da6 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ strb r2, [r4, #4] │ │ │ │ bl 3289bc │ │ │ │ b.n 328dbc │ │ │ │ nop │ │ │ │ - ldrb r4, [r7, r2] │ │ │ │ + ldrb r4, [r5, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r4, #2] │ │ │ │ + strh r0, [r2, #0] │ │ │ │ movs r2, r7 │ │ │ │ - bge.n 328dbc │ │ │ │ + bge.n 328f1c │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r2, r7] │ │ │ │ + ldrh r6, [r0, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r6, #24 │ │ │ │ + lsls r4, r4, #23 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #992] @ (32925c ) │ │ │ │ + ldr r2, [pc, #672] @ (32911c ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -398357,15 +398367,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (328f38 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #672 @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 346b3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bge.n 328f0a │ │ │ │ add.w r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -398388,19 +398398,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ addw r0, r4, #1700 @ 0x6a4 │ │ │ │ bl 34a7fc │ │ │ │ b.n 328eae │ │ │ │ - ldrh r4, [r0, r5] │ │ │ │ + ldrh r4, [r6, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r4, #22 │ │ │ │ + lsls r6, r2, #21 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #416] @ (3290dc ) │ │ │ │ + ldr r2, [pc, #96] @ (328f9c ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #312] @ (329084 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398409,15 +398419,15 @@ │ │ │ │ ldr r1, [pc, #308] @ (32908c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #704 @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 3289bc │ │ │ │ add.w r2, r4, #22528 @ 0x5800 │ │ │ │ add.w r0, r4, #23552 @ 0x5c00 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ @@ -398506,25 +398516,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (329098 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, r2] │ │ │ │ + ldrh r6, [r5, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r4, #20 │ │ │ │ + lsls r0, r2, #19 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #904] @ (329418 ) │ │ │ │ + ldr r1, [pc, #584] @ (3292d8 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + ldr r0, [r2, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r0, #16 │ │ │ │ + lsls r2, r6, #14 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r6, #26 │ │ │ │ + lsrs r0, r4, #25 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w r3, [pc, #3400] @ 329df8 │ │ │ │ @@ -398546,33 +398556,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ movw r3, #9262 @ 0x242e │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r2, [pc, #3352] @ 329e10 │ │ │ │ ldr.w r1, [pc, #3352] @ 329e14 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 346ac4 │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #9265 @ 0x2431 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32924e │ │ │ │ movw r3, #6200 @ 0x1838 │ │ │ │ adds r2, r4, r3 │ │ │ │ add.w r1, r2, #64 @ 0x40 │ │ │ │ @@ -398594,15 +398604,15 @@ │ │ │ │ ldr.w r0, [r3, #2104] @ 0x838 │ │ │ │ blx 225690 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ add.w r4, r5, #4096 @ 0x1000 │ │ │ │ str.w r0, [r4, #2104] @ 0x838 │ │ │ │ ldr.w r0, [r3, #1564] @ 0x61c │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ - bl 552280 │ │ │ │ + bl 552230 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 329238 │ │ │ │ ldr.w r3, [r8, #1664] @ 0x680 │ │ │ │ cbz r3, 3291a6 │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -398648,19 +398658,19 @@ │ │ │ │ ldr.w r1, [pc, #3072] @ 329e20 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8622 @ 0x21ae │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 329284 │ │ │ │ ldr.w r0, [pc, #3048] @ 329e24 │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #2112] @ 0x840 │ │ │ │ b.n 329198 │ │ │ │ ldr.w r3, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 329134 │ │ │ │ @@ -398673,15 +398683,15 @@ │ │ │ │ ldr.w r1, [pc, #3008] @ 329e30 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8580 @ 0x2184 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr.w r2, [pc, #2988] @ 329e34 │ │ │ │ ldr.w r3, [pc, #2936] @ 329e04 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -398701,28 +398711,28 @@ │ │ │ │ ldr.w r1, [pc, #2944] @ 329e40 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8611 @ 0x21a3 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 329284 │ │ │ │ ldr.w r3, [pc, #2920] @ 329e44 │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ ldr.w r2, [pc, #2916] @ 329e48 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r1, [pc, #2916] @ 329e4c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8587 @ 0x218b │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 329284 │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #1 │ │ │ │ bl 400fd8 │ │ │ │ ldrb.w r2, [r4, #2132] @ 0x854 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 329b64 │ │ │ │ @@ -398774,15 +398784,15 @@ │ │ │ │ add.w r0, r5, #6240 @ 0x1860 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ adds r0, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r3, r6 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 54b3fc │ │ │ │ + bl 54b3ac │ │ │ │ ldr.w r6, [r8, #1564] @ 0x61c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 329c8a │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ add.w r6, r5, #20480 @ 0x5000 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r6, #3661] @ 0xe4d │ │ │ │ @@ -398813,15 +398823,15 @@ │ │ │ │ ldr.w r2, [pc, #2612] @ 329e58 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ ldr.w r1, [pc, #2608] @ 329e5c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329d6c │ │ │ │ mov r0, r5 │ │ │ │ bl 346ac4 │ │ │ │ ldr.w r3, [pc, #2580] @ 329e60 │ │ │ │ @@ -398829,15 +398839,15 @@ │ │ │ │ ldr.w r1, [pc, #2580] @ 329e68 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329db0 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r6, [r0, #3844] @ 0xf04 │ │ │ │ mov r0, r5 │ │ │ │ bl 346a7c │ │ │ │ @@ -398867,22 +398877,22 @@ │ │ │ │ blx 22339c │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str.w r0, [r6, #3120] @ 0xc30 │ │ │ │ movs r0, #1 │ │ │ │ strh.w r3, [r4, #2288] @ 0x8f0 │ │ │ │ movw r3, #343 @ 0x157 │ │ │ │ strh.w r3, [fp, #3320] @ 0xcf8 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ add.w r3, r5, #6368 @ 0x18e0 │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ movs r1, #4 │ │ │ │ ldrb.w r0, [r4, #2124] @ 0x84c │ │ │ │ adds r0, #1 │ │ │ │ blx 22339c │ │ │ │ add.w r3, r5, #9664 @ 0x25c0 │ │ │ │ @@ -399017,15 +399027,15 @@ │ │ │ │ ldr.w r1, [pc, #2028] @ 329e78 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #800 @ 0x320 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #8985 @ 0x2319 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r0, r0, #24576 @ 0x6000 │ │ │ │ ldrh.w r3, [r0, #3884] @ 0xf2c │ │ │ │ ldrh.w r2, [r0, #3916] @ 0xf4c │ │ │ │ add.w r3, r3, #512 @ 0x200 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #3 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -399158,15 +399168,15 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ bl 341138 │ │ │ │ ldr.w r0, [r8, #1488] @ 0x5d0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 3eab08 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r5, #2108] @ 0x83c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -399176,15 +399186,15 @@ │ │ │ │ ldr.w r1, [pc, #1568] @ 329e90 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a114 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r9, [r0, #3844] @ 0xf04 │ │ │ │ mov r0, r5 │ │ │ │ bl 346a7c │ │ │ │ @@ -399217,26 +399227,26 @@ │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ strh.w r3, [r6, #3320] @ 0xcf8 │ │ │ │ ldrh r3, [r2, #44] @ 0x2c │ │ │ │ ldr.w r2, [pc, #1432] @ 329e98 │ │ │ │ strh.w r3, [r6, #3322] @ 0xcfa │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 6926a8 │ │ │ │ + bl 692658 │ │ │ │ ldr.w r2, [pc, #1420] @ 329e9c │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ - bl 6926a8 │ │ │ │ + bl 692658 │ │ │ │ movs r3, #32 │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r9, #4 │ │ │ │ - bl 6926a8 │ │ │ │ + bl 692658 │ │ │ │ ldrh.w r3, [r4, #2236] @ 0x8bc │ │ │ │ strh.w r3, [r6, #3398] @ 0xd46 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #3412] @ 0xd54 │ │ │ │ strb.w r3, [r6, #3414] @ 0xd56 │ │ │ │ strb.w r3, [r6, #3415] @ 0xd57 │ │ │ │ movs r3, #1 │ │ │ │ @@ -399309,15 +399319,15 @@ │ │ │ │ strh.w r3, [r6, #3832] @ 0xef8 │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a124 │ │ │ │ add.w r2, r3, #164 @ 0xa4 │ │ │ │ add.w r0, r9, #768 @ 0x300 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ - bl 6926f8 │ │ │ │ + bl 6926a8 │ │ │ │ movs r1, #0 │ │ │ │ mvn.w r3, #59 @ 0x3b │ │ │ │ strb.w r1, [fp, #1277] @ 0x4fd │ │ │ │ mov.w r2, #66560 @ 0x10400 │ │ │ │ strb.w r3, [fp, #1272] @ 0x4f8 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r1, [fp, #1278] @ 0x4fe │ │ │ │ @@ -399386,65 +399396,65 @@ │ │ │ │ ldr r1, [pc, #892] @ (329ea8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8594 @ 0x2192 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ ldr r3, [pc, #868] @ (329eac ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #868] @ (329eb0 ) │ │ │ │ ldr r1, [pc, #872] @ (329eb4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8605 @ 0x219d │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ ldr r3, [pc, #848] @ (329eb8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #848] @ (329ebc ) │ │ │ │ ldr r1, [pc, #852] @ (329ec0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8630 @ 0x21b6 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ ldr r3, [pc, #828] @ (329ec4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (329ec8 ) │ │ │ │ ldr r1, [pc, #832] @ (329ecc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8641 @ 0x21c1 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ ldr r3, [pc, #808] @ (329ed0 ) │ │ │ │ ldr r2, [pc, #812] @ (329ed4 ) │ │ │ │ ldr r1, [pc, #812] @ (329ed8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #816 @ 0x330 │ │ │ │ movw r2, #8822 @ 0x2276 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ b.w 329284 │ │ │ │ ldrh.w r2, [r4, #2116] @ 0x844 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32a310 │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32967c │ │ │ │ @@ -399498,41 +399508,41 @@ │ │ │ │ beq.w 329dbe │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ str.w r2, [r3, #3856] @ 0xf10 │ │ │ │ beq.w 3295bc │ │ │ │ b.n 3295b4 │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ b.n 329646 │ │ │ │ ldr.w fp, [pc, #592] @ 329edc │ │ │ │ add fp, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #584] @ (329ee0 ) │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c8b0 │ │ │ │ + bl 54c860 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 54db94 │ │ │ │ + bl 54db44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 329284 │ │ │ │ ldr r3, [pc, #556] @ (329ee4 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #556] @ (329ee8 ) │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #9224 @ 0x2408 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ b.w 3293fa │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r7 │ │ │ │ bl 3493d0 │ │ │ │ b.n 32965e │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ @@ -399549,15 +399559,15 @@ │ │ │ │ strb.w r3, [fp, #3918] @ 0xf4e │ │ │ │ ldr.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbnz r3, 329d20 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3916] @ 0xf4c │ │ │ │ b.n 329582 │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 329566 │ │ │ │ ldrh.w r0, [r4, #2142] @ 0x85e │ │ │ │ @@ -399572,15 +399582,15 @@ │ │ │ │ strb.w r3, [fp, #3886] @ 0xf2e │ │ │ │ ldr.w r3, [r4, #2148] @ 0x864 │ │ │ │ cbnz r3, 329d66 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3884] @ 0xf2c │ │ │ │ b.n 329570 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 329444 │ │ │ │ ldrb.w r3, [r4, #2140] @ 0x85c │ │ │ │ @@ -399629,125 +399639,124 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ orr.w r3, r3, #98304 @ 0x18000 │ │ │ │ b.n 32995a │ │ │ │ subs r4, r2, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r4, r1, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r6, #14 │ │ │ │ + lsls r2, r4, #13 │ │ │ │ movs r4, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #440] @ (329fc4 ) │ │ │ │ + ldr r0, [pc, #120] @ (329e84 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [r7, r4] │ │ │ │ + ldr r6, [r5, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbnz r6, 329e5c │ │ │ │ + revsh r6, r2 │ │ │ │ movs r1, r7 │ │ │ │ - movs r3, #44 @ 0x2c │ │ │ │ + movs r2, #220 @ 0xdc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r2, [r6, r7] │ │ │ │ + ldrsb r2, [r4, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r7, #25 │ │ │ │ + lsrs r4, r5, #24 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r1, #9 │ │ │ │ + lsls r4, r7, #7 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r5, #20 │ │ │ │ + lsrs r4, r3, #19 │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r4, [r4, r6] │ │ │ │ + ldrsb r4, [r2, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r6, #20 │ │ │ │ + lsrs r2, r4, #19 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r7, #7 │ │ │ │ + lsls r6, r5, #6 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r0, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r2, [r2, r5] │ │ │ │ + ldrsb r2, [r0, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r6, #22 │ │ │ │ + lsrs r4, r4, #21 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r5, #6 │ │ │ │ + lsls r4, r3, #5 │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r2, [r5, r4] │ │ │ │ + ldrsb r2, [r3, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r0, #20 │ │ │ │ + lsrs r4, r6, #18 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r2, r0, #6 │ │ │ │ + lsls r2, r6, #4 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r7, #31 │ │ │ │ + lsrs r4, r5, #30 │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r6, r7] │ │ │ │ + strb r6, [r4, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bcc.n 329e18 │ │ │ │ + bcc.n 329d78 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r1, #6] │ │ │ │ + ldrb r6, [r7, #4] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + strb r6, [r5, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r0, #17 │ │ │ │ + lsls r4, r6, #15 │ │ │ │ movs r4, r7 │ │ │ │ - add r8, ip │ │ │ │ + add r8, r2 │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, r6] │ │ │ │ + strh r6, [r6, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stc2l 0, cr0, [r4, #236]! @ 0xec │ │ │ │ - cmp r0, r5 │ │ │ │ + ldc2 0, cr0, [r4, #236] @ 0xec │ │ │ │ + negs r0, r3 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r4, #18 │ │ │ │ + lsrs r4, r2, #17 │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [pc, #912] @ (32a214 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - rors r6, r3 │ │ │ │ + sbcs r6, r1 │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r4, r6] │ │ │ │ + str r4, [r2, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r2, r5 │ │ │ │ - movs r4, r7 │ │ │ │ - lsrs r6, r0 │ │ │ │ + vshr.u16 d16, d27, #6 │ │ │ │ + eors r6, r6 │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r4, r5] │ │ │ │ + str r2, [r2, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r3, #12 │ │ │ │ + lsrs r6, r1, #11 │ │ │ │ movs r4, r7 │ │ │ │ - add r1, pc, #752 @ (adr r1, 32a190 ) │ │ │ │ + add r1, pc, #432 @ (adr r1, 32a050 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [pc, #936] @ (32a24c ) │ │ │ │ + ldr r6, [pc, #616] @ (32a10c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r5, #19 │ │ │ │ + lsls r4, r3, #18 │ │ │ │ movs r4, r7 │ │ │ │ - vst4.8 {d16-d19}, [r2 :256], fp │ │ │ │ - ldr r6, [pc, #800] @ (32a1d0 ) │ │ │ │ + ldr??.w r0, [r2, #59] @ 0x3b │ │ │ │ + ldr r6, [pc, #480] @ (32a090 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r0, #20 │ │ │ │ + lsls r6, r6, #18 │ │ │ │ movs r4, r7 │ │ │ │ - vld4.8 {d0-d3}, [r2 :256], fp │ │ │ │ - ldr r6, [pc, #672] @ (32a15c ) │ │ │ │ + ldr.w r0, [r2, #59] @ 0x3b │ │ │ │ + ldr r6, [pc, #352] @ (32a01c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r4, #21 │ │ │ │ + lsls r2, r2, #20 │ │ │ │ movs r4, r7 │ │ │ │ - vst4.8 {d0-d3}, [r2 :256], fp │ │ │ │ - ldr r6, [pc, #544] @ (32a0e8 ) │ │ │ │ + ldrh.w r0, [r2, #59] @ 0x3b │ │ │ │ + ldr r6, [pc, #224] @ (329fa8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r7, #22 │ │ │ │ + lsls r6, r5, #21 │ │ │ │ movs r4, r7 │ │ │ │ - str??.w r0, [r2, #59] @ 0x3b │ │ │ │ - ldr r6, [pc, #424] @ (32a07c ) │ │ │ │ + ldrb.w r0, [r2, #59] @ 0x3b │ │ │ │ + ldr r6, [pc, #104] @ (329f3c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r2, #1 │ │ │ │ + lsrs r0, r0, #32 │ │ │ │ movs r4, r7 │ │ │ │ - str.w r0, [r6, #59] @ 0x3b │ │ │ │ - lsls r2, r5, #28 │ │ │ │ + ldr??.w r0, [r6, fp, lsl #3] │ │ │ │ + lsls r2, r3, #27 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r2, #27 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #352] @ (32a048 ) │ │ │ │ + ldr r5, [pc, #32] @ (329f08 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf7b6003b │ │ │ │ + @ instruction: 0xf766003b │ │ │ │ ldr.w r2, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3297be │ │ │ │ ldrh.w r1, [r4, #2140] @ 0x85c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3297be │ │ │ │ ldrh.w r0, [fp, #3884] @ 0xf2c │ │ │ │ @@ -399807,30 +399816,30 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ bl 346268 │ │ │ │ b.w 3297be │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 69d3c4 │ │ │ │ + bl 69d374 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.w 3297b4 │ │ │ │ ldr r3, [pc, #852] @ (32a32c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #852] @ (32a330 ) │ │ │ │ ldr r1, [pc, #856] @ (32a334 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8600 @ 0x2198 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ lsls r2, r3, #20 │ │ │ │ lsrs r3, r3, #12 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ ldr.w r9, [r5, #2108] @ 0x83c │ │ │ │ @@ -399938,27 +399947,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ blx 224eb0 <__snprintf_chk@plt> │ │ │ │ b.n 329a4a │ │ │ │ mov r0, r2 │ │ │ │ - bl 5544ec │ │ │ │ + bl 55449c │ │ │ │ ldr r3, [pc, #516] @ (32a34c ) │ │ │ │ ldr r2, [pc, #516] @ (32a350 ) │ │ │ │ ldr r1, [pc, #520] @ (32a354 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ movw r2, #8616 @ 0x21a8 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ ldrh.w r3, [r4, #2140] @ 0x85c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ cmp r3, #0 │ │ │ │ mov.w r3, #1 │ │ │ │ strd r3, r1, [sp] │ │ │ │ @@ -399983,15 +399992,15 @@ │ │ │ │ ldr r1, [pc, #436] @ (32a364 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8635 @ 0x21bb │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r2, #3856] @ 0xf10 │ │ │ │ b.w 3295bc │ │ │ │ ldr r3, [pc, #400] @ (32a368 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -399999,54 +400008,54 @@ │ │ │ │ ldr r1, [pc, #404] @ (32a370 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8657 @ 0x21d1 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ clz r2, r1 │ │ │ │ adds r2, #32 │ │ │ │ b.n 32a0a8 │ │ │ │ ldr r3, [pc, #372] @ (32a374 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #372] @ (32a378 ) │ │ │ │ ldr r1, [pc, #376] @ (32a37c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8662 @ 0x21d6 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ ldr r3, [pc, #352] @ (32a380 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #352] @ (32a384 ) │ │ │ │ ldr r1, [pc, #356] @ (32a388 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8652 @ 0x21cc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ ldr r3, [pc, #332] @ (32a38c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #332] @ (32a390 ) │ │ │ │ ldr r1, [pc, #336] @ (32a394 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8647 @ 0x21c7 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ subs r2, r0, #1 │ │ │ │ str r2, [sp, #32] │ │ │ │ adc.w r9, lr, #4294967295 @ 0xffffffff │ │ │ │ b.n 329f62 │ │ │ │ ldr r3, [pc, #304] @ (32a398 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -400054,144 +400063,144 @@ │ │ │ │ ldr r1, [pc, #304] @ (32a3a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8668 @ 0x21dc │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ ldr r3, [pc, #280] @ (32a3a4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (32a3a8 ) │ │ │ │ ldr r1, [pc, #284] @ (32a3ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8674 @ 0x21e2 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ ldr r3, [pc, #260] @ (32a3b0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #260] @ (32a3b4 ) │ │ │ │ ldr r1, [pc, #264] @ (32a3b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8686 @ 0x21ee │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ ldr r3, [pc, #240] @ (32a3bc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #240] @ (32a3c0 ) │ │ │ │ ldr r1, [pc, #244] @ (32a3c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8680 @ 0x21e8 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #216] @ (32a3c8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #216] @ (32a3cc ) │ │ │ │ ldr r1, [pc, #216] @ (32a3d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8702 @ 0x21fe │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 329284 │ │ │ │ ldr r3, [pc, #192] @ (32a3d4 ) │ │ │ │ movw r2, #8976 @ 0x2310 │ │ │ │ ldr r1, [pc, #192] @ (32a3d8 ) │ │ │ │ ldr r0, [pc, #192] @ (32a3dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - subs r1, #200 @ 0xc8 │ │ │ │ + subs r1, #120 @ 0x78 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #224] @ (32a410 ) │ │ │ │ + ldr r1, [pc, #928] @ (32a6d0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ + movs r6, r1 │ │ │ │ movs r4, r7 │ │ │ │ - eors.w r0, r2, #12255232 @ 0xbb0000 │ │ │ │ + orr.w r0, r2, #12255232 @ 0xbb0000 │ │ │ │ orrs r0, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r0, #15 │ │ │ │ + lsls r2, r6, #13 │ │ │ │ movs r4, r7 │ │ │ │ negs r6, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, #98 @ 0x62 │ │ │ │ + subs r0, #18 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r0, #12 │ │ │ │ + lsls r4, r6, #10 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #800] @ (32a670 ) │ │ │ │ + ldr r0, [pc, #480] @ (32a530 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r3!, {r1, r4, r6, r7} │ │ │ │ + ldmia r3!, {r1, r7} │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf324003b │ │ │ │ + @ instruction: 0xf2d4003b │ │ │ │ ldrh r0, [r5, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #400] @ (32a4f0 ) │ │ │ │ + ldr r0, [pc, #80] @ (32a3b0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vqadd.u64 d0, d6, d27 │ │ │ │ - @ instruction: 0xf2be003b │ │ │ │ - ldr r0, [pc, #224] @ (32a44c ) │ │ │ │ + mcr2 0, 7, r0, cr6, cr11, {1} │ │ │ │ + @ instruction: 0xf26e003b │ │ │ │ + blx sp │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vshr.u16 d16, d27, #10 │ │ │ │ - @ instruction: 0xf292003b │ │ │ │ - ldr r0, [pc, #64] @ (32a3b8 ) │ │ │ │ + vmvn.i32 d0, #235 @ 0x000000eb │ │ │ │ + movw r0, #8251 @ 0x203b │ │ │ │ + blx r8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vshr.u16 d16, d27, #14 │ │ │ │ - @ instruction: 0xf26a003b │ │ │ │ - blx lr │ │ │ │ + vmvn.i32 d0, #171 @ 0x000000ab │ │ │ │ + @ instruction: 0xf21a003b │ │ │ │ + blx r4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vqadd.u32 d16, d10, d27 │ │ │ │ - movw r0, #41019 @ 0xa03b │ │ │ │ - blx sl │ │ │ │ + vqadd.u16 d0, d10, d27 │ │ │ │ + @ instruction: 0xf1fa003b │ │ │ │ + blx r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vqadd.u16 d0, d14, d27 │ │ │ │ - @ instruction: 0xf22a003b │ │ │ │ - @ instruction: 0x47a6 │ │ │ │ + mcr2 0, 6, r0, cr14, cr11, {1} │ │ │ │ + rsbs r0, sl, #59 @ 0x3b │ │ │ │ + bx sl │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vshr.u32 d0, d27, #8 │ │ │ │ - @ instruction: 0xf1fe003b │ │ │ │ - blxns r0 │ │ │ │ + vqadd.u32 d16, d8, d27 │ │ │ │ + sub.w r0, lr, #59 @ 0x3b │ │ │ │ + bxns r6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vshr.u32 d16, d27, #30 │ │ │ │ - rsbs r0, lr, #59 @ 0x3b │ │ │ │ - bxns ip │ │ │ │ + vshr.u16 d0, d27, #14 │ │ │ │ + @ instruction: 0xf18e003b │ │ │ │ + bxns r2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ + movs r2, r0 │ │ │ │ movs r4, r7 │ │ │ │ - subs.w r0, lr, #59 @ 0x3b │ │ │ │ - bxns r8 │ │ │ │ + sbc.w r0, lr, #59 @ 0x3b │ │ │ │ + mov ip, lr │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vshr.u32 d16, d27, #22 │ │ │ │ - @ instruction: 0xf19c003b │ │ │ │ - bx r3 │ │ │ │ + vshr.u16 d0, d27, #6 │ │ │ │ + adc.w r0, ip, #59 @ 0x3b │ │ │ │ + mov lr, r9 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r2, #1 │ │ │ │ + movs r0, r0 │ │ │ │ movs r4, r7 │ │ │ │ - sbcs.w r0, r6, #59 @ 0x3b │ │ │ │ - mov sl, pc │ │ │ │ + @ instruction: 0xf126003b │ │ │ │ + mov sl, r5 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adcs.w r0, ip, #59 @ 0x3b │ │ │ │ - lsls r6, r4, #2 │ │ │ │ + add.w r0, ip, #59 @ 0x3b │ │ │ │ + lsls r6, r2, #1 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #728] @ (32a6cc ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -400223,30 +400232,30 @@ │ │ │ │ ldr r1, [pc, #680] @ (32a6dc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32a50c │ │ │ │ mov r0, r4 │ │ │ │ bl 346ac4 │ │ │ │ ldr r3, [pc, #652] @ (32a6e0 ) │ │ │ │ ldr r2, [pc, #652] @ (32a6e4 ) │ │ │ │ ldr r1, [pc, #656] @ (32a6e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32a516 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3844] @ 0xf04 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -400285,15 +400294,15 @@ │ │ │ │ bpl.n 32a4fa │ │ │ │ ldr r0, [pc, #544] @ (32a6f4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32a4fa │ │ │ │ ldr r3, [pc, #520] @ (32a6f0 ) │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 32a674 │ │ │ │ @@ -400388,37 +400397,37 @@ │ │ │ │ ldr r1, [pc, #288] @ (32a6fc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #288] @ (32a700 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32a41c │ │ │ │ ldr r3, [pc, #252] @ (32a6f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 32a41c │ │ │ │ ldr r1, [pc, #260] @ (32a704 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #260] @ (32a708 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32a41c │ │ │ │ bl 32610c │ │ │ │ ldr r0, [pc, #244] @ (32a70c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32a6c0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 32a41c │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -400432,38 +400441,38 @@ │ │ │ │ beq.n 32a5f6 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 32a5f6 │ │ │ │ ldr r0, [pc, #196] @ (32a714 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 32a5f6 │ │ │ │ ldr r1, [pc, #184] @ (32a718 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #184] @ (32a71c ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32a4fa │ │ │ │ ldr r2, [pc, #168] @ (32a720 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32a4f4 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32a4f4 │ │ │ │ ldr r0, [pc, #156] @ (32a724 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 32a4f4 │ │ │ │ ldr r3, [pc, #88] @ (32a6f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #136] @ (32a728 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -400473,64 +400482,64 @@ │ │ │ │ beq.n 32a5d4 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32a5d4 │ │ │ │ ldr r0, [pc, #124] @ (32a72c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 32a5d4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32a69c │ │ │ │ b.n 32a6ba │ │ │ │ nop │ │ │ │ lsls r4, r2, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, ip │ │ │ │ + cmp sl, r2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r3!, {r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r0, #24] │ │ │ │ + ldr r4, [r6, #16] │ │ │ │ movs r2, r7 │ │ │ │ - cmp ip, r7 │ │ │ │ + cmp r4, sp │ │ │ │ lsls r4, r1, #1 │ │ │ │ - orr.w r0, r2, #12255232 @ 0xbb0000 │ │ │ │ - adds r4, #222 @ 0xde │ │ │ │ + @ instruction: 0xf3f2003b │ │ │ │ + adds r4, #142 @ 0x8e │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #6 │ │ │ │ + lsls r6, r1, #5 │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, r6 │ │ │ │ + mvns r2, r4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mrc2 0, 6, r0, cr12, cr11, {1} │ │ │ │ - add r0, r2 │ │ │ │ + mcr2 0, 4, r0, cr12, cr11, {1} │ │ │ │ + mvns r0, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vqadd.u16 d16, d10, d27 │ │ │ │ - mrc2 0, 1, r0, cr0, cr11, {1} │ │ │ │ + vqadd.u8 d0, d10, d27 │ │ │ │ + stc2l 0, cr0, [r0, #236]! @ 0xec │ │ │ │ ldr r6, [pc, #208] @ (32a7e4 ) │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 6, r0, cr6, cr11, {1} │ │ │ │ - bics r6, r5 │ │ │ │ + mrc2 0, 3, r0, cr6, cr11, {1} │ │ │ │ + muls r6, r3 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vshr.u32 d0, d27, #20 │ │ │ │ + vqadd.u16 d16, d12, d27 │ │ │ │ cmp r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u32 d0, d12, d27 │ │ │ │ + mrc2 0, 6, r0, cr12, cr11, {1} │ │ │ │ strb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r0, #236] @ 0xec │ │ │ │ + ldc2l 0, cr0, [r0, #-236]! @ 0xffffff14 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r4, [pc, #3188] @ 32b3b8 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr.w r1, [pc, #3188] @ 32b3bc │ │ │ │ @@ -400557,30 +400566,30 @@ │ │ │ │ ldr.w r1, [pc, #3144] @ 32b3d0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a8b6 │ │ │ │ mov r0, r4 │ │ │ │ bl 346ac4 │ │ │ │ ldr.w r3, [pc, #3108] @ 32b3d4 │ │ │ │ ldr.w r2, [pc, #3108] @ 32b3d8 │ │ │ │ ldr.w r1, [pc, #3108] @ 32b3dc │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a9cc │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3844] @ 0xf04 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -400599,15 +400608,15 @@ │ │ │ │ ldr.w r1, [pc, #3040] @ 32b3e8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp.w r9, #3 │ │ │ │ ldr.w r3, [r4, #2124] @ 0x84c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -400649,15 +400658,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ str.w fp, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32a7a6 │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ @@ -400668,15 +400677,15 @@ │ │ │ │ ldr.w r1, [pc, #2852] @ 32b404 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [r4, #2108] @ 0x83c │ │ │ │ add.w r2, r4, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w r1, [r4, #2116] @ 0x844 │ │ │ │ @@ -400756,15 +400765,15 @@ │ │ │ │ ldr.w r1, [pc, #2600] @ 32b410 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ and.w r3, r5, #3 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32b5cc │ │ │ │ add.w r1, r4, #4096 @ 0x1000 │ │ │ │ subs.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -400796,15 +400805,15 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cmp fp, r1 │ │ │ │ bcs.w 32b722 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 32b762 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 32b66e │ │ │ │ str.w r8, [r5, #12] │ │ │ │ cbnz r6, 32aaec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r3, #2320] @ 0x910 │ │ │ │ @@ -400878,30 +400887,30 @@ │ │ │ │ ldr.w r0, [pc, #2244] @ 32b420 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr.w r1, [pc, #2224] @ 32b424 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32a77c │ │ │ │ ldr.w r1, [pc, #2152] @ 32b3ec │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 32a77c │ │ │ │ ldr.w r0, [pc, #2200] @ 32b428 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32a77c │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi.w 32a85e │ │ │ │ add r3, pc, #8 @ (adr r3, 32abb4 ) │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -401049,15 +401058,15 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 32bcc2 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a9ea4 │ │ │ │ + b.w 6a9e54 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #1600] @ 0x640 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w r3, [pc, #1608] @ 32b3ec │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -401071,15 +401080,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1648] @ 32b434 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32a930 │ │ │ │ ldr.w r3, [pc, #1552] @ 32b3ec │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -401089,15 +401098,15 @@ │ │ │ │ ldr.w r1, [pc, #1600] @ 32b438 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1600] @ 32b43c │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32a928 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ cbz r3, 32ae1e │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ @@ -401163,15 +401172,15 @@ │ │ │ │ ldr.w r1, [pc, #1392] @ 32b448 │ │ │ │ ldr.w r0, [pc, #1392] @ 32b44c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r0, r3, #7 │ │ │ │ bpl.w 32aaf4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [r3, #1616] @ 0x650 │ │ │ │ b.n 32aaf4 │ │ │ │ ldr.w r3, [pc, #1260] @ 32b3ec │ │ │ │ @@ -401264,15 +401273,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32a870 │ │ │ │ ldr.w r0, [pc, #1140] @ 32b478 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 32a870 │ │ │ │ str.w sl, [r4, #2188] @ 0x88c │ │ │ │ b.n 32aaf4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #6 │ │ │ │ bpl.w 32aaf4 │ │ │ │ @@ -401424,15 +401433,15 @@ │ │ │ │ bne.w 32bcc2 │ │ │ │ ldr r0, [pc, #724] @ (32b49c ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ str.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 32b18c │ │ │ │ strh.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 32b18c │ │ │ │ strb.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 32b18c │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -401496,15 +401505,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [pc, #536] @ (32b4a8 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2156] @ 0x86c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32aaf4 │ │ │ │ ldr r3, [pc, #508] @ (32b4ac ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -401599,131 +401608,130 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 32b350 │ │ │ │ ldr r0, [pc, #280] @ (32b4c0 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32b350 │ │ │ │ lsls r0, r0, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r1 │ │ │ │ + tst r2, r7 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r5} │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r5, #96] @ 0x60 │ │ │ │ + str r4, [r3, #92] @ 0x5c │ │ │ │ movs r2, r7 │ │ │ │ - negs r4, r3 │ │ │ │ + tst r4, r1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf0e2003b │ │ │ │ - adds r1, #126 @ 0x7e │ │ │ │ + eors.w r0, r2, #59 @ 0x3b │ │ │ │ + adds r1, #46 @ 0x2e │ │ │ │ movs r3, r7 │ │ │ │ - tst r2, r1 │ │ │ │ + sbcs r2, r7 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - itt │ │ │ │ - mov r2, r7 │ │ │ │ - str r4, [r5, #88] @ 0x58 │ │ │ │ + ite ge │ │ │ │ + movge r2, r7 │ │ │ │ + strlt r4, [r3, #84] @ 0x54 │ │ │ │ movs r2, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adcs r0, r7 │ │ │ │ + asrs r0, r5 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r0, #30 │ │ │ │ + lsrs r2, r6, #28 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r6 │ │ │ │ + lsrs r4, r4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - itte cs │ │ │ │ - movcs r2, r7 │ │ │ │ - strcs r0, [r3, #76] @ 0x4c │ │ │ │ - movcc r2, r7 │ │ │ │ - ands r4, r5 │ │ │ │ + bkpt 0x00d6 │ │ │ │ + movs r2, r7 │ │ │ │ + str r0, [r1, #72] @ 0x48 │ │ │ │ + movs r2, r7 │ │ │ │ + subs r7, #220 @ 0xdc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bkpt 0x001e │ │ │ │ + pop {r1, r2, r3, r6, r7, pc} │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [r1, #60] @ 0x3c │ │ │ │ + str r6, [r7, #52] @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ movs r0, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ vmov.i32 q8, #202 @ 0x000000ca │ │ │ │ - smlatt r0, r2, fp, r0 │ │ │ │ + @ instruction: 0xfac2003b │ │ │ │ add r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - smlatt r0, lr, fp, r0 │ │ │ │ + @ instruction: 0xface003b │ │ │ │ ldc2 0, cr0, [r4, #360] @ 0x168 │ │ │ │ - subs r4, #76 @ 0x4c │ │ │ │ + subs r3, #252 @ 0xfc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xfa1a003b │ │ │ │ - subs r4, #20 │ │ │ │ + vst1.8 @ instruction: 0xf9ca003b │ │ │ │ + subs r3, #196 @ 0xc4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh.w r0, [r6, fp, lsl #3] │ │ │ │ + str??.w r0, [r6, #59] @ 0x3b │ │ │ │ stc2l 0, cr0, [r6], #360 @ 0x168 │ │ │ │ mcrr2 0, 5, r0, sl, cr10 │ │ │ │ - subs r3, #56 @ 0x38 │ │ │ │ + subs r2, #232 @ 0xe8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r4, #2 │ │ │ │ + lsrs r2, r2, #1 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfbee005a │ │ │ │ - subs r2, #220 @ 0xdc │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r3, #30 │ │ │ │ + lsls r2, r1, #29 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfbae005a │ │ │ │ - subs r2, #156 @ 0x9c │ │ │ │ + subs r2, #76 @ 0x4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r6, #26 │ │ │ │ + lsls r2, r4, #25 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfb40005a │ │ │ │ - subs r2, #46 @ 0x2e │ │ │ │ + subs r1, #222 @ 0xde │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r3, #22 │ │ │ │ + lsls r4, r1, #21 │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #31 │ │ │ │ + lsls r4, r7, #29 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfa10005a │ │ │ │ - subs r1, #2 │ │ │ │ + subs r0, #178 @ 0xb2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r1, #15 │ │ │ │ + lsls r4, r7, #13 │ │ │ │ movs r4, r7 │ │ │ │ ldr??.w r0, [sl, #90] @ 0x5a │ │ │ │ - subs r0, #204 @ 0xcc │ │ │ │ + subs r0, #124 @ 0x7c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r3, #11 │ │ │ │ + lsls r6, r1, #10 │ │ │ │ movs r4, r7 │ │ │ │ subs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [sl, sl, lsl #1] │ │ │ │ - lsls r2, r3, #2 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ movs r4, r7 │ │ │ │ movs r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [lr, #90] @ 0x5a │ │ │ │ - movs r0, r4 │ │ │ │ - movs r4, r7 │ │ │ │ + vshr.u16 d16, d27, #16 │ │ │ │ ldr r6, [pc, #672] @ (32b750 ) │ │ │ │ movs r0, r0 │ │ │ │ str.w r0, [r4, sl, lsl #1] │ │ │ │ - lsls r6, r6, #1 │ │ │ │ + movs r6, r4 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xf7b8005a │ │ │ │ lsrs r0, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r8, #12255232 @ 0xbb0000 │ │ │ │ + adds.w r0, r8, #12255232 @ 0xbb0000 │ │ │ │ movw r3, #19813 @ 0x4d65 │ │ │ │ movt r3, #20054 @ 0x4e56 │ │ │ │ cmp.w fp, #0 │ │ │ │ it eq │ │ │ │ cmpeq sl, r3 │ │ │ │ bne.w 32aaf4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -401748,15 +401756,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 32bcc2 │ │ │ │ ldr.w r0, [pc, #2780] @ 32bff8 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2140] @ 0x85c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32aaf4 │ │ │ │ ldr.w r3, [pc, #2756] @ 32bffc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -401832,15 +401840,15 @@ │ │ │ │ ldr.w r0, [pc, #2580] @ 32c01c │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b324 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32be7e │ │ │ │ ldr.w r2, [pc, #2544] @ 32c020 │ │ │ │ ldr.w r3, [pc, #2496] @ 32bff4 │ │ │ │ @@ -401862,15 +401870,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32be3a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ bic.w r3, r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.n 32b310 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ - bl 6a9ea4 │ │ │ │ + bl 6a9e54 │ │ │ │ b.w 32aa86 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ bl 3eab08 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strb.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ @@ -401941,15 +401949,15 @@ │ │ │ │ ldr.w r1, [pc, #2296] @ 32c034 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [pc, #2296] @ 32c038 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32b6e8 │ │ │ │ add.w r4, r4, #2160 @ 0x870 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ b.w 32aaf4 │ │ │ │ ldr.w r3, [pc, #2264] @ 32c03c │ │ │ │ @@ -401962,15 +401970,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32aa76 │ │ │ │ ldr.w r0, [pc, #2240] @ 32c040 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [r5, #24] │ │ │ │ b.w 32aa76 │ │ │ │ ldr.w r1, [pc, #2224] @ 32c044 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32ad0e │ │ │ │ @@ -401980,45 +401988,45 @@ │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.w 32ad0e │ │ │ │ ldr.w r0, [pc, #2200] @ 32c048 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 32ad0e │ │ │ │ ldr.w r2, [pc, #2180] @ 32c04c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32adb6 │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32adb6 │ │ │ │ ldr.w r0, [pc, #2164] @ 32c050 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 32adb6 │ │ │ │ ldr.w r2, [pc, #2144] @ 32c054 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32adee │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32adee │ │ │ │ ldr.w r0, [pc, #2128] @ 32c058 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 32adee │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32be5c │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ @@ -402065,15 +402073,15 @@ │ │ │ │ ldr.w r1, [pc, #1980] @ 32c064 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bd16 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3844] @ 0xf04 │ │ │ │ mov r0, r4 │ │ │ │ bl 346a7c │ │ │ │ @@ -402084,15 +402092,15 @@ │ │ │ │ ldr.w r1, [pc, #1932] @ 32c070 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bd22 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c284 │ │ │ │ add.w r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -402165,19 +402173,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32c198 │ │ │ │ add.w r5, r4, #6368 @ 0x18e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r5] │ │ │ │ movw lr, #5642 @ 0x160a │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ b.n 32ba28 │ │ │ │ ldr.w r6, [r2, #472] @ 0x1d8 │ │ │ │ @@ -402240,27 +402248,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32aeb4 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32aeb4 │ │ │ │ ldr.w r0, [pc, #1452] @ 32c078 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32aeb4 │ │ │ │ ldr.w r2, [pc, #1440] @ 32c07c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32b128 │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32b128 │ │ │ │ ldr.w r0, [pc, #1424] @ 32c080 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32b128 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32bfa0 │ │ │ │ ldr.w r3, [pc, #1248] @ 32bfec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -402270,15 +402278,15 @@ │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 32b37e │ │ │ │ ldr.w r1, [pc, #1384] @ 32c084 │ │ │ │ ldr.w r0, [pc, #1384] @ 32c088 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32b37e │ │ │ │ ldr.w r3, [pc, #1368] @ 32c08c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b1f2 │ │ │ │ ldr.w r3, [pc, #1196] @ 32bfec │ │ │ │ @@ -402286,15 +402294,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32b1f2 │ │ │ │ ldr.w r0, [pc, #1344] @ 32c090 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 32b1f2 │ │ │ │ ldr.w r3, [pc, #1332] @ 32c094 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b350 │ │ │ │ ldr.w r3, [pc, #1148] @ 32bfec │ │ │ │ @@ -402303,15 +402311,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32b350 │ │ │ │ ldr.w r0, [pc, #1308] @ 32c098 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 32b350 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32bfc4 │ │ │ │ ldr.w r3, [pc, #1104] @ 32bfec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -402320,38 +402328,38 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 32b33a │ │ │ │ ldr.w r1, [pc, #1260] @ 32c09c │ │ │ │ ldr.w r0, [pc, #1260] @ 32c0a0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 32b33a │ │ │ │ ldr.w r2, [pc, #1244] @ 32c0a4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32b0f2 │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32b0f2 │ │ │ │ ldr.w r0, [pc, #1228] @ 32c0a8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32b0f2 │ │ │ │ ldr.w r2, [pc, #1216] @ 32c0ac │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32afc0 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32afc0 │ │ │ │ ldr.w r0, [pc, #1200] @ 32c0b0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32afc0 │ │ │ │ ldr.w r3, [pc, #1188] @ 32c0b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b2fc │ │ │ │ @@ -402360,38 +402368,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32b2fc │ │ │ │ ldr.w r0, [pc, #1168] @ 32c0b8 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 32b2fc │ │ │ │ ldr.w r2, [pc, #1152] @ 32c0bc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32af10 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32af10 │ │ │ │ ldr.w r0, [pc, #1136] @ 32c0c0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32af10 │ │ │ │ ldr.w r2, [pc, #1124] @ 32c0c4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32af50 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32af50 │ │ │ │ ldr.w r0, [pc, #1108] @ 32c0c8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32af50 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 32c210 │ │ │ │ ldr r3, [pc, #868] @ (32bfec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -402428,15 +402436,15 @@ │ │ │ │ bpl.n 32bc96 │ │ │ │ ldr r1, [pc, #1012] @ (32c0d0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #1012] @ (32c0d4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32bc96 │ │ │ │ ldr r3, [pc, #1000] @ (32c0d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b5d2 │ │ │ │ ldr r3, [pc, #752] @ (32bfec ) │ │ │ │ @@ -402445,15 +402453,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32b5da │ │ │ │ ldr r0, [pc, #976] @ (32c0dc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32b5da │ │ │ │ ldr.w r5, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 32b8c6 │ │ │ │ b.n 32b8d8 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -402468,15 +402476,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32b69e │ │ │ │ ldr r0, [pc, #920] @ (32c0e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32b69e │ │ │ │ ldr r3, [pc, #916] @ (32c0e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b728 │ │ │ │ ldr r3, [pc, #652] @ (32bfec ) │ │ │ │ @@ -402485,23 +402493,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32b730 │ │ │ │ ldr r0, [pc, #892] @ (32c0ec ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32b730 │ │ │ │ ldr r1, [pc, #884] @ (32c0f0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #884] @ (32c0f4 ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32b6e8 │ │ │ │ ldr r1, [pc, #872] @ (32c0f8 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32b6d6 │ │ │ │ ldr r1, [pc, #592] @ (32bfec ) │ │ │ │ @@ -402511,15 +402519,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 32b6de │ │ │ │ ldr r0, [pc, #848] @ (32c0fc ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 32b6de │ │ │ │ ldr r3, [pc, #836] @ (32c100 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b592 │ │ │ │ @@ -402527,15 +402535,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32b59a │ │ │ │ ldr r0, [pc, #812] @ (32c104 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 32b59a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32c262 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.w 32b324 │ │ │ │ @@ -402549,15 +402557,15 @@ │ │ │ │ ldr r3, [pc, #488] @ (32bfec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32bdea │ │ │ │ ldr r0, [pc, #764] @ (32c10c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32bdea │ │ │ │ ldr r3, [pc, #752] @ (32c110 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -402565,71 +402573,71 @@ │ │ │ │ ldr r3, [pc, #452] @ (32bfec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32bdea │ │ │ │ ldr r0, [pc, #736] @ (32c114 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32bdea │ │ │ │ ldr r3, [pc, #732] @ (32c118 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b664 │ │ │ │ ldr r3, [pc, #420] @ (32bfec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32b664 │ │ │ │ ldr r0, [pc, #712] @ (32c11c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32b664 │ │ │ │ ldr r3, [pc, #704] @ (32c120 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b826 │ │ │ │ ldr r3, [pc, #384] @ (32bfec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32b826 │ │ │ │ ldr r0, [pc, #684] @ (32c124 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32b826 │ │ │ │ ldr r3, [pc, #680] @ (32c128 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b62c │ │ │ │ ldr r3, [pc, #352] @ (32bfec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32b62c │ │ │ │ ldr r0, [pc, #660] @ (32c12c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 32b62c │ │ │ │ ldr r3, [pc, #652] @ (32c130 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32baa6 │ │ │ │ ldr r3, [pc, #316] @ (32bfec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32baa6 │ │ │ │ ldr r0, [pc, #632] @ (32c134 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32baa6 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32bdea │ │ │ │ ldr r3, [pc, #616] @ (32c138 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402639,15 +402647,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 32bdea │ │ │ │ ldr r0, [pc, #600] @ (32c13c ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32be14 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdea │ │ │ │ ldr r3, [pc, #584] @ (32c140 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402658,15 +402666,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32bdea │ │ │ │ ldr r0, [pc, #564] @ (32c144 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32be14 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdea │ │ │ │ ldr r3, [pc, #544] @ (32c148 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402675,15 +402683,15 @@ │ │ │ │ ldr r3, [pc, #184] @ (32bfec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32bdea │ │ │ │ ldr r0, [pc, #524] @ (32c14c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32be14 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdea │ │ │ │ ldr r3, [pc, #508] @ (32c150 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402693,15 +402701,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32bdea │ │ │ │ ldr r0, [pc, #488] @ (32c154 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32be14 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdea │ │ │ │ ldr r3, [pc, #472] @ (32c158 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402710,195 +402718,195 @@ │ │ │ │ ldr r3, [pc, #96] @ (32bfec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32bdea │ │ │ │ ldr r0, [pc, #452] @ (32c15c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32be14 │ │ │ │ ldr r3, [pc, #444] @ (32c160 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bb08 │ │ │ │ ldr r3, [pc, #60] @ (32bfec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32bb10 │ │ │ │ ldr r0, [pc, #424] @ (32c164 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32bb10 │ │ │ │ ldr r3, [pc, #408] @ (32c160 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bb9a │ │ │ │ ldr r3, [pc, #24] @ (32bfec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32bba2 │ │ │ │ ldr r0, [pc, #392] @ (32c168 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32bba2 │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ addw r0, r6, #2138 @ 0x85a │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [ip], {59} @ 0x3b │ │ │ │ + mcrr2 0, 3, r0, ip, cr11 │ │ │ │ ldr r6, [pc, #752] @ (32c2f0 ) │ │ │ │ movs r0, r0 │ │ │ │ subs.w r0, r2, #14286848 @ 0xda0000 │ │ │ │ - ldc2 0, cr0, [r0], #236 @ 0xec │ │ │ │ + stc2l 0, cr0, [r0], #-236 @ 0xffffff14 │ │ │ │ sbc.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ - adds r4, #78 @ 0x4e │ │ │ │ + adds r3, #254 @ 0xfe │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xfb94003b │ │ │ │ + @ instruction: 0xfb44003b │ │ │ │ @ instruction: 0xf520005a │ │ │ │ - adds r4, #10 │ │ │ │ + adds r3, #186 @ 0xba │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r0, #11 │ │ │ │ + lsls r4, r6, #9 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xf4d8005a │ │ │ │ orrs.w r0, ip, #14286848 @ 0xda0000 │ │ │ │ - adds r3, #74 @ 0x4a │ │ │ │ + adds r2, #250 @ 0xfa │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vst1.8 @ instruction: 0xf9c4003b │ │ │ │ + ldr??.w r0, [r4, fp, lsl #3] │ │ │ │ ands.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ - adds r2, #208 @ 0xd0 │ │ │ │ + adds r2, #128 @ 0x80 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r7, #12 │ │ │ │ + lsls r2, r5, #11 │ │ │ │ movs r4, r7 │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #14 │ │ │ │ + lsls r2, r6, #12 │ │ │ │ movs r4, r7 │ │ │ │ subs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #21 │ │ │ │ + lsls r2, r1, #20 │ │ │ │ movs r4, r7 │ │ │ │ movs r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 d0, d27, #16 │ │ │ │ + vqadd.s32 d16, d0, d27 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 6, r0, cr14, cr11, {1} │ │ │ │ - adds r1, #108 @ 0x6c │ │ │ │ + mcr 0, 4, r0, cr14, cr11, {1} │ │ │ │ + adds r1, #28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - svc 242 @ 0xf2 │ │ │ │ + svc 162 @ 0xa2 │ │ │ │ movs r3, r7 │ │ │ │ - movs r0, #142 @ 0x8e │ │ │ │ + movs r0, #62 @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ - adds r1, #46 @ 0x2e │ │ │ │ + adds r0, #222 @ 0xde │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r7, sp, #128 @ 0x80 │ │ │ │ + add r6, sp, #832 @ 0x340 │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r2, r3] │ │ │ │ + strb r0, [r0, r2] │ │ │ │ movs r2, r7 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc2 0, 3, r0, lr, cr11 │ │ │ │ + stc2 0, cr0, [lr], {59} @ 0x3b │ │ │ │ ldr r0, [pc, #512] @ (32c280 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [r2, #59] @ 0x3b │ │ │ │ - cmp r6, #242 @ 0xf2 │ │ │ │ + strb.w r0, [r2, #59] @ 0x3b │ │ │ │ + cmp r6, #162 @ 0xa2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stc 0, cr0, [r4, #236] @ 0xec │ │ │ │ + ldc 0, cr0, [r4, #-236]! @ 0xffffff14 │ │ │ │ subs r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7c0003b │ │ │ │ + @ instruction: 0xf770003b │ │ │ │ cmp ip, r1 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 2, r0, cr6, cr11, {1} │ │ │ │ - cmp r6, #96 @ 0x60 │ │ │ │ + mcr 0, 0, r0, cr6, cr11, {1} │ │ │ │ + cmp r6, #16 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldc 0, cr0, [r6, #236]! @ 0xec │ │ │ │ + stcl 0, cr0, [r6, #-236]! @ 0xffffff14 │ │ │ │ cmp r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [r4, #59] @ 0x3b │ │ │ │ + str??.w r0, [r4, fp, lsl #3] │ │ │ │ asrs r0, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r4, fp, lsl #3] │ │ │ │ + str??.w r0, [r4, #59] @ 0x3b │ │ │ │ subs r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 0, r0, cr6, cr11, {1} │ │ │ │ + ldc 0, cr0, [r6, #236]! @ 0xec │ │ │ │ eors r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa34003b │ │ │ │ + vld1.8 @ instruction: 0xf9e4003b │ │ │ │ ldr r0, [pc, #832] @ (32c408 ) │ │ │ │ movs r0, r0 │ │ │ │ - vld4.8 {d16-d19}, [r8 :256], fp │ │ │ │ + ldrsb.w r0, [r8, fp, lsl #3] │ │ │ │ mcr 0, 3, r0, cr4, cr10, {2} │ │ │ │ - cmp r5, #52 @ 0x34 │ │ │ │ + cmp r4, #228 @ 0xe4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mrc2 0, 5, r0, cr14, cr11, {1} │ │ │ │ + mcr2 0, 3, r0, cr14, cr11, {1} │ │ │ │ rors r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb66003b │ │ │ │ + smlatt r0, r6, fp, r0 │ │ │ │ mvns r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2d6003b │ │ │ │ + @ instruction: 0xf286003b │ │ │ │ subs r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r6], {59} @ 0x3b │ │ │ │ - cmp r4, #148 @ 0x94 │ │ │ │ + mcrr2 0, 3, r0, r6, cr11 │ │ │ │ + cmp r4, #68 @ 0x44 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vqadd.u8 d0, d6, d27 │ │ │ │ + mrc2 0, 5, r0, cr6, cr11, {1} │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 3, r0, cr0, cr11, {1} │ │ │ │ + mrc2 0, 0, r0, cr0, cr11, {1} │ │ │ │ cmp r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf332003b │ │ │ │ + @ instruction: 0xf2e2003b │ │ │ │ asrs r4, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl, #-236]! @ 0xffffff14 │ │ │ │ + ldcl 0, cr0, [sl], {59} @ 0x3b │ │ │ │ ldr r5, [pc, #0] @ (32c114 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf12e003b │ │ │ │ + @ instruction: 0xf0de003b │ │ │ │ asrs r4, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc 0, 3, r0, r0, cr11 @ │ │ │ │ + stc 0, cr0, [r0], {59} @ 0x3b │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebfe003b │ │ │ │ + sub.w r0, lr, fp, rrx │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r0, #59 @ 0x3b │ │ │ │ + add.w r0, r0, #59 @ 0x3b │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0e4003b │ │ │ │ + eors.w r0, r4, #59 @ 0x3b │ │ │ │ str r0, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r4, #236] @ 0xec │ │ │ │ + stcl 0, cr0, [r4, #-236] @ 0xffffff14 │ │ │ │ subs r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r6], #236 @ 0xec │ │ │ │ + ldc 0, cr0, [r6], {59} @ 0x3b │ │ │ │ ldr r1, [pc, #80] @ (32c19c ) │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 0, r0, cr6, cr11, {1} │ │ │ │ + stcl 0, cr0, [r6, #236] @ 0xec │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [ip, #236] @ 0xec │ │ │ │ + ldc 0, cr0, [ip, #-236]! @ 0xffffff14 │ │ │ │ lsrs r0, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 1, r0, cr4, cr11, {1} │ │ │ │ + stcl 0, cr0, [r4, #236]! @ 0xec │ │ │ │ ldr r6, [pc, #512] @ (32c364 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w ip, {r0, r1, r3, r4, r5} │ │ │ │ - strd r0, r0, [r8], #-236 @ 0xec │ │ │ │ + @ instruction: 0xe83c003b │ │ │ │ + @ instruction: 0xe818003b │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdea │ │ │ │ ldr r3, [pc, #324] @ (32c2bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -402906,15 +402914,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (32c2c0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32bdea │ │ │ │ ldr r0, [pc, #308] @ (32c2c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32be14 │ │ │ │ ldr r3, [pc, #300] @ (32c2c8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b9e6 │ │ │ │ ldr r3, [pc, #280] @ (32c2c0 ) │ │ │ │ @@ -402922,15 +402930,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32b9e6 │ │ │ │ ldr r0, [pc, #280] @ (32c2cc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32b9e6 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdea │ │ │ │ ldr r3, [pc, #260] @ (32c2d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402939,15 +402947,15 @@ │ │ │ │ ldr r3, [pc, #232] @ (32c2c0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32bdea │ │ │ │ ldr r0, [pc, #240] @ (32c2d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32be14 │ │ │ │ ldr r3, [pc, #236] @ (32c2d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bccc │ │ │ │ ldr r3, [pc, #200] @ (32c2c0 ) │ │ │ │ @@ -402955,15 +402963,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32bcd2 │ │ │ │ ldr r0, [pc, #212] @ (32c2dc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32bcd2 │ │ │ │ ldr r3, [pc, #204] @ (32c2e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bc86 │ │ │ │ ldr r3, [pc, #160] @ (32c2c0 ) │ │ │ │ @@ -402971,23 +402979,23 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32bc8c │ │ │ │ ldr r0, [pc, #184] @ (32c2e4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32bc8c │ │ │ │ ldr r1, [pc, #176] @ (32c2e8 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #176] @ (32c2ec ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32bc96 │ │ │ │ ldr r3, [pc, #164] @ (32c2f0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #164] @ (32c2f4 ) │ │ │ │ movw r2, #6799 @ 0x1a8f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -403002,15 +403010,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (32c2c0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32bdea │ │ │ │ ldr r0, [pc, #128] @ (32c2fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32be14 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdea │ │ │ │ ldr r3, [pc, #112] @ (32c300 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -403021,48 +403029,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32bdea │ │ │ │ ldr r0, [pc, #92] @ (32c304 ) │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ ldrh r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32be14 │ │ │ │ bl 226074 │ │ │ │ bl 225f4c │ │ │ │ movs r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r4], #236 @ 0xec │ │ │ │ + stcl 0, cr0, [r4], #-236 @ 0xffffff14 │ │ │ │ cmp r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [lr, #-236]! @ 0xffffff14 │ │ │ │ + ldc 0, cr0, [lr, #-236] @ 0xffffff14 │ │ │ │ ldr r2, [pc, #448] @ (32c494 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r2], {59} @ 0x3b │ │ │ │ + stc 0, cr0, [r2], {59} @ 0x3b │ │ │ │ subs r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r0, fp, lsl #3] │ │ │ │ + str??.w r0, [r0, #59] @ 0x3b │ │ │ │ movs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf702003b │ │ │ │ - movs r7, #216 @ 0xd8 │ │ │ │ + @ instruction: 0xf6b2003b │ │ │ │ + movs r7, #136 @ 0x88 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf75a003b │ │ │ │ - movs r7, #192 @ 0xc0 │ │ │ │ + @ instruction: 0xf70a003b │ │ │ │ + movs r7, #112 @ 0x70 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bcs.n 32c338 │ │ │ │ + bne.n 32c298 │ │ │ │ movs r3, r7 │ │ │ │ lsrs r0, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb ip, {r0, r1, r3, r4, r5} │ │ │ │ + @ instruction: 0xe8cc003b │ │ │ │ adds r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe830003b │ │ │ │ + b.n 32c2c8 │ │ │ │ + movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ adds.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ sbc.w lr, r3, #0 │ │ │ │ @@ -403117,15 +403126,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (32c4e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #1 │ │ │ │ strd r2, r2, [sp, #48] @ 0x30 │ │ │ │ strb.w lr, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -403212,19 +403221,19 @@ │ │ │ │ mov r1, r0 │ │ │ │ subs r3, r4, r3 │ │ │ │ ldrd r0, r2, [sp, #112] @ 0x70 │ │ │ │ add r1, r3 │ │ │ │ blx 223f88 │ │ │ │ b.n 32c4a0 │ │ │ │ bl 225f4c │ │ │ │ - movs r6, #100 @ 0x64 │ │ │ │ + movs r6, #20 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, pc, #344 @ (adr r4, 32c640 ) │ │ │ │ + add r4, pc, #24 @ (adr r4, 32c500 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [pc, #24] @ (32c504 ) │ │ │ │ + ldr r1, [pc, #728] @ (32c7c4 ) │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r9, r3 │ │ │ │ @@ -403403,15 +403412,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (32c834 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -403532,25 +403541,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (32c840 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3972 @ 0xf84 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ bl 225f4c │ │ │ │ - movs r4, #236 @ 0xec │ │ │ │ + movs r4, #156 @ 0x9c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r2, pc, #872 @ (adr r2, 32cb9c ) │ │ │ │ + add r2, pc, #552 @ (adr r2, 32ca5c ) │ │ │ │ movs r2, r7 │ │ │ │ - mov r8, pc │ │ │ │ + mov r8, r5 │ │ │ │ movs r2, r7 │ │ │ │ - movs r1, #250 @ 0xfa │ │ │ │ + movs r1, #170 @ 0xaa │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r6} │ │ │ │ + ldmia r4!, {r2, r3} │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r4!, {r1, r2, r5, r6} │ │ │ │ + ldmia r4, {r1, r2, r4} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #908] @ (32cbe4 ) │ │ │ │ @@ -403687,15 +403696,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32ca7a │ │ │ │ ldr.w r1, [r9, #1472] @ 0x5c0 │ │ │ │ subs r3, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 6b3a34 │ │ │ │ + bl 6b39e4 │ │ │ │ b.n 32c85e │ │ │ │ ldrb.w r3, [r9, #1492] @ 0x5d4 │ │ │ │ cbz r3, 32ca40 │ │ │ │ ldr.w r3, [r9, #1488] @ 0x5d0 │ │ │ │ add.w r0, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r6, ip, [r3, #152] @ 0x98 │ │ │ │ ldr.w r2, [r3, #144] @ 0x90 │ │ │ │ @@ -403803,15 +403812,15 @@ │ │ │ │ bl 3ea364 │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ subs r3, r5, r3 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 6b3a34 │ │ │ │ + bl 6b39e4 │ │ │ │ b.n 32c85e │ │ │ │ ldr r3, [pc, #172] @ (32cbf0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c956 │ │ │ │ ldr r3, [pc, #156] @ (32cbec ) │ │ │ │ @@ -403824,15 +403833,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w lr, [r9, #1476] @ 0x5c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 32c956 │ │ │ │ ldr r0, [pc, #128] @ (32cbf8 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -403844,60 +403853,60 @@ │ │ │ │ bpl.w 32c886 │ │ │ │ ldr r0, [pc, #108] @ (32cbfc ) │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 32c886 │ │ │ │ movs r3, #0 │ │ │ │ b.n 32c92e │ │ │ │ add.w r2, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ b.n 32c974 │ │ │ │ ldr r1, [pc, #76] @ (32cc00 ) │ │ │ │ ldr r0, [pc, #80] @ (32cc04 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3992 @ 0xf98 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32caa2 │ │ │ │ ldr r2, [pc, #68] @ (32cc08 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32ca9c │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32ca9c │ │ │ │ ldr r0, [pc, #52] @ (32cc0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 32ca9c │ │ │ │ bl 225f4c │ │ │ │ b.n 32d150 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r6, #59 @ 0x3b │ │ │ │ + subs.w r0, r6, #59 @ 0x3b │ │ │ │ adds r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, ip, #59 @ 0x3b │ │ │ │ - subs r0, r4, #1 │ │ │ │ + adcs.w r0, ip, #59 @ 0x3b │ │ │ │ + subs r0, r2, #0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf21a003b │ │ │ │ + rsb r0, sl, #59 @ 0x3b │ │ │ │ subs r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, lr, #59 @ 0x3b │ │ │ │ + sbc.w r0, lr, #59 @ 0x3b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov.w r9, #0 │ │ │ │ @@ -403910,15 +403919,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ ldr.w sl, [pc, #980] @ 32d028 │ │ │ │ cmp r2, r4 │ │ │ │ sbcs.w r2, r9, r3 │ │ │ │ ldr r2, [pc, #972] @ (32d02c ) │ │ │ │ @@ -403959,15 +403968,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 32cce4 │ │ │ │ add.w r3, r7, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 6b39cc │ │ │ │ + bl 6b397c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 32cd72 │ │ │ │ ldrb.w r3, [r1, #1492] @ 0x5d4 │ │ │ │ cbz r3, 32cd2a │ │ │ │ ldr.w r3, [r1, #1488] @ 0x5d0 │ │ │ │ add.w r0, r5, #9664 @ 0x25c0 │ │ │ │ @@ -403996,24 +404005,24 @@ │ │ │ │ ldr r1, [pc, #772] @ (32d038 ) │ │ │ │ add r9, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #756] @ (32d03c ) │ │ │ │ ldr r1, [pc, #756] @ (32d040 ) │ │ │ │ add.w r3, r9, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r7, #8 │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bl 3e0d34 │ │ │ │ @@ -404123,15 +404132,15 @@ │ │ │ │ blx 2234f4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 32cea6 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 32cec6 │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 224f44 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ @@ -404180,15 +404189,15 @@ │ │ │ │ ldrh.w r2, [fp, #2244] @ 0x8c4 │ │ │ │ ldr r0, [pc, #300] @ (32d04c ) │ │ │ │ lsr.w r2, r1, r2 │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32cc74 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32cfac │ │ │ │ movs r6, #4 │ │ │ │ b.n 32ce86 │ │ │ │ @@ -404217,29 +404226,29 @@ │ │ │ │ ldr r1, [pc, #212] @ (32d048 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 32ce82 │ │ │ │ ldr r0, [pc, #212] @ (32d054 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32ce82 │ │ │ │ ldr r1, [pc, #200] @ (32d050 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32ce82 │ │ │ │ ldr r1, [pc, #176] @ (32d048 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 32ce82 │ │ │ │ ldr r0, [pc, #180] @ (32d058 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32ce82 │ │ │ │ ldr r3, [pc, #172] @ (32d05c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32cf38 │ │ │ │ ldr r3, [pc, #140] @ (32d048 ) │ │ │ │ @@ -404247,15 +404256,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 32cf38 │ │ │ │ ldr r0, [pc, #152] @ (32d060 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32cf38 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 32cf38 │ │ │ │ ldr r1, [pc, #124] @ (32d05c ) │ │ │ │ @@ -404266,62 +404275,62 @@ │ │ │ │ ldr r1, [pc, #92] @ (32d048 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 32cf38 │ │ │ │ ldr r0, [pc, #108] @ (32d064 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32cf38 │ │ │ │ ldr r3, [pc, #100] @ (32d068 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32cf4e │ │ │ │ ldr r3, [pc, #56] @ (32d048 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32cf4e │ │ │ │ ldr r0, [pc, #80] @ (32d06c ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32cf4e │ │ │ │ bl 225f4c │ │ │ │ udf #174 @ 0xae │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, #3 │ │ │ │ + adds r0, r2, #2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [sp, #856] @ 0x358 │ │ │ │ + ldr r2, [sp, #536] @ 0x218 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r0 │ │ │ │ + ands r4, r6 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r2, #27] │ │ │ │ + ldrb r6, [r0, #26] │ │ │ │ movs r1, r7 │ │ │ │ - b.n 32ce00 │ │ │ │ + b.n 32cd60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 7, r0, cr6, cr11, {1} │ │ │ │ + mcr 0, 5, r0, cr6, cr11, {1} │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s8 d0, d10, d27 │ │ │ │ - mcr 0, 7, r0, cr4, cr11, {1} │ │ │ │ + mrc 0, 5, r0, cr10, cr11, {1} │ │ │ │ + mrc 0, 4, r0, cr4, cr11, {1} │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 4, r0, cr10, cr11, {1} │ │ │ │ - mcr 0, 3, r0, cr12, cr11, {1} │ │ │ │ + mcr 0, 2, r0, cr10, cr11, {1} │ │ │ │ + mrc 0, 0, r0, cr12, cr11, {1} │ │ │ │ subs r4, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 5, r0, cr12, cr11, {1} │ │ │ │ + mcr 0, 3, r0, cr12, cr11, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #208] @ (32d154 ) │ │ │ │ add r4, pc │ │ │ │ @@ -404399,27 +404408,27 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d14c │ │ │ │ ldr r0, [pc, #32] @ (32d164 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ movw r0, #16399 @ 0x400f │ │ │ │ b.n 32d0b0 │ │ │ │ nop │ │ │ │ bge.n 32d068 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r6, #236] @ 0xec │ │ │ │ + stc 0, cr0, [r6, #236] @ 0xec │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-104] │ │ │ │ @@ -404486,15 +404495,15 @@ │ │ │ │ sbcs.w r0, r5, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 32d290 │ │ │ │ add.w r9, sl, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b39cc │ │ │ │ + bl 6b397c │ │ │ │ ldr.w r3, [sl] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [sl] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 32d324 │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ movs r2, #1 │ │ │ │ @@ -404546,24 +404555,24 @@ │ │ │ │ ldr r1, [pc, #720] @ (32d5b0 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #704] @ (32d5b4 ) │ │ │ │ ldr r1, [pc, #704] @ (32d5b8 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r8, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r9, #424 @ 0x1a8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3e0d34 │ │ │ │ movs r3, #3 │ │ │ │ @@ -404714,15 +404723,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrb.w fp, [r3, #15] │ │ │ │ mov.w fp, fp, lsr #4 │ │ │ │ b.n 32d338 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ b.n 32d3de │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 32d3f4 │ │ │ │ ldr r3, [pc, #256] @ (32d5c0 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -404735,15 +404744,15 @@ │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r0, [pc, #232] @ (32d5c8 ) │ │ │ │ adds r3, #24 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32d1da │ │ │ │ movw r3, #16397 @ 0x400d │ │ │ │ b.n 32d402 │ │ │ │ ldr r3, [pc, #212] @ (32d5cc ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -404755,15 +404764,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32d3dc │ │ │ │ ldr r0, [pc, #188] @ (32d5d0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32d3dc │ │ │ │ movw r3, #16399 @ 0x400f │ │ │ │ b.n 32d402 │ │ │ │ ldrd r3, r9, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32d3dc │ │ │ │ @@ -404778,15 +404787,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32d3dc │ │ │ │ ldr r0, [pc, #136] @ (32d5d4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32d3dc │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ @@ -404811,35 +404820,35 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ bls.n 32d668 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #28 │ │ │ │ + asrs r4, r4, #27 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r5, [sp, #168] @ 0xa8 │ │ │ │ + str r4, [sp, #872] @ 0x368 │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, #216 @ 0xd8 │ │ │ │ + subs r2, #136 @ 0x88 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r5, #4] │ │ │ │ + ldrb r0, [r3, #3] │ │ │ │ movs r1, r7 │ │ │ │ - b.n 32d820 │ │ │ │ + b.n 32d780 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bvc.n 32d5c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, lr, fp, rrx │ │ │ │ + ands.w r0, lr, fp, rrx │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [lr, #-236] @ 0xec │ │ │ │ - ldmdb r4, {r0, r1, r3, r4, r5} │ │ │ │ + ldrd r0, r0, [lr], #236 @ 0xec │ │ │ │ + @ instruction: 0xe8c4003b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #492] @ (32d7d8 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r4, [pc, #492] @ (32d7dc ) │ │ │ │ @@ -404885,15 +404894,15 @@ │ │ │ │ and.w r3, r3, #1 │ │ │ │ sbcs.w r0, r6, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 32d6c4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ - bl 6b39cc │ │ │ │ + bl 6b397c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r8, r5, #8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -404950,25 +404959,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #200] @ (32d7f0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #200] @ (32d7f4 ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ mov r8, r0 │ │ │ │ bl 3e0d34 │ │ │ │ movs r3, #3 │ │ │ │ @@ -405013,34 +405022,34 @@ │ │ │ │ beq.w 32d698 │ │ │ │ ubfx r2, r0, #0, #11 │ │ │ │ movw r3, #16400 @ 0x4010 │ │ │ │ cmp r2, #15 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ b.n 32d698 │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ b.n 32d782 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ bl 225f4c │ │ │ │ nop │ │ │ │ bpl.n 32d814 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 32d8c4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r0, #12 │ │ │ │ + asrs r4, r6, #10 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [sp, #1000] @ 0x3e8 │ │ │ │ + str r0, [sp, #680] @ 0x2a8 │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, #170 @ 0xaa │ │ │ │ + adds r6, #90 @ 0x5a │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r6, #19] │ │ │ │ + strb r4, [r4, #18] │ │ │ │ movs r1, r7 │ │ │ │ - bgt.n 32d7f0 │ │ │ │ + bgt.n 32d750 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ mov r4, r1 │ │ │ │ @@ -405307,15 +405316,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (32dadc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32da08 │ │ │ │ ldr r0, [pc, #48] @ (32dae0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r2, [sp, #20] │ │ │ │ orr.w r2, r2, #5 │ │ │ │ b.n 32da0a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 32db38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -405327,15 +405336,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ beq.n 32da4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32d478 │ │ │ │ + b.n 32d3d8 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ ldr r2, [pc, #304] @ (32dc2c ) │ │ │ │ @@ -405585,15 +405594,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32dc5e │ │ │ │ ldr r0, [pc, #132] @ (32ddf4 ) │ │ │ │ ldrb.w r2, [r4, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32dc5e │ │ │ │ cbnz r6, 32dd9a │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cbz r3, 32dd9a │ │ │ │ add.w r1, r1, #362 @ 0x16a │ │ │ │ @@ -405637,15 +405646,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32e26c │ │ │ │ + b.n 32e1cc │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -405704,41 +405713,41 @@ │ │ │ │ movw r0, #16773 @ 0x4185 │ │ │ │ strh r0, [r5, #12] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [r4, #44] @ 0x2c │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ strne r3, [r5, #20] │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ blx 2234f4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 32dfc0 │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a9768 │ │ │ │ + b.w 6a9718 │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.w 32e082 │ │ │ │ mov.w lr, lr, lsl #5 │ │ │ │ add.w r6, ip, lr │ │ │ │ ldr.w ip, [ip, lr] │ │ │ │ ldrh.w lr, [r6, #16] │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -405791,18 +405800,18 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 32dea4 │ │ │ │ ldrb.w r3, [fp, #210] @ 0xd2 │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 32e16e │ │ │ │ - bl 59af2c │ │ │ │ + bl 59aedc │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 59af2c │ │ │ │ + bl 59aedc │ │ │ │ b.n 32deee │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mla r2, r2, lr, ip │ │ │ │ ldrh.w lr, [r2, #16] │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r6, [r4, #148] @ 0x94 │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -405977,40 +405986,40 @@ │ │ │ │ ldr.w r3, [fp, #216] @ 0xd8 │ │ │ │ ldrh.w r1, [fp, #208] @ 0xd0 │ │ │ │ ldrh.w r0, [r6, #282] @ 0x11a │ │ │ │ add r1, r3 │ │ │ │ blx 2237b8 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b3ee4 │ │ │ │ + bl 6b3e94 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r3 │ │ │ │ - bl 6b3a34 │ │ │ │ + bl 6b39e4 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldrb.w r2, [fp, #210] @ 0xd2 │ │ │ │ ldr r1, [pc, #260] @ (32e334 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ lsl.w r2, r9, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0ff4 │ │ │ │ + bl 5a0fa4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -406050,15 +406059,15 @@ │ │ │ │ bpl.w 32e17c │ │ │ │ ldr r0, [pc, #140] @ (32e340 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 32e17c │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ mov fp, r3 │ │ │ │ ldrb.w r3, [r3, #210] @ 0xd2 │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 32e16e │ │ │ │ @@ -406090,32 +406099,32 @@ │ │ │ │ ldr r0, [pc, #48] @ (32e348 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32e2dc │ │ │ │ blx 225330 │ │ │ │ ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 32e37c │ │ │ │ + bgt.n 32e2dc │ │ │ │ movs r3, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb88e │ │ │ │ + @ instruction: 0xb83e │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ @@ -406225,18 +406234,18 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6b3ee4 │ │ │ │ + bl 6b3e94 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 6b3a34 │ │ │ │ + bl 6b39e4 │ │ │ │ ldr.w r1, [r4, #136] @ 0x88 │ │ │ │ ldrh.w r2, [r5, #208] @ 0xd0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ @@ -406246,15 +406255,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (32e4f8 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1040 │ │ │ │ + bl 5a0ff0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -406451,39 +406460,39 @@ │ │ │ │ adds.w r2, r2, fp │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b3ee4 │ │ │ │ + bl 6b3e94 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b3a34 │ │ │ │ + bl 6b39e4 │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldrb.w r3, [r8, #210] @ 0xd2 │ │ │ │ ldr.w r2, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [pc, #288] @ (32e85c ) │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1040 │ │ │ │ + bl 5a0ff0 │ │ │ │ str r0, [r4, #20] │ │ │ │ b.n 32e686 │ │ │ │ vldr d7, [r4, #128] @ 0x80 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, ip │ │ │ │ mov r0, r7 │ │ │ │ @@ -406547,15 +406556,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32e5c0 │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #104] @ (32e868 ) │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32e5c0 │ │ │ │ ldr r0, [pc, #92] @ (32e86c ) │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32e674 │ │ │ │ ldr r0, [pc, #72] @ (32e864 ) │ │ │ │ @@ -406565,15 +406574,15 @@ │ │ │ │ bpl.w 32e674 │ │ │ │ ldr r0, [pc, #68] @ (32e870 ) │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32e674 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ blx 225330 │ │ │ │ nop │ │ │ │ stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -406585,19 +406594,19 @@ │ │ │ │ stmia r4!, {r1, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2l 15, cr15, [r9], {255} @ 0xff │ │ │ │ ldr r2, [pc, #192] @ (32e924 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 32e874 │ │ │ │ + bvc.n 32e7d4 │ │ │ │ movs r3, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 32e8d2 │ │ │ │ + cbz r0, 32e8be │ │ │ │ movs r3, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 32e944 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 32e944 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -406625,24 +406634,24 @@ │ │ │ │ mla r2, r1, r0, r2 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r7, r1 │ │ │ │ ldrh r1, [r2, #16] │ │ │ │ adds r1, #1 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ strd r3, r1, [sp, #16] │ │ │ │ - bl 6b3ee4 │ │ │ │ + bl 6b3e94 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh.w r2, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r5, #210] @ 0xd2 │ │ │ │ mul.w r2, r1, r2 │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 6b3a34 │ │ │ │ + bl 6b39e4 │ │ │ │ ldrh.w r2, [r5, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mul.w r2, r7, r2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -406651,15 +406660,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (32e94c ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0ff4 │ │ │ │ + bl 5a0fa4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -406745,15 +406754,15 @@ │ │ │ │ ldr r5, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r0, #32] │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r3 │ │ │ │ - bl 59ff7c │ │ │ │ + bl 59ff2c │ │ │ │ ldr r3, [pc, #696] @ (32ecc4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32eaf8 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 32ead4 │ │ │ │ @@ -406843,15 +406852,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 32ea16 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #448] @ (32ecd4 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32ea16 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r1, r4, #128 @ 0x80 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ bl 32d5d8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -406871,15 +406880,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1040 │ │ │ │ + bl 5a0ff0 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #368] @ (32ecdc ) │ │ │ │ ldr r3, [pc, #332] @ (32ecbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -406890,15 +406899,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ b.n 32ea7a │ │ │ │ ldr r1, [pc, #320] @ (32ece0 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ @@ -406931,15 +406940,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (32ece8 ) │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0e80 │ │ │ │ + bl 5a0e30 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 32eb6a │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ands.w r1, r1, #2 │ │ │ │ beq.n 32ec92 │ │ │ │ ldr r7, [pc, #220] @ (32ecec ) │ │ │ │ ldr r2, [pc, #224] @ (32ecf0 ) │ │ │ │ @@ -406947,24 +406956,24 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #208] @ (32ecf8 ) │ │ │ │ ldr r1, [pc, #208] @ (32ecfc ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r7, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 3e0d34 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ @@ -406987,23 +406996,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0ff4 │ │ │ │ + bl 5a0fa4 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 32eb6a │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 6b39cc │ │ │ │ + bl 6b397c │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 32ec4e │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ b.n 32eb32 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ bl 22600c │ │ │ │ bl 226040 │ │ │ │ nop │ │ │ │ stmia r1!, {r2, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -407015,31 +407024,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r2, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 32ed0c │ │ │ │ + bmi.n 32ec6c │ │ │ │ movs r3, r7 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @ instruction: 0xffffbf9e │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r5, [sp, #772] @ 0x304 │ │ │ │ vsli.64 d25, d9, #63 @ 0x3f │ │ │ │ vsli.32 , , #31 │ │ │ │ - @ instruction: 0xfffffe02 │ │ │ │ + @ instruction: 0xfffffdb2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r7, #15] │ │ │ │ + ldrb r0, [r5, #14] │ │ │ │ movs r2, r7 │ │ │ │ - movs r1, #166 @ 0xa6 │ │ │ │ + movs r1, #86 @ 0x56 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r4, [r6, r7] │ │ │ │ + ldrsh r4, [r4, r6] │ │ │ │ movs r1, r7 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [sp, #908] @ 0x38c │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ ldr r7, [pc, #960] @ (32f0c8 ) │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -407133,23 +407142,23 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r7, r7, #448 @ 0x1c0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #128] @ (32ee90 ) │ │ │ │ ldr r1, [pc, #132] @ (32ee94 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 3e0d34 │ │ │ │ movs r3, #3 │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -407164,38 +407173,38 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32ee68 │ │ │ │ bl 3e0dec │ │ │ │ b.n 32ed94 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 6b39cc │ │ │ │ + bl 6b397c │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 32ee30 │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ b.n 32ed94 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ pop {r2, r4, r5, r6, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ pop {r1, r3, r6, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldc2 0, cr0, [lr], {75} @ 0x4b │ │ │ │ - ldrb r0, [r2, #8] │ │ │ │ + @ instruction: 0xfbce004b │ │ │ │ + ldrb r0, [r0, #7] │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, r0, #7 │ │ │ │ + subs r2, r6, #5 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r2, [r2, r0] │ │ │ │ + ldrb r2, [r0, r7] │ │ │ │ movs r1, r7 │ │ │ │ - stmia r6!, {r1, r3, r4} │ │ │ │ + stmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r7, [r1, #4] │ │ │ │ @@ -407297,15 +407306,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 32f22a │ │ │ │ add.w r3, r7, #12544 @ 0x3100 │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr.w r3, [r9, #288] @ 0x120 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 32f4e0 │ │ │ │ ldr.w r3, [r9, #252] @ 0xfc │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -407383,17 +407392,17 @@ │ │ │ │ mov r2, r4 │ │ │ │ bl 32ed04 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32f304 │ │ │ │ orr.w r0, r0, #16384 @ 0x4000 │ │ │ │ uxth r4, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r1, #2 │ │ │ │ - bl 59af30 │ │ │ │ + bl 59aee0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -407528,15 +407537,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0e80 │ │ │ │ + bl 5a0e30 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -407585,32 +407594,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #584] @ (32f530 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32ef58 │ │ │ │ ldr r2, [pc, #576] @ (32f534 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32ef46 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 337720 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.w 32f4dc │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32f374 │ │ │ │ ldr r1, [pc, #524] @ (32f538 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -407648,15 +407657,15 @@ │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 5a1040 │ │ │ │ + bl 5a0ff0 │ │ │ │ b.n 32f260 │ │ │ │ ldrb.w r3, [r0, #4004] @ 0xfa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f48e │ │ │ │ rsb ip, r3, #15 │ │ │ │ rsb r1, r3, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -407720,15 +407729,15 @@ │ │ │ │ bpl.n 32f410 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #268] @ (32f550 ) │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32f410 │ │ │ │ ldr r3, [pc, #260] @ (32f554 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32f2b0 │ │ │ │ ldr r3, [pc, #204] @ (32f52c ) │ │ │ │ @@ -407740,15 +407749,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #228] @ (32f558 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32f2b0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32f4ba │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 32f0c6 │ │ │ │ ldr.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -407763,99 +407772,99 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32f410 │ │ │ │ ldr r0, [pc, #176] @ (32f560 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32f410 │ │ │ │ ldr r3, [pc, #168] @ (32f564 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f488 │ │ │ │ ldr r3, [pc, #100] @ (32f52c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32f488 │ │ │ │ ldr r0, [pc, #148] @ (32f568 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32f488 │ │ │ │ bl 226040 │ │ │ │ ldr r3, [pc, #136] @ (32f56c ) │ │ │ │ movw r2, #3761 @ 0xeb1 │ │ │ │ ldr r1, [pc, #136] @ (32f570 ) │ │ │ │ ldr r0, [pc, #136] @ (32f574 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #4008 @ 0xfa8 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ pop {r1, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 32f540 │ │ │ │ + beq.n 32f4a0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r4, r6, r7} │ │ │ │ + ldmia r7, {r1, r7} │ │ │ │ movs r3, r7 │ │ │ │ bl 2b150a │ │ │ │ - ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r3, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r6, {r3, r5, r6} │ │ │ │ + ldmia r6!, {r3, r4} │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5} │ │ │ │ + ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r6, {r3, r6} │ │ │ │ + ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r2, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r6!, {r1, r2} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ subs r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r7} │ │ │ │ + ldmia r6!, {r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r6!, {r1, r3, r5} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ bl 1cd53a │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r5!, {r1} │ │ │ │ + ldmia r4, {r1, r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ bl 17f546 │ │ │ │ - ldmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #192 @ (adr r7, 32f61c ) │ │ │ │ + add r6, pc, #896 @ (adr r6, 32f8dc ) │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ ldr r4, [pc, #736] @ (32f848 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r6} │ │ │ │ + ldmia r4, {r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf52a004b │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + @ instruction: 0xf4da004b │ │ │ │ + ldr r7, [sp, #240] @ 0xf0 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r3, #29 │ │ │ │ + asrs r2, r1, #28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ mov r7, r0 │ │ │ │ @@ -408059,15 +408068,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ ldr.w r3, [ip, #224] @ 0xe0 │ │ │ │ mov r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [ip, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r2, #1524] @ 0x5f4 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r3, 32f7fa │ │ │ │ cmp r3, r0 │ │ │ │ mov.w ip, #65024 @ 0xfe00 │ │ │ │ movt ip, #32767 @ 0x7fff │ │ │ │ ite cs │ │ │ │ movcs r1, #0 │ │ │ │ @@ -408089,15 +408098,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32f5d8 │ │ │ │ ldr r0, [pc, #124] @ (32f898 ) │ │ │ │ ldrh.w r1, [r8, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32f5d8 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #2 │ │ │ │ bl 325120 │ │ │ │ b.n 32f706 │ │ │ │ movw r0, #16664 @ 0x4118 │ │ │ │ @@ -408136,23 +408145,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 32f90a │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4} │ │ │ │ + ldmia r1, {r1, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - rsb r0, r2, #75 @ 0x4b │ │ │ │ - ldr r4, [sp, #136] @ 0x88 │ │ │ │ + sbcs.w r0, r2, #75 @ 0x4b │ │ │ │ + ldr r3, [sp, #840] @ 0x348 │ │ │ │ movs r3, r7 │ │ │ │ - sub.w r0, sl, #75 @ 0x4b │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ + adcs.w r0, sl, #75 @ 0x4b │ │ │ │ + ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #3092] @ 3304d8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -408271,17 +408280,17 @@ │ │ │ │ bl 32ed04 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3305a4 │ │ │ │ orr.w r5, r0, #16384 @ 0x4000 │ │ │ │ uxth r6, r5 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r1, #1 │ │ │ │ - bl 59af30 │ │ │ │ + bl 59aee0 │ │ │ │ b.n 32fb9c │ │ │ │ ldr r6, [r1, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [pc, #2756] @ 3304dc │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ add.w sl, r2, #1 │ │ │ │ @@ -408370,39 +408379,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 2258a8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl 6b39cc │ │ │ │ + bl 6b397c │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6b3a34 │ │ │ │ + bl 6b39e4 │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [pc, #2456] @ 3304e0 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ lsl.w r2, fp, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0ff4 │ │ │ │ + bl 5a0fa4 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 32fb9c │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -408501,39 +408510,39 @@ │ │ │ │ adds r6, r5, #4 │ │ │ │ str r4, [r0, #0] │ │ │ │ mov r0, r7 │ │ │ │ blx 2258a8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6b39cc │ │ │ │ + bl 6b397c │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6b3a34 │ │ │ │ + bl 6b39e4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r1, [pc, #2100] @ 3304e4 │ │ │ │ ldr.w r0, [sl, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0ff4 │ │ │ │ + bl 5a0fa4 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 32fb62 │ │ │ │ ldr r3, [r1, #76] @ 0x4c │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ beq.w 32fb9a │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 32ffe6 │ │ │ │ @@ -408631,15 +408640,15 @@ │ │ │ │ ldr.w r2, [pc, #1788] @ 3304ec │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r0, r0, #272 @ 0x110 │ │ │ │ mov r3, r4 │ │ │ │ - bl 5a2c3c │ │ │ │ + bl 5a2bec │ │ │ │ ldr.w r3, [pc, #1748] @ 3304dc │ │ │ │ ldrb.w r1, [r4, #85] @ 0x55 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ and.w r6, r1, #15 │ │ │ │ ldr.w r2, [r8, r3] │ │ │ │ ldrb.w r3, [r4, #84] @ 0x54 │ │ │ │ @@ -408690,15 +408699,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3301ec │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, sl │ │ │ │ - bl 6a9768 │ │ │ │ + bl 6a9718 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -408796,15 +408805,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 32ffe6 │ │ │ │ ldr.w r0, [pc, #1308] @ 3304f8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -408927,15 +408936,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #968] @ (330508 ) │ │ │ │ mov.w r9, r6, lsl #4 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #264 @ 0x108 │ │ │ │ - bl 5a2c3c │ │ │ │ + bl 5a2bec │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #16 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ add.w sl, r4, #128 @ 0x80 │ │ │ │ @@ -409055,15 +409064,15 @@ │ │ │ │ add.w r0, sl, #56 @ 0x38 │ │ │ │ strd fp, r6, [sl, #44] @ 0x2c │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ strd r3, r6, [sl, #128] @ 0x80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ str.w r3, [sl, #132] @ 0x84 │ │ │ │ - bl 6b39cc │ │ │ │ + bl 6b397c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w sl, [r4, #8] │ │ │ │ mov r0, sl │ │ │ │ str.w r3, [sl, #148] @ 0x94 │ │ │ │ str.w r5, [sl, #28] │ │ │ │ str.w r6, [sl, #52] @ 0x34 │ │ │ │ bl 32ddf8 │ │ │ │ @@ -409100,15 +409109,15 @@ │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #484] @ (330510 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd sl, r1, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3300d6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 32690c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409130,15 +409139,15 @@ │ │ │ │ bpl.w 32fa00 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #404] @ (330518 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 32fa00 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 3258f0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409161,15 +409170,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #320] @ (330520 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.w 32fa46 │ │ │ │ ldr r3, [pc, #308] @ (330524 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32fe2a │ │ │ │ @@ -409182,15 +409191,15 @@ │ │ │ │ ldr r0, [pc, #280] @ (330528 ) │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, #332] @ 0x14c │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32fe2a │ │ │ │ ldr r2, [pc, #260] @ (33052c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32fbea │ │ │ │ ldr r2, [pc, #192] @ (3304f4 ) │ │ │ │ @@ -409204,15 +409213,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (330530 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 32fbea │ │ │ │ ldr r3, [pc, #208] @ (330534 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32f97c │ │ │ │ @@ -409228,15 +409237,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ strd r1, fp, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 32f97c │ │ │ │ mov r8, r6 │ │ │ │ movw r6, #16425 @ 0x4029 │ │ │ │ b.n 32ff9e │ │ │ │ ldr r3, [pc, #144] @ (33053c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -409247,15 +409256,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32fb94 │ │ │ │ ldr r0, [pc, #120] @ (330540 ) │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.w 32fb94 │ │ │ │ nop │ │ │ │ sxtb r2, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @@ -409265,49 +409274,49 @@ │ │ │ │ @ instruction: 0xffffe54e │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldrb r7, [r2, #0] │ │ │ │ vtbl.8 d17, {d31}, d8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r4, r6, r7} │ │ │ │ + stmia r1!, {r7} │ │ │ │ movs r3, r7 │ │ │ │ - and.w r0, sl, fp, lsl #1 │ │ │ │ - str r4, [sp, #424] @ 0x1a8 │ │ │ │ + @ instruction: 0xe9ba004b │ │ │ │ + str r4, [sp, #104] @ 0x68 │ │ │ │ movs r3, r7 │ │ │ │ b.n 330900 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r5, [r0, #19] │ │ │ │ vshr.u64 d20, d16, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #624] @ (330788 ) │ │ │ │ movs r0, r0 │ │ │ │ - it cs │ │ │ │ - movcs r3, r7 │ │ │ │ + bkpt 0x00d8 │ │ │ │ + movs r3, r7 │ │ │ │ cmp r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - itet eq │ │ │ │ - moveq r3, r7 │ │ │ │ - addne r7, #204 @ 0xcc │ │ │ │ + bkpt 0x00ba │ │ │ │ + movs r3, r7 │ │ │ │ + adds r7, #204 @ 0xcc │ │ │ │ + movs r0, r0 │ │ │ │ + itee ne │ │ │ │ + movne r3, r7 │ │ │ │ + cmpeq r4, #196 @ 0xc4 │ │ │ │ moveq r0, r0 │ │ │ │ - ittt vs │ │ │ │ - movvs r3, r7 │ │ │ │ - cmpvs r4, #196 @ 0xc4 │ │ │ │ - movvs r0, r0 │ │ │ │ - bkpt 0x00ea │ │ │ │ + bkpt 0x009a │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r5, r6, r7, pc} │ │ │ │ + pop {r1, r3, r4, r7, pc} │ │ │ │ movs r3, r7 │ │ │ │ movs r0, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0056 │ │ │ │ + bkpt 0x0006 │ │ │ │ movs r3, r7 │ │ │ │ mov.w r8, #0 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 32ff9e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -409331,30 +409340,30 @@ │ │ │ │ bl 32cc10 │ │ │ │ mov r6, r0 │ │ │ │ b.n 32ff66 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #12544 @ 0x3100 │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ b.n 330228 │ │ │ │ mov.w fp, #0 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ b.n 330132 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb.w r3, [r3, #210] @ 0xd2 │ │ │ │ lsl.w r6, fp, r3 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.w 330792 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ beq.n 33067e │ │ │ │ ldr r1, [pc, #452] @ (33079c ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -409369,15 +409378,15 @@ │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 32fb62 │ │ │ │ ldr.w r3, [r8, #32] │ │ │ │ mov r7, r3 │ │ │ │ mov r0, r7 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a9768 │ │ │ │ + bl 6a9718 │ │ │ │ b.w 32fb9c │ │ │ │ movs r6, #2 │ │ │ │ b.n 3305fc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ @@ -409412,25 +409421,25 @@ │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ beq.w 3301de │ │ │ │ ldr r0, [pc, #316] @ (3307a8 ) │ │ │ │ mov r1, r6 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ b.n 32feae │ │ │ │ ldr r1, [pc, #300] @ (3307ac ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #8] │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 5a0ff4 │ │ │ │ + bl 5a0fa4 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 32fb62 │ │ │ │ movw r6, #16771 @ 0x4183 │ │ │ │ b.n 32feae │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32ffe6 │ │ │ │ @@ -409443,15 +409452,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32ffe6 │ │ │ │ ldr r0, [pc, #232] @ (3307b4 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 32ffe6 │ │ │ │ movs r6, #2 │ │ │ │ b.n 330132 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ mov.w r6, #16512 @ 0x4080 │ │ │ │ str.w r3, [sl, #144] @ 0x90 │ │ │ │ @@ -409474,15 +409483,15 @@ │ │ │ │ bpl.w 3300d6 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #152] @ (3307bc ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3300d6 │ │ │ │ ldr r3, [pc, #128] @ (3307b8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3300c6 │ │ │ │ ldr r3, [pc, #96] @ (3307a4 ) │ │ │ │ @@ -409494,53 +409503,53 @@ │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3300c6 │ │ │ │ ldr r3, [pc, #68] @ (3307b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3300b6 │ │ │ │ ldr r3, [pc, #40] @ (3307a4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3300b6 │ │ │ │ ldr r0, [pc, #60] @ (3307c4 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3300b6 │ │ │ │ bl 22600c │ │ │ │ blx 225330 │ │ │ │ nop │ │ │ │ b.n 330f82 │ │ │ │ vrshr.u64 , q4, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, r5, pc} │ │ │ │ + pop {r1, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ b.n 330e42 │ │ │ │ vtbl.8 d17, {d31}, d8 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r4, r4 │ │ │ │ + hlt 0x0014 │ │ │ │ movs r3, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #528] @ 0x210 │ │ │ │ + str r4, [sp, #208] @ 0xd0 │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [sp, #304] @ 0x130 │ │ │ │ + str r3, [sp, #1008] @ 0x3f0 │ │ │ │ movs r3, r7 │ │ │ │ - rev r6, r4 │ │ │ │ + cbnz r6, 3307fc │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w r2, [pc, #2876] @ 331318 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -409708,15 +409717,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ bcc.w 3311a8 │ │ │ │ adds r2, #1 │ │ │ │ ldrh.w r1, [ip, #234] @ 0xea │ │ │ │ subs r4, r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 330b66 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 326ec0 │ │ │ │ @@ -409894,15 +409903,15 @@ │ │ │ │ ldr.w r0, [pc, #1976] @ 331360 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #1976] @ 331364 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ - bl 6a9718 │ │ │ │ + bl 6a96c8 │ │ │ │ adds r3, r6, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ strd r3, r3, [r0, #32] │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ strb.w r3, [r0, #40] @ 0x28 │ │ │ │ @@ -409953,19 +409962,19 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r0, [pc, #1828] @ 331370 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ b.n 330b96 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ - bl 6a9768 │ │ │ │ + bl 6a9718 │ │ │ │ b.n 330a14 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 330c66 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ @@ -410014,15 +410023,15 @@ │ │ │ │ ldreq.w r3, [r9, #424] @ 0x1a8 │ │ │ │ addeq r3, #64 @ 0x40 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r3, r5, #64 @ 0x40 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #24] │ │ │ │ blx 2231cc │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ @@ -410179,15 +410188,15 @@ │ │ │ │ ldr.w r3, [pc, #1220] @ 33135c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 330e7a │ │ │ │ ldr.w r0, [pc, #1240] @ 33137c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 330e7a │ │ │ │ ldr.w r3, [pc, #1144] @ 331328 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330872 │ │ │ │ ldr.w r2, [pc, #1220] @ 331380 │ │ │ │ @@ -410343,15 +410352,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #848] @ (331388 ) │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #288 @ 0x120 │ │ │ │ - bl 5a2c3c │ │ │ │ + bl 5a2bec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r3, [r0, #32] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r4, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ str r1, [r0, #28] │ │ │ │ @@ -410372,15 +410381,15 @@ │ │ │ │ ldr.w r3, [r9, #248] @ 0xf8 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 3312ba │ │ │ │ ldrh.w r2, [r9, #234] @ 0xea │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [fp, #64] @ 0x40 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 3312b4 │ │ │ │ movs r3, #2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r2, fp │ │ │ │ @@ -410469,29 +410478,29 @@ │ │ │ │ bpl.w 330b66 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [pc, #540] @ (331398 ) │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 330b66 │ │ │ │ ldr r3, [pc, #496] @ (331378 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330e7a │ │ │ │ ldr r3, [pc, #456] @ (33135c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 330e7a │ │ │ │ ldr r0, [pc, #508] @ (33139c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 330e7a │ │ │ │ movw r6, #16824 @ 0x41b8 │ │ │ │ b.n 330a14 │ │ │ │ ldr.w r2, [r4, #424] @ 0x1a8 │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r1, [r4, #316] @ 0x13c │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -410535,15 +410544,15 @@ │ │ │ │ ldr.w r3, [r9, #248] @ 0xf8 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3312ba │ │ │ │ ldrh.w r2, [r9, #234] @ 0xea │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r4, #64] @ 0x40 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3312b4 │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r1, r7 │ │ │ │ @@ -410579,15 +410588,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (33135c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 330b66 │ │ │ │ ldr r0, [pc, #272] @ (3313a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 330b66 │ │ │ │ mov r6, r8 │ │ │ │ b.w 330a14 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov ip, r5 │ │ │ │ b.n 330d76 │ │ │ │ movs r2, #15 │ │ │ │ @@ -410630,102 +410639,102 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 330f5a │ │ │ │ ldr r0, [pc, #164] @ (3313ac ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 330f5a │ │ │ │ add r3, pc, #160 @ (adr r3, 3313bc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #112 @ (adr r3, 331394 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb898 │ │ │ │ + @ instruction: 0xb848 │ │ │ │ movs r3, r7 │ │ │ │ add r0, pc, #960 @ (adr r0, 3316f4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb6e0 │ │ │ │ + @ instruction: 0xb690 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb6e0 │ │ │ │ + @ instruction: 0xb690 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb600 │ │ │ │ + push {r4, r5, r7, lr} │ │ │ │ movs r3, r7 │ │ │ │ - push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + push {r2, r3, r5, r7, lr} │ │ │ │ movs r3, r7 │ │ │ │ - push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + push {r2, r3, r5, r7, lr} │ │ │ │ movs r3, r7 │ │ │ │ - push {r2, r4, r5, r6, r7, lr} │ │ │ │ + push {r2, r5, r7, lr} │ │ │ │ movs r3, r7 │ │ │ │ - push {r2, r3, r5, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r7, lr} │ │ │ │ movs r3, r7 │ │ │ │ ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r2, r6, r7, lr} │ │ │ │ + push {r2, r4, r5, r6, lr} │ │ │ │ movs r3, r7 │ │ │ │ - push {r2, r4, r5, r6, r7} │ │ │ │ + push {r2, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 331284 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r7, [r2, #36] @ 0x24 │ │ │ │ @ instruction: 0xffff9ef8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r2, r3} │ │ │ │ + cbz r4, 3313de │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb786 │ │ │ │ + @ instruction: 0xb736 │ │ │ │ movs r3, r7 │ │ │ │ ldr r4, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #44] @ 0x2c │ │ │ │ + ldrh r4, [r1, #42] @ 0x2a │ │ │ │ movs r3, r7 │ │ │ │ - cbz r6, 3313ac │ │ │ │ + cbz r6, 331398 │ │ │ │ movs r3, r7 │ │ │ │ bcc.n 331394 │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r7, [r1, #92] @ 0x5c │ │ │ │ vqrshrun.s64 d22, , #1 │ │ │ │ @ instruction: 0xffff5d25 │ │ │ │ vtbl.8 d20, {d31- │ │ │ │ movs r3, r7 │ │ │ │ ldr r3, [pc, #648] @ (33163c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330f46 │ │ │ │ ldr r3, [pc, #640] @ (331640 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 330f46 │ │ │ │ ldr r0, [pc, #632] @ (331644 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 330f46 │ │ │ │ ldr r3, [pc, #624] @ (331648 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 331030 │ │ │ │ ldr r3, [pc, #604] @ (331640 ) │ │ │ │ @@ -410736,15 +410745,15 @@ │ │ │ │ ldr r0, [pc, #604] @ (33164c ) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 331030 │ │ │ │ ldr r3, [pc, #588] @ (331650 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330ff2 │ │ │ │ ldr r3, [pc, #560] @ (331640 ) │ │ │ │ @@ -410755,15 +410764,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #564] @ (331654 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 330ff2 │ │ │ │ ldrb.w r3, [fp, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq.w 3312a6 │ │ │ │ cmp r3, #15 │ │ │ │ beq.w 330a14 │ │ │ │ @@ -410779,15 +410788,15 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 330fda │ │ │ │ ldr r0, [pc, #508] @ (33165c ) │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 330fda │ │ │ │ ldr r3, [pc, #492] @ (331660 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3311ea │ │ │ │ ldr r3, [pc, #448] @ (331640 ) │ │ │ │ @@ -410798,15 +410807,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #472] @ (331664 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3311ea │ │ │ │ ldr r3, [pc, #448] @ (331660 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 331074 │ │ │ │ ldr r3, [pc, #404] @ (331640 ) │ │ │ │ @@ -410817,15 +410826,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #428] @ (331668 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 331074 │ │ │ │ ldr r3, [pc, #384] @ (331650 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 331430 │ │ │ │ ldr r3, [pc, #360] @ (331640 ) │ │ │ │ @@ -410853,15 +410862,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #348] @ (331670 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3310d4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 324bb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 330f48 │ │ │ │ @@ -410894,15 +410903,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 330a14 │ │ │ │ ldr r0, [pc, #240] @ (331678 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 330a14 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #224] @ (33167c ) │ │ │ │ movw r2, #4722 @ 0x1272 │ │ │ │ ldr r1, [pc, #224] @ (331680 ) │ │ │ │ add r3, pc │ │ │ │ @@ -410921,15 +410930,15 @@ │ │ │ │ bpl.w 3310f4 │ │ │ │ ldr r0, [pc, #192] @ (331688 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 3310f4 │ │ │ │ ldr r3, [pc, #172] @ (33168c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3312cc │ │ │ │ @@ -410938,26 +410947,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3312cc │ │ │ │ ldr r0, [pc, #152] @ (331690 ) │ │ │ │ mov r6, r4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 330a14 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 3312c2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #132] @ (331694 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3314e2 │ │ │ │ ldr r3, [pc, #116] @ (331698 ) │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #116] @ (33169c ) │ │ │ │ ldr r0, [pc, #116] @ (3316a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -410966,61 +410975,61 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ bl 225fdc │ │ │ │ nop │ │ │ │ movs r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r0 │ │ │ │ + cbz r0, 331684 │ │ │ │ movs r3, r7 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #456 @ 0x1c8 │ │ │ │ + sub sp, #136 @ 0x88 │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r6, r4 │ │ │ │ + sxtb r6, r2 │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 331694 │ │ │ │ + cbz r6, 331680 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 3316a6 │ │ │ │ + cbz r4, 331692 │ │ │ │ movs r3, r7 │ │ │ │ - cbz r6, 33169e │ │ │ │ + cbz r6, 33168a │ │ │ │ movs r3, r7 │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #560 @ 0x230 │ │ │ │ + add r7, sp, #240 @ 0xf0 │ │ │ │ movs r3, r7 │ │ │ │ str r0, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #248 @ 0xf8 │ │ │ │ + add r7, sp, #952 @ 0x3b8 │ │ │ │ movs r3, r7 │ │ │ │ - bmi.n 331768 │ │ │ │ + bmi.n 3316c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r2, #27] │ │ │ │ + ldrb r6, [r0, #26] │ │ │ │ movs r3, r7 │ │ │ │ mvns r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #624 @ 0x270 │ │ │ │ + add r6, sp, #304 @ 0x130 │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #488 @ 0x1e8 │ │ │ │ + add r7, sp, #168 @ 0xa8 │ │ │ │ movs r3, r7 │ │ │ │ - sub sp, #216 @ 0xd8 │ │ │ │ + add sp, #408 @ 0x198 │ │ │ │ movs r3, r7 │ │ │ │ - bcc.n 331670 │ │ │ │ + bcc.n 3315d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r6, #18] │ │ │ │ + strh r4, [r4, #16] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r1, #18] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #176] @ (331768 ) │ │ │ │ @@ -411048,15 +411057,15 @@ │ │ │ │ movwcs r0, #16386 @ 0x4002 │ │ │ │ bcs.n 33172a │ │ │ │ ldr r2, [pc, #120] @ (331770 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 6926a8 │ │ │ │ + bl 692658 │ │ │ │ rsbs r2, r5, #512 @ 0x200 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ sbc.w r4, r4, r4, lsl #1 │ │ │ │ cmp r8, r2 │ │ │ │ sbcs r3, r4 │ │ │ │ add.w r1, r7, #128 @ 0x80 │ │ │ │ @@ -411089,15 +411098,15 @@ │ │ │ │ bl 32712c │ │ │ │ b.n 33172a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ str r4, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #40 @ 0x28 │ │ │ │ + add r7, sp, #744 @ 0x2e8 │ │ │ │ movs r3, r7 │ │ │ │ str r3, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -411201,15 +411210,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33181c │ │ │ │ ldr r0, [pc, #44] @ (3318c8 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 33181c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #256] @ 0x100 │ │ │ │ @@ -411218,15 +411227,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [pc, #32] @ (3318e4 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #432 @ 0x1b0 │ │ │ │ + add r6, sp, #112 @ 0x70 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -411356,15 +411365,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (331a70 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 331a18 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #968] @ 0x3c8 │ │ │ │ @@ -411373,15 +411382,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #152 @ 0x98 │ │ │ │ + add r4, sp, #856 @ 0x358 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-32] │ │ │ │ mov r7, r0 │ │ │ │ @@ -411467,15 +411476,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (331b98 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 331ac8 │ │ │ │ ldr r0, [pc, #44] @ (331b9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r1, [r5, #83] @ 0x53 │ │ │ │ b.n 331ac8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ str r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -411485,15 +411494,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #224 @ 0xe0 │ │ │ │ + add r3, sp, #928 @ 0x3a0 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -411619,15 +411628,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 331bfa │ │ │ │ ldr r0, [pc, #40] @ (331d30 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 331bfa │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r5, #56] @ 0x38 │ │ │ │ @@ -411636,15 +411645,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #880 @ 0x370 │ │ │ │ + add r2, sp, #560 @ 0x230 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub.w sp, sp, #548 @ 0x224 │ │ │ │ ldr r3, [pc, #272] @ (331e5c ) │ │ │ │ @@ -411679,15 +411688,15 @@ │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ mov r7, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ cbz r3, 331dc4 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -411753,15 +411762,15 @@ │ │ │ │ bl 324c9c │ │ │ │ b.n 331de6 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #216 @ 0xd8 │ │ │ │ + add r1, sp, #920 @ 0x398 │ │ │ │ movs r3, r7 │ │ │ │ ldrh r4, [r6, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -411834,15 +411843,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 331e94 │ │ │ │ ldr r0, [pc, #76] @ (331f80 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 331e94 │ │ │ │ cbz r2, 331f62 │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 331f62 │ │ │ │ @@ -411860,15 +411869,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #912 @ 0x390 │ │ │ │ + add r0, sp, #592 @ 0x250 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -412011,15 +412020,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (332148 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3320f4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r4, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r1, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -412028,15 +412037,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #312 @ (adr r6, 332284 ) │ │ │ │ + add r5, pc, #1016 @ (adr r5, 332544 ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r4, r2 │ │ │ │ @@ -412152,15 +412161,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3321aa │ │ │ │ ldr r0, [pc, #52] @ (3322c8 ) │ │ │ │ mov r2, sl │ │ │ │ ldrb.w r1, [r7, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3321aa │ │ │ │ movs r2, #0 │ │ │ │ b.n 332204 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -412172,15 +412181,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #664 @ (adr r5, 332564 ) │ │ │ │ + add r5, pc, #344 @ (adr r5, 332424 ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -412314,15 +412323,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 332326 │ │ │ │ ldr r0, [pc, #44] @ (332470 ) │ │ │ │ uxth r1, r4 │ │ │ │ ldrb.w r2, [r8, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 332326 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r4, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, #62] @ 0x3e │ │ │ │ @@ -412331,15 +412340,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #160 @ (adr r4, 332514 ) │ │ │ │ + add r3, pc, #864 @ (adr r3, 3327d4 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 332580 │ │ │ │ mov r6, r0 │ │ │ │ @@ -412413,15 +412422,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 33249c │ │ │ │ ldr r0, [pc, #76] @ (332590 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 33249c │ │ │ │ cbnz r2, 332570 │ │ │ │ add.w r2, r6, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 332570 │ │ │ │ @@ -412439,15 +412448,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #352 @ (adr r3, 3326f4 ) │ │ │ │ + add r3, pc, #32 @ (adr r3, 3325b4 ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub.w sp, sp, #556 @ 0x22c │ │ │ │ mov r7, r2 │ │ │ │ @@ -412512,15 +412521,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ cbz r3, 332690 │ │ │ │ add.w r2, r8, #362 @ 0x16a │ │ │ │ ldr.w r3, [r3, r2, lsl #2] │ │ │ │ cbz r3, 332690 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ @@ -412548,32 +412557,32 @@ │ │ │ │ b.n 332648 │ │ │ │ add r3, pc, #160 @ (adr r3, 332748 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ movw r5, #51711 @ 0xc9ff │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #136 @ (adr r3, 332748 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strd r0, r1, [r3, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, #116 @ (adr r3, 332748 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #100 @ (adr r3, 332748 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ strd r4, r7, [r3, #112] @ 0x70 │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ @@ -412673,15 +412682,15 @@ │ │ │ │ ldr.w r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 332972 │ │ │ │ add.w r0, r5, #12608 @ 0x3140 │ │ │ │ add.w r9, sp, #60 @ 0x3c │ │ │ │ adds r0, #16 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ - bl 6a1968 │ │ │ │ + bl 6a1918 │ │ │ │ cbnz r0, 332860 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ add.w r9, sp, #24 │ │ │ │ movw r3, #4099 @ 0x1003 │ │ │ │ add.w lr, sp, #20 │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ add.w ip, sp, #60 @ 0x3c │ │ │ │ @@ -412778,15 +412787,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3327d2 │ │ │ │ ldr r0, [pc, #48] @ (332998 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3327d2 │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 3328ae │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ strh r2, [r2, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -412797,15 +412806,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #344] @ 0x158 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3496] @ 0xda8 │ │ │ │ sub.w sp, sp, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #560] @ (332be4 ) │ │ │ │ @@ -412842,15 +412851,15 @@ │ │ │ │ bhi.w 332bda │ │ │ │ add.w r4, r4, #5632 @ 0x1600 │ │ │ │ adds r4, #10 │ │ │ │ ldr.w r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 332bda │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldrd r5, r8, [r0, #40] @ 0x28 │ │ │ │ ldrd r4, r9, [r0, #48] @ 0x30 │ │ │ │ ldrd r6, fp, [r0, #96] @ 0x60 │ │ │ │ ldrd sl, r3, [r0, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsrs r4, r4, #9 │ │ │ │ @@ -412875,23 +412884,23 @@ │ │ │ │ movw r8, #999 @ 0x3e7 │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ ldrb.w r7, [r5, #2290] @ 0x8f2 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ strb r7, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r3, #32] │ │ │ │ adds.w r0, r4, r8 │ │ │ │ mov.w r1, r9, lsr #9 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrh.w r3, [r5, #2288] @ 0x8f0 │ │ │ │ strd r0, r1, [r2, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ str.w sl, [r2, #64] @ 0x40 │ │ │ │ strd r6, fp, [r2, #80] @ 0x50 │ │ │ │ @@ -412901,29 +412910,29 @@ │ │ │ │ ldrh.w r1, [r2, #3320] @ 0xcf8 │ │ │ │ cmp r1, r3 │ │ │ │ bls.n 332b5c │ │ │ │ ldrh.w r2, [r2, #3322] @ 0xcfa │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 332b5c │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r0, r0, r2 │ │ │ │ movw r2, #61056 @ 0xee80 │ │ │ │ movt r2, #54 @ 0x36 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strd r0, r1, [r3, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 332bd0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -412974,15 +412983,15 @@ │ │ │ │ mov r8, r6 │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cbz r3, 332bc8 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w r8, r8, r3 │ │ │ │ @@ -413121,15 +413130,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 332cf6 │ │ │ │ ldr.w r0, [pc, #1704] @ 333394 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ ldr.w r2, [pc, #1692] @ 333398 │ │ │ │ ldr.w r3, [pc, #1664] @ 333380 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -413159,15 +413168,15 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strd sl, r3, [sp] │ │ │ │ ubfx r3, r5, #8, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1612] @ 3333a0 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 332c52 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ bne.n 332d6c │ │ │ │ ldrb.w r3, [r3, #2157] @ 0x86d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3332aa │ │ │ │ ldr.w r3, [fp] │ │ │ │ @@ -413182,15 +413191,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 332cf6 │ │ │ │ ldr.w r0, [pc, #1556] @ 3333a4 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 332cf6 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 332cf6 │ │ │ │ ldr.w r3, [pc, #1540] @ 3333a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -413200,15 +413209,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 332cf6 │ │ │ │ ldr.w r0, [pc, #1520] @ 3333ac │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 332cf6 │ │ │ │ add r6, sp, #36 @ 0x24 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 224f44 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -413770,27 +413779,27 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #256] @ 0x100 │ │ │ │ + ldr r3, [sp, #960] @ 0x3c0 │ │ │ │ movs r3, r7 │ │ │ │ ldrb r2, [r1, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #600] @ 0x258 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [sp, #632] @ 0x278 │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #960] @ 0x3c0 │ │ │ │ + str r3, [sp, #640] @ 0x280 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r2, [pc, #3068] @ 333fc0 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -413925,15 +413934,15 @@ │ │ │ │ and.w r2, r2, #1 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3334e6 │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ - bl 6a9ea4 │ │ │ │ + bl 6a9e54 │ │ │ │ ldr.w r2, [pc, #2692] @ 333fcc │ │ │ │ ldr.w r3, [pc, #2684] @ 333fc8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -413952,15 +413961,15 @@ │ │ │ │ bne.n 3334d4 │ │ │ │ mov fp, sl │ │ │ │ ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ movs r6, #1 │ │ │ │ ldr.w r0, [fp, #8] │ │ │ │ ldr.w r1, [fp, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ ldr.w r4, [fp, #72] @ 0x48 │ │ │ │ str.w r1, [fp, #8] │ │ │ │ ldrd r3, r2, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33381e │ │ │ │ str.w r2, [r3, #176] @ 0xb0 │ │ │ │ ldrd r2, r3, [r4, #172] @ 0xac │ │ │ │ @@ -414031,15 +414040,15 @@ │ │ │ │ ldr.w r1, [pc, #2424] @ 333fdc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [fp] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #112] @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r6, [sp, #116] @ 0x74 │ │ │ │ ldr.w r2, [fp, #12] │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ @@ -414640,15 +414649,15 @@ │ │ │ │ lsrs r3, r5, #8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #0 │ │ │ │ bfi r6, r3, #24, #8 │ │ │ │ mov r3, r4 │ │ │ │ ands r7, r6 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ - bl 6a9718 │ │ │ │ + bl 6a96c8 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [r0, #28] │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ sub.w r2, r6, #4294967295 @ 0xffffffff │ │ │ │ clz r2, r2 │ │ │ │ str r4, [r0, #24] │ │ │ │ @@ -414687,15 +414696,15 @@ │ │ │ │ ldr r1, [pc, #960] @ (334034 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ ldr.w r3, [r0, #2240] @ 0x8c0 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr.w lr, [r4, #68] @ 0x44 │ │ │ │ @@ -414845,15 +414854,15 @@ │ │ │ │ bpl.w 33380c │ │ │ │ ldr r0, [pc, #508] @ (334040 ) │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #68] @ 0x44 │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 33380c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrd r3, r7, [r4, #76] @ 0x4c │ │ │ │ and.w r2, r3, #15 │ │ │ │ mov.w r9, r3, lsr #8 │ │ │ │ uxth r5, r7 │ │ │ │ @@ -414984,72 +414993,72 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r0, #23] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 334044 │ │ │ │ + cbz r6, 334030 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #162 @ 0xa2 │ │ │ │ + adds r1, #82 @ 0x52 │ │ │ │ movs r2, r7 │ │ │ │ - bvc.n 334088 │ │ │ │ + bvc.n 333fe8 │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [sp, #688] @ 0x2b0 │ │ │ │ + str r2, [sp, #368] @ 0x170 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r6, #50] @ 0x32 │ │ │ │ + ldrh r4, [r4, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r1, #52] @ 0x34 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r0, #60] @ 0x3c │ │ │ │ + ldrh r0, [r6, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r4, #58] @ 0x3a │ │ │ │ + ldrh r0, [r2, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r1, #60] @ 0x3c │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r4, #60] @ 0x3c │ │ │ │ + ldrh r0, [r2, #58] @ 0x3a │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r7, #50] @ 0x32 │ │ │ │ + ldrh r0, [r5, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r1, #52] @ 0x34 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r3, #52] @ 0x34 │ │ │ │ + ldrh r0, [r1, #50] @ 0x32 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r4, #52] @ 0x34 │ │ │ │ + ldrh r4, [r2, #50] @ 0x32 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r7, #52] @ 0x34 │ │ │ │ + ldrh r0, [r5, #50] @ 0x32 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r1, #54] @ 0x36 │ │ │ │ + ldrh r4, [r7, #50] @ 0x32 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r4, #54] @ 0x36 │ │ │ │ + ldrh r0, [r2, #52] @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r6, #54] @ 0x36 │ │ │ │ + ldrh r4, [r4, #52] @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r6, #58] @ 0x3a │ │ │ │ + ldrh r0, [r4, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r0, #60] @ 0x3c │ │ │ │ + ldrh r4, [r6, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ add r7, pc, #432 @ (adr r7, 3341d8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r2, #55 @ 0x37 │ │ │ │ - @ instruction: 0xffffada2 │ │ │ │ + vcvt.u16.f16 q13, q1, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #148 @ 0x94 │ │ │ │ + cmp r3, #68 @ 0x44 │ │ │ │ movs r2, r7 │ │ │ │ - bne.n 3340c4 │ │ │ │ + beq.n 334024 │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #504] @ 0x1f8 │ │ │ │ + str r6, [sp, #184] @ 0xb8 │ │ │ │ movs r3, r7 │ │ │ │ - pop {r2, r3} │ │ │ │ + cbnz r4, 3340b6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, sp, #8 │ │ │ │ + add r2, sp, #712 @ 0x2c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [r4, #80] @ 0x50 │ │ │ │ ldr r7, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ lsrs r1, r3, #31 │ │ │ │ @@ -415213,15 +415222,15 @@ │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cbz r3, 33422c │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33602a │ │ │ │ strh r6, [r3, #12] │ │ │ │ - bl 5a108c │ │ │ │ + bl 5a103c │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 334218 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r2, [r5, #6] │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ adds r3, #1 │ │ │ │ @@ -415386,15 +415395,15 @@ │ │ │ │ ldr.w r1, [pc, #1880] @ 334b44 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 33d544 │ │ │ │ clz r0, r0 │ │ │ │ cmp r6, #0 │ │ │ │ mov.w r0, r0, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -415513,15 +415522,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.n 33455c │ │ │ │ ldr.w r0, [pc, #1536] @ 334b54 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ movw r8, #16385 @ 0x4001 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ strh.w r8, [r4, #12] │ │ │ │ bl 324e64 │ │ │ │ b.w 333638 │ │ │ │ ldr.w r3, [pc, #1508] @ 334b58 │ │ │ │ @@ -415716,15 +415725,15 @@ │ │ │ │ cmn.w r7, #258 @ 0x102 │ │ │ │ it cs │ │ │ │ movwcs r8, #16655 @ 0x410f │ │ │ │ bcs.w 33380c │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ b.w 33380c │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ - bl 6a9768 │ │ │ │ + bl 6a9718 │ │ │ │ b.w 33380c │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3348c4 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #25 │ │ │ │ bhi.w 334e3a │ │ │ │ tbh [pc, r3, lsl #1] │ │ │ │ @@ -415764,15 +415773,15 @@ │ │ │ │ b.w 333fa4 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #840] @ (334b6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, sl, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r6, r2, #31 │ │ │ │ bmi.w 3338ac │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -415790,15 +415799,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 334580 │ │ │ │ ldr r0, [pc, #788] @ (334b74 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 334580 │ │ │ │ ldr r3, [pc, #772] @ (334b78 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -415808,15 +415817,15 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 334580 │ │ │ │ ldr r0, [pc, #748] @ (334b7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 334580 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 3348bc │ │ │ │ ldr r3, [pc, #736] @ (334b80 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -415826,15 +415835,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 3348bc │ │ │ │ ldr r0, [pc, #720] @ (334b84 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ mov.w r8, #16640 @ 0x4100 │ │ │ │ b.w 33380c │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #26 │ │ │ │ bhi.w 3347c0 │ │ │ │ add r2, pc, #8 @ (adr r2, 3348d8 ) │ │ │ │ ldr.w r0, [r2, r3, lsl #2] │ │ │ │ @@ -415948,23 +415957,23 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 334a16 │ │ │ │ ldr r0, [pc, #384] @ (334b90 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ movw r8, #16642 @ 0x4102 │ │ │ │ b.w 33380c │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33380c │ │ │ │ movs r2, #7 │ │ │ │ strh r2, [r3, #12] │ │ │ │ - bl 5a10d0 │ │ │ │ + bl 5a1080 │ │ │ │ b.w 33380c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3349ea │ │ │ │ ldr r3, [pc, #344] @ (334b94 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -415976,15 +415985,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 3349ea │ │ │ │ ldr r0, [pc, #324] @ (334b98 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3349ea │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3349ea │ │ │ │ ldr r3, [pc, #312] @ (334b9c ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -415994,15 +416003,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3349ea │ │ │ │ ldr r0, [pc, #296] @ (334ba0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3349ea │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 334a16 │ │ │ │ ldr r3, [pc, #280] @ (334ba4 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -416014,15 +416023,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 334a16 │ │ │ │ ldr r0, [pc, #260] @ (334ba8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 334a16 │ │ │ │ ldr r3, [pc, #252] @ (334bac ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 334ac2 │ │ │ │ ldr r3, [pc, #148] @ (334b4c ) │ │ │ │ @@ -416045,15 +416054,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (334b4c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 334adc │ │ │ │ ldr r0, [pc, #196] @ (334bb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 334adc │ │ │ │ ldr r3, [pc, #188] @ (334bb8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 333654 │ │ │ │ ldr r3, [pc, #68] @ (334b4c ) │ │ │ │ @@ -416061,91 +416070,91 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 333654 │ │ │ │ ldr r0, [pc, #168] @ (334bbc ) │ │ │ │ ldrh.w r2, [fp, #12] │ │ │ │ ldrh.w r1, [fp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 333654 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ b.w 3340dc │ │ │ │ nop │ │ │ │ - add r1, sp, #672 @ 0x2a0 │ │ │ │ + add r1, sp, #352 @ 0x160 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - hlt 0x0006 │ │ │ │ + rev r6, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, sp, #496 @ 0x1f0 │ │ │ │ + add r1, sp, #176 @ 0xb0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #152 @ (adr r6, 334bd8 ) │ │ │ │ + add r5, pc, #856 @ (adr r5, 334e98 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #24 │ │ │ │ + movs r3, #200 @ 0xc8 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r1, {r1, r3, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ asrs r0, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #48] @ 0x30 │ │ │ │ + strh r6, [r4, #46] @ 0x2e │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r5, r6, lr} │ │ │ │ + push {r1, r3, r4, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #840] @ (334eac ) │ │ │ │ + ldr r6, [pc, #520] @ (334d6c ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r7, #14] │ │ │ │ + strh r6, [r5, #12] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r3, #14] │ │ │ │ + strh r6, [r1, #12] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r6, #24] │ │ │ │ + strh r2, [r4, #22] │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #24] │ │ │ │ + strb r0, [r6, #22] │ │ │ │ movs r3, r7 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, r7] │ │ │ │ + strb r0, [r7, r5] │ │ │ │ movs r3, r7 │ │ │ │ cmp r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #44] @ 0x2c │ │ │ │ + strh r2, [r3, #42] @ 0x2a │ │ │ │ movs r3, r7 │ │ │ │ - cbz r0, 334bb0 │ │ │ │ + cbz r0, 334b9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #48] @ 0x30 │ │ │ │ + strh r0, [r4, #46] @ 0x2e │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #20] │ │ │ │ + strh r4, [r4, #18] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #12] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ movs r3, r7 │ │ │ │ add r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + strh r4, [r5, #18] │ │ │ │ movs r3, r7 │ │ │ │ adds r6, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #10] │ │ │ │ + ldrh r4, [r3, #8] │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #14] │ │ │ │ + ldrh r2, [r2, #12] │ │ │ │ movs r3, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r8, [r4, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ubfx r5, r8, #16, #8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -416247,15 +416256,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 334944 │ │ │ │ ldr.w r0, [pc, #3028] @ 3358c0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ mov r0, r5 │ │ │ │ blx 2234f4 │ │ │ │ b.w 333ba8 │ │ │ │ mov.w r8, #2 │ │ │ │ mov r0, r7 │ │ │ │ blx 2234f4 │ │ │ │ b.w 33380c │ │ │ │ @@ -416280,15 +416289,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 333fb6 │ │ │ │ ldr.w r0, [pc, #2944] @ 3358c8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 333fb6 │ │ │ │ ldr.w r3, [pc, #2932] @ 3358cc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 334064 │ │ │ │ @@ -416301,15 +416310,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 334064 │ │ │ │ uxtb r7, r7 │ │ │ │ cmp r7, #1 │ │ │ │ bne.w 333808 │ │ │ │ add.w r3, sl, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -416353,15 +416362,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 333f68 │ │ │ │ ldr.w r0, [pc, #2748] @ 3358d8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 333f68 │ │ │ │ tst.w r7, #4128768 @ 0x3f0000 │ │ │ │ movw r5, #343 @ 0x157 │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ b.w 333f68 │ │ │ │ ldr.w r3, [pc, #2720] @ 3358dc │ │ │ │ @@ -416383,15 +416392,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 333808 │ │ │ │ ldr.w r0, [pc, #2672] @ 3358e4 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 333808 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 334ece │ │ │ │ movw r8, #16648 @ 0x4108 │ │ │ │ b.w 33380c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -416408,15 +416417,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 334e88 │ │ │ │ ldr.w r0, [pc, #2616] @ 3358ec │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 334e88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 334ef6 │ │ │ │ movw r8, #16403 @ 0x4013 │ │ │ │ b.w 33380c │ │ │ │ ldr.w r3, [pc, #2584] @ 3358e8 │ │ │ │ @@ -416429,15 +416438,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 334e88 │ │ │ │ ldr.w r0, [pc, #2564] @ 3358f0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 334e88 │ │ │ │ ldr.w r3, [pc, #2556] @ 3358f4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 334ec6 │ │ │ │ @@ -416446,15 +416455,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 334ec6 │ │ │ │ ldr.w r0, [pc, #2532] @ 3358f8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 334ec6 │ │ │ │ movw r8, #16425 @ 0x4029 │ │ │ │ b.n 334d02 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 334d02 │ │ │ │ bic.w r1, r1, r6 │ │ │ │ b.n 334caa │ │ │ │ @@ -416484,26 +416493,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3349ea │ │ │ │ ldr.w r0, [pc, #2440] @ 335904 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3349ea │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2424] @ 335908 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ cmp.w r9, #4 │ │ │ │ it eq │ │ │ │ cmpeq r1, #6 │ │ │ │ beq.w 33439a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -416519,15 +416528,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 334a16 │ │ │ │ ldr.w r0, [pc, #2356] @ 335910 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 334a16 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 331e6c │ │ │ │ mov r8, r0 │ │ │ │ b.w 33380c │ │ │ │ @@ -416604,15 +416613,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r5, [sp] │ │ │ │ ldr.w r0, [pc, #2136] @ 33591c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.w 333e78 │ │ │ │ mvn.w r7, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ add.w r2, r9, r7 │ │ │ │ it ne │ │ │ │ @@ -416762,22 +416771,22 @@ │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ add.w r1, sl, #27904 @ 0x6d00 │ │ │ │ bl 32712c │ │ │ │ mov r8, r0 │ │ │ │ b.w 33380c │ │ │ │ movs r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ add.w r3, sl, #6368 @ 0x18e0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r6, r5, [r3] │ │ │ │ ldrd r9, r8, [r3, #-8] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ subs.w r3, r9, r6 │ │ │ │ sbc.w r5, r8, r5 │ │ │ │ adds r6, r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ bfi r7, r5, #0, #16 │ │ │ │ @@ -416827,15 +416836,15 @@ │ │ │ │ b.n 335348 │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 335398 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 335344 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a1aa4 │ │ │ │ + bl 5a1a54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335344 │ │ │ │ ldr.w r1, [pc, #1480] @ 335924 │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -416850,15 +416859,15 @@ │ │ │ │ ldr.w r3, [pc, #1340] @ 3358bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 333f68 │ │ │ │ ldr.w r0, [pc, #1440] @ 33592c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 333f68 │ │ │ │ ldr.w r1, [pc, #1428] @ 335930 │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ b.n 335362 │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ @@ -416918,15 +416927,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 33504a │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldr.w r0, [pc, #1248] @ 335938 │ │ │ │ add r0, pc │ │ │ │ ldrh.w r1, [r3, #3840] @ 0xf00 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 33504a │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldrh.w r5, [r3, #3320] @ 0xcf8 │ │ │ │ b.w 333f68 │ │ │ │ movs r5, #0 │ │ │ │ b.w 333f68 │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -416954,15 +416963,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3352de │ │ │ │ ldr.w r0, [pc, #1156] @ 335940 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3352de │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -417066,15 +417075,15 @@ │ │ │ │ @ instruction: 0xfaa3ffff │ │ │ │ ldrb.w r0, [r4, #83] @ 0x53 │ │ │ │ ldrh.w r3, [r4, #78] @ 0x4e │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (335948 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r2, [r4, #76] @ 0x4c │ │ │ │ cmp r2, #31 │ │ │ │ bhi.w 3356fc │ │ │ │ add r3, pc, #8 @ (adr r3, 3355ec ) │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -417174,15 +417183,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ bl 32712c │ │ │ │ mov r8, r0 │ │ │ │ b.w 33380c │ │ │ │ ldr r0, [pc, #632] @ (335950 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 335686 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -417206,20 +417215,20 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 333808 │ │ │ │ ldr r0, [pc, #564] @ (335958 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 333808 │ │ │ │ ldr r0, [pc, #556] @ (33595c ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r3, [r2, #2252] @ 0x8cc │ │ │ │ ldrb.w r2, [r2, #2124] @ 0x84c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 333eb8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -417319,19 +417328,19 @@ │ │ │ │ ldrd r6, r7, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 335984 │ │ │ │ add.w r5, sl, #6368 @ 0x18e0 │ │ │ │ movs r0, #1 │ │ │ │ strd r6, r7, [r5, #-8] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ strd r0, r1, [r5] │ │ │ │ b.w 33380c │ │ │ │ ldr r3, [pc, #216] @ (335960 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -417340,108 +417349,108 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 335772 │ │ │ │ ldr r0, [pc, #192] @ (335964 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 335772 │ │ │ │ mov.w r8, #2 │ │ │ │ b.w 33380c │ │ │ │ nop │ │ │ │ - add r6, sp, #560 @ 0x230 │ │ │ │ + add r6, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #19] │ │ │ │ + strb r2, [r6, #17] │ │ │ │ movs r3, r7 │ │ │ │ mov r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #14] │ │ │ │ + strh r4, [r6, #10] │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #40] @ 0x28 │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #46] @ 0x2e │ │ │ │ + strh r4, [r2, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ - add r4, sp, #824 @ 0x338 │ │ │ │ + add r4, sp, #504 @ 0x1f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #22] │ │ │ │ + strh r0, [r6, #18] │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #16] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r6, #14] │ │ │ │ + strh r6, [r4, #12] │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #2] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r6, #30] │ │ │ │ + ldrb r0, [r4, #29] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #31] │ │ │ │ + ldrb r2, [r0, #30] │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #10] │ │ │ │ + ldrb r2, [r0, #9] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r0, #30] │ │ │ │ + strh r0, [r6, #26] │ │ │ │ movs r3, r7 │ │ │ │ - add r1, sp, #600 @ 0x258 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #108 @ 0x6c │ │ │ │ + movs r1, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [pc, #256] @ (335a2c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #0] │ │ │ │ + ldrb r2, [r3, #31] │ │ │ │ movs r3, r7 │ │ │ │ - stmia r1!, {r1, r3, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ lsrs r4, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #21] │ │ │ │ + ldrb r2, [r3, #20] │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, fp │ │ │ │ + cmp r2, r1 │ │ │ │ movs r3, r7 │ │ │ │ mvns r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #14] │ │ │ │ + ldrb r2, [r5, #13] │ │ │ │ movs r3, r7 │ │ │ │ strh r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #13] │ │ │ │ + ldrb r2, [r6, #11] │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #12] │ │ │ │ + ldrb r0, [r2, #11] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r2, #20] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ movs r3, r7 │ │ │ │ adds r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #10] │ │ │ │ + ldrb r2, [r7, #8] │ │ │ │ movs r3, r7 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ movs r1, #8 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -417462,15 +417471,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 335860 │ │ │ │ ldr.w r0, [pc, #1752] @ 33607c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 335860 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.w 33380c │ │ │ │ mov r8, r3 │ │ │ │ b.w 33380c │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -417561,29 +417570,29 @@ │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b.n 335ad0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5a1aac │ │ │ │ + bl 5a1a5c │ │ │ │ cmp r6, r7 │ │ │ │ beq.n 335af0 │ │ │ │ ldr.w r4, [r7, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 335acc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 335ac4 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5a1aa4 │ │ │ │ + bl 5a1a54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335ac4 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 606e28 │ │ │ │ + bl 606dd8 │ │ │ │ b.n 335ac4 │ │ │ │ mov r4, r9 │ │ │ │ b.w 33380c │ │ │ │ ldr.w r0, [pc, #1416] @ 336080 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -417595,15 +417604,15 @@ │ │ │ │ lsls r6, r0, #16 │ │ │ │ bpl.n 335aa0 │ │ │ │ ldr.w r0, [pc, #1392] @ 336084 │ │ │ │ adds r2, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ b.n 335aa0 │ │ │ │ movw r8, #16396 @ 0x400c │ │ │ │ b.w 33380c │ │ │ │ adds r7, #1 │ │ │ │ beq.n 335ba6 │ │ │ │ @@ -417704,15 +417713,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 334212 │ │ │ │ ldr.w r0, [pc, #1060] @ 33608c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [r3, #3116] @ 0xc2c │ │ │ │ ldr.w r5, [r3, r6, lsl #2] │ │ │ │ b.w 334212 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 33275c │ │ │ │ @@ -417791,15 +417800,15 @@ │ │ │ │ ldr r0, [pc, #848] @ (336094 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strd r7, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r5, [sp] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 334150 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3348bc │ │ │ │ @@ -417813,15 +417822,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3348bc │ │ │ │ ldr r0, [pc, #788] @ (33609c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 3348bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 335da0 │ │ │ │ mov.w r8, #268 @ 0x10c │ │ │ │ b.w 33380c │ │ │ │ ldr r3, [pc, #764] @ (3360a0 ) │ │ │ │ @@ -417834,15 +417843,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 335d98 │ │ │ │ ldr r0, [pc, #748] @ (3360a4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 335d98 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 335d6a │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [r2, #2296] @ 0x8f8 │ │ │ │ adds r2, r1, #1 │ │ │ │ cmp r2, r5 │ │ │ │ @@ -417989,15 +417998,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ b.w 333efe │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ @@ -418024,15 +418033,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 333808 │ │ │ │ ldr r0, [pc, #240] @ (3360bc ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 333808 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 334ec6 │ │ │ │ ldr r2, [pc, #220] @ (3360c0 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -418044,15 +418053,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 334ec6 │ │ │ │ ldr r0, [pc, #200] @ (3360c4 ) │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 334ec6 │ │ │ │ mov r0, r5 │ │ │ │ blx 2234f4 │ │ │ │ b.w 33380c │ │ │ │ ldr r3, [pc, #180] @ (3360c8 ) │ │ │ │ movw r2, #6660 @ 0x1a04 │ │ │ │ ldr r1, [pc, #176] @ (3360cc ) │ │ │ │ @@ -418090,82 +418099,82 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, r5] │ │ │ │ + strb r2, [r5, r4] │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #30] │ │ │ │ + strb r6, [r3, #29] │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #116] @ 0x74 │ │ │ │ + ldr r4, [r1, #112] @ 0x70 │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #112] @ 0x70 │ │ │ │ + ldr r6, [r6, #104] @ 0x68 │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #112] @ 0x70 │ │ │ │ + ldr r0, [r3, #108] @ 0x6c │ │ │ │ movs r3, r7 │ │ │ │ movs r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #3] │ │ │ │ + strb r2, [r4, #2] │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #68] @ 0x44 │ │ │ │ + ldr r4, [r6, #60] @ 0x3c │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #16] │ │ │ │ + strb r6, [r7, #14] │ │ │ │ movs r3, r7 │ │ │ │ adds r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #100] @ 0x64 │ │ │ │ + ldr r0, [r6, #92] @ 0x5c │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #88] @ 0x58 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r2, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #90 @ 0x5a │ │ │ │ + adds r4, #10 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #72 @ 0x48 │ │ │ │ + cmp r5, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r4, #14] │ │ │ │ + ldrh r0, [r2, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #66 @ 0x42 │ │ │ │ + adds r3, #242 @ 0xf2 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [r1, #64] @ 0x40 │ │ │ │ + ldr r0, [r7, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [sp, #768] @ 0x300 │ │ │ │ + ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #42 @ 0x2a │ │ │ │ + adds r3, #218 @ 0xda │ │ │ │ movs r3, r7 │ │ │ │ - strb r4, [r5, #14] │ │ │ │ + strb r4, [r3, #13] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r2, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #18 │ │ │ │ + adds r3, #194 @ 0xc2 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #0 │ │ │ │ + cmp r5, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69588c │ │ │ │ + bl 69583c │ │ │ │ cbnz r0, 33611c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ sub.w r0, r4, #52 @ 0x34 │ │ │ │ @@ -418234,15 +418243,15 @@ │ │ │ │ ldr r6, [pc, #364] @ (336358 ) │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r6, pc │ │ │ │ ldr.w r0, [r8, #96] @ 0x60 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr r3, [pc, #348] @ (33635c ) │ │ │ │ ldr r5, [r4, #16] │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3362aa │ │ │ │ @@ -418265,19 +418274,19 @@ │ │ │ │ bne.n 33632c │ │ │ │ add.w r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh.w r3, [r3, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3362ce │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ b.n 33624e │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ blx 2234f4 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -418289,15 +418298,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2234f0 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 59af2c │ │ │ │ + bl 59aedc │ │ │ │ negs r0, r7 │ │ │ │ movw r2, #641 @ 0x281 │ │ │ │ strh r2, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 22385c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -418315,15 +418324,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33620a │ │ │ │ ldr r0, [pc, #168] @ (336368 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 33620a │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ mla r2, r2, r3, r3 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr.w r1, [r8, #200] @ 0xc8 │ │ │ │ @@ -418335,28 +418344,28 @@ │ │ │ │ add.w r8, r5, #24 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 2258a8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b39cc │ │ │ │ + bl 6b397c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3a34 │ │ │ │ + bl 6b39e4 │ │ │ │ ldr r1, [pc, #92] @ (33636c ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0ff4 │ │ │ │ + bl 5a0fa4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #8] │ │ │ │ b.n 33627a │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 33624e │ │ │ │ @@ -418371,31 +418380,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3362a6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (336374 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3362a6 │ │ │ │ ldr r1, [pc, #120] @ (3363d4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #9] │ │ │ │ + strb r2, [r4, #8] │ │ │ │ movs r3, r7 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #192 @ 0xc0 │ │ │ │ + subs r0, #112 @ 0x70 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00336378 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -418454,15 +418463,15 @@ │ │ │ │ bl 32c4ec │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ b.n 3363b6 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #560] @ (336678 ) │ │ │ │ @@ -418490,15 +418499,15 @@ │ │ │ │ ldrh.w r3, [r4, #86] @ 0x56 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh.w r3, [r4, #96] @ 0x60 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r3, [r4, #98] @ 0x62 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [r4, #48] @ 0x30 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #32] │ │ │ │ orr.w r3, r3, r9 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #484] @ (336684 ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -418527,19 +418536,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 336576 │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 3364ea │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 2234f4 │ │ │ │ add.w r0, r5, #24 │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ blx 2234f4 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -418565,43 +418574,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 59af2c │ │ │ │ + bl 59aedc │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ negs r0, r6 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r6, [r4, #32] │ │ │ │ blx 22385c │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 33664e │ │ │ │ movs r7, #0 │ │ │ │ b.n 3364ea │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ b.n 3364ea │ │ │ │ ldr r3, [pc, #264] @ (33668c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3364aa │ │ │ │ ldr r3, [pc, #260] @ (336690 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3364aa │ │ │ │ ldr r0, [pc, #252] @ (336694 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3364aa │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ubfx r0, r2, #10, #4 │ │ │ │ ldrd r2, ip, [r5, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -418682,15 +418691,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 336572 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (33669c ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 336572 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop @ (mov r8, r8) │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -418700,19 +418709,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, ip │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #124] @ 0x7c │ │ │ │ + ldr r0, [r6, #116] @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #166 @ 0xa6 │ │ │ │ + adds r5, #86 @ 0x56 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 003366a0 : │ │ │ │ adds r1, #1 │ │ │ │ cbz r0, 3366a6 │ │ │ │ adds r1, r2, #1 │ │ │ │ cmp r1, #1 │ │ │ │ @@ -418762,25 +418771,25 @@ │ │ │ │ ldr r6, [pc, #100] @ (336784 ) │ │ │ │ mov r7, r1 │ │ │ │ ldrh r3, [r5, #32] │ │ │ │ add r6, pc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 59ff7c │ │ │ │ + bl 59ff2c │ │ │ │ ldr r3, [pc, #88] @ (336788 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 336762 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 2234f4 │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r4 │ │ │ │ blx 2234f4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -418795,25 +418804,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 336736 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #24] @ (336794 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 336736 │ │ │ │ mvns r2, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #116] @ 0x74 │ │ │ │ + ldr r4, [r7, #108] @ 0x6c │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -418831,15 +418840,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #208] @ 0xd0 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #200] @ 0xc8 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 59ff7c │ │ │ │ + bl 59ff2c │ │ │ │ ldr r3, [pc, #164] @ (336888 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 33685e │ │ │ │ cbnz r6, 336852 │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -418850,29 +418859,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 2258a8 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6b3ee4 │ │ │ │ + bl 6b3e94 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6b3a34 │ │ │ │ + bl 6b39e4 │ │ │ │ ldr r1, [pc, #104] @ (33688c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0ff4 │ │ │ │ + bl 5a0fa4 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -418893,27 +418902,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3367ee │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (336898 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3367ee │ │ │ │ muls r4, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #100] @ 0x64 │ │ │ │ + ldr r0, [r4, #96] @ 0x60 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -418931,15 +418940,15 @@ │ │ │ │ ldrh.w r2, [r2, #208] @ 0xd0 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [r3, #200] @ 0xc8 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov fp, r2 │ │ │ │ - bl 59ff7c │ │ │ │ + bl 59ff2c │ │ │ │ ldr r3, [pc, #124] @ (336960 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 336934 │ │ │ │ cbnz r6, 336928 │ │ │ │ mul.w r2, sl, r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -418949,15 +418958,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ adds r4, #28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1040 │ │ │ │ + bl 5a0ff0 │ │ │ │ str r0, [r5, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -418978,27 +418987,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3368ec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (336970 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3368ec │ │ │ │ nop │ │ │ │ negs r2, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ blxns lr │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #84] @ 0x54 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00336974 : │ │ │ │ add.w ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ ldrb.w r0, [r0, #237] @ 0xed │ │ │ │ @@ -419287,15 +419296,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #112] @ (336d00 ) │ │ │ │ ldr.w r2, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r2, r8 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 336b62 │ │ │ │ ldr r1, [pc, #92] @ (336d04 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 336a4a │ │ │ │ ldr r1, [pc, #72] @ (336cfc ) │ │ │ │ @@ -419307,38 +419316,38 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #68] @ (336d08 ) │ │ │ │ vldr d7, [r4] │ │ │ │ ldr.w r2, [r7, #216] @ 0xd8 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 336a4a │ │ │ │ blx 225330 │ │ │ │ asrs r2, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #40] @ 0x28 │ │ │ │ + ldr r6, [r4, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #44] @ 0x2c │ │ │ │ + ldr r4, [r2, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00336d0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -419646,15 +419655,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 336ee8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ldr r0, [pc, #712] @ (33733c ) │ │ │ │ rev r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r3, [r9, #237] @ 0xed │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 336ee8 │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 336e10 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ @@ -419682,15 +419691,15 @@ │ │ │ │ bpl.w 336ee8 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ ldr r0, [pc, #628] @ (337344 ) │ │ │ │ rev16 r1, r1 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ uxth r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r3, [r9, #237] @ 0xed │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 336ee8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ @@ -419791,15 +419800,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 336ec6 │ │ │ │ ldr r0, [pc, #364] @ (33734c ) │ │ │ │ mov r3, ip │ │ │ │ strd r8, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ rev.w ip, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 336ec6 │ │ │ │ ldr r3, [pc, #340] @ (337350 ) │ │ │ │ @@ -419812,15 +419821,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 336fac │ │ │ │ ldr r0, [pc, #316] @ (337354 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r1, r1 │ │ │ │ b.n 336fac │ │ │ │ movw r0, #642 @ 0x282 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ @@ -419838,15 +419847,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3370f6 │ │ │ │ ldr r0, [pc, #260] @ (33735c ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 3370f6 │ │ │ │ ldr r3, [pc, #240] @ (337358 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419856,15 +419865,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 337126 │ │ │ │ ldr r0, [pc, #220] @ (337360 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 337126 │ │ │ │ ldr r3, [pc, #208] @ (337364 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419874,15 +419883,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 336fcc │ │ │ │ ldr r0, [pc, #184] @ (337368 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ rev r1, r1 │ │ │ │ b.n 336fcc │ │ │ │ ldr r3, [pc, #172] @ (33736c ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419895,15 +419904,15 @@ │ │ │ │ bpl.w 337142 │ │ │ │ ldr r0, [pc, #152] @ (337370 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 337142 │ │ │ │ ldr r2, [pc, #136] @ (337374 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 336d98 │ │ │ │ ldr r2, [pc, #64] @ (337338 ) │ │ │ │ @@ -419913,65 +419922,65 @@ │ │ │ │ bpl.w 336d98 │ │ │ │ ldr.w r2, [r6, #216] @ 0xd8 │ │ │ │ ldr r0, [pc, #112] @ (337378 ) │ │ │ │ add r2, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 336d98 │ │ │ │ blx 225330 │ │ │ │ nop │ │ │ │ subs r5, #214 @ 0xd6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #800] @ 0x320 │ │ │ │ + str r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [sp, #280] @ 0x118 │ │ │ │ + str r5, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #992] @ 0x3e0 │ │ │ │ + str r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r4, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r3, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #124] @ 0x7c │ │ │ │ + str r4, [r0, #120] @ 0x78 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ movs r3, r7 │ │ │ │ cmp r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #120] @ 0x78 │ │ │ │ + str r4, [r7, #112] @ 0x70 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #100] @ 0x64 │ │ │ │ + str r4, [r3, #96] @ 0x60 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #100] @ 0x64 │ │ │ │ + str r6, [r1, #96] @ 0x60 │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ + str r2, [r4, #92] @ 0x5c │ │ │ │ movs r3, r7 │ │ │ │ ldr r6, [pc, #272] @ (337478 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #100] @ 0x64 │ │ │ │ + str r0, [r7, #92] @ 0x5c │ │ │ │ movs r3, r7 │ │ │ │ subs r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #108] @ 0x6c │ │ │ │ + str r4, [r7, #100] @ 0x64 │ │ │ │ movs r3, r7 │ │ │ │ blxns r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #80] @ 0x50 │ │ │ │ + str r4, [r7, #72] @ 0x48 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033737c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -419989,22 +419998,22 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5a01a0 │ │ │ │ + bl 5a0150 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r4, #12288 @ 0x3000 │ │ │ │ ldrh.w sl, [r6, #208] @ 0xd0 │ │ │ │ ldrb.w r7, [r6, #210] @ 0xd2 │ │ │ │ mov r1, sl │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldrb.w r3, [r4, #237] @ 0xed │ │ │ │ lsls r5, r7 │ │ │ │ movs r1, #0 │ │ │ │ lsl.w r7, r0, r7 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ lsls r2, r3, #28 │ │ │ │ @@ -420046,15 +420055,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, sl │ │ │ │ str.w fp, [sp] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 602f0c │ │ │ │ + bl 602ebc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 337536 │ │ │ │ ldr r3, [pc, #320] @ (33759c ) │ │ │ │ and.w r4, r0, #2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -420131,32 +420140,32 @@ │ │ │ │ ldr r0, [pc, #140] @ (3375a8 ) │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ strd fp, sl, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ b.n 33746e │ │ │ │ ldr r3, [pc, #116] @ (3375ac ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #116] @ (3375b0 ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ ldr r1, [pc, #112] @ (3375b4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #2560 @ 0xa00 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ movs r0, #6 │ │ │ │ ldr r2, [pc, #88] @ (3375b8 ) │ │ │ │ ldr r3, [pc, #52] @ (337598 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -420182,21 +420191,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #120 @ 0x78 │ │ │ │ + movs r1, #40 @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r2, [r6, #56] @ 0x38 │ │ │ │ + ldrh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #156 @ 0x9c │ │ │ │ + movs r1, #76 @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r1, #68] @ 0x44 │ │ │ │ movs r3, r7 │ │ │ │ adds r5, #170 @ 0xaa │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -420316,15 +420325,15 @@ │ │ │ │ ldrh r2, [r4, #32] │ │ │ │ ldr r0, [pc, #52] @ (33771c ) │ │ │ │ mov r1, r2 │ │ │ │ strd fp, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r6, #15 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 337626 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -420334,15 +420343,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r0, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #48] @ 0x30 │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00337720 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -420418,19 +420427,19 @@ │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 337946 │ │ │ │ add.w r8, r5, #4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 6b3e8c │ │ │ │ + bl 6b3e3c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r5 │ │ │ │ blx 2234f4 │ │ │ │ ldr r1, [pc, #840] @ (337b68 ) │ │ │ │ ldr r2, [pc, #824] @ (337b5c ) │ │ │ │ add r1, pc │ │ │ │ @@ -420472,18 +420481,18 @@ │ │ │ │ movne r3, #16 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 2231cc │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ add.w r0, r5, #28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6b39cc │ │ │ │ + bl 6b397c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldrd r2, r0, [sp, #40] @ 0x28 │ │ │ │ - bl 6b3a34 │ │ │ │ + bl 6b39e4 │ │ │ │ ldrb.w r1, [r9, #237] @ 0xed │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #28 │ │ │ │ add r0, r2 │ │ │ │ bmi.n 3378bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -420533,19 +420542,19 @@ │ │ │ │ b.n 3378da │ │ │ │ add.w r8, r5, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 2258a8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b39cc │ │ │ │ + bl 6b397c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3a34 │ │ │ │ + bl 6b39e4 │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 337af2 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [r5, #20] │ │ │ │ @@ -420570,19 +420579,19 @@ │ │ │ │ blx 2258a8 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov fp, r3 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6b39cc │ │ │ │ + bl 6b397c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - bl 6b3a34 │ │ │ │ + bl 6b39e4 │ │ │ │ and.w r3, r6, #8 │ │ │ │ cbz r3, 3379de │ │ │ │ ldrb.w r3, [r7, #228] @ 0xe4 │ │ │ │ ldrh.w r2, [r7, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 337acc │ │ │ │ cmp r2, #16 │ │ │ │ @@ -420625,43 +420634,43 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 336d0c │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 337800 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r1, [pc, #268] @ (337b6c ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1040 │ │ │ │ + bl 5a0ff0 │ │ │ │ b.n 337a96 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #232] @ (337b70 ) │ │ │ │ ldrd r0, r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5a0e80 │ │ │ │ + bl 5a0e30 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw fp, #65535 @ 0xffff │ │ │ │ b.n 33781e │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ b.n 3379fe │ │ │ │ ldr r1, [pc, #204] @ (337b74 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -420673,15 +420682,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3377c6 │ │ │ │ ldr r0, [pc, #188] @ (337b7c ) │ │ │ │ and.w r2, r6, #15 │ │ │ │ lsrs r1, r3, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3377c6 │ │ │ │ cmp r2, #8 │ │ │ │ bne.n 3379de │ │ │ │ b.n 3379fc │ │ │ │ lsls r3, r6, #31 │ │ │ │ bpl.n 337a10 │ │ │ │ movw fp, #385 @ 0x181 │ │ │ │ @@ -420692,31 +420701,31 @@ │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 3369e4 │ │ │ │ b.n 337a46 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r1, [pc, #116] @ (337b80 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0ff4 │ │ │ │ + bl 5a0fa4 │ │ │ │ b.n 337a96 │ │ │ │ lsls r1, r6, #31 │ │ │ │ bpl.w 337a10 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ands r2, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -420745,15 +420754,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 0, pc, cr13, cr15, {7} @ │ │ │ │ lsrs r0, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r0, r6] │ │ │ │ + ldrsh r4, [r6, r4] │ │ │ │ movs r3, r7 │ │ │ │ stc 15, cr15, [r5], {255} @ 0xff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -420851,15 +420860,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 337c24 │ │ │ │ ldr r0, [pc, #100] @ (337cf0 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 337c24 │ │ │ │ ldr r0, [pc, #88] @ (337cf4 ) │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 337c3e │ │ │ │ ldr r0, [pc, #68] @ (337cec ) │ │ │ │ @@ -420867,54 +420876,54 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 337c3e │ │ │ │ ldr r0, [pc, #68] @ (337cf8 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b.n 337c3e │ │ │ │ ldr r3, [pc, #56] @ (337cfc ) │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #56] @ (337d00 ) │ │ │ │ ldr r0, [pc, #56] @ (337d04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ cmp r7, #86 @ 0x56 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #496] @ 0x1f0 │ │ │ │ + str r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r1, #2 │ │ │ │ + adds r6, r7, #0 │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, r2, #3 │ │ │ │ + adds r0, r0, #2 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, r7] │ │ │ │ + ldrb r0, [r2, r6] │ │ │ │ movs r3, r7 │ │ │ │ strb r0, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r1, r0] │ │ │ │ + ldrb r2, [r7, r6] │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #776] @ 0x308 │ │ │ │ + str r1, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, r2, r7 │ │ │ │ + subs r4, r0, r6 │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, r7, r7 │ │ │ │ + subs r2, r5, r6 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #4] @ (337d10 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ str r6, [r5, #116] @ 0x74 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #100] @ 337d88 │ │ │ │ @@ -420923,15 +420932,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (337d90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #80] @ (337d94 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #80] @ 337d98 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #72] @ (337d9c ) │ │ │ │ @@ -420940,43 +420949,43 @@ │ │ │ │ add r3, pc │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (337da4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6, {r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r5, r7} │ │ │ │ movs r0, r7 │ │ │ │ - adds r6, #246 @ 0xf6 │ │ │ │ + adds r6, #166 @ 0xa6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r5, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #90 @ 0x5a │ │ │ │ + movs r6, #10 │ │ │ │ movs r3, r7 │ │ │ │ asrs r3, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ b.n 337c40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r4, r6] │ │ │ │ + ldrb r2, [r2, r5] │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (337e1c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -420985,15 +420994,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (337e24 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #80] @ (337e28 ) │ │ │ │ add.w r3, r7, #12288 @ 0x3000 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #332] @ 0x14c │ │ │ │ blx 223240 │ │ │ │ @@ -421001,40 +421010,40 @@ │ │ │ │ ldr r1, [pc, #68] @ (337e30 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #52] @ (337e34 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r7, #184 @ 0xb8 │ │ │ │ bl 3dceb0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2234f0 │ │ │ │ nop │ │ │ │ - str r0, [sp, #808] @ 0x328 │ │ │ │ + str r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r4, r5] │ │ │ │ + ldrb r4, [r2, r4] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r1, r1] │ │ │ │ + ldrh r6, [r7, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r2, [r3, r5] │ │ │ │ + ldrb r2, [r1, r4] │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5} │ │ │ │ + ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - adds r6, #62 @ 0x3e │ │ │ │ + adds r5, #238 @ 0xee │ │ │ │ lsls r0, r0, #1 │ │ │ │ - revsh r0, r7 │ │ │ │ + hlt 0x0028 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #12288 @ 0x3000 │ │ │ │ mov r6, r0 │ │ │ │ @@ -421205,37 +421214,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (338044 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, #54] @ 0x36 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r0, r2 │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, r4, r7 │ │ │ │ + adds r2, r2, r6 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r6, [r5, #52] @ 0x34 │ │ │ │ + ldrh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r1, r5] │ │ │ │ + ldrh r0, [r7, r3] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r4, r5] │ │ │ │ + ldrh r4, [r2, r4] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r3, #52] @ 0x34 │ │ │ │ + ldrh r0, [r1, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r5, r2 │ │ │ │ + adds r2, r3, r1 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, r3, r6 │ │ │ │ + adds r6, r1, r5 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r2, [r0, #52] @ 0x34 │ │ │ │ + ldrh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r2, r2 │ │ │ │ + adds r4, r0, r1 │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, r7, r6 │ │ │ │ + adds r0, r5, r5 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00338048 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -421268,15 +421277,15 @@ │ │ │ │ str.w r2, [r7, #216] @ 0xd8 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ubfx r1, r1, #7, #2 │ │ │ │ strb.w r1, [r7, #228] @ 0xe4 │ │ │ │ ldrh.w r1, [r7, #208] @ 0xd0 │ │ │ │ add r2, r1 │ │ │ │ ldrd r0, r1, [r4, #192] @ 0xc0 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ sub.w r3, r6, #32 │ │ │ │ str.w r1, [r4, #212] @ 0xd4 │ │ │ │ str.w r1, [r4, #220] @ 0xdc │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ lsls r1, r6 │ │ │ │ str.w r0, [r4, #208] @ 0xd0 │ │ │ │ @@ -421288,17 +421297,17 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r6 │ │ │ │ str.w r1, [r4, #204] @ 0xcc │ │ │ │ str.w r0, [r4, #200] @ 0xc8 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsr.w r6, r3, r6 │ │ │ │ - bl 5a01a0 │ │ │ │ + bl 5a0150 │ │ │ │ mov r1, sp │ │ │ │ - bl 603720 │ │ │ │ + bl 6036d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 338116 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r0, r3 │ │ │ │ bhi.n 33815c │ │ │ │ subs r3, r6, #1 │ │ │ │ @@ -421324,15 +421333,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r1, [r7, #216] @ 0xd8 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ mov r6, r0 │ │ │ │ b.n 338116 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ cmp r2, #174 @ 0xae │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -421403,15 +421412,15 @@ │ │ │ │ orrs.w r3, r8, r7 │ │ │ │ beq.n 338288 │ │ │ │ ldr.w fp, [r4, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, fp │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 338dcc │ │ │ │ add.w r3, r4, #12736 @ 0x31c0 │ │ │ │ ldrd sl, r9, [r3, #-8] │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w sl, #4294967295 @ 0xffffffff │ │ │ │ @@ -421420,27 +421429,27 @@ │ │ │ │ moveq r2, #0 │ │ │ │ streq.w r2, [r3, #-4] │ │ │ │ beq.n 338282 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 338a26 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 3388f0 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ mov r1, r7 │ │ │ │ bl 2b0ab4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3385e8 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5a19a4 │ │ │ │ + bl 5a1954 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ movs r2, #0 │ │ │ │ bl 2b0cf8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -421450,15 +421459,15 @@ │ │ │ │ bne.n 3382cc │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ it cc │ │ │ │ movcc.w r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 605938 │ │ │ │ + bl 6058e8 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, r1, [r4, #192] @ 0xc0 │ │ │ │ blt.w 338b80 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #220] @ 0xdc │ │ │ │ strh.w r3, [r5, #222] @ 0xde │ │ │ │ movs r2, #1 │ │ │ │ @@ -421654,21 +421663,21 @@ │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 69284c │ │ │ │ + bl 6927fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 338af8 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ - bl 692a40 │ │ │ │ + bl 6929f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 338ade │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -421703,15 +421712,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, sl │ │ │ │ blx 223ea4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 2234f4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 3384ce │ │ │ │ movw r3, #12688 @ 0x3190 │ │ │ │ @@ -421732,33 +421741,33 @@ │ │ │ │ bcc.w 338c66 │ │ │ │ mov r6, sl │ │ │ │ mov r7, fp │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r7 │ │ │ │ add.w r7, r4, #12544 @ 0x3100 │ │ │ │ mov ip, r0 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [r7, #40] @ 0x28 │ │ │ │ mov r6, ip │ │ │ │ str r3, [r7, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ strd r0, r1, [r7, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r0, r1, [r4, #208] @ 0xd0 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr.w r8, [sp, #28] │ │ │ │ mov r9, r0 │ │ │ │ str.w r0, [r5, #288] @ 0x120 │ │ │ │ str r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 338c16 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ @@ -421918,30 +421927,30 @@ │ │ │ │ mla ip, lr, r7, ip │ │ │ │ str.w sl, [r4, #216] @ 0xd8 │ │ │ │ add.w r9, r9, #1 │ │ │ │ strd sl, ip, [r4, #208] @ 0xd0 │ │ │ │ mov r2, r9 │ │ │ │ strd ip, sl, [r4, #220] @ 0xdc │ │ │ │ str.w ip, [r4, #228] @ 0xe4 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 338928 │ │ │ │ str.w r6, [r5, #248] @ 0xf8 │ │ │ │ b.n 3384b8 │ │ │ │ ldr.w r3, [pc, #1492] @ 338e50 │ │ │ │ ldr.w r2, [pc, #1492] @ 338e54 │ │ │ │ ldr.w r1, [pc, #1492] @ 338e58 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movw r2, #577 @ 0x241 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 3384ce │ │ │ │ cmp sl, r6 │ │ │ │ sbcs.w r3, fp, r7 │ │ │ │ bcc.w 338bf0 │ │ │ │ ldr.w r8, [r5, #216] @ 0xd8 │ │ │ │ cmp sl, r8 │ │ │ │ @@ -421958,15 +421967,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3385e8 │ │ │ │ str.w r6, [r5, #420] @ 0x1a4 │ │ │ │ b.n 338214 │ │ │ │ ldr.w r2, [r5, #428] @ 0x1ac │ │ │ │ cmp r6, r2 │ │ │ │ bcs.w 338288 │ │ │ │ ldr.w r3, [pc, #1388] @ 338e68 │ │ │ │ @@ -421977,41 +421986,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3385e8 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b.n 338548 │ │ │ │ movs r2, #8 │ │ │ │ b.n 3381cc │ │ │ │ ldr.w r0, [pc, #1352] @ 338e74 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ ldrb.w r3, [r4, #232] @ 0xe8 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ strb.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 338874 │ │ │ │ ldr.w r0, [r5, #288] @ 0x120 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ blx 2231cc │ │ │ │ str.w r0, [r5, #316] @ 0x13c │ │ │ │ ldr.w r0, [r5, #252] @ 0xfc │ │ │ │ b.n 338690 │ │ │ │ movs r2, #0 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ - bl 692a40 │ │ │ │ + bl 6929f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 338bd6 │ │ │ │ ldrd r3, lr, [sp, #52] @ 0x34 │ │ │ │ cmp lr, r3 │ │ │ │ bcs.w 338578 │ │ │ │ ldr.w r3, [pc, #1276] @ 338e78 │ │ │ │ ldr.w r2, [pc, #1276] @ 338e7c │ │ │ │ @@ -422055,29 +422064,29 @@ │ │ │ │ ldr.w r1, [pc, #1188] @ 338e8c │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ blx 2234f4 │ │ │ │ b.n 3385e8 │ │ │ │ ldr.w r3, [pc, #1164] @ 338e90 │ │ │ │ ldr.w r4, [pc, #1164] @ 338e94 │ │ │ │ ldr.w r1, [pc, #1164] @ 338e98 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movw r2, #582 @ 0x246 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3385e8 │ │ │ │ ldr.w r3, [pc, #1140] @ 338e9c │ │ │ │ mov.w r2, #640 @ 0x280 │ │ │ │ ldr.w r1, [pc, #1136] @ 338ea0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r3, [pc, #1132] @ 338ea4 │ │ │ │ @@ -422085,15 +422094,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #16] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str.w r9, [sp, #20] │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3385e8 │ │ │ │ movs r3, #0 │ │ │ │ b.n 338a64 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 338c54 │ │ │ │ adds r3, #1 │ │ │ │ @@ -422179,15 +422188,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #498 @ 0x1f2 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 2234f4 │ │ │ │ b.n 3385e8 │ │ │ │ add.w ip, ip, #4 │ │ │ │ b.n 338b12 │ │ │ │ ldr r3, [pc, #864] @ (338ec0 ) │ │ │ │ mov.w r4, #256 @ 0x100 │ │ │ │ @@ -422196,52 +422205,52 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3385e8 │ │ │ │ ldr r3, [pc, #840] @ (338ecc ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #840] @ (338ed0 ) │ │ │ │ movs r2, #185 @ 0xb9 │ │ │ │ ldr r1, [pc, #840] @ (338ed4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ b.n 3385e8 │ │ │ │ ldr r3, [pc, #824] @ (338ed8 ) │ │ │ │ ldr r2, [pc, #824] @ (338edc ) │ │ │ │ ldr r1, [pc, #828] @ (338ee0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movw r2, #559 @ 0x22f │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3385e8 │ │ │ │ ldr r3, [pc, #808] @ (338ee4 ) │ │ │ │ ldr r2, [pc, #808] @ (338ee8 ) │ │ │ │ ldr r1, [pc, #812] @ (338eec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movw r2, #565 @ 0x235 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3385e8 │ │ │ │ ldr r3, [pc, #792] @ (338ef0 ) │ │ │ │ ldr r2, [pc, #792] @ (338ef4 ) │ │ │ │ ldr r1, [pc, #796] @ (338ef8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -422260,41 +422269,41 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #16] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ str.w fp, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3385e8 │ │ │ │ ldr r3, [pc, #752] @ (338f08 ) │ │ │ │ movs r2, #233 @ 0xe9 │ │ │ │ ldr r4, [pc, #752] @ (338f0c ) │ │ │ │ ldr r1, [pc, #752] @ (338f10 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3385e8 │ │ │ │ ldr r3, [pc, #728] @ (338f14 ) │ │ │ │ ldr r2, [pc, #732] @ (338f18 ) │ │ │ │ ldr r1, [pc, #732] @ (338f1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3385e8 │ │ │ │ ldr r3, [pc, #712] @ (338f20 ) │ │ │ │ mov.w r2, #430 @ 0x1ae │ │ │ │ ldr r4, [pc, #712] @ (338f24 ) │ │ │ │ ldr r1, [pc, #712] @ (338f28 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -422308,29 +422317,29 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3385e8 │ │ │ │ ldr r3, [pc, #684] @ (338f38 ) │ │ │ │ ldr r4, [pc, #688] @ (338f3c ) │ │ │ │ ldr r1, [pc, #688] @ (338f40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #602 @ 0x25a │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3385e8 │ │ │ │ bne.w 338b58 │ │ │ │ movs r1, #2 │ │ │ │ blx 2237b8 │ │ │ │ ldrh.w r3, [r5, #480] @ 0x1e0 │ │ │ │ mov r4, r0 │ │ │ │ str.w r0, [r5, #484] @ 0x1e4 │ │ │ │ @@ -422394,15 +422403,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ movw r2, #541 @ 0x21d │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 2234f4 │ │ │ │ b.n 3385e8 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, lr │ │ │ │ beq.n 338d50 │ │ │ │ ldr r3, [pc, #448] @ (338f50 ) │ │ │ │ @@ -422411,55 +422420,55 @@ │ │ │ │ ldr r1, [pc, #448] @ (338f58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 2234f4 │ │ │ │ b.n 3385e8 │ │ │ │ ldr r3, [pc, #424] @ (338f5c ) │ │ │ │ mov.w r2, #620 @ 0x26c │ │ │ │ ldr r4, [pc, #424] @ (338f60 ) │ │ │ │ ldr r1, [pc, #424] @ (338f64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3385e8 │ │ │ │ ldr r3, [pc, #408] @ (338f68 ) │ │ │ │ mov.w r2, #628 @ 0x274 │ │ │ │ ldr r4, [pc, #408] @ (338f6c ) │ │ │ │ ldr r1, [pc, #408] @ (338f70 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #16] │ │ │ │ strd r8, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 3385e8 │ │ │ │ ldr r3, [pc, #384] @ (338f74 ) │ │ │ │ ldr r2, [pc, #384] @ (338f78 ) │ │ │ │ ldr r1, [pc, #388] @ (338f7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movw r2, #615 @ 0x267 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.w 3385e8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #360] @ (338f80 ) │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #360] @ (338f84 ) │ │ │ │ ldr r1, [pc, #360] @ (338f88 ) │ │ │ │ add r3, pc │ │ │ │ @@ -422470,183 +422479,183 @@ │ │ │ │ nop │ │ │ │ cmp r1, #122 @ 0x7a │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x00ce │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r2, [r3, #20] │ │ │ │ + ldrh r2, [r1, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r6, #54 @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r5} │ │ │ │ + cbnz r2, 338eb8 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r0, #6] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r3, r5] │ │ │ │ + strb r2, [r1, r4] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r1, r4] │ │ │ │ + ldrh r4, [r7, r2] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r0, #48] @ 0x30 │ │ │ │ + strh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r1, r4] │ │ │ │ + strh r2, [r7, r2] │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strh r4, [r1, r1] │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r7, #44] @ 0x2c │ │ │ │ + strh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r6, [r3, r0] │ │ │ │ + strb r6, [r1, r7] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r2, r1] │ │ │ │ + strh r0, [r0, r0] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r0, #44] @ 0x2c │ │ │ │ + strh r6, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r3, r3] │ │ │ │ + strb r0, [r1, r2] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r3, r0] │ │ │ │ + str r0, [r1, r7] │ │ │ │ movs r3, r7 │ │ │ │ - ldrsb r0, [r0, r1] │ │ │ │ + strb r0, [r6, r7] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r0, #40] @ 0x28 │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r4, r4] │ │ │ │ + ldrsb r4, [r2, r3] │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r2, r6] │ │ │ │ + str r6, [r0, r5] │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r4, #36] @ 0x24 │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r6, [r5, r0] │ │ │ │ + strb r6, [r3, r7] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r7, r4] │ │ │ │ + str r4, [r5, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r7, #34] @ 0x22 │ │ │ │ + strh r6, [r5, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r2, r6] │ │ │ │ + str r4, [r0, r5] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r2, r4] │ │ │ │ + str r0, [r0, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r4, r4] │ │ │ │ + strh r6, [r2, r3] │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r5, r3] │ │ │ │ + str r6, [r3, r2] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r1, #34] @ 0x22 │ │ │ │ + strh r6, [r7, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r5, #28] │ │ │ │ + strh r0, [r3, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + strb r2, [r1, r5] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r7, r0] │ │ │ │ + ldr r7, [pc, #928] @ (339254 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r2, #26] │ │ │ │ + strh r4, [r0, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r7, r6] │ │ │ │ + strb r4, [r5, r5] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #912] @ (339250 ) │ │ │ │ + ldr r7, [pc, #592] @ (339110 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r4, #24] │ │ │ │ + strh r4, [r2, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r0, r2] │ │ │ │ + str r2, [r6, r0] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #728] @ (3391a4 ) │ │ │ │ + ldr r7, [pc, #408] @ (339064 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r0, #24] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r5, r3] │ │ │ │ + strh r0, [r3, r2] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #608] @ (339138 ) │ │ │ │ + ldr r7, [pc, #288] @ (338ff8 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r5, #22] │ │ │ │ + strh r0, [r3, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #744] @ (3391c8 ) │ │ │ │ + ldr r7, [pc, #424] @ (339088 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #496] @ (3390d4 ) │ │ │ │ + ldr r7, [pc, #176] @ (338f94 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r1, #22] │ │ │ │ + strh r4, [r7, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #760] @ (3391e4 ) │ │ │ │ + ldr r7, [pc, #440] @ (3390a4 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #384] @ (339070 ) │ │ │ │ + ldr r7, [pc, #64] @ (338f30 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r6, #20] │ │ │ │ + strh r0, [r4, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r4, r2] │ │ │ │ + strb r2, [r2, r1] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #256] @ (338ffc ) │ │ │ │ + ldr r6, [pc, #960] @ (3392bc ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r3, r2] │ │ │ │ + strh r2, [r1, r1] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #176] @ (338fb4 ) │ │ │ │ + ldr r6, [pc, #880] @ (339274 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r1, #20] │ │ │ │ + strh r4, [r7, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r5, #18] │ │ │ │ + strh r6, [r3, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r1, r4] │ │ │ │ + strh r0, [r7, r2] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #8] @ (338f1c ) │ │ │ │ + ldr r6, [pc, #712] @ (3391dc ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r1, #18] │ │ │ │ + strh r6, [r7, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #880] @ (33928c ) │ │ │ │ + ldr r7, [pc, #560] @ (33914c ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [pc, #904] @ (3392a8 ) │ │ │ │ + ldr r6, [pc, #584] @ (339168 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r5, #16] │ │ │ │ + strh r6, [r3, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r2, r6] │ │ │ │ + strh r4, [r0, r5] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [pc, #792] @ (339244 ) │ │ │ │ + ldr r6, [pc, #472] @ (339104 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r3, #16] │ │ │ │ + strh r6, [r1, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r1, r1] │ │ │ │ + str r4, [r7, r7] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [pc, #712] @ (339200 ) │ │ │ │ + ldr r6, [pc, #392] @ (3390c0 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r7, #14] │ │ │ │ + strh r6, [r5, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #736] @ (339220 ) │ │ │ │ + ldr r7, [pc, #416] @ (3390e0 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [pc, #576] @ (339184 ) │ │ │ │ + ldr r6, [pc, #256] @ (339044 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r4, #8] │ │ │ │ + strh r4, [r2, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r0, r1] │ │ │ │ + strh r4, [r6, r7] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #744] @ (339238 ) │ │ │ │ + ldr r5, [pc, #424] @ (3390f8 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r6, #6] │ │ │ │ + strh r6, [r4, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r7, r6] │ │ │ │ + strh r0, [r5, r5] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #568] @ (339194 ) │ │ │ │ + ldr r5, [pc, #248] @ (339054 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r2, #6] │ │ │ │ + strh r2, [r0, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #1008] @ (339354 ) │ │ │ │ + ldr r6, [pc, #688] @ (339214 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #416] @ (339108 ) │ │ │ │ + ldr r5, [pc, #96] @ (338fc8 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r6, #4] │ │ │ │ + strh r6, [r4, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #48] @ (338fa0 ) │ │ │ │ + ldr r6, [pc, #752] @ (339260 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #296] @ (33909c ) │ │ │ │ + ldr r4, [pc, #1000] @ (33935c ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r2, #4] │ │ │ │ + strh r4, [r0, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #520] @ (339184 ) │ │ │ │ + ldr r6, [pc, #200] @ (339044 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #160] @ (339020 ) │ │ │ │ + ldr r4, [pc, #864] @ (3392e0 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r5, #2] │ │ │ │ + strh r6, [r3, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r1, r4] │ │ │ │ + strh r0, [r7, r2] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #24] @ (338fa4 ) │ │ │ │ + ldr r4, [pc, #728] @ (339264 ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #976] @ (339370 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -422657,37 +422666,37 @@ │ │ │ │ add fp, pc │ │ │ │ mov.w r3, #832 @ 0x340 │ │ │ │ add.w r4, fp, #300 @ 0x12c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r1, [pc, #944] @ (33937c ) │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movw r3, #834 @ 0x342 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add.w r4, r6, #12288 @ 0x3000 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ ldr.w r5, [r3, #1564] @ 0x61c │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 339354 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ - bl 54d734 │ │ │ │ + bl 54d6e4 │ │ │ │ cbnz r0, 339018 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -422788,27 +422797,27 @@ │ │ │ │ ldr r1, [pc, #600] @ (339388 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #770 @ 0x302 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 339002 │ │ │ │ ldr r3, [pc, #580] @ (33938c ) │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ ldr r4, [pc, #576] @ (339390 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #576] @ (339394 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 339002 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 339128 │ │ │ │ strh.w r3, [r6, #252] @ 0xfc │ │ │ │ add.w r3, r9, #28672 @ 0x7000 │ │ │ │ strb.w r2, [r6, #250] @ 0xfa │ │ │ │ strb.w r2, [r6, #251] @ 0xfb │ │ │ │ @@ -422867,24 +422876,24 @@ │ │ │ │ ldr r1, [pc, #396] @ (3393a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #811 @ 0x32b │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 339002 │ │ │ │ ldr r4, [pc, #376] @ (3393a4 ) │ │ │ │ add.w r3, fp, #332 @ 0x14c │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 339002 │ │ │ │ ldrb.w r7, [r6, #232] @ 0xe8 │ │ │ │ lsls r7, r7, #30 │ │ │ │ bpl.n 339164 │ │ │ │ ldrh.w r7, [r6, #242] @ 0xf2 │ │ │ │ cmp r7, r0 │ │ │ │ bls.w 339122 │ │ │ │ @@ -422894,15 +422903,15 @@ │ │ │ │ ldr r1, [pc, #340] @ (3393b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #759 @ 0x2f7 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 339002 │ │ │ │ add.w r2, r5, #1448 @ 0x5a8 │ │ │ │ movs r3, #1 │ │ │ │ movw r0, #257 @ 0x101 │ │ │ │ ldr.w r1, [r2, #4]! │ │ │ │ cbz r1, 3392c4 │ │ │ │ adds r3, #1 │ │ │ │ @@ -422914,42 +422923,42 @@ │ │ │ │ ldr r1, [pc, #300] @ (3393bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 339002 │ │ │ │ ldr r3, [pc, #280] @ (3393c0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (3393c4 ) │ │ │ │ ldr r1, [pc, #280] @ (3393c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 339002 │ │ │ │ str.w r3, [r4, #332] @ 0x14c │ │ │ │ add.w r3, r3, #362 @ 0x16a │ │ │ │ b.n 3391d2 │ │ │ │ ldr r3, [pc, #252] @ (3393cc ) │ │ │ │ mov.w r2, #748 @ 0x2ec │ │ │ │ ldr r4, [pc, #248] @ (3393d0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #248] @ (3393d4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 339002 │ │ │ │ str.w r1, [r6, #248] @ 0xf8 │ │ │ │ add.w r7, r6, #12800 @ 0x3200 │ │ │ │ add.w r1, r9, #28672 @ 0x7000 │ │ │ │ vldr d7, [pc, #108] @ 339368 │ │ │ │ strh.w r3, [r6, #252] @ 0xfc │ │ │ │ vstr d7, [r7, #-8] │ │ │ │ @@ -422965,116 +422974,116 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ movw r2, #875 @ 0x36b │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 339002 │ │ │ │ ldr r3, [pc, #172] @ (3393e4 ) │ │ │ │ mov.w r2, #764 @ 0x2fc │ │ │ │ ldr r4, [pc, #168] @ (3393e8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #168] @ (3393ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 339002 │ │ │ │ ldr r0, [pc, #152] @ (3393f0 ) │ │ │ │ add.w r3, fp, #316 @ 0x13c │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #839 @ 0x347 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldr r3, [pc, #512] @ (339574 ) │ │ │ │ + ldr r3, [pc, #192] @ (339434 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r4, #27] │ │ │ │ + ldrb r2, [r2, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #400] @ (33950c ) │ │ │ │ + ldr r2, [pc, #80] @ (3393cc ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [pc, #440] @ (339538 ) │ │ │ │ + ldr r1, [pc, #120] @ (3393f8 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r3, #21] │ │ │ │ + ldrb r4, [r1, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r5, r7] │ │ │ │ + str r6, [r3, r6] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #952] @ (339744 ) │ │ │ │ + ldr r1, [pc, #632] @ (339604 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r7, #20] │ │ │ │ + ldrb r2, [r5, #19] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r4, r3] │ │ │ │ + str r0, [r2, r2] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #824] @ (3396d0 ) │ │ │ │ + ldr r1, [pc, #504] @ (339590 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r7, #17] │ │ │ │ + ldrb r0, [r5, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #968] @ (339768 ) │ │ │ │ + ldr r7, [pc, #648] @ (339628 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #40] @ (3393cc ) │ │ │ │ + ldr r0, [pc, #744] @ (33968c ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #664] @ (339640 ) │ │ │ │ + ldr r7, [pc, #344] @ (339500 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r6, #16] │ │ │ │ + ldrb r0, [r4, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r4, r1] │ │ │ │ + str r2, [r2, r0] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #776] @ (3396bc ) │ │ │ │ + ldr r0, [pc, #456] @ (33957c ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r4, [r7, #15] │ │ │ │ + ldrb r4, [r5, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r0, r3] │ │ │ │ + str r2, [r6, r1] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #568] @ (3395f8 ) │ │ │ │ + ldr r0, [pc, #248] @ (3394b8 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r3, #15] │ │ │ │ + ldrb r6, [r1, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #896] @ (339748 ) │ │ │ │ + ldr r7, [pc, #576] @ (339608 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #448] @ (33958c ) │ │ │ │ + ldr r0, [pc, #128] @ (33944c ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r6, #14] │ │ │ │ + ldrb r2, [r4, #13] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #544] @ (3395f4 ) │ │ │ │ + ldr r7, [pc, #224] @ (3394b4 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #280] @ (3394f0 ) │ │ │ │ + @ instruction: 0x47f6 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r6, #13] │ │ │ │ + ldrb r0, [r4, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r1, r1] │ │ │ │ + ldr r7, [pc, #1008] @ (3397d0 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #24] @ (3393fc ) │ │ │ │ + @ instruction: 0x47b6 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r1, #13] │ │ │ │ + ldrb r2, [r7, #11] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #688] @ (33969c ) │ │ │ │ + ldr r7, [pc, #368] @ (33955c ) │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0x47de │ │ │ │ + @ instruction: 0x478e │ │ │ │ movs r3, r7 │ │ │ │ - tst r4, r4 │ │ │ │ + rors r4, r2 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 003393f4 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - b.w 5a1638 │ │ │ │ + b.w 5a15e8 │ │ │ │ nop │ │ │ │ │ │ │ │ 003393fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 606e28 │ │ │ │ + bl 606dd8 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #393] @ 0x189 │ │ │ │ cbnz r3, 33942a │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -423120,39 +423129,39 @@ │ │ │ │ movw r3, #721 @ 0x2d1 │ │ │ │ ldr r1, [pc, #80] @ (3394f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #368 @ 0x170 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 5a1638 │ │ │ │ + bl 5a15e8 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 606e28 │ │ │ │ + bl 606dd8 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #393] @ 0x189 │ │ │ │ cbnz r3, 3394dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 339434 │ │ │ │ mov r0, r4 │ │ │ │ bl 337e38 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 339434 │ │ │ │ nop │ │ │ │ - ldrb r4, [r4, #7] │ │ │ │ + ldrb r4, [r2, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov r2, pc │ │ │ │ + mov r2, r5 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, sp │ │ │ │ + cmp r0, r3 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003394fc : │ │ │ │ cmp r0, #0 │ │ │ │ it eq │ │ │ │ moveq r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -423165,15 +423174,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (339524 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldr r7, [pc, #568] @ (339760 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -423181,39 +423190,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (339580 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (339584 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w lr, [pc, #52] @ 339588 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #5 │ │ │ │ ldr.w ip, [pc, #48] @ 33958c │ │ │ │ add lr, pc │ │ │ │ ldr r1, [pc, #48] @ (339590 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add ip, pc │ │ │ │ str.w lr, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ccdc │ │ │ │ - ldrb r6, [r1, #11] │ │ │ │ + b.w 54cc8c │ │ │ │ + ldrb r6, [r7, #9] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb6e0 │ │ │ │ + @ instruction: 0xb690 │ │ │ │ movs r0, r7 │ │ │ │ - subs r6, r4, #3 │ │ │ │ + subs r6, r2, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #464] @ (339760 ) │ │ │ │ + ldr r7, [pc, #144] @ (339620 ) │ │ │ │ movs r3, r7 │ │ │ │ bvc.n 339638 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -423253,19 +423262,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (339614 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, #8] │ │ │ │ + ldrb r2, [r0, #7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #960] @ (3399d4 ) │ │ │ │ + ldr r6, [pc, #640] @ (339894 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #0] @ (339618 ) │ │ │ │ + ldr r6, [pc, #704] @ (3398d8 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #424] @ (3397d0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -423275,25 +423284,25 @@ │ │ │ │ ldr r1, [pc, #420] @ (3397d8 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #400] @ (3397dc ) │ │ │ │ add.w r4, r5, #8192 @ 0x2000 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 54b3fc │ │ │ │ + bl 54b3ac │ │ │ │ ldr.w r2, [r4, #2432] @ 0x980 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 339750 │ │ │ │ ldr r3, [pc, #380] @ (3397e0 ) │ │ │ │ add.w r0, r5, #164 @ 0xa4 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp] │ │ │ │ @@ -423387,40 +423396,40 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #140] @ (3397ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 339680 │ │ │ │ ldr r3, [pc, #128] @ (3397f0 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ ldr r4, [pc, #128] @ (3397f4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #128] @ (3397f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 339680 │ │ │ │ ldr r3, [pc, #112] @ (3397fc ) │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #112] @ (339800 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r1, [pc, #112] @ (339804 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 339680 │ │ │ │ movs r3, #0 │ │ │ │ b.n 3396e2 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #2388] @ 0x954 │ │ │ │ ldr r3, [pc, #84] @ (339808 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -423430,50 +423439,50 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 339680 │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #7] │ │ │ │ + ldrb r2, [r2, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #736] @ (339ab8 ) │ │ │ │ + ldr r6, [pc, #416] @ (339978 ) │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r7, #21 │ │ │ │ + lsrs r6, r5, #20 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r3, #21 │ │ │ │ + lsrs r2, r1, #20 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r1, #23 │ │ │ │ + lsrs r4, r7, #21 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r6, #2] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #832] @ (339b2c ) │ │ │ │ + ldr r5, [pc, #512] @ (3399ec ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #560] @ (339a20 ) │ │ │ │ + ldr r5, [pc, #240] @ (3398e0 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r3, #2] │ │ │ │ + ldrb r0, [r1, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #840] @ (339b40 ) │ │ │ │ + ldr r5, [pc, #520] @ (339a00 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #456] @ (3399c4 ) │ │ │ │ + ldr r5, [pc, #136] @ (339884 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r7, #1] │ │ │ │ + ldrb r6, [r5, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #848] @ (339b54 ) │ │ │ │ + ldr r5, [pc, #528] @ (339a14 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #352] @ (339968 ) │ │ │ │ + ldr r5, [pc, #32] @ (339828 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r3, #1] │ │ │ │ + ldrb r0, [r1, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #872] @ (339b78 ) │ │ │ │ + ldr r5, [pc, #552] @ (339a38 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #192] @ (3398d4 ) │ │ │ │ + ldr r4, [pc, #896] @ (339b94 ) │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00339814 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -423488,15 +423497,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (3399a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cbz r3, 3398a4 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3844] @ 0xf04 │ │ │ │ mov r0, r4 │ │ │ │ bl 346a7c │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ @@ -423588,64 +423597,64 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 33988e │ │ │ │ ldr r3, [pc, #72] @ (3399b0 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r4, [pc, #72] @ (3399b4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #72] @ (3399b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 33995e │ │ │ │ ldr r3, [pc, #60] @ (3399bc ) │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ ldr r4, [pc, #60] @ (3399c0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (3399c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 33995e │ │ │ │ - strb r4, [r2, #31] │ │ │ │ + strb r4, [r0, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ + movs r0, r2 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r7 │ │ │ │ + lsls r4, r5 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [pc, #464] @ (339b78 ) │ │ │ │ + ldr r4, [pc, #144] @ (339a38 ) │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r0, #27] │ │ │ │ + strb r2, [r6, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #632] @ (339c28 ) │ │ │ │ + ldr r3, [pc, #312] @ (339ae8 ) │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r4, #26] │ │ │ │ + strb r2, [r2, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #544] @ (339bd8 ) │ │ │ │ + ldr r4, [pc, #224] @ (339a98 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #496] @ (339bac ) │ │ │ │ + ldr r3, [pc, #176] @ (339a6c ) │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r1, #26] │ │ │ │ + strb r0, [r7, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #552] @ (339bec ) │ │ │ │ + ldr r4, [pc, #232] @ (339aac ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #392] @ (339b50 ) │ │ │ │ + ldr r3, [pc, #72] @ (339a10 ) │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 003399c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -423692,24 +423701,24 @@ │ │ │ │ add r2, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r6 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 339ad4 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r1, [pc, #252] @ (339b74 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 224da4 │ │ │ │ @@ -423740,15 +423749,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 339b5c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54c658 │ │ │ │ + bl 54c608 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2234f4 │ │ │ │ ldr r2, [pc, #160] @ (339b78 ) │ │ │ │ ldr r3, [pc, #152] @ (339b70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -423811,18 +423820,18 @@ │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 339ac0 │ │ │ │ b.n 339b16 │ │ │ │ asrs r6, r0, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3900039 │ │ │ │ + @ instruction: 0xf3400039 │ │ │ │ asrs r4, r6, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #136] @ (339c08 ) │ │ │ │ + ldr r2, [pc, #840] @ (339ec8 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #224] @ (339c74 ) │ │ │ │ @@ -423832,15 +423841,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c64c │ │ │ │ + bl 54c5fc │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ blx 224f44 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldrb r3, [r4, #15] │ │ │ │ @@ -423882,15 +423891,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 224eb0 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 688614 │ │ │ │ + bl 6885c4 │ │ │ │ ldr r2, [pc, #52] @ (339c80 ) │ │ │ │ ldr r3, [pc, #40] @ (339c78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ @@ -423905,15 +423914,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r6, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #152] @ (339d18 ) │ │ │ │ + ldr r1, [pc, #856] @ (339fd8 ) │ │ │ │ movs r3, r7 │ │ │ │ lsrs r6, r7, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00339c84 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -423932,15 +423941,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ add r5, pc, #376 @ (adr r5, 339e30 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (339cc0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ ldr r0, [pc, #312] @ (339dfc ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb.w r1, [sp, #4] │ │ │ │ @@ -424078,39 +424087,39 @@ │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r1, [pc, #28] @ (339e38 ) │ │ │ │ ldr r0, [pc, #28] @ (339e3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - strb r2, [r1, #10] │ │ │ │ + strb r2, [r7, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #864] @ (33a190 ) │ │ │ │ + ldr r0, [pc, #544] @ (33a050 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #936] @ (33a1dc ) │ │ │ │ + ldr r0, [pc, #616] @ (33a09c ) │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r6, #9] │ │ │ │ + strb r6, [r4, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #784] @ (33a14c ) │ │ │ │ + ldr r0, [pc, #464] @ (33a00c ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #24] @ (339e58 ) │ │ │ │ + ldr r0, [pc, #728] @ (33a118 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (339e6c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ mov ip, sp │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -424150,15 +424159,15 @@ │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #92] @ (339f44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -424168,35 +424177,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (339f50 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r5, #6] │ │ │ │ + strb r4, [r3, #5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #392] @ (33a0cc ) │ │ │ │ + ldr r0, [pc, #72] @ (339f8c ) │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0x47f6 │ │ │ │ + @ instruction: 0x47a6 │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r0, #6] │ │ │ │ + strb r2, [r6, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #368] @ (33a0c0 ) │ │ │ │ + ldr r0, [pc, #48] @ (339f80 ) │ │ │ │ movs r3, r7 │ │ │ │ - blx r9 │ │ │ │ + bx pc │ │ │ │ movs r3, r7 │ │ │ │ sub.w r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ (339f60 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c825c │ │ │ │ adds r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -424210,35 +424219,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (339fbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #44] @ (339fc0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (339fc4 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (339fc8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ccdc │ │ │ │ - strb r6, [r2, #4] │ │ │ │ + b.w 54cc8c │ │ │ │ + strb r6, [r0, #3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, sp, #640 @ 0x280 │ │ │ │ + add r4, sp, #320 @ 0x140 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r6, r4, #18 │ │ │ │ + asrs r6, r2, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp sl, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldmia r6!, {r1, r2} │ │ │ │ lsls r0, r3, #1 │ │ │ │ @@ -424252,27 +424261,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ blx 223c6c │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 33a02e │ │ │ │ ldrd r0, r1, [r4, #1000] @ 0x3e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 33a02e │ │ │ │ ldrd r0, r1, [r4, #1008] @ 0x3f0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 33a02e │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -424316,25 +424325,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ lsrs r0, r6, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (33a1c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - bxns r6 │ │ │ │ + mov ip, ip │ │ │ │ movs r3, r7 │ │ │ │ - bx fp │ │ │ │ + bx r1 │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 55b318 │ │ │ │ + bl 55b2c8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -424378,19 +424387,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33a148 ) │ │ │ │ ldr r0, [pc, #20] @ (33a14c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldr r4, [r3, #116] @ 0x74 │ │ │ │ + ldr r4, [r1, #112] @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp sl, r5 │ │ │ │ + cmp r2, fp │ │ │ │ movs r3, r7 │ │ │ │ - cmp sl, r7 │ │ │ │ + cmp r2, sp │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ (33a1cc ) │ │ │ │ @@ -424431,21 +424440,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - itee pl │ │ │ │ - movpl r1, r7 │ │ │ │ - stmiami r6!, {r1, r2, r4} │ │ │ │ - movmi r1, r7 │ │ │ │ - itt vc │ │ │ │ - movvc r1, r7 │ │ │ │ - pushvc {r4, lr} │ │ │ │ + ittt eq │ │ │ │ + moveq r1, r7 │ │ │ │ + stmiaeq r5!, {r1, r2, r6, r7} │ │ │ │ + moveq r1, r7 │ │ │ │ + ite cs │ │ │ │ + movcs r1, r7 │ │ │ │ + pushcc {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #160] @ 33a288 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #156] @ 33a28c │ │ │ │ movs r3, #0 │ │ │ │ @@ -424511,19 +424520,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #512] @ (33a498 ) │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r3, #96] @ 0x60 │ │ │ │ + ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp │ │ │ │ + add r0, r3 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, pc │ │ │ │ + cmp r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -424591,25 +424600,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (33a388 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - pop {r1, r3, r4, r6, r7, pc} │ │ │ │ + pop {r1, r3, r7, pc} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r4!, {r6, r7} │ │ │ │ + stmia r4!, {r4, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ - bkpt 0x0046 │ │ │ │ + pop {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ movs r1, r7 │ │ │ │ - ldr r6, [r5, #80] @ 0x50 │ │ │ │ + ldr r6, [r3, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - muls r4, r7 │ │ │ │ + orrs r4, r5 │ │ │ │ movs r3, r7 │ │ │ │ - add r8, r5 │ │ │ │ + add r0, fp │ │ │ │ movs r3, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -424656,18 +424665,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (33a430 ) │ │ │ │ ldr r0, [pc, #20] @ (33a434 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldr r4, [r6, #68] @ 0x44 │ │ │ │ + ldr r4, [r4, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mrc2 0, 1, r0, cr10, cr9, {1} │ │ │ │ - mvns r2, r7 │ │ │ │ + stc2l 0, cr0, [sl, #228]! @ 0xe4 │ │ │ │ + bics r2, r5 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #204] @ (33a518 ) │ │ │ │ @@ -424704,15 +424713,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33a4f0 │ │ │ │ ldr r0, [pc, #148] @ (33a52c ) │ │ │ │ mov r2, r1 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 33a4f0 │ │ │ │ lsrs r3, r2, #31 │ │ │ │ strh.w r1, [r4, #772] @ 0x304 │ │ │ │ mov.w ip, #24 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #756] @ 0x2f4 │ │ │ │ mla r3, ip, r0, r3 │ │ │ │ @@ -424744,37 +424753,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r6, #1 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6ba1b8 │ │ │ │ + bl 6ba168 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ b.n 33a4e2 │ │ │ │ ldr r3, [pc, #32] @ (33a534 ) │ │ │ │ movs r6, #1 │ │ │ │ add r3, pc │ │ │ │ b.n 33a4e6 │ │ │ │ lsls r4, r7, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #704] @ 0x2c0 │ │ │ │ + str r2, [sp, #384] @ 0x180 │ │ │ │ lsls r4, r0, #1 │ │ │ │ blx r8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bics r6, r6 │ │ │ │ + muls r6, r4 │ │ │ │ movs r3, r7 │ │ │ │ eors r4, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 33a54a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -424795,30 +424804,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (33a5a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #32] @ (33a5a8 ) │ │ │ │ ldr r3, [pc, #36] @ (33a5ac ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ccdc │ │ │ │ - ldr r2, [r4, #48] @ 0x30 │ │ │ │ + b.w 54cc8c │ │ │ │ + ldr r2, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #688 @ (adr r6, 33a854 ) │ │ │ │ + add r6, pc, #368 @ (adr r6, 33a714 ) │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r6, r6, #26 │ │ │ │ + lsrs r6, r4, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r0!, {r1, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -424830,30 +424839,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (33a5fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #32] @ (33a600 ) │ │ │ │ ldr r3, [pc, #36] @ (33a604 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ccdc │ │ │ │ - ldr r2, [r1, #44] @ 0x2c │ │ │ │ + b.w 54cc8c │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #336 @ (adr r6, 33a74c ) │ │ │ │ + add r6, pc, #16 @ (adr r6, 33a60c ) │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r6, r3, #25 │ │ │ │ + lsrs r6, r1, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r7!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -424924,15 +424933,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33a6ee │ │ │ │ ldr r0, [pc, #88] @ (33a724 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 33a6ee │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 33a6fe │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #48] @ (33a718 ) │ │ │ │ @@ -424960,21 +424969,21 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - rors r2, r2 │ │ │ │ + sbcs r2, r0 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [r1, #24] │ │ │ │ + ldr r4, [r7, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r7, #218 @ 0xda │ │ │ │ + subs r7, #138 @ 0x8a │ │ │ │ movs r3, r7 │ │ │ │ - adcs r2, r6 │ │ │ │ + asrs r2, r4 │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 33a76c │ │ │ │ sub sp, #12 │ │ │ │ @@ -424982,25 +424991,25 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (33a774 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 33a438 │ │ │ │ nop │ │ │ │ - ldr r6, [r0, #20] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #248 @ 0xf8 │ │ │ │ + adds r0, #168 @ 0xa8 │ │ │ │ movs r1, r7 │ │ │ │ - adds r0, #222 @ 0xde │ │ │ │ + adds r0, #142 @ 0x8e │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr.w r1, [pc, #1040] @ 33ab9c │ │ │ │ @@ -425351,15 +425360,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 33aa58 │ │ │ │ ldr r0, [pc, #48] @ (33abb8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 33aa58 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ b.n 33a8d0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -425370,15 +425379,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mov r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #24 │ │ │ │ + subs r4, #200 @ 0xc8 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrd lr, r4, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 33abea │ │ │ │ orrs r2, r3 │ │ │ │ @@ -425476,38 +425485,38 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33ac66 │ │ │ │ ldr r0, [pc, #64] @ (33ad00 ) │ │ │ │ mov r2, lr │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ b.n 33ac66 │ │ │ │ mov r0, r1 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6ba1b8 │ │ │ │ + bl 6ba168 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 33ac54 │ │ │ │ nop │ │ │ │ mcr2 0, 6, r0, cr14, cr9, {2} │ │ │ │ subs r0, #242 @ 0xf2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #20] │ │ │ │ + ldrh r4, [r7, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #252 @ 0xfc │ │ │ │ + subs r3, #172 @ 0xac │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033ad04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -425559,32 +425568,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33ad44 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (33adb0 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 33ad44 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ba1b8 │ │ │ │ + bl 6ba168 │ │ │ │ b.n 33ad3a │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [lr, #356]! @ 0x164 │ │ │ │ subs r0, #12 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #14] │ │ │ │ + ldrh r0, [r7, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #106 @ 0x6a │ │ │ │ + subs r3, #26 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033adb4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -425662,34 +425671,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33ae38 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (33aea0 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33ae38 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6ba1b8 │ │ │ │ + bl 6ba168 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33ae2e │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r8], #356 @ 0x164 │ │ │ │ adds r7, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #6] │ │ │ │ + ldrh r4, [r1, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #544] @ (33b0bc ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #174 @ 0xae │ │ │ │ + subs r2, #94 @ 0x5e │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033aea4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -425730,19 +425739,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33af28 ) │ │ │ │ ldr r0, [pc, #20] @ (33af2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - str r4, [r7, #20] │ │ │ │ + str r4, [r5, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #202 @ 0xca │ │ │ │ + adds r7, #122 @ 0x7a │ │ │ │ movs r3, r7 │ │ │ │ - adds r7, #218 @ 0xda │ │ │ │ + adds r7, #138 @ 0x8a │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033af30 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -425794,34 +425803,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33af74 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (33afdc ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33af74 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6ba1b8 │ │ │ │ + bl 6ba168 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33af6a │ │ │ │ nop │ │ │ │ @ instruction: 0xfbbc0059 │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #60] @ 0x3c │ │ │ │ + strh r0, [r2, #58] @ 0x3a │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #158 @ 0x9e │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033afe0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -425862,19 +425871,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33b064 ) │ │ │ │ ldr r0, [pc, #20] @ (33b068 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - str r0, [r0, #4] │ │ │ │ + ldrsh r0, [r6, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #142 @ 0x8e │ │ │ │ + adds r6, #62 @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #158 @ 0x9e │ │ │ │ + adds r6, #78 @ 0x4e │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033b06c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -425931,34 +425940,34 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (33b128 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r7 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 33b0ba │ │ │ │ mov r0, r1 │ │ │ │ - bl 6ba1b8 │ │ │ │ + bl 6ba168 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 33b0b0 │ │ │ │ nop │ │ │ │ @ instruction: 0xfa7a0059 │ │ │ │ adds r4, #150 @ 0x96 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #50] @ 0x32 │ │ │ │ + strh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #132 @ 0x84 │ │ │ │ + subs r0, #52 @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033b12c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -426001,19 +426010,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33b1bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r6, [r5, r3] │ │ │ │ + ldrsh r6, [r3, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #60 @ 0x3c │ │ │ │ + adds r4, #236 @ 0xec │ │ │ │ movs r3, r7 │ │ │ │ - adds r5, #76 @ 0x4c │ │ │ │ + adds r4, #252 @ 0xfc │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033b1c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -426121,15 +426130,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r0, [r4, #768] @ 0x300 │ │ │ │ add r0, r6 │ │ │ │ - bl 6926f8 │ │ │ │ + bl 6926a8 │ │ │ │ cmp fp, r7 │ │ │ │ add.w fp, fp, #1 │ │ │ │ blt.n 33b336 │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 33b330 │ │ │ │ ldr.w r1, [r4, #768] @ 0x300 │ │ │ │ add.w sl, r1, r6 │ │ │ │ @@ -426206,21 +426215,21 @@ │ │ │ │ ldr r0, [pc, #76] @ (33b424 ) │ │ │ │ add r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 33b388 │ │ │ │ ldr r0, [pc, #56] @ (33b428 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ ldr r3, [pc, #44] @ (33b42c ) │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ ldr r1, [pc, #40] @ (33b430 ) │ │ │ │ ldr r0, [pc, #44] @ (33b434 ) │ │ │ │ add r3, pc │ │ │ │ @@ -426231,23 +426240,23 @@ │ │ │ │ vld4.16 {d0-d3}, [lr :64], r9 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #8 │ │ │ │ + adds r5, #184 @ 0xb8 │ │ │ │ movs r3, r7 │ │ │ │ - adds r5, #214 @ 0xd6 │ │ │ │ + adds r5, #134 @ 0x86 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r4, [r1, r2] │ │ │ │ + ldrb r4, [r7, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #218 @ 0xda │ │ │ │ + adds r2, #138 @ 0x8a │ │ │ │ movs r3, r7 │ │ │ │ - adds r5, #154 @ 0x9a │ │ │ │ + adds r5, #74 @ 0x4a │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #736] @ (33b72c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -426265,38 +426274,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ add.w sl, r8, #188 @ 0xbc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ ldr r2, [pc, #700] @ (33b740 ) │ │ │ │ ldr r1, [pc, #700] @ (33b744 ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #684] @ (33b748 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #684] @ (33b74c ) │ │ │ │ add r0, pc │ │ │ │ - bl 554b64 │ │ │ │ + bl 554b14 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #15 │ │ │ │ mov r1, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ add r7, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33b68a │ │ │ │ ldr r2, [pc, #656] @ (33b750 ) │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ @@ -426471,15 +426480,15 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #232] @ (33b77c ) │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1001 @ 0x3e9 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r2, [pc, #216] @ (33b780 ) │ │ │ │ ldr r3, [pc, #136] @ (33b730 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -426492,95 +426501,95 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #180] @ (33b784 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r8 │ │ │ │ blx 2234f4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ b.n 33b5d2 │ │ │ │ ldr r0, [pc, #156] @ (33b788 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ b.n 33b6e4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #144] @ (33b78c ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 223acc │ │ │ │ b.n 33b6de │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ (33b790 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ ldr r0, [pc, #116] @ (33b794 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ nop │ │ │ │ @ instruction: 0xf6bc0059 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #242 @ 0xf2 │ │ │ │ + movs r3, #162 @ 0xa2 │ │ │ │ movs r1, r7 │ │ │ │ - movs r3, #214 @ 0xd6 │ │ │ │ + movs r3, #134 @ 0x86 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r6, r0] │ │ │ │ + ldrh r4, [r4, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r7, [sp, #424] @ 0x1a8 │ │ │ │ + str r7, [sp, #104] @ 0x68 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r4, r7] │ │ │ │ + ldr r0, [r2, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xf65c0059 │ │ │ │ - ldr r0, [r4, #64] @ 0x40 │ │ │ │ + ldr r0, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ blx r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #54 @ 0x36 │ │ │ │ + adds r4, #230 @ 0xe6 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #90 @ 0x5a │ │ │ │ + adds r5, #10 │ │ │ │ movs r3, r7 │ │ │ │ - adds r5, #100 @ 0x64 │ │ │ │ + adds r5, #20 │ │ │ │ movs r3, r7 │ │ │ │ ldmdb pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ @ instruction: 0xf4d20059 │ │ │ │ - adds r4, #140 @ 0x8c │ │ │ │ + adds r4, #60 @ 0x3c │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #124 @ 0x7c │ │ │ │ + adds r3, #44 @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, #74 @ 0x4a │ │ │ │ + cmp r7, #250 @ 0xfa │ │ │ │ movs r3, r7 │ │ │ │ orn r0, r4, #14221312 @ 0xd90000 │ │ │ │ - adds r3, #246 @ 0xf6 │ │ │ │ + adds r3, #166 @ 0xa6 │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #156 @ 0x9c │ │ │ │ + adds r3, #76 @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #168 @ 0xa8 │ │ │ │ + adds r3, #88 @ 0x58 │ │ │ │ movs r3, r7 │ │ │ │ - adds r4, #28 │ │ │ │ + adds r3, #204 @ 0xcc │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #22 │ │ │ │ + adds r2, #198 @ 0xc6 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -426611,39 +426620,39 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r7, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #17 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #460] @ (33b9c8 ) │ │ │ │ add.w r3, r7, #268 @ 0x10c │ │ │ │ ldr r1, [pc, #456] @ (33b9cc ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r4 │ │ │ │ bl 339e70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 33b862 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #408] @ (33b9d0 ) │ │ │ │ ldr r3, [pc, #376] @ (33b9b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -426659,15 +426668,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #356] @ (33b9d4 ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ vldr d7, [pc, #292] @ 33b998 │ │ │ │ ldr r2, [pc, #352] @ (33b9d8 ) │ │ │ │ add r7, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ @@ -426702,15 +426711,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r3, #188 @ 0xbc │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #244] @ (33b9e8 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ add.w r0, r5, #1184 @ 0x4a0 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -426723,34 +426732,34 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 2c8e0c │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 33b938 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 33b438 │ │ │ │ b.n 33b82e │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ vldr d7, [pc, #72] @ 33b9a0 │ │ │ │ ldr r2, [pc, #144] @ (33b9ec ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #144] @ (33b9f0 ) │ │ │ │ add.w r0, r8, #816 @ 0x330 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -426760,15 +426769,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 3e6260 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r1, r0, #816 @ 0x330 │ │ │ │ mov r0, fp │ │ │ │ bl 2c8e0c │ │ │ │ b.n 33b92e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ @@ -426781,40 +426790,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3540059 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ sbfx r0, lr, #1, #26 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #134 @ 0x86 │ │ │ │ + movs r0, #54 @ 0x36 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r6, [r0, r3] │ │ │ │ + ldr r6, [r6, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ + movs r0, #20 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, r0, #3 │ │ │ │ + adds r0, r6, #1 │ │ │ │ movs r2, r7 │ │ │ │ - stc 0, cr0, [r4], #-228 @ 0xffffff1c │ │ │ │ - ldc 0, cr0, [r8], #-228 @ 0xffffff1c │ │ │ │ + rsbs r0, r4, r9, rrx │ │ │ │ + @ instruction: 0xebe80039 │ │ │ │ @ instruction: 0xf2d20059 │ │ │ │ cmp r4, #196 @ 0xc4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #6 │ │ │ │ + adds r2, #182 @ 0xb6 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, r6, #5 │ │ │ │ + subs r0, r4, #4 │ │ │ │ movs r1, r7 │ │ │ │ - ldrsb r6, [r6, r6] │ │ │ │ + ldrsb r6, [r4, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r2, #5 │ │ │ │ + subs r2, r0, #4 │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, #146 @ 0x92 │ │ │ │ + adds r2, #66 @ 0x42 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #216 @ 0xd8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, #46 @ 0x2e │ │ │ │ + adds r1, #222 @ 0xde │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -426846,27 +426855,27 @@ │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r5, #284 @ 0x11c │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r4 │ │ │ │ bl 339e70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 33ba9e │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #232] @ (33bb60 ) │ │ │ │ ldr r3, [pc, #212] @ (33bb4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -426881,15 +426890,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ vldr d7, [pc, #136] @ 33bb38 │ │ │ │ ldr r1, [pc, #176] @ (33bb64 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #176] @ (33bb68 ) │ │ │ │ add.w r0, r9, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -426900,35 +426909,35 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl 3e6260 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 33baee │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 33b438 │ │ │ │ b.n 33ba6c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #108] @ (33bb6c ) │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov.w r8, #8 │ │ │ │ mov.w r9, #0 │ │ │ │ add.w r2, fp, #444 @ 0x1bc │ │ │ │ add.w r0, sl, #816 @ 0x330 │ │ │ │ @@ -426944,28 +426953,28 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0f80059 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0f20059 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r5, #0 │ │ │ │ + adds r2, r3, #7 │ │ │ │ movs r1, r7 │ │ │ │ - subs r6, r1, #0 │ │ │ │ + adds r6, r7, #6 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r0, [r4, r1] │ │ │ │ + ldrsb r0, [r2, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r1, r2 │ │ │ │ + subs r2, r7, r0 │ │ │ │ movs r2, r7 │ │ │ │ eors.w r0, r4, #89 @ 0x59 │ │ │ │ cmp r2, #130 @ 0x82 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r0, #232 @ 0xe8 │ │ │ │ + adds r0, #152 @ 0x98 │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, #142 @ 0x8e │ │ │ │ + adds r0, #62 @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033bb70 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -427076,25 +427085,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (33bcac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r4, r0] │ │ │ │ + strh r4, [r2, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #114 @ 0x72 │ │ │ │ + cmp r2, #34 @ 0x22 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r3, #156 @ 0x9c │ │ │ │ + cmp r3, #76 @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ - strb r4, [r1, r0] │ │ │ │ + strh r4, [r7, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ + cmp r2, #10 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r7, #32 │ │ │ │ + cmp r6, #208 @ 0xd0 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ (33bd34 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -427143,17 +427152,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcr 0, 2, r0, cr6, cr9, {2} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #238 @ 0xee │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #226 @ 0xe2 │ │ │ │ + cmp r6, #146 @ 0x92 │ │ │ │ movs r3, r7 │ │ │ │ mcr 0, 0, r0, cr2, cr9, {2} │ │ │ │ │ │ │ │ 0033bd48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -427180,35 +427189,35 @@ │ │ │ │ cmp r4, r0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 55489c │ │ │ │ + bl 55484c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33be36 │ │ │ │ ldr r7, [pc, #240] @ (33be8c ) │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33be56 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #224] @ (33be90 ) │ │ │ │ ldr r2, [pc, #228] @ (33be94 ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ clz r3, r0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -427216,15 +427225,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r4, r3 │ │ │ │ orrne.w r4, r3, #1 │ │ │ │ cbz r4, 33be14 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #172] @ (33be98 ) │ │ │ │ ldr r3, [pc, #144] @ (33be80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -427258,55 +427267,55 @@ │ │ │ │ ldr r1, [pc, #100] @ (33bea4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #949 @ 0x3b5 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 33bde0 │ │ │ │ ldr r3, [pc, #80] @ (33bea8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #80] @ (33beac ) │ │ │ │ ldr r1, [pc, #80] @ (33beb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #953 @ 0x3b9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 33bde0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ stc 0, cr0, [ip, #356]! @ 0x164 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [r2, #356] @ 0x164 │ │ │ │ - subs r6, r1, r3 │ │ │ │ + subs r6, r7, r1 │ │ │ │ movs r1, r7 │ │ │ │ - strh r2, [r4, r3] │ │ │ │ + strh r2, [r2, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, r2, r2 │ │ │ │ + subs r4, r0, r1 │ │ │ │ movs r1, r7 │ │ │ │ ldc 0, cr0, [lr, #-356] @ 0xfffffe9c │ │ │ │ - strh r6, [r2, r1] │ │ │ │ + strh r6, [r0, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #172 @ 0xac │ │ │ │ + cmp r5, #92 @ 0x5c │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, #154 @ 0x9a │ │ │ │ + cmp r0, #74 @ 0x4a │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r6, r0] │ │ │ │ + str r6, [r4, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #168 @ 0xa8 │ │ │ │ + cmp r5, #88 @ 0x58 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, #124 @ 0x7c │ │ │ │ + cmp r0, #44 @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033beb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -427323,35 +427332,35 @@ │ │ │ │ ldr r7, [pc, #228] @ (33bfc4 ) │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ add r0, pc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ add r7, pc │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 33bf82 │ │ │ │ ldr r6, [pc, #208] @ (33bfc8 ) │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ ldr r4, [pc, #204] @ (33bfcc ) │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ - bl 5543fc │ │ │ │ + bl 5543ac │ │ │ │ ldr r2, [pc, #196] @ (33bfd0 ) │ │ │ │ ldr r1, [pc, #196] @ (33bfd4 ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #180] @ (33bfd8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r7, [pc, #180] @ (33bfdc ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2c9158 │ │ │ │ ldr r1, [pc, #176] @ (33bfe0 ) │ │ │ │ @@ -427359,42 +427368,42 @@ │ │ │ │ add.w r3, r4, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #16 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, fp │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 3ea94c │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 33bf8e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #96] @ (33bfe4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c754 │ │ │ │ + bl 54c704 │ │ │ │ b.n 33bef6 │ │ │ │ str.w r9, [r0, #808] @ 0x328 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [r4, #800] @ 0x320 │ │ │ │ movs r3, #0 │ │ │ │ @@ -427406,32 +427415,32 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - asrs r4, r3, #23 │ │ │ │ + asrs r4, r1, #22 │ │ │ │ movs r2, r7 │ │ │ │ stc 0, cr0, [r2], #-356 @ 0xfffffe9c │ │ │ │ - adds r4, r6, r4 │ │ │ │ + adds r4, r4, r3 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r2, r6] │ │ │ │ + str r0, [r0, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 33ba00 │ │ │ │ + b.n 33b960 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 33ba2c │ │ │ │ + b.n 33b98c │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, r4 │ │ │ │ + adds r4, r1, r3 │ │ │ │ movs r1, r7 │ │ │ │ - asrs r2, r1, #22 │ │ │ │ + asrs r2, r7, #20 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r4, #170 @ 0xaa │ │ │ │ + cmp r4, #90 @ 0x5a │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033bfe8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -427448,40 +427457,40 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc │ │ │ │ ite ne │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #216] @ (33c104 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 33c0bc │ │ │ │ ldr r5, [pc, #204] @ (33c108 ) │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ ldr r4, [pc, #200] @ (33c10c ) │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 5543fc │ │ │ │ + bl 5543ac │ │ │ │ ldr r2, [pc, #192] @ (33c110 ) │ │ │ │ ldr r1, [pc, #192] @ (33c114 ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #176] @ (33c118 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c9158 │ │ │ │ movs r1, #0 │ │ │ │ @@ -427494,15 +427503,15 @@ │ │ │ │ bl 2c8b58 │ │ │ │ ldr r2, [pc, #140] @ (33c11c ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 33c0ca │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -427510,15 +427519,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #96] @ (33c120 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 54c754 │ │ │ │ + bl 54c704 │ │ │ │ b.n 33c03a │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str.w r1, [r4, #808] @ 0x328 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r6, #0 │ │ │ │ @@ -427532,31 +427541,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ add.w r0, lr, r9, lsr #1 │ │ │ │ - asrs r6, r7, #17 │ │ │ │ + asrs r6, r5, #16 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r4, #12 │ │ │ │ + cmp r3, #188 @ 0xbc │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r6, #31 │ │ │ │ + asrs r0, r4, #30 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r1, r1] │ │ │ │ + ldr r7, [pc, #1008] @ (33c500 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 33c8b8 │ │ │ │ + b.n 33c818 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 33c8e4 │ │ │ │ + b.n 33c844 │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + asrs r4, r4, #29 │ │ │ │ movs r1, r7 │ │ │ │ - cmp r3, #110 @ 0x6e │ │ │ │ + cmp r3, #30 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033c124 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -427587,38 +427596,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (33c1bc ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #60] @ (33c1c0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 554b64 │ │ │ │ + bl 554b14 │ │ │ │ ldr.w ip, [pc, #48] @ 33c1c4 │ │ │ │ ldr r2, [pc, #48] @ (33c1c8 ) │ │ │ │ movs r3, #15 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r6, r5, #26 │ │ │ │ + asrs r6, r3, #25 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [pc, #992] @ (33c5a4 ) │ │ │ │ + ldr r4, [pc, #672] @ (33c464 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [pc, #1008] @ (33c5b8 ) │ │ │ │ + ldr r6, [pc, #688] @ (33c478 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r5, #26 │ │ │ │ + asrs r4, r3, #25 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0033c1cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -427684,22 +427693,22 @@ │ │ │ │ adds r2, r0, #1 │ │ │ │ bne.n 33c21c │ │ │ │ b.n 33c204 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #24] @ (33c290 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ stmdb sl!, {r0, r3, r4, r6} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe8d40059 │ │ │ │ - cmp r1, #208 @ 0xd0 │ │ │ │ + cmp r1, #128 @ 0x80 │ │ │ │ movs r3, r7 │ │ │ │ movw r0, #7096 @ 0x1bb8 │ │ │ │ movt r0, #306 @ 0x132 │ │ │ │ subs r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -427725,25 +427734,25 @@ │ │ │ │ movs r1, #1 │ │ │ │ blx 222ecc │ │ │ │ movs r0, #0 │ │ │ │ blx 2254e4 │ │ │ │ strex r0, r0, [ip, #356] @ 0x164 │ │ │ │ ldr r0, [pc, #304] @ (33c41c ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #60 @ 0x3c │ │ │ │ + cmp r2, #236 @ 0xec │ │ │ │ movs r3, r7 │ │ │ │ - cmp r3, #106 @ 0x6a │ │ │ │ + cmp r3, #26 │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 55af98 │ │ │ │ + bl 55af48 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strh r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -427892,15 +427901,15 @@ │ │ │ │ orr.w r2, r0, r2, lsl #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 33c392 │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ uxth r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ uxth r1, r1 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 33c4de │ │ │ │ mov r0, r1 │ │ │ │ mov r2, r1 │ │ │ │ cbnz r5, 33c4e4 │ │ │ │ @@ -427980,15 +427989,15 @@ │ │ │ │ strb r3, [r0, #6] │ │ │ │ add r2, pc │ │ │ │ strb r5, [r0, #7] │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r3, #324 @ 0x144 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #4] │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #64] @ (33c5a8 ) │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -428006,27 +428015,27 @@ │ │ │ │ ldr r1, [pc, #32] @ (33c5b0 ) │ │ │ │ ldr r0, [pc, #36] @ (33c5b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #840] @ (33c8e8 ) │ │ │ │ + ldr r4, [pc, #520] @ (33c7a8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #36 @ 0x24 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [sp, #320] @ 0x140 │ │ │ │ + str r4, [sp, #0] │ │ │ │ movs r2, r7 │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [pc, #512] @ (33c7b0 ) │ │ │ │ + ldr r4, [pc, #192] @ (33c670 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #218 @ 0xda │ │ │ │ + cmp r0, #138 @ 0x8a │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, #240 @ 0xf0 │ │ │ │ + cmp r0, #160 @ 0xa0 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033c5b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -428037,29 +428046,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (33c608 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ mov.w r3, #332 @ 0x14c │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #32] @ (33c60c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 42602c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2234f0 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #248] @ (33c6fc ) │ │ │ │ + ldr r3, [pc, #952] @ (33c9bc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #140 @ 0x8c │ │ │ │ + cmp r0, #60 @ 0x3c │ │ │ │ movs r3, r7 │ │ │ │ - str r3, [sp, #744] @ 0x2e8 │ │ │ │ + str r3, [sp, #424] @ 0x1a8 │ │ │ │ movs r2, r7 │ │ │ │ movs r2, #4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 0033c610 : │ │ │ │ adds r0, #12 │ │ │ │ bx lr │ │ │ │ @@ -428108,19 +428117,19 @@ │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ ldr r1, [pc, #16] @ (33c6a0 ) │ │ │ │ ldr r0, [pc, #16] @ (33c6a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #696] @ (33c958 ) │ │ │ │ + ldr r3, [pc, #376] @ (33c818 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #120 @ 0x78 │ │ │ │ + cmp r0, #40 @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, #134 @ 0x86 │ │ │ │ + cmp r0, #54 @ 0x36 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033c6a8 : │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ @@ -428326,15 +428335,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (33c914 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 33c854 │ │ │ │ ldr r3, [pc, #80] @ (33c918 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r1, [pc, #80] @ (33c91c ) │ │ │ │ ldr r0, [pc, #80] @ (33c920 ) │ │ │ │ add r3, pc │ │ │ │ @@ -428360,37 +428369,37 @@ │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r4, #9] │ │ │ │ lsls r1, r5, #1 │ │ │ │ stc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ - ldr r1, [pc, #576] @ (33cb50 ) │ │ │ │ + ldr r1, [pc, #256] @ (33ca10 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #124 @ 0x7c │ │ │ │ + movs r6, #44 @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ - movs r6, #86 @ 0x56 │ │ │ │ + movs r6, #6 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #456] @ (33cae4 ) │ │ │ │ + ldr r1, [pc, #136] @ (33c9a4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #60 @ 0x3c │ │ │ │ + movs r5, #236 @ 0xec │ │ │ │ movs r3, r7 │ │ │ │ - movs r6, #192 @ 0xc0 │ │ │ │ + movs r6, #112 @ 0x70 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #376] @ (33caa0 ) │ │ │ │ + ldr r1, [pc, #56] @ (33c960 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #40 @ 0x28 │ │ │ │ + movs r5, #216 @ 0xd8 │ │ │ │ movs r3, r7 │ │ │ │ - movs r6, #156 @ 0x9c │ │ │ │ + movs r6, #76 @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #296] @ (33ca5c ) │ │ │ │ + ldr r0, [pc, #1000] @ (33cd1c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #20 │ │ │ │ + movs r5, #196 @ 0xc4 │ │ │ │ movs r3, r7 │ │ │ │ - movs r6, #100 @ 0x64 │ │ │ │ + movs r6, #20 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033c93c : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 33c952 │ │ │ │ movs r0, #0 │ │ │ │ @@ -428564,27 +428573,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ adds r2, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 6ba1e4 │ │ │ │ + bl 6ba194 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33cae6 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r3, #12 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33cabc │ │ │ │ adds r2, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 6ba1e4 │ │ │ │ + bl 6ba194 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33cae6 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ b.n 33cae2 │ │ │ │ ldr r3, [pc, #28] @ (33cb4c ) │ │ │ │ @@ -428597,19 +428606,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 33cc2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bx r1 │ │ │ │ + mov sl, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #212 @ 0xd4 │ │ │ │ + movs r3, #132 @ 0x84 │ │ │ │ movs r3, r7 │ │ │ │ - movs r4, #124 @ 0x7c │ │ │ │ + movs r4, #44 @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033cb58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -428704,25 +428713,25 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ svc 160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ svc 62 @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ + cmp sl, r9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #228 @ 0xe4 │ │ │ │ + movs r2, #148 @ 0x94 │ │ │ │ movs r3, r7 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r2, #160 @ 0xa0 │ │ │ │ movs r3, r7 │ │ │ │ - mov r4, r0 │ │ │ │ + cmp ip, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #206 @ 0xce │ │ │ │ + movs r2, #126 @ 0x7e │ │ │ │ movs r3, r7 │ │ │ │ - movs r3, #150 @ 0x96 │ │ │ │ + movs r3, #70 @ 0x46 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033cc6c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -428780,15 +428789,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r2, #31 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -428800,19 +428809,19 @@ │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ adds r3, #16 │ │ │ │ uxtb r3, r3 │ │ │ │ add.w lr, r4, r3 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 33ccc6 │ │ │ │ nop │ │ │ │ - cmp r0, r7 │ │ │ │ + add r8, sp │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #238 @ 0xee │ │ │ │ + movs r2, #158 @ 0x9e │ │ │ │ movs r3, r7 │ │ │ │ - movs r1, #250 @ 0xfa │ │ │ │ + movs r1, #170 @ 0xaa │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033cd60 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -429000,15 +429009,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 51ae1c │ │ │ │ + bl 51add0 │ │ │ │ cmp r5, r7 │ │ │ │ bne.n 33cf3a │ │ │ │ b.n 33ce70 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ble.n 33d020 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -429110,15 +429119,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r3, [r0, #892] @ 0x37c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 6ba1e4 │ │ │ │ + bl 6ba194 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d046 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -429156,19 +429165,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33d100 ) │ │ │ │ ldr r0, [pc, #20] @ (33d104 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - sbcs r0, r5 │ │ │ │ + adcs r0, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r6, #4 │ │ │ │ + subs r6, r4, #3 │ │ │ │ movs r3, r7 │ │ │ │ - subs r4, r0, #5 │ │ │ │ + subs r4, r6, #3 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #160] @ (33d1bc ) │ │ │ │ @@ -429198,59 +429207,59 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #96] @ (33d1d0 ) │ │ │ │ ldr r1, [pc, #100] @ (33d1d4 ) │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 33fd30 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (33d1d8 ) │ │ │ │ and.w ip, r3, #7 │ │ │ │ mov r1, r6 │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bls.n 33d198 │ │ │ │ lsls r1, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r0, r1 │ │ │ │ + lsrs r0, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r1, #11] │ │ │ │ + ldrb r6, [r7, #9] │ │ │ │ movs r0, r7 │ │ │ │ - b.n 33d77c │ │ │ │ + b.n 33d6dc │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #40 @ 0x28 │ │ │ │ + subs r3, #216 @ 0xd8 │ │ │ │ movs r1, r7 │ │ │ │ - stmia r2!, {r3, r4, r6} │ │ │ │ + stmia r2!, {r3} │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, r3, #3 │ │ │ │ + subs r2, r1, #2 │ │ │ │ movs r3, r7 │ │ │ │ ldr.w r2, [r1, #880] @ 0x370 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 33d1f2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -429264,21 +429273,21 @@ │ │ │ │ ldr.w r4, [r1, #888] @ 0x378 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r1, #892] @ 0x37c │ │ │ │ mov r5, r0 │ │ │ │ lsls r2, r4, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 55a820 │ │ │ │ + bl 55a7d0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 55a820 │ │ │ │ + bl 55a7d0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -429440,15 +429449,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r2, [r0, #892] @ 0x37c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r2, r2, r1, lsl #4 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ - bl 6ba1e4 │ │ │ │ + bl 6ba194 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d37a │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -429569,23 +429578,23 @@ │ │ │ │ ldr.w r2, [r0, #888] @ 0x378 │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r4, r2 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsls r2, r2, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 55a820 │ │ │ │ + bl 55a7d0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 55a820 │ │ │ │ + b.w 55a7d0 │ │ │ │ nop │ │ │ │ │ │ │ │ 0033d538 : │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ and.w r0, r0, #2 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -429685,19 +429694,19 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ bpl.n 33d550 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 33d70c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, #116 @ 0x74 │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r0, r0 │ │ │ │ + adds r2, r6, r6 │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, r2, r2 │ │ │ │ + subs r6, r0, r1 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #312] @ (33d794 ) │ │ │ │ @@ -429792,15 +429801,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w ip, lr, r6 │ │ │ │ ldr.w r3, [ip, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r6, [lr, r6] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ strd r6, ip, [sp] │ │ │ │ - bl 51ae1c │ │ │ │ + bl 51add0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 33d686 │ │ │ │ bic.w r1, r1, r2 │ │ │ │ ldr r2, [pc, #88] @ (33d7ac ) │ │ │ │ strb r1, [r0, r3] │ │ │ │ ldr r3, [pc, #64] @ (33d798 ) │ │ │ │ add r2, pc │ │ │ │ @@ -429838,19 +429847,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 33d890 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bmi.n 33d7c4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcc.n 33d718 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #16 │ │ │ │ + subs r2, #192 @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r3, r2 │ │ │ │ + adds r6, r1, r1 │ │ │ │ movs r3, r7 │ │ │ │ - cbz r2, 33d7fc │ │ │ │ + uxth r2, r6 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033d7bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -429886,19 +429895,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33d82c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, r2, r0 │ │ │ │ + asrs r0, r0, #31 │ │ │ │ movs r3, r7 │ │ │ │ - adds r4, r4, r2 │ │ │ │ + adds r4, r2, r1 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033d830 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -429980,15 +429989,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 33d88a │ │ │ │ ldr r0, [pc, #72] @ (33d954 ) │ │ │ │ ubfx r3, r3, #6, #1 │ │ │ │ lsrs r2, r2, #31 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strbpl.w r3, [r4, #1428] @ 0x594 │ │ │ │ bpl.n 33d8a6 │ │ │ │ ldrb.w r2, [r4, #885] @ 0x375 │ │ │ │ @@ -430005,15 +430014,15 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #31 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r1, [r0, #888] @ 0x378 │ │ │ │ @@ -430047,19 +430056,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33d9cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, #226 @ 0xe2 │ │ │ │ + subs r0, #146 @ 0x92 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r6, #25 │ │ │ │ + asrs r0, r4, #24 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r7, #25 │ │ │ │ + asrs r4, r5, #24 │ │ │ │ movs r3, r7 │ │ │ │ cbz r1, 33da28 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r6, #12 │ │ │ │ @@ -430260,70 +430269,70 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 33dbe4 │ │ │ │ ldr r3, [pc, #92] @ (33dc78 ) │ │ │ │ ldr r2, [pc, #96] @ (33dc7c ) │ │ │ │ ldr r1, [pc, #96] @ (33dc80 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #333 @ 0x14d │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 33dbe4 │ │ │ │ ldr r3, [pc, #72] @ (33dc84 ) │ │ │ │ mov.w r2, #338 @ 0x152 │ │ │ │ ldr r4, [pc, #72] @ (33dc88 ) │ │ │ │ ldr r1, [pc, #72] @ (33dc8c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 33dc12 │ │ │ │ beq.n 33dbd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r7, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #18 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r2, r2, #24 │ │ │ │ + asrs r2, r0, #23 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r6, #23 │ │ │ │ + asrs r6, r4, #22 │ │ │ │ movs r3, r7 │ │ │ │ - bl 70dc6a <_IO_stdin_used@@Base+0x49162> │ │ │ │ - adds r6, #154 @ 0x9a │ │ │ │ + bl 70dc6a <_IO_stdin_used@@Base+0x491b2> │ │ │ │ + adds r6, #74 @ 0x4a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r5, #21 │ │ │ │ + asrs r0, r3, #20 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r4, #16 │ │ │ │ + asrs r2, r2, #15 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #122 @ 0x7a │ │ │ │ + adds r6, #42 @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r5, #19 │ │ │ │ + asrs r6, r3, #18 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r0, #16 │ │ │ │ + asrs r4, r6, #14 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #86 @ 0x56 │ │ │ │ + adds r6, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r7, #19 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r4, #15 │ │ │ │ + asrs r0, r2, #14 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033dc90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -430409,23 +430418,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (33dda4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mvn.w r4, #21 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 33dd58 │ │ │ │ - asrs r4, r1, #19 │ │ │ │ + asrs r4, r7, #17 │ │ │ │ movs r3, r7 │ │ │ │ - adds r5, #20 │ │ │ │ + adds r4, #196 @ 0xc4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r7, #14 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r3, #10 │ │ │ │ + asrs r4, r1, #9 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033dda8 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 33ddbe │ │ │ │ movs r0, #0 │ │ │ │ @@ -430461,20 +430470,20 @@ │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 33dddc │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r6, r0 │ │ │ │ lsls r2, r5, #4 │ │ │ │ mov r0, lr │ │ │ │ mov r4, lr │ │ │ │ - bl 55ad98 │ │ │ │ + bl 55ad48 │ │ │ │ adds r2, r5, #7 │ │ │ │ ldr.w r1, [r6, #896] @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 55ad98 │ │ │ │ + bl 55ad48 │ │ │ │ ldr.w r3, [r6, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 33de44 │ │ │ │ ldrb.w r2, [r6, #885] @ 0x375 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrsb.w r2, [r3, #3] │ │ │ │ @@ -430603,19 +430612,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33df90 ) │ │ │ │ ldr r0, [pc, #20] @ (33df94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - adds r3, #24 │ │ │ │ + adds r2, #200 @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r4, #2 │ │ │ │ + asrs r6, r2, #1 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r7, #4 │ │ │ │ + asrs r2, r5, #3 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033df98 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -430652,19 +430661,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33e010 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #158 @ 0x9e │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r5, #32 │ │ │ │ + lsrs r4, r3, #31 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r0, #3 │ │ │ │ + asrs r0, r6, #1 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033e014 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 33e02a │ │ │ │ movs r0, #0 │ │ │ │ @@ -430824,19 +430833,19 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ ldmia r2!, {r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #252 @ 0xfc │ │ │ │ + adds r0, #172 @ 0xac │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r1, #26 │ │ │ │ + lsrs r2, r7, #24 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r4, #32 │ │ │ │ + lsrs r6, r2, #31 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033e1c0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -430888,19 +430897,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33e25c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r4, #23 │ │ │ │ + lsrs r0, r2, #22 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r0, r4, #30 │ │ │ │ + lsrs r0, r2, #29 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -430933,46 +430942,46 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #176] @ (33e36c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #164] @ (33e370 ) │ │ │ │ ldr r1, [pc, #164] @ (33e374 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #144] @ (33e378 ) │ │ │ │ ldr r1, [pc, #148] @ (33e37c ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #128] @ (33e380 ) │ │ │ │ ldr r1, [pc, #132] @ (33e384 ) │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r6, [pc, #120] @ (33e388 ) │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #116] @ (33e38c ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #116] @ (33e390 ) │ │ │ │ ldr r2, [pc, #120] @ (33e394 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r2, pc │ │ │ │ @@ -431000,30 +431009,30 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adds r0, #212 @ 0xd4 │ │ │ │ + adds r0, #132 @ 0x84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r4, #20] │ │ │ │ + ldr r6, [r2, #16] │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [r6, #28] │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ movs r2, r7 │ │ │ │ - cmp r2, #200 @ 0xc8 │ │ │ │ + cmp r2, #120 @ 0x78 │ │ │ │ movs r1, r7 │ │ │ │ - sub sp, #480 @ 0x1e0 │ │ │ │ + sub sp, #160 @ 0xa0 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ + ldr r2, [r0, #16] │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ movs r0, r7 │ │ │ │ - adc.w r0, r6, #12058624 @ 0xb80000 │ │ │ │ - sbc.w r0, r0, #12058624 @ 0xb80000 │ │ │ │ + @ instruction: 0xf4f60038 │ │ │ │ + adds.w r0, r0, #12058624 @ 0xb80000 │ │ │ │ stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r3, r0, #11 │ │ │ │ @@ -431046,15 +431055,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ asrs r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 55b28c │ │ │ │ + bl 55b23c │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 33e3c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -431078,15 +431087,15 @@ │ │ │ │ add r7, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55b394 │ │ │ │ + bl 55b344 │ │ │ │ cmp r0, #1 │ │ │ │ str r0, [r5, #0] │ │ │ │ bhi.n 33e488 │ │ │ │ adds r5, #4 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 33e422 │ │ │ │ ldrd r0, r1, [sp, #4] │ │ │ │ @@ -431137,15 +431146,15 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (33e5ec ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #22 │ │ │ │ + lsrs r4, r3, #21 │ │ │ │ movs r3, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 3469b4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -431244,41 +431253,41 @@ │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #32 │ │ │ │ + cmp r5, #208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r5, #19 │ │ │ │ + lsrs r2, r3, #18 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r6, #19 │ │ │ │ + lsrs r6, r4, #18 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (33e63c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ lsls r0, r3, #13 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 33e6a0 │ │ │ │ @@ -431288,67 +431297,67 @@ │ │ │ │ ldr r1, [pc, #76] @ (33e6a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #60] @ (33e6ac ) │ │ │ │ ldr r3, [pc, #60] @ (33e6b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #60] @ (33e6b4 ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ (33e6b8 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #15 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r2, [pc, #48] @ (33e6bc ) │ │ │ │ ldr r1, [pc, #48] @ (33e6c0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5558e0 │ │ │ │ + b.w 555890 │ │ │ │ nop │ │ │ │ - cmp r5, #54 @ 0x36 │ │ │ │ + cmp r4, #230 @ 0xe6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r0, #92] @ 0x5c │ │ │ │ + str r4, [r6, #84] @ 0x54 │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r5!, {r1, r3, r6, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #476] @ (33e88c ) │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r5, sp, #312 @ 0x138 │ │ │ │ + add r4, sp, #1016 @ 0x3f8 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r0, #16 │ │ │ │ + lsrs r0, r6, #14 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r3, #17 │ │ │ │ + lsrs r6, r1, #16 │ │ │ │ movs r3, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ tst.w r3, #4 │ │ │ │ ite eq │ │ │ │ moveq.w r3, #256 @ 0x100 │ │ │ │ movne.w r3, #4096 @ 0x1000 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 33e700 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ - bl 55a820 │ │ │ │ + bl 55a7d0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -431358,71 +431367,71 @@ │ │ │ │ ldr r0, [pc, #20] @ (33e720 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #134 @ 0x86 │ │ │ │ + cmp r4, #54 @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r2, #13 │ │ │ │ + lsrs r0, r0, #12 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r0, r3, #16 │ │ │ │ + lsrs r0, r1, #15 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e44 │ │ │ │ + bl 551df4 │ │ │ │ cbz r0, 33e74c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #60] @ (33e78c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5519f0 │ │ │ │ + bl 5519a0 │ │ │ │ ldr r1, [pc, #56] @ (33e790 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5519f0 │ │ │ │ + bl 5519a0 │ │ │ │ ldr r1, [pc, #48] @ (33e794 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5519f0 │ │ │ │ + bl 5519a0 │ │ │ │ orr.w r3, r5, r6 │ │ │ │ orrs r0, r3 │ │ │ │ bne.n 33e73a │ │ │ │ ldr r3, [pc, #32] @ (33e798 ) │ │ │ │ movw r2, #2861 @ 0xb2d │ │ │ │ ldr r1, [pc, #28] @ (33e79c ) │ │ │ │ ldr r0, [pc, #32] @ (33e7a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - strh r0, [r1, #22] │ │ │ │ + strh r0, [r7, #18] │ │ │ │ movs r1, r7 │ │ │ │ - subs r0, r5, #6 │ │ │ │ + subs r0, r3, #5 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r0, #16 │ │ │ │ + lsrs r0, r6, #14 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r4, #16 │ │ │ │ + cmp r3, #192 @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r3, #11 │ │ │ │ + lsrs r2, r1, #10 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r5, #15 │ │ │ │ + lsrs r6, r3, #14 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #204] @ (33e880 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -431456,15 +431465,15 @@ │ │ │ │ eors r2, r0 │ │ │ │ bics r2, r1 │ │ │ │ bne.n 33e7ee │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cbz r2, 33e818 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r1, #33 @ 0x21 │ │ │ │ - bl 6926f8 │ │ │ │ + bl 6926a8 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ cbnz r4, 33e840 │ │ │ │ ldr r3, [pc, #120] @ (33e88c ) │ │ │ │ add r3, pc │ │ │ │ b.n 33e844 │ │ │ │ ldrh.w r3, [ip, #2] │ │ │ │ @@ -431511,21 +431520,21 @@ │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ stmia r3!, {r1, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r6, #108 @ 0x6c │ │ │ │ + movs r6, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r7, #13 │ │ │ │ + lsrs r6, r5, #12 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [r7, r1] │ │ │ │ + ldr r2, [r5, r0] │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r0, r5, #13 │ │ │ │ + lsrs r0, r3, #12 │ │ │ │ movs r3, r7 │ │ │ │ stmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -431534,31 +431543,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (33e8e4 ) │ │ │ │ ldr r1, [pc, #48] @ (33e8e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #36] @ (33e8ec ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r2, #138 @ 0x8a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r5, #52] @ 0x34 │ │ │ │ + str r4, [r3, #48] @ 0x30 │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [r7, #60] @ 0x3c │ │ │ │ + str r0, [r5, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ lsls r5, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -431568,32 +431577,32 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #60] @ (33e948 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 2c4228 │ │ │ │ ldr r1, [pc, #32] @ (33e94c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1228 @ 0x4cc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 42602c │ │ │ │ - cmp r2, #132 @ 0x84 │ │ │ │ + cmp r2, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #138 @ 0x8a │ │ │ │ + movs r4, #58 @ 0x3a │ │ │ │ movs r1, r7 │ │ │ │ - add r2, sp, #752 @ 0x2f0 │ │ │ │ + add r2, sp, #432 @ 0x1b0 │ │ │ │ movs r2, r7 │ │ │ │ movs r0, r5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -431603,15 +431612,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #92] @ (33e9c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #72] @ (33e9cc ) │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #1160] @ 0x488 │ │ │ │ bl 2c41e4 │ │ │ │ @@ -431628,19 +431637,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r2, #36 @ 0x24 │ │ │ │ + cmp r1, #212 @ 0xd4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #42 @ 0x2a │ │ │ │ + movs r3, #218 @ 0xda │ │ │ │ movs r1, r7 │ │ │ │ - add r2, sp, #352 @ 0x160 │ │ │ │ + add r2, sp, #32 │ │ │ │ movs r2, r7 │ │ │ │ subs r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ vshr.u32 q0, , #2 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -431658,15 +431667,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (33eaa0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #28] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33ea88 │ │ │ │ ldr.w r2, [r0, #1140] @ 0x474 │ │ │ │ cbz r2, 33ea88 │ │ │ │ mov.w ip, #0 │ │ │ │ mov r1, ip │ │ │ │ mov r0, ip │ │ │ │ @@ -431705,23 +431714,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 33ea64 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ - cmp r1, #160 @ 0xa0 │ │ │ │ + cmp r1, #80 @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r1!, {r2, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #152 @ 0x98 │ │ │ │ + movs r3, #72 @ 0x48 │ │ │ │ movs r1, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #808 @ 0x328 │ │ │ │ + add r1, sp, #488 @ 0x1e8 │ │ │ │ movs r2, r7 │ │ │ │ stmia r0!, {r2, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -431752,49 +431761,49 @@ │ │ │ │ ldr r6, [pc, #308] @ (33ec2c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #288] @ (33ec30 ) │ │ │ │ ldr r1, [pc, #288] @ (33ec34 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33ebce │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 33eada │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #200] @ (33ec24 ) │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33eaea │ │ │ │ ldr r3, [pc, #208] @ (33ec38 ) │ │ │ │ @@ -431809,15 +431818,15 @@ │ │ │ │ bpl.n 33eaea │ │ │ │ ldr r0, [pc, #192] @ (33ec40 ) │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33eaf0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp.w sl, #0 │ │ │ │ blt.n 33ebfe │ │ │ │ ldr.w r3, [r4, #1152] @ 0x480 │ │ │ │ @@ -431861,51 +431870,51 @@ │ │ │ │ ldr r0, [pc, #88] @ (33ec60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r0, #200 @ 0xc8 │ │ │ │ + cmp r0, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r3, #20] │ │ │ │ + str r2, [r1, #16] │ │ │ │ movs r0, r7 │ │ │ │ stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #3 │ │ │ │ + lsrs r6, r2, #2 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r1, {r1, r4, r5} │ │ │ │ + ldmia r0!, {r1, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #136 @ 0x88 │ │ │ │ + movs r2, #56 @ 0x38 │ │ │ │ movs r1, r7 │ │ │ │ - add r0, sp, #736 @ 0x2e0 │ │ │ │ + add r0, sp, #416 @ 0x1a0 │ │ │ │ movs r2, r7 │ │ │ │ cmp r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #1 │ │ │ │ + lsrs r4, r1, #32 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r6, r7, #25 │ │ │ │ + lsls r6, r5, #24 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r6, #31 │ │ │ │ + lsls r4, r4, #30 │ │ │ │ movs r3, r7 │ │ │ │ - movs r7, #160 @ 0xa0 │ │ │ │ + movs r7, #80 @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r5, #25 │ │ │ │ + lsls r2, r3, #24 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r4, #32 │ │ │ │ + lsls r4, r2, #31 │ │ │ │ movs r3, r7 │ │ │ │ - movs r7, #136 @ 0x88 │ │ │ │ + movs r7, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r2, #25 │ │ │ │ + lsls r2, r0, #24 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r7, #31 │ │ │ │ + lsls r4, r5, #30 │ │ │ │ movs r3, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 33ecf0 │ │ │ │ @@ -431957,25 +431966,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (33ed18 ) │ │ │ │ ldr r0, [pc, #32] @ (33ed1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - movs r6, #174 @ 0xae │ │ │ │ + movs r6, #94 @ 0x5e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r7, #21 │ │ │ │ + lsls r0, r5, #20 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r6, r5, #29 │ │ │ │ + lsls r6, r3, #28 │ │ │ │ movs r3, r7 │ │ │ │ - movs r6, #150 @ 0x96 │ │ │ │ + movs r6, #70 @ 0x46 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r4, #21 │ │ │ │ + lsls r0, r2, #20 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r6, r5, #28 │ │ │ │ + lsls r6, r3, #27 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ (33edb0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -431983,24 +431992,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (33edb8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #104] @ (33edbc ) │ │ │ │ ldr r1, [pc, #108] @ (33edc0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 34415c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 33ed76 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ ands.w r3, r3, #4 │ │ │ │ bne.n 33ed88 │ │ │ │ mov r0, r3 │ │ │ │ @@ -432022,23 +432031,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3482b8 │ │ │ │ sub.w r0, r0, #6 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 33ed76 │ │ │ │ nop │ │ │ │ - movs r6, #88 @ 0x58 │ │ │ │ + movs r6, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r6, [r4, r3] │ │ │ │ + ldrsh r6, [r2, r2] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #68 @ 0x44 │ │ │ │ + subs r4, r6, #7 │ │ │ │ movs r1, r7 │ │ │ │ - add r6, pc, #464 @ (adr r6, 33ef94 ) │ │ │ │ + add r6, pc, #144 @ (adr r6, 33ee54 ) │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #192] @ (33ee98 ) │ │ │ │ @@ -432056,50 +432065,50 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #164] @ (33eeac ) │ │ │ │ ldr r1, [pc, #168] @ (33eeb0 ) │ │ │ │ add.w r3, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #148] @ (33eeb4 ) │ │ │ │ ldr r1, [pc, #152] @ (33eeb8 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r3, r5 │ │ │ │ add.w r2, sp, #19 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 687e38 │ │ │ │ + bl 687de8 │ │ │ │ ldr r2, [pc, #80] @ (33eebc ) │ │ │ │ ldr r3, [pc, #48] @ (33ee9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -432115,27 +432124,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r4, r5, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #172 @ 0xac │ │ │ │ + movs r5, #92 @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r2, #7 │ │ │ │ + subs r6, r0, #6 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r2, [r2, #8] │ │ │ │ + ldrb r2, [r0, #7] │ │ │ │ movs r1, r7 │ │ │ │ - ldrsh r0, [r3, r0] │ │ │ │ + ldrb r0, [r1, r7] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r6!, {r5} │ │ │ │ + stmia r5!, {r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, r7, #5 │ │ │ │ + subs r0, r5, #4 │ │ │ │ movs r1, r7 │ │ │ │ - add r5, pc, #672 @ (adr r5, 33f15c ) │ │ │ │ + add r5, pc, #352 @ (adr r5, 33f01c ) │ │ │ │ movs r2, r7 │ │ │ │ pop {r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -432146,24 +432155,24 @@ │ │ │ │ ldr r1, [pc, #164] @ (33ef7c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #144] @ (33ef80 ) │ │ │ │ ldr r1, [pc, #144] @ (33ef84 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ movs r2, #0 │ │ │ │ ldr r6, [pc, #128] @ (33ef88 ) │ │ │ │ adds r3, #26 │ │ │ │ add r6, pc │ │ │ │ str.w r2, [r0, r3, lsl #2] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -432192,26 +432201,26 @@ │ │ │ │ add.w r1, r4, #688 @ 0x2b0 │ │ │ │ bl 3ea96c │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3eb7d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 51ae20 │ │ │ │ + bl 51add4 │ │ │ │ b.n 33ef38 │ │ │ │ nop │ │ │ │ - movs r4, #184 @ 0xb8 │ │ │ │ + movs r4, #104 @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r1, r5] │ │ │ │ + ldrb r2, [r7, r3] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r5!, {r4, r6} │ │ │ │ + stmia r5!, {} │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r4, #2 │ │ │ │ + subs r6, r2, #1 │ │ │ │ movs r1, r7 │ │ │ │ - add r4, pc, #856 @ (adr r4, 33f2e0 ) │ │ │ │ + add r4, pc, #536 @ (adr r4, 33f1a0 ) │ │ │ │ movs r2, r7 │ │ │ │ pop {r1} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -432233,15 +432242,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add.w r6, r5, #228 @ 0xe4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ bl 33e950 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 33f014 │ │ │ │ @@ -432268,43 +432277,43 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (33f068 ) │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 33efea │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b.n 33efe4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 33f0a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, #7 │ │ │ │ + adds r2, r3, #6 │ │ │ │ movs r1, r7 │ │ │ │ - add r4, pc, #104 @ (adr r4, 33f0c4 ) │ │ │ │ + add r3, pc, #808 @ (adr r3, 33f384 ) │ │ │ │ movs r2, r7 │ │ │ │ - movs r3, #216 @ 0xd8 │ │ │ │ + movs r3, #136 @ 0x88 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbnz r6, 33f0aa │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r1, r0] │ │ │ │ + ldrh r0, [r7, r6] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r4!, {r1, r2, r3} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -432333,32 +432342,32 @@ │ │ │ │ ldr r1, [pc, #308] @ (33f1ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #288] @ (33f1f0 ) │ │ │ │ ldr r1, [pc, #288] @ (33f1f4 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov sl, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r3, r4, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ @@ -432389,102 +432398,102 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #156] @ (33f204 ) │ │ │ │ ldr r1, [pc, #160] @ (33f208 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov sl, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ b.n 33f10c │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 51ae24 │ │ │ │ + bl 51add8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33f0a2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ (33f20c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ rev16 r4, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #216 @ 0xd8 │ │ │ │ + movs r2, #136 @ 0x88 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r5, r5] │ │ │ │ + ldrh r2, [r3, r4] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r3!, {r4, r5, r6} │ │ │ │ + stmia r3!, {r5} │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, r0, #3 │ │ │ │ + adds r6, r6, #1 │ │ │ │ movs r1, r7 │ │ │ │ - add r2, pc, #984 @ (adr r2, 33f5d0 ) │ │ │ │ + add r2, pc, #664 @ (adr r2, 33f490 ) │ │ │ │ movs r2, r7 │ │ │ │ - movs r2, #68 @ 0x44 │ │ │ │ + movs r1, #244 @ 0xf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r2, r3] │ │ │ │ + ldrh r6, [r0, r2] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, r6, #0 │ │ │ │ + subs r2, r4, r7 │ │ │ │ movs r1, r7 │ │ │ │ - add r2, pc, #392 @ (adr r2, 33f394 ) │ │ │ │ + add r2, pc, #72 @ (adr r2, 33f254 ) │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r4, #10 │ │ │ │ + lsls r4, r2, #9 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033f210 : │ │ │ │ cbz r1, 33f252 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r1, #16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5544ec │ │ │ │ + bl 55449c │ │ │ │ ldr r3, [pc, #44] @ (33f260 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 33bd48 │ │ │ │ @@ -432497,15 +432506,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - lsls r4, r4, #9 │ │ │ │ + lsls r4, r2, #8 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033f264 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -432535,18 +432544,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (33f2c0 ) │ │ │ │ ldr r0, [pc, #20] @ (33f2c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - movs r0, #226 @ 0xe2 │ │ │ │ + movs r0, #146 @ 0x92 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - vshr.u32 d0, d26, #20 │ │ │ │ - lsls r2, r7, #7 │ │ │ │ + vqadd.u16 d16, d12, d26 │ │ │ │ + lsls r2, r5, #6 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r7, [r0, #1764] @ 0x6e4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -432588,15 +432597,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r1, #4] │ │ │ │ b.n 33f324 │ │ │ │ ldrh r1, [r1, #22] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ umull r3, ip, r0, r4 │ │ │ │ add.w r1, r8, r7 │ │ │ │ mla ip, r0, r5, ip │ │ │ │ ldr.w r0, [r8, r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33f322 │ │ │ │ @@ -432650,24 +432659,22 @@ │ │ │ │ ldr r1, [pc, #32] @ (33f400 ) │ │ │ │ ldr r0, [pc, #32] @ (33f404 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - subs r6, r0, #7 │ │ │ │ + subs r6, r6, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mrc2 0, 4, r0, cr0, cr10, {1} │ │ │ │ - movs r2, r7 │ │ │ │ - movs r3, r7 │ │ │ │ - subs r6, r5, #6 │ │ │ │ + mcr2 0, 2, r0, cr0, cr10, {1} │ │ │ │ + vshr.u32 d16, d26, #22 │ │ │ │ + subs r6, r3, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mrc2 0, 3, r0, cr8, cr10, {1} │ │ │ │ - movs r2, r6 │ │ │ │ - movs r3, r7 │ │ │ │ + mcr2 0, 1, r0, cr8, cr10, {1} │ │ │ │ + vshr.u32 d16, d26, #30 │ │ │ │ │ │ │ │ 0033f408 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r4, #0 │ │ │ │ @@ -432716,24 +432723,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (33f524 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #140] @ (33f528 ) │ │ │ │ ldr r1, [pc, #140] @ (33f52c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 33f4f2 │ │ │ │ ldr r4, [pc, #124] @ (33f530 ) │ │ │ │ ldr r6, [pc, #124] @ (33f534 ) │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ @@ -432741,24 +432748,24 @@ │ │ │ │ ldr.w r0, [r0, #1128] @ 0x468 │ │ │ │ cbz r0, 33f504 │ │ │ │ ldr r1, [pc, #112] @ (33f538 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #100] @ (33f53c ) │ │ │ │ ldr r1, [pc, #100] @ (33f540 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 33f4be │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -432770,38 +432777,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (33f548 ) │ │ │ │ ldr r0, [pc, #60] @ (33f54c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - subs r4, r1, #4 │ │ │ │ + subs r4, r7, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r6, [r3, r6] │ │ │ │ + ldrsb r6, [r1, r5] │ │ │ │ movs r0, r7 │ │ │ │ - itt ge │ │ │ │ - movge r7, r7 │ │ │ │ - addge r2, r7, r3 │ │ │ │ + ite pl │ │ │ │ + movpl r7, r7 │ │ │ │ + addmi r2, r5, r2 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r7, [sp, #168] @ 0xa8 │ │ │ │ + ldr r6, [sp, #872] @ 0x368 │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, r3, #3 │ │ │ │ + subs r2, r1, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r5, r5] │ │ │ │ + ldrsb r4, [r3, r4] │ │ │ │ movs r0, r7 │ │ │ │ - itt vs │ │ │ │ - movvs r7, r7 │ │ │ │ - addvs r6, r7, r2 │ │ │ │ + ite ne │ │ │ │ + movne r7, r7 │ │ │ │ + addeq r6, r5, r1 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #632] @ 0x278 │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, r0, #2 │ │ │ │ + subs r2, r6, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stc2l 0, cr0, [ip, #-232] @ 0xffffff18 │ │ │ │ - vshr.u32 d0, d26, #22 │ │ │ │ + ldc2l 0, cr0, [ip], #232 @ 0xe8 │ │ │ │ + vqadd.u16 d16, d10, d26 │ │ │ │ │ │ │ │ 0033f550 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (33f5d8 ) │ │ │ │ @@ -432814,22 +432821,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add.w r3, r4, #396 @ 0x18c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ add.w r3, r4, #412 @ 0x19c │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r1, [r6, #1264] @ 0x4f0 │ │ │ │ cmp r1, r5 │ │ │ │ bne.n 33f5c4 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 33f5b0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ @@ -432846,21 +432853,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (33f5e4 ) │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [pc, #28] @ (33f5e8 ) │ │ │ │ movw r2, #638 @ 0x27e │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - subs r6, r4, #0 │ │ │ │ + adds r6, r2, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - vqadd.u32 d16, d0, d26 │ │ │ │ - b.n 33fbc4 │ │ │ │ + vqadd.u16 d0, d0, d26 │ │ │ │ + b.n 33fb24 │ │ │ │ movs r1, r7 │ │ │ │ - stc2 0, cr0, [ip], {58} @ 0x3a │ │ │ │ - vqadd.u16 d0, d6, d26 │ │ │ │ + ldc2 0, cr0, [ip], #-232 @ 0xffffff18 │ │ │ │ + mcr2 0, 6, r0, cr6, cr10, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #320] @ (33f740 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r3, [pc, #320] @ (33f744 ) │ │ │ │ @@ -432891,25 +432898,25 @@ │ │ │ │ add.w r9, r8, #236 @ 0xec │ │ │ │ ldr r1, [pc, #268] @ (33f754 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r7, r8, #228 @ 0xe4 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #248] @ (33f758 ) │ │ │ │ ldr r1, [pc, #248] @ (33f75c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r6, [r0, #1128] @ 0x468 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 33f644 │ │ │ │ add.w r4, r4, r4, lsl #2 │ │ │ │ add.w sl, r7, #8 │ │ │ │ add r4, fp │ │ │ │ adds r0, r4, #1 │ │ │ │ @@ -432939,23 +432946,23 @@ │ │ │ │ ldr r1, [pc, #160] @ (33f768 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strb r3, [r4, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #136] @ (33f76c ) │ │ │ │ ldr r1, [pc, #140] @ (33f770 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r5, [r0, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 33f69e │ │ │ │ ldr r2, [pc, #120] @ (33f774 ) │ │ │ │ ldr r3, [pc, #72] @ (33f748 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -432980,35 +432987,35 @@ │ │ │ │ mov r8, r0 │ │ │ │ blx 223f88 │ │ │ │ b.n 33f6fa │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r2, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vqadd.u8 d0, d8, d26 │ │ │ │ + mrc2 0, 5, r0, cr8, cr10, {1} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #5 │ │ │ │ + adds r4, r0, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r4, r7] │ │ │ │ + strb r6, [r2, r6] │ │ │ │ movs r0, r7 │ │ │ │ - pop {r2, r5, r6, r7, pc} │ │ │ │ + pop {r2, r4, r7, pc} │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r6, #28 │ │ │ │ + asrs r6, r4, #27 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #88] @ 0x58 │ │ │ │ movs r2, r7 │ │ │ │ - mcr2 0, 3, r0, cr14, cr10, {1} │ │ │ │ - strb r0, [r3, r5] │ │ │ │ + mrc2 0, 0, r0, cr14, cr10, {1} │ │ │ │ + strb r0, [r1, r4] │ │ │ │ movs r0, r7 │ │ │ │ - pop {r1, r5, r6, pc} │ │ │ │ + pop {r1, r4, pc} │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r6, #26 │ │ │ │ + asrs r4, r4, #25 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [sp, #912] @ 0x390 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ movs r2, r7 │ │ │ │ push {r1, r2, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0033f778 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -433025,15 +433032,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add.w r3, r5, #396 @ 0x18c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 33f7d4 │ │ │ │ ldrb.w r0, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -433048,21 +433055,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (33f7f4 ) │ │ │ │ add.w r3, r5, #460 @ 0x1cc │ │ │ │ ldr r0, [pc, #28] @ (33f7f8 ) │ │ │ │ movw r2, #658 @ 0x292 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - subs r2, r7, r7 │ │ │ │ + subs r2, r5, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stc2 0, cr0, [lr, #-232]! @ 0xffffff18 │ │ │ │ - b.n 33f970 │ │ │ │ + ldc2l 0, cr0, [lr], {58} @ 0x3a │ │ │ │ + b.n 33f8d0 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xfa7c003a │ │ │ │ - stc2 0, cr0, [r6, #-232] @ 0xffffff18 │ │ │ │ + @ instruction: 0xfa2c003a │ │ │ │ + ldc2 0, cr0, [r6], #232 @ 0xe8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #348] @ (33f96c ) │ │ │ │ mov fp, r3 │ │ │ │ @@ -433073,23 +433080,23 @@ │ │ │ │ add.w r6, r4, #236 @ 0xec │ │ │ │ ldr r2, [pc, #332] @ (33f970 ) │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ ldr r1, [pc, #332] @ (33f974 ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #320] @ (33f978 ) │ │ │ │ ldr r1, [pc, #324] @ (33f97c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w sl, [r5, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f90a │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #300] @ (33f980 ) │ │ │ │ ldr.w r8, [pc, #304] @ 33f984 │ │ │ │ mov r9, r0 │ │ │ │ @@ -433101,35 +433108,35 @@ │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ cbz r0, 33f8c2 │ │ │ │ ldr r1, [pc, #284] @ (33f988 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #268] @ (33f98c ) │ │ │ │ ldr r1, [pc, #272] @ (33f990 ) │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #256] @ (33f994 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f928 │ │ │ │ ldr r1, [pc, #244] @ (33f998 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 33f906 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 33f906 │ │ │ │ ldrb.w r3, [r5, #80] @ 0x50 │ │ │ │ cbnz r3, 33f8c2 │ │ │ │ mov r4, r5 │ │ │ │ @@ -433197,77 +433204,77 @@ │ │ │ │ ldr r1, [pc, #80] @ (33f9ac ) │ │ │ │ ldr r0, [pc, #80] @ (33f9b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - subs r4, r7, r5 │ │ │ │ + subs r4, r5, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r7, r7] │ │ │ │ + strh r6, [r5, r6] │ │ │ │ movs r0, r7 │ │ │ │ - pop {r1, r2} │ │ │ │ + cbnz r6, 33f9e4 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r4, #21 │ │ │ │ + asrs r0, r2, #20 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r3, [sp, #576] @ 0x240 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, r7, r4 │ │ │ │ + subs r0, r5, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r1, r7] │ │ │ │ + strh r0, [r7, r5] │ │ │ │ movs r0, r7 │ │ │ │ - cbnz r6, 33f9fa │ │ │ │ + cbnz r6, 33f9e6 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r3, #20 │ │ │ │ + asrs r0, r1, #19 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ + ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ movs r2, r7 │ │ │ │ - stc2 0, cr0, [r0], {58} @ 0x3a │ │ │ │ - ldc2l 0, cr0, [r2], #-232 @ 0xffffff18 │ │ │ │ - subs r6, r6, r1 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - vst4.8 {d16-d19}, [r0 :256], sl │ │ │ │ + ldc2 0, cr0, [r0], #-232 @ 0xffffff18 │ │ │ │ stc2 0, cr0, [r2], #-232 @ 0xffffff18 │ │ │ │ - subs r2, r6, r0 │ │ │ │ + subs r6, r4, r0 │ │ │ │ + lsls r3, r1, #1 │ │ │ │ + ldr??.w r0, [r0, #58] @ 0x3a │ │ │ │ + @ instruction: 0xfbd2003a │ │ │ │ + adds r2, r4, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr??.w r0, [ip, #58] @ 0x3a │ │ │ │ - @ instruction: 0xfbba003a │ │ │ │ + strh.w r0, [ip, #58] @ 0x3a │ │ │ │ + @ instruction: 0xfb6a003a │ │ │ │ │ │ │ │ 0033f9b4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ (33f9e0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb54003a │ │ │ │ + @ instruction: 0xfb04003a │ │ │ │ │ │ │ │ 0033f9e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r5, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 54b3fc │ │ │ │ + bl 54b3ac │ │ │ │ ands.w r2, r5, #7 │ │ │ │ bne.n 33fa76 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r1, [r4, #1136] @ 0x470 │ │ │ │ ldr r1, [pc, #100] @ (33fa7c ) │ │ │ │ @@ -433282,15 +433289,15 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str r5, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [pc, #72] @ (33fa80 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (33fa84 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #64] @ (33fa88 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 33fa58 │ │ │ │ add.w r2, r0, #1272 @ 0x4f8 │ │ │ │ str.w r2, [r3, #1276] @ 0x4fc │ │ │ │ @@ -433304,18 +433311,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 226138 │ │ │ │ nop │ │ │ │ - adds r2, r6, r5 │ │ │ │ + adds r2, r4, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xfa90003a │ │ │ │ - udf #34 @ 0x22 │ │ │ │ + @ instruction: 0xfa40003a │ │ │ │ + ble.n 33fa2c │ │ │ │ movs r1, r7 │ │ │ │ @ instruction: 0x47c2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @ instruction: 0x47ae │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 0033fa90 : │ │ │ │ @@ -433328,24 +433335,24 @@ │ │ │ │ ldr r5, [pc, #156] @ (33fb44 ) │ │ │ │ mov r8, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ ldrb.w r6, [sp, #40] @ 0x28 │ │ │ │ - bl 54b424 │ │ │ │ + bl 54b3d4 │ │ │ │ ldr r2, [pc, #140] @ (33fb48 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #140] @ (33fb4c ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ands.w r2, r6, #7 │ │ │ │ bne.n 33fb3e │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ add.w r5, r5, #396 @ 0x18c │ │ │ │ str.w r2, [r0, #1140] @ 0x474 │ │ │ │ @@ -433357,15 +433364,15 @@ │ │ │ │ add r2, pc │ │ │ │ strb.w r6, [r0, #81] @ 0x51 │ │ │ │ str.w r8, [r0, #1132] @ 0x46c │ │ │ │ add r1, pc │ │ │ │ str.w r9, [r0, #1136] @ 0x470 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #76] @ (33fb58 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 33fb1e │ │ │ │ add.w r1, r0, #1272 @ 0x4f8 │ │ │ │ @@ -433380,22 +433387,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 226138 │ │ │ │ nop │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r0, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r3, #11 │ │ │ │ + asrs r2, r1, #10 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ movs r2, r7 │ │ │ │ - ldr??.w r0, [ip, #58] @ 0x3a │ │ │ │ - ble.n 33fc24 │ │ │ │ + vst1.8 @ instruction: 0xf98c003a │ │ │ │ + ble.n 33fb84 │ │ │ │ movs r1, r7 │ │ │ │ mov ip, pc │ │ │ │ lsls r1, r5, #1 │ │ │ │ mov lr, ip │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 0033fb60 : │ │ │ │ @@ -433410,24 +433417,24 @@ │ │ │ │ ldr r1, [pc, #132] @ (33fc00 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #516 @ 0x204 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #116] @ (33fc04 ) │ │ │ │ add.w r4, r4, #396 @ 0x18c │ │ │ │ ldr r1, [pc, #112] @ (33fc08 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r2, 33fbb6 │ │ │ │ ldr.w r3, [r0, #1276] @ 0x4fc │ │ │ │ str.w r3, [r2, #1276] @ 0x4fc │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ ldr.w r1, [r0, #1276] @ 0x4fc │ │ │ │ add.w r3, r0, #1280 @ 0x500 │ │ │ │ @@ -433440,34 +433447,34 @@ │ │ │ │ ldr r1, [pc, #68] @ (33fc14 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54b490 │ │ │ │ + b.w 54b440 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - adds r6, r2, r0 │ │ │ │ + asrs r6, r0, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r4, r2] │ │ │ │ + str r4, [r2, r1] │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [r6, r4] │ │ │ │ + str r2, [r4, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh.w r0, [r2, sl, lsl #3] │ │ │ │ - bgt.n 33fb94 │ │ │ │ + str??.w r0, [r2, #58] @ 0x3a │ │ │ │ + bgt.n 33fcf4 │ │ │ │ movs r1, r7 │ │ │ │ - asrs r0, r0, #31 │ │ │ │ + asrs r0, r6, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r1, r1] │ │ │ │ + ldr r7, [pc, #1016] @ (34000c ) │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [r3, r3] │ │ │ │ + str r2, [r1, r2] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033fc18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -433576,74 +433583,74 @@ │ │ │ │ 0033fd30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #44] @ 33fd74 │ │ │ │ ldr r2, [pc, #44] @ (33fd78 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #40] @ (33fd7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - asrs r6, r7, #24 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r0, #1 │ │ │ │ + lsrs r4, r6, #31 │ │ │ │ movs r1, r7 │ │ │ │ - str r6, [sp, #472] @ 0x1d8 │ │ │ │ + str r6, [sp, #152] @ 0x98 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033fd80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #128] @ (33fe20 ) │ │ │ │ ldr r2, [pc, #132] @ (33fe24 ) │ │ │ │ add.w r5, r6, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (33fe28 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r7, [pc, #116] @ (33fe2c ) │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ add r7, pc │ │ │ │ mov r0, r6 │ │ │ │ addw r6, r6, #1124 @ 0x464 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ str.w r0, [r9] │ │ │ │ str.w r0, [r8] │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 33fe06 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 33fe06 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldrb r3, [r3, #25] │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ @@ -433661,58 +433668,58 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - asrs r2, r5, #23 │ │ │ │ + asrs r2, r3, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r6, #31 │ │ │ │ + lsrs r0, r4, #30 │ │ │ │ movs r1, r7 │ │ │ │ - str r6, [sp, #136] @ 0x88 │ │ │ │ + str r5, [sp, #840] @ 0x348 │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 33fdc4 │ │ │ │ + ble.n 33ff24 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0033fe30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #56] @ 33fe80 │ │ │ │ ldr r2, [pc, #56] @ (33fe84 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #52] @ (33fe88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r7, #20 │ │ │ │ + asrs r6, r5, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r0, #29 │ │ │ │ + lsrs r4, r6, #27 │ │ │ │ movs r1, r7 │ │ │ │ - str r5, [sp, #472] @ 0x1d8 │ │ │ │ + str r5, [sp, #152] @ 0x98 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033fe8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -433734,15 +433741,15 @@ │ │ │ │ strb r2, [r1, #6] │ │ │ │ ldr r1, [pc, #104] @ (33ff2c ) │ │ │ │ add r2, sp, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1292 @ 0x50c │ │ │ │ - bl 559d44 │ │ │ │ + bl 559cf4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33ff16 │ │ │ │ ldrb.w r1, [r4, #877] @ 0x36d │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ cbz r1, 33ff10 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ @@ -433763,15 +433770,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ and.w r3, r3, #247 @ 0xf7 │ │ │ │ b.n 33fee6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ b.n 33fed8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #416 @ 0x1a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -433799,15 +433806,15 @@ │ │ │ │ str.w ip, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w ip, [pc, #108] @ 33ffdc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5589f0 │ │ │ │ + bl 5589a0 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 33ffc2 │ │ │ │ ldrb.w r0, [r4, #877] @ 0x36d │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldrb r2, [r1, #6] │ │ │ │ cbz r0, 33ffbc │ │ │ │ orr.w r2, r2, #8 │ │ │ │ @@ -433828,15 +433835,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ and.w r2, r2, #247 @ 0xf7 │ │ │ │ b.n 33ff96 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 33ff88 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ and.w r0, ip, r5, lsr #1 │ │ │ │ add r3, sp, #704 @ 0x2c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @@ -433863,33 +433870,33 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #228] @ (3400fc ) │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #220] @ (340100 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ add sp, #16 │ │ │ │ @@ -433905,32 +433912,32 @@ │ │ │ │ ldr r1, [pc, #148] @ (34010c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #128] @ (340110 ) │ │ │ │ ldr r1, [pc, #132] @ (340114 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ @@ -433939,39 +433946,39 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #52] @ (340118 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ nop │ │ │ │ - asrs r0, r1, #14 │ │ │ │ + asrs r0, r7, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #104] @ (340160 ) │ │ │ │ + ldr r3, [pc, #808] @ (340420 ) │ │ │ │ movs r0, r7 │ │ │ │ - push {r5} │ │ │ │ + cbz r0, 340170 │ │ │ │ movs r7, r7 │ │ │ │ - str r3, [sp, #696] @ 0x2b8 │ │ │ │ + str r3, [sp, #376] @ 0x178 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r6, #21 │ │ │ │ + lsrs r4, r4, #20 │ │ │ │ movs r1, r7 │ │ │ │ - asrs r2, r3, #12 │ │ │ │ + asrs r2, r1, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #688] @ (3403bc ) │ │ │ │ + ldr r3, [pc, #368] @ (34027c ) │ │ │ │ movs r0, r7 │ │ │ │ - cbz r2, 34017c │ │ │ │ + cbz r2, 340168 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r1, #20 │ │ │ │ + lsrs r0, r7, #18 │ │ │ │ movs r1, r7 │ │ │ │ - str r3, [sp, #224] @ 0xe0 │ │ │ │ + str r2, [sp, #928] @ 0x3a0 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf392003a │ │ │ │ + @ instruction: 0xf342003a │ │ │ │ │ │ │ │ 0034011c : │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00340120 : │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ @@ -434007,24 +434014,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r5, r8, #236 @ 0xec │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #276] @ (340290 ) │ │ │ │ ldr r1, [pc, #280] @ (340294 ) │ │ │ │ add.w r3, r8, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r4, #876] @ 0x36c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 340234 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3e6a20 │ │ │ │ sub.w r0, r0, #131072 @ 0x20000 │ │ │ │ @@ -434097,32 +434104,32 @@ │ │ │ │ ldr r1, [pc, #60] @ (3402b0 ) │ │ │ │ add.w r3, r8, #520 @ 0x208 │ │ │ │ ldr r0, [pc, #60] @ (3402b4 ) │ │ │ │ movw r2, #1559 @ 0x617 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - asrs r4, r6, #8 │ │ │ │ + asrs r4, r4, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - uxtb r6, r1 │ │ │ │ + sxtb r6, r7 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [pc, #760] @ (340588 ) │ │ │ │ + ldr r2, [pc, #440] @ (340448 ) │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r4, r3, #16 │ │ │ │ + lsrs r4, r1, #15 │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [sp, #304] @ 0x130 │ │ │ │ + str r1, [sp, #1008] @ 0x3f0 │ │ │ │ movs r2, r7 │ │ │ │ - ands.w r0, ip, #58 @ 0x3a │ │ │ │ - @ instruction: 0xf30e003a │ │ │ │ - and.w r0, r8, #58 @ 0x3a │ │ │ │ - @ instruction: 0xf37a003a │ │ │ │ - vshr.s32 d16, d26, #12 │ │ │ │ - @ instruction: 0xf32e003a │ │ │ │ - vshr.s32 d16, d26, #32 │ │ │ │ - @ instruction: 0xf2e6003a │ │ │ │ + vshr.s8 d16, d26, #4 │ │ │ │ + @ instruction: 0xf2be003a │ │ │ │ + vshr.s32 d0, d26, #8 │ │ │ │ + @ instruction: 0xf32a003a │ │ │ │ + vshr.s32 d0, d26, #28 │ │ │ │ + @ instruction: 0xf2de003a │ │ │ │ + vshr.s16 d0, d26, #16 │ │ │ │ + @ instruction: 0xf296003a │ │ │ │ │ │ │ │ 003402b8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (340340 ) │ │ │ │ @@ -434132,24 +434139,24 @@ │ │ │ │ ldr r1, [pc, #120] @ (340348 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #100] @ (34034c ) │ │ │ │ ldr r1, [pc, #100] @ (340350 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r5, #876] @ 0x36c │ │ │ │ cbz r3, 34032c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r5, #864] @ 0x360 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ bl 3ea96c │ │ │ │ ldr.w r1, [r5, #868] @ 0x364 │ │ │ │ @@ -434164,23 +434171,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r0, r0, #3 │ │ │ │ + asrs r0, r6, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [pc, #328] @ (340490 ) │ │ │ │ + ldr r1, [pc, #8] @ (340350 ) │ │ │ │ movs r0, r7 │ │ │ │ - cbz r0, 340362 │ │ │ │ + cbz r0, 34034e │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r5, #10 │ │ │ │ + lsrs r6, r3, #9 │ │ │ │ movs r1, r7 │ │ │ │ - str r0, [sp, #888] @ 0x378 │ │ │ │ + str r0, [sp, #568] @ 0x238 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #236] @ (340450 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -434190,24 +434197,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #312 @ 0x138 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r4, r4, #540 @ 0x21c │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r5 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ add.w r6, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r3, r2, [r4, #208] @ 0xd0 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 3403be │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ cmp.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -434268,19 +434275,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2258b4 │ │ │ │ blx 223548 │ │ │ │ ldr.w r1, [r5, #1756] @ 0x6dc │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 34042e │ │ │ │ nop │ │ │ │ - lsrs r6, r2, #9 │ │ │ │ + lsrs r6, r0, #8 │ │ │ │ movs r1, r7 │ │ │ │ - asrs r4, r4, #32 │ │ │ │ + lsrs r4, r2, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r3, #72] @ 0x48 │ │ │ │ + str r4, [r1, #68] @ 0x44 │ │ │ │ movs r1, r7 │ │ │ │ subs r5, #224 @ 0xe0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ udf #43 @ 0x2b │ │ │ │ Address 0x340462 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ @@ -434298,26 +434305,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldrh.w r8, [r3, #4] │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ - bl 54e0d0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 54e080 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #332] @ (3405e8 ) │ │ │ │ ldr r2, [pc, #332] @ (3405ec ) │ │ │ │ ldr r1, [pc, #336] @ (3405f0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #564 @ 0x234 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r6, #31 │ │ │ │ ubfx r3, r3, #4, #1 │ │ │ │ bpl.n 34052a │ │ │ │ tst.w r8, #1 │ │ │ │ beq.n 340530 │ │ │ │ mov r2, r6 │ │ │ │ @@ -434419,19 +434426,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ lsls r2, r0, #31 │ │ │ │ bpl.n 340530 │ │ │ │ b.n 340560 │ │ │ │ - lsrs r0, r6, #27 │ │ │ │ + lsrs r0, r4, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bx r9 │ │ │ │ + mov lr, pc │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [pc, #912] @ (340984 ) │ │ │ │ + ldr r4, [pc, #592] @ (340844 ) │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #636] @ (340884 ) │ │ │ │ @@ -434488,32 +434495,32 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #512] @ (34089c ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #496] @ (3408a0 ) │ │ │ │ ldr r1, [pc, #496] @ (3408a4 ) │ │ │ │ add.w r3, sl, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #32] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov fp, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldrd r1, r2, [sp, #32] │ │ │ │ add.w r3, sl, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #444] @ (3408a8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -434528,35 +434535,35 @@ │ │ │ │ beq.n 340782 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #400] @ (3408ac ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w fp, [pc, #396] @ 3408b0 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r7, pc │ │ │ │ add fp, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #324] @ (3408a8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -434623,15 +434630,15 @@ │ │ │ │ ldr.w r3, [r8, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r6, r3, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ ldrd r6, r7, [r4, #208] @ 0xd0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 340770 │ │ │ │ ldr r3, [pc, #136] @ (3408c0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3406f6 │ │ │ │ @@ -434649,48 +434656,48 @@ │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ vldr d7, [r4, #208] @ 0xd0 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [r4, #200] @ 0xc8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3406f6 │ │ │ │ - mov r2, r2 │ │ │ │ + cmp sl, r8 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r4, r7, #21 │ │ │ │ + lsrs r4, r5, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r6, #21 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #56 @ 0x38 │ │ │ │ + add r5, sp, #760 @ 0x2f8 │ │ │ │ movs r7, r7 │ │ │ │ add r4, pc, #872 @ (adr r4, 340c00 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp lr, r0 │ │ │ │ + cmp r6, r6 │ │ │ │ movs r0, r7 │ │ │ │ - add r5, sp, #576 @ 0x240 │ │ │ │ + add r5, sp, #256 @ 0x100 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r4, #27 │ │ │ │ + lsls r6, r2, #26 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r2, #40] @ 0x28 │ │ │ │ + ldrh r6, [r0, #38] @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #25 │ │ │ │ + lsls r2, r4, #24 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r4, [r4, #36] @ 0x24 │ │ │ │ + ldrh r4, [r2, #34] @ 0x22 │ │ │ │ movs r2, r7 │ │ │ │ subs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 1, r0, cr12, cr10, {1} │ │ │ │ + ldcl 0, cr0, [ip, #232] @ 0xe8 │ │ │ │ movs r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r8, #232]! @ 0xe8 │ │ │ │ + ldcl 0, cr0, [r8, #-232] @ 0xffffff18 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ tst.w r3, #4 │ │ │ │ @@ -434706,15 +434713,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx 2258a8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 55ad98 │ │ │ │ + bl 55ad48 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ subs r3, r6, #1 │ │ │ │ add.w lr, r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -434744,26 +434751,26 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ blx 223f88 │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ bl 3405f4 │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 34099e │ │ │ │ ldr r3, [pc, #176] @ (340a34 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #176] @ (340a38 ) │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 3444c4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r0, r5, #588 @ 0x24c │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ ubfx r6, r6, #2, #1 │ │ │ │ and.w r1, r6, #1 │ │ │ │ bl 3eab08 │ │ │ │ @@ -434787,15 +434794,15 @@ │ │ │ │ add r2, r5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r9, fp, [sp, #8] │ │ │ │ add.w r1, r1, #608 @ 0x260 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 2234f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -434808,26 +434815,27 @@ │ │ │ │ ldr r0, [pc, #44] @ (340a4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #584 @ 0x248 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 340a7c │ │ │ │ + bne.n 3409dc │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r6, r0, #8 │ │ │ │ + lsrs r6, r6, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldcl 0, cr0, [ip, #-232] @ 0xffffff18 │ │ │ │ - ldc 0, cr0, [r8], #232 @ 0xe8 │ │ │ │ - lsrs r2, r5, #6 │ │ │ │ + stc 0, cr0, [ip, #-232] @ 0xffffff18 │ │ │ │ + stcl 0, cr0, [r8], #-232 @ 0xffffff18 │ │ │ │ + lsrs r2, r3, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r6, #5 │ │ │ │ + lsrs r0, r4, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xe83a003a │ │ │ │ - mrrc 0, 3, r0, r8, cr10 │ │ │ │ + b.n 340a20 │ │ │ │ + movs r2, r7 │ │ │ │ + stc 0, cr0, [r8], {58} @ 0x3a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -434945,28 +434953,28 @@ │ │ │ │ ldr r1, [pc, #20] @ (340b98 ) │ │ │ │ ldr r0, [pc, #20] @ (340b9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #644 @ 0x284 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - lsrs r2, r1, #32 │ │ │ │ + lsls r2, r7, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 340944 │ │ │ │ + b.n 3408a4 │ │ │ │ movs r2, r7 │ │ │ │ - sbcs.w r0, lr, sl, rrx │ │ │ │ + @ instruction: 0xeb2e003a │ │ │ │ │ │ │ │ 00340ba0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 54db88 │ │ │ │ + bl 54db38 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 340a50 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -434977,15 +434985,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #116] @ (340c50 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ add.w r4, r0, #100 @ 0x64 │ │ │ │ addw r5, r0, #1124 @ 0x464 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 340bfc │ │ │ │ bl 340a50 │ │ │ │ cmp r4, r5 │ │ │ │ @@ -435014,25 +435022,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (340c58 ) │ │ │ │ ldr r0, [pc, #32] @ (340c5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #664 @ 0x298 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsls r6, r4, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r7, #6 │ │ │ │ + lsls r6, r5, #5 │ │ │ │ movs r1, r7 │ │ │ │ - strh r6, [r5, #62] @ 0x3e │ │ │ │ + strh r6, [r3, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r2, #29 │ │ │ │ + lsls r6, r0, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 34089c │ │ │ │ + b.n 3407fc │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xeade003a │ │ │ │ + eor.w r0, lr, sl, rrx │ │ │ │ │ │ │ │ 00340c60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -435226,34 +435234,34 @@ │ │ │ │ add r0, pc │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #520] @ (341088 ) │ │ │ │ ldr r1, [pc, #520] @ (34108c ) │ │ │ │ add.w r3, r7, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #464] @ (341090 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -435276,15 +435284,15 @@ │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #428] @ (34109c ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 340d2a │ │ │ │ mov r0, r4 │ │ │ │ bl 3405f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and.w r2, r3, #1024 @ 0x400 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -435344,34 +435352,34 @@ │ │ │ │ orr.w lr, fp, lr │ │ │ │ strh.w lr, [r7, ip] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #232] @ (3410ac ) │ │ │ │ ldr r1, [pc, #236] @ (3410b0 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #148] @ (341090 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -435395,15 +435403,15 @@ │ │ │ │ str.w fp, [sp, #4] │ │ │ │ ldr r0, [pc, #136] @ (3410b8 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 340d26 │ │ │ │ ldr r3, [pc, #116] @ (3410bc ) │ │ │ │ movw r2, #1793 @ 0x701 │ │ │ │ ldr r1, [pc, #112] @ (3410c0 ) │ │ │ │ ldr r0, [pc, #116] @ (3410c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -435418,54 +435426,54 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #684 @ 0x2ac │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r5, #20 │ │ │ │ + lsls r0, r3, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #184 @ 0xb8 │ │ │ │ + subs r5, #104 @ 0x68 │ │ │ │ movs r0, r7 │ │ │ │ - add r5, pc, #776 @ (adr r5, 341390 ) │ │ │ │ + add r5, pc, #456 @ (adr r5, 341250 ) │ │ │ │ movs r7, r7 │ │ │ │ - vqadd.u16 d0, d6, d24 │ │ │ │ - strh r6, [r0, #42] @ 0x2a │ │ │ │ + mcr2 0, 6, r0, cr6, cr8, {1} │ │ │ │ + strh r6, [r6, #38] @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8c2003a │ │ │ │ - lsls r2, r0, #16 │ │ │ │ + ldrd r0, r0, [r2], #-232 @ 0xe8 │ │ │ │ + lsls r2, r6, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #132 @ 0x84 │ │ │ │ + subs r4, #52 @ 0x34 │ │ │ │ movs r0, r7 │ │ │ │ - add r4, pc, #520 @ (adr r4, 3412b4 ) │ │ │ │ + add r4, pc, #200 @ (adr r4, 341174 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldc2l 0, cr0, [r6, #224] @ 0xe0 │ │ │ │ - strh r6, [r0, #32] │ │ │ │ + stc2 0, cr0, [r6, #224] @ 0xe0 │ │ │ │ + strh r6, [r6, #28] │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 340f30 │ │ │ │ + b.n 340e90 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r0, #13 │ │ │ │ + lsls r0, r6, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 3414d8 │ │ │ │ + b.n 341438 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 340ec8 │ │ │ │ + b.n 340e28 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r5, #12 │ │ │ │ + lsls r0, r3, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 3414b4 │ │ │ │ + b.n 341414 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 340e64 │ │ │ │ + b.n 340dc4 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -435489,15 +435497,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 54db88 │ │ │ │ + bl 54db38 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 340a50 │ │ │ │ │ │ │ │ 00341138 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -435555,25 +435563,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #444] @ (3413a4 ) │ │ │ │ ldr r1, [pc, #448] @ (3413a8 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1136] @ 0x470 │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 341292 │ │ │ │ add r9, r4 │ │ │ │ @@ -435604,25 +435612,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #332] @ (3413b8 ) │ │ │ │ ldr r1, [pc, #332] @ (3413bc ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1132] @ 0x46c │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34120c │ │ │ │ ldr.w r2, [r4, #1480] @ 0x5c8 │ │ │ │ @@ -435720,61 +435728,57 @@ │ │ │ │ ldr r1, [pc, #108] @ (3413f4 ) │ │ │ │ ldr r0, [pc, #108] @ (3413f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - lsls r4, r0, #7 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #86 @ 0x56 │ │ │ │ + subs r2, #6 │ │ │ │ movs r0, r7 │ │ │ │ - add r2, pc, #376 @ (adr r2, 34151c ) │ │ │ │ + add r2, pc, #56 @ (adr r2, 3413dc ) │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfbb20038 │ │ │ │ - strh r2, [r4, #14] │ │ │ │ + @ instruction: 0xfb620038 │ │ │ │ + strh r2, [r2, #12] │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r7, #4 │ │ │ │ + lsls r6, r5, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #208 @ 0xd0 │ │ │ │ + subs r1, #128 @ 0x80 │ │ │ │ movs r0, r7 │ │ │ │ - add r1, pc, #864 @ (adr r1, 341718 ) │ │ │ │ + add r1, pc, #544 @ (adr r1, 3415d8 ) │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfb2c0038 │ │ │ │ - strh r4, [r3, #10] │ │ │ │ + @ instruction: 0xfadc0038 │ │ │ │ + strh r4, [r1, #8] │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r4, #1 │ │ │ │ + movs r6, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 48 @ 0x30 │ │ │ │ + udf #224 @ 0xe0 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 340e40 │ │ │ │ + b.n 340da0 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - svc 24 │ │ │ │ + vmla.i q8, q7, d10[0] │ │ │ │ + udf #200 @ 0xc8 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 340dac │ │ │ │ + b.n 340d0c │ │ │ │ movs r2, r7 │ │ │ │ - movs r6, r6 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - svc 0 │ │ │ │ + vmla.i32 q8, q3, d10[0] │ │ │ │ + udf #176 @ 0xb0 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 340d60 │ │ │ │ + b.n 340cc0 │ │ │ │ movs r2, r7 │ │ │ │ - movs r6, r3 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - udf #232 @ 0xe8 │ │ │ │ + vmla.i q8, q7, d2[2] │ │ │ │ + udf #152 @ 0x98 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 340cfc │ │ │ │ + b.n 340c5c │ │ │ │ movs r2, r7 │ │ │ │ - movs r6, r0 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - udf #208 @ 0xd0 │ │ │ │ + vmla.i q0, q3, d10[0] │ │ │ │ + udf #128 @ 0x80 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 340cb8 │ │ │ │ + b.n 340c18 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003413fc : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ and.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ @@ -435790,30 +435794,30 @@ │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 341430 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (341448 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 54f484 │ │ │ │ + b.w 54f434 │ │ │ │ ldr r3, [pc, #24] @ (34144c ) │ │ │ │ movw r2, #1844 @ 0x734 │ │ │ │ ldr r1, [pc, #24] @ (341450 ) │ │ │ │ ldr r0, [pc, #24] @ (341454 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #732 @ 0x2dc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ bhi.n 3414ba │ │ │ │ - vcvt.u32.f32 , q3, #1 │ │ │ │ + @ instruction: 0xffffff06 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #32 │ │ │ │ + ble.n 3413f4 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 340cc4 │ │ │ │ + b.n 341c24 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341458 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, r1 │ │ │ │ ldrb.w r1, [r3, #61] @ 0x3d │ │ │ │ subs r1, #1 │ │ │ │ @@ -435840,18 +435844,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (3414a8 ) │ │ │ │ ldr r0, [pc, #20] @ (3414ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #752 @ 0x2f0 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - cdp2 0, 15, cr0, cr10, cr10, {2} │ │ │ │ - ble.n 341434 │ │ │ │ + cdp2 0, 10, cr0, cr10, cr10, {2} │ │ │ │ + ble.n 341594 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 341cac │ │ │ │ + b.n 341c0c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003414b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -435888,47 +435892,47 @@ │ │ │ │ ldr r6, [pc, #272] @ (341620 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #256] @ (341624 ) │ │ │ │ ldr r1, [pc, #256] @ (341628 ) │ │ │ │ add.w r3, sl, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 3414f8 │ │ │ │ ldr.w r0, [r5, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 341504 │ │ │ │ ldr r3, [pc, #176] @ (34162c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -435942,15 +435946,15 @@ │ │ │ │ bpl.n 341504 │ │ │ │ ldr r0, [pc, #164] @ (341634 ) │ │ │ │ mov r3, fp │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r4, [r5, #1128] @ 0x468 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 34150c │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ cbz r3, 3415e0 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -435971,19 +435975,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ (34163c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ ldr r3, [pc, #76] @ (341640 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r0, r1, [r3, #780] @ 0x30c │ │ │ │ stmia.w sl, {r0, r1} │ │ │ │ b.n 3415b6 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -435991,35 +435995,35 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 11, cr0, cr6, cr10, {2} │ │ │ │ - adds r7, #58 @ 0x3a │ │ │ │ + cdp2 0, 6, cr0, cr6, cr10, {2} │ │ │ │ + adds r6, #234 @ 0xea │ │ │ │ movs r0, r7 │ │ │ │ - udf #198 @ 0xc6 │ │ │ │ + udf #118 @ 0x76 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ + ldr r6, [sp, #816] @ 0x330 │ │ │ │ movs r7, r7 │ │ │ │ - ldr??.w r0, [r2, r8, lsl #3] │ │ │ │ - ldrb r2, [r4, #26] │ │ │ │ + strh.w r0, [r2, r8, lsl #3] │ │ │ │ + ldrb r2, [r2, #25] │ │ │ │ movs r2, r7 │ │ │ │ cmp r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - udf #76 @ 0x4c │ │ │ │ + ble.n 341630 │ │ │ │ movs r2, r7 │ │ │ │ str r5, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 341bd4 │ │ │ │ + b.n 341b34 │ │ │ │ movs r2, r7 │ │ │ │ - ldc2 0, cr0, [lr, #296] @ 0x128 │ │ │ │ + stc2l 0, cr0, [lr, #-296] @ 0xfffffed8 │ │ │ │ │ │ │ │ 00341644 : │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 341656 │ │ │ │ movs r0, #1 │ │ │ │ @@ -436170,41 +436174,41 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 341a5c │ │ │ │ + b.n 3419bc │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, #136 @ 0x88 │ │ │ │ + subs r2, #56 @ 0x38 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf6260038 │ │ │ │ + rsbs r0, r6, #12058624 @ 0xb80000 │ │ │ │ │ │ │ │ 003417c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34187a │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #264] @ (3418e8 ) │ │ │ │ ldr r2, [pc, #264] @ (3418ec ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #256] @ (3418f0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 34187e │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -436224,21 +436228,21 @@ │ │ │ │ ldrb r3, [r3, #26] │ │ │ │ cmp r9, r3 │ │ │ │ bgt.n 341870 │ │ │ │ ldr.w r8, [r8, #1140] @ 0x474 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 34187a │ │ │ │ mov r0, r8 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #192] @ (341900 ) │ │ │ │ mov r2, fp │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 34187e │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -436274,15 +436278,15 @@ │ │ │ │ b.n 34187a │ │ │ │ add.w r5, r8, #100 @ 0x64 │ │ │ │ addw r6, r8, #1124 @ 0x464 │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 3418d6 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 3418d6 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r2, #25 │ │ │ │ bmi.n 3418d6 │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -436293,23 +436297,23 @@ │ │ │ │ cmp r6, r5 │ │ │ │ bne.n 3418b2 │ │ │ │ ldr.w r8, [r8, #1144] @ 0x478 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 341838 │ │ │ │ b.n 34187a │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbaa004a │ │ │ │ - sub.w r0, ip, #12058624 @ 0xb80000 │ │ │ │ - ldrb r6, [r3, #15] │ │ │ │ + @ instruction: 0xfb5a004a │ │ │ │ + adcs.w r0, ip, #12058624 @ 0xb80000 │ │ │ │ + ldrb r6, [r1, #14] │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xfb7a004a │ │ │ │ - stmia r3!, {r4, r5, r6} │ │ │ │ + @ instruction: 0xfb2a004a │ │ │ │ + stmia r3!, {r5} │ │ │ │ movs r1, r7 │ │ │ │ - sbcs.w r0, lr, #12058624 @ 0xb80000 │ │ │ │ - ldrb r2, [r1, #14] │ │ │ │ + @ instruction: 0xf52e0038 │ │ │ │ + ldrb r2, [r7, #12] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341904 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -436440,46 +436444,46 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 3417c0 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 341b30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #252] @ (341b60 ) │ │ │ │ orr.w r2, r4, r6, lsl #3 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ ldr r1, [pc, #240] @ (341b64 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 54c754 │ │ │ │ + bl 54c704 │ │ │ │ ldr r3, [pc, #232] @ (341b68 ) │ │ │ │ ldr r2, [pc, #236] @ (341b6c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #236] @ (341b70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ bl 2c8014 │ │ │ │ ldr r3, [pc, #212] @ (341b74 ) │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dc54 │ │ │ │ + bl 54dc04 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #196] @ (341b78 ) │ │ │ │ ldr r3, [pc, #160] @ (341b58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -436531,44 +436535,44 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldrb.w r0, [ip] │ │ │ │ b.n 341afe │ │ │ │ ldr r0, [pc, #72] @ (341b7c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ (341b80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ movs r0, #1 │ │ │ │ blx 2254e4 │ │ │ │ str r1, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r6, #30] │ │ │ │ + strh r6, [r4, #28] │ │ │ │ movs r6, r7 │ │ │ │ - udf #206 @ 0xce │ │ │ │ + udf #126 @ 0x7e │ │ │ │ movs r2, r7 │ │ │ │ - vst4.16 {d0-d3}, [ip], sl │ │ │ │ - ldr r5, [pc, #536] @ (341d88 ) │ │ │ │ + ldrh.w r0, [ip, #74] @ 0x4a │ │ │ │ + ldr r5, [pc, #216] @ (341c48 ) │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf3340038 │ │ │ │ + @ instruction: 0xf2e40038 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 341afc │ │ │ │ + ble.n 341c5c │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 341b34 │ │ │ │ + ble.n 341a94 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341b84 : │ │ │ │ cbz r0, 341bde │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -436633,220 +436637,220 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #68] @ (341c7c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ ldr r1, [pc, #60] @ (341c80 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 54c754 │ │ │ │ + bl 54c704 │ │ │ │ ldr.w ip, [pc, #52] @ 341c84 │ │ │ │ ldr r2, [pc, #52] @ (341c88 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (341c8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r6, [r4, #16] │ │ │ │ + strh r6, [r2, #14] │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 341c80 │ │ │ │ + bgt.n 341be0 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf73a004a │ │ │ │ - ldr r3, [pc, #704] @ (341f4c ) │ │ │ │ + @ instruction: 0xf6ea004a │ │ │ │ + ldr r3, [pc, #384] @ (341e0c ) │ │ │ │ movs r1, r7 │ │ │ │ - sbc.w r0, r2, #56 @ 0x38 │ │ │ │ + adds.w r0, r2, #56 @ 0x38 │ │ │ │ │ │ │ │ 00341c90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #68] @ (341cf0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ ldr r1, [pc, #60] @ (341cf4 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c754 │ │ │ │ + bl 54c704 │ │ │ │ ldr.w ip, [pc, #52] @ 341cf8 │ │ │ │ ldr r2, [pc, #52] @ (341cfc ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (341d00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r2, [r6, #12] │ │ │ │ + strh r2, [r4, #10] │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 341c0c │ │ │ │ + bgt.n 341d6c │ │ │ │ movs r2, r7 │ │ │ │ - movt r0, #26698 @ 0x684a │ │ │ │ - ldr r3, [pc, #240] @ (341df0 ) │ │ │ │ + @ instruction: 0xf676004a │ │ │ │ + ldr r2, [pc, #944] @ (3420b0 ) │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf0ee0038 │ │ │ │ + eors.w r0, lr, #56 @ 0x38 │ │ │ │ │ │ │ │ 00341d04 : │ │ │ │ - b.w 54dc54 │ │ │ │ + b.w 54dc04 │ │ │ │ │ │ │ │ 00341d08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (341d7c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #88] @ (341d80 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ ldr r1, [pc, #80] @ (341d84 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 54c754 │ │ │ │ + bl 54c704 │ │ │ │ ldr r1, [pc, #72] @ (341d88 ) │ │ │ │ ldr r2, [pc, #72] @ (341d8c ) │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (341d90 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #56] @ (341d94 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dc54 │ │ │ │ + bl 54dc04 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r6, #8] │ │ │ │ + strh r4, [r4, #6] │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 341da0 │ │ │ │ + blt.n 341d00 │ │ │ │ movs r2, r7 │ │ │ │ - movw r0, #51274 @ 0xc84a │ │ │ │ - ldr r2, [pc, #752] @ (342080 ) │ │ │ │ + @ instruction: 0xf5fc004a │ │ │ │ + ldr r2, [pc, #432] @ (341f40 ) │ │ │ │ movs r1, r7 │ │ │ │ - orn r0, lr, #56 @ 0x38 │ │ │ │ + ands.w r0, lr, #56 @ 0x38 │ │ │ │ subs r2, #8 │ │ │ │ ... │ │ │ │ │ │ │ │ 00341d98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (341e0c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ ldr r1, [pc, #88] @ (341e10 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ ldr r1, [pc, #80] @ (341e14 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c754 │ │ │ │ + bl 54c704 │ │ │ │ ldr r1, [pc, #72] @ (341e18 ) │ │ │ │ ldr r2, [pc, #72] @ (341e1c ) │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (341e20 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #56] @ (341e24 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dc54 │ │ │ │ + bl 54dc04 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrh r2, [r2, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r4, #4] │ │ │ │ + strh r4, [r2, #2] │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 341f10 │ │ │ │ + blt.n 341e70 │ │ │ │ movs r2, r7 │ │ │ │ - subs.w r0, ip, #13238272 @ 0xca0000 │ │ │ │ - ldr r2, [pc, #176] @ (341ed0 ) │ │ │ │ + sbc.w r0, ip, #13238272 @ 0xca0000 │ │ │ │ + ldr r1, [pc, #880] @ (342190 ) │ │ │ │ movs r1, r7 │ │ │ │ - vshr.s16 d16, d24, #2 │ │ │ │ + vshr.s8 d0, d24, #2 │ │ │ │ subs r2, #8 │ │ │ │ ... │ │ │ │ │ │ │ │ 00341e28 : │ │ │ │ ldr r3, [pc, #112] @ (341e9c ) │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [pc, #112] @ (341ea0 ) │ │ │ │ @@ -436893,23 +436897,23 @@ │ │ │ │ b.w 341d98 │ │ │ │ ldrh r4, [r3, #38] @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #1016] @ (3422a4 ) │ │ │ │ + ldr r4, [pc, #696] @ (342164 ) │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb6ca │ │ │ │ + @ instruction: 0xb67a │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + @ instruction: 0xb76a │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + @ instruction: 0xb76a │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb892 │ │ │ │ + @ instruction: 0xb842 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00341ebc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -437045,32 +437049,32 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r5, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #184] @ (3420dc ) │ │ │ │ ldr r1, [pc, #184] @ (3420e0 ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov sl, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r5, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ strd r8, r7, [sp, #28] │ │ │ │ str r6, [sp, #24] │ │ │ │ add.w r3, r5, #840 @ 0x348 │ │ │ │ @@ -437083,15 +437087,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (3420e8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ movw r2, #2655 @ 0xa5f │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #20] │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mvn.w r3, #21 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -437103,35 +437107,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (3420f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #808 @ 0x328 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - eor.w r0, r6, #13238272 @ 0xca0000 │ │ │ │ - bcc.n 34216c │ │ │ │ + bics.w r0, r6, #13238272 @ 0xca0000 │ │ │ │ + bcc.n 3420cc │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + cmp r6, #218 @ 0xda │ │ │ │ lsls r2, r0, #1 │ │ │ │ - usat r0, #10, r8, lsl #1 │ │ │ │ - cmp r4, #24 │ │ │ │ + @ instruction: 0xf338004a │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #840] @ 0x348 │ │ │ │ movs r7, r7 │ │ │ │ - ldcl 0, cr0, [r2, #-224]! @ 0xffffff20 │ │ │ │ - strb r2, [r4, #14] │ │ │ │ + stc 0, cr0, [r2, #-224]! @ 0xffffff20 │ │ │ │ + strb r2, [r2, #13] │ │ │ │ movs r2, r7 │ │ │ │ - bls.n 3420fc │ │ │ │ + bhi.n 34205c │ │ │ │ movs r2, r7 │ │ │ │ - bne.n 3420a0 │ │ │ │ + bne.n 342000 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf2dc004a │ │ │ │ - bne.n 342040 │ │ │ │ + @ instruction: 0xf28c004a │ │ │ │ + bne.n 3421a0 │ │ │ │ movs r2, r7 │ │ │ │ - bhi.n 342028 │ │ │ │ + bhi.n 342188 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003420f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -437253,31 +437257,31 @@ │ │ │ │ ldr r6, [pc, #124] @ (3422a0 ) │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ mvn.w r9, #18 │ │ │ │ add r6, pc │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r4, #1264] @ 0x4f0 │ │ │ │ - bl 54ddc4 │ │ │ │ + bl 54dd74 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 342278 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 342274 │ │ │ │ ldr.w ip, [pc, #96] @ 3422a4 │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #92] @ (3422a8 ) │ │ │ │ mov r1, r6 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r0, [r7, #0] │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -437294,17 +437298,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r9, #18 │ │ │ │ b.n 342262 │ │ │ │ subs r0, r6, #7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xeb960038 │ │ │ │ - adc.w r0, r4, #74 @ 0x4a │ │ │ │ - cmp r8, r7 │ │ │ │ + adc.w r0, r6, r8, rrx │ │ │ │ + @ instruction: 0xf0f4004a │ │ │ │ + cmp r0, sp │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 003422ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -437314,39 +437318,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (34230c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #48] @ (342310 ) │ │ │ │ ldr r1, [pc, #52] @ (342314 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf0cc004a │ │ │ │ - cmp r1, #90 @ 0x5a │ │ │ │ + orns r0, ip, #74 @ 0x4a │ │ │ │ + cmp r1, #10 │ │ │ │ movs r0, r7 │ │ │ │ - str r1, [sp, #384] @ 0x180 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xeab80038 │ │ │ │ - strb r0, [r5, #3] │ │ │ │ + orn r0, r8, r8, rrx │ │ │ │ + strb r0, [r3, #2] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00342318 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -437356,39 +437360,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (342378 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #48] @ (34237c ) │ │ │ │ ldr r1, [pc, #52] @ (342380 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - orn r0, r0, #74 @ 0x4a │ │ │ │ - cmp r0, #238 @ 0xee │ │ │ │ + ands.w r0, r0, #74 @ 0x4a │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [sp, #976] @ 0x3d0 │ │ │ │ + str r0, [sp, #656] @ 0x290 │ │ │ │ movs r7, r7 │ │ │ │ - orr.w r0, ip, r8, rrx │ │ │ │ - strb r4, [r7, #1] │ │ │ │ + ldrd r0, r0, [ip, #224]! @ 0xe0 │ │ │ │ + strb r4, [r5, #0] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00342384 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -437495,15 +437499,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bpl.n 3423bc │ │ │ │ + bpl.n 34251c │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subw r4, r0, #1060 @ 0x424 │ │ │ │ sub.w r5, r0, #36 @ 0x24 │ │ │ │ @@ -437636,45 +437640,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (34263c ) │ │ │ │ ldr r7, [r3, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #236 @ 0xec │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #64] @ (342640 ) │ │ │ │ ldr r1, [pc, #64] @ (342644 ) │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r8, #120] @ 0x78 │ │ │ │ blx r7 │ │ │ │ b.n 3425ac │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ strh r4, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc 0, cr0, [ip, #296]! @ 0x128 │ │ │ │ - movs r6, #58 @ 0x3a │ │ │ │ + ldcl 0, cr0, [ip, #-296] @ 0xfffffed8 │ │ │ │ + movs r5, #234 @ 0xea │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r4, [r0, #50] @ 0x32 │ │ │ │ + ldrh r4, [r6, #46] @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - b.n 342570 │ │ │ │ + b.n 3424d0 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r6, [r0, #92] @ 0x5c │ │ │ │ + ldr r6, [r6, #84] @ 0x54 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00342648 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -437720,24 +437724,24 @@ │ │ │ │ ldr r1, [pc, #104] @ (34271c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #84] @ (342720 ) │ │ │ │ ldr r1, [pc, #84] @ (342724 ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #68] @ (342728 ) │ │ │ │ ldr r3, [pc, #40] @ (34270c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -437753,22 +437757,22 @@ │ │ │ │ nop │ │ │ │ strh r4, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldcl 0, cr0, [ip], {74} @ 0x4a │ │ │ │ - movs r5, #110 @ 0x6e │ │ │ │ + stc 0, cr0, [ip], {74} @ 0x4a │ │ │ │ + movs r5, #30 │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r4, [r6, #42] @ 0x2a │ │ │ │ + ldrh r4, [r4, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3424b8 │ │ │ │ + b.n 342418 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [r7, #76] @ 0x4c │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, r7 │ │ │ │ strh r0, [r5, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0034272c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -438300,19 +438304,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (342c38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ bl 226168 │ │ │ │ - b.n 342b14 │ │ │ │ + b.n 342a74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r2, #24] │ │ │ │ + str r2, [r0, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00342c3c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -438335,19 +438339,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ bl 226168 │ │ │ │ nop │ │ │ │ - b.n 342ac4 │ │ │ │ + b.n 342a24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r0, #20] │ │ │ │ + str r0, [r6, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00342c90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -438368,15 +438372,15 @@ │ │ │ │ beq.n 342d6e │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ lsls r0, r3, #30 │ │ │ │ bpl.n 342d6e │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cbz r0, 342d04 │ │ │ │ movs r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 34416c │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #8 │ │ │ │ @@ -438506,15 +438510,15 @@ │ │ │ │ adc.w r1, r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r2, r0 │ │ │ │ beq.w 342d04 │ │ │ │ b.n 342e16 │ │ │ │ nop │ │ │ │ - add r6, sp, #872 @ 0x368 │ │ │ │ + add r6, sp, #552 @ 0x228 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00342e58 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -438525,24 +438529,24 @@ │ │ │ │ ldr r1, [pc, #112] @ (342ee0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #92] @ (342ee4 ) │ │ │ │ ldr r1, [pc, #92] @ (342ee8 ) │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33ed20 │ │ │ │ cbz r0, 342eb8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -438559,23 +438563,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - b.n 34291c │ │ │ │ + b.n 34287c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, r6, #6 │ │ │ │ + adds r2, r4, #5 │ │ │ │ movs r0, r7 │ │ │ │ - strh r0, [r7, #44] @ 0x2c │ │ │ │ + strh r0, [r5, #42] @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ - svc 16 │ │ │ │ + udf #192 @ 0xc0 │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [r0, #84] @ 0x54 │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr.w r3, [pc, #3048] @ 343ae8 │ │ │ │ @@ -438588,23 +438592,23 @@ │ │ │ │ ldr.w r3, [pc, #3040] @ 343af4 │ │ │ │ add r5, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w r2, [pc, #3020] @ 343af8 │ │ │ │ add.w r3, r5, #540 @ 0x21c │ │ │ │ ldr.w r1, [pc, #3016] @ 343afc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr.w r1, [r4, #1756] @ 0x6dc │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp.w r1, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bcs.w 3431ca │ │ │ │ cmp r1, #0 │ │ │ │ @@ -438617,50 +438621,50 @@ │ │ │ │ subs r3, r2, #1 │ │ │ │ tst r3, r2 │ │ │ │ bne.w 34312a │ │ │ │ ldr.w r1, [pc, #2960] @ 343b00 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5519f0 │ │ │ │ + bl 5519a0 │ │ │ │ cbz r0, 342f98 │ │ │ │ ldr.w r1, [pc, #2948] @ 343b04 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5519f0 │ │ │ │ + bl 5519a0 │ │ │ │ cbnz r0, 342f98 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ ldr.w r1, [pc, #2924] @ 343b08 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5519f0 │ │ │ │ + bl 5519a0 │ │ │ │ cbz r0, 342fb2 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #1024 @ 0x400 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [pc, #2900] @ 343b0c │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w r2, [pc, #2888] @ 343b10 │ │ │ │ ldr.w r1, [pc, #2888] @ 343b14 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w sl, [pc, #2876] @ 343b18 │ │ │ │ movs r3, #11 │ │ │ │ ldr.w fp, [pc, #2872] @ 343b1c │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add sl, pc │ │ │ │ add fp, pc │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ add.w r7, r6, #236 @ 0xec │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ @@ -438668,36 +438672,36 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr.w r2, [pc, #2808] @ 343b20 │ │ │ │ ldr.w r1, [pc, #2808] @ 343b24 │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [pc, #2792] @ 343b28 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.w 343206 │ │ │ │ cmp r5, #0 │ │ │ │ blt.w 34353c │ │ │ │ ubfx r1, r5, #3, #5 │ │ │ │ @@ -438732,41 +438736,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r5, [pc, #2676] @ 343b38 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r4, [pc, #2672] @ 343b3c │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r7, r3, #228 @ 0xe4 │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 34324e │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r4, [r0, #1128] @ 0x468 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r1, r3, #29 │ │ │ │ itt pl │ │ │ │ movpl.w fp, #1 │ │ │ │ strpl r4, [sp, #28] │ │ │ │ bmi.n 3431ee │ │ │ │ @@ -438778,15 +438782,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2267 @ 0x8db │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr.w r2, [pc, #2556] @ 343b4c │ │ │ │ ldr.w r3, [pc, #2464] @ 343af4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -438820,26 +438824,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2257 @ 0x8d1 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34314e │ │ │ │ ldr.w r2, [pc, #2456] @ 343b64 │ │ │ │ movw r4, #16383 @ 0x3fff │ │ │ │ ldr.w r1, [pc, #2452] @ 343b68 │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2243 @ 0x8c3 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34314e │ │ │ │ mov r0, r4 │ │ │ │ bl 3482b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #7 │ │ │ │ itt eq │ │ │ │ moveq r3, r6 │ │ │ │ @@ -438861,15 +438865,15 @@ │ │ │ │ ldr.w r1, [pc, #2376] @ 343b70 │ │ │ │ add.w r3, r6, #880 @ 0x370 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1326 @ 0x52e │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34314e │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ blx 2245c0 │ │ │ │ b.n 342f58 │ │ │ │ @@ -438880,29 +438884,29 @@ │ │ │ │ add.w r9, r4, #132 @ 0x84 │ │ │ │ strd r2, fp, [r4, #124] @ 0x7c │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 6926f8 │ │ │ │ + bl 6926a8 │ │ │ │ ldr.w r2, [pc, #2304] @ 343b74 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #520 @ 0x208 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r2, pc │ │ │ │ bl 3e6224 │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ add.w r1, r4, #520 @ 0x208 │ │ │ │ bl 3eb710 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ movs r0, #5 │ │ │ │ str.w r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 54e694 │ │ │ │ + bl 54e644 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 343638 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ tst.w r3, #4 │ │ │ │ mov.w r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w r6, #256 @ 0x100 │ │ │ │ @@ -439095,27 +439099,27 @@ │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, sl │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r7, #236 @ 0xec │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr.w r2, [pc, #1732] @ 343b84 │ │ │ │ ldr.w r1, [pc, #1732] @ 343b88 │ │ │ │ add.w r3, r7, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [pc, #1712] @ 343b8c │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 343980 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ bne.w 34387a │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ @@ -439134,15 +439138,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr.w r2, [pc, #1644] @ 343b9c │ │ │ │ ldr.w r1, [pc, #1644] @ 343ba0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 34361a │ │ │ │ ldrb.w r5, [r7, #81] @ 0x51 │ │ │ │ add.w r2, r7, #104 @ 0x68 │ │ │ │ @@ -439169,15 +439173,15 @@ │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ movw r2, #1340 @ 0x53c │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34314e │ │ │ │ ldr.w r3, [r4, #1492] @ 0x5d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 343866 │ │ │ │ movs r5, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #32 │ │ │ │ @@ -439203,37 +439207,37 @@ │ │ │ │ ldr.w r1, [pc, #1500] @ 343bb8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2559 @ 0x9ff │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov r0, r6 │ │ │ │ blx 2234f4 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 34376c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [pc, #1464] @ 343bbc │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr.w r2, [pc, #1460] @ 343bc0 │ │ │ │ ldr.w r1, [pc, #1460] @ 343bc4 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 340354 │ │ │ │ b.n 34314e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ mov r0, r4 │ │ │ │ bl 33eec0 │ │ │ │ b.n 34314e │ │ │ │ mov r0, r4 │ │ │ │ bl 342438 │ │ │ │ b.n 3432a8 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -439270,15 +439274,15 @@ │ │ │ │ ldr.w r1, [pc, #1328] @ 343bd0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1154 @ 0x482 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34342e │ │ │ │ movs r1, #14 │ │ │ │ mov r0, r4 │ │ │ │ bl 349128 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34348c │ │ │ │ mov r0, r4 │ │ │ │ @@ -439288,15 +439292,15 @@ │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ tst.w r1, #248 @ 0xf8 │ │ │ │ beq.w 34348c │ │ │ │ ldr.w r0, [pc, #1268] @ 343bd4 │ │ │ │ mov r2, r9 │ │ │ │ ubfx r1, r1, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 69dc38 │ │ │ │ + bl 69dbe8 │ │ │ │ b.n 34348c │ │ │ │ strh r3, [r2, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r8, #118] @ 0x76 │ │ │ │ strh r2, [r3, #46] @ 0x2e │ │ │ │ b.n 343326 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -439309,29 +439313,29 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1224] @ 343be0 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34314e │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r5, [pc, #1204] @ 343be4 │ │ │ │ ldr.w r2, [pc, #1204] @ 343be8 │ │ │ │ ldr.w r1, [pc, #1204] @ 343bec │ │ │ │ add r5, pc │ │ │ │ ldrh r7, [r3, #10] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3439c0 │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ cmp.w r7, #768 @ 0x300 │ │ │ │ beq.w 343a06 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ @@ -439364,15 +439368,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1104] @ 343c04 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 340354 │ │ │ │ b.n 34314e │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34308a │ │ │ │ mov r0, r4 │ │ │ │ bl 342e58 │ │ │ │ @@ -439395,15 +439399,15 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1024] @ 343c10 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1364 @ 0x554 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34314e │ │ │ │ ldr r3, [pc, #1004] @ (343c14 ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ strd r1, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -439415,19 +439419,19 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1350 @ 0x546 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34314e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ mov r0, r4 │ │ │ │ bl 33eec0 │ │ │ │ b.n 34314e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34397c │ │ │ │ @@ -439438,21 +439442,21 @@ │ │ │ │ add.w r3, r7, #860 @ 0x35c │ │ │ │ ldr r2, [pc, #928] @ (343c24 ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2331 @ 0x91b │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 340354 │ │ │ │ b.n 34314e │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 343776 │ │ │ │ ldrb.w r3, [r4, #97] @ 0x61 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -439478,16 +439482,16 @@ │ │ │ │ ldr r1, [pc, #828] @ (343c30 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ - bl 54d6e4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54d694 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 343ae0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r3, [pc, #804] @ (343c34 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #92 @ 0x5c │ │ │ │ @@ -439561,15 +439565,15 @@ │ │ │ │ add.w r3, r5, #952 @ 0x3b8 │ │ │ │ ldr r1, [pc, #640] @ (343c48 ) │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #2544 @ 0x9f0 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3435f2 │ │ │ │ ldr.w r1, [r1, #1480] @ 0x5c8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3439b8 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ ldr r3, [pc, #612] @ (343c4c ) │ │ │ │ ldr r2, [pc, #612] @ (343c50 ) │ │ │ │ @@ -439578,15 +439582,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34342e │ │ │ │ bl 2be48c │ │ │ │ b.n 3435f2 │ │ │ │ movs r0, #0 │ │ │ │ bl 3df010 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 343a76 │ │ │ │ @@ -439619,15 +439623,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #504] @ (343c5c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #500] @ (343c60 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3435f2 │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ blx 225690 │ │ │ │ mov r7, r0 │ │ │ │ b.n 343a16 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ @@ -439638,15 +439642,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #472] @ (343c6c ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #2576 @ 0xa10 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3435f2 │ │ │ │ adds.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ adc.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ orrs.w r1, r3, r2 │ │ │ │ beq.w 343dbc │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 343db4 │ │ │ │ @@ -439657,207 +439661,207 @@ │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r4, #1496] @ 0x5d8 │ │ │ │ b.n 3438ea │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ b.n 34390e │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r7, #15] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3433e8 │ │ │ │ + b.n 343348 │ │ │ │ lsls r2, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #214 @ 0xd6 │ │ │ │ + subs r0, #134 @ 0x86 │ │ │ │ movs r1, r7 │ │ │ │ - udf #136 @ 0x88 │ │ │ │ + udf #56 @ 0x38 │ │ │ │ movs r0, r7 │ │ │ │ - bvc.n 343a24 │ │ │ │ + bvc.n 343b84 │ │ │ │ movs r1, r7 │ │ │ │ - subs r2, #148 @ 0x94 │ │ │ │ + subs r2, #68 @ 0x44 │ │ │ │ movs r1, r7 │ │ │ │ - stmia r3!, {r1, r3, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - b.n 344294 │ │ │ │ + b.n 3441f4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #60 @ 0x3c │ │ │ │ + adds r7, #236 @ 0xec │ │ │ │ movs r1, r7 │ │ │ │ - ble.n 343aec │ │ │ │ + ble.n 343a4c │ │ │ │ movs r0, r7 │ │ │ │ - adds r2, r7, #0 │ │ │ │ + subs r2, r5, r7 │ │ │ │ movs r0, r7 │ │ │ │ - strh r4, [r0, #34] @ 0x22 │ │ │ │ + strh r4, [r6, #30] │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 343bfc │ │ │ │ + ble.n 343b5c │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [r3, #56] @ 0x38 │ │ │ │ + str r4, [r1, #52] @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ - add r3, sp, #264 @ 0x108 │ │ │ │ + add r2, sp, #968 @ 0x3c8 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 344120 │ │ │ │ + b.n 344080 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, r1, r6 │ │ │ │ + subs r0, r7, r4 │ │ │ │ movs r0, r7 │ │ │ │ - strh r0, [r7, #26] │ │ │ │ + strh r0, [r5, #24] │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 343ad0 │ │ │ │ + bgt.n 343c30 │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [r7, #44] @ 0x2c │ │ │ │ + str r4, [r5, #40] @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 343ff8 │ │ │ │ + b.n 343f58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1!, {r5} │ │ │ │ + ldmia r0!, {r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r1!, {r2, r3, r4} │ │ │ │ + stmia r0!, {r2, r3, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ ldrb r6, [r6, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r6, r0, #2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ sub sp, #292 @ 0x124 │ │ │ │ - @ instruction: 0xffffe1e0 │ │ │ │ + vsra.u64 d30, d0, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ - movs r2, r7 │ │ │ │ - stmia r0!, {r1, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r0!, {r1, r5} │ │ │ │ + stmia r0!, {r1, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r0!, {r4, r6} │ │ │ │ + stmia r0!, {r1, r3, r5} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r3, r5} │ │ │ │ + ldmia r0!, {} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r1!, {r2, r6} │ │ │ │ + it le │ │ │ │ + movle r2, r7 │ │ │ │ + ldmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r0, #30 │ │ │ │ + asrs r0, r6, #28 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r2, [r1, #30] │ │ │ │ + ldrb r2, [r7, #28] │ │ │ │ movs r7, r7 │ │ │ │ - udf #230 @ 0xe6 │ │ │ │ + udf #150 @ 0x96 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bhi.n 343b2c │ │ │ │ + bhi.n 343a8c │ │ │ │ movs r0, r7 │ │ │ │ - ldrsh r2, [r0, r4] │ │ │ │ - movs r2, r7 │ │ │ │ - stmia r0!, {r2, r3, r4, r5} │ │ │ │ + ldrsh r2, [r6, r2] │ │ │ │ movs r2, r7 │ │ │ │ - udf #118 @ 0x76 │ │ │ │ + ite al │ │ │ │ + moval r2, r7 │ │ │ │ + udf #38 @ 0x26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r3, r4, r5} │ │ │ │ + stmia r7!, {r3, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r2, r3, r4, r5, pc} │ │ │ │ + pop {r2, r3, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r3, #26 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r0, [r7, #27] │ │ │ │ + ldrb r0, [r5, #26] │ │ │ │ movs r7, r7 │ │ │ │ - udf #26 │ │ │ │ + ble.n 343b3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7} │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 343b18 │ │ │ │ + ble.n 343c78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r3, r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r2, r4, r5, r6} │ │ │ │ + pop {r2, r5} │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 343cbc │ │ │ │ + ble.n 343c1c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r2, #24 │ │ │ │ + asrs r0, r0, #23 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r0, [r3, #24] │ │ │ │ + ldrb r0, [r1, #23] │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 343ba8 │ │ │ │ + bgt.n 343b08 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r3, r5, r6} │ │ │ │ + stmia r5!, {r3, r4} │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r0, 343c40 │ │ │ │ + cbnz r0, 343c2c │ │ │ │ movs r2, r7 │ │ │ │ - stmia r5!, {r1, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 343ae8 │ │ │ │ + bgt.n 343c48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r3, r7} │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r6, 343c32 │ │ │ │ + revsh r6, r5 │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 343c94 │ │ │ │ + bgt.n 343bf4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r4, #19 │ │ │ │ + asrs r6, r2, #18 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r4, [r5, #19] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xb8ef │ │ │ │ vmls.i , , d7[0] │ │ │ │ vcvt.u16.f16 d26, d29, #1 │ │ │ │ - @ instruction: 0xffffdbda │ │ │ │ + vtbl.8 d29, {d31- │ │ │ │ + blt.n 343c84 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r3} │ │ │ │ movs r2, r7 │ │ │ │ - rev16 r4, r0 │ │ │ │ + cbnz r4, 343c50 │ │ │ │ movs r2, r7 │ │ │ │ - blt.n 343cd4 │ │ │ │ + blt.n 343c34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r3, r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ - rev r0, r3 │ │ │ │ + cbnz r0, 343c52 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r0, 343c5a │ │ │ │ + cbnz r0, 343c46 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r4!, {r1, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r3, r6} │ │ │ │ movs r2, r7 │ │ │ │ - bge.n 343b68 │ │ │ │ + bge.n 343cc8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r5, #12 │ │ │ │ + asrs r6, r3, #11 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r0, [r7, #12] │ │ │ │ + ldrb r0, [r5, #11] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r5} │ │ │ │ movs r2, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r5, r6} │ │ │ │ + stmia r3!, {r2, r4} │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + @ instruction: 0xb87e │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r1, r6, r7} │ │ │ │ + stmia r3!, {r1, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb88e │ │ │ │ + @ instruction: 0xb83e │ │ │ │ movs r2, r7 │ │ │ │ - bls.n 343b98 │ │ │ │ + bls.n 343cf8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r1, r5, r6} │ │ │ │ + stmia r2!, {r1, r4} │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb864 │ │ │ │ + @ instruction: 0xb814 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb7fc │ │ │ │ + @ instruction: 0xb7ac │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - bls.n 343cb0 │ │ │ │ + bhi.n 343c10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bls.n 343c68 │ │ │ │ + bhi.n 343bc8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb7c4 │ │ │ │ + @ instruction: 0xb774 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r1, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r5} │ │ │ │ movs r2, r7 │ │ │ │ ldr r3, [pc, #544] @ (343e94 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r1, [r6, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movw r2, #43605 @ 0xaa55 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -439932,15 +439936,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 343968 │ │ │ │ ldr r0, [pc, #368] @ (343ea4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 343968 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 343968 │ │ │ │ ldr r3, [pc, #352] @ (343ea8 ) │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -439949,45 +439953,45 @@ │ │ │ │ ldr r3, [pc, #332] @ (343ea0 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 343968 │ │ │ │ ldr r0, [pc, #332] @ (343eac ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 343968 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #320] @ (343eb0 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #316] @ (343eb4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #316] @ (343eb8 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2579 @ 0xa13 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3435f2 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #292] @ (343ebc ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #292] @ (343ec0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #292] @ (343ec4 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2573 @ 0xa0d │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3435f2 │ │ │ │ clz r3, r3 │ │ │ │ adds r3, #32 │ │ │ │ b.n 343ac2 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ b.n 343ac2 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ @@ -439999,15 +440003,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #252] @ (343ed0 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #2608 @ 0xa30 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3435f2 │ │ │ │ ldr r3, [pc, #236] @ (343ed4 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 343cde │ │ │ │ @@ -440015,15 +440019,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 343cde │ │ │ │ ldr r0, [pc, #212] @ (343ed8 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 343cde │ │ │ │ ldr r3, [pc, #204] @ (343edc ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 343cc0 │ │ │ │ @@ -440034,15 +440038,15 @@ │ │ │ │ bpl.w 343cc0 │ │ │ │ strd r5, sl, [sp] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #176] @ (343ee0 ) │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r1, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 343cc0 │ │ │ │ ldr r3, [pc, #148] @ (343ed4 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 343d06 │ │ │ │ @@ -440051,15 +440055,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 343d06 │ │ │ │ ldr r0, [pc, #140] @ (343ee4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldrb r1, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 343d06 │ │ │ │ ldr r3, [pc, #128] @ (343ee8 ) │ │ │ │ movw r2, #1407 @ 0x57f │ │ │ │ ldr r1, [pc, #128] @ (343eec ) │ │ │ │ ldr r0, [pc, #128] @ (343ef0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -440073,65 +440077,65 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #904 @ 0x388 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r3} │ │ │ │ movs r2, r7 │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ adds r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r4, r6} │ │ │ │ + stmia r1!, {r2} │ │ │ │ movs r2, r7 │ │ │ │ - bvs.n 343ee8 │ │ │ │ + bpl.n 343e48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r1, r2, r3, r4, r6, r7} │ │ │ │ + push {r1, r2, r3, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r2, r5, r7} │ │ │ │ + stmia r0!, {r2, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ - bpl.n 343ea8 │ │ │ │ + bpl.n 343e08 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r3, r4, r5, r7} │ │ │ │ - movs r2, r7 │ │ │ │ - stmia r0!, {r1, r3, r6} │ │ │ │ + push {r3, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - bpl.n 343e50 │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - push {r1, r2, r7} │ │ │ │ + itte │ │ │ │ + mov r2, r7 │ │ │ │ + bpl.n 343fb0 @ unpredictable > │ │ │ │ + lslal r2, r1, #1 │ │ │ │ + push {r1, r2, r4, r5} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r6, r7} │ │ │ │ + stmia r0!, {r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ ldr r1, [pc, #528] @ (3440e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + stmia r1!, {r5} │ │ │ │ movs r2, r7 │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {} │ │ │ │ + stmia r0!, {r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r1!, {r3, r4} │ │ │ │ + stmia r0!, {r3, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - bpl.n 343f30 │ │ │ │ + bmi.n 343e90 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r4, 343f6a │ │ │ │ + cbz r4, 343f56 │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r7, pc} │ │ │ │ + pop {r1, r4, r5, pc} │ │ │ │ movs r2, r7 │ │ │ │ - bpl.n 343f0c │ │ │ │ + bmi.n 343e6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r4, 343f70 │ │ │ │ + cbz r4, 343f5c │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r2, r3, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00343f00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -440179,31 +440183,31 @@ │ │ │ │ bl 33c700 │ │ │ │ b.n 343f38 │ │ │ │ ldr r1, [pc, #32] @ (343f98 ) │ │ │ │ ldr r0, [pc, #36] @ (343f9c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #972 @ 0x3cc │ │ │ │ - bl 69dbcc │ │ │ │ + bl 69db7c │ │ │ │ blx 225330 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r6, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 343fcc │ │ │ │ + bcc.n 343f2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5} │ │ │ │ - movs r2, r7 │ │ │ │ + itet al │ │ │ │ + moval r2, r7 │ │ │ │ │ │ │ │ 00343fa0 : │ │ │ │ - ldr.w r2, [r0, #1764] @ 0x6e4 │ │ │ │ - cbz r2, 343fb4 │ │ │ │ + ldr.w r2, [r0, #1764] @ 0x6e4 │ │ │ │ + cbz r2, 343fb4 @ unpredictable │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r2, [r0, #1480] @ 0x5c8 │ │ │ │ @@ -440222,15 +440226,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (343fe8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -440239,51 +440243,51 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (344058 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #72] @ (34405c ) │ │ │ │ ldr r1, [pc, #72] @ (344060 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #56] @ (344064 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r5, [pc, #56] @ (344068 ) │ │ │ │ add r1, pc │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [pc, #52] @ (34406c ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bvc.n 34412c │ │ │ │ + bvc.n 34408c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, r2, #3 │ │ │ │ + subs r6, r0, #2 │ │ │ │ movs r1, r7 │ │ │ │ - subs r2, r7, #2 │ │ │ │ + subs r2, r5, #1 │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r0, r1, #16 │ │ │ │ + lsrs r0, r7, #14 │ │ │ │ movs r0, r7 │ │ │ │ - strb r0, [r2, #16] │ │ │ │ + strb r0, [r0, #15] │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #110 @ 0x6e │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r6, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ @@ -440298,60 +440302,60 @@ │ │ │ │ ldr r1, [pc, #120] @ (344100 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #104] @ (344104 ) │ │ │ │ ldr r1, [pc, #104] @ (344108 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #84] @ (34410c ) │ │ │ │ ldr r1, [pc, #88] @ (344110 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r5, #336 @ 0x150 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ bl 3ea96c │ │ │ │ add.w r1, r5, #168 @ 0xa8 │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ bl 3ea96c │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ mov r1, r5 │ │ │ │ bl 3ea96c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3402b8 │ │ │ │ - bvs.n 3440cc │ │ │ │ + bvs.n 34402c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r7, #126 @ 0x7e │ │ │ │ + movs r7, #46 @ 0x2e │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r5, {r1, r2, r3, r5} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r2, r0, #14 │ │ │ │ + lsrs r2, r6, #12 │ │ │ │ movs r0, r7 │ │ │ │ - strb r2, [r1, #14] │ │ │ │ + strb r2, [r7, #12] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4!, {r5, r6, r7} │ │ │ │ + ldmia r4, {r4, r7} │ │ │ │ movs r0, r7 │ │ │ │ - strh r0, [r2, r4] │ │ │ │ + strh r0, [r0, r3] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00344114 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -440493,15 +440497,15 @@ │ │ │ │ ldrb.w r4, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ and.w r4, r4, #1 │ │ │ │ ldrd r9, sl, [sp, #64] @ 0x40 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r0 │ │ │ │ bl 34416c │ │ │ │ mov r3, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ @@ -440529,19 +440533,19 @@ │ │ │ │ mov r0, sl │ │ │ │ strd r6, r1, [sp, #64] @ 0x40 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3ea95c │ │ │ │ mov r1, r4 │ │ │ │ b.n 3442a6 │ │ │ │ - movs r5, #178 @ 0xb2 │ │ │ │ + movs r5, #98 @ 0x62 │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r3!, {r1, r5, r6} │ │ │ │ + ldmia r3!, {r1, r4} │ │ │ │ movs r0, r7 │ │ │ │ - bpl.n 3442f8 │ │ │ │ + bmi.n 344258 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #412] @ (344490 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -440553,33 +440557,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w sl, r7, #40 @ 0x28 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #388] @ (34449c ) │ │ │ │ ldr r1, [pc, #392] @ (3444a0 ) │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #372] @ (3444a4 ) │ │ │ │ ldr r1, [pc, #372] @ (3444a8 ) │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r8, #100] @ 0x64 │ │ │ │ mov r9, r0 │ │ │ │ add.w r8, r4, #2944 @ 0xb80 │ │ │ │ movs r2, #8 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ ldrh r7, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ @@ -440612,15 +440616,15 @@ │ │ │ │ add r3, pc │ │ │ │ bl 34423c │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ vldr d7, [pc, #160] @ 344460 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #240] @ (3444b8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ @@ -440687,64 +440691,64 @@ │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #18 │ │ │ │ + movs r4, #194 @ 0xc2 │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r2, {r2, r6, r7} │ │ │ │ + ldmia r2, {r2, r4, r5, r6} │ │ │ │ movs r0, r7 │ │ │ │ - bmi.n 34457c │ │ │ │ + bmi.n 3444dc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r1, #4 │ │ │ │ + lsrs r0, r7, #2 │ │ │ │ movs r0, r7 │ │ │ │ - strb r0, [r2, #4] │ │ │ │ + strb r0, [r0, #3] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2!, {r3, r5, r6} │ │ │ │ + ldmia r2!, {r3, r4} │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [r3, r2] │ │ │ │ + str r0, [r1, r1] │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r3, r5, r6, r7} │ │ │ │ + stmia r0!, {r3, r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r1, r2, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r2, r4, r7} │ │ │ │ + stmia r0!, {r2, r6} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003444c4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ bl 3e61f4 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 344070 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3442e0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 3e8d44 │ │ │ │ nop │ │ │ │ │ │ │ │ 00344524 : │ │ │ │ @@ -440762,15 +440766,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (344640 ) │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrh r7, [r3, #62] @ 0x3e │ │ │ │ mov r3, r4 │ │ │ │ @@ -440847,30 +440851,30 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #44] @ (34464c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54b3f0 │ │ │ │ + b.w 54b3a0 │ │ │ │ nop │ │ │ │ - bcs.n 344698 │ │ │ │ + bne.n 3445f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r4, 344668 │ │ │ │ + cbz r4, 344654 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [sp, #240] @ 0xf0 │ │ │ │ + str r5, [sp, #944] @ 0x3b0 │ │ │ │ movs r1, r7 │ │ │ │ - bne.n 3446ec │ │ │ │ + bne.n 34464c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r0, #24 │ │ │ │ + lsls r4, r6, #22 │ │ │ │ movs r0, r7 │ │ │ │ - lsls r0, r2, #26 │ │ │ │ + lsls r0, r0, #25 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00344650 : │ │ │ │ push {lr} │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -440915,15 +440919,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #92] @ (344728 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldrb r1, [r3, #29] │ │ │ │ ldrb r0, [r3, #28] │ │ │ │ ldr.w ip, [r3, #36] @ 0x24 │ │ │ │ and.w r1, r1, #15 │ │ │ │ strb r1, [r3, #29] │ │ │ │ @@ -440942,19 +440946,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - beq.n 344670 │ │ │ │ + beq.n 3447d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #60 @ 0x3c │ │ │ │ + movs r0, #236 @ 0xec │ │ │ │ movs r1, r7 │ │ │ │ - stmia r6!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r7} │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034472c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -440969,34 +440973,34 @@ │ │ │ │ ldr r3, [pc, #404] @ (3448e4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov sl, r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #384] @ (3448e8 ) │ │ │ │ ldr r1, [pc, #388] @ (3448ec ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #372] @ (3448f0 ) │ │ │ │ ldr r1, [pc, #372] @ (3448f4 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ movw r0, #1540 @ 0x604 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ mov.w r1, #160 @ 0xa0 │ │ │ │ ldrh r3, [r2, #6] │ │ │ │ add.w r8, r4, #1768 @ 0x6e8 │ │ │ │ @@ -441020,22 +441024,22 @@ │ │ │ │ ldr r1, [pc, #300] @ (344900 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r1, [r7, #372] @ 0x174 │ │ │ │ mov r3, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ movw r1, #1172 @ 0x494 │ │ │ │ - bl 54b3fc │ │ │ │ + bl 54b3ac │ │ │ │ str.w r5, [r4, #2896] @ 0xb50 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3448ac │ │ │ │ vldr d7, [pc, #196] @ 3448c8 │ │ │ │ add.w r0, r4, #2944 @ 0xb80 │ │ │ │ ldr r2, [pc, #248] @ (344904 ) │ │ │ │ @@ -441106,43 +441110,43 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 344934 │ │ │ │ + ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r2, #19 │ │ │ │ + lsls r4, r0, #18 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r6, [r3, #76] @ 0x4c │ │ │ │ + ldr r6, [r1, #72] @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ str r6, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r4, r5} │ │ │ │ + stmia r5!, {r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [pc, #384] @ (344a70 ) │ │ │ │ + ldr r4, [pc, #64] @ (344930 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r7, sp, #424 @ 0x1a8 │ │ │ │ + add r7, sp, #104 @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r3, [sp, #720] @ 0x2d0 │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r1, #17 │ │ │ │ + lsls r6, r7, #15 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [r1, #64] @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - pop {r1, r3, r5, r7} │ │ │ │ + pop {r1, r3, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r2, r5, r7} │ │ │ │ + pop {r1, r2, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r2, r3, r5} │ │ │ │ + cbnz r4, 344986 │ │ │ │ movs r2, r7 │ │ │ │ - pop {r4, r7} │ │ │ │ + pop {r6} │ │ │ │ movs r2, r7 │ │ │ │ adds r0, r2, #3 │ │ │ │ ... │ │ │ │ │ │ │ │ 00344918 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -441154,15 +441158,15 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #184] @ (3449e8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #2908] @ 0xb5c │ │ │ │ cbnz r3, 3449be │ │ │ │ ldr.w r3, [r0, #2912] @ 0xb60 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 34495a │ │ │ │ ldr.w r2, [r0, #2916] @ 0xb64 │ │ │ │ str.w r2, [r3, #1148] @ 0x47c │ │ │ │ @@ -441176,47 +441180,47 @@ │ │ │ │ bl 3eb7d4 │ │ │ │ addw r0, r4, #3368 @ 0xd28 │ │ │ │ bl 3eb7d4 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 344070 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5518f4 │ │ │ │ + b.w 5518a4 │ │ │ │ ldr r1, [pc, #44] @ (3449ec ) │ │ │ │ add.w r3, r5, #84 @ 0x54 │ │ │ │ ldr r0, [pc, #40] @ (3449f0 ) │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldmia r6, {r6} │ │ │ │ + ldmia r5, {r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, sp, #744 @ 0x2e8 │ │ │ │ + add r5, sp, #424 @ 0x1a8 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [sp, #320] @ 0x140 │ │ │ │ + str r2, [sp, #0] │ │ │ │ movs r1, r7 │ │ │ │ - cbnz r6, 344a3a │ │ │ │ + revsh r6, r3 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r0, 344a44 │ │ │ │ + revsh r0, r6 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003449f4 : │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strd r2, r1, [r0, #368] @ 0x170 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -441342,66 +441346,66 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #100] @ (344bb4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 344ada │ │ │ │ ldr r3, [pc, #84] @ (344bb8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #84] @ (344bbc ) │ │ │ │ ldr r1, [pc, #84] @ (344bc0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 344b5c │ │ │ │ ldr r3, [pc, #68] @ (344bc4 ) │ │ │ │ mov.w r2, #444 @ 0x1bc │ │ │ │ ldr r4, [pc, #64] @ (344bc8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (344bcc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 344b5c │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r5, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4!, {r1, r5} │ │ │ │ + ldmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r4, 344bea │ │ │ │ + cbnz r4, 344bd6 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r4, 344be0 │ │ │ │ + cbnz r4, 344bcc │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r4!, {r1, r2} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r0, 344bfe │ │ │ │ + cbnz r0, 344bea │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r6, 344be4 │ │ │ │ + cbnz r6, 344bd0 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - rev r4, r2 │ │ │ │ + cbnz r4, 344bfc │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r0, 344bea │ │ │ │ + cbnz r0, 344bd6 │ │ │ │ movs r2, r7 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ orrs r2, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ cmpeq r1, #4 │ │ │ │ @@ -441416,15 +441420,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #1260] @ 0x4ec │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (344c04 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ add r3, pc, #168 @ (adr r3, 344cb0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -441432,39 +441436,38 @@ │ │ │ │ ldr r2, [pc, #64] @ (344c60 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (344c64 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #52] @ (344c68 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (344c6c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r7 │ │ │ │ - ldr r6, [r0, #0] │ │ │ │ + vshr.u32 d0, d23, #16 │ │ │ │ + str r6, [r6, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #150 @ 0x96 │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r2, pc, #928 @ (adr r2, 345010 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00344c70 : │ │ │ │ @@ -441486,24 +441489,24 @@ │ │ │ │ mov sl, r3 │ │ │ │ add.w r3, r4, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ adds r4, #24 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #284] @ (344dd0 ) │ │ │ │ ldr r1, [pc, #288] @ (344dd4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cmp.w r5, #256 @ 0x100 │ │ │ │ bls.n 344cd4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r5, #256 @ 0x100 │ │ │ │ cmp r8, r5 │ │ │ │ @@ -441528,23 +441531,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #204] @ (344de4 ) │ │ │ │ ldr r1, [pc, #204] @ (344de8 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 33fd30 │ │ │ │ ldr r3, [pc, #188] @ (344dec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 344d74 │ │ │ │ sub.w r3, r5, r8 │ │ │ │ ldr.w r4, [r6, #860] @ 0x35c │ │ │ │ @@ -441585,58 +441588,58 @@ │ │ │ │ ldr r0, [pc, #100] @ (344df8 ) │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r4, r3, #7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 344d36 │ │ │ │ ldr r3, [pc, #76] @ (344dfc ) │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ ldr r1, [pc, #76] @ (344e00 ) │ │ │ │ ldr r0, [pc, #80] @ (344e04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r2, [r7, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vshr.u16 d0, d23, #12 │ │ │ │ - str r4, [r3, #120] @ 0x78 │ │ │ │ + vqadd.u8 d16, d4, d23 │ │ │ │ + str r4, [r1, #116] @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r2, r5, r6, r7} │ │ │ │ + stmia r0!, {r2, r4, r7} │ │ │ │ movs r0, r7 │ │ │ │ - bxns r2 │ │ │ │ + mov ip, r8 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vqadd.u32 d0, d4, d23 │ │ │ │ - str r2, [r5, #112] @ 0x70 │ │ │ │ + mrc2 0, 6, r0, cr4, cr7, {1} │ │ │ │ + str r2, [r3, #108] @ 0x6c │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r5} │ │ │ │ movs r0, r7 │ │ │ │ - mov lr, r5 │ │ │ │ + mov r6, fp │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb866 │ │ │ │ + @ instruction: 0xb816 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r2!, {r3, r6} │ │ │ │ + ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb82a │ │ │ │ + @ instruction: 0xb7da │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb83a │ │ │ │ + @ instruction: 0xb7ea │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00344e08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -441650,26 +441653,26 @@ │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r9, [pc, #292] @ 344f60 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #288] @ (344f64 ) │ │ │ │ ldr r1, [pc, #288] @ (344f68 ) │ │ │ │ adds r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r9, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bls.n 344e6a │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -441710,23 +441713,23 @@ │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #156] @ (344f78 ) │ │ │ │ ldr r1, [pc, #160] @ (344f7c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 33fd30 │ │ │ │ ldr r3, [pc, #144] @ (344f80 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 344e8e │ │ │ │ ldr r3, [pc, #136] @ (344f84 ) │ │ │ │ @@ -441744,15 +441747,15 @@ │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ and.w r0, r3, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #100] @ (344f8c ) │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 344e8e │ │ │ │ mov r0, r6 │ │ │ │ bl 342e58 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 344e7a │ │ │ │ b.n 344e8a │ │ │ │ ldr r3, [pc, #80] @ (344f90 ) │ │ │ │ @@ -441761,47 +441764,47 @@ │ │ │ │ ldr r0, [pc, #80] @ (344f98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldc2l 0, cr0, [ip, #220]! @ 0xdc │ │ │ │ - str r2, [r0, #96] @ 0x60 │ │ │ │ + stc2 0, cr0, [ip, #220]! @ 0xdc │ │ │ │ + str r2, [r6, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ ldrb r2, [r7, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ite pl │ │ │ │ - movpl r0, r7 │ │ │ │ - cmpmi ip, r0 │ │ │ │ + itt eq │ │ │ │ + moveq r0, r7 │ │ │ │ + cmpeq r4, r6 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r1!, {r6} │ │ │ │ + ldmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stc2l 0, cr0, [r6, #-220]! @ 0xffffff24 │ │ │ │ - str r4, [r5, #84] @ 0x54 │ │ │ │ + ldc2 0, cr0, [r6, #-220] @ 0xffffff24 │ │ │ │ + str r4, [r3, #80] @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x00bc │ │ │ │ + bkpt 0x006c │ │ │ │ movs r0, r7 │ │ │ │ - add ip, sp │ │ │ │ + add ip, r3 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb706 │ │ │ │ + @ instruction: 0xb6b6 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb698 │ │ │ │ + @ instruction: 0xb648 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb6a8 │ │ │ │ + setend be │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00344f9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -441853,28 +441856,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (34504c ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 344fde │ │ │ │ nop │ │ │ │ ldrh r0, [r3, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r4, r6, r7, lr} │ │ │ │ + push {r1, r3, r7, lr} │ │ │ │ movs r2, r7 │ │ │ │ - add r5, sp, #976 @ 0x3d0 │ │ │ │ + add r5, sp, #656 @ 0x290 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 34506a │ │ │ │ movs r0, #0 │ │ │ │ @@ -441943,28 +441946,28 @@ │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r1, [pc, #36] @ (345128 ) │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ldr r0, [pc, #36] @ (34512c ) │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3450ca │ │ │ │ nop │ │ │ │ ldrh r6, [r6, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #80 @ 0x50 │ │ │ │ + add r4, sp, #784 @ 0x310 │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r5, lr} │ │ │ │ + push {r1, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -441987,40 +441990,40 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #28 │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #616] @ (3453ec ) │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #612] @ (3453f0 ) │ │ │ │ ldrd r2, r3, [r6, #16] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #8] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [pc, #592] @ (3453f4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3453c4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 612a48 │ │ │ │ + bl 6129f8 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #556] @ (3453f8 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrb.w r3, [r1, #32] │ │ │ │ cbz r3, 3451e2 │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3453d4 │ │ │ │ ldrb.w r3, [r6, #32] │ │ │ │ @@ -442030,59 +442033,59 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34527a │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #516] @ (3453fc ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #504] @ (345400 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #488] @ (345404 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #460] @ (345408 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #436] @ (34540c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #32] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #412] @ (345410 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r5, [r6, #64] @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 34533a │ │ │ │ ldr.w sl, [pc, #400] @ 345414 │ │ │ │ ldr r3, [pc, #400] @ (345418 ) │ │ │ │ ldr.w fp, [pc, #404] @ 34541c │ │ │ │ add sl, pc │ │ │ │ @@ -442106,25 +442109,25 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 345338 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r7] │ │ │ │ ldrd r6, r9, [r7, #16] │ │ │ │ ldrd r4, r7, [r7, #24] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ cmp r1, #105 @ 0x69 │ │ │ │ beq.n 345296 │ │ │ │ ldrb.w r2, [r3, #35] @ 0x23 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ @@ -442146,24 +442149,24 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 3452d0 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r1, [pc, #236] @ (345428 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ cbz r3, 345360 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cbz r2, 345360 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cbz r4, 345360 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -442179,27 +442182,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #180] @ (34542c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 3452ca │ │ │ │ ldrb.w r3, [r3, #33] @ 0x21 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, #32 │ │ │ │ movne r2, #64 @ 0x40 │ │ │ │ cbz r3, 3453a4 │ │ │ │ ldr r3, [pc, #156] @ (345430 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 3452ca │ │ │ │ ldr r3, [pc, #148] @ (345434 ) │ │ │ │ add r3, pc │ │ │ │ b.n 345314 │ │ │ │ ldr r3, [pc, #144] @ (345438 ) │ │ │ │ add r3, pc │ │ │ │ b.n 345394 │ │ │ │ @@ -442207,75 +442210,75 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #40] @ 0x28 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxtb r1, r1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (34543c ) │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 3451ec │ │ │ │ ldr r1, [pc, #120] @ (345440 ) │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 3451ba │ │ │ │ ldrd r2, r3, [r1, #40] @ 0x28 │ │ │ │ ldrd r0, r1, [r1, #24] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #96] @ (345444 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 3451e2 │ │ │ │ - push {r2, r3, lr} │ │ │ │ + push {r2, r3, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r3, lr} │ │ │ │ + push {r2, r3, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #832] @ 0x340 │ │ │ │ movs r0, r7 │ │ │ │ - push {r2, lr} │ │ │ │ + push {r2, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r3, r5, lr} │ │ │ │ + push {r2, r3, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r4, r5, lr} │ │ │ │ + push {r1, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - push {r3, r6, lr} │ │ │ │ + push {r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - push {r3, r4, r6, lr} │ │ │ │ + push {r3, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r3, r7, lr} │ │ │ │ + push {r1, r3, r4, r5, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + push {r5, r7, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r6, r7, lr} │ │ │ │ + push {r2, r4, r5, r6, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r3, r5, r6, lr} │ │ │ │ + push {r1, r3, r4, lr} │ │ │ │ movs r2, r7 │ │ │ │ - cbz r6, 345482 │ │ │ │ + cbz r6, 34546e │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r6, r7} │ │ │ │ + push {r2, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r6, r7} │ │ │ │ + push {r1, r2, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - uxtb r6, r5 │ │ │ │ + uxth r6, r3 │ │ │ │ movs r2, r7 │ │ │ │ - revsh r0, r4 │ │ │ │ + hlt 0x0010 │ │ │ │ movs r7, r7 │ │ │ │ - revsh r2, r3 │ │ │ │ + hlt 0x000a │ │ │ │ movs r7, r7 │ │ │ │ - cbz r4, 345494 │ │ │ │ + cbz r4, 345480 │ │ │ │ movs r2, r7 │ │ │ │ - uxtb r4, r6 │ │ │ │ + uxth r4, r4 │ │ │ │ movs r2, r7 │ │ │ │ - cbz r0, 34548a │ │ │ │ + uxth r0, r7 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00345448 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -442302,15 +442305,15 @@ │ │ │ │ bne.n 345476 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 345470 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 677844 │ │ │ │ + b.w 6777f4 │ │ │ │ nop │ │ │ │ ldrsb r6, [r5, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #512] @ (3456a0 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 003454a0 : │ │ │ │ @@ -442353,23 +442356,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #288] @ (345624 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r5, #8 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #272] @ (345628 ) │ │ │ │ ldr r1, [pc, #276] @ (34562c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 33fd30 │ │ │ │ ldr.w ip, [r4, #100] @ 0x64 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [pc, #252] @ (345630 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrh.w r2, [ip, #46] @ 0x2e │ │ │ │ @@ -442391,15 +442394,15 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr.w r9, [pc, #204] @ 34563c │ │ │ │ ldr.w r8, [pc, #204] @ 345640 │ │ │ │ strd lr, r5, [sp, #4] │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ ldrd r3, r1, [r4, #208] @ 0xd0 │ │ │ │ orrs.w r2, r3, r1 │ │ │ │ beq.n 3455c8 │ │ │ │ ldrb.w r2, [r4, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #31 │ │ │ │ it pl │ │ │ │ movpl r0, sl │ │ │ │ @@ -442416,15 +442419,15 @@ │ │ │ │ subs r2, #1 │ │ │ │ adc.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp, #20] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #32 │ │ │ │ cmp r5, #7 │ │ │ │ bne.n 345584 │ │ │ │ ldr r2, [pc, #116] @ (345648 ) │ │ │ │ ldr r3, [pc, #64] @ (345614 ) │ │ │ │ add r2, pc │ │ │ │ @@ -442452,40 +442455,40 @@ │ │ │ │ blx 224eb0 <__snprintf_chk@plt> │ │ │ │ b.n 3454f8 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldrsb r4, [r2, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #104] @ 0x68 │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ movs r0, r7 │ │ │ │ - stmia r3!, {r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r1, r2} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf7200037 │ │ │ │ - ldrsh r0, [r5, r4] │ │ │ │ + @ instruction: 0xf6d00037 │ │ │ │ + ldrsh r0, [r3, r3] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb880 │ │ │ │ + @ instruction: 0xb830 │ │ │ │ movs r0, r7 │ │ │ │ - subs r6, #176 @ 0xb0 │ │ │ │ + subs r6, #96 @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r2, 345642 │ │ │ │ + @ instruction: 0xb8ea │ │ │ │ movs r7, r7 │ │ │ │ - cbz r2, 34568e │ │ │ │ + cbz r2, 34567a │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, r5, r6 │ │ │ │ + adds r4, r3, r5 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r6, 345640 │ │ │ │ + @ instruction: 0xb8b6 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r4, 3456a0 │ │ │ │ + cbz r4, 34568c │ │ │ │ movs r2, r7 │ │ │ │ - cbz r0, 345688 │ │ │ │ + uxth r0, r6 │ │ │ │ movs r2, r7 │ │ │ │ strb r0, [r7, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxth r2, r4 │ │ │ │ + sxtb r2, r2 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00345650 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -442501,15 +442504,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r4, [sp, #24] │ │ │ │ strb.w r4, [sp, #19] │ │ │ │ str r4, [sp, #32] │ │ │ │ @@ -442531,15 +442534,15 @@ │ │ │ │ ldr r1, [pc, #604] @ (345920 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r0, r6, [sp] │ │ │ │ adds r3, #16 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 4334b8 │ │ │ │ ldr r2, [pc, #580] @ (345924 ) │ │ │ │ ldr r3, [pc, #560] @ (345910 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -442555,114 +442558,114 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #540] @ (345928 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68da24 │ │ │ │ + bl 68d9d4 │ │ │ │ add.w r2, sp, #19 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r8, r0 │ │ │ │ bl 34a3a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34587e │ │ │ │ ldr r1, [pc, #516] @ (34592c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68d7a8 │ │ │ │ + bl 68d758 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3458ee │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 33ffe4 │ │ │ │ ldr r1, [pc, #496] @ (345930 ) │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [sp, #19] │ │ │ │ strh.w r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ - bl 68db14 │ │ │ │ + bl 68dac4 │ │ │ │ cbz r0, 345764 │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #460] @ (345934 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68d7a8 │ │ │ │ + bl 68d758 │ │ │ │ cbz r0, 34577c │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #440] @ (345938 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68d7a8 │ │ │ │ + bl 68d758 │ │ │ │ cbz r0, 345794 │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #420] @ (34593c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68da70 │ │ │ │ + bl 68da20 │ │ │ │ ldr r1, [pc, #412] @ (345940 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68da70 │ │ │ │ + bl 68da20 │ │ │ │ ldr r1, [pc, #400] @ (345944 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68da70 │ │ │ │ + bl 68da20 │ │ │ │ ldr r1, [pc, #388] @ (345948 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68da70 │ │ │ │ + bl 68da20 │ │ │ │ ldr r1, [pc, #376] @ (34594c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68da70 │ │ │ │ + bl 68da20 │ │ │ │ ldr r1, [pc, #364] @ (345950 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68da70 │ │ │ │ + bl 68da20 │ │ │ │ ldr r1, [pc, #352] @ (345954 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68da70 │ │ │ │ + bl 68da20 │ │ │ │ ldr r1, [pc, #340] @ (345958 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68da70 │ │ │ │ + bl 68da20 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 349b84 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3458b4 │ │ │ │ @@ -442675,52 +442678,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #8 │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #288] @ (345968 ) │ │ │ │ ldr r1, [pc, #288] @ (34596c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 33fd30 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r1, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #264] @ (345970 ) │ │ │ │ and.w r5, r4, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ubfx r4, r4, #3, #5 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 612ad4 │ │ │ │ + bl 612a84 │ │ │ │ b.n 3456d4 │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 692a40 │ │ │ │ + bl 6929f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3458d2 │ │ │ │ ldr r1, [pc, #228] @ (345974 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 68db14 │ │ │ │ + bl 68dac4 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ b.n 345734 │ │ │ │ ldr r3, [pc, #208] @ (345978 ) │ │ │ │ movs r2, #187 @ 0xbb │ │ │ │ ldr r0, [pc, #208] @ (34597c ) │ │ │ │ ldr r1, [pc, #212] @ (345980 ) │ │ │ │ add r3, pc │ │ │ │ @@ -442734,117 +442737,117 @@ │ │ │ │ ldr r1, [pc, #204] @ (34598c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ b.n 3456d4 │ │ │ │ ldr r3, [pc, #188] @ (345990 ) │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ ldr r0, [pc, #188] @ (345994 ) │ │ │ │ ldr r1, [pc, #188] @ (345998 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3456d4 │ │ │ │ ldr r3, [pc, #172] @ (34599c ) │ │ │ │ movs r2, #205 @ 0xcd │ │ │ │ ldr r0, [pc, #172] @ (3459a0 ) │ │ │ │ ldr r1, [pc, #172] @ (3459a4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3456d4 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ strb r4, [r4, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #60] @ 0x3c │ │ │ │ + ldrh r4, [r5, #58] @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - uxth r0, r0 │ │ │ │ + sxth r0, r6 │ │ │ │ movs r2, r7 │ │ │ │ - sxtb r6, r1 │ │ │ │ + cbz r6, 345962 │ │ │ │ movs r2, r7 │ │ │ │ strb r4, [r5, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 34582c │ │ │ │ + blt.n 34598c │ │ │ │ movs r1, r7 │ │ │ │ - sxtb r0, r4 │ │ │ │ + sxth r0, r2 │ │ │ │ movs r2, r7 │ │ │ │ - sxtb r6, r6 │ │ │ │ + sxth r6, r4 │ │ │ │ movs r2, r7 │ │ │ │ - sxtb r4, r5 │ │ │ │ + sxth r4, r3 │ │ │ │ movs r2, r7 │ │ │ │ - sxtb r4, r3 │ │ │ │ + sxth r4, r1 │ │ │ │ movs r2, r7 │ │ │ │ - sxth r0, r7 │ │ │ │ + cbz r0, 34597a │ │ │ │ movs r2, r7 │ │ │ │ - sxth r2, r7 │ │ │ │ + cbz r2, 34597e │ │ │ │ movs r2, r7 │ │ │ │ - sxth r2, r6 │ │ │ │ + cbz r2, 345980 │ │ │ │ movs r2, r7 │ │ │ │ - sxth r2, r5 │ │ │ │ + cbz r2, 345982 │ │ │ │ movs r2, r7 │ │ │ │ - sxth r2, r0 │ │ │ │ + cbz r2, 34597c │ │ │ │ movs r2, r7 │ │ │ │ - sxth r2, r2 │ │ │ │ + cbz r2, 345984 │ │ │ │ movs r2, r7 │ │ │ │ - sxth r2, r1 │ │ │ │ + cbz r2, 345986 │ │ │ │ movs r2, r7 │ │ │ │ - sxth r2, r0 │ │ │ │ + cbz r2, 345988 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r5} │ │ │ │ + nop {13} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf3f20037 │ │ │ │ - ldrh r2, [r7, r7] │ │ │ │ + @ instruction: 0xf3a20037 │ │ │ │ + ldrh r2, [r5, r6] │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r2, r3, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - subs r3, #126 @ 0x7e │ │ │ │ + subs r3, #46 @ 0x2e │ │ │ │ movs r2, r7 │ │ │ │ - cbz r4, 3459a2 │ │ │ │ + cbz r4, 34598e │ │ │ │ movs r2, r7 │ │ │ │ - sub sp, #456 @ 0x1c8 │ │ │ │ + sub sp, #136 @ 0x88 │ │ │ │ movs r2, r7 │ │ │ │ - ite ge │ │ │ │ - lslge r2, r1, #1 │ │ │ │ - addlt sp, #504 @ 0x1f8 │ │ │ │ + itt pl │ │ │ │ + lslpl r2, r1, #1 │ │ │ │ + addpl sp, #184 @ 0xb8 │ │ │ │ movs r2, r7 │ │ │ │ - add sp, #400 @ 0x190 │ │ │ │ + add sp, #80 @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ - itte ls │ │ │ │ - lslls r2, r1, #1 │ │ │ │ - cbz r4, 3459a0 @ unpredictable │ │ │ │ - movhi r2, r7 │ │ │ │ - add sp, #304 @ 0x130 │ │ │ │ + itet mi │ │ │ │ + lslmi r2, r1, #1 │ │ │ │ + cbz r4, 34598c @ unpredictable │ │ │ │ + movmi r2, r7 │ │ │ │ + add r7, sp, #1008 @ 0x3f0 │ │ │ │ movs r2, r7 │ │ │ │ - ittt vc │ │ │ │ - lslvc r2, r1, #1 │ │ │ │ - subvc sp, #48 @ 0x30 │ │ │ │ - movvc r2, r7 │ │ │ │ - add sp, #192 @ 0xc0 │ │ │ │ + itee cs │ │ │ │ + lslcs r2, r1, #1 │ │ │ │ + addcc sp, #240 @ 0xf0 │ │ │ │ + movcc r2, r7 │ │ │ │ + add r7, sp, #896 @ 0x380 │ │ │ │ movs r2, r7 │ │ │ │ - ittt vs │ │ │ │ - lslvs r2, r1, #1 │ │ │ │ - subvs sp, #112 @ 0x70 │ │ │ │ - movvs r2, r7 │ │ │ │ - add sp, #88 @ 0x58 │ │ │ │ + itee ne │ │ │ │ + lslne r2, r1, #1 │ │ │ │ + addeq sp, #304 @ 0x130 │ │ │ │ + moveq r2, r7 │ │ │ │ + add r7, sp, #792 @ 0x318 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #732] @ (345c98 ) │ │ │ │ @@ -443114,22 +443117,22 @@ │ │ │ │ bl 3459a8 │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 345c70 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r1, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [sp, #784] @ 0x310 │ │ │ │ movs r2, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r0, #-232] @ 0xe8 │ │ │ │ + stmdb r0, {r1, r3, r4, r5} │ │ │ │ ldr r7, [pc, #496] @ (345e9c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxth r4, r5 │ │ │ │ + sxtb r4, r3 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00345cb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -443235,15 +443238,15 @@ │ │ │ │ ldr r3, [pc, #224] @ (345e9c ) │ │ │ │ ldr r1, [pc, #228] @ (345ea0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -443264,26 +443267,26 @@ │ │ │ │ ldr r3, [pc, #164] @ (345ea8 ) │ │ │ │ ldr r1, [pc, #168] @ (345eac ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 345dcc │ │ │ │ ldr.w ip, [pc, #152] @ 345eb0 │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r3, [pc, #148] @ (345eb4 ) │ │ │ │ ldr r1, [pc, #152] @ (345eb8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 345dcc │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r5, r4 │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #16 │ │ │ │ adds r4, r3, r4 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ @@ -443311,37 +443314,37 @@ │ │ │ │ strh r3, [r4, #32] │ │ │ │ movs r4, #25 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ add r3, r5 │ │ │ │ strh r4, [r3, #8] │ │ │ │ strh.w lr, [r3, #16] │ │ │ │ strh.w ip, [r3, #32] │ │ │ │ - bl 54c754 │ │ │ │ + bl 54c704 │ │ │ │ movs r0, #1 │ │ │ │ b.n 345dce │ │ │ │ nop │ │ │ │ - add r4, sp, #880 @ 0x370 │ │ │ │ + add r4, sp, #560 @ 0x230 │ │ │ │ movs r2, r7 │ │ │ │ - revsh r4, r0 │ │ │ │ + rev16 r4, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, sp, #616 @ 0x268 │ │ │ │ + add r4, sp, #296 @ 0x128 │ │ │ │ movs r2, r7 │ │ │ │ - add r4, sp, #832 @ 0x340 │ │ │ │ + add r4, sp, #512 @ 0x200 │ │ │ │ movs r2, r7 │ │ │ │ - rev16 r4, r7 │ │ │ │ + rev r4, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, sp, #328 @ 0x148 │ │ │ │ + add r4, sp, #8 │ │ │ │ movs r2, r7 │ │ │ │ - add r4, sp, #320 @ 0x140 │ │ │ │ + add r4, sp, #0 │ │ │ │ movs r2, r7 │ │ │ │ - rev16 r0, r4 │ │ │ │ + rev r0, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, sp, #216 @ 0xd8 │ │ │ │ + add r3, sp, #920 @ 0x398 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r2, [sp, #608] @ 0x260 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ (345f4c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -443388,26 +443391,26 @@ │ │ │ │ bpl.n 345ee4 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #32] @ (345f5c ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 345ee4 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #224] @ (346030 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #680 @ 0x2a8 │ │ │ │ + add r3, sp, #360 @ 0x168 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -443479,15 +443482,15 @@ │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #60] @ (346048 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 345f98 │ │ │ │ b.n 345fae │ │ │ │ ldr r3, [pc, #40] @ (34604c ) │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #40] @ (346050 ) │ │ │ │ ldr r0, [pc, #40] @ (346054 ) │ │ │ │ @@ -443501,21 +443504,21 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #104 @ 0x68 │ │ │ │ + add r2, sp, #808 @ 0x328 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb85a │ │ │ │ + @ instruction: 0xb80a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, sp, #192 @ 0xc0 │ │ │ │ + add r1, sp, #896 @ 0x380 │ │ │ │ movs r2, r7 │ │ │ │ - add r2, sp, #960 @ 0x3c0 │ │ │ │ + add r2, sp, #640 @ 0x280 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00346058 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -443524,15 +443527,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r8, [sp, #72] @ 0x48 │ │ │ │ ldrh.w r9, [sp, #76] @ 0x4c │ │ │ │ ldrh.w r4, [sp, #80] @ 0x50 │ │ │ │ ldrh.w sl, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ ldr r3, [pc, #280] @ (3461a0 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ ldr.w fp, [r6, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 34609e │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -443579,32 +443582,32 @@ │ │ │ │ bl 341c90 │ │ │ │ uxth r7, r5 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str.w r6, [r0, #1480] @ 0x5c8 │ │ │ │ strh.w r7, [r0, #1484] @ 0x5cc │ │ │ │ - bl 54db94 │ │ │ │ + bl 54db44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3460e0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ cbz r7, 346148 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ lsls r5, r5, #2 │ │ │ │ ldr.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ ldr r7, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 346130 │ │ │ │ ldr.w r0, [r6, #1472] @ 0x5c0 │ │ │ │ blx 2234f4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -443631,23 +443634,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (3461ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 346156 │ │ │ │ b.n 3464b0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xb6f6 │ │ │ │ + @ instruction: 0xb6a6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #848 @ 0x350 │ │ │ │ + add r1, sp, #528 @ 0x210 │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #800 @ 0x320 │ │ │ │ + add r0, sp, #480 @ 0x1e0 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003461b0 : │ │ │ │ ldrh.w r2, [r0, #1460] @ 0x5b4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 346258 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ @@ -443691,17 +443694,17 @@ │ │ │ │ ldrh r7, [r3, #14] │ │ │ │ cbz r7, 346238 │ │ │ │ lsls r7, r7, #2 │ │ │ │ ldr.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ ldr r6, [r3, r5] │ │ │ │ adds r5, #4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 346220 │ │ │ │ ldr.w r0, [r4, #1472] @ 0x5c0 │ │ │ │ blx 2234f4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -443802,37 +443805,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (346368 ) │ │ │ │ ldr r0, [pc, #56] @ (34636c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - push {r2, r3, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #392 @ (adr r7, 3464d0 ) │ │ │ │ + add r7, pc, #72 @ (adr r7, 346390 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #600 @ 0x258 │ │ │ │ + add r0, sp, #280 @ 0x118 │ │ │ │ movs r2, r7 │ │ │ │ - push {r3, r4, r5, r6, lr} │ │ │ │ + push {r3, r5, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #312 @ (adr r7, 34648c ) │ │ │ │ + add r6, pc, #1016 @ (adr r6, 34674c ) │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [sp, #952] @ 0x3b8 │ │ │ │ + str r4, [sp, #632] @ 0x278 │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r5, r6, lr} │ │ │ │ + push {r2, r4, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #232 @ (adr r7, 346448 ) │ │ │ │ + add r6, pc, #936 @ (adr r6, 346708 ) │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [sp, #808] @ 0x328 │ │ │ │ + str r4, [sp, #488] @ 0x1e8 │ │ │ │ movs r2, r7 │ │ │ │ - push {r4, r6, lr} │ │ │ │ + push {lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #152 @ (adr r7, 346404 ) │ │ │ │ + add r6, pc, #856 @ (adr r6, 3466c4 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r7, pc, #920 @ (adr r7, 346708 ) │ │ │ │ + add r7, pc, #600 @ (adr r7, 3465c8 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00346370 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -443845,16 +443848,16 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [pc, #704] @ (346654 ) │ │ │ │ ldr r2, [pc, #704] @ (346658 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r3, [pc, #692] @ (34665c ) │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 346496 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -443892,15 +443895,15 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ mov.w r8, #0 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov sl, r8 │ │ │ │ mov r9, fp │ │ │ │ strd r3, ip, [sp, #36] @ 0x24 │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ cmp r0, r7 │ │ │ │ bne.n 3464ea │ │ │ │ ldr.w r1, [r4, sl, lsl #2] │ │ │ │ ldr r3, [r1, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cmp r2, r9 │ │ │ │ bne.n 346506 │ │ │ │ @@ -443960,15 +443963,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #313 @ 0x139 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -443984,39 +443987,39 @@ │ │ │ │ ldr r1, [pc, #388] @ (346678 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3464c6 │ │ │ │ ldr r3, [pc, #372] @ (34667c ) │ │ │ │ ldr r2, [pc, #372] @ (346680 ) │ │ │ │ ldr r1, [pc, #376] @ (346684 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #301 @ 0x12d │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3464c6 │ │ │ │ ldr r3, [pc, #356] @ (346688 ) │ │ │ │ mov.w r2, #306 @ 0x132 │ │ │ │ ldr r4, [pc, #352] @ (34668c ) │ │ │ │ ldr r1, [pc, #356] @ (346690 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3464c6 │ │ │ │ ldrd r3, ip, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ sub.w r1, r3, ip │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ @@ -444089,15 +444092,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3464c6 │ │ │ │ str r2, [sp, #24] │ │ │ │ b.n 346544 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxth r1, r1 │ │ │ │ @@ -444108,71 +444111,71 @@ │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (3466a4 ) │ │ │ │ mov.w r2, #278 @ 0x116 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3464c6 │ │ │ │ ldr r4, [pc, #112] @ (3466a8 ) │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #108] @ (3466ac ) │ │ │ │ mov.w r2, #286 @ 0x11e │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3464c6 │ │ │ │ - push {r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r2, r3, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r3, r2] │ │ │ │ + str r2, [r1, r1] │ │ │ │ movs r7, r7 │ │ │ │ - stmia.w sl, {r0, r1, r2, r4, r5} │ │ │ │ + @ instruction: 0xe83a0037 │ │ │ │ udf #102 @ 0x66 │ │ │ │ lsls r0, r5, #1 │ │ │ │ pli [r9, #4095] @ 0xfff │ │ │ │ - cbz r2, 3466dc │ │ │ │ + cbz r2, 3466c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #752 @ (adr r7, 34695c ) │ │ │ │ + add r7, pc, #432 @ (adr r7, 34681c ) │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #648 @ (adr r5, 3468f8 ) │ │ │ │ + add r5, pc, #328 @ (adr r5, 3467b8 ) │ │ │ │ movs r2, r7 │ │ │ │ - cbz r0, 3466d8 │ │ │ │ + cbz r0, 3466c4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #24 @ (adr r7, 346690 ) │ │ │ │ + add r6, pc, #728 @ (adr r6, 346950 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #392 @ (adr r5, 346804 ) │ │ │ │ + add r5, pc, #72 @ (adr r5, 3466c4 ) │ │ │ │ movs r2, r7 │ │ │ │ - cbz r0, 3466de │ │ │ │ + cbz r0, 3466ca │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #88 @ (adr r7, 3466dc ) │ │ │ │ + add r6, pc, #792 @ (adr r6, 34699c ) │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #288 @ (adr r5, 3467a8 ) │ │ │ │ + add r4, pc, #992 @ (adr r4, 346a68 ) │ │ │ │ movs r2, r7 │ │ │ │ - cbz r0, 3466e2 │ │ │ │ + cbz r0, 3466ce │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #120 @ (adr r7, 346708 ) │ │ │ │ + add r6, pc, #824 @ (adr r6, 3469c8 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #168 @ (adr r5, 34673c ) │ │ │ │ + add r4, pc, #872 @ (adr r4, 3469fc ) │ │ │ │ movs r2, r7 │ │ │ │ - uxth r2, r2 │ │ │ │ + sxtb r2, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, pc, #608 @ (adr r6, 3468fc ) │ │ │ │ + add r6, pc, #288 @ (adr r6, 3467bc ) │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #392 @ (adr r4, 346828 ) │ │ │ │ + add r4, pc, #72 @ (adr r4, 3466e8 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #544 @ (adr r5, 3468c4 ) │ │ │ │ + add r5, pc, #224 @ (adr r5, 346784 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #192 @ (adr r4, 346768 ) │ │ │ │ + add r3, pc, #896 @ (adr r3, 346a28 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #504 @ (adr r5, 3468a4 ) │ │ │ │ + add r5, pc, #184 @ (adr r5, 346764 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #88 @ (adr r4, 346708 ) │ │ │ │ + add r3, pc, #792 @ (adr r3, 3469c8 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003466b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -444195,24 +444198,24 @@ │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34674e │ │ │ │ ldr r5, [pc, #348] @ (346848 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r2, [pc, #340] @ (34684c ) │ │ │ │ ldr r1, [pc, #340] @ (346850 ) │ │ │ │ add r5, pc │ │ │ │ movs r3, #11 │ │ │ │ add.w ip, r5, #172 @ 0xac │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3467a6 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 3467c2 │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ @@ -444267,46 +444270,46 @@ │ │ │ │ ldr r1, [pc, #212] @ (346868 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #361 @ 0x169 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3467be │ │ │ │ ldr r4, [pc, #196] @ (34686c ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #192] @ (346870 ) │ │ │ │ mov.w r2, #370 @ 0x172 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ b.n 346750 │ │ │ │ ldr r2, [pc, #176] @ (346874 ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #172] @ (346878 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #375 @ 0x177 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3467be │ │ │ │ ldr r4, [pc, #156] @ (34687c ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #156] @ (346880 ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 3467be │ │ │ │ blx 224dc8 │ │ │ │ ldr r3, [pc, #136] @ (346884 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -444335,43 +444338,43 @@ │ │ │ │ nop │ │ │ │ add r6, r8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r6, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 34686e │ │ │ │ + cbz r2, 34685a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r1, #4 │ │ │ │ + lsls r2, r7, #2 │ │ │ │ movs r1, r7 │ │ │ │ - add r6, pc, #752 @ (adr r6, 346b44 ) │ │ │ │ + add r6, pc, #432 @ (adr r6, 346a04 ) │ │ │ │ movs r0, r7 │ │ │ │ bge.n 34681c │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bge.n 34678c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - sub sp, #456 @ 0x1c8 │ │ │ │ + sub sp, #136 @ 0x88 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, pc, #832 @ (adr r3, 346ba8 ) │ │ │ │ + add r3, pc, #512 @ (adr r3, 346a68 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r2, pc, #776 @ (adr r2, 346b74 ) │ │ │ │ + add r2, pc, #456 @ (adr r2, 346a34 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #984 @ (adr r4, 346c48 ) │ │ │ │ + add r4, pc, #664 @ (adr r4, 346b08 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r2, pc, #664 @ (adr r2, 346b0c ) │ │ │ │ + add r2, pc, #344 @ (adr r2, 3469cc ) │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #64 @ (adr r5, 3468b8 ) │ │ │ │ + add r4, pc, #768 @ (adr r4, 346b78 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r2, pc, #560 @ (adr r2, 346aac ) │ │ │ │ + add r2, pc, #240 @ (adr r2, 34696c ) │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #112 @ (adr r5, 3468f0 ) │ │ │ │ + add r4, pc, #816 @ (adr r4, 346bb0 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r2, pc, #448 @ (adr r2, 346a44 ) │ │ │ │ + add r2, pc, #128 @ (adr r2, 346904 ) │ │ │ │ movs r2, r7 │ │ │ │ bge.n 3468a4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ @@ -444476,26 +444479,26 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ and.w r3, r0, #7 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ldr r0, [pc, #28] @ (3469b0 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 34695e │ │ │ │ nop │ │ │ │ rors r6, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #648 @ (adr r3, 346c3c ) │ │ │ │ + add r3, pc, #328 @ (adr r3, 346afc ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003469b4 : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbnz r3, 3469c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -444594,19 +444597,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (346ac0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, sp, #872 @ 0x368 │ │ │ │ + add r5, sp, #552 @ 0x228 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r7, [sp, #384] @ 0x180 │ │ │ │ movs r2, r7 │ │ │ │ - add r2, pc, #816 @ (adr r2, 346df4 ) │ │ │ │ + add r2, pc, #496 @ (adr r2, 346cb4 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00346ac4 : │ │ │ │ ldr.w r0, [r0, #1480] @ 0x5c8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -444644,19 +444647,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (346b38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, sp, #392 @ 0x188 │ │ │ │ + add r5, sp, #72 @ 0x48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [sp, #224] @ 0xe0 │ │ │ │ + ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ movs r2, r7 │ │ │ │ - add r2, pc, #432 @ (adr r2, 346cec ) │ │ │ │ + add r2, pc, #112 @ (adr r2, 346bac ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00346b3c : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbz r3, 346b50 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add r2, r3 │ │ │ │ @@ -444741,15 +444744,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 55a820 │ │ │ │ + bl 55a7d0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -444759,15 +444762,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub.w r4, r1, #1488 @ 0x5d0 │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 55ad98 │ │ │ │ + bl 55ad48 │ │ │ │ ldr.w r2, [r4, #1488] @ 0x5d0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #9 │ │ │ │ cmp.w r0, r3, lsl #2 │ │ │ │ bne.n 346c9c │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -444827,48 +444830,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [r0, r5, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 346d56 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 2c6238 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #64] @ (346d80 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2bb384 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ adds r4, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bge.n 346d0a │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - svc 46 @ 0x2e │ │ │ │ + udf #222 @ 0xde │ │ │ │ movs r7, r6 │ │ │ │ - bx r7 │ │ │ │ + mov r8, sp │ │ │ │ movs r7, r7 │ │ │ │ - add r4, sp, #512 @ 0x200 │ │ │ │ + add r4, sp, #192 @ 0xc0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r6, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #512] @ (346f84 ) │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -445043,26 +445046,26 @@ │ │ │ │ ldr r1, [pc, #412] @ (3470e4 ) │ │ │ │ ldr r7, [pc, #412] @ (3470e8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp, #52] @ 0x34 │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [r5, #192] @ 0xc0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ ldrd r1, r2, [sp, #52] @ 0x34 │ │ │ │ uxtb r3, r3 │ │ │ │ adds r3, #26 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 347048 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 3470ca │ │ │ │ cmp r2, #3 │ │ │ │ @@ -445134,15 +445137,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ ldr r0, [pc, #204] @ (347108 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 346e96 │ │ │ │ ldr r3, [pc, #192] @ (34710c ) │ │ │ │ add r3, pc │ │ │ │ b.n 346f7e │ │ │ │ ldr.w lr, [pc, #192] @ 347110 │ │ │ │ add lr, pc │ │ │ │ b.n 347006 │ │ │ │ @@ -445206,73 +445209,73 @@ │ │ │ │ nop │ │ │ │ subs r4, #226 @ 0xe2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 347098 │ │ │ │ + bgt.n 346ff8 │ │ │ │ movs r7, r6 │ │ │ │ - add ip, ip │ │ │ │ + add ip, r2 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #168 @ 0xa8 │ │ │ │ + add r1, sp, #872 @ 0x368 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r2, r6 │ │ │ │ + adds r0, r0, r5 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r6, r5 │ │ │ │ + adds r4, r4, r4 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r4, r5 │ │ │ │ + adds r0, r2, r4 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r1, r5 │ │ │ │ + adds r2, r7, r3 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r6, r4 │ │ │ │ + adds r2, r4, r3 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r4, r4 │ │ │ │ + adds r0, r2, r3 │ │ │ │ movs r6, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #528] @ 0x210 │ │ │ │ + ldr r5, [sp, #208] @ 0xd0 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r5, [sp, #360] @ 0x168 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #88] @ 0x58 │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #824 @ (adr r4, 347450 ) │ │ │ │ + add r4, pc, #504 @ (adr r4, 347310 ) │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r5, #17 │ │ │ │ + lsls r2, r3, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #728 @ (adr r4, 3473fc ) │ │ │ │ + add r4, pc, #408 @ (adr r4, 3472bc ) │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r2, #17 │ │ │ │ + lsls r2, r0, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r7, #2] │ │ │ │ + strb r4, [r5, #1] │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #54 @ 0x36 │ │ │ │ + adds r0, #230 @ 0xe6 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [sp, #144] @ 0x90 │ │ │ │ + ldr r4, [sp, #848] @ 0x350 │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r5, #2] │ │ │ │ + strb r2, [r3, #1] │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #36 @ 0x24 │ │ │ │ + adds r0, #212 @ 0xd4 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r4, [sp, #776] @ 0x308 │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r3, #2] │ │ │ │ + strb r0, [r1, #1] │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #16 │ │ │ │ + adds r0, #192 @ 0xc0 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r0, #2] │ │ │ │ + strb r0, [r6, #0] │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #248 @ 0xf8 │ │ │ │ + adds r0, #168 @ 0xa8 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [sp, #912] @ 0x390 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -445485,19 +445488,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (34737c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #88 @ (adr r6, 3473d0 ) │ │ │ │ + add r5, pc, #792 @ (adr r5, 347690 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [sp, #656] @ 0x290 │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r5, #30] │ │ │ │ + strh r4, [r3, #28] │ │ │ │ movs r2, r7 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrd r3, r4, [sp, #4] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ @@ -445627,23 +445630,23 @@ │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r7, [r6, #1488] @ 0x5d0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 347564 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -445693,15 +445696,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (3475d4 ) │ │ │ │ add r5, pc │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -445714,29 +445717,29 @@ │ │ │ │ strh.w r2, [r1, r3, lsl #2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrb r2, [r1, r0] │ │ │ │ orr.w r2, r2, #13 │ │ │ │ strb r2, [r1, r0] │ │ │ │ b.n 34754a │ │ │ │ nop │ │ │ │ - add r4, pc, #760 @ (adr r4, 3478bc ) │ │ │ │ + add r4, pc, #440 @ (adr r4, 34777c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #0] │ │ │ │ + ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf3480038 │ │ │ │ - add r4, pc, #48 @ (adr r4, 347600 ) │ │ │ │ + @ instruction: 0xf2f80038 │ │ │ │ + add r3, pc, #752 @ (adr r3, 3478c0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r0, [sp, #352] @ 0x160 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #264] @ 0x108 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003475d8 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 54dc84 │ │ │ │ + b.w 54dc34 │ │ │ │ nop │ │ │ │ │ │ │ │ 003475e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -445750,22 +445753,22 @@ │ │ │ │ add.w r7, r4, #20 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r6, [r5, #1488] @ 0x5d0 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cbz r2, 34767c │ │ │ │ subs r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bge.n 34767c │ │ │ │ @@ -445802,15 +445805,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (347714 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -445819,15 +445822,15 @@ │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #96] @ (34771c ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #626 @ 0x272 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34769e │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 346cd8 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh.w r3, [r1, r2, lsl #2] │ │ │ │ @@ -445838,28 +445841,28 @@ │ │ │ │ orr.w r3, r3, #3072 @ 0xc00 │ │ │ │ strh.w r3, [r1, r2, lsl #2] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldrb r3, [r1, r4] │ │ │ │ orr.w r3, r3, #9 │ │ │ │ strb r3, [r1, r4] │ │ │ │ b.n 347662 │ │ │ │ - add r3, pc, #520 @ (adr r3, 34790c ) │ │ │ │ + add r3, pc, #200 @ (adr r3, 3477cc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r7, [sp, #760] @ 0x2f8 │ │ │ │ + str r7, [sp, #440] @ 0x1b8 │ │ │ │ movs r0, r7 │ │ │ │ - addw r0, r6, #56 @ 0x38 │ │ │ │ - add r2, pc, #976 @ (adr r2, 347ae0 ) │ │ │ │ + subs.w r0, r6, #56 @ 0x38 │ │ │ │ + add r2, pc, #656 @ (adr r2, 3479a0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r7, [sp, #576] @ 0x240 │ │ │ │ + str r7, [sp, #256] @ 0x100 │ │ │ │ movs r2, r7 │ │ │ │ - str r7, [sp, #488] @ 0x1e8 │ │ │ │ + str r7, [sp, #168] @ 0xa8 │ │ │ │ movs r2, r7 │ │ │ │ - str r7, [sp, #744] @ 0x2e8 │ │ │ │ + str r7, [sp, #424] @ 0x1a8 │ │ │ │ movs r2, r7 │ │ │ │ - str r7, [sp, #296] @ 0x128 │ │ │ │ + str r6, [sp, #1000] @ 0x3e8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00347720 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -445981,17 +445984,17 @@ │ │ │ │ ldr r1, [pc, #112] @ (3478c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r5 │ │ │ │ - bl 54b258 │ │ │ │ + bl 54b208 │ │ │ │ ldr.w r2, [r5, #880] @ 0x370 │ │ │ │ movs r3, #0 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ str.w r2, [r5, #880] @ 0x370 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -446011,21 +446014,21 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #560] @ 0x230 │ │ │ │ + str r6, [sp, #240] @ 0xf0 │ │ │ │ movs r2, r7 │ │ │ │ - add r1, pc, #176 @ (adr r1, 34796c ) │ │ │ │ + add r0, pc, #880 @ (adr r0, 347c2c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcc.n 347864 │ │ │ │ + bcc.n 3477c4 │ │ │ │ movs r7, r6 │ │ │ │ - bmi.n 347980 │ │ │ │ + bmi.n 3478e0 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 003478c4 : │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -446046,15 +446049,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r4, [r0, #1488] @ 0x5d0 │ │ │ │ sub sp, #8 │ │ │ │ cbz r4, 34792e │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx 2234f4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ @@ -446190,22 +446193,22 @@ │ │ │ │ ldr r3, [pc, #24] @ (347a84 ) │ │ │ │ ldr r1, [pc, #28] @ (347a88 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 347a56 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r4, [sp, #96] @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r7, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r7, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [sp, #312] @ 0x138 │ │ │ │ + str r3, [sp, #1016] @ 0x3f8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00347a8c : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ movs r0, #0 │ │ │ │ @@ -446279,25 +446282,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (347b5c ) │ │ │ │ ldr r0, [pc, #32] @ (347b60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [sp, #32] │ │ │ │ + str r3, [sp, #736] @ 0x2e0 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #944] @ 0x3b0 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r6, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r3, [sp, #968] @ 0x3c8 │ │ │ │ + str r3, [sp, #648] @ 0x288 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [sp, #24] │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 347c08 │ │ │ │ sub sp, #20 │ │ │ │ @@ -446315,15 +446318,15 @@ │ │ │ │ add r4, r5 │ │ │ │ ldr r5, [pc, #128] @ (347c18 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 344164 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r5, r0 │ │ │ │ lsls r3, r3, #30 │ │ │ │ iteee pl │ │ │ │ movpl r3, #1 │ │ │ │ ldrhmi r3, [r4, #24] │ │ │ │ @@ -446352,21 +446355,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r4, #13] │ │ │ │ + ldrb r0, [r2, #12] │ │ │ │ movs r2, r7 │ │ │ │ cmp r7, #124 @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r0, [r6, r7] │ │ │ │ + ldrsh r0, [r4, r6] │ │ │ │ movs r1, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr3, cr15, {7} @ │ │ │ │ cmp r7, #46 @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -446380,15 +446383,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (347ca8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 344164 │ │ │ │ ldrb.w r3, [r6, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #80] @ (347cac ) │ │ │ │ add r4, r3 │ │ │ │ add r1, pc │ │ │ │ @@ -446412,19 +446415,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r5, [sp, #368] @ 0x170 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r5, #10] │ │ │ │ + ldrb r6, [r3, #9] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r6, [r0, r5] │ │ │ │ + ldrsh r6, [r6, r3] │ │ │ │ movs r1, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -446438,15 +446441,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 2c6238 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ ldr r6, [pc, #84] @ (347d40 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r6, pc │ │ │ │ cbz r3, 347d0a │ │ │ │ movs r3, #0 │ │ │ │ @@ -446460,31 +446463,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [pc, #40] @ (347d44 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2bb384 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5518f4 │ │ │ │ - adds r7, #102 @ 0x66 │ │ │ │ + b.w 5518a4 │ │ │ │ + adds r7, #22 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r7!, {r2, r4, r6} │ │ │ │ + ldmia r7!, {r2} │ │ │ │ movs r7, r6 │ │ │ │ cmp r6, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #512] @ (347f48 ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -446649,15 +446652,15 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov.w r1, #17 │ │ │ │ strh.w r1, [ip, #18] │ │ │ │ mov.w r1, #0 │ │ │ │ strh r1, [r2, #18] │ │ │ │ ldr r1, [pc, #244] @ (347ff8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551b98 │ │ │ │ + bl 551b48 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 347f98 │ │ │ │ ldrb.w r2, [r4, #1440] @ 0x5a0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r1, r2 │ │ │ │ @@ -446739,21 +446742,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (348004 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [sp, #640] @ 0x280 │ │ │ │ + str r0, [sp, #320] @ 0x140 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r1, #58] @ 0x3a │ │ │ │ + ldrh r0, [r7, #54] @ 0x36 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r4, #60] @ 0x3c │ │ │ │ + ldrh r0, [r2, #58] @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00348008 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -446818,15 +446821,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 348092 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #32] @ (3480ec ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ ldr r1, [pc, #28] @ (3480f0 ) │ │ │ │ ldr r0, [pc, #32] @ (3480f4 ) │ │ │ │ @@ -446837,19 +446840,19 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ cmp r2, #236 @ 0xec │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #118 @ 0x76 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrh r6, [r1, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r6, #52] @ 0x34 │ │ │ │ + ldrh r6, [r4, #50] @ 0x32 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003480f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -446875,23 +446878,23 @@ │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ add r9, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add r5, pc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 33f9b4 │ │ │ │ cbnz r0, 3481a2 │ │ │ │ movs r2, #0 │ │ │ │ add r4, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ @@ -446917,44 +446920,44 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 348164 │ │ │ │ movs r2, #9 │ │ │ │ b.n 348166 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d090 │ │ │ │ + bl 69d040 │ │ │ │ b.n 348178 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ - adds r3, #22 │ │ │ │ + adds r2, #198 @ 0xc6 │ │ │ │ movs r7, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #776] @ 0x308 │ │ │ │ + ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r3, #34] @ 0x22 │ │ │ │ + ldrh r2, [r1, #32] │ │ │ │ movs r0, r7 │ │ │ │ - asrs r0, r1, #10 │ │ │ │ + asrs r0, r7, #8 │ │ │ │ movs r2, r7 │ │ │ │ cmp r1, #144 @ 0x90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003481fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -446973,59 +446976,59 @@ │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, r4, #60 @ 0x3c │ │ │ │ mov fp, r1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r0 │ │ │ │ add r9, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add r5, pc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 54dc94 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 33f9b4 │ │ │ │ cbnz r0, 348266 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 348008 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 348254 │ │ │ │ movs r2, #9 │ │ │ │ b.n 348256 │ │ │ │ nop │ │ │ │ - ldmia r2, {r1, r2, r3} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r7, r6 │ │ │ │ - adds r2, #20 │ │ │ │ + adds r1, #196 @ 0xc4 │ │ │ │ movs r7, r7 │ │ │ │ - str r7, [sp, #808] @ 0x328 │ │ │ │ + str r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r5, #26] │ │ │ │ + ldrh r2, [r3, #24] │ │ │ │ movs r0, r7 │ │ │ │ - asrs r0, r3, #6 │ │ │ │ + asrs r0, r1, #5 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003482a8 : │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r1, #16 │ │ │ │ b.w 34213c │ │ │ │ │ │ │ │ @@ -447072,19 +447075,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (348328 ) │ │ │ │ ldr r0, [pc, #20] @ (34832c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - str r6, [sp, #832] @ 0x340 │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r3, #32] │ │ │ │ + ldrh r2, [r1, #30] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r4, #32] │ │ │ │ + ldrh r6, [r2, #30] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00348330 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -447109,19 +447112,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (348384 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [sp, #488] @ 0x1e8 │ │ │ │ + str r6, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r0, #30] │ │ │ │ + ldrh r4, [r6, #26] │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, r1, r6 │ │ │ │ + adds r4, r7, r4 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00348388 : │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r0, [r3, #2] │ │ │ │ @@ -447226,15 +447229,15 @@ │ │ │ │ ldr r2, [pc, #220] @ (34854c ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cbz r2, 348494 │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #20] │ │ │ │ lsls r2, r3, #25 │ │ │ │ @@ -447245,15 +447248,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (348558 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #26] │ │ │ │ lsls r3, r3, #24 │ │ │ │ bmi.n 3484d0 │ │ │ │ add sp, #12 │ │ │ │ @@ -447269,73 +447272,73 @@ │ │ │ │ ldr r4, [pc, #136] @ (348560 ) │ │ │ │ mov.w lr, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ strd lr, r4, [sp] │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #96] @ (348564 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (348568 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #80] @ (34856c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ ldr r4, [pc, #72] @ (348570 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r5, [sp, #496] @ 0x1f0 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r1, #10] │ │ │ │ + ldrh r4, [r7, #6] │ │ │ │ movs r0, r7 │ │ │ │ - b.n 348c78 │ │ │ │ + b.n 348bd8 │ │ │ │ movs r0, r7 │ │ │ │ - str r5, [sp, #304] @ 0x130 │ │ │ │ + str r4, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 348c34 │ │ │ │ + b.n 348b94 │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r4, [r3, #8] │ │ │ │ + ldrh r4, [r1, #6] │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r0, [r3, #18] │ │ │ │ + ldrh r0, [r1, #16] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r0, #24] │ │ │ │ + ldrh r4, [r6, #20] │ │ │ │ movs r2, r7 │ │ │ │ - stmia r7!, {r1, r3, r4} │ │ │ │ + stmia r6!, {r1, r3, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - cmp r7, #36 @ 0x24 │ │ │ │ + cmp r6, #212 @ 0xd4 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldrh r6, [r0, #14] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r1, #20] │ │ │ │ + ldrh r0, [r7, #16] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00348574 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -447349,24 +447352,24 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ ldr r6, [r5, #100] @ 0x64 │ │ │ │ mov r7, r6 │ │ │ │ ldrb.w r6, [r5, #1440] @ 0x5a0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cbz r3, 3485d8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -447421,24 +447424,24 @@ │ │ │ │ and.w r3, r3, #9 │ │ │ │ cmp r3, #9 │ │ │ │ strh r0, [r1, r2] │ │ │ │ beq.n 34860c │ │ │ │ mov r0, r5 │ │ │ │ bl 347d48 │ │ │ │ b.n 34860c │ │ │ │ - str r4, [sp, #352] @ 0x160 │ │ │ │ + str r4, [sp, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 348b64 │ │ │ │ + b.n 348ac4 │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r4, [r5, #0] │ │ │ │ + strh r4, [r3, #62] @ 0x3e │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00348674 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 54dc84 │ │ │ │ + b.w 54dc34 │ │ │ │ nop │ │ │ │ │ │ │ │ 0034867c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -447466,38 +447469,38 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add r9, pc │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w fp, r6, #60 @ 0x3c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str.w fp, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr r2, [pc, #396] @ (348878 ) │ │ │ │ ldr r1, [pc, #396] @ (34887c ) │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #20] │ │ │ │ lsls r1, r3, #25 │ │ │ │ bpl.n 3487e6 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ @@ -447509,19 +447512,19 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 348792 │ │ │ │ and.w r7, r7, #768 @ 0x300 │ │ │ │ cmp.w r7, #512 @ 0x200 │ │ │ │ beq.n 348826 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r8, #29] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ movw r3, #5000 @ 0x1388 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ str.w r0, [r8, #32] │ │ │ │ str.w r1, [r8, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -447538,15 +447541,15 @@ │ │ │ │ strh r0, [r1, r3] │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.n 348798 │ │ │ │ mov r0, r5 │ │ │ │ bl 347d48 │ │ │ │ b.n 348798 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #228] @ (348880 ) │ │ │ │ ldr r3, [pc, #204] @ (348868 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -447566,35 +447569,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 348730 │ │ │ │ b.n 348792 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r2, r0 │ │ │ │ ldr r4, [pc, #148] @ (34888c ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #144] @ (348890 ) │ │ │ │ ldr r5, [r2, #20] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 348798 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34876c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ @@ -447606,58 +447609,58 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movw r2, #634 @ 0x27a │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 348798 │ │ │ │ mov r0, r5 │ │ │ │ bl 347c24 │ │ │ │ mov r0, r5 │ │ │ │ bl 347d48 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strh r3, [r4, #26] │ │ │ │ b.n 348798 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ - b.n 348b44 │ │ │ │ + b.n 348aa4 │ │ │ │ movs r0, r7 │ │ │ │ - strh r2, [r4, #56] @ 0x38 │ │ │ │ + strh r2, [r2, #54] @ 0x36 │ │ │ │ movs r0, r7 │ │ │ │ movs r4, #102 @ 0x66 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ + str r2, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r4} │ │ │ │ movs r7, r6 │ │ │ │ - cmp r5, #104 @ 0x68 │ │ │ │ + cmp r5, #24 │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r5, #52] @ 0x34 │ │ │ │ + strh r2, [r3, #50] @ 0x32 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r2, r3, #19 │ │ │ │ + lsrs r2, r1, #18 │ │ │ │ movs r2, r7 │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r3, #0] │ │ │ │ + strh r4, [r1, #62] @ 0x3e │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r4, #58] @ 0x3a │ │ │ │ + strh r4, [r2, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r1, #0] │ │ │ │ + strh r4, [r7, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r6, #56] @ 0x38 │ │ │ │ + strh r0, [r4, #54] @ 0x36 │ │ │ │ movs r2, r7 │ │ │ │ - str r1, [sp, #752] @ 0x2f0 │ │ │ │ + str r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r1, #50] @ 0x32 │ │ │ │ + strh r2, [r7, #46] @ 0x2e │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r6, #52] @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003488a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -447743,57 +447746,57 @@ │ │ │ │ ldr.w lr, [r4, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ ldrh.w ip, [lr, r6] │ │ │ │ bic.w ip, ip, #64 @ 0x40 │ │ │ │ strh.w ip, [lr, r6] │ │ │ │ strb.w r8, [r4, #1441] @ 0x5a1 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 344164 │ │ │ │ ldr r2, [pc, #72] @ (3489f0 ) │ │ │ │ ldr r1, [pc, #72] @ (3489f4 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54b258 │ │ │ │ + b.w 54b208 │ │ │ │ ldr r3, [pc, #48] @ (3489f8 ) │ │ │ │ ldr r2, [pc, #52] @ (3489fc ) │ │ │ │ ldr r1, [pc, #52] @ (348a00 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 348900 │ │ │ │ b.n 34890a │ │ │ │ nop │ │ │ │ - str r0, [sp, #664] @ 0x298 │ │ │ │ + str r0, [sp, #344] @ 0x158 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r2, r0] │ │ │ │ + str r0, [r0, r7] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [r4, #84] @ 0x54 │ │ │ │ + ldr r2, [r2, #80] @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r5} │ │ │ │ movs r7, r6 │ │ │ │ - stmia r3!, {r1} │ │ │ │ + stmia r2!, {r1, r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ - str r0, [sp, #120] @ 0x78 │ │ │ │ + ldrh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r6} │ │ │ │ + stmia r2!, {r1, r2} │ │ │ │ movs r7, r6 │ │ │ │ - cmp r2, #94 @ 0x5e │ │ │ │ + cmp r2, #14 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00348a04 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -447849,15 +447852,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (348ae4 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (348ae8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 344164 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldrh r3, [r4, #24] │ │ │ │ cbz r2, 348aba │ │ │ │ bic.w r2, r3, #1024 @ 0x400 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -447872,25 +447875,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (348af0 ) │ │ │ │ ldr r0, [pc, #32] @ (348af4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - ldrh r6, [r2, #58] @ 0x3a │ │ │ │ + ldrh r6, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r2, #68] @ 0x44 │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r5, r3] │ │ │ │ + str r4, [r3, r2] │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r2, #56] @ 0x38 │ │ │ │ + ldrh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r4, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #32] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #40] @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00348af8 : │ │ │ │ ldrb.w ip, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, ip │ │ │ │ ldrh r0, [r3, #24] │ │ │ │ @@ -448087,25 +448090,25 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r1 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #504] @ (348f10 ) │ │ │ │ ldr r1, [pc, #508] @ (348f14 ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 344164 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 33fd30 │ │ │ │ ldr r2, [pc, #476] @ (348f18 ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -448115,15 +448118,15 @@ │ │ │ │ bl 34194c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 348e60 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 348de4 │ │ │ │ ldr r3, [pc, #436] @ (348f1c ) │ │ │ │ add r3, pc │ │ │ │ @@ -448195,15 +448198,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #300] @ (348f40 ) │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ strd r8, fp, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ ldr r1, [r1, #24] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 348c50 │ │ │ │ b.n 348c2e │ │ │ │ ldr.w ip, [pc, #272] @ 348f44 │ │ │ │ add ip, pc │ │ │ │ b.n 348dce │ │ │ │ cmp.w lr, #512 @ 0x200 │ │ │ │ @@ -448285,72 +448288,72 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r6, r6, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #38] @ 0x26 │ │ │ │ + ldrh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ittt cs │ │ │ │ - movcs r7, r6 │ │ │ │ - movcs r7, #44 @ 0x2c │ │ │ │ - movcs r7, r7 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ + bkpt 0x00d2 │ │ │ │ + movs r7, r6 │ │ │ │ + movs r6, #220 @ 0xdc │ │ │ │ + movs r7, r7 │ │ │ │ + ldr r0, [r0, #24] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [pc, #416] @ (3490b8 ) │ │ │ │ + ldr r6, [pc, #96] @ (348f78 ) │ │ │ │ movs r1, r7 │ │ │ │ ldcl 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - bls.n 348f34 │ │ │ │ + bhi.n 348e94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xfbaa003d │ │ │ │ - @ instruction: 0xfb92003d │ │ │ │ - @ instruction: 0xfb7a003d │ │ │ │ - @ instruction: 0xfb64003d │ │ │ │ - asrs r0, r6, #15 │ │ │ │ + @ instruction: 0xfb5a003d │ │ │ │ + @ instruction: 0xfb42003d │ │ │ │ + @ instruction: 0xfb2a003d │ │ │ │ + smlatt r0, r4, sp, r0 │ │ │ │ + asrs r0, r4, #14 │ │ │ │ movs r4, r7 │ │ │ │ - subs r6, r1, #4 │ │ │ │ + subs r6, r7, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r7, r4] │ │ │ │ + strh r6, [r5, r3] │ │ │ │ movs r7, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #18] │ │ │ │ + strh r4, [r4, #16] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r1, r4] │ │ │ │ + strh r0, [r7, r2] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r6, #13 │ │ │ │ + asrs r4, r4, #12 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r2, r4, #13 │ │ │ │ + asrs r2, r2, #12 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r0, #29] │ │ │ │ + ldrb r2, [r6, #27] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r2, r3] │ │ │ │ + strh r2, [r0, r2] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r1, #13 │ │ │ │ + asrs r2, r7, #11 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r6, #28] │ │ │ │ + ldrb r6, [r4, #27] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r7, r2] │ │ │ │ + strh r2, [r5, r1] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r6, #12 │ │ │ │ + asrs r2, r4, #11 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r3, #28] │ │ │ │ + ldrb r6, [r1, #27] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r4, r2] │ │ │ │ + strh r4, [r2, r1] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfa84003d │ │ │ │ - ldrb r0, [r1, #28] │ │ │ │ + @ instruction: 0xfa34003d │ │ │ │ + ldrb r0, [r7, #26] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r1, r2] │ │ │ │ + strh r2, [r7, r0] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfa6a003d │ │ │ │ - ldrb r6, [r5, #27] │ │ │ │ + @ instruction: 0xfa1a003d │ │ │ │ + ldrb r6, [r3, #26] │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r3, #11 │ │ │ │ + asrs r6, r1, #10 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00348f88 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -448676,55 +448679,55 @@ │ │ │ │ nop │ │ │ │ adds r4, r0, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r4, #62] @ 0x3e │ │ │ │ + strh r0, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r5, #20] │ │ │ │ + ldrb r2, [r3, #19] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r7, #29] │ │ │ │ + ldrb r4, [r5, #28] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r1, #62] @ 0x3e │ │ │ │ + strh r0, [r7, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r2, #20] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r0, #29] │ │ │ │ + ldrb r4, [r6, #27] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r6, #60] @ 0x3c │ │ │ │ + strh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r7, #19] │ │ │ │ + ldrb r2, [r5, #18] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r2, #21] │ │ │ │ + ldrb r0, [r0, #20] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r3, #60] @ 0x3c │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r4, #19] │ │ │ │ + ldrb r2, [r2, #18] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r1, #28] │ │ │ │ + ldrb r0, [r7, #26] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r0, #60] @ 0x3c │ │ │ │ + strh r0, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r1, #19] │ │ │ │ + ldrb r2, [r7, #17] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r7, #26] │ │ │ │ + ldrb r4, [r5, #25] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r5, #58] @ 0x3a │ │ │ │ + strh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r6, #18] │ │ │ │ + ldrb r2, [r4, #17] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r0, #26] │ │ │ │ + ldrb r0, [r6, #24] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r2, #58] @ 0x3a │ │ │ │ + strh r0, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r1, #17] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r1, #25] │ │ │ │ + ldrb r0, [r7, #23] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00349308 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -448735,15 +448738,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (3493cc ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 344164 │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ cbz r0, 349348 │ │ │ │ @@ -448791,19 +448794,19 @@ │ │ │ │ cmp r1, r2 │ │ │ │ ittt cc │ │ │ │ movwcc r2, #65520 @ 0xfff0 │ │ │ │ andcc r2, r3 │ │ │ │ orrcc.w r3, r2, r1 │ │ │ │ b.n 349348 │ │ │ │ nop │ │ │ │ - strh r0, [r1, #54] @ 0x36 │ │ │ │ + strh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r0, #60] @ 0x3c │ │ │ │ + str r4, [r6, #52] @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [pc, #376] @ (349548 ) │ │ │ │ + ldr r0, [pc, #56] @ (349408 ) │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 003493d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -448967,19 +448970,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 349130 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #95 @ 0x5f │ │ │ │ b.n 3494fe │ │ │ │ nop │ │ │ │ - strh r6, [r6, #36] @ 0x24 │ │ │ │ + strh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r0, #8] │ │ │ │ + ldrb r0, [r6, #6] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r6, #17] │ │ │ │ + ldrb r6, [r4, #16] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00349570 : │ │ │ │ ldrh.w r3, [r0, #1458] @ 0x5b2 │ │ │ │ cbz r3, 349580 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov.w r1, #0 │ │ │ │ @@ -449039,19 +449042,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (34961c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r4, #30] │ │ │ │ + strh r4, [r2, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r5, #4] │ │ │ │ + ldrb r6, [r3, #3] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r0, #16] │ │ │ │ + ldrb r0, [r6, #14] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00349620 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -449279,31 +449282,31 @@ │ │ │ │ ldr r1, [pc, #40] @ (34987c ) │ │ │ │ ldr r0, [pc, #44] @ (349880 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r5, #24] │ │ │ │ + strh r0, [r3, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r1, #8] │ │ │ │ + ldrb r2, [r7, #6] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r5, #8] │ │ │ │ + ldrb r0, [r3, #7] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r2, #24] │ │ │ │ + strh r4, [r0, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r6, #7] │ │ │ │ + ldrb r6, [r4, #6] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r1, #8] │ │ │ │ + ldrb r0, [r7, #6] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r0, #24] │ │ │ │ + strh r0, [r6, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r4, #7] │ │ │ │ + ldrb r2, [r2, #6] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r4, #8] │ │ │ │ + ldrb r4, [r2, #7] │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrh.w r2, [r0, #1442] @ 0x5a2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -449379,25 +449382,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (349984 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r1, #16] │ │ │ │ + strh r0, [r7, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r5, #3] │ │ │ │ + ldrb r2, [r3, #2] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r0, #4] │ │ │ │ + ldrb r6, [r6, #2] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r6, #14] │ │ │ │ + strh r2, [r4, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r2, #3] │ │ │ │ + ldrb r4, [r0, #2] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r4, #3] │ │ │ │ + ldrb r4, [r2, #2] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 33d544 │ │ │ │ @@ -449536,23 +449539,23 @@ │ │ │ │ add r3, pc │ │ │ │ strd r0, r5, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 349ad0 │ │ │ │ nop │ │ │ │ - strh r0, [r3, #2] │ │ │ │ + strh r0, [r1, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r5, #30] │ │ │ │ + strb r2, [r3, #29] │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r6, #28] │ │ │ │ + strb r2, [r4, #27] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00349b24 : │ │ │ │ ldr.w r0, [r0, #1448] @ 0x5a8 │ │ │ │ b.w 2234f0 │ │ │ │ │ │ │ │ 00349b2c : │ │ │ │ @@ -449581,19 +449584,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (349b80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, #31] │ │ │ │ + ldrb r2, [r3, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r1, #27] │ │ │ │ + strb r4, [r7, #25] │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r6, #29] │ │ │ │ + strb r4, [r4, #28] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00349b84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -449697,24 +449700,24 @@ │ │ │ │ beq.w 349f06 │ │ │ │ ldr.w r1, [pc, #1164] @ 34a144 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ - bl 54dce4 │ │ │ │ + bl 551b8c │ │ │ │ + bl 54dc94 │ │ │ │ ldr.w r2, [pc, #1144] @ 34a148 │ │ │ │ ldr.w r1, [pc, #1144] @ 34a14c │ │ │ │ add.w r3, sl, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ bl 34415c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 349d16 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r0, r3, #29 │ │ │ │ bpl.n 349d16 │ │ │ │ mov r0, r4 │ │ │ │ @@ -450100,30 +450103,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r5, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #27] │ │ │ │ + ldrb r4, [r5, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, sp, #800 @ 0x320 │ │ │ │ + add r7, sp, #480 @ 0x1e0 │ │ │ │ movs r7, r6 │ │ │ │ - asrs r0, r6, #29 │ │ │ │ + asrs r0, r4, #28 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r0, #3] │ │ │ │ + strb r4, [r6, #1] │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf6f40039 │ │ │ │ + subw r0, r4, #2105 @ 0x839 │ │ │ │ lsrs r4, r0, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r5, #8] │ │ │ │ + ldrb r6, [r3, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r2, #4] │ │ │ │ + strb r0, [r0, #3] │ │ │ │ movs r2, r7 │ │ │ │ - add r6, pc, #880 @ (adr r6, 34a4d0 ) │ │ │ │ + add r6, pc, #560 @ (adr r6, 34a390 ) │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034a160 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -450245,19 +450248,19 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ lsrs r6, r2, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r4, #2] │ │ │ │ + ldrb r4, [r2, #1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r0, #120] @ 0x78 │ │ │ │ + ldr r6, [r6, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r1, #1] │ │ │ │ + ldr r6, [r7, #124] @ 0x7c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034a2d4 : │ │ │ │ ldrh.w r3, [r0, #1442] @ 0x5a2 │ │ │ │ mov.w ip, #127 @ 0x7f │ │ │ │ ldr r2, [r0, #108] @ 0x6c │ │ │ │ mvn.w r1, #4160749568 @ 0xf8000000 │ │ │ │ @@ -450574,19 +450577,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (34a61c ) │ │ │ │ ldr r0, [pc, #20] @ (34a620 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r3, #23] │ │ │ │ + strb r0, [r1, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r3, #100] @ 0x64 │ │ │ │ + ldr r2, [r1, #96] @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r5, #100] @ 0x64 │ │ │ │ + ldr r4, [r3, #96] @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034a624 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -450756,18 +450759,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (34a7f4 ) │ │ │ │ ldr r0, [pc, #20] @ (34a7f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - strb r0, [r0, #16] │ │ │ │ + strb r0, [r6, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xfa760038 │ │ │ │ - @ instruction: 0xfa8a0038 │ │ │ │ + @ instruction: 0xfa260038 │ │ │ │ + @ instruction: 0xfa3a0038 │ │ │ │ │ │ │ │ 0034a7fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh.w lr, [r0, #4] │ │ │ │ @@ -450959,33 +450962,33 @@ │ │ │ │ ldr r0, [pc, #24] @ (34aa08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ @ instruction: 0xfab5ffff │ │ │ │ - strb r4, [r6, #7] │ │ │ │ + strb r4, [r4, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str??.w r0, [sl, r8, lsl #3] │ │ │ │ - ldr??.w r0, [lr, r8, lsl #3] │ │ │ │ + ldrb.w r0, [sl, r8, lsl #3] │ │ │ │ + strh.w r0, [lr, r8, lsl #3] │ │ │ │ ldrb.w r0, [r0, #880] @ 0x370 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (34aa3c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ blx ip │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -450994,35 +450997,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #188] @ (34ab14 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #172] @ (34ab18 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #168] @ (34ab1c ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #156] @ (34ab20 ) │ │ │ │ ldr r1, [pc, #160] @ (34ab24 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #144] @ (34ab28 ) │ │ │ │ ldr r3, [pc, #148] @ (34ab2c ) │ │ │ │ movw r1, #1540 @ 0x604 │ │ │ │ add r2, pc │ │ │ │ strh.w r1, [r6, #114] @ 0x72 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #136] @ (34ab30 ) │ │ │ │ @@ -451035,20 +451038,20 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ movw r2, #6966 @ 0x1b36 │ │ │ │ movt r2, #1 │ │ │ │ str r2, [r6, #108] @ 0x6c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r1, [pc, #112] @ (34ab3c ) │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [pc, #104] @ (34ab40 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (34ab44 ) │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -451064,37 +451067,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r4, [r6, #6] │ │ │ │ + strb r4, [r4, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, pc, #808 @ (adr r1, 34ae3c ) │ │ │ │ + add r1, pc, #488 @ (adr r1, 34acfc ) │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r2, r2, #7 │ │ │ │ + lsrs r2, r0, #6 │ │ │ │ movs r7, r7 │ │ │ │ - pop {r3, r4, r7, pc} │ │ │ │ + pop {r3, r6, pc} │ │ │ │ movs r0, r7 │ │ │ │ - str r6, [r0, #52] @ 0x34 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ movs r0, r7 │ │ │ │ - pop {r2, r5, r7, pc} │ │ │ │ + pop {r2, r4, r6, pc} │ │ │ │ movs r0, r7 │ │ │ │ - pop {r1, r2, r4, r5, r7, pc} │ │ │ │ + pop {r1, r2, r5, r6, pc} │ │ │ │ movs r0, r7 │ │ │ │ lsls r1, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #28] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ movs r2, r7 │ │ │ │ bne.n 34aba8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bx r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -451158,24 +451161,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #424] @ (34ada0 ) │ │ │ │ ldr r1, [pc, #428] @ (34ada4 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r6, r0 │ │ │ │ add.w r5, r6, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #408] @ (34ada8 ) │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ bl 34472c │ │ │ │ @@ -451211,15 +451214,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34ad28 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ cbz r0, 34ac78 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34ad78 │ │ │ │ - bl 69d5dc │ │ │ │ + bl 69d58c │ │ │ │ add.w lr, r6, #4672 @ 0x1240 │ │ │ │ str r7, [sp, #32] │ │ │ │ mov ip, sp │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ @@ -451283,18 +451286,18 @@ │ │ │ │ b.n 34ace4 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 34ac6c │ │ │ │ ldr r1, [pc, #128] @ (34adb4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69cf64 │ │ │ │ + bl 69cf14 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ b.n 34acd6 │ │ │ │ mov r1, r0 │ │ │ │ add.w r3, r6, #4480 @ 0x1180 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 341138 │ │ │ │ b.n 34acaa │ │ │ │ @@ -451317,45 +451320,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (34adc8 ) │ │ │ │ ldr r0, [pc, #76] @ (34adcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - strb r4, [r0, #1] │ │ │ │ + ldr r4, [r6, #124] @ 0x7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ vqadd.u64 q0, q4, q4 │ │ │ │ - ldr r3, [pc, #80] @ (34ade8 ) │ │ │ │ + ldr r2, [pc, #784] @ (34b0a8 ) │ │ │ │ movs r2, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #170 @ 0xaa │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [r1, #12] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ movs r2, r7 │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + cmp r0, #126 @ 0x7e │ │ │ │ movs r1, r7 │ │ │ │ - b.n 34ad20 │ │ │ │ + b.n 34ac80 │ │ │ │ movs r1, r7 │ │ │ │ mrc2 0, 2, r0, cr14, cr8, {2} │ │ │ │ - str r4, [r3, #124] @ 0x7c │ │ │ │ + str r4, [r1, #120] @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r5!, {r4, r7} │ │ │ │ + ldmia r5!, {r6} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r4, #104] @ 0x68 │ │ │ │ + ldr r0, [r2, #100] @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r2, #116] @ 0x74 │ │ │ │ + str r6, [r0, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [r7, #116] @ 0x74 │ │ │ │ + str r6, [r5, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r1, #104] @ 0x68 │ │ │ │ + ldr r4, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r0, #116] @ 0x74 │ │ │ │ + str r2, [r6, #108] @ 0x6c │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r6, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034add0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -451368,53 +451371,53 @@ │ │ │ │ ldr r2, [pc, #100] @ (34ae50 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 34ae16 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3474a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ add.w r3, r4, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #48] @ (34ae54 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r4, [pc, #48] @ (34ae58 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r4, [r4, #96] @ 0x60 │ │ │ │ + ldr r4, [r2, #92] @ 0x5c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsh r0, [r2, r7] │ │ │ │ + ldrsh r0, [r0, r6] │ │ │ │ movs r0, r7 │ │ │ │ - rev r0, r3 │ │ │ │ + cbnz r0, 34ae86 │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [r3, #104] @ 0x68 │ │ │ │ + str r4, [r1, #100] @ 0x64 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r2, #112] @ 0x70 │ │ │ │ + str r0, [r0, #108] @ 0x6c │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (34aeb8 ) │ │ │ │ @@ -451422,49 +451425,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (34aec0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #64] @ (34aec4 ) │ │ │ │ ldr r1, [pc, #64] @ (34aec8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #48] @ (34aecc ) │ │ │ │ movs r2, #10 │ │ │ │ strh.w r2, [r0, #110] @ 0x6e │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [r3, #88] @ 0x58 │ │ │ │ + ldr r0, [r1, #84] @ 0x54 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r5, [sp, #376] @ 0x178 │ │ │ │ movs r7, r6 │ │ │ │ - lsls r6, r6, #22 │ │ │ │ + lsls r6, r4, #21 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 34aee8 │ │ │ │ + cbnz r2, 34aed4 │ │ │ │ movs r0, r7 │ │ │ │ - ldrsh r4, [r6, r4] │ │ │ │ + ldrsh r4, [r4, r3] │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [r3, #108] @ 0x6c │ │ │ │ + str r0, [r1, #104] @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (34af50 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -451473,15 +451476,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (34af58 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #32 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #9 │ │ │ │ mov r0, r4 │ │ │ │ bl 34213c │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r2, r3, #31 │ │ │ │ @@ -451505,19 +451508,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r5, #4480 @ 0x1180 │ │ │ │ bl 3478cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 344918 │ │ │ │ - ldr r4, [r4, #80] @ 0x50 │ │ │ │ + ldr r4, [r2, #76] @ 0x4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r2, #92] @ 0x5c │ │ │ │ + str r4, [r0, #88] @ 0x58 │ │ │ │ movs r2, r7 │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + movs r5, #138 @ 0x8a │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 34af94 │ │ │ │ sub sp, #12 │ │ │ │ @@ -451525,24 +451528,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #36] @ (34af9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3478e8 │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #72] @ 0x48 │ │ │ │ + ldr r6, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb890 │ │ │ │ + @ instruction: 0xb840 │ │ │ │ movs r0, r7 │ │ │ │ - ldrsh r2, [r0, r1] │ │ │ │ + ldrb r2, [r6, r7] │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 34affc │ │ │ │ sub sp, #12 │ │ │ │ @@ -451551,15 +451554,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (34b004 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3446b0 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bmi.n 34aff0 │ │ │ │ add sp, #12 │ │ │ │ @@ -451570,19 +451573,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 347394 │ │ │ │ - ldr r2, [r2, #68] @ 0x44 │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb84c │ │ │ │ + @ instruction: 0xb7fc │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r6, [r7, r7] │ │ │ │ + ldrb r6, [r5, r6] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034b008 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -451595,15 +451598,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (34b06c ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ ands.w r0, r0, #32 │ │ │ │ beq.n 34b050 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -451613,23 +451616,23 @@ │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ ldr r4, [pc, #28] @ (34b074 ) │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 2231e4 │ │ │ │ - ldr r4, [r5, #60] @ 0x3c │ │ │ │ + ldr r4, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r3, r6] │ │ │ │ + ldrb r0, [r1, r5] │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb7e0 │ │ │ │ + @ instruction: 0xb790 │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [r5, #68] @ 0x44 │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r7, #80] @ 0x50 │ │ │ │ + str r4, [r5, #76] @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034b078 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -451642,53 +451645,53 @@ │ │ │ │ ldr r2, [pc, #100] @ (34b0f8 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 34b0be │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3475e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e34 │ │ │ │ + bl 551de4 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #48] @ (34b0fc ) │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ ldr r4, [pc, #48] @ (34b100 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r4, [r7, #52] @ 0x34 │ │ │ │ + ldr r4, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r5, r4] │ │ │ │ + ldrb r0, [r3, r3] │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb770 │ │ │ │ + @ instruction: 0xb720 │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [r6, #60] @ 0x3c │ │ │ │ + str r4, [r4, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r5, #68] @ 0x44 │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034b104 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4} │ │ │ │ movw r3, #61448 @ 0xf008 │ │ │ │ @@ -451719,18 +451722,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (34b16c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ adcs r4, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -451739,15 +451742,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #120] @ (34b204 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #8 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov.w r1, #0 │ │ │ │ mov.w ip, #640 @ 0x280 │ │ │ │ mov r2, r6 │ │ │ │ mov.w r5, #469762048 @ 0x1c000000 │ │ │ │ strh r1, [r3, #4] │ │ │ │ movt r2, #256 @ 0x100 │ │ │ │ @@ -451777,19 +451780,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb680 │ │ │ │ + @ instruction: 0xb630 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r6, [r5, r0] │ │ │ │ + ldrh r6, [r3, r7] │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (34b2a0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -451798,35 +451801,35 @@ │ │ │ │ ldr r1, [pc, #136] @ (34b2a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ add.w r1, r4, #32 │ │ │ │ ldr r2, [pc, #116] @ (34b2ac ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (34b2b0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #100] @ (34b2b4 ) │ │ │ │ ldr r1, [pc, #104] @ (34b2b8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #88] @ (34b2bc ) │ │ │ │ ldr r3, [pc, #92] @ (34b2c0 ) │ │ │ │ mov.w r1, #1536 @ 0x600 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ movs r2, #16 │ │ │ │ @@ -451843,27 +451846,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r0, #44] @ 0x2c │ │ │ │ + ldr r0, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r1, r2, r5, r6, r7, lr} │ │ │ │ + push {r1, r2, r4, r7, lr} │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r6, [r2, r6] │ │ │ │ + ldrh r6, [r0, r5] │ │ │ │ movs r0, r7 │ │ │ │ - ldr r1, [sp, #920] @ 0x398 │ │ │ │ + ldr r1, [sp, #600] @ 0x258 │ │ │ │ movs r7, r6 │ │ │ │ - lsls r4, r5, #7 │ │ │ │ + lsls r4, r3, #6 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r1, [sp, #632] @ 0x278 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ + ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ movs r7, r6 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mrc2 15, 4, pc, cr9, cr15, {7} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -451952,15 +451955,15 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3e8d44 │ │ │ │ bl 3f24fc │ │ │ │ mov r1, r5 │ │ │ │ bl 3ea96c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ ldr.w r2, [r4, #1352] @ 0x548 │ │ │ │ ldr.w r3, [r4, #1360] @ 0x550 │ │ │ │ and.w r1, r2, #127 @ 0x7f │ │ │ │ b.n 34b2f8 │ │ │ │ bl 3f250c │ │ │ │ ldr r2, [pc, #160] @ (34b480 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -451979,15 +451982,15 @@ │ │ │ │ bl 3ea94c │ │ │ │ b.n 34b314 │ │ │ │ bl 3f24fc │ │ │ │ add.w r1, r5, #8 │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 3ea96c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ ldr.w r2, [r4, #1368] @ 0x558 │ │ │ │ ldr.w r3, [r4, #1376] @ 0x560 │ │ │ │ and.w r1, r2, #127 @ 0x7f │ │ │ │ b.n 34b330 │ │ │ │ ldr r2, [pc, #84] @ (34b484 ) │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -452004,25 +452007,25 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 3ea94c │ │ │ │ b.n 34b34a │ │ │ │ bl 3f24fc │ │ │ │ mov r1, r5 │ │ │ │ bl 3ea96c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ ldr.w r2, [r4, #1408] @ 0x580 │ │ │ │ ldr.w r3, [r4, #1416] @ 0x588 │ │ │ │ and.w r1, r2, #127 @ 0x7f │ │ │ │ b.n 34b366 │ │ │ │ nop │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ + str r6, [r1, #36] @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r7, #32] │ │ │ │ + str r2, [r5, #28] │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r6, #28] │ │ │ │ + str r0, [r4, #24] │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -452095,15 +452098,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ ldr r0, [pc, #88] @ (34b5c8 ) │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [r6, #-8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 34b50c │ │ │ │ movs r4, #0 │ │ │ │ movt r4, #8144 @ 0x1fd0 │ │ │ │ mov r5, r7 │ │ │ │ b.n 34b502 │ │ │ │ add.w r8, r7, #5920 @ 0x1720 │ │ │ │ bl 3f24fc │ │ │ │ @@ -452122,15 +452125,15 @@ │ │ │ │ @ instruction: 0xf6560058 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #12] │ │ │ │ + str r4, [r7, #4] │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -452153,15 +452156,15 @@ │ │ │ │ movs r3, #251 @ 0xfb │ │ │ │ ldr r1, [pc, #756] @ (34b908 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #3 │ │ │ │ movs r4, #7 │ │ │ │ mov.w lr, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #5 │ │ │ │ ldrb.w r2, [r3, #2272] @ 0x8e0 │ │ │ │ add.w sl, r0, #4576 @ 0x11e0 │ │ │ │ @@ -452359,19 +452362,19 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.n 34b2c4 │ │ │ │ nop.w │ │ │ │ and.w r1, r0, #255 @ 0xff │ │ │ │ and.w r0, r0, #255 @ 0xff │ │ │ │ ... │ │ │ │ - str r6, [r1, #108] @ 0x6c │ │ │ │ + str r6, [r7, #100] @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r6, #4] │ │ │ │ + str r0, [r4, #0] │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r0, #8] │ │ │ │ + str r4, [r6, #0] │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov sl, r3 │ │ │ │ @@ -452386,15 +452389,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r6, [pc, #108] @ (34b9a4 ) │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w ip, [pc, #96] @ 34b9a8 │ │ │ │ add.w r1, r8, #4096 @ 0x1000 │ │ │ │ ldr.w lr, [r0, #1256] @ 0x4e8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ @@ -452418,19 +452421,19 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - str r6, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, r6, #4 │ │ │ │ + subs r2, r4, #3 │ │ │ │ movs r1, r7 │ │ │ │ - subs r3, #154 @ 0x9a │ │ │ │ + subs r3, #74 @ 0x4a │ │ │ │ movs r2, r7 │ │ │ │ rsbs r0, r0, #88 @ 0x58 │ │ │ │ adds r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -452441,47 +452444,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (34ba18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #72] @ (34ba1c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ orrs r3, r2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [pc, #56] @ (34ba20 ) │ │ │ │ ldr r1, [pc, #60] @ (34ba24 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r3, [pc, #48] @ (34ba28 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ + str r4, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [sp, #376] @ 0x178 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xfa66003e │ │ │ │ + @ instruction: 0xfa16003e │ │ │ │ stmia r4!, {r1, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ subs r0, #198 @ 0xc6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -452496,26 +452499,26 @@ │ │ │ │ ldr r1, [pc, #352] @ (34bba8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #336] @ (34bbac ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #336] @ (34bbb0 ) │ │ │ │ adds r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [pc, #328] @ (34bbb4 ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ vldr d7, [pc, #284] @ 34bb90 │ │ │ │ add.w r5, r4, #5920 @ 0x1720 │ │ │ │ ldr r3, [pc, #316] @ (34bbb8 ) │ │ │ │ adds r5, #24 │ │ │ │ add r7, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r2, r7, #168 @ 0xa8 │ │ │ │ @@ -452614,44 +452617,44 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r7, r0] │ │ │ │ + ldrh r0, [r5, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r1, r1] │ │ │ │ + ldrh r4, [r7, r7] │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, #108 @ 0x6c │ │ │ │ + subs r2, #28 │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, r7, #7 │ │ │ │ + adds r2, r5, #6 │ │ │ │ movs r1, r7 │ │ │ │ subs r0, #64 @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r3, r0] │ │ │ │ + ldrh r0, [r1, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r0, r0] │ │ │ │ + ldrh r6, [r6, r6] │ │ │ │ movs r2, r7 │ │ │ │ orr.w r0, sl, #88 @ 0x58 │ │ │ │ - bls.n 34bbc8 │ │ │ │ + bhi.n 34bb28 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 34b754 │ │ │ │ + b.n 34b6b4 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r1, r7] │ │ │ │ + ldrh r2, [r7, r5] │ │ │ │ movs r2, r7 │ │ │ │ asrs r0, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, r6] │ │ │ │ + ldrh r0, [r5, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r3, r6] │ │ │ │ + ldrh r0, [r1, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r0, r6] │ │ │ │ + ldrh r0, [r6, r4] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #108] @ (34bc5c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -452671,15 +452674,15 @@ │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ add.w r5, r5, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (34bc6c ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldr.w r1, [r0, #1256] @ 0x4e8 │ │ │ │ mov.w r2, #63488 @ 0xf800 │ │ │ │ movt r2, #255 @ 0xff │ │ │ │ mvns r3, r3 │ │ │ │ ands r2, r1 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -452696,19 +452699,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ vqadd.s16 q0, q2, q4 │ │ │ │ adds r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #12] │ │ │ │ + str r4, [r0, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #180 @ 0xb4 │ │ │ │ + subs r0, #100 @ 0x64 │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, r0, #1 │ │ │ │ + subs r2, r6, r7 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #916] @ (34c018 ) │ │ │ │ lsrs r1, r2, #2 │ │ │ │ @@ -452931,15 +452934,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34bcd0 │ │ │ │ ldr r0, [pc, #316] @ (34c038 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ strd r5, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 34bcd0 │ │ │ │ add.w r3, r6, #4096 @ 0x1000 │ │ │ │ ldr.w r5, [r3, #284] @ 0x11c │ │ │ │ ldr r3, [pc, #264] @ (34c01c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -452959,25 +452962,25 @@ │ │ │ │ ldr r0, [pc, #264] @ (34c040 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34bcbe │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r1, #2 │ │ │ │ ldr r0, [pc, #240] @ (34c044 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [pc, #188] @ (34c01c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 34bcbe │ │ │ │ ldr r3, [pc, #180] @ (34c01c ) │ │ │ │ ldr.w r5, [r6, #3424] @ 0xd60 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 34bcbe │ │ │ │ @@ -453001,15 +453004,15 @@ │ │ │ │ ldr r1, [pc, #176] @ (34c048 ) │ │ │ │ ldr r0, [pc, #176] @ (34c04c ) │ │ │ │ strd r5, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34bcbe │ │ │ │ ldr r3, [pc, #108] @ (34c01c ) │ │ │ │ ldr.w r5, [r0, #1568] @ 0x620 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 34bcbe │ │ │ │ movw r5, #65518 @ 0xffee │ │ │ │ @@ -453033,64 +453036,64 @@ │ │ │ │ ldr r0, [pc, #108] @ (34c054 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34bcbe │ │ │ │ ldr r1, [pc, #88] @ (34c058 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #88] @ (34c05c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34bcbe │ │ │ │ nop │ │ │ │ mcr 0, 4, r0, cr2, cr8, {2} │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r0, r1] │ │ │ │ + ldrb r0, [r6, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r0, [r4, r7] │ │ │ │ + ldrsb r0, [r2, r6] │ │ │ │ movs r2, r7 │ │ │ │ adds r0, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, r2] │ │ │ │ + ldr r6, [r0, r1] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r6, [r7, r7] │ │ │ │ + ldrsb r6, [r5, r6] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r6, [r7, r6] │ │ │ │ + ldrsb r6, [r5, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r0, r0] │ │ │ │ + ldrsb r2, [r6, r6] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r6, [r5, r6] │ │ │ │ + ldrsb r6, [r3, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r2, [r3, r5] │ │ │ │ + ldrsb r2, [r1, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r6, [r0, r4] │ │ │ │ + ldrsb r6, [r6, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r6, [r1, r4] │ │ │ │ + ldrsb r6, [r7, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r0, [r0, r5] │ │ │ │ + ldrsb r0, [r6, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r4, [r6, r3] │ │ │ │ + ldrsb r4, [r4, r2] │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r6, [pc, #1228] @ 34c540 │ │ │ │ mov r5, r0 │ │ │ │ @@ -453304,15 +453307,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 34c096 │ │ │ │ ldr r0, [pc, #756] @ (34c554 ) │ │ │ │ strd r4, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 34c096 │ │ │ │ cmp.w r1, #800 @ 0x320 │ │ │ │ bhi.n 34c2e2 │ │ │ │ movw r3, #779 @ 0x30b │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 34c1f6 │ │ │ │ @@ -453341,15 +453344,15 @@ │ │ │ │ bpl.w 34c176 │ │ │ │ mov r2, r7 │ │ │ │ lsls r3, r7, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ strd r4, r8, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr r3, [pc, #628] @ (34c548 ) │ │ │ │ ldr r0, [pc, #644] @ (34c55c ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bmi.n 34c2be │ │ │ │ @@ -453440,15 +453443,15 @@ │ │ │ │ ldr r0, [pc, #448] @ (34c580 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ strd r4, r8, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr.w r2, [r9] │ │ │ │ add.w r5, r5, #4096 @ 0x1000 │ │ │ │ bic.w r3, r4, #4227858432 @ 0xfc000000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r5, #292] @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 34c176 │ │ │ │ @@ -453571,69 +453574,69 @@ │ │ │ │ b.n 34c176 │ │ │ │ nop │ │ │ │ eors.w r0, r0, r8, lsr #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r1, r7] │ │ │ │ + ldrsb r2, [r7, r5] │ │ │ │ movs r2, r7 │ │ │ │ subs r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, r5] │ │ │ │ + strb r2, [r3, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r2, [r1, r2] │ │ │ │ + ldrsb r2, [r7, r0] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r0, r7] │ │ │ │ + strb r6, [r6, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r1, r7] │ │ │ │ + ldr r2, [r7, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r5, r5] │ │ │ │ + strh r2, [r3, r4] │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r0, r4] │ │ │ │ + strb r0, [r6, r2] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r3, r2] │ │ │ │ + strb r6, [r1, r1] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r2, r2] │ │ │ │ + strb r6, [r0, r1] │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r7, r1] │ │ │ │ + strb r4, [r5, r0] │ │ │ │ movs r2, r7 │ │ │ │ asrs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, r6] │ │ │ │ + strh r6, [r7, r4] │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r1, r7] │ │ │ │ + strb r4, [r7, r5] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r7, r4] │ │ │ │ + strh r4, [r5, r3] │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r0, r6] │ │ │ │ + strb r2, [r6, r4] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r6, r3] │ │ │ │ + strh r2, [r4, r2] │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r0, r5] │ │ │ │ + strb r4, [r6, r3] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r4, r1] │ │ │ │ + strh r4, [r2, r0] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r7, r3] │ │ │ │ + strb r6, [r5, r2] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r0, r7] │ │ │ │ + strh r0, [r6, r5] │ │ │ │ movs r2, r7 │ │ │ │ ldrh.w r0, [r0, #640] @ 0x280 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ movs r3, #254 @ 0xfe │ │ │ │ strb.w r3, [r0, #-217] │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (34c5c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ cmp r6, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -453642,35 +453645,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (34c668 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #124] @ (34c66c ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #120] @ (34c670 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #108] @ (34c674 ) │ │ │ │ ldr r1, [pc, #112] @ (34c678 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #96] @ (34c67c ) │ │ │ │ ldr r3, [pc, #100] @ (34c680 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [pc, #96] @ (34c684 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -453683,38 +453686,38 @@ │ │ │ │ ldr r2, [pc, #92] @ (34c690 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsb r0, [r2, r6] │ │ │ │ + ldrsb r0, [r0, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r0, #50] @ 0x32 │ │ │ │ + strh r6, [r6, #46] @ 0x2e │ │ │ │ movs r7, r6 │ │ │ │ - mcr 0, 2, r0, cr14, cr14, {1} │ │ │ │ - strh r0, [r1, #50] @ 0x32 │ │ │ │ + ldcl 0, cr0, [lr, #248]! @ 0xf8 │ │ │ │ + strh r0, [r7, #46] @ 0x2e │ │ │ │ movs r7, r6 │ │ │ │ - strh r6, [r3, #50] @ 0x32 │ │ │ │ + strh r6, [r1, #48] @ 0x30 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r0, [sp, #840] @ 0x348 │ │ │ │ + ldr r0, [sp, #520] @ 0x208 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r0, [sp, #400] @ 0x190 │ │ │ │ movs r0, r7 │ │ │ │ asrs r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #170 @ 0xaa │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r7, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -453901,63 +453904,63 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #40] @ (34c8e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54f2b4 │ │ │ │ - strb r6, [r5, r2] │ │ │ │ + b.w 54f264 │ │ │ │ + strb r6, [r3, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r4, r5] │ │ │ │ + str r0, [r2, r4] │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r3, #48] @ 0x30 │ │ │ │ + strh r6, [r1, #46] @ 0x2e │ │ │ │ movs r1, r7 │ │ │ │ ldr.w r3, [r0, #644] @ 0x284 │ │ │ │ ldr r2, [pc, #100] @ (34c958 ) │ │ │ │ add r2, pc │ │ │ │ cbnz r3, 34c8fe │ │ │ │ ldr.w r0, [r0, #652] @ 0x28c │ │ │ │ - b.w 6ad2fc │ │ │ │ + b.w 6ad2ac │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #76] @ (34c95c ) │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #7 │ │ │ │ ldr.w r0, [r4, #648] @ 0x288 │ │ │ │ it cs │ │ │ │ movcs r3, #7 │ │ │ │ adds r1, r3, #1 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ umull r2, r3, r0, r3 │ │ │ │ ldr.w r0, [r4, #652] @ 0x28c │ │ │ │ lsrs r2, r2, #15 │ │ │ │ orr.w r2, r2, r3, lsl #17 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc.w r3, r5, r3, lsr #15 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ b.n 34cd90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r2, [r0, #644] @ 0x284 │ │ │ │ cbnz r2, 34c968 │ │ │ │ b.n 34c8ec │ │ │ │ @@ -453970,15 +453973,15 @@ │ │ │ │ orn r2, r2, #63 @ 0x3f │ │ │ │ strb.w r2, [r0, #452] @ 0x1c4 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 306334 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #600] @ 0x258 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ bl 3063ac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 34c9a8 │ │ │ │ ldr.w r2, [r3, #644] @ 0x284 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r3, #644] @ 0x284 │ │ │ │ mov r0, r3 │ │ │ │ @@ -453997,15 +454000,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (34ca60 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ bl 29a358 │ │ │ │ movs r3, #8 │ │ │ │ mov r5, r0 │ │ │ │ ldrh.w r2, [r4, #570] @ 0x23a │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -454043,27 +454046,27 @@ │ │ │ │ bl 2981e0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2981e0 │ │ │ │ nop │ │ │ │ - strh r6, [r3, r6] │ │ │ │ + strh r6, [r1, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r2, r1] │ │ │ │ + str r0, [r0, r0] │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r1, #40] @ 0x28 │ │ │ │ + strh r6, [r7, #36] @ 0x24 │ │ │ │ movs r1, r7 │ │ │ │ - subs r0, #184 @ 0xb8 │ │ │ │ + subs r0, #104 @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [r4, r0] │ │ │ │ + ldr r7, [pc, #856] @ (34cdc4 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [sp, #800] @ 0x320 │ │ │ │ + ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ movs r0, r7 │ │ │ │ - bvc.n 34c9b0 │ │ │ │ + bvc.n 34cb10 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #204] @ 34cb50 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -454082,15 +454085,15 @@ │ │ │ │ blx 224f44 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r3, [pc, #168] @ (34cb5c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldr.w r3, [r4, #576] @ 0x240 │ │ │ │ mov.w lr, #51712 @ 0xca00 │ │ │ │ movt lr, #15258 @ 0x3b9a │ │ │ │ ldr.w r6, [r4, #580] @ 0x244 │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ umull r3, ip, r3, lr │ │ │ │ mla ip, lr, r6, ip │ │ │ │ @@ -454101,15 +454104,15 @@ │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ adc.w ip, ip, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, ip, r1 │ │ │ │ add r3, pc, #80 @ (adr r3, 34cb48 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, sp │ │ │ │ strd r2, r3, [sp] │ │ │ │ blx 224874 <__gmtime64_r@plt> │ │ │ │ ldrsb.w r3, [r4, #451] @ 0x1c3 │ │ │ │ @@ -454186,44 +454189,44 @@ │ │ │ │ lsls r2, r2, #15 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsl.w r6, r6, ip │ │ │ │ str.w r6, [r5, #648] @ 0x288 │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ add r3, pc, #392 @ (adr r3, 34cd68 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, r7, r3 │ │ │ │ cmp r8, r7 │ │ │ │ ite eq │ │ │ │ moveq r4, #0 │ │ │ │ andne.w r4, r4, #1 │ │ │ │ add r3, pc, #364 @ (adr r3, 34cd68 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 34ccc0 │ │ │ │ ldrd r4, r3, [r5, #616] @ 0x268 │ │ │ │ mov r1, r7 │ │ │ │ lsrs r0, r4, #17 │ │ │ │ lsls r4, r4, #15 │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ add r3, pc, #332 @ (adr r3, 34cd68 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r7, r4 │ │ │ │ add r3, pc, #316 @ (adr r3, 34cd68 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ subs.w r4, sl, r0 │ │ │ │ sbc.w r9, fp, r9 │ │ │ │ adds.w r1, r4, r8 │ │ │ │ adc.w r9, r9, #0 │ │ │ │ cmp r9, r7 │ │ │ │ blt.w 34cd4e │ │ │ │ ldr.w r3, [r5, #668] @ 0x29c │ │ │ │ @@ -454255,21 +454258,21 @@ │ │ │ │ lsrs r3, r3, #15 │ │ │ │ adds r2, #1 │ │ │ │ orr.w r3, r3, r4, lsl #17 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ strd r2, r3, [r5, #616] @ 0x268 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r5, #608] @ 0x260 │ │ │ │ strd r3, r3, [r5, #644] @ 0x284 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad2fc │ │ │ │ + b.w 6ad2ac │ │ │ │ ldr.w r3, [r5, #668] @ 0x29c │ │ │ │ asrs r7, r6, #31 │ │ │ │ cmp r3, #2 │ │ │ │ it ne │ │ │ │ movne r9, r4 │ │ │ │ bne.n 34cc68 │ │ │ │ ldr.w r3, [r5, #644] @ 0x284 │ │ │ │ @@ -454277,15 +454280,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r4 │ │ │ │ subs r4, r6, #1 │ │ │ │ mul.w r0, r3, r8 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r0 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ and.w r4, r4, sl │ │ │ │ str.w r0, [r5, #644] @ 0x284 │ │ │ │ cmp r3, r0 │ │ │ │ it eq │ │ │ │ cmpeq r8, r6 │ │ │ │ beq.n 34cc60 │ │ │ │ @@ -454295,15 +454298,15 @@ │ │ │ │ ldr.w r3, [r5, #644] @ 0x284 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mul.w r0, r3, r8 │ │ │ │ mov r3, r7 │ │ │ │ adds r0, r0, r1 │ │ │ │ adc.w r1, r9, #0 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r9, r3 │ │ │ │ str.w r0, [r5, #644] @ 0x284 │ │ │ │ cmp r8, r6 │ │ │ │ it eq │ │ │ │ cmpeq r0, r2 │ │ │ │ @@ -454334,25 +454337,25 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r0] │ │ │ │ + ldr r7, [pc, #872] @ (34d0dc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [pc, #32] @ (34cd98 ) │ │ │ │ + ldr r4, [pc, #736] @ (34d058 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r5, [pc, #176] @ (34ce2c ) │ │ │ │ + ldr r4, [pc, #880] @ (34d0ec ) │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [r2, r0] │ │ │ │ + ldr r7, [pc, #792] @ (34d098 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [pc, #976] @ (34d154 ) │ │ │ │ + ldr r4, [pc, #656] @ (34d014 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r5, [pc, #32] @ (34cda8 ) │ │ │ │ + ldr r4, [pc, #736] @ (34d068 ) │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ movs r5, #0 │ │ │ │ @@ -454376,30 +454379,30 @@ │ │ │ │ ldrh.w r3, [r4, #640] @ 0x280 │ │ │ │ cmp r3, #19 │ │ │ │ it hi │ │ │ │ strhhi.w r5, [r4, #640] @ 0x280 │ │ │ │ bl 306334 │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ bl 3063ac │ │ │ │ cbz r0, 34ce14 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f2b4 │ │ │ │ + b.w 54f264 │ │ │ │ ldr.w r3, [r4, #644] @ 0x284 │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #644] @ 0x284 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 34c8ec │ │ │ │ @@ -454577,27 +454580,27 @@ │ │ │ │ ldr r1, [pc, #44] @ (34d054 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 34ca74 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 34ce28 │ │ │ │ - ldr r5, [pc, #280] @ (34d168 ) │ │ │ │ + ldr r4, [pc, #984] @ (34d428 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [pc, #992] @ (34d434 ) │ │ │ │ + ldr r1, [pc, #672] @ (34d2f4 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r6, #26] │ │ │ │ + ldrb r6, [r4, #25] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r7, [pc, #140] @ (34d0f4 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -454611,33 +454614,33 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ blx 224f44 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5545a8 │ │ │ │ + bl 554558 │ │ │ │ mov r1, sp │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 34ce28 │ │ │ │ mov r0, sp │ │ │ │ - bl 6928a0 │ │ │ │ + bl 692850 │ │ │ │ ldr r3, [pc, #96] @ (34d100 ) │ │ │ │ strd r0, r1, [r5, #576] @ 0x240 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sp │ │ │ │ strd r2, r3, [r5, #584] @ 0x248 │ │ │ │ bl 3fb9d8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 65ace0 │ │ │ │ + bl 65ac90 │ │ │ │ mov r0, r7 │ │ │ │ blx 2234f4 │ │ │ │ ldr r2, [pc, #60] @ (34d104 ) │ │ │ │ ldr r3, [pc, #44] @ (34d0f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -454678,15 +454681,15 @@ │ │ │ │ cmp r1, #96 @ 0x60 │ │ │ │ beq.w 34d3ce │ │ │ │ ldr.w r2, [pc, #1728] @ 34d7f4 │ │ │ │ mov.w r5, #51712 @ 0xca00 │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ ldr r7, [r3, r2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldr.w r3, [r4, #576] @ 0x240 │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr.w r2, [r4, #584] @ 0x248 │ │ │ │ umull r3, r6, r3, r5 │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #580] @ 0x244 │ │ │ │ @@ -454697,19 +454700,19 @@ │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ adc.w r6, r6, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ addw r3, pc, #1644 @ 0x66c │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r7, r1, #0 │ │ │ │ subs r6, r0, r6 │ │ │ │ mov r0, r4 │ │ │ │ sbc.w r7, r7, r8 │ │ │ │ bl 34ca74 │ │ │ │ ldrb.w r8, [r4, #441] @ 0x1b9 │ │ │ │ @@ -454866,31 +454869,31 @@ │ │ │ │ bmi.n 34d3d4 │ │ │ │ lsls r3, r3, #26 │ │ │ │ itt pl │ │ │ │ movpl r6, r5 │ │ │ │ movpl r7, r0 │ │ │ │ bmi.n 34d3d4 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ - bl 6ade18 │ │ │ │ + bl 6addc8 │ │ │ │ cmp r1, r7 │ │ │ │ it eq │ │ │ │ cmpeq r0, r6 │ │ │ │ beq.n 34d400 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad5e4 │ │ │ │ + b.w 6ad594 │ │ │ │ lsls r0, r2, #24 │ │ │ │ bmi.w 34d7d0 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad2fc │ │ │ │ + b.w 6ad2ac │ │ │ │ cmp.w sl, #192 @ 0xc0 │ │ │ │ beq.w 34d5ba │ │ │ │ ldrb.w sl, [r4, #444] @ 0x1bc │ │ │ │ and.w ip, sl, #192 @ 0xc0 │ │ │ │ cmp.w ip, #192 @ 0xc0 │ │ │ │ beq.w 34d568 │ │ │ │ mov ip, sl │ │ │ │ @@ -455048,15 +455051,15 @@ │ │ │ │ beq.w 34d73e │ │ │ │ mov ip, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 34d690 │ │ │ │ movs r1, #12 │ │ │ │ mov r0, sl │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ uxtb.w ip, r1 │ │ │ │ tst.w sl, #128 @ 0x80 │ │ │ │ bne.w 34d430 │ │ │ │ adds r1, r3, #1 │ │ │ │ beq.n 34d6c6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -455240,19 +455243,19 @@ │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 34d7bc │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r2 │ │ │ │ + cmp r2, r8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - negs r0, r6 │ │ │ │ + tst r0, r4 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r4, r7 │ │ │ │ + negs r4, r5 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #112] @ 34d884 │ │ │ │ sub sp, #20 │ │ │ │ @@ -455260,15 +455263,15 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #108] @ (34d88c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldrb.w r3, [r0, #455] @ 0x1c7 │ │ │ │ ldrb.w r2, [r0, #451] @ 0x1c3 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ str r0, [sp, #12] │ │ │ │ itt ne │ │ │ │ movne r3, #0 │ │ │ │ strbne.w r3, [r0, #455] @ 0x1c7 │ │ │ │ @@ -455289,19 +455292,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r6, r9 │ │ │ │ + add lr, pc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - tst r0, r0 │ │ │ │ + sbcs r0, r6 │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r7, #26] │ │ │ │ + strb r6, [r5, #25] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #224] @ (34d980 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -455353,28 +455356,28 @@ │ │ │ │ bl 34d108 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 34d8b4 │ │ │ │ ldr r3, [pc, #104] @ (34d984 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldrd r3, r2, [r4, #616] @ 0x268 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w ip, r1, r2 │ │ │ │ bcc.n 34d948 │ │ │ │ mov.w ip, #22528 @ 0x5800 │ │ │ │ movt ip, #63559 @ 0xf847 │ │ │ │ adds.w r3, r3, ip │ │ │ │ adc.w r2, r2, #13 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r2, r1 │ │ │ │ bcs.n 34d8e4 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ mov r3, r1 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r4, #648] @ 0x288 │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -455583,15 +455586,15 @@ │ │ │ │ orrs r3, r4 │ │ │ │ strb.w r3, [r6, #450] @ 0x1c2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34dade │ │ │ │ ldr r3, [pc, #456] @ (34dd30 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 34cb84 │ │ │ │ @@ -455634,22 +455637,22 @@ │ │ │ │ itett ne │ │ │ │ ornne r3, r3, #127 @ 0x7f │ │ │ │ andeq.w r3, r3, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ strbne.w r3, [r6, #452] @ 0x1c4 │ │ │ │ it eq │ │ │ │ strbeq.w r3, [r6, #452] @ 0x1c4 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ strb.w r4, [r6, #451] @ 0x1c3 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 34dade │ │ │ │ ldr r3, [pc, #284] @ (34dd30 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 34cb84 │ │ │ │ @@ -455664,15 +455667,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34d9da │ │ │ │ ldr r0, [pc, #232] @ (34dd3c ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r1, [r6, #568] @ 0x238 │ │ │ │ b.n 34d9da │ │ │ │ mov sl, r2 │ │ │ │ b.n 34dbb0 │ │ │ │ mov r7, r1 │ │ │ │ b.n 34db3e │ │ │ │ cmp r3, #0 │ │ │ │ @@ -455680,15 +455683,15 @@ │ │ │ │ ldrb.w r3, [r6, #450] @ 0x1c2 │ │ │ │ and.w r3, r3, #112 @ 0x70 │ │ │ │ cmp r3, #32 │ │ │ │ bhi.n 34dbde │ │ │ │ ldr r3, [pc, #180] @ (34dd30 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ mov.w ip, #51712 @ 0xca00 │ │ │ │ movt ip, #15258 @ 0x3b9a │ │ │ │ ldrd r7, r2, [r6, #580] @ 0x244 │ │ │ │ str r2, [sp, #8] │ │ │ │ umull lr, r3, r3, ip │ │ │ │ ldr.w r2, [r6, #588] @ 0x24c │ │ │ │ @@ -455702,15 +455705,15 @@ │ │ │ │ adds.w r3, lr, r2 │ │ │ │ ldr.w r2, [r6, #596] @ 0x254 │ │ │ │ adc.w ip, ip, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, ip, r1 │ │ │ │ add r3, pc, #88 @ (adr r3, 34dd20 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ mov r0, r6 │ │ │ │ strd r2, r3, [r6, #592] @ 0x250 │ │ │ │ bl 34d058 │ │ │ │ b.n 34dbde │ │ │ │ lsls r0, r0, #24 │ │ │ │ bmi.n 34dcf2 │ │ │ │ and.w r3, r3, #112 @ 0x70 │ │ │ │ @@ -455748,15 +455751,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ + subs r6, #36 @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #450] @ 0x1c2 │ │ │ │ ldr r5, [pc, #168] @ (34ddfc ) │ │ │ │ @@ -455768,15 +455771,15 @@ │ │ │ │ bl 34ca74 │ │ │ │ ldr r3, [pc, #152] @ (34de00 ) │ │ │ │ ldrb.w r2, [r4, #450] @ 0x1c2 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #450] @ 0x1c2 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldrb.w r5, [r4, #451] @ 0x1c3 │ │ │ │ ldrd r2, r3, [r4, #632] @ 0x278 │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ itt cc │ │ │ │ movcc r1, #16 │ │ │ │ movcc r2, r1 │ │ │ │ @@ -455796,15 +455799,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 34d108 │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ movs r1, #1 │ │ │ │ strb.w r3, [r4, #452] @ 0x1c4 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 34d108 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #1 │ │ │ │ bl 3fc858 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ @@ -455821,19 +455824,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r5, {r2, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #126 @ 0x7e │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #92 @ 0x5c │ │ │ │ + subs r4, #12 │ │ │ │ movs r2, r7 │ │ │ │ - subs r5, #4 │ │ │ │ + subs r4, #180 @ 0xb4 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r4, [pc, #628] @ (34e098 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -455853,24 +455856,24 @@ │ │ │ │ ldr r6, [pc, #616] @ (34e0ac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #14 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #600] @ (34e0b0 ) │ │ │ │ ldr r1, [pc, #604] @ (34e0b4 ) │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movw r3, #550 @ 0x226 │ │ │ │ movt r3, #32768 @ 0x8000 │ │ │ │ str.w r3, [r0, #450] @ 0x1c2 │ │ │ │ ldr.w r3, [r0, #572] @ 0x23c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r3, #2000 @ 0x7d0 │ │ │ │ itt eq │ │ │ │ @@ -455886,31 +455889,31 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ add r0, sp, #16 │ │ │ │ blx 224f44 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 3fb8c0 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 6928a0 │ │ │ │ + bl 692850 │ │ │ │ ldr r3, [pc, #508] @ (34e0c4 ) │ │ │ │ strd r0, r1, [r8, #576] @ 0x240 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r8, #584] @ 0x248 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, r3, [r8, #592] @ 0x250 │ │ │ │ mov r0, r8 │ │ │ │ bl 34c694 │ │ │ │ @@ -455926,44 +455929,44 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ str.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr r5, [r6, #0] │ │ │ │ movs r0, #32 │ │ │ │ blx 2231cc │ │ │ │ ldr r3, [pc, #424] @ (34e0cc ) │ │ │ │ mov r2, r5 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ str.w r8, [r4, #608] @ 0x260 │ │ │ │ movs r0, #32 │ │ │ │ ldr.w r8, [r6] │ │ │ │ blx 2231cc │ │ │ │ ldr r3, [pc, #392] @ (34e0d0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad268 │ │ │ │ + bl 6ad218 │ │ │ │ mov r0, r4 │ │ │ │ str.w r6, [r4, #624] @ 0x270 │ │ │ │ bl 34d108 │ │ │ │ ldr r3, [pc, #364] @ (34e0d4 ) │ │ │ │ add.w r0, r4, #672 @ 0x2a0 │ │ │ │ ldr r6, [pc, #360] @ (34e0d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -456009,15 +456012,15 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ bl 3ea580 │ │ │ │ ldr r2, [pc, #244] @ (34e0e4 ) │ │ │ │ ldr r1, [pc, #244] @ (34e0e8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5553a4 │ │ │ │ + bl 555354 │ │ │ │ ldr r2, [pc, #236] @ (34e0ec ) │ │ │ │ ldr r3, [pc, #164] @ (34e0a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -456036,15 +456039,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (34e0f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #889 @ 0x379 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ ldr r2, [pc, #184] @ (34e0fc ) │ │ │ │ ldr r3, [pc, #96] @ (34e0a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -456062,74 +456065,74 @@ │ │ │ │ add.w r3, fp, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #144] @ (34e104 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #903 @ 0x387 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34e040 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #68 @ 0x44 │ │ │ │ + subs r6, #244 @ 0xf4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldmia r4, {r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [sp, #336] @ 0x150 │ │ │ │ + str r6, [sp, #16] │ │ │ │ movs r0, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #984] @ 0x3d8 │ │ │ │ + str r5, [sp, #664] @ 0x298 │ │ │ │ movs r0, r7 │ │ │ │ ldmia r4!, {r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + subs r3, #118 @ 0x76 │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r0, #2] │ │ │ │ + strb r4, [r6, #0] │ │ │ │ movs r1, r7 │ │ │ │ - subs r6, #212 @ 0xd4 │ │ │ │ + subs r6, #132 @ 0x84 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r3, #138 @ 0x8a │ │ │ │ + subs r3, #58 @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r0, #1] │ │ │ │ + ldr r6, [r6, #124] @ 0x7c │ │ │ │ movs r1, r7 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xea59ffff │ │ │ │ mrc 15, 2, APSR_nzcv, cr13, cr15, {7} │ │ │ │ ldc2l 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ b.n 34dd4e │ │ │ │ vmls.i , , d14[0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r4, #116] @ 0x74 │ │ │ │ + ldr r2, [r2, #112] @ 0x70 │ │ │ │ movs r1, r7 │ │ │ │ - subs r3, #158 @ 0x9e │ │ │ │ + subs r3, #78 @ 0x4e │ │ │ │ movs r2, r7 │ │ │ │ bl 3640e6 │ │ │ │ - @ instruction: 0xfad60042 │ │ │ │ + @ instruction: 0xfa860042 │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r5, #64 @ 0x40 │ │ │ │ + subs r4, #240 @ 0xf0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, #246 @ 0xf6 │ │ │ │ + subs r2, #166 @ 0xa6 │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, #22 │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ movs r2, r7 │ │ │ │ ldmia r2!, {r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #208 @ 0xd0 │ │ │ │ + subs r2, #128 @ 0x80 │ │ │ │ movs r2, r7 │ │ │ │ - subs r1, #212 @ 0xd4 │ │ │ │ + subs r1, #132 @ 0x84 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #508] @ (34e318 ) │ │ │ │ ands.w r1, r2, #1 │ │ │ │ @@ -456157,21 +456160,21 @@ │ │ │ │ mov r8, r1 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 34e1fc │ │ │ │ and.w r2, r1, #112 @ 0x70 │ │ │ │ cmp r2, #32 │ │ │ │ bhi.n 34e1fc │ │ │ │ ldr.w r0, [r0, #624] @ 0x270 │ │ │ │ - bl 6ad614 │ │ │ │ + bl 6ad5c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34e2d0 │ │ │ │ ldr r3, [pc, #428] @ (34e31c ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ ldr.w r3, [r4, #576] @ 0x240 │ │ │ │ mov.w lr, #51712 @ 0xca00 │ │ │ │ movt lr, #15258 @ 0x3b9a │ │ │ │ ldr.w r6, [r4, #580] @ 0x244 │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ umull r3, ip, r3, lr │ │ │ │ mla ip, lr, r6, ip │ │ │ │ @@ -456182,15 +456185,15 @@ │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ adc.w ip, ip, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, ip, r1 │ │ │ │ add r3, pc, #348 @ (adr r3, 34e310 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ movw r1, #4179 @ 0x1053 │ │ │ │ movt r1, #15255 @ 0x3b97 │ │ │ │ cmp r1, r2 │ │ │ │ mov.w r2, #0 │ │ │ │ sbcs.w r3, r2, r3 │ │ │ │ bge.n 34e296 │ │ │ │ ldrb.w r3, [r4, #568] @ 0x238 │ │ │ │ @@ -456227,15 +456230,15 @@ │ │ │ │ bhi.n 34e1f0 │ │ │ │ mov r0, r4 │ │ │ │ bl 34ca74 │ │ │ │ b.n 34e1f0 │ │ │ │ ldrb.w r6, [r4, #452] @ 0x1c4 │ │ │ │ ldr.w r0, [r0, #600] @ 0x258 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r8, r6 │ │ │ │ tst.w r6, #48 @ 0x30 │ │ │ │ strb.w r1, [r4, #452] @ 0x1c4 │ │ │ │ bne.n 34e2c8 │ │ │ │ ldr.w r3, [r4, #644] @ 0x284 │ │ │ │ cbz r3, 34e296 │ │ │ │ @@ -456249,15 +456252,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ strh.w r3, [r4, #640] @ 0x280 │ │ │ │ orn r3, r2, #63 @ 0x3f │ │ │ │ strb.w r3, [r4, #452] @ 0x1c4 │ │ │ │ bl 306334 │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f2b4 │ │ │ │ + bl 54f264 │ │ │ │ bl 3063ac │ │ │ │ ldrb.w r3, [r4, #568] @ 0x238 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34e1fc │ │ │ │ ldr.w r2, [r4, #644] @ 0x284 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r4, #644] @ 0x284 │ │ │ │ @@ -456278,28 +456281,28 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34e206 │ │ │ │ ldr r0, [pc, #112] @ (34e32c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 34e206 │ │ │ │ mov r0, r4 │ │ │ │ bl 34d108 │ │ │ │ b.n 34e248 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ - bl 6ade18 │ │ │ │ + bl 6addc8 │ │ │ │ ldr r3, [pc, #64] @ (34e31c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 6ad6b8 │ │ │ │ + bl 6ad668 │ │ │ │ movw r3, #18004 @ 0x4654 │ │ │ │ movt r3, #65532 @ 0xfffc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r3, r7, r3 │ │ │ │ sbc.w ip, r6, #0 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, ip │ │ │ │ @@ -456318,15 +456321,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #25 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #172 @ 0xac │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034e330 : │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #644] @ 0x284 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -456352,19 +456355,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (34e37c ) │ │ │ │ ldr r0, [pc, #20] @ (34e380 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - subs r2, #0 │ │ │ │ + subs r1, #176 @ 0xb0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r6, #222 @ 0xde │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, #42 @ 0x2a │ │ │ │ + adds r7, #218 @ 0xda │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034e384 : │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bhi.n 34e39a │ │ │ │ add r0, r1 │ │ │ │ ldrb.w r0, [r0, #440] @ 0x1b8 │ │ │ │ @@ -456383,19 +456386,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (34e3c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r1, #186 @ 0xba │ │ │ │ + subs r1, #106 @ 0x6a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r6, #152 @ 0x98 │ │ │ │ + adds r6, #72 @ 0x48 │ │ │ │ movs r2, r7 │ │ │ │ - adds r7, #228 @ 0xe4 │ │ │ │ + adds r7, #148 @ 0x94 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034e3cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -456413,84 +456416,84 @@ │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #140] @ (34e498 ) │ │ │ │ movs r3, #19 │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [pc, #128] @ (34e49c ) │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #124] @ (34e4a0 ) │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ - bl 54c834 │ │ │ │ + bl 54c7e4 │ │ │ │ ldr r3, [pc, #116] @ (34e4a4 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 307b58 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 34e478 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2bb164 │ │ │ │ - bl 54e0d0 │ │ │ │ + bl 54e080 │ │ │ │ ldr r3, [pc, #80] @ (34e4a8 ) │ │ │ │ ldr r1, [pc, #84] @ (34e4ac ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5557e4 │ │ │ │ + bl 555794 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrb.w r2, [r4, #569] @ 0x239 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 307778 │ │ │ │ b.n 34e450 │ │ │ │ nop │ │ │ │ - ldr r0, [r0, #48] @ 0x30 │ │ │ │ + ldr r0, [r6, #40] @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ - subs r1, #120 @ 0x78 │ │ │ │ + subs r1, #40 @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ + str r2, [r3, #124] @ 0x7c │ │ │ │ movs r7, r6 │ │ │ │ - beq.n 34e4f8 │ │ │ │ + ldmia r7, {r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #16 │ │ │ │ + adds r5, #192 @ 0xc0 │ │ │ │ movs r2, r7 │ │ │ │ stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r5, #48] @ 0x30 │ │ │ │ + ldr r6, [r3, #44] @ 0x2c │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6720042 │ │ │ │ - adds r7, #112 @ 0x70 │ │ │ │ + @ instruction: 0xf6220042 │ │ │ │ + adds r7, #32 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034e4b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -456611,15 +456614,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ stmia r5!, {r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #72] @ 0x48 │ │ │ │ + ldr r6, [r7, #64] @ 0x40 │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (34e638 ) │ │ │ │ @@ -456627,25 +456630,25 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #92] @ (34e640 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #80] @ (34e644 ) │ │ │ │ ldr r1, [pc, #84] @ (34e648 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #68] @ (34e64c ) │ │ │ │ ldr r5, [pc, #68] @ (34e650 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #68] @ (34e654 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [pc, #68] @ (34e658 ) │ │ │ │ @@ -456661,23 +456664,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - subs r0, #114 @ 0x72 │ │ │ │ + subs r0, #34 @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r0, #100] @ 0x64 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ movs r7, r6 │ │ │ │ - str r4, [r1, #108] @ 0x6c │ │ │ │ + str r4, [r7, #100] @ 0x64 │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r6, #16] │ │ │ │ + strh r4, [r4, #14] │ │ │ │ movs r0, r7 │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r6, #14] │ │ │ │ movs r0, r7 │ │ │ │ lsls r3, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -456686,17 +456689,17 @@ │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ b.w 2234f0 │ │ │ │ ldr r1, [pc, #8] @ (34e674 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 6976d8 │ │ │ │ + b.w 697688 │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [r1, #56] @ 0x38 │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -456705,42 +456708,42 @@ │ │ │ │ blx 2258a8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldrd r0, r1, [r2] │ │ │ │ strd r0, r1, [r4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 552280 │ │ │ │ + bl 552230 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 5a0dc8 │ │ │ │ + bl 5a0d78 │ │ │ │ ldr r3, [pc, #20] @ (34e6c4 ) │ │ │ │ ldr r1, [pc, #20] @ (34e6c8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a9e64 │ │ │ │ - adds r5, #228 @ 0xe4 │ │ │ │ + b.w 6a9e14 │ │ │ │ + adds r5, #148 @ 0x94 │ │ │ │ movs r2, r7 │ │ │ │ movs r2, #121 @ 0x79 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (34e6f0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ lsrs r4, r4, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 34e750 │ │ │ │ @@ -456749,15 +456752,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (34e758 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r1, [pc, #56] @ (34e75c ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 34e760 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #48] @ (34e764 ) │ │ │ │ @@ -456767,40 +456770,40 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ccdc │ │ │ │ + b.w 54cc8c │ │ │ │ nop │ │ │ │ - adds r7, #70 @ 0x46 │ │ │ │ + adds r6, #246 @ 0xf6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r2, #80] @ 0x50 │ │ │ │ + str r0, [r0, #76] @ 0x4c │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r5!, {r1, r2, r4} │ │ │ │ + ldmia r4!, {r1, r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ lsrs r5, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #138 @ 0x8a │ │ │ │ + adds r5, #58 @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ adds r5, #47 @ 0x2f │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #840] @ 0x348 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 599510 │ │ │ │ + bl 5994c0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r4, #20] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi.w 34e900 │ │ │ │ cmp r3, #29 │ │ │ │ bls.w 34e914 │ │ │ │ @@ -457216,15 +457219,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 34eb8e │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 34eb58 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 34eb58 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -457264,19 +457267,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ b.n 34eb92 │ │ │ │ nop │ │ │ │ - adds r3, #16 │ │ │ │ + adds r2, #192 @ 0xc0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r1, #178 @ 0xb2 │ │ │ │ + adds r1, #98 @ 0x62 │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #204 @ 0xcc │ │ │ │ + adds r1, #124 @ 0x7c │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 34ec48 │ │ │ │ sub sp, #8 │ │ │ │ @@ -457285,15 +457288,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (34ec50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r2, [pc, #48] @ (34ec54 ) │ │ │ │ add.w r1, r0, #128 @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 3dceb0 │ │ │ │ @@ -457301,21 +457304,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r2, #70 @ 0x46 │ │ │ │ + adds r1, #246 @ 0xf6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, #232 @ 0xe8 │ │ │ │ + adds r0, #152 @ 0x98 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #254 @ 0xfe │ │ │ │ + adds r0, #174 @ 0xae │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [pc, #832] @ (34ef98 ) │ │ │ │ + ldr r4, [pc, #512] @ (34ee58 ) │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 34ecb8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -457324,15 +457327,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (34ecc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2c5ed8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (34ecc4 ) │ │ │ │ @@ -457345,21 +457348,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r1, #226 @ 0xe2 │ │ │ │ + adds r1, #146 @ 0x92 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, #132 @ 0x84 │ │ │ │ + adds r0, #52 @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #156 @ 0x9c │ │ │ │ + adds r0, #76 @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #136 @ 0x88 │ │ │ │ + adds r0, #56 @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #136] @ 34ed60 │ │ │ │ sub sp, #12 │ │ │ │ @@ -457368,19 +457371,19 @@ │ │ │ │ ldr r1, [pc, #132] @ (34ed68 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 54decc │ │ │ │ + bl 54de7c │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 34ed38 │ │ │ │ ldr r0, [pc, #92] @ (34ed6c ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -457412,23 +457415,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r1, #114 @ 0x72 │ │ │ │ + adds r1, #34 @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, #20 │ │ │ │ + cmp r7, #196 @ 0xc4 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #46 @ 0x2e │ │ │ │ + cmp r7, #222 @ 0xde │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #36 @ 0x24 │ │ │ │ + cmp r7, #212 @ 0xd4 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #8 │ │ │ │ + cmp r7, #184 @ 0xb8 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #416] @ (34ef28 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -457443,24 +457446,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #392] @ (34ef38 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #14 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr.w r7, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r7, r2 │ │ │ │ bhi.n 34ee80 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ adds r2, r6, #1 │ │ │ │ @@ -457471,15 +457474,15 @@ │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ adds r2, r4, #1 │ │ │ │ beq.n 34ee3e │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi.n 34ee62 │ │ │ │ mov r8, r0 │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34eecc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -457491,15 +457494,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 34ee18 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ cmp r4, r3 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ movne r5, #0 │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34ef12 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 34ee3a │ │ │ │ dmb ish │ │ │ │ @@ -457531,25 +457534,25 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #212] @ (34ef44 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34ee9a │ │ │ │ ldr r4, [pc, #196] @ (34ef48 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #196] @ (34ef4c ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -457558,15 +457561,15 @@ │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #156] @ (34ef54 ) │ │ │ │ mov.w r2, #344 @ 0x158 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34ee9a │ │ │ │ ldr r3, [pc, #136] @ (34ef58 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 34edf8 │ │ │ │ @@ -457577,74 +457580,74 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34ee9a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (34ef68 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 699ec4 │ │ │ │ + bl 699e74 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 34ee3e │ │ │ │ b.n 34eedc │ │ │ │ ldr r3, [pc, #88] @ (34ef6c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #88] @ (34ef70 ) │ │ │ │ ldr r0, [pc, #88] @ (34ef74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #190 @ 0xbe │ │ │ │ + adds r0, #110 @ 0x6e │ │ │ │ lsls r2, r1, #1 │ │ │ │ pop {r1, r3, r4, r5, r6, pc} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #104 @ 0x68 │ │ │ │ + cmp r7, #24 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #128 @ 0x80 │ │ │ │ + cmp r7, #48 @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #2 │ │ │ │ + cmp r6, #178 @ 0xb2 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #230 @ 0xe6 │ │ │ │ + cmp r7, #150 @ 0x96 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r7, #16 │ │ │ │ + cmp r6, #192 @ 0xc0 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r6, #80 @ 0x50 │ │ │ │ + cmp r6, #0 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r6, #196 @ 0xc4 │ │ │ │ + cmp r6, #116 @ 0x74 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r6, #52 @ 0x34 │ │ │ │ + cmp r5, #228 @ 0xe4 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r6, #172 @ 0xac │ │ │ │ + cmp r6, #92 @ 0x5c │ │ │ │ movs r2, r7 │ │ │ │ - cmp r6, #4 │ │ │ │ + cmp r5, #180 @ 0xb4 │ │ │ │ movs r2, r7 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #112 @ 0x70 │ │ │ │ + cmp r7, #32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r6, #176 @ 0xb0 │ │ │ │ + cmp r6, #96 @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #218 @ 0xda │ │ │ │ + cmp r5, #138 @ 0x8a │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ + cmp r6, #234 @ 0xea │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r7, r3] │ │ │ │ + ldrh r0, [r5, r2] │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r4, [r1, r4] │ │ │ │ + ldrh r4, [r7, r2] │ │ │ │ movs r0, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ (34f0b4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -457681,25 +457684,25 @@ │ │ │ │ bne.n 34f072 │ │ │ │ ldrb.w r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34f05c │ │ │ │ ldrb.w r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 55ac3c │ │ │ │ + bl 55abec │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 55a820 │ │ │ │ + bl 55a7d0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 55b28c │ │ │ │ + bl 55b23c │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 55b28c │ │ │ │ + bl 55b23c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cbz r3, 34f018 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -457711,15 +457714,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 34efba │ │ │ │ mov r0, r7 │ │ │ │ bl 34e668 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 55ac3c │ │ │ │ + bl 55abec │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -457769,45 +457772,45 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 34f118 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #40] @ 0x28 │ │ │ │ + str r6, [r0, #36] @ 0x24 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r6, #4 │ │ │ │ + cmp r5, #180 @ 0xb4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #114 @ 0x72 │ │ │ │ + cmp r4, #34 @ 0x22 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #94 @ 0x5e │ │ │ │ + cmp r5, #14 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #238 @ 0xee │ │ │ │ + cmp r5, #158 @ 0x9e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #92 @ 0x5c │ │ │ │ + cmp r4, #12 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #184 @ 0xb8 │ │ │ │ + cmp r5, #104 @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #216 @ 0xd8 │ │ │ │ + cmp r5, #136 @ 0x88 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #70 @ 0x46 │ │ │ │ + cmp r3, #246 @ 0xf6 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #118 @ 0x76 │ │ │ │ + cmp r5, #38 @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #194 @ 0xc2 │ │ │ │ + cmp r5, #114 @ 0x72 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #48 @ 0x30 │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #76 @ 0x4c │ │ │ │ + cmp r4, #252 @ 0xfc │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #174 @ 0xae │ │ │ │ + cmp r5, #94 @ 0x5e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #28 │ │ │ │ + cmp r3, #204 @ 0xcc │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #32 │ │ │ │ + cmp r4, #208 @ 0xd0 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #184] @ (34f1c8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -457890,24 +457893,24 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 34f210 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #12] │ │ │ │ + str r4, [r5, #8] │ │ │ │ movs r7, r6 │ │ │ │ bl 571de │ │ │ │ cbnz r4, 34f204 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #154 @ 0x9a │ │ │ │ + cmp r4, #74 @ 0x4a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r3, #8 │ │ │ │ + cmp r2, #184 @ 0xb8 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r4, #12 │ │ │ │ + cmp r3, #188 @ 0xbc │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -457938,19 +457941,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #26 │ │ │ │ + cmp r3, #202 @ 0xca │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, #136 @ 0x88 │ │ │ │ + cmp r2, #56 @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r3, #140 @ 0x8c │ │ │ │ + cmp r3, #60 @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #348] @ 0x15c │ │ │ │ sub sp, #8 │ │ │ │ @@ -458015,21 +458018,21 @@ │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ @ instruction: 0xb89e │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r0, r6] │ │ │ │ + ldrsh r2, [r6, r4] │ │ │ │ movs r7, r6 │ │ │ │ - cmp r3, #84 @ 0x54 │ │ │ │ + cmp r3, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r1, #194 @ 0xc2 │ │ │ │ + cmp r1, #114 @ 0x72 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r3, #46 @ 0x2e │ │ │ │ + cmp r2, #222 @ 0xde │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #608] @ (34f598 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -458047,52 +458050,52 @@ │ │ │ │ ldr.w r8, [pc, #604] @ 34f5ac │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r8, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r7, [r0, #492] @ 0x1ec │ │ │ │ adds r1, r5, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.w 34f48e │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 34f418 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 6974a4 │ │ │ │ + bl 697454 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r4, #480 @ 0x1e0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #480] @ 0x1e0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r1, [pc, #536] @ (34f5b0 ) │ │ │ │ ldr r2, [pc, #540] @ (34f5b4 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #532] @ (34f5b8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 34f3b6 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cbz r5, 34f3ee │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ ldr r2, [pc, #504] @ (34f5bc ) │ │ │ │ ldr r3, [pc, #476] @ (34f5a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -458112,25 +458115,25 @@ │ │ │ │ ldr r1, [pc, #464] @ (34f5c8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr r1, [pc, #448] @ (34f5cc ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ bl 2c9270 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b.n 34f3c2 │ │ │ │ mov.w r9, #1 │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r7, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 34f43c │ │ │ │ ldr r3, [pc, #416] @ (34f5d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -458145,15 +458148,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ bl 34eb1c │ │ │ │ cbz r0, 34f45a │ │ │ │ ldr.w r5, [r0, #492] @ 0x1ec │ │ │ │ subs r5, r5, r7 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f582 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 34f47e │ │ │ │ dmb ish │ │ │ │ @@ -458175,15 +458178,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ moveq r7, r3 │ │ │ │ mov.w r9, #1 │ │ │ │ it eq │ │ │ │ streq.w r3, [r0, #492] @ 0x1ec │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r5, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 34f4c2 │ │ │ │ ldr r3, [pc, #280] @ (34f5d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -458197,15 +458200,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 34eb1c │ │ │ │ cbz r0, 34f50e │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ subs r7, r3, r7 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34f582 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r2, 34f4fe │ │ │ │ dmb ish │ │ │ │ @@ -458226,109 +458229,109 @@ │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ b.n 34f37c │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r3, [pc, #184] @ (34f5d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 699ec4 │ │ │ │ + bl 699e74 │ │ │ │ b.n 34f4fe │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #168] @ (34f5d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 699ec4 │ │ │ │ + bl 699e74 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 34f482 │ │ │ │ str.w r7, [r4, #492] @ 0x1ec │ │ │ │ b.n 34f37c │ │ │ │ ldr r3, [pc, #148] @ (34f5d8 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #148] @ (34f5dc ) │ │ │ │ ldr r1, [pc, #148] @ (34f5e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34f3c2 │ │ │ │ ldr r3, [pc, #128] @ (34f5e4 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #128] @ (34f5e8 ) │ │ │ │ ldr r1, [pc, #132] @ (34f5ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 34f3c2 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (34f5f0 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #108] @ (34f5f4 ) │ │ │ │ ldr r0, [pc, #108] @ (34f5f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #24 │ │ │ │ + cmp r2, #200 @ 0xc8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xb7c6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r1, #176 @ 0xb0 │ │ │ │ + cmp r1, #96 @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #198 @ 0xc6 │ │ │ │ + cmp r1, #118 @ 0x76 │ │ │ │ movs r2, r7 │ │ │ │ @ instruction: 0xb7b6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #186 @ 0xba │ │ │ │ + cmp r2, #106 @ 0x6a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r1, #88 @ 0x58 │ │ │ │ + cmp r1, #8 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r1, #114 @ 0x72 │ │ │ │ + cmp r1, #34 @ 0x22 │ │ │ │ movs r2, r7 │ │ │ │ @ instruction: 0xb746 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #94 @ 0x5e │ │ │ │ + cmp r2, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r5, r0] │ │ │ │ + ldrsb r4, [r3, r7] │ │ │ │ movs r7, r6 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ - movs r6, r7 │ │ │ │ - ldc2l 15, cr15, [pc, #1020] @ 34f9cc │ │ │ │ - ands r0, r4 │ │ │ │ + ittt al │ │ │ │ + moval r6, r7 │ │ │ │ + ldc2lal 15, cr15, [pc, #1020] @ 34f9cc │ │ │ │ + andal r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #10 │ │ │ │ + cmp r0, #186 @ 0xba │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r0, #248 @ 0xf8 │ │ │ │ + cmp r0, #168 @ 0xa8 │ │ │ │ movs r2, r7 │ │ │ │ - movs r7, #112 @ 0x70 │ │ │ │ + movs r7, #32 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r0, #236 @ 0xec │ │ │ │ + cmp r0, #156 @ 0x9c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r0, #234 @ 0xea │ │ │ │ + cmp r0, #154 @ 0x9a │ │ │ │ movs r2, r7 │ │ │ │ - movs r7, #82 @ 0x52 │ │ │ │ + movs r7, #2 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r0, #202 @ 0xca │ │ │ │ + cmp r0, #122 @ 0x7a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r1, r2] │ │ │ │ + strb r0, [r7, r0] │ │ │ │ movs r0, r7 │ │ │ │ - strb r4, [r3, r2] │ │ │ │ + strb r4, [r1, r1] │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #24 │ │ │ │ @@ -458362,15 +458365,15 @@ │ │ │ │ cbnz r2, 34f690 │ │ │ │ movs r3, #6 │ │ │ │ strb.w r6, [sp, #21] │ │ │ │ strb.w r3, [sp, #20] │ │ │ │ add.w r0, r8, #92 @ 0x5c │ │ │ │ strb.w r7, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 599724 │ │ │ │ + bl 5996d4 │ │ │ │ ldr r3, [pc, #88] @ (34f6c4 ) │ │ │ │ str.w r0, [r8, #344] @ 0x158 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r3, [r4, #2] │ │ │ │ @@ -458395,41 +458398,41 @@ │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ movs r3, #6 │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (34f6d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 34f652 │ │ │ │ push {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #0] @ (34f6cc ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #172 @ 0xac │ │ │ │ + movs r7, #92 @ 0x5c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034f6d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #160] @ (34f788 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 34f720 │ │ │ │ @@ -458439,15 +458442,15 @@ │ │ │ │ str.w ip, [r0] │ │ │ │ dmb ish │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 34eb1c │ │ │ │ mov r5, r0 │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 34f774 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 34f752 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ @@ -458465,15 +458468,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34f73e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (34f790 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 699ec4 │ │ │ │ + bl 699e74 │ │ │ │ b.n 34f73e │ │ │ │ ldr r3, [pc, #28] @ (34f794 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (34f798 ) │ │ │ │ ldr r0, [pc, #32] @ (34f79c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -458482,33 +458485,33 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ push {r2, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #216 @ 0xd8 │ │ │ │ + movs r6, #136 @ 0x88 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r2, r2] │ │ │ │ + strh r6, [r0, r1] │ │ │ │ movs r0, r7 │ │ │ │ - strh r2, [r5, r2] │ │ │ │ + strh r2, [r3, r1] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034f7a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #148] @ (34f848 ) │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w ip, r4, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r4, 34f7de │ │ │ │ ldr r4, [pc, #120] @ (34f84c ) │ │ │ │ @@ -458518,16 +458521,16 @@ │ │ │ │ dmb ish │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 34eb1c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 34f7f0 │ │ │ │ - bl 552280 │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 552230 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 34f834 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 34f812 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ @@ -458545,15 +458548,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34f7fe │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (34f850 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 699ec4 │ │ │ │ + bl 699e74 │ │ │ │ b.n 34f7fe │ │ │ │ ldr r3, [pc, #28] @ (34f854 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (34f858 ) │ │ │ │ ldr r0, [pc, #32] @ (34f85c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -458562,58 +458565,58 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ cbz r4, 34f8a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #24 │ │ │ │ + movs r5, #200 @ 0xc8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r2, r7] │ │ │ │ + str r6, [r0, r6] │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [r5, r7] │ │ │ │ + str r2, [r3, r6] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034f860 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #60] @ 34f8b4 │ │ │ │ ldr r2, [pc, #60] @ (34f8b8 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #60] @ (34f8bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 34f8a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r5, #212 @ 0xd4 │ │ │ │ + movs r5, #132 @ 0x84 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r4, #118 @ 0x76 │ │ │ │ + movs r4, #38 @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ - movs r4, #144 @ 0x90 │ │ │ │ + movs r4, #64 @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034f8c0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -458623,15 +458626,15 @@ │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #72] @ (34f928 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b3fc │ │ │ │ + bl 54b3ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w ip, [pc, #64] @ 34f92c │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r2, [pc, #56] @ (34f930 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #56] @ (34f934 ) │ │ │ │ @@ -458639,28 +458642,28 @@ │ │ │ │ str r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #68] @ 0x44 │ │ │ │ add.w lr, lr, #1 │ │ │ │ str.w lr, [r4] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54b280 │ │ │ │ + b.w 54b230 │ │ │ │ nop │ │ │ │ ldr r1, [pc, #240] @ (34fa18 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r3, #220 @ 0xdc │ │ │ │ + movs r3, #140 @ 0x8c │ │ │ │ movs r2, r7 │ │ │ │ - movs r5, #94 @ 0x5e │ │ │ │ + movs r5, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r4, r4] │ │ │ │ + strh r4, [r2, r3] │ │ │ │ movs r7, r6 │ │ │ │ - strh r6, [r5, r6] │ │ │ │ + strh r6, [r3, r5] │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0034f938 : │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #350] @ 0x15e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -458686,43 +458689,43 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5a1a38 │ │ │ │ + bl 5a19e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34fa6c │ │ │ │ ldr r0, [pc, #296] @ (34fab0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54d944 │ │ │ │ + bl 54d8f4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ (34fab4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 223240 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5543fc │ │ │ │ + bl 5543ac │ │ │ │ mov r0, r5 │ │ │ │ blx 2234f4 │ │ │ │ ldr r3, [pc, #264] @ (34fab8 ) │ │ │ │ ldr r2, [pc, #268] @ (34fabc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #268] @ (34fac0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ blx 223f88 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -458735,46 +458738,46 @@ │ │ │ │ bl 3dcba4 │ │ │ │ ldr r6, [pc, #220] @ (34fac4 ) │ │ │ │ ldr r1, [pc, #220] @ (34fac8 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54c7f4 │ │ │ │ + bl 54c7a4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 552c14 │ │ │ │ + bl 552bc4 │ │ │ │ cbz r0, 34fa0a │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c754 │ │ │ │ + bl 54c704 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 34fa26 │ │ │ │ ldr r6, [pc, #188] @ (34facc ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 552c14 │ │ │ │ + bl 552bc4 │ │ │ │ cbz r0, 34fa26 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c8b0 │ │ │ │ + bl 54c860 │ │ │ │ ldr r1, [pc, #168] @ (34fad0 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2c7e98 │ │ │ │ cbz r0, 34fa96 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54dc54 │ │ │ │ + bl 54dc04 │ │ │ │ cbz r0, 34fa96 │ │ │ │ ldr r2, [pc, #144] @ (34fad4 ) │ │ │ │ ldr r3, [pc, #100] @ (34faac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -458786,67 +458789,67 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a027c │ │ │ │ + bl 5a022c │ │ │ │ cbz r0, 34fa9e │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cbz r3, 34fa90 │ │ │ │ ldr r0, [pc, #92] @ (34fad8 ) │ │ │ │ add r0, pc │ │ │ │ b.n 34f98a │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 69d684 │ │ │ │ + bl 69d634 │ │ │ │ movs r5, #0 │ │ │ │ b.n 34fa42 │ │ │ │ ldr r0, [pc, #72] @ (34fadc ) │ │ │ │ add r0, pc │ │ │ │ b.n 34f98a │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518f4 │ │ │ │ + bl 5518a4 │ │ │ │ b.n 34fa8c │ │ │ │ ldr r0, [pc, #64] @ (34fae0 ) │ │ │ │ add r0, pc │ │ │ │ b.n 34f98a │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ cbz r0, 34fad8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #40 @ 0x28 │ │ │ │ + movs r4, #216 @ 0xd8 │ │ │ │ movs r2, r7 │ │ │ │ - movs r5, #44 @ 0x2c │ │ │ │ + movs r4, #220 @ 0xdc │ │ │ │ movs r2, r7 │ │ │ │ - movs r4, #160 @ 0xa0 │ │ │ │ + movs r4, #80 @ 0x50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #68 @ 0x44 │ │ │ │ + movs r2, #244 @ 0xf4 │ │ │ │ movs r2, r7 │ │ │ │ - movs r3, #94 @ 0x5e │ │ │ │ + movs r3, #14 │ │ │ │ movs r2, r7 │ │ │ │ - movs r4, #230 @ 0xe6 │ │ │ │ + movs r4, #150 @ 0x96 │ │ │ │ movs r2, r7 │ │ │ │ - movs r4, #220 @ 0xdc │ │ │ │ + movs r4, #140 @ 0x8c │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb6f2 │ │ │ │ + @ instruction: 0xb6a2 │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r2!, {r1, r6} │ │ │ │ + ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ sub sp, #280 @ 0x118 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 34ff40 │ │ │ │ + b.n 34fea0 │ │ │ │ movs r0, r7 │ │ │ │ - b.n 34fec4 │ │ │ │ + b.n 34fe24 │ │ │ │ movs r0, r7 │ │ │ │ - b.n 34feac │ │ │ │ + b.n 34fe0c │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034fae4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -458871,46 +458874,46 @@ │ │ │ │ blx 224f44 │ │ │ │ add r0, sp, #16 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ - bl 69da28 │ │ │ │ + bl 69d9d8 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ blt.n 34fb7e │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 579f68 │ │ │ │ + bl 579f18 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 34fb74 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 6a0464 │ │ │ │ + bl 6a0414 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #100] @ (34fbc0 ) │ │ │ │ - bl 5a0348 │ │ │ │ + bl 5a02f8 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r7, r5] │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ bl 34f944 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge.n 34fb42 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 69da40 │ │ │ │ + bl 69d9f0 │ │ │ │ ldr r2, [pc, #60] @ (34fbc4 ) │ │ │ │ ldr r3, [pc, #48] @ (34fbb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -458967,15 +458970,15 @@ │ │ │ │ str r3, [r4, #24] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r8, [r4, #20] │ │ │ │ strd r3, r2, [r4, #28] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [r4, #8] │ │ │ │ str r3, [r4, #16] │ │ │ │ - bl 69ec6c │ │ │ │ + bl 69ec1c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 34fc30 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #68] @ (34fc78 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -458999,25 +459002,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34fc38 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [pc, #28] @ (34fc84 ) │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 34fc38 │ │ │ │ add r7, sp, #144 @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #118 @ 0x76 │ │ │ │ + movs r2, #38 @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034fc88 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -459043,15 +459046,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r2 │ │ │ │ mov.w ip, #1 │ │ │ │ mov r2, r1 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 5997c4 │ │ │ │ + bl 599774 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldrb.w r2, [r3, #195] @ 0xc3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34fcae │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ @@ -459075,34 +459078,34 @@ │ │ │ │ ldr r1, [pc, #20] @ (34fd28 ) │ │ │ │ ldr r0, [pc, #20] @ (34fd2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - movs r1, #62 @ 0x3e │ │ │ │ + movs r0, #238 @ 0xee │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r5, #6 │ │ │ │ + subs r4, r3, #5 │ │ │ │ movs r2, r7 │ │ │ │ - movs r1, #234 @ 0xea │ │ │ │ + movs r1, #154 @ 0x9a │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034fd30 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov ip, r3 │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #252] @ 0xfc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5997c4 │ │ │ │ + bl 599774 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -459120,15 +459123,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34fdaa │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 599724 │ │ │ │ + bl 5996d4 │ │ │ │ str.w r0, [r4, #344] @ 0x158 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -459150,41 +459153,41 @@ │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #20] │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (34fdf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 34fd88 │ │ │ │ nop │ │ │ │ add r5, sp, #568 @ 0x238 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #0] @ (34fdf0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #134 @ 0x86 │ │ │ │ + movs r0, #54 @ 0x36 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034fdf8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #792] @ 350120 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r0, r2 │ │ │ │ vstr d7, [r1, #24] │ │ │ │ - bl 5995ac │ │ │ │ + bl 59955c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ bne.w 35018a │ │ │ │ @@ -459262,15 +459265,15 @@ │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ movt r2, #10528 @ 0x2920 │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ and.w r3, r3, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 59955c │ │ │ │ + bl 59950c │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -459549,19 +459552,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (350214 ) │ │ │ │ ldr r0, [pc, #20] @ (350218 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - adds r2, r2, #1 │ │ │ │ + adds r2, r0, #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, r0, r3 │ │ │ │ + subs r0, r6, r1 │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, r1, #4 │ │ │ │ + adds r2, r7, #2 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0035021c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -459577,26 +459580,26 @@ │ │ │ │ add r4, sp, #24 │ │ │ │ ldr.w r9, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w fp, [pc, #1076] @ 350684 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w r3, [pc, #1064] @ 350688 │ │ │ │ add fp, pc │ │ │ │ ldr.w r2, [pc, #1064] @ 35068c │ │ │ │ ldr.w r1, [pc, #1064] @ 350690 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 224f44 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -459637,15 +459640,15 @@ │ │ │ │ beq.w 3504ee │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 34fbc8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 6aa404 │ │ │ │ + bl 6aa3b4 │ │ │ │ str.w r0, [sl, #12] │ │ │ │ add.w ip, sl, #48 @ 0x30 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -459746,15 +459749,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 35034a │ │ │ │ ldr r0, [pc, #664] @ (3506b0 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 35034a │ │ │ │ ldr r3, [pc, #624] @ (350698 ) │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3503b2 │ │ │ │ ldr r3, [pc, #636] @ (3506b4 ) │ │ │ │ @@ -459770,15 +459773,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #612] @ (3506b8 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3503b2 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35034a │ │ │ │ ldr r3, [pc, #592] @ (3506bc ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -459794,15 +459797,15 @@ │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #25] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #552] @ (3506c0 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 35034a │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35034a │ │ │ │ ldr r3, [pc, #532] @ (3506c4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -459814,38 +459817,38 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35034a │ │ │ │ ldr r0, [pc, #508] @ (3506c8 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 35034a │ │ │ │ ldr r3, [pc, #496] @ (3506cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 3502b4 │ │ │ │ ldr r0, [pc, #492] @ (3506d0 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ b.n 3502f0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #476] @ (3506d4 ) │ │ │ │ ldr r2, [pc, #480] @ (3506d8 ) │ │ │ │ ldr r1, [pc, #480] @ (3506dc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35065a │ │ │ │ str.w sl, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -459893,15 +459896,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #352] @ (3506ec ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ beq.n 350574 │ │ │ │ ldr.w r0, [r9] │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -459920,15 +459923,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35034a │ │ │ │ ldr r0, [pc, #284] @ (3506f4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 35034a │ │ │ │ str.w r9, [sp, #20] │ │ │ │ b.n 3502b4 │ │ │ │ ldrb.w r3, [r5, #195] @ 0xc3 │ │ │ │ cbnz r3, 35062c │ │ │ │ ldr r3, [pc, #260] @ (3506f8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -459948,15 +459951,15 @@ │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #220] @ (3506fc ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3503b2 │ │ │ │ ldr.w r3, [r5, #492] @ 0x1ec │ │ │ │ cmp r8, r3 │ │ │ │ beq.w 350528 │ │ │ │ ldr r3, [pc, #200] @ (350700 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ @@ -459964,18 +459967,18 @@ │ │ │ │ b.n 3502b4 │ │ │ │ ldr r0, [pc, #192] @ (350704 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 350574 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ - bl 6aa404 │ │ │ │ + bl 6aa3b4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #12] │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r3, [pc, #160] @ (350708 ) │ │ │ │ movw r2, #897 @ 0x381 │ │ │ │ ldr r1, [pc, #160] @ (35070c ) │ │ │ │ ldr r0, [pc, #160] @ (350710 ) │ │ │ │ @@ -459986,75 +459989,75 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ add r0, sp, #832 @ 0x340 │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #688 @ 0x2b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r5, r7 │ │ │ │ + subs r2, r3, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r1, r2 │ │ │ │ + subs r4, r7, r0 │ │ │ │ movs r2, r7 │ │ │ │ - subs r6, r4, r2 │ │ │ │ + subs r6, r2, r1 │ │ │ │ movs r2, r7 │ │ │ │ @ instruction: 0xf2120054 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #760 @ (adr r7, 350998 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ add.w r0, r8, #84 @ 0x54 │ │ │ │ @ instruction: 0xf0d60054 │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, #1 │ │ │ │ + subs r6, r6, r7 │ │ │ │ movs r2, r7 │ │ │ │ ldr r0, [pc, #240] @ (3507a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, r3 │ │ │ │ + subs r4, r7, r1 │ │ │ │ movs r2, r7 │ │ │ │ str r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r3, r5 │ │ │ │ + subs r6, r1, r4 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r4, r5 │ │ │ │ + subs r4, r2, r4 │ │ │ │ movs r2, r7 │ │ │ │ vshr.s32 q8, q2, #26 │ │ │ │ vshr.s16 q8, q2, #8 │ │ │ │ - adds r2, r3, r5 │ │ │ │ + adds r2, r1, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r7, #31 │ │ │ │ + asrs r4, r5, #30 │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, r2, r0 │ │ │ │ + asrs r4, r0, #31 │ │ │ │ movs r2, r7 │ │ │ │ vshr.s8 q0, q2, #4 │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r7 │ │ │ │ + adds r6, r1, r6 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, r2 │ │ │ │ + subs r2, r4, r1 │ │ │ │ movs r2, r7 │ │ │ │ mcr 0, 6, r0, cr12, cr4, {2} │ │ │ │ - adds r0, r0, r4 │ │ │ │ + adds r0, r6, r2 │ │ │ │ movs r2, r7 │ │ │ │ mcr 0, 4, r0, cr8, cr4, {2} │ │ │ │ - adds r2, r5, r5 │ │ │ │ + adds r2, r3, r4 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r4, #31 │ │ │ │ + asrs r6, r2, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r2, #25 │ │ │ │ + asrs r4, r0, #24 │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, r4, r3 │ │ │ │ + adds r6, r2, r2 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00350714 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -460119,25 +460122,25 @@ │ │ │ │ bpl.n 350758 │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r0, #492] @ 0x1ec │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ ldr r0, [pc, #24] @ (3507d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 350758 │ │ │ │ add r3, pc, #912 @ (adr r3, 350b5c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #432] @ (350984 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, r3 │ │ │ │ + adds r4, r5, r2 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003507dc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -460209,19 +460212,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3508a4 ) │ │ │ │ ldr r0, [pc, #20] @ (3508a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - asrs r2, r0, #23 │ │ │ │ + asrs r2, r6, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r6, #16 │ │ │ │ + asrs r0, r4, #15 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r7, #16 │ │ │ │ + asrs r6, r5, #15 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003508ac : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -460261,19 +460264,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ bl 2261c8 │ │ │ │ nop │ │ │ │ - asrs r0, r0, #21 │ │ │ │ + asrs r0, r6, #19 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r5, #14 │ │ │ │ + asrs r6, r3, #13 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r5, #31 │ │ │ │ + asrs r0, r3, #30 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #172] @ (3509f4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -460283,15 +460286,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #168] @ (3509fc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r7, #452 @ 0x1c4 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 6aa404 │ │ │ │ + bl 6aa3b4 │ │ │ │ ldr.w r4, [r7, #480] @ 0x1e0 │ │ │ │ mov r6, r4 │ │ │ │ cbz r4, 35097e │ │ │ │ mov r8, r0 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r4, [r4, #360] @ 0x168 │ │ │ │ @@ -460311,17 +460314,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 350818 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 350990 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5523a0 │ │ │ │ + bl 552350 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 5a0dec │ │ │ │ + bl 5a0d9c │ │ │ │ cbz r6, 3509b8 │ │ │ │ mov r0, r6 │ │ │ │ blx 223f24 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2234f0 │ │ │ │ add.w r3, r1, #16 │ │ │ │ @@ -460342,15 +460345,15 @@ │ │ │ │ b.n 35097e │ │ │ │ bl 2261c8 │ │ │ │ nop │ │ │ │ add r1, pc, #776 @ (adr r1, 350d00 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #936] @ (350da8 ) │ │ │ │ + ldr r0, [pc, #616] @ (350c68 ) │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #196] @ (350ad8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -460369,21 +460372,21 @@ │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ sub.w r4, r4, #1 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ clz r4, r4 │ │ │ │ strd r7, r7, [sp, #20] │ │ │ │ - bl 55ad98 │ │ │ │ + bl 55ad48 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 55b394 │ │ │ │ + bl 55b344 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55b394 │ │ │ │ + bl 55b344 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ strd sl, r7, [sp] │ │ │ │ bl 35021c │ │ │ │ strb.w r4, [r0, #350] @ 0x15e │ │ │ │ @@ -460402,15 +460405,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, fp │ │ │ │ bl 34f258 │ │ │ │ mov r0, fp │ │ │ │ bl 350818 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55af98 │ │ │ │ + bl 55af48 │ │ │ │ sxtb r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bgt.n 350a32 │ │ │ │ ldr r2, [pc, #52] @ (350ae0 ) │ │ │ │ ldr r3, [pc, #44] @ (350adc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -460494,33 +460497,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 350b02 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #44] @ (350bac ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 350b02 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r2, [r3, #484] @ 0x1e4 │ │ │ │ b.n 350b40 │ │ │ │ nop │ │ │ │ add r0, pc, #72 @ (adr r0, 350be0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bxns r2 │ │ │ │ + mov ip, r8 │ │ │ │ movs r7, r6 │ │ │ │ subs r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #22 │ │ │ │ + asrs r6, r7, #20 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00350bb0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -460564,15 +460567,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 350bde │ │ │ │ ldr r0, [pc, #64] @ (350c64 ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 350bde │ │ │ │ ldr r3, [pc, #56] @ (350c68 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 350bfc │ │ │ │ ldr r3, [pc, #36] @ (350c60 ) │ │ │ │ @@ -460580,28 +460583,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 350bfc │ │ │ │ ldr r0, [pc, #36] @ (350c6c ) │ │ │ │ mov r3, lr │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2d9c │ │ │ │ + b.w 6a2d4c │ │ │ │ ldr r7, [sp, #288] @ 0x120 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #21 │ │ │ │ + asrs r2, r7, #19 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #19 │ │ │ │ + asrs r6, r3, #18 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ @@ -460749,15 +460752,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 350d22 │ │ │ │ ldr r0, [pc, #112] @ (350e74 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 350d22 │ │ │ │ ldr r3, [pc, #100] @ (350e78 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 350d8e │ │ │ │ ldr r3, [pc, #84] @ (350e70 ) │ │ │ │ @@ -460766,15 +460769,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 350d8e │ │ │ │ ldr r0, [pc, #84] @ (350e7c ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 350d8e │ │ │ │ ldr r3, [pc, #72] @ (350e80 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #72] @ (350e84 ) │ │ │ │ ldr r0, [pc, #72] @ (350e88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -460794,31 +460797,31 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #15 │ │ │ │ + asrs r4, r7, #13 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #13 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + lsrs r6, r0, #31 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ + lsrs r4, r6, #24 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r3, #15 │ │ │ │ + asrs r6, r1, #14 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r6, r7, #31 │ │ │ │ + lsrs r6, r5, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r5, #25 │ │ │ │ + lsrs r4, r3, #24 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r4, #14 │ │ │ │ + asrs r6, r2, #13 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00350e98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -460830,15 +460833,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r0, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ ldr r5, [r3, #24] │ │ │ │ - bl 599af0 │ │ │ │ + bl 599aa0 │ │ │ │ ldr r2, [pc, #144] @ (350f58 ) │ │ │ │ movs r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -460892,25 +460895,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 225284 <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ ldr r4, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (351088 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #13 │ │ │ │ + asrs r2, r3, #12 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r2, r4, #13 │ │ │ │ + asrs r2, r2, #12 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r0, #13 │ │ │ │ + asrs r0, r6, #11 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r4, #13 │ │ │ │ + asrs r4, r2, #12 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r0, #13 │ │ │ │ + asrs r4, r6, #11 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r2, r3, #12 │ │ │ │ + asrs r2, r1, #11 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00350f70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -460950,15 +460953,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69ecb0 │ │ │ │ + bl 69ec60 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 350818 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 350fa6 │ │ │ │ add.w r1, r4, #92 @ 0x5c │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ @@ -460993,25 +460996,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 3509c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r4, #24 │ │ │ │ + lsrs r0, r2, #23 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r1, #18 │ │ │ │ + lsrs r6, r7, #16 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r3, #9 │ │ │ │ + asrs r0, r1, #8 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r1, #24 │ │ │ │ + lsrs r0, r7, #22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r6, #17 │ │ │ │ + lsrs r6, r4, #16 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r4, #22 │ │ │ │ + lsrs r4, r2, #21 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (351104 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -461025,15 +461028,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 3510d2 │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 599724 │ │ │ │ + bl 5996d4 │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 350f70 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -461058,28 +461061,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (351118 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 35109e │ │ │ │ nop │ │ │ │ ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #0] @ (351114 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #21 │ │ │ │ + lsrs r6, r2, #20 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (3511a8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -461093,15 +461096,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 351176 │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 599724 │ │ │ │ + bl 5996d4 │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 350f70 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -461126,28 +461129,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (3511bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 351142 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #872] @ 0x368 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #0] @ (3511b8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #19 │ │ │ │ + lsrs r2, r6, #17 │ │ │ │ movs r2, r7 │ │ │ │ ldr.w r1, [r0, #368] @ 0x170 │ │ │ │ cbz r1, 3511d0 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #368] @ 0x170 │ │ │ │ b.w 350cec │ │ │ │ b.w 350f70 │ │ │ │ @@ -461201,15 +461204,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ it cs │ │ │ │ movcs r3, r1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add.w r0, r1, #196 @ 0xc4 │ │ │ │ ldr.w r1, [r1, #448] @ 0x1c0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5997c4 │ │ │ │ + bl 599774 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb.w r3, [r0, #195] @ 0xc3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3513b0 │ │ │ │ bl 34f860 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -461262,15 +461265,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r9, r3 │ │ │ │ blx 22418c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ blx 22418c │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35154e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -461293,15 +461296,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 35148a │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 35134c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 35134c │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -461397,25 +461400,25 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r5, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh.w r5, [sp, #24] │ │ │ │ strb.w r2, [sp, #26] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 599678 │ │ │ │ + bl 599628 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ b.n 35126e │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 351510 │ │ │ │ ldr r3, [pc, #404] @ (35161c ) │ │ │ │ mov r0, r4 │ │ │ │ b.n 3513ca │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ - bl 6a1fe8 │ │ │ │ + bl 6a1f98 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3515b2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35152c │ │ │ │ @@ -461482,15 +461485,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3514a2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (351628 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 699ec4 │ │ │ │ + bl 699e74 │ │ │ │ b.n 3514a2 │ │ │ │ ldr r3, [pc, #220] @ (35162c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 351322 │ │ │ │ @@ -461516,19 +461519,19 @@ │ │ │ │ movne r3, #18 │ │ │ │ strb r3, [r6, #7] │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r0, [r6, #16] │ │ │ │ - bl 6924ac │ │ │ │ + bl 69245c │ │ │ │ movs r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 6926f8 │ │ │ │ + bl 6926a8 │ │ │ │ ldr.w r5, [r4, #368] @ 0x170 │ │ │ │ b.n 351290 │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 35148e │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ (351638 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ @@ -461562,19 +461565,19 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r3, #12 │ │ │ │ + lsrs r4, r1, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r0, #7 │ │ │ │ + lsrs r0, r6, #5 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r6, r2, #7 │ │ │ │ + lsrs r6, r0, #6 │ │ │ │ movs r2, r7 │ │ │ │ subs r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ @@ -461582,35 +461585,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #22 │ │ │ │ + lsrs r0, r6, #20 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r1, #22 │ │ │ │ + lsrs r0, r7, #20 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r3, #2 │ │ │ │ + lsrs r2, r1, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, #88 @ 0x58 │ │ │ │ + adds r4, #8 │ │ │ │ movs r0, r7 │ │ │ │ - adds r4, #108 @ 0x6c │ │ │ │ + adds r4, #28 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r4, r0, #2 │ │ │ │ + lsrs r4, r6, #32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r6, #27 │ │ │ │ + lsls r2, r4, #26 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r4, #19 │ │ │ │ + lsrs r4, r2, #18 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r5, #1 │ │ │ │ + lsrs r4, r3, #32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r3, #27 │ │ │ │ + lsls r2, r1, #26 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r5, #19 │ │ │ │ + lsrs r4, r3, #18 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #2 │ │ │ │ bl 350f70 │ │ │ │ @@ -461671,15 +461674,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69ecb0 │ │ │ │ + bl 69ec60 │ │ │ │ mov r0, r4 │ │ │ │ bl 350818 │ │ │ │ ldr r2, [pc, #144] @ (3517b0 ) │ │ │ │ ldr r3, [pc, #136] @ (3517a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -461693,15 +461696,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ - bl 599c38 │ │ │ │ + bl 599be8 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 35175c │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 350f70 │ │ │ │ b.n 35171c │ │ │ │ @@ -461736,25 +461739,25 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 35179c │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r3, #27 │ │ │ │ + lsls r0, r1, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r0, #21 │ │ │ │ + lsls r6, r6, #19 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r1, #14 │ │ │ │ + lsrs r4, r7, #12 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r0, #27 │ │ │ │ + lsls r0, r6, #25 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r5, #20 │ │ │ │ + lsls r6, r3, #19 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r3, #25 │ │ │ │ + lsls r4, r1, #24 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003517cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -461764,32 +461767,32 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 3517ec │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69ecb0 │ │ │ │ + bl 69ec60 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 350818 │ │ │ │ ldr r3, [pc, #20] @ (351818 ) │ │ │ │ mov.w r2, #1656 @ 0x678 │ │ │ │ ldr r1, [pc, #20] @ (35181c ) │ │ │ │ ldr r0, [pc, #20] @ (351820 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - lsls r2, r1, #25 │ │ │ │ + lsls r2, r7, #23 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r7, #18 │ │ │ │ + lsls r0, r5, #17 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r4, #12 │ │ │ │ + lsrs r2, r2, #11 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00351824 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -461800,15 +461803,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3518a4 │ │ │ │ cbz r5, 35184e │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 69ec78 │ │ │ │ + bl 69ec28 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r3, 35186a │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3518ee │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -461830,15 +461833,15 @@ │ │ │ │ dmb ish │ │ │ │ bl 350ae4 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 3518ca │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5a10d0 │ │ │ │ + b.w 5a1080 │ │ │ │ ldr r3, [pc, #104] @ (351910 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 351842 │ │ │ │ ldr r3, [pc, #100] @ (351914 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -461846,25 +461849,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351842 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #88] @ (351918 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 351842 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 3518d6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69ecb0 │ │ │ │ + bl 69ec60 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 350818 │ │ │ │ bl 2261c8 │ │ │ │ ldr r3, [pc, #44] @ (35191c ) │ │ │ │ movw r2, #1679 @ 0x68f │ │ │ │ ldr r1, [pc, #40] @ (351920 ) │ │ │ │ @@ -461879,21 +461882,21 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #10 │ │ │ │ + lsrs r6, r6, #8 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r3, #21 │ │ │ │ + lsls r4, r1, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r1, #15 │ │ │ │ + lsls r2, r7, #13 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r6, #9 │ │ │ │ + lsrs r4, r4, #8 │ │ │ │ movs r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 351824 │ │ │ │ nop │ │ │ │ │ │ │ │ 00351930 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -461927,30 +461930,30 @@ │ │ │ │ dmb ish │ │ │ │ bl 350ae4 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 3519a4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5a108c │ │ │ │ + b.w 5a103c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 3519b0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69ecb0 │ │ │ │ + bl 69ec60 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 350818 │ │ │ │ ldr r3, [pc, #72] @ (351a10 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -461961,15 +461964,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35194e │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (351a18 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 35194e │ │ │ │ ldr r3, [pc, #48] @ (351a1c ) │ │ │ │ movw r2, #1699 @ 0x6a3 │ │ │ │ ldr r1, [pc, #44] @ (351a20 ) │ │ │ │ ldr r0, [pc, #48] @ (351a24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -461982,21 +461985,21 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsrs r6, r2, #4 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r4, #17 │ │ │ │ + lsls r0, r2, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r1, #11 │ │ │ │ + lsls r6, r7, #9 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r5, #15 │ │ │ │ + lsls r0, r3, #14 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00351a28 : │ │ │ │ sub sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -462234,25 +462237,25 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldrb.w ip, [sp, #14] │ │ │ │ ldr.w r2, [r4, #492] @ 0x1ec │ │ │ │ strd r0, ip, [sp] │ │ │ │ ldr r0, [pc, #24] @ (351c64 ) │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 351bee │ │ │ │ ldrh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #432] @ (351e10 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #17 │ │ │ │ + lsls r0, r4, #16 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (351d00 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -462260,15 +462263,15 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #136] @ (351d08 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [pc, #120] @ (351d0c ) │ │ │ │ add r5, pc │ │ │ │ cbz r0, 351c9c │ │ │ │ bl 3fc47c │ │ │ │ ldr r3, [pc, #112] @ (351d10 ) │ │ │ │ @@ -462278,71 +462281,69 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #12] │ │ │ │ strb.w r3, [sp, #14] │ │ │ │ bl 34f0fc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a1638 │ │ │ │ + bl 5a15e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 351bb8 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 6974e0 │ │ │ │ + bl 697490 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w ip, [pc, #68] @ 351d18 │ │ │ │ ldr r2, [pc, #68] @ (351d1c ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #68] @ (351d20 ) │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 351cf4 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 579d40 │ │ │ │ - lsls r4, r2, #7 │ │ │ │ + b.w 579cf0 │ │ │ │ + lsls r4, r0, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r7, #1 │ │ │ │ + movs r0, r5 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r2, #2 │ │ │ │ + lsls r0, r0, #1 │ │ │ │ movs r2, r7 │ │ │ │ ldrh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r3], {255} @ 0xff │ │ │ │ - lsls r0, r7, #5 │ │ │ │ + lsls r0, r5, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, r3 │ │ │ │ - movs r2, r7 │ │ │ │ - movs r4, r6 │ │ │ │ - movs r2, r7 │ │ │ │ + vshr.u8 d16, d25, #6 │ │ │ │ + vshr.u32 d16, d25, #28 │ │ │ │ │ │ │ │ 00351d24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #24] @ (351d54 ) │ │ │ │ add r1, pc │ │ │ │ bl 34f0fc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a1638 │ │ │ │ + bl 5a15e8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 351bb8 │ │ │ │ @ instruction: 0xfbebffff │ │ │ │ │ │ │ │ @@ -462355,17 +462356,17 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 6aa404 │ │ │ │ + bl 6aa3b4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa8d0 │ │ │ │ + bl 6aa880 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 351e12 │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 351dfa │ │ │ │ @@ -462408,15 +462409,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351db6 │ │ │ │ ldr r0, [pc, #80] @ (351e3c ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 351db6 │ │ │ │ ldr r3, [pc, #68] @ (351e40 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ ldr r1, [pc, #64] @ (351e44 ) │ │ │ │ ldr r0, [pc, #68] @ (351e48 ) │ │ │ │ add r3, pc │ │ │ │ @@ -462438,25 +462439,24 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #23 │ │ │ │ + lsls r0, r3, #22 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r2, #1 │ │ │ │ + movs r0, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mrc2 0, 5, r0, cr14, cr9, {1} │ │ │ │ - lsls r0, r6, #22 │ │ │ │ + mcr2 0, 3, r0, cr14, cr9, {1} │ │ │ │ + lsls r0, r4, #21 │ │ │ │ movs r2, r7 │ │ │ │ - movs r0, r7 │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - mcr2 0, 5, r0, cr6, cr9, {1} │ │ │ │ - lsls r4, r3, #21 │ │ │ │ + vmla.i32 q8, q4, d9[0] │ │ │ │ + mrc2 0, 2, r0, cr6, cr9, {1} │ │ │ │ + lsls r4, r1, #20 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00351e58 : │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #200] @ (351f24 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 351ea8 │ │ │ │ @@ -462464,17 +462464,17 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6aa404 │ │ │ │ + bl 6aa3b4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa8d0 │ │ │ │ + bl 6aa880 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 351f0c │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 351ef4 │ │ │ │ subs r2, r3, #1 │ │ │ │ @@ -462517,15 +462517,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351ebe │ │ │ │ ldr r0, [pc, #76] @ (351f34 ) │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 351ebe │ │ │ │ ldr r3, [pc, #64] @ (351f38 ) │ │ │ │ movw r2, #1830 @ 0x726 │ │ │ │ ldr r1, [pc, #64] @ (351f3c ) │ │ │ │ ldr r0, [pc, #64] @ (351f40 ) │ │ │ │ add r3, pc │ │ │ │ @@ -462546,23 +462546,23 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, pc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #20 │ │ │ │ + lsls r6, r3, #19 │ │ │ │ movs r2, r7 │ │ │ │ - vhadd.u16 q8, q3, │ │ │ │ - stc2l 0, cr0, [r4, #228] @ 0xe4 │ │ │ │ - lsls r2, r7, #19 │ │ │ │ + vhadd.u8 q0, q3, │ │ │ │ + ldc2l 0, cr0, [r4, #-228]! @ 0xffffff1c │ │ │ │ + lsls r2, r5, #18 │ │ │ │ movs r2, r7 │ │ │ │ - vhadd.u q0, q7, │ │ │ │ - stc2 0, cr0, [ip, #228]! @ 0xe4 │ │ │ │ - lsls r2, r4, #17 │ │ │ │ + cdp2 0, 14, cr0, cr14, cr9, {2} │ │ │ │ + ldc2l 0, cr0, [ip, #-228] @ 0xffffff1c │ │ │ │ + lsls r2, r2, #16 │ │ │ │ movs r2, r7 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi.n 351f96 │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls.n 351f8c │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ @@ -462765,22 +462765,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (352198 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 55179c │ │ │ │ + bl 55174c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 55179c │ │ │ │ + b.w 55174c │ │ │ │ bmi.n 35215c │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ @@ -462792,20 +462792,20 @@ │ │ │ │ ldr.w r8, [r6, #496] @ 0x1f0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 3523f2 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 6c3f14 │ │ │ │ + bl 6c3ec4 │ │ │ │ str r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3523ca │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r3, [r4, #444] @ 0x1bc │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ str.w r3, [r4, #440] @ 0x1b8 │ │ │ │ @@ -462822,20 +462822,20 @@ │ │ │ │ addw r3, r4, #507 @ 0x1fb │ │ │ │ str.w r3, [r4, #460] @ 0x1cc │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ ldr.w r5, [r6, #496] @ 0x1f0 │ │ │ │ mov r2, r5 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 6c4770 │ │ │ │ + bl 6c4720 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ ldrb.w r3, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r2, r3, #5 │ │ │ │ bne.n 35225c │ │ │ │ cmp.w fp, #131072 @ 0x20000 │ │ │ │ sbcs.w r1, sl, #0 │ │ │ │ bcs.n 352320 │ │ │ │ orr.w r3, fp, r3, lsl #24 │ │ │ │ @@ -462895,15 +462895,15 @@ │ │ │ │ bne.n 35238e │ │ │ │ ldr r3, [pc, #280] @ (352410 ) │ │ │ │ add.w r2, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1084 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3523de │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -462952,15 +462952,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3522f4 │ │ │ │ strd r0, r5, [sp, #8] │ │ │ │ strd fp, sl, [sp] │ │ │ │ ldr r0, [pc, #112] @ (35241c ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3522f4 │ │ │ │ ldr r3, [pc, #104] @ (352420 ) │ │ │ │ movw r2, #2879 @ 0xb3f │ │ │ │ ldr r1, [pc, #100] @ (352424 ) │ │ │ │ ldr r0, [pc, #104] @ (352428 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -462996,35 +462996,35 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ movs r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #6 │ │ │ │ + lsls r2, r0, #5 │ │ │ │ movs r2, r7 │ │ │ │ - stc2 0, cr0, [r0, #-292] @ 0xfffffedc │ │ │ │ - lsls r2, r0, #4 │ │ │ │ + ldc2 0, cr0, [r0], #292 @ 0x124 │ │ │ │ + lsls r2, r6, #2 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r3, #5 │ │ │ │ + lsls r0, r1, #4 │ │ │ │ movs r2, r7 │ │ │ │ - stc2l 0, cr0, [ip], #292 @ 0x124 │ │ │ │ - lsls r6, r5, #3 │ │ │ │ + ldc2 0, cr0, [ip], {73} @ 0x49 │ │ │ │ + lsls r6, r3, #2 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r4, #4 │ │ │ │ + lsls r0, r2, #3 │ │ │ │ movs r2, r7 │ │ │ │ - ldc2l 0, cr0, [r8], {73} @ 0x49 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ + stc2 0, cr0, [r8], {73} @ 0x49 │ │ │ │ + lsls r2, r1, #2 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r6, #6 │ │ │ │ + lsls r4, r4, #5 │ │ │ │ movs r2, r7 │ │ │ │ - stc2l 0, cr0, [r4], {73} @ 0x49 │ │ │ │ - lsls r6, r0, #3 │ │ │ │ + ldc2l 0, cr0, [r4], #-292 @ 0xfffffedc │ │ │ │ + lsls r6, r6, #1 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r3, #3 │ │ │ │ + lsls r0, r1, #2 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ @@ -463129,26 +463129,25 @@ │ │ │ │ ldrb.w r0, [sp, #14] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #32] @ (35258c ) │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ ldrb.w r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 352538 │ │ │ │ strh r6, [r3, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #800] @ (3528a8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, r7 │ │ │ │ - movs r2, r7 │ │ │ │ + vshr.u32 d16, d25, #20 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #388] @ (352728 ) │ │ │ │ ldr r3, [pc, #388] @ (35272c ) │ │ │ │ @@ -463162,15 +463161,15 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r3 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr r3, [pc, #360] @ (352734 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrsh.w r7, [r5, #30] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ @@ -463182,29 +463181,29 @@ │ │ │ │ itt eq │ │ │ │ movweq r3, #65535 @ 0xffff │ │ │ │ strheq r3, [r5, #30] │ │ │ │ bne.w 352714 │ │ │ │ rsb r8, r4, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 599b20 │ │ │ │ + bl 599ad0 │ │ │ │ mov r4, r0 │ │ │ │ sub.w r9, r9, #1 │ │ │ │ mov r2, r8 │ │ │ │ clz r9, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov.w r9, r9, lsr #5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5a18d0 │ │ │ │ + bl 5a1880 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a1938 │ │ │ │ + bl 5a18e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 35264a │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 3526ec │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 352672 │ │ │ │ @@ -463246,17 +463245,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 59af2c │ │ │ │ + bl 59aedc │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 352654 │ │ │ │ b.n 352668 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 3525f2 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 3526c6 │ │ │ │ @@ -463266,15 +463265,15 @@ │ │ │ │ movne.w r8, #22 │ │ │ │ bne.n 352602 │ │ │ │ b.n 35265e │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 59994c │ │ │ │ + bl 5998fc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r0, 3526fe │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ @@ -463287,15 +463286,15 @@ │ │ │ │ b.n 352670 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 34fd68 │ │ │ │ b.n 35265e │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ - bl 5999c4 │ │ │ │ + bl 599974 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3526da │ │ │ │ mov.w fp, #1 │ │ │ │ b.n 352602 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (352744 ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ @@ -463310,31 +463309,31 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r3, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa820049 │ │ │ │ - mcr2 0, 4, r0, cr2, cr9, {1} │ │ │ │ + @ instruction: 0xfa320049 │ │ │ │ + mrc2 0, 1, r0, cr2, cr9, {1} │ │ │ │ strh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vld1.8 {d0[2]}, [r4], r9 │ │ │ │ - stc2 0, cr0, [r6, #228]! @ 0xe4 │ │ │ │ - mrc2 0, 6, r0, cr2, cr9, {1} │ │ │ │ + ldr??.w r0, [r4, r9] │ │ │ │ + ldc2l 0, cr0, [r6, #-228] @ 0xffffff1c │ │ │ │ + mcr2 0, 4, r0, cr2, cr9, {1} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3528a4 │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3527f2 │ │ │ │ @@ -463398,23 +463397,23 @@ │ │ │ │ sbcs r1, r3 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ - bl 6b3a00 │ │ │ │ + bl 6b39b0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r3, [pc, #112] @ (3528c0 ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -463434,15 +463433,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 350818 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 5a29f0 │ │ │ │ + bl 5a29a0 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 35280c │ │ │ │ ldr r3, [pc, #28] @ (3528c4 ) │ │ │ │ movw r2, #469 @ 0x1d5 │ │ │ │ ldr r1, [pc, #28] @ (3528c8 ) │ │ │ │ ldr r0, [pc, #28] @ (3528cc ) │ │ │ │ add r3, pc │ │ │ │ @@ -463451,79 +463450,79 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #93 @ 0x5d │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #239 @ 0xef │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [r2, r9] │ │ │ │ - ldc2 0, cr0, [r4], {57} @ 0x39 │ │ │ │ - ldc2l 0, cr0, [r0, #-228] @ 0xffffff1c │ │ │ │ + @ instruction: 0xf7c20049 │ │ │ │ + @ instruction: 0xfbc40039 │ │ │ │ + stc2 0, cr0, [r0, #-228] @ 0xffffff1c │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r2, 352922 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ cmp r1, r2 │ │ │ │ blt.n 35290c │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 352750 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 59af2c │ │ │ │ + bl 59aedc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 352750 │ │ │ │ ldr r3, [pc, #20] @ (352938 ) │ │ │ │ movw r2, #501 @ 0x1f5 │ │ │ │ ldr r1, [pc, #16] @ (35293c ) │ │ │ │ ldr r0, [pc, #20] @ (352940 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf7940049 │ │ │ │ - @ instruction: 0xfb960039 │ │ │ │ - stc2l 0, cr0, [sl], #228 @ 0xe4 │ │ │ │ + @ instruction: 0xf7440049 │ │ │ │ + @ instruction: 0xfb460039 │ │ │ │ + ldc2 0, cr0, [sl], {57} @ 0x39 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [pc, #780] @ (352c68 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e40 │ │ │ │ + bl 551df0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ - bl 6054c8 │ │ │ │ + bl 605478 │ │ │ │ ldr r2, [pc, #760] @ (352c6c ) │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 352ba0 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ add.w sl, r4, #48 @ 0x30 │ │ │ │ - bl 5994c4 │ │ │ │ + bl 599474 │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r8, r0 │ │ │ │ bls.n 3529f4 │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 352c4c │ │ │ │ @@ -463614,15 +463613,15 @@ │ │ │ │ movs r0, r5 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 5a1a2c │ │ │ │ + bl 5a19dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 352b9e │ │ │ │ and.w r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq.w 352bc8 │ │ │ │ ldr r1, [pc, #512] @ (352c70 ) │ │ │ │ add r1, pc │ │ │ │ @@ -463774,15 +463773,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 352b40 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #128] @ (352c90 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 352b40 │ │ │ │ ldr r3, [pc, #120] @ (352c94 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 352a7e │ │ │ │ ldr r3, [pc, #100] @ (352c8c ) │ │ │ │ @@ -463790,15 +463789,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 352a7e │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #96] @ (352c98 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 352a7e │ │ │ │ mov r0, r4 │ │ │ │ bl 350f70 │ │ │ │ b.n 352b0a │ │ │ │ blx 225330 │ │ │ │ ldr r3, [pc, #72] @ (352c9c ) │ │ │ │ movw r2, #2374 @ 0x946 │ │ │ │ @@ -463810,36 +463809,36 @@ │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r4, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r4, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 352494 │ │ │ │ + b.n 3533f4 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa6a0039 │ │ │ │ + @ instruction: 0xfa1a0039 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa2e0039 │ │ │ │ + ldr??.w r0, [lr, #57] @ 0x39 │ │ │ │ ldr r0, [pc, #128] @ (352d18 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa400039 │ │ │ │ - orn r0, r6, #13172736 @ 0xc90000 │ │ │ │ - str??.w r0, [r8, r9, lsl #3] │ │ │ │ - @ instruction: 0xfa5c0039 │ │ │ │ + ldr??.w r0, [r0, #57] @ 0x39 │ │ │ │ + ands.w r0, r6, #13172736 @ 0xc90000 │ │ │ │ + ldrb.w r0, [r8, r9, lsl #3] │ │ │ │ + @ instruction: 0xfa0c0039 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #156] @ (352d58 ) │ │ │ │ strb.w r3, [r0, #504] @ 0x1f8 │ │ │ │ @@ -463894,15 +463893,15 @@ │ │ │ │ pop {r3, pc} │ │ │ │ blx 225330 │ │ │ │ ldrb r2, [r1, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ - b.w 6a7c64 │ │ │ │ + b.w 6a7c14 │ │ │ │ b.w 351e58 │ │ │ │ b.w 351d58 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ (352dc8 ) │ │ │ │ @@ -463944,15 +463943,15 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 352f3a │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 352dfe │ │ │ │ - bl 605350 │ │ │ │ + bl 605300 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 352f1e │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ add.w r7, r4, #104 @ 0x68 │ │ │ │ bl 2b0ab4 │ │ │ │ cbnz r0, 352e22 │ │ │ │ @@ -463961,17 +463960,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a29fc │ │ │ │ + bl 5a29ac │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa8d0 │ │ │ │ + bl 6aa880 │ │ │ │ cmp r6, r0 │ │ │ │ beq.n 352e3c │ │ │ │ ldrb.w r3, [r4, #541] @ 0x21d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 352f66 │ │ │ │ ldr.w r1, [r4, #500] @ 0x1f4 │ │ │ │ cbnz r1, 352e56 │ │ │ │ @@ -463979,15 +463978,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ bl 2b0ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 352e0e │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a19a4 │ │ │ │ + bl 5a1954 │ │ │ │ ldr.w r2, [r4, #500] @ 0x1f4 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #5 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ clz r2, r2 │ │ │ │ @@ -464019,29 +464018,29 @@ │ │ │ │ blx 224790 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi.w 353008 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 352f56 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a1a38 │ │ │ │ + bl 5a19e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 352fec │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and.w r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 353028 │ │ │ │ ldr r1, [pc, #336] @ (353038 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ - bl 5a07c8 │ │ │ │ + bl 5a0778 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a0ac4 │ │ │ │ + bl 5a0a74 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ ldrd r3, r5, [r4, #152] @ 0x98 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3dcf24 │ │ │ │ add sp, #20 │ │ │ │ @@ -464058,27 +464057,27 @@ │ │ │ │ ldr r1, [pc, #284] @ (353044 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2507 @ 0x9cb │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 352e0e │ │ │ │ ldr r3, [pc, #268] @ (353048 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #268] @ (35304c ) │ │ │ │ ldr r1, [pc, #268] @ (353050 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2501 @ 0x9c5 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 352e0e │ │ │ │ cmp r0, #20 │ │ │ │ bhi.n 352fa4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 225690 │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ b.n 352eca │ │ │ │ @@ -464088,21 +464087,21 @@ │ │ │ │ ldr r1, [pc, #236] @ (35305c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2518 @ 0x9d6 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 352e0e │ │ │ │ ldr.w r3, [r4, #596] @ 0x254 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 352eca │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 59ff7c │ │ │ │ + bl 59ff2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 352eca │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 352eca │ │ │ │ blx 225690 │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ @@ -464114,17 +464113,17 @@ │ │ │ │ ldr r1, [pc, #184] @ (353068 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2557 @ 0x9fd │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 352e0e │ │ │ │ - bl 6924ac │ │ │ │ + bl 69245c │ │ │ │ blx 225690 │ │ │ │ str.w r0, [r4, #580] @ 0x244 │ │ │ │ b.n 352ea2 │ │ │ │ movs r0, #5 │ │ │ │ blx 2258a8 │ │ │ │ ldr r3, [pc, #144] @ (35306c ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -464141,58 +464140,58 @@ │ │ │ │ ldr r1, [pc, #132] @ (353078 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2572 @ 0xa0c │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 352e0e │ │ │ │ ldr r3, [pc, #112] @ (35307c ) │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #112] @ (353080 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #112] @ (353084 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 352e0e │ │ │ │ ldr r1, [pc, #92] @ (353088 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ - bl 5a07c8 │ │ │ │ + bl 5a0778 │ │ │ │ b.n 352ef2 │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf19a0049 │ │ │ │ - lsls r0, r2, #11 │ │ │ │ + adc.w r0, sl, #73 @ 0x49 │ │ │ │ + lsls r0, r0, #10 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf5960039 │ │ │ │ - sbcs.w r0, lr, #73 @ 0x49 │ │ │ │ - @ instruction: 0xf78c0039 │ │ │ │ - sbcs.w r0, sl, #12124160 @ 0xb90000 │ │ │ │ - adcs.w r0, r2, #73 @ 0x49 │ │ │ │ - @ instruction: 0xf7780039 │ │ │ │ - adc.w r0, lr, #12124160 @ 0xb90000 │ │ │ │ - adds.w r0, r2, #73 @ 0x49 │ │ │ │ - @ instruction: 0xf7900039 │ │ │ │ - add.w r0, ip, #12124160 @ 0xb90000 │ │ │ │ - add.w r0, r4, #62 @ 0x3e │ │ │ │ - @ instruction: 0xf0cc0049 │ │ │ │ - @ instruction: 0xf7b20039 │ │ │ │ - @ instruction: 0xf4c80039 │ │ │ │ - @ instruction: 0xf0ae0049 │ │ │ │ - @ instruction: 0xf6f40039 │ │ │ │ - @ instruction: 0xf4a80039 │ │ │ │ + adc.w r0, r6, #12124160 @ 0xb90000 │ │ │ │ + @ instruction: 0xf12e0049 │ │ │ │ + @ instruction: 0xf73c0039 │ │ │ │ + @ instruction: 0xf52a0039 │ │ │ │ + add.w r0, r2, #73 @ 0x49 │ │ │ │ + @ instruction: 0xf7280039 │ │ │ │ + @ instruction: 0xf4fe0039 │ │ │ │ + @ instruction: 0xf0c20049 │ │ │ │ + @ instruction: 0xf7400039 │ │ │ │ + @ instruction: 0xf4bc0039 │ │ │ │ + @ instruction: 0xf0b4003e │ │ │ │ + orns r0, ip, #73 @ 0x49 │ │ │ │ + @ instruction: 0xf7620039 │ │ │ │ + orns r0, r8, #12124160 @ 0xb90000 │ │ │ │ + orrs.w r0, lr, #73 @ 0x49 │ │ │ │ + subw r0, r4, #2105 @ 0x839 │ │ │ │ + orrs.w r0, r8, #12124160 @ 0xb90000 │ │ │ │ stmia r6!, {r3, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ @@ -464238,15 +464237,15 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldrh.w r2, [ip] │ │ │ │ strh.w r2, [lr, #12] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 352dd0 │ │ │ │ - lsls r6, r6, #5 │ │ │ │ + lsls r6, r4, #4 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #800] @ (353450 ) │ │ │ │ ldr.w ip, [r0, #500] @ 0x1f4 │ │ │ │ @@ -464457,15 +464456,15 @@ │ │ │ │ movw r3, #6165 @ 0x1815 │ │ │ │ strh r3, [r5, #28] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ b.n 353212 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 353362 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 5a1aa4 │ │ │ │ + bl 5a1a54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3533dc │ │ │ │ movs r3, #4 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov.w ip, #20 │ │ │ │ mov.w r8, #18 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ @@ -464548,16 +464547,16 @@ │ │ │ │ strh r3, [r5, #2] │ │ │ │ mov.w ip, #4 │ │ │ │ mov.w r8, #2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov lr, ip │ │ │ │ b.n 353212 │ │ │ │ nop │ │ │ │ - vmla.i d0, d14, d1[2] │ │ │ │ - rsbs r0, lr, #12124160 @ 0xb90000 │ │ │ │ + vhadd.s q0, q7, │ │ │ │ + @ instruction: 0xf58e0039 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #268] @ (353578 ) │ │ │ │ adds r6, r3, #2 │ │ │ │ @@ -464662,17 +464661,17 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ strb r4, [r3, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adcs.w r0, r6, r9, lsl #1 │ │ │ │ - vqadd.s16 d16, d8, d25 │ │ │ │ - @ instruction: 0xf2620039 │ │ │ │ + add.w r0, r6, r9, lsl #1 │ │ │ │ + vqadd.s8 d0, d8, d25 │ │ │ │ + @ instruction: 0xf2120039 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r3 │ │ │ │ mov r3, r1 │ │ │ │ @@ -464682,15 +464681,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldrb.w r1, [r1, #385] @ 0x181 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r1, #4 │ │ │ │ strd lr, r4, [sp, #8] │ │ │ │ strd ip, r1, [sp] │ │ │ │ - bl 5a1040 │ │ │ │ + bl 5a0ff0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -464715,24 +464714,24 @@ │ │ │ │ str.w r3, [r4, #496] @ 0x1f0 │ │ │ │ cbz r1, 353654 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 352dd0 │ │ │ │ - bl 6aa8d0 │ │ │ │ + bl 6aa880 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59fcf4 │ │ │ │ + bl 59fca4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a0620 │ │ │ │ + bl 5a05d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3535e8 │ │ │ │ ldr r3, [pc, #64] @ (353680 ) │ │ │ │ movw r2, #2627 @ 0xa43 │ │ │ │ ldr r1, [pc, #64] @ (353684 ) │ │ │ │ ldr r0, [pc, #64] @ (353688 ) │ │ │ │ add r3, pc │ │ │ │ @@ -464751,31 +464750,31 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str.w r2, [ip, #8] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 352dd0 │ │ │ │ - orns r0, sl, r9, lsl #1 │ │ │ │ - mrc 0, 3, r0, cr12, cr9, {1} │ │ │ │ - asrs r6, r6, #11 │ │ │ │ + bic.w r0, sl, r9, lsl #1 │ │ │ │ + mcr 0, 1, r0, cr12, cr9, {1} │ │ │ │ + asrs r6, r4, #10 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf18a0039 │ │ │ │ + @ instruction: 0xf13a0039 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #152] @ (35373c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5537f4 │ │ │ │ + bl 5537a4 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 35370c │ │ │ │ mov r0, r4 │ │ │ │ blx 224790 │ │ │ │ adds r0, #1 │ │ │ │ blx 2231cc │ │ │ │ mov r2, r5 │ │ │ │ @@ -464789,15 +464788,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (353748 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ str.w r7, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -464813,31 +464812,31 @@ │ │ │ │ ldr r1, [pc, #64] @ (353754 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3131 @ 0xc3b │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsls r6, r2, #9 │ │ │ │ + lsls r6, r0, #8 │ │ │ │ movs r1, r7 │ │ │ │ - strd r0, r0, [r8, #292]! @ 0x124 │ │ │ │ - stcl 0, cr0, [r6, #228]! @ 0xe4 │ │ │ │ - adc.w r0, r4, #57 @ 0x39 │ │ │ │ - @ instruction: 0xe9ac0049 │ │ │ │ - @ instruction: 0xf0e20039 │ │ │ │ - stc 0, cr0, [r6, #228]! @ 0xe4 │ │ │ │ + @ instruction: 0xe9980049 │ │ │ │ + ldc 0, cr0, [r6, #228] @ 0xe4 │ │ │ │ + @ instruction: 0xf0f40039 │ │ │ │ + ldrd r0, r0, [ip, #-292] @ 0x124 │ │ │ │ + eors.w r0, r2, #57 @ 0x39 │ │ │ │ + ldcl 0, cr0, [r6, #-228] @ 0xffffff1c │ │ │ │ movs r1, #0 │ │ │ │ b.w 3dcfb4 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -464849,15 +464848,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 5a0ff4 │ │ │ │ + bl 5a0fa4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @@ -464885,25 +464884,25 @@ │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r5, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 351d24 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ ldr.w r2, [r4, #496] @ 0x1f0 │ │ │ │ ldrd r6, r5, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r6, r2 │ │ │ │ sbcs.w r3, r5, r3 │ │ │ │ it cc │ │ │ │ movcc ip, r1 │ │ │ │ bcc.n 353820 │ │ │ │ @@ -464983,21 +464982,21 @@ │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r1, #368] @ 0x170 │ │ │ │ - bl 55b2f0 │ │ │ │ + bl 55b2a0 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 55b28c │ │ │ │ + bl 55b23c │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 55b28c │ │ │ │ + bl 55b23c │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ cbz r3, 353910 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 35392c │ │ │ │ ldrb.w r3, [r4, #350] @ 0x15e │ │ │ │ cbz r3, 353922 │ │ │ │ @@ -465006,19 +465005,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 55b28c │ │ │ │ + bl 55b23c │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 55a820 │ │ │ │ + b.w 55a7d0 │ │ │ │ nop │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #608] @ 0x260 │ │ │ │ cbnz r3, 353950 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -465059,26 +465058,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35397c │ │ │ │ ldr r0, [pc, #32] @ (3539cc ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 35397c │ │ │ │ strb r2, [r6, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #128] @ (353a48 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 4, r0, cr6, cr9, {1} │ │ │ │ + mrc 0, 1, r0, cr6, cr9, {1} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #400] @ (353b74 ) │ │ │ │ movs r3, #0 │ │ │ │ @@ -465095,15 +465094,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 353b34 │ │ │ │ ldrh.w r3, [r4, #606] @ 0x25e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 353ac8 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 606fa0 │ │ │ │ + bl 606f50 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 353ae4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 353b16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -465165,19 +465164,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #180] @ (353b80 ) │ │ │ │ ldr r0, [pc, #184] @ (353b84 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69de40 │ │ │ │ + bl 69ddf0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 606fa0 │ │ │ │ + bl 606f50 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 353a16 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #160] @ (353b88 ) │ │ │ │ negs r1, r4 │ │ │ │ ldr r2, [pc, #160] @ (353b8c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -465185,85 +465184,85 @@ │ │ │ │ ldr r1, [pc, #156] @ (353b90 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #2783 @ 0xadf │ │ │ │ - bl 69d2e8 │ │ │ │ + bl 69d298 │ │ │ │ adds r4, #1 │ │ │ │ beq.n 353aa0 │ │ │ │ ldr r1, [pc, #136] @ (353b94 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69cf64 │ │ │ │ + bl 69cf14 │ │ │ │ b.n 353aa0 │ │ │ │ ldr r3, [pc, #128] @ (353b98 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #128] @ (353b9c ) │ │ │ │ ldr r1, [pc, #128] @ (353ba0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2790 @ 0xae6 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 353aa0 │ │ │ │ ldr r3, [pc, #108] @ (353ba4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #108] @ (353ba8 ) │ │ │ │ ldr r1, [pc, #112] @ (353bac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2770 @ 0xad2 │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 353aa0 │ │ │ │ ldr r3, [pc, #92] @ (353bb0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (353bb4 ) │ │ │ │ ldr r1, [pc, #92] @ (353bb8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2797 @ 0xaed │ │ │ │ - bl 69d26c │ │ │ │ + bl 69d21c │ │ │ │ b.n 353aa0 │ │ │ │ blx 22374c <__stack_chk_fail@plt> │ │ │ │ strb r6, [r4, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc 0, cr0, [r8, #228] @ 0xe4 │ │ │ │ + stcl 0, cr0, [r8, #-228] @ 0xffffff1c │ │ │ │ lsls r2, r1, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 353730 │ │ │ │ + b.n 353690 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldcl 0, cr0, [r6, #228]! @ 0xe4 │ │ │ │ - strd r0, r0, [sl, #228] @ 0xe4 │ │ │ │ - ldcl 0, cr0, [sl, #228]! @ 0xe4 │ │ │ │ - b.n 3536e0 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ - mcr 0, 0, r0, cr0, cr9, {1} │ │ │ │ - @ instruction: 0xe99c0039 │ │ │ │ - b.n 3536b0 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xeb920039 │ │ │ │ - ldrd r0, r0, [lr, #-228]! @ 0xe4 │ │ │ │ - b.n 353680 │ │ │ │ + stc 0, cr0, [r6, #228]! @ 0xe4 │ │ │ │ + ldrd r0, r0, [sl, #-228]! @ 0xe4 │ │ │ │ + stc 0, cr0, [sl, #228]! @ 0xe4 │ │ │ │ + b.n 353640 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + ldc 0, cr0, [r0, #228]! @ 0xe4 │ │ │ │ + strd r0, r0, [ip, #-228] @ 0xe4 │ │ │ │ + b.n 353610 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + adc.w r0, r2, r9, rrx │ │ │ │ + stmdb lr!, {r0, r3, r4, r5} │ │ │ │ + b.n 3535e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stcl 0, cr0, [r4, #228]! @ 0xe4 │ │ │ │ - strd r0, r0, [r0, #-228]! @ 0xe4 │ │ │ │ + ldc 0, cr0, [r4, #228] @ 0xe4 │ │ │ │ + ldmdb r0, {r0, r3, r4, r5} │ │ │ │ ldr.w r1, [r0, #500] @ 0x1f4 │ │ │ │ ldr r3, [pc, #48] @ (353bf4 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 353bd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -465353,17 +465352,17 @@ │ │ │ │ adds.w r3, r0, lr │ │ │ │ adcs.w ip, ip, #0 │ │ │ │ it cs │ │ │ │ movcs.w r8, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 353d04 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r1, #5 │ │ │ │ - bl 59af30 │ │ │ │ + bl 59aee0 │ │ │ │ ldr r3, [pc, #200] @ (353da4 ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -465378,37 +465377,37 @@ │ │ │ │ ldr.w r1, [r6, #504] @ 0x1f8 │ │ │ │ ldr.w r2, [r6, #508] @ 0x1fc │ │ │ │ adds r1, #1 │ │ │ │ adc.w lr, r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ sbcs.w lr, lr, ip │ │ │ │ bcc.n 353cd0 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr.w r3, [r4, #376] @ 0x178 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r1, [pc, #116] @ (353da8 ) │ │ │ │ ldrd r2, r3, [r4, #368] @ 0x170 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r3, #9 │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ lsrs r6, r1, #23 │ │ │ │ lsls r1, r1, #9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5a1124 │ │ │ │ + bl 5a10d4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ ldrd r3, r2, [r5, #4] │ │ │ │ subs r2, #1 │ │ │ │ adds r3, #16 │ │ │ │ strd r3, r2, [r5, #4] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -465433,19 +465432,19 @@ │ │ │ │ nop │ │ │ │ ldr r6, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 354410 │ │ │ │ + b.n 354370 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 353c18 │ │ │ │ + b.n 353b78 │ │ │ │ movs r1, r7 │ │ │ │ - strd r0, r0, [ip], #-228 @ 0xe4 │ │ │ │ + @ instruction: 0xe81c0039 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r5, [r0, #392] @ 0x188 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w r7, [pc, #1488] @ 3543a0 │ │ │ │ @@ -465570,15 +465569,15 @@ │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ cmp.w r8, #1 │ │ │ │ bne.w 3541c4 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, sl │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 5a1aa4 │ │ │ │ + bl 5a1a54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 35423a │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 353dfc │ │ │ │ ldr.w r3, [pc, #1132] @ 3543a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -465596,24 +465595,24 @@ │ │ │ │ beq.w 3540a0 │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne.w 3540da │ │ │ │ ldr.w r3, [r4, #388] @ 0x184 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r8, r3 │ │ │ │ - bl 5994c4 │ │ │ │ + bl 599474 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3540d2 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ands.w r3, r3, #22 │ │ │ │ bne.w 3540d2 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 5a1a2c │ │ │ │ + bl 5a19dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 354194 │ │ │ │ ldrd r2, r1, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r2, r2, r0 │ │ │ │ adcs.w r1, r1, #0 │ │ │ │ @@ -465629,31 +465628,31 @@ │ │ │ │ sbcs r0, r1 │ │ │ │ bcc.w 3541ce │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ lsls r3, r7, #31 │ │ │ │ bmi.n 353fe0 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b0a00 │ │ │ │ + bl 6b09b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 354280 │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ mov r0, r4 │ │ │ │ movs r5, #0 │ │ │ │ bl 3507dc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ asrs r2, r7, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r2, r2, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ asrs r5, r1, #31 │ │ │ │ @@ -465666,15 +465665,15 @@ │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mla r3, r5, r2, r3 │ │ │ │ umull r2, r1, r2, r1 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [pc, #880] @ (3543a8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5a0e80 │ │ │ │ + bl 5a0e30 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 3540a8 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 35420c │ │ │ │ @@ -465690,17 +465689,17 @@ │ │ │ │ blt.n 354074 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ rev16 r3, r1 │ │ │ │ uxth r3, r3 │ │ │ │ adds r3, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bge.n 354126 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r1, #5 │ │ │ │ - bl 59af30 │ │ │ │ + bl 59aee0 │ │ │ │ ldr r3, [pc, #812] @ (3543ac ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ @@ -465745,28 +465744,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 353ef4 │ │ │ │ ldr r0, [pc, #704] @ (3543bc ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 353efc │ │ │ │ cmp r1, #8 │ │ │ │ bne.w 353f0c │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 5a1aac │ │ │ │ + bl 5a1a5c │ │ │ │ b.n 353f0c │ │ │ │ tst.w r1, #3840 @ 0xf00 │ │ │ │ bne.n 354074 │ │ │ │ - bl 5a1a2c │ │ │ │ + bl 5a19dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 354268 │ │ │ │ movs r0, #12 │ │ │ │ blx 2231cc │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -465796,15 +465795,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 353f44 │ │ │ │ ldr r0, [pc, #568] @ (3543c4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 353f44 │ │ │ │ ldr r2, [pc, #560] @ (3543c8 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -465845,17 +465844,17 @@ │ │ │ │ ldr r1, [pc, #476] @ (3543d8 ) │ │ │ │ ldr r0, [pc, #476] @ (3543dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r1, #5 │ │ │ │ - bl 59af30 │ │ │ │ + bl 59aee0 │ │ │ │ ldr r3, [pc, #408] @ (3543b0 ) │ │ │ │ mov r0, r4 │ │ │ │ and.w r1, r5, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -465866,33 +465865,33 @@ │ │ │ │ ldr r3, [pc, #408] @ (3543cc ) │ │ │ │ mov r7, r9 │ │ │ │ mov r0, sl │ │ │ │ b.n 3541d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3507dc │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r1, [pc, #392] @ (3543e0 ) │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5a116c │ │ │ │ + bl 5a111c │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 3540a8 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r1, #5 │ │ │ │ - bl 59af30 │ │ │ │ + bl 59aee0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [pc, #332] @ (3543c8 ) │ │ │ │ and.w r3, r3, #4278190080 @ 0xff000000 │ │ │ │ b.n 35419a │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ blx 2231cc │ │ │ │ str r4, [r0, #0] │ │ │ │ @@ -465926,21 +465925,21 @@ │ │ │ │ mov.w r2, r2, lsl #9 │ │ │ │ orr.w r2, r2, r3, lsr #23 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ it cs │ │ │ │ movcs.w r1, #524288 @ 0x80000 │ │ │ │ str r1, [r7, #44] @ 0x2c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a29f0 │ │ │ │ + bl 5a29a0 │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add.w r0, r7, #20 │ │ │ │ - bl 6b3a00 │ │ │ │ + bl 6b39b0 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ cbz r2, 35432e │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r4 │ │ │ │ mov r5, r2 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ @@ -465957,34 +465956,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r4 │ │ │ │ bhi.n 35430c │ │ │ │ mov r4, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 3507dc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [pc, #148] @ (3543e4 ) │ │ │ │ lsls r3, r2, #9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strd sl, r2, [sp] │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1040 │ │ │ │ + bl 5a0ff0 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 3540a8 │ │ │ │ ldr r0, [pc, #116] @ (3543e8 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 353e96 │ │ │ │ @@ -465992,15 +465991,15 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 353e96 │ │ │ │ ldr r0, [pc, #96] @ (3543ec ) │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r3 │ │ │ │ ldrd r3, r2, [sp, #28] │ │ │ │ b.n 353e98 │ │ │ │ nop │ │ │ │ ldr r0, [r7, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ @@ -466012,37 +466011,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w sl!, {r0, r3, r4, r5} │ │ │ │ + strd r0, r0, [sl], #-228 @ 0xe4 │ │ │ │ subs r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 354350 │ │ │ │ + b.n 3542b0 │ │ │ │ movs r1, r7 │ │ │ │ subs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - udf #194 @ 0xc2 │ │ │ │ + udf #114 @ 0x72 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 354964 │ │ │ │ + b.n 3548c4 │ │ │ │ + movs r1, r7 │ │ │ │ + b.n 35435c │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xe80e0039 │ │ │ │ adds r1, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 353fd4 │ │ │ │ + b.n 353f34 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -466082,24 +466082,24 @@ │ │ │ │ ldr r3, [pc, #124] @ (3544d4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 354438 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5995ac │ │ │ │ + bl 59955c │ │ │ │ subs r3, r0, #1 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 3544ae │ │ │ │ mov r1, r8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 6b2a94 │ │ │ │ + bl 6b2a44 │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r3, 35448c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 223050 │ │ │ │ b.n 354438 │ │ │ │ @@ -466113,15 +466113,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 354482 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #56] @ (3544dc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 354482 │ │ │ │ ldr r3, [pc, #48] @ (3544e0 ) │ │ │ │ movw r2, #2712 @ 0xa98 │ │ │ │ ldr r1, [pc, #44] @ (3544e4 ) │ │ │ │ ldr r0, [pc, #48] @ (3544e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -466135,21 +466135,21 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 354004 │ │ │ │ + b.n 353f64 │ │ │ │ movs r1, r7 │ │ │ │ - bgt.n 3544f4 │ │ │ │ + blt.n 354454 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 3544fc │ │ │ │ + svc 186 @ 0xba │ │ │ │ movs r1, r7 │ │ │ │ - b.n 353fac │ │ │ │ + b.n 353f0c │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 354528 │ │ │ │ sub sp, #12 │ │ │ │ @@ -466157,25 +466157,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (354530 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551bdc │ │ │ │ + bl 551b8c │ │ │ │ ldr.w r0, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 22568c │ │ │ │ nop │ │ │ │ - blt.n 3544a0 │ │ │ │ + blt.n 354600 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 184 @ 0xb8 │ │ │ │ + svc 104 @ 0x68 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 354b60 │ │ │ │ + b.n 354ac0 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (3545f0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -466184,25 +466184,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (3545f8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #156] @ (3545fc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (354600 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #140] @ (354604 ) │ │ │ │ ldr r3, [pc, #140] @ (354608 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #140] @ (35460c ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #136] @ (354610 ) │ │ │ │ @@ -466212,21 +466212,21 @@ │ │ │ │ strd r1, r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (354618 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [pc, #120] @ (35461c ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 549980 │ │ │ │ + bl 549930 │ │ │ │ cbnz r0, 3545c8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -466236,48 +466236,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #84] @ (354624 ) │ │ │ │ ldr r2, [pc, #88] @ (354628 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r2, [pc, #76] @ (35462c ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5558e0 │ │ │ │ + b.w 555890 │ │ │ │ nop │ │ │ │ - blt.n 3546dc │ │ │ │ + blt.n 35463c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r2, #27 │ │ │ │ + lsls r2, r0, #26 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r4, [r3, #108] @ 0x6c │ │ │ │ + ldr r4, [r1, #104] @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 35452c │ │ │ │ + bvc.n 35468c │ │ │ │ movs r1, r7 │ │ │ │ - bvc.n 35455c │ │ │ │ + bvc.n 3546bc │ │ │ │ movs r1, r7 │ │ │ │ @ instruction: 0xeb0fffff │ │ │ │ - bl 52c60a │ │ │ │ + bl 52c60a │ │ │ │ mcr2 15, 3, pc, cr7, cr15, {7} @ │ │ │ │ bl 1c4612 │ │ │ │ - b.n 353fd4 │ │ │ │ + b.n 353f34 │ │ │ │ movs r1, r7 │ │ │ │ ands r4, r6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ sub sp, #184 @ 0xb8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 353f8c │ │ │ │ + b.n 353eec │ │ │ │ movs r1, r7 │ │ │ │ bl 40e626 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - b.n 353f8c │ │ │ │ + b.n 353eec │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (3546ac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -466286,33 +466286,33 @@ │ │ │ │ ldr r1, [pc, #108] @ (3546b4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #92] @ (3546b8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (3546bc ) │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #76] @ (3546c0 ) │ │ │ │ ldr r1, [pc, #76] @ (3546c4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 54e04c │ │ │ │ + bl 54dffc │ │ │ │ ldr r1, [pc, #64] @ (3546c8 ) │ │ │ │ ldr r2, [pc, #68] @ (3546cc ) │ │ │ │ ldr r3, [pc, #68] @ (3546d0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -466322,25 +466322,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bge.n 3547a0 │ │ │ │ + bge.n 354700 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r2, #23 │ │ │ │ + lsls r6, r0, #22 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r6, [r3, #92] @ 0x5c │ │ │ │ + ldr r6, [r1, #88] @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ - udf #96 @ 0x60 │ │ │ │ + udf #16 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 354a38 │ │ │ │ + b.n 354998 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf2b00038 │ │ │ │ + @ instruction: 0xf2600038 │ │ │ │ bl 4746c6 │ │ │ │ bl 4286ca │ │ │ │ vrecps.f32 , , │ │ │ │ bhi.n 35464a │ │ │ │ vsli.64 , q8, #63 @ 0x3f │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -466352,35 +466352,35 @@ │ │ │ │ ldr r1, [pc, #168] @ (354794 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ add.w r1, r4, #604 @ 0x25c │ │ │ │ ldr r2, [pc, #148] @ (354798 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #144] @ (35479c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #132] @ (3547a0 ) │ │ │ │ ldr r1, [pc, #132] @ (3547a4 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r3, [pc, #120] @ (3547a8 ) │ │ │ │ ldr r2, [pc, #120] @ (3547ac ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #120] @ (3547b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #120] @ (3547b4 ) │ │ │ │ @@ -466400,51 +466400,51 @@ │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #100] @ (3547c8 ) │ │ │ │ movs r2, #9 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [pc, #92] @ (3547cc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bls.n 354738 │ │ │ │ + bls.n 354698 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r6, #20 │ │ │ │ + lsls r2, r4, #19 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [r7, #80] @ 0x50 │ │ │ │ + ldr r2, [r5, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 354780 │ │ │ │ + bpl.n 3546e0 │ │ │ │ movs r1, r7 │ │ │ │ - bvs.n 3547b0 │ │ │ │ + bpl.n 354710 │ │ │ │ movs r1, r7 │ │ │ │ - ble.n 3546ec │ │ │ │ + ble.n 35484c │ │ │ │ movs r1, r7 │ │ │ │ - b.n 3549a4 │ │ │ │ + b.n 354904 │ │ │ │ movs r1, r7 │ │ │ │ - bl 5f07aa │ │ │ │ + bl 5f07aa │ │ │ │ ble.n 354862 │ │ │ │ vsra.u32 d31, d21, #1 │ │ │ │ @ instruction: 0xffff3e8a │ │ │ │ lsls r7, r2, #1 │ │ │ │ ble.n 3546d6 │ │ │ │ @ instruction: 0xffffdcff │ │ │ │ @ instruction: 0xffffd9f5 │ │ │ │ vtbx.8 d29, {d31}, d3 │ │ │ │ - @ instruction: 0xffffe346 │ │ │ │ + vrshr.u64 q15, q11, #1 │ │ │ │ movs r1, r7 │ │ │ │ add r6, sp, #912 @ 0x390 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -466455,25 +466455,25 @@ │ │ │ │ ldr r1, [pc, #168] @ (354890 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #152] @ (354894 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (354898 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d00 │ │ │ │ + bl 551cb0 │ │ │ │ ldr r2, [pc, #136] @ (35489c ) │ │ │ │ ldr r3, [pc, #136] @ (3548a0 ) │ │ │ │ ldr r1, [pc, #140] @ (3548a4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -466483,21 +466483,21 @@ │ │ │ │ ldr r3, [pc, #128] @ (3548ac ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ movs r2, #29 │ │ │ │ - bl 54ccdc │ │ │ │ + bl 54cc8c │ │ │ │ ldr r3, [pc, #116] @ (3548b0 ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 549980 │ │ │ │ + bl 549930 │ │ │ │ cbnz r0, 354862 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -466507,46 +466507,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #80] @ (3548b8 ) │ │ │ │ ldr r2, [pc, #80] @ (3548bc ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 555170 │ │ │ │ + bl 555120 │ │ │ │ ldr r2, [pc, #72] @ (3548c0 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5558e0 │ │ │ │ - bhi.n 35483c │ │ │ │ + b.w 555890 │ │ │ │ + bhi.n 35479c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r6, #16 │ │ │ │ + lsls r6, r4, #15 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r0, [r0, #68] @ 0x44 │ │ │ │ + ldr r0, [r6, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 35488c │ │ │ │ + bmi.n 3547ec │ │ │ │ movs r1, r7 │ │ │ │ - bpl.n 3548bc │ │ │ │ + bmi.n 35481c │ │ │ │ movs r1, r7 │ │ │ │ ldc 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xfbd3ffff │ │ │ │ subs r5, #172 @ 0xac │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bl 7248aa <_IO_stdin_used@@Base+0x5fda2> │ │ │ │ - b.n 354dec │ │ │ │ + bl 7248aa <_IO_stdin_used@@Base+0x5fdf2> │ │ │ │ + b.n 354d4c │ │ │ │ movs r1, r7 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 354cec │ │ │ │ + b.n 354c4c │ │ │ │ movs r1, r7 │ │ │ │ mrc 15, 0, APSR_nzcv, cr15, cr15, {7} │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ - b.n 354cec │ │ │ │ + b.n 354c4c │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r2, [pc, #2920] @ 355440 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -466790,15 +466790,15 @@ │ │ │ │ movs r2, #17 │ │ │ │ movt r2, #19 │ │ │ │ uxtb r3, r3 │ │ │ │ lsrs r2, r3 │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.w 354928 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 6054c8 │ │ │ │ + bl 605478 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 354928 │ │ │ │ ldr.w r2, [pc, #2380] @ 35544c │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -466830,21 +466830,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #189 @ 0xbd │ │ │ │ beq.w 354928 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 6054c8 │ │ │ │ + bl 605478 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 354928 │ │ │ │ b.n 354afe │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a29f0 │ │ │ │ + bl 5a29a0 │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ mov r7, r0 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 35494a │ │ │ │ ldr.w r3, [pc, #2252] @ 355454 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ @@ -466853,15 +466853,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 352518 │ │ │ │ b.n 354b30 │ │ │ │ ldrb.w r6, [sl] │ │ │ │ mov r0, r6 │ │ │ │ - bl 599af0 │ │ │ │ + bl 599aa0 │ │ │ │ ldr.w r3, [pc, #2220] @ 355458 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3556ea │ │ │ │ ldr.w r3, [pc, #2208] @ 35545c │ │ │ │ @@ -466950,15 +466950,15 @@ │ │ │ │ add.w r6, r7, #8 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r7, #2] │ │ │ │ strh r3, [r7, #6] │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.n 354d30 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.n 354d30 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #26 │ │ │ │ @@ -466967,15 +466967,15 @@ │ │ │ │ strbeq r3, [r7, #3] │ │ │ │ strbne r3, [r7, #7] │ │ │ │ ldr.w r2, [r9, #496] @ 0x1f0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ cmp.w r0, #16777216 @ 0x1000000 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ mov.w r3, #0 │ │ │ │ itt cs │ │ │ │ movcs r0, #0 │ │ │ │ movcs r1, r0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -467042,18 +467042,18 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 354bd8 │ │ │ │ ldr.w r0, [pc, #1732] @ 355478 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 354bd8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 6054c8 │ │ │ │ + bl 605478 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 354bd8 │ │ │ │ ldr.w r3, [pc, #1708] @ 35547c │ │ │ │ movw r2, #2063 @ 0x80f │ │ │ │ ldr.w r1, [pc, #1704] @ 355480 │ │ │ │ ldr.w r0, [pc, #1704] @ 355484 │ │ │ │ add r3, pc │ │ │ │ @@ -467065,15 +467065,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ mov r2, r7 │ │ │ │ mvns r0, r0 │ │ │ │ and.w r0, r0, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5997c4 │ │ │ │ + bl 599774 │ │ │ │ cmp r0, #0 │ │ │ │ bge.w 354bd8 │ │ │ │ b.n 354b28 │ │ │ │ ldr.w r3, [pc, #1608] @ 355458 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -467087,15 +467087,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 354bd8 │ │ │ │ ldr.w r0, [pc, #1620] @ 35548c │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 354bd8 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ands.w r3, r3, #1 │ │ │ │ bne.w 355572 │ │ │ │ ldrb.w r8, [r4, #50] @ 0x32 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -467112,20 +467112,20 @@ │ │ │ │ mov.w r2, r2, lsl #7 │ │ │ │ strb r2, [r7, #1] │ │ │ │ mov r2, r9 │ │ │ │ it ge │ │ │ │ movge.w r2, #256 @ 0x100 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r2, [r6, #592] @ 0x250 │ │ │ │ - bl 6926a8 │ │ │ │ + bl 692658 │ │ │ │ movs r1, #8 │ │ │ │ ldr.w r2, [r6, #588] @ 0x24c │ │ │ │ adds r0, r7, r1 │ │ │ │ movs r3, #32 │ │ │ │ - bl 6926a8 │ │ │ │ + bl 692658 │ │ │ │ str.w r8, [r7, #32] │ │ │ │ add.w r3, r7, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r6, #580] @ 0x244 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r1 │ │ │ │ blx 224790 │ │ │ │ @@ -467153,15 +467153,15 @@ │ │ │ │ b.n 354bd8 │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r6, #605] @ 0x25d │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 605640 │ │ │ │ + bl 6055f0 │ │ │ │ b.n 354bd8 │ │ │ │ ldrb.w r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #15 │ │ │ │ bhi.w 354bd8 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r7, #544] @ 0x220 │ │ │ │ and.w r3, r3, r2, lsr #1 │ │ │ │ @@ -467173,15 +467173,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 354bd8 │ │ │ │ ldrb.w r3, [r7, #605] @ 0x25d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 355ad0 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ - bl 6057bc │ │ │ │ + bl 60576c │ │ │ │ strb.w r6, [r7, #604] @ 0x25c │ │ │ │ b.n 354bd8 │ │ │ │ ldr.w r3, [pc, #1280] @ 355458 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354bd8 │ │ │ │ @@ -467194,37 +467194,37 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 354bd8 │ │ │ │ ldr.w r0, [pc, #1300] @ 355494 │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 354bd8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ str r3, [r7, #4] │ │ │ │ add r1, sp, #32 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.w 355548 │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 354fb8 │ │ │ │ ldrd r3, r2, [r4, #72] @ 0x48 │ │ │ │ orrs r3, r2 │ │ │ │ bne.w 354b28 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r3, r1, #0 │ │ │ │ strd r0, r3, [sp, #32] │ │ │ │ strd r0, r3, [r6, #504] @ 0x1f8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35551a │ │ │ │ lsrs r0, r0, #24 │ │ │ │ @@ -467243,34 +467243,34 @@ │ │ │ │ strb r2, [r7, #7] │ │ │ │ asrs r3, r3, #8 │ │ │ │ strb r3, [r7, #6] │ │ │ │ b.n 354bd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3507dc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 59ada0 │ │ │ │ + bl 59ad50 │ │ │ │ ldr.w r1, [pc, #1136] @ 355498 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5a116c │ │ │ │ + bl 5a111c │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 354b30 │ │ │ │ ldr.w r3, [r6, #500] @ 0x1f4 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 354b28 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 6054c8 │ │ │ │ + bl 605478 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3554c0 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r6, #500] @ 0x1f4 │ │ │ │ cmp r3, #5 │ │ │ │ beq.w 355680 │ │ │ │ movs r6, #0 │ │ │ │ @@ -467352,15 +467352,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 354bd8 │ │ │ │ ldr r0, [pc, #872] @ (3554a0 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 354bd8 │ │ │ │ ldr.w r3, [r6, #500] @ 0x1f4 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 354b28 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 355968 │ │ │ │ @@ -467368,15 +467368,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ beq.w 3553fe │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #54] @ 0x36 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov sl, r3 │ │ │ │ - bl 6054c8 │ │ │ │ + bl 605478 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 355a08 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r6, #500] @ 0x1f4 │ │ │ │ cmp r2, #5 │ │ │ │ beq.w 3555e8 │ │ │ │ @@ -467401,15 +467401,15 @@ │ │ │ │ bne.w 354b28 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.w 354b28 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ movw r3, #3841 @ 0xf01 │ │ │ │ movt r3, #1 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ lsrs r3, r3, #2 │ │ │ │ @@ -467444,30 +467444,30 @@ │ │ │ │ bne.w 3557b4 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 224f44 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.w 355548 │ │ │ │ ldrb.w r3, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 355258 │ │ │ │ ldrd r3, r2, [r4, #72] @ 0x48 │ │ │ │ orrs r3, r2 │ │ │ │ bne.w 354b28 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r3, r1, #0 │ │ │ │ strd r0, r3, [sp, #32] │ │ │ │ strd r0, r3, [r6, #504] @ 0x1f8 │ │ │ │ movs r2, #0 │ │ │ │ lsrs r3, r3, #24 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -467550,39 +467550,39 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 354bd8 │ │ │ │ ldr r0, [pc, #348] @ (3554b0 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 354bd8 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr.w r9, [r4, #4] │ │ │ │ ldrb.w r3, [r4, #54] @ 0x36 │ │ │ │ ldrb.w r8, [r4, #49] @ 0x31 │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ mov sl, r3 │ │ │ │ ldrb.w r6, [r4, #50] @ 0x32 │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ ldr r3, [pc, #216] @ (355458 ) │ │ │ │ and.w r8, r8, #2 │ │ │ │ and.w r6, r6, #15 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 355740 │ │ │ │ ldr.w r2, [r9, #496] @ 0x1f0 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ cmp r6, #1 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ beq.w 35555c │ │ │ │ cmp r6, #2 │ │ │ │ beq.w 355550 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 354b28 │ │ │ │ @@ -467605,15 +467605,15 @@ │ │ │ │ ldr r3, [pc, #140] @ (355474 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 354b28 │ │ │ │ ldr r0, [pc, #196] @ (3554b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 354b28 │ │ │ │ ldr r0, [pc, #188] @ (3554bc ) │ │ │ │ movs r2, #4 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #704 @ 0x2c0 │ │ │ │ ldr.w r1, [r0], #4 │ │ │ │ @@ -467649,65 +467649,65 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 3553ac │ │ │ │ + bmi.n 35550c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bhi.n 3553b4 │ │ │ │ + bhi.n 355514 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 355bf4 │ │ │ │ + b.n 355b54 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35572c │ │ │ │ + b.n 35568c │ │ │ │ movs r1, r7 │ │ │ │ - bcs.n 355448 │ │ │ │ + bcs.n 3553a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvs.n 355450 │ │ │ │ + bvs.n 3553b0 │ │ │ │ movs r1, r7 │ │ │ │ - bgt.n 355480 │ │ │ │ + bgt.n 3553e0 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3556b8 │ │ │ │ + b.n 355618 │ │ │ │ movs r1, r7 │ │ │ │ cmp r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - udf #156 @ 0x9c │ │ │ │ + udf #76 @ 0x4c │ │ │ │ movs r1, r7 │ │ │ │ lsrs r1, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 355578 │ │ │ │ + ble.n 3554d8 │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r7!, {r2, r3, r5} │ │ │ │ + ldmia r6, {r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ muls r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3554cc │ │ │ │ + bge.n 35542c │ │ │ │ movs r1, r7 │ │ │ │ adds r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 355404 │ │ │ │ + bls.n 355564 │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ mov.w r2, #63744 @ 0xf900 │ │ │ │ movt r2, #21 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r1, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r3, r0, r3 │ │ │ │ ittt cc │ │ │ │ @@ -467741,15 +467741,15 @@ │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ b.n 354fe4 │ │ │ │ ldr.w r3, [r9, #544] @ 0x220 │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r6, r3, #16 │ │ │ │ - bl 5a1a2c │ │ │ │ + bl 5a19dc │ │ │ │ orr.w r3, r6, #128 @ 0x80 │ │ │ │ cmp r0, #0 │ │ │ │ it eq │ │ │ │ moveq r6, r3 │ │ │ │ b.w 354ca0 │ │ │ │ ldr.w r3, [pc, #1476] @ 355b10 │ │ │ │ b.w 354b88 │ │ │ │ @@ -467806,20 +467806,20 @@ │ │ │ │ adds r2, r7, r3 │ │ │ │ movs r1, #178 @ 0xb2 │ │ │ │ strb r1, [r2, #3] │ │ │ │ strb r3, [r7, #3] │ │ │ │ b.w 354bd8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 6054c8 │ │ │ │ + bl 605478 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 355186 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ mov.w r0, #63744 @ 0xf900 │ │ │ │ movt r0, #21 │ │ │ │ cmp r0, r1 │ │ │ │ sbcs r3, r2 │ │ │ │ bcc.w 355186 │ │ │ │ @@ -467830,15 +467830,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 352518 │ │ │ │ b.w 354b28 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 605350 │ │ │ │ + bl 605300 │ │ │ │ ldrb.w r3, [r6, #549] @ 0x225 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35579e │ │ │ │ mov.w r8, r0, lsl #1 │ │ │ │ movs r3, #2 │ │ │ │ strb.w r5, [r6, #549] @ 0x225 │ │ │ │ b.n 3550fe │ │ │ │ @@ -467851,24 +467851,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 354bd2 │ │ │ │ ldr.w r0, [pc, #1208] @ 355b24 │ │ │ │ ubfx r1, r1, #1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrb.w r1, [r4, #49] @ 0x31 │ │ │ │ b.w 354bd2 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 6054c8 │ │ │ │ + bl 605478 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 355060 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 5a0fa4 │ │ │ │ + bl 5a0f54 │ │ │ │ movw r2, #63745 @ 0xf901 │ │ │ │ movt r2, #21 │ │ │ │ mov.w r8, #0 │ │ │ │ ldrd r1, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ ite cc │ │ │ │ @@ -467888,15 +467888,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 354c6c │ │ │ │ ldr.w r0, [pc, #1112] @ 355b2c │ │ │ │ mov r3, r2 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ b.w 354c6c │ │ │ │ ldr.w r3, [pc, #1092] @ 355b30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354bba │ │ │ │ @@ -467904,29 +467904,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 354bba │ │ │ │ ldr.w r0, [pc, #1068] @ 355b34 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 354bba │ │ │ │ ldr.w r1, [pc, #1056] @ 355b38 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3552e4 │ │ │ │ ldr r1, [pc, #1016] @ (355b20 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3552e4 │ │ │ │ ldr.w r0, [pc, #1032] @ 355b3c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ b.n 3552e4 │ │ │ │ ldr r3, [pc, #1020] @ (355b40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 355390 │ │ │ │ @@ -467936,15 +467936,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 355390 │ │ │ │ ldr r0, [pc, #1000] @ (355b44 ) │ │ │ │ mov.w r3, r8, lsr #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 355390 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354bd8 │ │ │ │ movs r6, #0 │ │ │ │ b.w 354f46 │ │ │ │ cmp r2, #177 @ 0xb1 │ │ │ │ beq.w 355944 │ │ │ │ @@ -467976,47 +467976,47 @@ │ │ │ │ ldr r3, [pc, #860] @ (355b20 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 355228 │ │ │ │ ldr r0, [pc, #892] @ (355b4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 355228 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ strd r1, r1, [sp, #48] @ 0x30 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [r6, #500] @ 0x1f4 │ │ │ │ cmp.w r9, #5 │ │ │ │ beq.w 355a76 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r8, [r6, #496] @ 0x1f0 │ │ │ │ ldr.w r0, [r6, #132] @ 0x84 │ │ │ │ mov r1, r8 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r6, #120] @ 0x78 │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ strh.w r0, [sp, #42] @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r6, #124] @ 0x7c │ │ │ │ - bl 6c3cb8 │ │ │ │ + bl 6c3c68 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [r6, #560] @ 0x230 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [r6, #568] @ 0x238 │ │ │ │ - bl 6c4810 │ │ │ │ + bl 6c47c0 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 35599a │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ adds r0, r7, #4 │ │ │ │ @@ -468142,17 +468142,17 @@ │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ subs r3, #3 │ │ │ │ strb r3, [r7, #3] │ │ │ │ b.w 354bd8 │ │ │ │ movs r3, #5 │ │ │ │ b.n 3555c6 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2978 │ │ │ │ + bl 5a2928 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ - bl 6c3f30 │ │ │ │ + bl 6c3ee0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cbz r0, 3559b4 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r0, r2 │ │ │ │ it ls │ │ │ │ movls r3, r0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -468181,15 +468181,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 355886 │ │ │ │ ldr r0, [pc, #356] @ (355b64 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 355886 │ │ │ │ ldr r2, [pc, #348] @ (355b68 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -468208,30 +468208,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3555b2 │ │ │ │ ldr r0, [pc, #300] @ (355b70 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.n 3555b2 │ │ │ │ ldr r3, [pc, #292] @ (355b74 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 355932 │ │ │ │ ldr r3, [pc, #196] @ (355b20 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 355932 │ │ │ │ ldr r0, [pc, #272] @ (355b78 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ ldr.w r9, [r6, #584] @ 0x248 │ │ │ │ b.n 355932 │ │ │ │ ldr r3, [pc, #156] @ (355b14 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354b28 │ │ │ │ @@ -468243,15 +468243,15 @@ │ │ │ │ ldr r3, [pc, #144] @ (355b20 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 354b28 │ │ │ │ ldr r0, [pc, #228] @ (355b80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 354b28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354b28 │ │ │ │ ldr r3, [pc, #212] @ (355b84 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -468259,18 +468259,18 @@ │ │ │ │ ldr r3, [pc, #100] @ (355b20 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 354b28 │ │ │ │ ldr r0, [pc, #192] @ (355b88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2d9c │ │ │ │ + bl 6a2d4c │ │ │ │ b.w 354b28 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 605350 │ │ │ │ + bl 605300 │ │ │ │ cbz r0, 355af4 │ │ │ │ ldr r3, [pc, #176] @ (355b8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #40] @ 0x28 │ │ │ │ @@ -468295,75 +468295,75 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 355bf4 │ │ │ │ + bhi.n 355b54 │ │ │ │ movs r1, r7 │ │ │ │ strb r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 355b04 │ │ │ │ + bpl.n 355a64 │ │ │ │ movs r1, r7 │ │ │ │ negs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 355a40 │ │ │ │ + bhi.n 355ba0 │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 355aa0 │ │ │ │ + bvs.n 355c00 │ │ │ │ movs r1, r7 │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 355abc │ │ │ │ + bpl.n 355c1c │ │ │ │ movs r1, r7 │ │ │ │ lsrs r4, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 355a74 │ │ │ │ + bpl.n 355bd4 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r6} │ │ │ │ + stmia r6!, {r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r3!, {r1, r6} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - bcc.n 355bb0 │ │ │ │ + bcs.n 355b10 │ │ │ │ movs r1, r7 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 355b58 │ │ │ │ + bne.n 355ab8 │ │ │ │ movs r1, r7 │ │ │ │ movs r4, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 355af0 │ │ │ │ + beq.n 355c50 │ │ │ │ movs r1, r7 │ │ │ │ ldr r2, [pc, #736] @ (355e58 ) │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 355c00 │ │ │ │ + beq.n 355b60 │ │ │ │ movs r1, r7 │ │ │ │ movs r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 355ae4 │ │ │ │ + bne.n 355c44 │ │ │ │ movs r1, r7 │ │ │ │ subs r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 355aa8 │ │ │ │ + beq.n 355c08 │ │ │ │ movs r1, r7 │ │ │ │ ldr r1, [pc, #160] @ (355c30 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1!, {r6, r7} │ │ │ │ + ldmia r1!, {r4, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ - bmi.n 355b3c │ │ │ │ + bmi.n 355c9c │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -468373,17 +468373,17 @@ │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 355be2 │ │ │ │ cbnz r1, 355bf8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2c38 │ │ │ │ + bl 5a2be8 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 59af28 │ │ │ │ + bl 59aed8 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 353c3c │ │ │ │ mov r0, r4 │ │ │ │ bl 3517cc │ │ │ │ mov r0, r4 │ │ │ │ bl 350818 │ │ │ │ @@ -468405,46 +468405,46 @@ │ │ │ │ ldr r1, [pc, #20] @ (355c30 ) │ │ │ │ ldr r0, [pc, #20] @ (355c34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #724 @ 0x2d4 │ │ │ │ add r0, pc │ │ │ │ blx 22371c <__assert_fail@plt> │ │ │ │ - stmia r4!, {r1, r5, r7} │ │ │ │ + stmia r4!, {r1, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r0!, {r2, r5, r7} │ │ │ │ + ldmia r0!, {r2, r4, r6} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6aa404 │ │ │ │ + bl 6aa3b4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5 TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes